JP2006510201A - 高密度パッケージ相互接続ワイヤボンドストリップライン及びその方法 - Google Patents

高密度パッケージ相互接続ワイヤボンドストリップライン及びその方法 Download PDF

Info

Publication number
JP2006510201A
JP2006510201A JP2004558942A JP2004558942A JP2006510201A JP 2006510201 A JP2006510201 A JP 2006510201A JP 2004558942 A JP2004558942 A JP 2004558942A JP 2004558942 A JP2004558942 A JP 2004558942A JP 2006510201 A JP2006510201 A JP 2006510201A
Authority
JP
Japan
Prior art keywords
stripline
ground connection
wires
package
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004558942A
Other languages
English (en)
Inventor
クリス ウィランド
ワイネ ヌン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of JP2006510201A publication Critical patent/JP2006510201A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6611Wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6627Waveguides, e.g. microstrip line, strip line, coplanar line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45014Ribbon connectors, e.g. rectangular cross-section
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45155Nickel (Ni) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4901Structure
    • H01L2224/4903Connectors having different sizes, e.g. different diameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4905Shape
    • H01L2224/49051Connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • H01L2224/49176Wire connectors having the same loop shape and height
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0101Neon [Ne]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01018Argon [Ar]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01054Xenon [Xe]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01087Francium [Fr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1903Structure including wave guides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1903Structure including wave guides
    • H01L2924/19033Structure including wave guides being a coplanar line type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20752Diameter ranges larger or equal to 20 microns less than 30 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

実施例において、集積回路(105)がパッケージ(100)内に位置され、前記パッケージは信号パッド接続部、電源接続部、及びグランド接続部を有する。下部ストリップライン(110)は、IC(105)の第一のグランド接続部(110a)を第一のパッケージ基板グランド接続部(110b)に結合することによって接続される。下部ストリップラインが接続された後、パッケージ基板(100)上の信号パッド接続部(125b)に結合されるデバイスダイ(105)上に複数のワイヤ(125)が複数の信号パッド(125a)によって接続され、複数の信号パッド(125a)は第一のグランド接続部(110a)に近接してもたらされ、複数のワイヤ(125)は下部ストリップライン(110)から第一の所定の距離に保持される。複数のワイヤ(125)が接続された後、上部ストリップライン(130)は、IC(105)の第二のグランド接続部(130a)を第二のパッケージ基板グランド接続部(130b)に結合することによって接続され、上部ストリップラインは複数のワイヤ(125)から第二の所定の距離に保持される。

Description

本願は、並行して出願された発明“高密度パッケージ相互接続電源及びグランドストラップ並びにそのための方法(High Density Package Interconnect Power and Ground Strap and Method Therefor)”(代理人整理番号US 02 0511P)に関するものであり、その全文の参照によってここに含まれる。
本発明は、集積回路パッケージングの分野、特に信号接続ワイヤ(signal bond wire)のインピダンスの制御に関する。
BGA(Ball Grid Array)パッケージにおいて、ボンド(接続)ワイヤ(bond wire)はデバイスダイ(die)をパッケージ上のグランドに接続するためにしばしば使用される。多ピンBGA(high pin count BGA)において、グランドリング(ground ring)が通常使用される。これらのボンドワイヤは、コプレーナ導波管構造体(coplanar waveguide structure)を生成することによって信号ボンドワイヤのインピダンスを制御するためにときとして信号ボンドワイヤにほぼ近接して位置される。
米国特許第5,872,403号公報及び米国特許第6,083,772号公報は、パワー半導体ダイを基板上に実装する構造体及び方法に向けられている。それらは通常、パワー電子機器、より具体的にはパワーデバイスのための低インピダンス大電流導体及びその製造方法に向けられている。
米国特許第6,319,775 B1号公報は、集積回路パッケージを製造する方法、特に導電性ストラップを集積回路ダイ及びリードフレームに付けるためのプロセスに関する。当該特許及び先行する二つの引用文献は全文で参照によって含まれている。
集積回路技術により、基板の所与の領域にもたらされ得るデバイスの密度及び複雑さを増大させることが進められているが、これらのデバイスのパッケージングに重大な課題がもたらされている。例えばコンピュータ用途においてデータバスの幅は16、32、及び64から128ビット及びそれより大きなビットに増加してきた。システムにおけるデータの移動の間、バスが同時スイッチング出力部(simultaneously switching outputs (SSO))を有することは珍しいことではない。SSOは多くの場合、SSOの間にもたらされる大きな過渡電流に起因する雑音(ノイズ)を受けるチップの電源及びグランドレールをもたらす。雑音が深刻な場合、グランド及び電源レールは自身の所定の電圧からシフトし、チップにおいて予測不可能な動作をもたらす。
本発明は、多ピンBGAパッケージにおいてインピダンス信号ワイヤを制御することに有用である。パッケージのボンドワイヤを利用すると共にボンドワイヤの上下にグランド面を位置させることによって、ストリップライン構造体が生成される。ストリップラインにおけるボンドワイヤはそれから、グランド面の端部の間で当該ワイヤを接着剤(glue)で密封することによってグランド面の間の空間で封止(シール(seal))される。接着剤はグランド面と信号ワイヤとの間の成形材料(モールディングコンパウンド(molding
compound))の流入(移入)を防止するので、ユーザは、成形材料の誘電率(εr = 4.4)よりも低い空気の誘電率(εr = 1.00)を利用し得る。
実施例において、信号接続部、電源接続部、及びグランド接続部を有する集積回路デバイス(IC)が、制御されたインピダンスを備える相互接続ワイヤボンド部を有する構造体を設けるために使用される。ICは、信号パッド接続部、電源接続部、及びグランド接続部を有するパッケージ基板内に位置される。下部ストリップラインは、ICの第一のグランド接続部を第一のパッケージ基板グランド接続部に結合することによって接続される。下部ストリップラインが接続された後、パッケージ基板上の信号パッド接続部に結合されるデバイスダイ上に複数のワイヤが複数の信号パッドによって接続され、複数の信号パッドは第一のグランド接続部に近接してもたらされ、複数のワイヤは下部ストリップラインから第一の所定の距離に保持される。複数のワイヤが接続された後、上部ストリップラインは、ICの第二のグランド接続部を第二のパッケージ基板グランド接続部に結合することによって接続され、上部ストリップラインは複数のワイヤから第二の所定の距離に保持される。
更なる利点及び新規な特徴が、後続する記載に示され、以下の検討の際に当業者に部分的に明らかになり、又は本発明の実施例によって示されるであろう。
本発明は添付図面を参照して実施例によって更に詳細に記載される。
本発明は、BGAパッケージにおいて信号ワイヤのインピダンスを制御するのに有利である。パッケージのボンドワイヤを利用すると共にグランド面をボンドワイヤの上下に位置させることによってストリップラインが生成される。ストリップラインにおけるボンドワイヤはそれから、グランド面の端部の間で当該ワイヤを接着剤で密封することによってグランド面の間の空間で封止される。接着剤はグランド面と信号ワイヤとの間の成形材料の移入を防止するので、ユーザは、成形材料の誘電率(εr = 4.4)よりも低い空気の誘電率(εr = 1.00)を利用し得る。
図1を参照すると、本発明による実施例において低インピダンス電源又はグランド接続部が、信号ワイヤボンド部にほぼ近接してパッケージとデバイスダイとの間に形成される。このことによりワイヤボンドのインピダンスが低減される。例のパッケージ100においてダイ105が付けられている。ボンドワイヤ125はダイ105上の信号パッド125aを信号パッケージピン125bに接続する。信号パッド125aの近くの第一のグランドパッド110aは、ダイ105上のグランドパッド110aをパッケージグランド110bに接続する第一のストリップライン110を有する。第一のストリップライン110は銅又は他の好適な導電性物質から構成されていてもよい。グランドパッド110a及びパッケージグランド110bにおいて、半田付け性(solderability)を改善すると共により低いインピダンス接続部をもたらすために銅材は金で被覆されていてもよい。パッケージグランドは、デバイスダイ105からパッケージグランドへのグランドワイヤの好都合な接続部をもたらすためにダイを囲うグランドリングであってもよい。短絡を防止するために、ストリップライン110の下部115又は上部120にもたらされる絶縁物質が存在していてもよい。信号パッド125aの近くの第二のグランドパッド130aは、ダイ105上のグランドパッド130aを第二のパッケージグランド130bに接続する第二のストリップライン130を有する。第一のストリップライン110の場合、第二のストリップライン130は絶縁物質下部135及び第二のストリップラインの絶縁物質トップ表面140を有していてもよい。短絡を防止するのに絶縁物質は有用であるが、本発明による様々なコンポーネントが接続された後、後続する処理ステップがボンドワイヤ及びストリップラインを歪ませるのでそれらは互いに接触することが確実にされ得るいくつかの特定の用途において必要とされない。いくつかの好適な絶縁物質は、アルミニウムボンドワイヤ又は銅ストリップラインによく固着する様々な非導通金属酸化物であってもよい。何れの絶縁でも十分である。
実施例においてユーザはアルミニウムボンドワイヤを使用していてもよい。ボンドワイヤの外側表面は非導電性表面もたらすように酸化されていてもよい。他の実施例において銅、金、又は他の好適な金属(メタル)を有するボンドワイヤが使用されてもよい。しかしながらニッケルのようなボンディング層がもたらされてもよい。ニッケルの場合、アルミニウムは電気めっきされ、それから酸化される。他のコーティング(被覆材)はポリイミド(poliimido)、ポリアミド(polyamide)、エポキシ(epoxy)、熱可塑性材料(thermoplastics)のような様々なプラスティックであってもよい。空間(空き領域(スペース))を節減するために金属酸化物は最も薄くなる。
上記実施例はセラミック又は封止型BGAパッケージの何れかにもたらされてもよい。セラミックBGAの場合、信号ボンドワイヤと二つのストリップラインとの間の空間は空気で占められ得る。モールドBGA(molded BGA)において成形材料は空間に流れ込み得る。その結果、図1の構造体の場合の誘電率は、セラミックパッケージに対してモールドパッケージの方が高くなり得る。
モールドパッケージで実現される本発明に対する図1の構造体の場合の誘電率における増加をもたらすために、ストリップラインが使用される領域は接着剤で占められ得る。接着剤は第一及び第二のストリップライン並びに信号ボンドワイヤによって生成される空気空間(領域)へのいかなる成形材料の移動(流入)も防止する。本発明による他の実施例における図2を参照すると、ストリップライン構成体200が、自身の上にもたらされる絶縁分離層210を有する下部ストリップライン205と、ここでも自身の上にもたらされる絶縁分離層220を有する上部ストリップライン225とを有する。空気空間235は下部ストリップライン205と上部ストリップライン225とを分離する。ボンドワイヤ215は空気空間235を占める。接着剤プラグ(栓(plug))230は空気空間235を保護する。接着剤はグランド面と信号ワイヤとの間の成形材料の流入を防止するので、ユーザは、成形材料の誘電率(εr = 4.4)よりも低い空気の誘電率(εr = 1.00)を利用し得る。より低い誘電率を有することによって、より高速な信号伝播が可能になる。実施例において、適切な製造備品(manufacturing equipment)を備えると共に最小限の多孔質を備えるパッケージング材料を使用して、ストリップライン領域の下に内部真空を構成すると共に保持することが可能になる。他の実施例において部分的な真空が保持され得る。部分的な真空の保持であっても誘電率における低減がもたらされる。
必要とされないが、信号パッドに関するパッケージ及びデバイスにグランドパッドを位置するいくつかの高度な手順は、ユーザが本発明によるストリップラインを実現するのに役立つ。この場合図3に参照すると例のデバイスにおいて、一連のステップ300が使用され得る。ユーザは、305においてデバイスダイ上の信号パッド及びグランドパッドの位置を規定する。310において好適なパッケージがデバイスダイのために選択される。315において第一のストリップラインがグランドパッド及びパッケージランディング部(package landing)に接続される。320においてダイ上の信号パッドが、対応するパッケージランディング部に接続される。325において第二のストリップラインが、図1及び2に示されている構成体を構成するために信号ボンドワイヤの下に接続される。接地(グランドする)パッド(grounding pad)が正確に信号パッドの上下にもたらされない場合、実際上可能な限り近くにもたらされる接地パッドが代わりに使用されてもよい。ストリップラインを有さない保持ボンドワイヤ(Remaining
bond wire)はそれから330において接続される。モールドパッケージが使用される場合、信号ワイヤ及びストリップラインストラップの開口部(opening)は335において接着剤で封止されるので、空気誘電体は保持され得る。保持ボンドワイヤの接続は340におけるデバイスダイの封止に先行して340においてなされる。
本発明による他の実施例においてボンドワイヤのインピダンスはストリップラインからのボンドワイヤの距離に対してプロットされている。ワイヤは直径25μmで50μmピッチで接続される。この場合図4を参照して、プロットは、ボンドワイヤからの特定の距離に対してストリップラインを設けることによって得られ得るインピダンス値の範囲を示している。例えば25μmの高さにおいて特性インピダンス(characteristic impedance)Zは約30オーム(ohm)になる。約200μmの他の高さにおいて特性インピダンスは約120オームになる。50、75、及び100オームの通常使用されるインピダンス値に対して、(プロットから見積もられる)高さはそれぞれ約50、87、及び142μmになる。500μmの他の高さにおいてボンドワイヤの特性インピダンスは約170オームになる。この距離からストリップラインは、あたかもストリップラインがもたらされていないような無視され得る効果を有する。
本発明は複数の特定の実施例に関して記載されている一方、当業者は本発明の範囲を逸脱することなく請求項に示される多くの変形がなされてもよいことを認識するであろう。
本発明による実施例の側面図である。 複合材料から構成される本発明の他の実施例の断面図である。 例のプロセスで本発明を実現するステップの概略を示す。 ストリップラインからの高さ対50μmピッチにおける25μmボンドワイヤのインピダンスのプロットである。

Claims (14)

  1. 信号接続部、電源接続部、及びグランド接続部を有し、パッケージ基板に位置されており、前記パッケージ基板は信号パッド接続部、電源接続部、グランド接続部を有する集積回路デバイスにおいて、制御されたインピダンスを有する相互接続ワイヤボンドを有する構造体を設けるための方法がもたらされ、前記方法は、前記集積回路デバイスの第一のグランド接続部を第一のパッケージ基板グランド接続部に結合する下部ストリップラインを接続するステップと、デバイスダイ上の複数の信号パッドを複数のワイヤに接続し、前記複数の信号パッドを前記パッケージ基板上の信号パッド接続部に結合し、前記複数の信号パッドは前記第一のグランド接続部に近接してもたらされ、前記複数のワイヤは前記下部ストリップラインから第一の所定の距離に保持されるステップと、前記集積回路デバイスの第二のグランド接続部を第二のパッケージ基板グランド接続部に結合する上部ストリップラインを接続し、前記上部ストリップラインは前記複数のワイヤから第二の所定の距離に保持されるステップとを有する方法。
  2. 前記上部ストリップライン及び前記下部ストリップラインにおける開口部を誘電物質で封止し、それによって前記構造体内に空気を閉じこめるステップを更に有する請求項1に記載の方法。
  3. 前記誘電物質が接着剤である請求項2に記載の方法。
  4. パッケージに位置される集積回路デバイスにおけるボンドワイヤのインピダンスを制御するストリップライン構造体であって、前記ストリップライン構造体は、前記集積回路における第一のグランド接続部を前記パッケージにおける第一のグランド接続部に結合する下部ストリップラインと、前記集積回路上の第二のグランド接続部を前記パッケージにおける第二のグランド接続部に結合する上部ストリップラインとを有し、前記下部ストリップライン及び上部ストリップラインは互いから所定の距離離れており、ワイヤの直径が前記所定の距離よりも小さな複数のボンドワイヤを収容する空間が形成され、前記ボンドワイヤは前記上部ストリップライン及び下部ストリップラインに電気的にコンタクトされず、前記ボンドワイヤは前記集積回路上の信号ピンを前記パッケージにおける信号接続部に結合するストリップライン構造体。
  5. 前記上部ストリップライン及び下部ストリップラインが互いに接着され、前記複数のボンドワイヤを収容する空間が気密封止される請求項4に記載のストリップライン構造体。
  6. 前記空間が、真空、部分的な真空、窒素、酸素、アルゴン、キセノン、ネオン、エアロゲル、発泡材のうちの少なくとも一つから選択される誘電体を含む請求項5に記載のストリップライン構造体。
  7. 前記上部ストリップライン及び下部ストリップラインが各々、前記複数のボンドワイヤに近接する側にもたらされる絶縁物質を有する請求項4に記載のストリップライン構造体。
  8. 前記絶縁物質が、ポリイミド、ポリアミド、半田マスク、ポリテトラフルオロエチレン、テフロン(R)、及びカプトン(R)のうちの少なくとも一つから選択される請求項7に記載のストリップライン構造体。
  9. 前記複数のボンドワイヤが、アルミニウム酸化物、エポキシ、熱可塑性材料、ポリイミド、及びポリアミドのうちの少なくとも一つから選択される絶縁被覆材でカバーされる請求項4に記載のストリップライン構造体。
  10. 前記上部ストリップライン及び下部ストリップラインが銅から構成される請求項4に記載のストリップライン構造体。
  11. 前記上部ストリップライン及び下部ストリップラインが金から構成される請求項4に記載のストリップライン構造体。
  12. 前記上部ストリップライン及び下部ストリップラインが銀から構成される請求項4に記載のストリップライン構造体。
  13. 前記上部ストリップライン及び下部ストリップラインがアルミニウムから構成される請求項4に記載のストリップライン構造体。
  14. 前記上部ストリップライン及び下部ストリップラインが、銅、金、銀、アルミニウム、及びそれらのアロイから選択される高い導電性物質から構成される請求項4に記載のストリップライン構造体。
JP2004558942A 2002-12-10 2003-12-04 高密度パッケージ相互接続ワイヤボンドストリップライン及びその方法 Withdrawn JP2006510201A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US43253002P 2002-12-10 2002-12-10
PCT/IB2003/005615 WO2004053987A1 (en) 2002-12-10 2003-12-04 High density package interconnect wire bond strip line and method therefor

Publications (1)

Publication Number Publication Date
JP2006510201A true JP2006510201A (ja) 2006-03-23

Family

ID=32507948

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004558942A Withdrawn JP2006510201A (ja) 2002-12-10 2003-12-04 高密度パッケージ相互接続ワイヤボンドストリップライン及びその方法

Country Status (6)

Country Link
US (1) US20060125079A1 (ja)
EP (1) EP1573814A1 (ja)
JP (1) JP2006510201A (ja)
CN (1) CN1723558A (ja)
AU (1) AU2003302783A1 (ja)
WO (1) WO2004053987A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7303113B2 (en) * 2003-11-28 2007-12-04 International Business Machines Corporation Method and structure for controlled impedance wire bonds using co-dispensing of dielectric spacers
WO2010020836A1 (en) 2008-08-22 2010-02-25 Taiwan Semiconductor Manufacturing Co., Ltd Impedance controlled electrical interconnection employing meta-materials
KR100950511B1 (ko) * 2009-09-22 2010-03-30 테세라 리써치 엘엘씨 와이어 본딩 및 도전성 기준 소자에 의해 제어되는 임피던스를 포함하는 마이크로전자 어셈블리
KR100935854B1 (ko) * 2009-09-22 2010-01-08 테세라 리써치 엘엘씨 와이어 본딩 및 기준 와이어 본딩에 의해 제어되는 임피던스를 가진 마이크로전자 어셈블리
US8222725B2 (en) 2010-09-16 2012-07-17 Tessera, Inc. Metal can impedance control structure
US8786083B2 (en) 2010-09-16 2014-07-22 Tessera, Inc. Impedance controlled packages with metal sheet or 2-layer RDL
US8853708B2 (en) 2010-09-16 2014-10-07 Tessera, Inc. Stacked multi-die packages with impedance control
US9136197B2 (en) 2010-09-16 2015-09-15 Tessera, Inc. Impedence controlled packages with metal sheet or 2-layer RDL
US8581377B2 (en) 2010-09-16 2013-11-12 Tessera, Inc. TSOP with impedance control
KR20150035251A (ko) * 2013-09-27 2015-04-06 삼성전기주식회사 외부접속단자부와 외부접속단자부를 갖는 반도체 패키지 및 그들의 제조방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4600907A (en) * 1985-03-07 1986-07-15 Tektronix, Inc. Coplanar microstrap waveguide interconnector and method of interconnection
US4766479A (en) * 1986-10-14 1988-08-23 Hughes Aircraft Company Low resistance electrical interconnection for synchronous rectifiers
DD272945A1 (de) * 1988-06-10 1989-10-25 Robotron Elektronik Multichipmodul fuer hohe schaltgeschwindigkeiten
JPH05175414A (ja) * 1991-12-20 1993-07-13 Nec Corp 集積回路の実装方法
JP2763445B2 (ja) * 1992-04-03 1998-06-11 三菱電機株式会社 高周波信号用配線及びそのボンディング装置
US5656830A (en) * 1992-12-10 1997-08-12 International Business Machines Corp. Integrated circuit chip composite having a parylene coating
WO1995031826A1 (en) * 1994-05-17 1995-11-23 Olin Corporation Electronic packages with improved electrical performance
US5815427A (en) * 1997-04-02 1998-09-29 Micron Technology, Inc. Modular memory circuit and method for forming same
EP1215724B1 (en) * 2000-11-20 2012-10-31 Texas Instruments Incorporated Wire bonded semiconductor device with low capacitance coupling
TW536765B (en) * 2001-10-19 2003-06-11 Acer Labs Inc Chip package structure for array type bounding pad
TW523894B (en) * 2001-12-24 2003-03-11 Siliconware Precision Industries Co Ltd Semiconductor device and its manufacturing method

Also Published As

Publication number Publication date
CN1723558A (zh) 2006-01-18
AU2003302783A1 (en) 2004-06-30
WO2004053987A1 (en) 2004-06-24
EP1573814A1 (en) 2005-09-14
US20060125079A1 (en) 2006-06-15

Similar Documents

Publication Publication Date Title
US7217997B2 (en) Ground arch for wirebond ball grid arrays
US5397921A (en) Tab grid array
JP3123638B2 (ja) 半導体装置
US6194786B1 (en) Integrated circuit package providing bond wire clearance over intervening conductive regions
US5581122A (en) Packaging assembly with consolidated common voltage connections for integrated circuits
US5468994A (en) High pin count package for semiconductor device
US6724071B2 (en) Molded plastic package with heat sink and enhanced electrical performance
JP2008172267A (ja) 集積回路パッケージの製造方法および集積回路パッケージ
US6891260B1 (en) Integrated circuit package substrate with high density routing mechanism
KR100803643B1 (ko) 집적 회로 패키지의 제조 방법
US20060049505A1 (en) High density interconnect power and ground strap and method therefor
JP2006510201A (ja) 高密度パッケージ相互接続ワイヤボンドストリップライン及びその方法
KR100675030B1 (ko) 집적 회로 패키지
JP2000323610A (ja) フィルムキャリア型半導体装置
US6777802B1 (en) Integrated circuit package substrate with multiple voltage supplies
JP2803656B2 (ja) 半導体装置
JP2990120B2 (ja) 半導体装置
JPH11163217A (ja) 半導体装置
JP4023082B2 (ja) 半導体装置およびその製造方法
JP2649251B2 (ja) 電子部品搭載用基板
JPH077037A (ja) 半導体集積回路装置
JP2836597B2 (ja) フィルムキャリアテープ及びこれを用いた半導体装置
JPH05335465A (ja) 半導体装置
JPH06120404A (ja) 電子部品搭載用基板
KR20000018896A (ko) 열적 및 전기적으로 향상된 pbga 패키지

Legal Events

Date Code Title Description
RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20061113

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061204

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20070125