JP2006238449A - 自己バイパス型電圧レベル変換回路 - Google Patents
自己バイパス型電圧レベル変換回路 Download PDFInfo
- Publication number
- JP2006238449A JP2006238449A JP2006047620A JP2006047620A JP2006238449A JP 2006238449 A JP2006238449 A JP 2006238449A JP 2006047620 A JP2006047620 A JP 2006047620A JP 2006047620 A JP2006047620 A JP 2006047620A JP 2006238449 A JP2006238449 A JP 2006238449A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- signal
- mode
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B9/00—Screening or protective devices for wall or similar openings, with or without operating or securing mechanisms; Closures of similar construction
- E06B9/52—Devices affording protection against insects, e.g. fly screens; Mesh windows for other purposes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/10—Modifications for increasing the maximum permissible switched voltage
- H03K17/102—Modifications for increasing the maximum permissible switched voltage in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B9/00—Screening or protective devices for wall or similar openings, with or without operating or securing mechanisms; Closures of similar construction
- E06B9/52—Devices affording protection against insects, e.g. fly screens; Mesh windows for other purposes
- E06B2009/524—Mesh details
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B9/00—Screening or protective devices for wall or similar openings, with or without operating or securing mechanisms; Closures of similar construction
- E06B9/52—Devices affording protection against insects, e.g. fly screens; Mesh windows for other purposes
- E06B2009/527—Mounting of screens to window or door
Landscapes
- Engineering & Computer Science (AREA)
- Structural Engineering (AREA)
- Life Sciences & Earth Sciences (AREA)
- Insects & Arthropods (AREA)
- Pest Control & Pesticides (AREA)
- Architecture (AREA)
- Civil Engineering (AREA)
- Logic Circuits (AREA)
Abstract
【解決手段】電圧レベル変換回路は、制御信号に応答して、少なくとも2つのモードのうち1つで選択的に動作可能である。第1のモードでは、電圧レベル変換回路は第1の電圧を供給する第1の電源を基準とする入力信号を、第2の電圧を供給する第2の電源を基準とする出力信号へと変換するように動作する。第2のモードでは、電圧レベル変換回路は入力信号を変換せずに電圧変換回路の入力端から出力端への信号経路を提供するように動作する。この制御信号は、第1の電圧と第2の電圧の差を表す。
【選択図】図3
Description
本発明のこれらおよび他の特徴ならびに利点は、例示の実施形態についての以下の詳細な説明を、添付図面と併せ読むことにより明らかになるであろう。
Claims (10)
- 制御信号に応答して、少なくとも2つのモードのうち1つで選択的に動作可能な電圧レベル変換回路であって、第1のモードでは、第1の電圧を供給する第1の電源を基準とする入力信号を、第2の電圧を供給する第2の電源を基準とする出力信号へと変換するように動作し、第2のモードでは、前記入力信号を変換せずに前記電圧変換回路の入力端から出力端への信号経路を提供するように動作し、前記制御信号が前記第1の電圧と前記第2の電圧の差を表す電圧レベル変換回路。
- 前記第1の電圧と前記第2の電圧の差を測定し前記制御信号を生成するように動作する電圧検出器をさらに備える請求項1に記載の回路。
- 前記制御信号が、少なくとも(i)前記第1および第2の電圧の差が指定量未満であるか否か、(ii)前記第1および第2の電圧の差が指定量にほぼ等しいか否かのうちの一方を表す請求項1に記載の回路。
- 前記制御信号に応答して少なくとも前記第1のモードおよび前記第2のモードのうちの1つで選択的に動作可能な基準回路をさらに備え、前記第1のモードでは前記基準回路が前記電圧レベル変換回路にバイアス信号を供給するように動作し、前記第2のモードでは前記基準回路が前記電圧レベル変換回路の少なくとも一部分をオフにするように動作する、請求項1に記載の回路。
- 前記基準回路が、
前記第2の電源と第3の電圧を供給する第3の電源の間に接続された分圧器回路であって、前記第3の電圧が前記第2の電圧より低く、前記分圧器回路が前記基準回路の出力端に前記バイアス信号を生成するように構成され、前記バイアス信号が少なくとも前記第2の電圧の関数である分圧器回路と、
前記分圧器回路と前記第2の電源の間に接続された第1のスイッチであって、前記制御信号に応答して少なくとも前記第1および第2のモードのうちの1つで選択的に動作可能であり、前記第1のモードでは前記第1のスイッチが前記分圧器回路を前記第2の電源に電気的に接続するように動作し、前記第2のモードでは前記第2の電源から分圧器回路を切り離すように動作する第1のスイッチと、
前記制御信号に応答して少なくとも前記第1および第2のモードのうちの1つで選択的に動作可能な第2のスイッチであって、前記第1のモードではオフになり、前記第2のモードでは前記基準回路の出力端と前記第3の電源の間に電気的接続を提供するように動作する第2のスイッチとを備える請求項4に記載の回路。 - 前記電圧レベル変換回路が、
前記入力信号を受け取るための入力段であって、第1のしきい電圧を有する少なくとも1つのトランジスタ・デバイスを含む入力段と、
前記入力信号の論理状態を表す信号を保存するように動作するラッチ回路であって、前記第1のしきい電圧より高い第2のしきい電圧を有する少なくとも1つのトランジスタ・デバイスを含むラッチ回路と、
前記入力段と前記ラッチ回路の間に接続された電圧クランプであって、前記電圧クランプに供給されるバイアス信号に少なくとも部分的に基づいて入力段の両端間の電圧を制限するように構成され、前記第2のモードでは前記電圧変換器セルを少なくとも部分的にオフにするように動作する電圧クランプと、
前記制御信号に応答して少なくとも前記第1および第2のモードのうちの1つで選択的に動作可能なバイパス回路であって、前記第1のモードでは、前記バイパス回路の少なくとも一部分がオフになり、前記バイパス回路によって生成された出力信号が前記ラッチ回路に保存された信号と実質上等しく、前記第2のモードでは、入力信号を受け取り、変換せずに出力信号を生成するように動作するバイパス回路とを備える請求項1に記載の回路。 - 前記バイパス回路が、少なくとも第1および第2の入力端と1つの出力端を含むマルチプレクサを備え、前記第1の入力端が前記ラッチ回路に保存された信号を受け取り、前記第2の入力端が前記入力信号を受け取り、前記マルチプレクサが前記制御信号に応答して前記第1の入力信号および前記第2の入力信号の一方を選択して前記マルチプレクサの出力端に渡す請求項6に記載の回路。
- 前記制御信号が、(i)前記第1の電圧と前記第2の電圧の差がおよそトランジスタのしきい電圧より低いか否か、および(ii)前記第1の電圧と前記第2の電圧の差がトランジスタのしきい電圧にほぼ等しいか否かの少なくとも一方を表す請求項1に記載の回路。
- 前記電圧検出器が、
前記第2の電源に接続されている第1のソース/ドレーン端子および前記第1の電源に接続されているゲート端子を含むトランジスタ・デバイスと、
第1の終端で第3の電圧を供給する第3の電源に接続され、前記第3の電圧が前記第1の電圧より低く、第2の終端が前記トランジスタ・デバイスの第2のソース/ドレーン端子に接続されている負荷デバイスと、
前記トランジスタ・デバイスの前記第2のソース/ドレーン端子に接続された入力端、および出力端を含む、前記制御信号を生成するための少なくとも第1のインバータとを備える請求項2に記載の回路。 - 少なくとも1つの電圧レベル変換回路を備える集積回路であって、前記少なくとも1つの電圧レベル変換回路か、制御信号に応答して、少なくとも2つのモードのうちの1つで選択的に動作可能であり、第1のモードでは、前記変換回路が第1の電圧を供給する第1の電源を基準とする入力信号を、第2の電圧を供給する第2の電源を基準とする出力信号へと変換するように動作し、第2のモードでは、前記変換回路が入力信号を変換せずに前記電圧変換回路の入力端から出力端への信号経路を提供するように動作し、前記制御信号が前記第1の電圧と前記第2の電圧の差を表す集積回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/065785 | 2005-02-25 | ||
US11/065,785 US7145364B2 (en) | 2005-02-25 | 2005-02-25 | Self-bypassing voltage level translator circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006238449A true JP2006238449A (ja) | 2006-09-07 |
JP5273908B2 JP5273908B2 (ja) | 2013-08-28 |
Family
ID=36931461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006047620A Active JP5273908B2 (ja) | 2005-02-25 | 2006-02-24 | 自己バイパス型電圧レベル変換回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7145364B2 (ja) |
JP (1) | JP5273908B2 (ja) |
KR (1) | KR101156341B1 (ja) |
CN (1) | CN100568733C (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019516280A (ja) * | 2016-03-31 | 2019-06-13 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 電力効率のよい電圧レベルトランスレータ回路 |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006295322A (ja) * | 2005-04-06 | 2006-10-26 | Nec Electronics Corp | レベルシフタ回路 |
JP4985212B2 (ja) * | 2006-08-24 | 2012-07-25 | 富士通セミコンダクター株式会社 | 半導体集積回路装置及びレベルシフト回路 |
US7679418B2 (en) * | 2007-04-27 | 2010-03-16 | Mosaid Technologies Incorporated | Voltage level shifter and buffer using same |
CN101667824B (zh) * | 2008-09-03 | 2011-12-28 | 奕力科技股份有限公司 | 电压电平转换电路 |
US7782116B2 (en) * | 2008-09-05 | 2010-08-24 | Fairchild Semiconductor Corporation | Power supply insensitive voltage level translator |
CN101789691B (zh) * | 2009-01-23 | 2013-01-23 | 中芯国际集成电路制造(上海)有限公司 | 电压转换电路 |
US7755392B1 (en) * | 2009-05-21 | 2010-07-13 | Ememory Technology Inc. | Level shift circuit without high voltage stress of transistors and operating at low voltages |
JP5468882B2 (ja) * | 2009-07-03 | 2014-04-09 | セイコーインスツル株式会社 | Cmos入力バッファ回路 |
TWI407694B (zh) * | 2010-01-27 | 2013-09-01 | Novatek Microelectronics Corp | 可抑制電壓過衝之輸出緩衝電路及方法 |
CN102195578B (zh) * | 2010-03-09 | 2013-11-06 | 联咏科技股份有限公司 | 可抑制电压过冲的输出缓冲电路及方法 |
CN102893320B (zh) * | 2010-12-08 | 2015-04-15 | 上海贝岭股份有限公司 | 电平转换电路 |
KR101343186B1 (ko) * | 2011-08-09 | 2013-12-19 | 삼성전기주식회사 | 출력 구동회로 및 트랜지스터 출력회로 |
CN103166622A (zh) * | 2011-12-09 | 2013-06-19 | 上海华虹Nec电子有限公司 | 防止io上电过程中产生大电流的电平转换器结构 |
US8729950B2 (en) | 2012-05-30 | 2014-05-20 | Fairchild Semiconductor Corporation | High voltage clamp circuit |
US8779827B2 (en) * | 2012-09-28 | 2014-07-15 | Power Integrations, Inc. | Detector circuit with low threshold voltage and high voltage input |
US9059700B2 (en) | 2013-02-01 | 2015-06-16 | Qualcomm Incorporated | Voltage translator |
CN104253607B (zh) * | 2013-06-25 | 2018-01-23 | 英业达科技有限公司 | 电平调整电路 |
US8981831B1 (en) | 2013-09-11 | 2015-03-17 | International Business Machines Corporation | Level shifter with built-in logic function for reduced delay |
US9209810B2 (en) * | 2014-04-16 | 2015-12-08 | Freescale Semiconductor, Inc. | Ratioless near-threshold level translator |
CN104410403B (zh) * | 2014-12-09 | 2017-10-03 | 复旦大学 | 双电压亚阈值电平转换器 |
JP6943650B2 (ja) * | 2017-07-07 | 2021-10-06 | ローム株式会社 | ハイサイドトランジスタの駆動回路、それを用いたdc/dcコンバータの制御回路、dc/dcコンバータ |
US10855261B2 (en) * | 2018-10-30 | 2020-12-01 | Semiconductor Components Industries, Llc | Level shifter with deterministic output during power-up sequence |
CN110890885B (zh) * | 2019-08-06 | 2024-06-21 | 重庆中易智芯科技有限责任公司 | 一种应用于混合电压输出缓冲器的高速电平转换电路 |
CN117335790A (zh) * | 2023-10-20 | 2024-01-02 | 成都民芯科技有限公司 | 一种高速低压到高压逻辑电平转换电路及方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06237164A (ja) * | 1993-02-10 | 1994-08-23 | Hitachi Ltd | 電力低減機構を持つ半導体集積回路とそれを用いた電子装置 |
JPH0974348A (ja) * | 1995-09-06 | 1997-03-18 | Seiko Epson Corp | 半導体装置 |
JPH10256896A (ja) * | 1997-03-14 | 1998-09-25 | Fujitsu Ltd | 半導体集積回路装置 |
JP2000353947A (ja) * | 1999-06-10 | 2000-12-19 | Matsushita Electric Ind Co Ltd | レベル変換装置 |
JP2001351393A (ja) * | 2000-06-09 | 2001-12-21 | Sharp Corp | 電圧レベルシフタ回路およびそれを用いた不揮発性半導体記憶装置 |
JP2003283327A (ja) * | 2002-03-25 | 2003-10-03 | Nec Microsystems Ltd | レベルシフタ回路及び該レベルシフタ回路を備えた半導体装置 |
JP2004354970A (ja) * | 2003-05-02 | 2004-12-16 | Matsushita Electric Ind Co Ltd | 半導体回路装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5221865A (en) * | 1991-06-21 | 1993-06-22 | Crosspoint Solutions, Inc. | Programmable input/output buffer circuit with test capability |
JP3530315B2 (ja) * | 1995-09-21 | 2004-05-24 | 松下電器産業株式会社 | 出力回路 |
US6064229A (en) | 1998-03-26 | 2000-05-16 | Lucent Technologies Inc. | Voltage translating buffer based on low voltage technology |
KR20010003404A (ko) * | 1999-06-23 | 2001-01-15 | 김영환 | 출력 버퍼의 노이즈 감쇠를 위한 지연 회로 |
JP3490045B2 (ja) | 2000-04-26 | 2004-01-26 | Necマイクロシステム株式会社 | ローノイズバッファ回路 |
EP1331736A1 (en) * | 2002-01-29 | 2003-07-30 | Texas Instruments France | Flip-flop with reduced leakage current |
US6960953B2 (en) * | 2003-05-02 | 2005-11-01 | Matsushita Electric Industrial Co., Ltd. | Semiconductor circuit device |
-
2005
- 2005-02-25 US US11/065,785 patent/US7145364B2/en not_active Expired - Fee Related
- 2005-10-26 CN CNB200510114160XA patent/CN100568733C/zh not_active Expired - Fee Related
-
2006
- 2006-02-23 KR KR1020060017589A patent/KR101156341B1/ko not_active IP Right Cessation
- 2006-02-24 JP JP2006047620A patent/JP5273908B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06237164A (ja) * | 1993-02-10 | 1994-08-23 | Hitachi Ltd | 電力低減機構を持つ半導体集積回路とそれを用いた電子装置 |
JPH0974348A (ja) * | 1995-09-06 | 1997-03-18 | Seiko Epson Corp | 半導体装置 |
JPH10256896A (ja) * | 1997-03-14 | 1998-09-25 | Fujitsu Ltd | 半導体集積回路装置 |
JP2000353947A (ja) * | 1999-06-10 | 2000-12-19 | Matsushita Electric Ind Co Ltd | レベル変換装置 |
JP2001351393A (ja) * | 2000-06-09 | 2001-12-21 | Sharp Corp | 電圧レベルシフタ回路およびそれを用いた不揮発性半導体記憶装置 |
JP2003283327A (ja) * | 2002-03-25 | 2003-10-03 | Nec Microsystems Ltd | レベルシフタ回路及び該レベルシフタ回路を備えた半導体装置 |
JP2004354970A (ja) * | 2003-05-02 | 2004-12-16 | Matsushita Electric Ind Co Ltd | 半導体回路装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019516280A (ja) * | 2016-03-31 | 2019-06-13 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 電力効率のよい電圧レベルトランスレータ回路 |
US11223359B2 (en) | 2016-03-31 | 2022-01-11 | Qualcomm Incorporated | Power efficient voltage level translator circuit |
Also Published As
Publication number | Publication date |
---|---|
US7145364B2 (en) | 2006-12-05 |
JP5273908B2 (ja) | 2013-08-28 |
KR101156341B1 (ko) | 2012-06-13 |
KR20060094890A (ko) | 2006-08-30 |
US20060192587A1 (en) | 2006-08-31 |
CN100568733C (zh) | 2009-12-09 |
CN1825766A (zh) | 2006-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5273908B2 (ja) | 自己バイパス型電圧レベル変換回路 | |
KR101334573B1 (ko) | 넓은 공급 전압 범위의 전압 레벨 변환기 회로 | |
US7768308B2 (en) | Level shift circuit | |
US6836148B2 (en) | Versatile high voltage outputs using low voltage transistors | |
US7034573B1 (en) | Level shifter without DC current flow | |
US7276957B2 (en) | Floating well circuit having enhanced latch-up performance | |
US20060170462A1 (en) | Reliability comparator with hysteresis | |
US20110006810A1 (en) | Low-swing cmos input circuit | |
TWI276304B (en) | Active voltage level bus switch (or pass gate) translator | |
US9654086B1 (en) | Operational amplifier with current-controlled up or down hysteresis | |
US7068074B2 (en) | Voltage level translator circuit | |
JP2005026833A (ja) | インターフェース回路 | |
JP5421075B2 (ja) | 入力回路 | |
JP2009533929A (ja) | 電子回路 | |
US7920019B2 (en) | Microprocessor with substrate bias clamps | |
US7741882B1 (en) | Current-limited output buffer | |
JP2003188706A (ja) | 入出力バッファ回路 | |
TWI543536B (zh) | 採用來自輸出電力域之電力關閉信號的低電力、單軌位準移位器以及轉換電力域之間之資料信號的方法 | |
US6992489B2 (en) | Multiple voltage level detection circuit | |
US20060066381A1 (en) | Voltage level translator circuit with feedback | |
JP3779509B2 (ja) | 半導体集積回路の出力回路 | |
US20060145749A1 (en) | Bias circuit having reduced power-up delay | |
US11979155B2 (en) | Semiconductor integrated circuit device and level shifter circuit | |
JP2017147560A (ja) | レベルシフト回路 | |
JP2004064632A (ja) | レベルシフト回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090114 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111014 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111114 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120214 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120511 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120927 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20121227 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130326 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130415 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130514 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5273908 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |