JP2006189879A - プラズマディスプレイ装置およびその駆動方法 - Google Patents
プラズマディスプレイ装置およびその駆動方法 Download PDFInfo
- Publication number
- JP2006189879A JP2006189879A JP2006001496A JP2006001496A JP2006189879A JP 2006189879 A JP2006189879 A JP 2006189879A JP 2006001496 A JP2006001496 A JP 2006001496A JP 2006001496 A JP2006001496 A JP 2006001496A JP 2006189879 A JP2006189879 A JP 2006189879A
- Authority
- JP
- Japan
- Prior art keywords
- scan
- scan electrode
- ramp waveform
- rising ramp
- application time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/293—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/292—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
- G09G3/2927—Details of initialising
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0218—Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/066—Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
【課題】アドレス期間において走査電極に印加される駆動波形に発生するノイズが減少され、プラズマディスプレイパネルの素子に及ぼす電気的損傷を防止することができるプラズマディスプレイ装置およびその駆動方法を提供する。
【解決手段】本発明のプラズマディスプレイ装置の駆動方法は、第1の電圧まで立ち下がる立下りランプ波形を多数の走査電極に印加する段階と、第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を走査電極に印加する段階と、第2の電圧から第3の電圧まで立ち下がる走査パルスを走査電極に印加する段階と、を含む。
【選択図】図6
【解決手段】本発明のプラズマディスプレイ装置の駆動方法は、第1の電圧まで立ち下がる立下りランプ波形を多数の走査電極に印加する段階と、第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を走査電極に印加する段階と、第2の電圧から第3の電圧まで立ち下がる走査パルスを走査電極に印加する段階と、を含む。
【選択図】図6
Description
本発明は、プラズマディスプレイパネルに係り、詳しくは、アドレス期間に走査電極に印加される波形の電圧が、ノイズを減少させるように制御されるプラズマディスプレイ装置およびその駆動方法に関する。
プラズマディスプレイパネルにおける単位セルは、前面基板と背面基板との間に形成された隔壁により限定されている。各セルには、ネオン(Ne)、ヘリウム(He)またはネオンおよびヘリウムの混合ガス(Ne+He)のような主放電ガスと、少量のキセノン(Xe)を含有する不活性ガスとが充填されている。高周波電圧により放電されるとき、不活性ガスは真空紫外線を発生し、この紫外線は、隔壁間に形成された蛍光体を発光および励起させて画像を表示する。このようなプラズマディスプレイパネルは、薄型かつ軽量の構成が可能であるので、次世代の表示装置として脚光をあびている。
そこで、本発明は、上記問題点に鑑みなされたもので、その目的は、アドレス期間において走査電極に印加される駆動波形に発生するノイズが減少され、プラズマディスプレイパネル(以下、「PDP」という)の素子に及ぼす電気的損傷を防止することができるプラズマディスプレイ装置およびその駆動方法を提供することにある。
上記目的を達成するために、本発明の実施の形態による駆動方法は、立上りランプ波形を複数の走査電極に印加することを含む。この立上りランプ波形は、第1の電圧まで立ち下がる。また、この駆動方法は、第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を印加することを含む。さらに、走査パルスが走査電極に印加され、この走査パルスは、第2の電圧から第3の電圧まで立ち下がる。
前記立上りランプ波形の勾配は、維持期間中に印加される維持パルスの勾配よりも小さい。
前記立上りランプ波形は、所定の期間中に第2の電圧を維持する。
前記立上りランプ波形は、走査電極に印加される走査パルスのうち第1の走査パルスが印加されるまで連続的に印加される。
前記立上りランプ波形を印加するための時間(すなわち、印加時間)は、0μs超過、20μs以下の範囲である。
前記立上りランプ波形の印加時間は、6μs以上、10μs以下の範囲である。
また、前記第1の電圧と前記第3の電圧は、実質的に同じである。
少なくとも一つの走査電極に印加される立上りランプ波形の印加時間が、少なくとも一つの他の走査電極に印加される立上りランプ波形の印加時間と異なる。
前記走査電極は、少なくとも一つの走査電極を含む2個以上の走査電極群に分割される。少なくとも一つの走査電極群に印加される立上りランプ波形の印加時間が、少なくとも一つの他の走査電極群に印加される立上りランプ波形の印加時間と異なる。
2個以上の走査電極群は、同数の走査電極を含む。
少なくとも一つの走査電極群は、他の走査電極群とは異なる数の走査電極を含む。
同一の走査電極群に属する全ての走査電極には、同一の印加時間に立上りランプ波形が印加される。
2つの他の印加時間の時間差は、同一または異なってもよい。
プラズマディスプレイ装置は、複数の走査電極が形成されたPDPを含む。走査駆動部は、複数の走査電極に、第1の電圧まで立ち下がる立下りランプ波形を印加し、第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を印加し、第2の電圧から第3の電圧まで立ち下がる走査パルスを供給する。
前記立上りランプ波形の勾配は、維持期間中に印加される維持パルスの勾配よりも小さい。
前記立上りランプ波形は、所定の期間中に第2の電圧を維持する。
前記立上りランプ波形は、走査電極に印加される走査パルスのうち第1の走査パルスが印加されるまで印加される。
前記立上りランプ波形の印加時間は、0μs超過、20μs以下の範囲である。
前記立上りランプ波形の印加時間は、6μs以上、10μs以下の範囲である。
前記第1の電圧と前記第3の電圧は、同じである。
少なくとも一つの走査電極に印加される立上りランプ波形の印加時間が、他の走査電極に印加される立上りランプ波形の印加時間と異なる。
前記走査電極は、2個以上の走査電極群に分割される。少なくとも一つの走査電極群に印加される立上りランプ波形の印加時間が、他の走査電極群に印加される立上りランプ波形の印加時間と異なる。
各走査電極は、同数の走査電極を含む。
少なくとも一つの走査電極群は、他の走査電極群とは異なる数の走査電極を含む。
同一の走査電極群に属する全ての走査電極には、同一の印加時間を有する立上りランプ波形が印加される。
2個以上の走査電極群に印加される立上りランプ波形の2個の他の印加時間の差は、同一または異なってもよい。
複数の走査電極が形成されたPDPと、走査電極に立上り区間を有する走査基準波形を供給する走査駆動部と、を備えるプラズマディスプレイ装置が提供される。
走査基準波形は、アドレス期間に印加される電圧である。
立上り区間は、走査基準波形の電圧が走査基準電圧まで所定の勾配をもって変化する区間である。
複数の走査電極が形成されたPDPと、走査電極に、第1の電圧まで立ち下がる立下りランプ波形を印加し、第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を印加し、第2の電圧から第3の電圧まで立ち下がる走査パルスを供給する走査駆動部とを備えるプラズマディスプレイ装置が提供される。前記立上りランプ波形の勾配は、維持期間に印加される維持パルスの勾配よりも小さい。
本発明のプラズマディスプレイ装置およびその駆動方法は、アドレス期間に走査電極に印加される走査基準波形の電圧立ち上がり時間を制御することができ、このため、立ち上がりランプ波形の印加時間を調節することにより、PDPの駆動素子に及ぼす電気的損傷を防止することができる。
以下、添付図を参照して本発明の好適な実施の形態を説明する。
図1は、例示的な配列によるPDP(プラズマディスプレイパネル)の構造を示す概略図である。他の配列も可能である。
図1に示すように、PDPは、一定の間隔だけ離隔されて相互平行に配置された前面パネル100と背面パネル110とを有している。前面パネル100は、表示面としての役割をする前面基板101、および維持電極対となる走査電極102と維持電極103を有する。背面パネル110は、PDPの背面となる背面基板111と、維持電極対と交差して背面基板111上に配列されたアドレス電極113と、を有する。
前面パネル100には、1個の放電セルにおいて相互放電させ、セルの発光を維持するための走査電極102および維持電極103、すなわち、透明なITO物質で形成された透明電極aと、金属材質で作製されたバス電極bとを備えた走査電極102および維持電極103が対をなして含まれている。走査電極102および維持電極103は、放電電流を制限するとともに、電極対間を絶縁させる一つ以上の上部誘電体層104により覆われ、上部誘電体層104の上面には、放電条件を容易にするために、酸化マグネシウム(MgO)を蒸着した保護層105が形成される。
背面パネル110は、多数の放電空間、すなわち、放電セルを形成させるためのストライプ状(または、ウェル状)の隔壁112が平行を維持して配列される。また、アドレス放電を行って真空紫外線を発生させる多数のアドレス電極113が、隔壁112に対して平行に配置される。背面パネル110の上側面には、アドレス放電の際に画像表示のための可視光線を放出するR、G、B蛍光体114が塗布される。アドレス電極113と蛍光体114との間には、アドレス電極113を保護するための下部誘電体層115が形成される。このようなPDPにおける画像階調の具現方法は、以下の図2の通りである。
図2は、例示的な配列によるPDPの画像階調を具現する方法を示す図である。他の配列もまた可能である。特に、図2では、1フレームを発光回数の異なる複数個のサブフィールドに分け、各サブフィールドは、さらに全てのセルを初期化させるためのリセット期間RPDと、放電すべきセルを選択するためのアドレス期間APDと、放電回数により階調を具現する維持期間SPDとに分けられる。例えば、256階調で画像を表示しよとうする場合、1/60秒に該当するフレーム期間(16.67ms)は、8個のサブフィールドSF1〜SF8に分けられ、8個のサブフィールドSF1〜SF8のそれぞれは、リセット期間、アドレス期間および維持期間にさらに分けられるようになる。
各サブフィールドのリセット期間およびアドレス期間は、各サブフィールド毎に同一である。放電すべきセルを選択するためのアドレス放電は、アドレス電極と走査電極である透明電極との間の電圧差によって引き起こされる。維持期間は、各サブフィールドにおいて、2n(但し、n=0、1、2、3、4、5、6、7)の割合で増加する。このように各サブフィールドにおける維持期間が異なるので、各サブフィールドの維持期間、すなわち、維持放電回数を調節して画像の階調を表現するようになる。このようなPDPの駆動方法による駆動波形を、以下の図3に示す。
図3は、例示的な配列による駆動波形を示す図である。他の配列もまた可能である。図3に示すように、PDPは、全てのセルを初期化させるためのリセット期間と、放電すべきセルを選択するためのアドレス期間と、選択されたセルの放電を維持させるための維持期間と、放電されたセル内の壁電荷を消去するための消去期間とに分けられて駆動される。リセット期間は、セットアップ期間とセットダウン期間を含んでいてもよい。
リセット期間におけるセットアップ期間には、全ての走査電極に立上りランプ波形Ramp−upが同時に印加される。この立上りランプ波形によって、全画面の放電セル内には、弱い暗放電(Dark Discharge)が引き起こされる。このセットアップ放電により、アドレス電極と維持電極との上には正極性壁電荷が重なり、走査電極の上には負極性壁電荷が重なるようになる。
立上りランプ波形が供給された後、セットダウン期間には、立上りランプ波形(Ramp−down)が走査電極に印加される。この立下りランプ波形は、立上りランプ波形のピーク電圧よりも低い正極性の電圧から落ち始め、グランドGNDレベル電圧以下の特定の電圧レベルまで落ちる。これは、セル内に微弱な消去放電を引き起こすことにより、走査電極に過渡に形成された壁電荷を充分に消去させるようになる。このセットダウン放電により、アドレス放電が安定に行われる程度の壁電荷がセル内に均一に残される。
アドレス期間には、走査電極に走査基準電圧Vscの走査基準波形が印加され、このような走査基準波形の走査基準電圧Vscから立ち下がる負極性の走査パルスが走査電極に順次印加されるとともに、走査パルスに同期されてアドレス電極に正極性のデータパルスが印加される。この走査パルスとデータパルスとの電圧差と、リセット期間に生成された壁電圧が加えられることにより、データパルスが印加される放電セル内には、アドレス放電が発生する。アドレス放電により選択されたセル内には、維持電圧Vsが印加されるとき、放電を引き起こす程度の壁電荷が形成される。維持電極には、セットダウン期間とアドレス期間との間、走査電極との電圧差を減らして走査電極との誤放電が生じないように、正極性の電圧Vzが供給される。
維持期間には、走査電極と維持電極に交互に維持パルスsus(または維持信号または維持波形)が印加される。アドレス放電により選択されたセルは、セル内の壁電圧と維持パルスが加えられることにより、維持パルスが印加される度に、走査電極と維持電極との間に維持放電(すなわち、表示放電)が引き起こされるようになる。
維持放電が完了した後、消去期間では、パルス幅と電圧レベルの小さな消去ランプ波形(Ramp−ers)の電圧が、維持電極に供給されて全画面のセル内に残された壁電荷を消去させるようになる。
このような駆動波形で駆動されるPDPは、アドレス期間において、走査電極に印加される走査基準波形の印加時間が、全ての走査電極で同一であり、またその電圧が急に立ち上がって印加される。このような従来のアドレス期間における走査波形の印加時点を、図4に示す。
図4は、例示的な配列によるアドレス期間に走査基準波形の印加時点を説明するための図である。特に、アドレス期間において、走査電極に印加される走査基準波形は、全ての走査電極において同時(ts)に印加される。このように、同一の時点で、走査基準波形がそれぞれの走査電極に印加されると、走査電極に印加される走査基準波形にノイズが発生するようになる。このような同一の時点で、走査基準波形がそれぞれ走査電極に印加されるときに発生するノイズの一例を、図5に示す。
図5は、例示的な配列によるアドレス期間において走査電極に印加される走査基準波形が印加されるとき、同一の印加時点によるノイズの発生を説明するための図である。図5に示すように、従来、PDPの駆動方法において、アドレス期間に、走査基準波形がそれぞれ走査電極に同一の時点に急に印加されると、走査電極に印加される駆動波形にノイズが発生する。このようなノイズは、パネルの静電容量によるカップリングのために発生するものであって、走査基準波形の電圧が急上昇する時点では、走査電極に印加される駆動波形に立上りノイズが発生する。
したがって、PDPの駆動方法は、同一の時点に走査基準波形が走査電極に印加される場合、走査電極に印加される走査基準波形にノイズが発生する短所があった。このようなノイズは、走査電極に走査パルスを印加するための走査ドライバIC(Integrated Circuit)のようなPDPの駆動素子に電気的損傷を与えることもあった。
<第1の実施の形態>
<第1の実施の形態>
図6は、本発明の第1の実施の形態によるプラズマディスプレイ装置を示すブロック図である。本発明の範囲内において、他の実施の形態および構成もまた可能である。
図6に示すように、本実施の形態によるプラズマディスプレイ装置は、データ整列部600と、タイミング制御部601と、データ駆動部602と、走査駆動部603と、維持駆動部604と、PDP605とを備えている。
PDP605は、1個以上の走査電極と、この走査電極と平行方向に形成された1個以上の維持電極と、この維持電極および走査電極との交差方向に形成されたアドレス電極とで構成されている。
データ整列部600は、外部から入力される映像データを整列し、それぞれのアドレス電極X1〜Xnに印加されるようにする。
データ駆動部602は、整列されたデータのデータパルスをPDP605のアドレス電極X1〜Xnに印加する。
タイミング制御部601は、走査駆動部603と維持駆動部604のパルスタイミングを制御する。
走査駆動部603は、走査基準波形、走査パルス、および維持パルスをそれぞれの走査電極Y1〜Ymに印加する。この走査パルスは、走査信号および/または走査波形とも呼ばれる。この維持パルスは、維持信号および/または維持波形とも呼ばれる。
維持駆動部604は、維持パルス(または維持信号または維持波形)をそれぞれの維持電極Zに印加する。このような過程を通じて、PDP605が駆動される。
このような本実施の形態によるプラズマディスプレイ装置は、アドレス期間において、走査電極に印加される立上りランプ波形、すなわち、走査基準波形の電圧を調節する。
タイミング制御部601は、前記走査駆動部603を制御して、前述のようにアドレス期間において走査電極に印加される立上りランプ波形、すなわち、走査基準波形を調節するものである。リセット期間のセットダウン期間において、走査駆動部603は、多数の走査電極に、第1の電圧まで立ち下がる立下りランプ波形を印加、すなわち、セットダウンパルスを印加し、このような第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を印加、すなわち、前記セットダウンパルスのエッジから所定の勾配をもって走査基準電圧Vscまで立ち上がる走査基準波形を印加した後、このような第2の電圧から第3の電圧まで立ち下がる、すなわち、走査基準波形の−Vyまで立ち下がる走査パルスを供給する。
このように、アドレス期間において、走査電極に印加される立下りランプ波形、すなわち、走査基準波形を調節してプラズマディスプレイ装置を駆動させる方法を、図7a乃至図7cに示す。
図7a乃至図7cは、本発明の例示的な実施の形態による図6に示したプラズマディスプレイ装置の駆動方法を説明するための波形図である。本発明の範囲内において、他の実施の形態および構成もまた可能である。
図7a乃至図7cに示すように、本発明のプラズマディスプレイ装置の駆動方法では、リセット期間、アドレス期間、および維持期間において、アドレス電極、走査電極Y1〜Ym(mは、正数)、および維持電極に、所定のパルス(あるいは、信号または波形)が印加される少なくとも一つのサブフィールドの組合せによって、所定の数のフレームからなる画像を表現するにあたって、アドレス期間において走査電極に印加される立上りランプ波形、すなわち、走査基準波形が、所定の勾配をもって立ち上がるように調節される。
図7aを参照すると、リセット期間のセットダウン期間の間、走査電極に印加される立下り波形が第1の電圧−Vwまで立ち下がり、以降、アドレス期間において走査電極には、所定の勾配をもって、第1の電圧から漸進的に立ち上がり始め、第2の電圧である走査基準電圧Vscに到達する立上りランプ波形を有する走査基準となる波形が印加される。以降、第2の電圧から第3の電圧−Vyまで立ち下がる走査パルスScanが走査電極に印加される。
このとき、セットダウン期間の間、走査電極に印加される第1の電圧と、走査パルスの電圧である第3の電圧−Vyとは、同一であっても、または実質的に同一であってもよい。
このように第3の電圧を有する走査パルスが走査電極に印加されるとき、データパルス(あるいは、信号または波形)が走査パルスと同期され、アドレス電極のうちいずれか一つに印加されてアドレス放電が発生することができる。
以降、維持期間において、走査電極と維持電極に維持パルスが供給されることにより、アドレス期間において、データパルスと走査パルスによって発生されたアドレス放電セルの放電を維持し続けることができる。
図7bは、図7aにおける領域A及びBを詳述するための図であって、この図7bを参照すると、前述した立上りランプ波形は、走査電極に印加される走査パルスのうち、第1の走査パルスが印加されないうちに印加されることが好ましい。言い換えると、走査基準波形の電圧は、以前のリセット期間のセットダウン期間において、立下りランプのセットダウンパルスが終わりまで立ち下がった時点から、走査電極に第1の走査パルスが供給される前までの期間内に立ち上がる。
このような立上りランプ波形の印加時間は、0μs超過、20μs以下の範囲であってもよい。すなわち、この立上りランプ波形は、0μs超過、20μs以下の間、印加され得る。さらに、立上りランプ波形の印加時間は、6μs以上、10μs以下の範囲であってもよい。すなわち、この立上りランプ波形は、6μs以上、10μs以下の間、印加され得る。しかも、上述のように、立上りランプ波形の勾配αは、維持期間に印加される維持パルスの勾配βよりも小さな値を有する。
図7cに示す本発明によるプラズマディスプレイ装置の駆動方法は、図7aに示した駆動方法と殆ど同様である。但し、図7aにおいて、セットダウン期間とアドレス期間の間、維持電極に印加されるバイアス波形とは異なるバイアス波形が、アドレス期間の間、維持電極に印加されることが相違する。
このとき、バイアス波形の電圧Vzは、維持パルスの電圧Vsと同一であってもよい。また、このバイアス波形は、選定された勾配をもって増加するように制御される。
上述した方法によると、アドレス期間において、走査電極に印加される走査基準波形によって発生するノイズの大きさを減少させることができる。このようなノイズの減少について、図8を参照して説明する。
図8は、本発明の例示的な実施の形態によるプラズマディスプレイ装置の駆動方法によって減少されるノイズを説明するための図である。特に、図8は、アドレス期間において、走査電極に印加される波形のノイズの大きさが、図5のそれよりも小さいことを示す。このようにノイズが減少した理由は、走査電極Y1〜Ymに印加される立上りランプ波形、走査基準波形の電圧が漸進的に立ち上がる時間を、0μs超過、20μs以下の範囲内で調節し、より好ましくは、このような立上りランプ波形の印加時間を、6μs以上、10μs以下の範囲内で調節して、各走査基準波形の印加時点において、パネルの静電容量によるカップリングを減少させることにより、走査基準波形の電圧が急上昇する時点では、走査電極に印加される波形に発生する立上りノイズを減少させる。これにより、PDPの駆動素子、たとえば、走査駆動部の走査ドライバICの電気的損傷を防止する。
本実施の形態による駆動方法は、全ての走査電極Y1〜Ymに印加される走査基準波形の電圧立上り時間、すなわち、立上り波形の印加時間を、0μs超過、20μs以下、好ましくは、6μs以上、10μs以下の範囲内で同一に調節することであるが、これとは異なり、走査電極Y1〜Ymを多数の走査電極群に分け、このように分けた走査電極群毎にアドレス期間において印加される走査基準波形の電圧立上り時間、すなわち、立上りパルスの印加時間をそれぞれ異なるようにすることも可能であるが、この方法を、第2の実施の形態において説明する。
<第2の実施の形態>
<第2の実施の形態>
図9は、本発明の第2の実施の形態によるプラズマディスプレイ装置を示すブロック図である。本発明の範囲内において、他の実施の形態および構成もまた可能である。
図9に示すように、本実施の形態によるプラズマディスプレイ装置は、データ整列部900と、タイミング制御部901と、データ駆動部902と、走査駆動部903と、維持駆動部904と、PDP905とを備えている。
PDP905は、1個以上の走査電極と、この走査電極と平行方向に形成された1個以上の維持電極と、この維持電極および走査電極との交差方向に形成されたアドレス電極とで構成されている。
データ整列部900は、外部から入力される映像データを整列し、それぞれのアドレス電極X1〜Xnに印加されるようにする。
データ駆動部902は、整列されたデータのデータパルスをPDP905のアドレス電極X1〜Xnに印加する。
タイミング制御部901は、走査駆動部903と維持駆動部904のパルスタイミングを制御する。
走査駆動部903は、走査パルスと維持パルスをそれぞれの走査電極Y1〜Ymに印加する。
維持駆動部904は、維持パルスをそれぞれの維持電極Zに印加する。このような過程を通じて、PDP905が駆動される。
本実施の形態によると、走査電極Y1〜Ym(mは、正数)が多数の電極群に分けられ、1個以上の走査電極群には、アドレス期間において、他の走査電極群に印加される立上りランプ波形とは異なる立上り時間を有する走査基準波形が印加され得る。すなわち、1個の走査電極群に印加される走査基準波形の立上り時間は、他の走査電極群に印加される走査基準波形の立上り時間と異なってもよい。この立上り時間は、走査基準波形が走査基準電圧まで漸進的に立ち上がる時間分である。
ここで、本実施の形態によるプラズマディスプレイ装置の動作を説明するのに先立って、上述した走査電極群の概念について、図10を参照して説明する。
図10は、走査電極群の概念を説明するための図である。
図10を参照すると、PDP1000の走査電極Y1〜Ymは、たとえば、Ya走査電極群Ya1〜Ya(m)/4、Yb走査電極群Yb(m+1)/4〜Yb(2m)/4、Yc走査電極群Yc(2m+1)/4〜Yc(3m)/4、およびYd走査電極群Yd(3m+1)/4〜Yd(m)に分けられる。
図10において、各走査電極群(Ya走査電極群、Yb走査電極群、Yc走査電極群、Yd走査電極群)に含まれた走査電極の数を同一に設定したが、各走査電極群(Ya走査電極群、Yb走査電極群、Yc走査電極群、Yd走査電極群)に含まれた走査電極の数を異なるように設定することも可能である。たとえば、Ya走査電極群には100個の走査電極、Yb走査電極群には200個の走査電極が含まれてもよい。
また、走査電極群の数も調節可能である。また、このような走査電極群の数は、最小2個から最大の走査電極の総数よりも小さな範囲、すなわち、2≦M≦(m−1)個(Mは走査電極群の数であり、mは走査電極の数である)の間で設定され得る。
以上、図10を参照して説明した電極群の概念に基づいて、図9に示す本実施の形態によるプラズマディスプレイ装置について引き続き説明する。
上述した本実施の形態において、走査電極Y1〜Ym(mは、正数)を多数の電極群に分けるものと仮定すると、タイミング制御部901が、前記走査駆動部903を制御して、上述したように、アドレス期間において少なくとも一つの走査電極群に印加される立上りランプ波形の印加時間、すなわち、走査基準波形の電圧が漸進的に立ち上がる時間を、残りの走査電極群と異なるように調節する。すなわち、前記走査駆動部903は、タイミング制御部901の制御に応じて、アドレス期間において、少なくとも一つの走査電極群に印加される立上りランプ波形の印加時間、すなわち、走査基準波形の電圧が漸進的に立ち上がる時間を、残りの走査電極群と異なるようにする。
前記立上りランプ波形の印加時間、すなわち、走査基準波形の電圧が漸進的に立ち上がる時間は、以前のリセット期間のセットダウン期間において、立下りランプのセットダウンパルスが終わりまで立ち下がった時点から、第1の走査パルスが供給される前までの期間内で調節される。立上りランプ波形の印加時間は、漸進的に立ち上がる走査基準波形の電圧の立上り時間と見なされ得る。
このような立上りランプ波形の印加時間、すなわち、走査基準波形の電圧が漸進的に立ち上がる時間は、前記走査駆動部603によって0μs超過、20μs以下の範囲内で調節されることが好ましい。より好ましくは、立上りランプ波形の印加時間は、6μs以上、10μs以下の範囲内で調節される。
また、本実施の形態では、走査電極Y1〜Ymを多数の電極群に分けるとき、走査電極群の数を2個以上、走査電極の総数以下として走査電極群を設定し、たとえば、走査電極Y1〜Ymを4個、6個、10個などの走査電極群に分けて設定し、このような走査電極群毎にアドレス期間において印加される立上りランプ波形の印加時間を調節する。ここで、このように分けられた走査電極群は、1個以上の走査電極を含み、またこのような走査電極群は、全て同数の走査電極を含み、または1個以上において異なる数の走査電極を含む。
上述したように、立上りランプ波形の印加時間を調節するとき、走査電極群に含まれた全ての走査電極には、印加時間が同一である立上りランプ波形を印加することが好ましい。たとえば、前述した図10におけるYa走査電極群に含まれた全ての走査電極、すなわち、走査電極Ya1からYa(m)/4までの走査電極に印加される立上りランプ波形の印加時間、すなわち、走査基準波形の電圧が漸進的に立ち上がる時間は5μsに設定し、Yb走査電極群に含まれた全ての走査電極、すなわち、走査電極Yb(m+1)/4からYb(2m)/4までの走査電極に印加される立上りランプ波形の印加時間は10μsに設定する。このように、1個の走査電極群に属する走査電極に印加される立上りランプ波形の印加時間は、全て同一に設定される。
また、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は同一に設定され得る。たとえば、図10におけるYa走査電極群に含まれた全ての走査電極、すなわち、走査電極Ya1からYa(m)/4までの走査電極に印加される立上りランプ波形の印加時間は5μsに設定し、Yb走査電極群に含まれた全ての走査電極、すなわち、走査電極Yb(m+1)/4から走査電極Yb(2m)/4までの走査電極に印加される立上りランプ波形の印加時間は10μsに設定し、Yc走査電極群に含まれた全ての走査電極、すなわち、走査電極Yc(2m+1)/4から走査電極Yc(3m)/4までの全ての走査電極に印加される立上りランプ波形の印加時間は15μsに設定し、Yd走査電極群に含まれた全ての走査電極、すなわち、走査電極Yd(3m+1)/4から走査電極Yd(m)までの全ての走査電極に印加される立上りランプ波形の印加時間は20μsに設定する。すなわち、Ya走査電極群に印加される立上りランプ波形の印加時間と、Yb走査電極群に印加される立上りランプ波形の印加時間との差は5μsであり、Yb走査電極群に印加される立上りランプ波形の印加時間と、Yc走査電極群に印加される立上りランプ波形の印加時間との差も5μsであり、Yc走査電極群に印加される立上りランプ波形の印加時間と、Yd走査電極群に印加される立上りランプ波形の印加時間との差も5μsである。
また、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は、互いに異なるように設定され得る。たとえば、図10における、Ya走査電極群に含まれた全ての走査電極、すなわち、走査電極Ya1からYa(m)/4までの走査電極に印加される立上りランプ波形の印加時間は5μsに設定し、Yb走査電極群に含まれた全ての走査電極、すなわち、走査電極Yb(m+1)/4からYb(2m)/4までの走査電極に印加される立上りランプ波形の印加時間は7μsに設定し、Yc走査電極群に含まれた全ての走査電極、すなわち、走査電極Yc(2m+1)/4からYc(3m)/4までの全ての走査電極に印加される立上りランプ波形の印加時間は15μsに設定し、Yd走査電極群に含まれた全ての走査電極、すなわち、走査電極Yd(3m+1)/4からYd(m)までの全ての走査電極に印加される立上りランプ波形の印加時間は20μsに設定する。すなわち、Ya走査電極群に印加される立上りランプ波形の印加時間と、Yb走査電極群に印加される立上りランプ波形の印加時間との差は2μsであり、Yb走査電極群に印加される立上りランプ波形の印加時間と、Yc走査電極群に印加される立上りランプ波形の印加時間との差は8μsであり、Yc走査電極群に印加される立上りランプ波形の印加時間と、Yd走査電極群に印加される立上りランプ波形の印加時間との差は5μsである。
このように、アドレス期間において走査電極に印加される立上りランプ波形の印加時間を調節してPDPを駆動させる方法について、図11aおよび図11bを参照して説明する。
図11aおよび図11bは、本実施の形態による図9に示したプラズマディスプレイ装置の駆動方法を説明するための図である。
図11aおよび図11bに示すように、本発明によるプラズマディスプレイ装置の駆動方法では、リセット期間、アドレス期間、および維持期間において、アドレス電極、走査電極Y1〜Ym(mは、正数)、および維持電極に、所定のパルスが印加される少なくとも一つのサブフィールドの組合せによって、所定の数のフレームからなる画像を表現する駆動方法において、前記走査電極は、少なくとも一つの走査電極を含む2個以上の走査電極群に分割され、少なくとも一つの走査電極群に印加される立上りランプ波形の印加時間が、少なくとも一つの他の走査電極群に印加される立上りランプ波形の印加時間とは異なる。
たとえば、図11aに示すように、前述した図10におけるようなYa走査電極群に含まれた全ての走査電極には、アドレス期間において時点t0から立ち上がり始め、時点t1において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt1−t0である立上りランプ波形が印加され、Yb走査電極群に含まれた全ての走査電極には、アドレス期間において時点t0から立ち上がり始め、時点t2において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt2−t0である立上りランプ波形が印加され、Yc走査電極群に含まれた全ての走査電極には、アドレス期間において時点t0から立ち上がり始め、時点t3において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt3−t0である立上りランプ波形が印加され、Yd走査電極群に含まれた全ての走査電極には、アドレス期間において時点t0から立ち上がり始め、時点t4において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt4−t0である立上りランプ波形が印加される。これにより、それぞれの走査電極群に印加される走査基準波形の電圧が漸進的に立ち上がる時間、すなわち、立上りランプ波形の印加時間が異なる。
図11aでは、それぞれの走査電極群毎に、それぞれ相異なる電圧立上り時間を有する走査基準波形、すなわち、印加時間が相異なる立上り波形を印加したが、このような走査電極群のうち、所定の数の電極群を選択し、このように選択した走査電極群にのみ相異なる電圧立上り時間を有する走査基準波形を印加することも可能である。たとえば、Ya走査電極群に含まれた全ての走査電極には、アドレス期間において時点t0から立ち上がり始め、時点t1において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt1−t0である立上りランプ波形が印加され、Yb、Yc、Ydの走査電極群に含まれた全ての走査電極には、それぞれアドレス期間において時点t0から立ち上がり始め、時点t2において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt2−t0である立上りランプ波形が印加される。
上述したように、走査電極Y1〜Ymを多数の電極群に分けて、立上りランプ波形(すなわち、走査基準波形)を印加する場合、前記走査電極群の数は、2個以上、走査電極の総数以下に設定して駆動することが好ましい。
前記走査電極群は、1個以上の走査電極を含み、走査電極群は、全て同数の走査電極を含み、または1個以上において異なる数の走査電極を含むことができる。
たとえば、Ya走査電極群は100個の走査電極を含み、Yb走査電極群は200個の走査電極を含むことができる。
また、同一の走査電極群に含まれた全ての走査電極には、電圧の立上り時間が同一である走査基準波形、すなわち、印加時間が同一である立上りランプ波形を印加することが好ましい。すなわち、前記Ya走査電極群に含まれた全ての走査電極、すなわち、Ya1から走査電極Ya(m)/4までの走査電極に印加される走査基準波形の電圧立上り時間、すなわち、立上りランプ波形の印加時間は10μsとして、全て同一に設定することができる。
図11aでは、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は同一である。すなわち、Ya走査電極群に印加される立上りランプ波形の印加時間と、Yb走査電極群に印加される立上りランプ波形の印加時間との差を5μsとするとき、Yb走査電極群に印加される立上りランプ波形の印加時間と、Yc走査電極群に印加される立上りランプ波形の印加時間との差と、Yc走査電極群に印加される立上りランプ波形の印加時間と、Yd走査電極群に印加される立上りランプ波形の印加時間との差とは、全て前述したような5μsに設定される。
また、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は異なっていてもよいが、このような駆動波形は、図11bに示すようである。特に、図11bは、時間差が相違することを示す。たとえば、Ya走査電極群に印加される立上りランプ波形の印加時間と、Yb走査電極群に印加される立上りランプ波形の印加時間との差(t2−t1)を5μsとするとき、Yb走査電極群に印加される立上りランプ波形の印加時間と、Yc走査電極群に印加される立上りランプ波形の印加時間との差(t3−t2)は7μs、Yc走査電極群に印加される立上りランプ波形の印加時間と、Yd走査電極群に印加される立上りランプ波形の印加時間との差(t4−t3)は10μsに設定される。
このような方法は、アドレス期間において走査電極に印加される立上りランプ波形によって引き起こされるノイズの大きさを減少させることができる。
このようにノイズが減少した理由は、全ての走査電極Y1〜Ymに印加される立上りランプ波形の印加電圧を同一にせず、走査電極を多数の電極群に分け、アドレス期間において、少なくとも一つの前記走査電極群に印加される立上りランプの印加時間を、残りの走査電極群と異なるように調節して、各立上りランプ波形の印加時点において、パネルの静電容量によるカップリングを減少させることにより、走査基準波形の電圧が急上昇する時点、すなわち、立上りランプ波形が印加される時点では、走査電極に印加される波形に発生する立上りノイズを減少させる。これにより、PDPの駆動素子(たとえば、走査駆動部の走査ドライバIC)の電気的損傷を防止する。
本実施の形態による駆動方法は、走査電極Y1〜Ymを多数の走査電極群に分け、アドレス期間において走査電極に印加される立上りランプ波形の印加時間を、走査電極毎に異なるようにすることであるが、これとは異なり、走査電極のそれぞれに、アドレス期間において印加される立上りパルスの印加時間を、走査電極毎にそれぞれ異なるようにすることも可能であるが、この方法を、第3の実施の形態において説明する。
<第3の実施の形態>
<第3の実施の形態>
図12は、本発明の第3の実施の形態によるプラズマディスプレイ装置を示すブロック図である。本発明の範囲内において、他の実施の形態および構成もまた可能である。
図12に示すように、本実施の形態によるプラズマディスプレイ装置は、データ整列部1200と、タイミング制御部1201と、データ駆動部1202と、走査駆動部1203と、維持駆動部1204と、PDP1205とを備えている。
PDP1205は、1個以上の走査電極と、この走査電極と平行方向に形成された1個以上の維持電極と、この維持電極および走査電極との交差方向に形成されたアドレス電極とで構成されている。
データ整列部1200は、外部から入力される映像データを整列し、それぞれのアドレス電極X1〜Xnに印加されるようにする。
データ駆動部1202は、整列されたデータのデータパルスをPDP1205のアドレス電極X1〜Xnに印加する。
タイミング制御部1201は、走査駆動部1203と維持駆動部1204のパルスタイミングを制御する。
走査駆動部1203は、走査パルスと維持パルスをそれぞれの走査電極Y1〜Ymに印加する。
維持駆動部1204は、維持パルスをそれぞれの維持電極Zに印加する。このような過程を通じて、PDP1205が駆動される。
このような本実施の形態では、アドレス期間において、走査電極Y1〜Ymのそれぞれに印加される立上りランプ波形の印加時間をそれぞれ異なるように調節する。
上述した本実施の形態において、タイミング制御部1201が、前記走査駆動部1203を制御して、上述したように、アドレス期間において、走査電極Y1〜Ymのそれぞれに印加される立上りランプ波形の印加時間をそれぞれ異なるように調節する。すなわち、前記走査駆動部1203は、タイミング制御部1201の制御に応じて、アドレス期間において、走査電極Y1〜Ymに印加される立上りランプ波形の印加時間をそれぞれ異なるようにする。
ここで、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は、同一に設定され得る。たとえば、走査電極Y1に印加される立上りランプ波形の印加時間は5μsに設定し、走査電極Y2に印加される立上りランプ波形の印加時間は10μsに設定し、走査電極Y3に印加される立上りランプ波形の印加時間は15μsに設定し、走査電極Y4に印加される立上りランプ波形の印加時間は20μsに設定する。すなわち、走査電極Y1に印加される立上りランプ波形の印加時間と、走査電極Y2に印加される立上りランプ波形の印加時間との差は5μsであり、走査電極Y2に印加される立上りランプ波形の印加時間と、走査電極Y3に印加される立上りランプ波形の印加時間との差も5μsであり、走査電極Y3に印加される立上りランプ波形の印加時間と、走査電極Y4に印加される立上りランプ波形の印加時間との差も5μsである。
また、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は、互いに異なるように設定され得る。たとえば、走査電極Y1に印加される立上りランプ波形の印加時間は5μsに設定し、走査電極Y2に印加される立上りランプ波形の印加時間は7μsに設定し、走査電極Y3に印加される立上りランプ波形の印加時間は15μsに設定し、走査電極Y4に印加される立上りランプ波形の印加時間は20μsに設定する。すなわち、走査電極Y1に印加される立上りランプ波形の印加時間と、走査電極Y2に印加される立上りランプ波形の印加時間との差は2μsであり、走査電極Y2に印加される立上りランプ波形の印加時間と、走査電極Y3に印加される立上りランプ波形の印加時間との差は8μsであり、走査電極Y3に印加される立上りランプ波形の印加時間と、走査電極Y4に印加される立上りランプ波形の印加時間との差は5μsである。
アドレス期間において走査電極に印加される立上りランプ波形の印加時間をそれぞれ調節してプラズマディスプレイ装置を駆動させる方法を、図13aおよび図13bに示す。特に、図13aおよび図13bは、本発明の例示的な実施の形態による(図12に示すような)プラズマディスプレイ装置の駆動方法を説明するための図である。本発明の範囲内において、他の実施の形態および構成もまた可能である。
図13aおよび図13bに示すように、プラズマディスプレイ装置の駆動方法では、リセット期間、アドレス期間、および維持期間において、アドレス電極、走査電極Y1〜Ym(mは、正数)、および維持電極に、所定のパルスが印加される少なくとも一つのサブフィールドの組合せによって、所定の数のフレームからなる画像を表現する駆動方法において、アドレス期間において走査電極Y1〜Ymに印加される立上りパルスの印加時間を、それぞれ異なるように調節する。
たとえば、走査電極Y1には、アドレス期間において時点t0から立ち上がり始め、時点t1において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt1−t0である立上りランプ波形が印加され、走査電極Y2には、アドレス期間において時点t0から立ち上がり始め、時点t2において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt2−t0である立上りランプ波形が印加され、走査電極Y3には、アドレス期間において時点t0から立ち上がり始め、時点t3において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt3−t0である立上りランプ波形が印加され、走査電極Y1には、アドレス期間において時点t0から立ち上がり始め、時点t4において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt4−t0である立上りランプ波形が印加され、走査電極Ymには、アドレス期間において時点t0から立ち上がり始め、時点tmにおいて走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がtm−t0である立上りランプ波形が印加される。これにより、それぞれの走査電極に印加される走査基準波形の電圧が漸進的に立ち上がる時間、すなわち、立上りランプ波形の印加時間がそれぞれ異なる。
図13aでは、それぞれの走査電極毎に、それぞれ相異なる印加時間を有する立上りランプ波形を印加したが、このような走査電極群のうち、所定の数の電極を選択し、このように選択した走査電極にのみ相異なる印加時間を有する立上りランプ波形を印加することも可能である。たとえば、走査電極Y1には、アドレス期間において時点t0から立ち上がり始め、時点t1において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt1−t0である立上りランプ波形が印加され、走査電極Y2、Y3、Y4、Ymには、それぞれアドレス期間において時点t0から立ち上がり始め、時点t2において走査基準電圧Vscに到達する走査基準波形が印加、すなわち、印加時間がt2−t0である立上りランプ波形が印加される。
図13aでは、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は、同一である。すなわち、走査電極Y1に印加される立上りランプ波形の印加時間と、走査電極Y2に印加される立上りランプ波形の印加時間との差を5μsとするとき、走査電極Y2に印加される立上りランプ波形の印加時間と、走査電極Y3に印加される立上りランプ波形の印加時間との差と、走査電極Y3に印加される立上りランプ波形の印加時間と、走査電極Y4に印加される立上りランプ波形の印加時間との差は全て前述したような5μsに設定され得る。
また、図13bに示すように、時間差は、互いに異なるように設定され得る。
図13bにおいて、相異なる印加時間を有する2個の立上りランプ波形の印加時間の差は異なる。すなわち、走査電極Y1に印加される立上りランプ波形の印加時間と、走査電極Y2に印加される立上りランプ波形の印加時間との差、すなわち、t0とt1の差を5μsとするとき、走査電極Y2に印加される立上りランプ波形の印加時間と、走査電極Y3に印加される立上りランプ波形の印加時間との差、すなわち、t0とt2の差は7μs、走査電極Y3に印加される立上りランプ波形の印加時間と、走査電極Y4に印加される立上りランプ波形の印加時間との差、すなわち、t0とt3の差は10μsに設定される。
このような方法によると、図8におけるように、アドレス期間において、走査電極に印加される走査基準波形によって発生するノイズの大きさを減少させることができる。
このようにノイズが減少した理由は、上述した第1の実施の形態または第2の実施の形態と同様に、全ての走査電極Y1〜Ymに印加される立上りランプ波形の印加電圧を同一にせず、走査電極を多数の電極群に分け、アドレス期間において、少なくとも一つの前記走査電極群に印加される立上りランプの印加時間を、残りの走査電極群に印加される立上りランプ波形の印加時間と異なるように調節して、各立上りランプ波形の印加時点において、パネルの静電容量によるカップリングを減少させることにより、立上りランプ波形が印加される時点では、走査電極に印加される波形に発生する立上りノイズを減少させる。これにより、PDPの駆動素子、たとえば、走査駆動部の走査ドライバICの電気的損傷を防止する。
本発明の実施の形態が説明されており、これらの実施の形態は、様々に変形され得る。このような変形は、本発明の精神と領域から逸脱するものとみなされず、技術の分野における熟練者にとって自明な全ての変形は、請求の範囲の領域内に含まれるものと意図される。上述したように、プラズマディスプレイ装置およびその駆動方法は、アドレス期間において走査電極に印加される走査基準波形の電圧立上り時間を制御することができる。これは、立上りランプ波形の印加時間を調節して、PDPの駆動素子に及ぼす電気的損傷を防止することができる。
本明細書において、「一つの実施の形態」、「一実施の形態」、「例示的な実施の形態」とは、実施の形態と連関して説明した詳細な特長、構造または特徴が、本発明の少なくとも一つの実施の形態に含まれることを意味する。本明細書において数箇所におけるこのような表現は、必ずしも全て同一の実施の形態を指すものではない。さらに、実施の形態と連関して詳細な特長、構造または特徴が説明されるとき、技術の分野における熟練者であれば、実施の形態と連関して、このような特長、構造または特徴に影響を及ぼすことが理解されるであろう。
以上、本発明の好適な実施の形態について説明したが、本発明は、これらに限定されず、特許請求の範囲と発明の詳細な説明および添付図面の範囲内において、様々な変形または変更が可能であり、これもまた本発明の範疇に属することは言うまでもない。
Claims (36)
- 第1の電圧まで立ち下がる立下りランプ波形を複数の走査電極に印加する段階と、
前記第1の電圧から第2の電圧まで所定の勾配をもって立ち上がる立上りランプ波形を前記走査電極に印加する段階と、
前記第2の電圧から第3の電圧まで立ち下がる走査パルスを前記走査電極に印加する段階と、を含むことを特徴とするプラズマディスプレイ装置の駆動方法。 - 前記立下りランプ波形を印加する段階は、リセット期間に前記立下りランプ波形を印加することを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形を印加する段階は、アドレス期間に前記立上りランプ波形を印加することを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形の勾配は、維持期間中に1走査電極に印加される維持パルスの勾配よりも小さいことを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形を印加後、所定の期間中に前記第2の電圧を維持する段階をさらに含むことを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形を印加する段階は、アドレス期間に第1の走査パルスが前記走査電極のうちいずれかに印加されるまで前記立上りランプ波形を印加することを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形を印加する段階は、0μs超過、20μs以下の範囲の印加時間で前記立上りランプ波形を印加することを特徴とする請求項1に記載の駆動方法。
- 前記立上りランプ波形を印加する段階は、6μs超過、10μs以下の範囲の印加時間で前記立上りランプ波形を印加することを特徴とする請求項1に記載の駆動方法。
- 前記第3の電圧は、前記第1の電圧と実質的に同じであることを特徴とする請求項1に記載の駆動方法。
- 前記走査電極のうち第1の走査電極に印加される前記立上りランプ波形の印加時間は、前記走査電極のうち他の走査電極に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項1に記載の駆動方法。
- 前記走査電極は複数の走査電極群に分割され、前記走査電極群のうち第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち第2の走査電極群に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項1に記載の駆動方法。
- 前記複数の走査電極群のそれぞれは、同数の走査電極を含むことを特徴とする請求項11に記載の駆動方法。
- 前記走査電極群のうち前記第2の走査電極群は、前記走査電極群のうち前記第1の走査電極群とは異なる数の走査電極を有することを特徴とする請求項9に記載の駆動方法。
- 前記立下りランプ波形を印加する段階は、前記走査電極群のうち前記第1の走査電極群の全ての走査電極に複数の立下りランプ波形を印加することを特徴とし、前記走査電極群のうち前記第1の走査電極群の前記立下りランプ波形のそれぞれは、実質的に同じ印加時間を有することを特徴とする請求項11に記載の駆動方法。
- 前記走査電極群のうち前記第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち前記第2の走査電極群に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項11に記載の駆動方法。
- 前記走査電極群のうち前記第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち前記第2の走査電極群に印加される前記立上りランプ波形の印加時間とは実質的に同じであることを特徴とする請求項11に記載の駆動方法。
- 複数の走査電極を有するプラズマディスプレイパネルと、
前記複数の走査電極に第1の電圧まで立下がる立下りランプ波形と、前記第1の電圧から第2の電圧まで立ち上がる立上りランプ波形、及び前記第2の電圧から第3の電圧まで立ち下がる走査パルスを印加する走査駆動部と、を含むことを特徴とするプラズマディスプレイ装置。 - 前記走査駆動部は、リセット期間に前記立下りランプ波形を印加することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、アドレス期間に前記立上りランプ波形を印加することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記立上りランプ波形は、所定の勾配をもって前記第1の電圧から常時第2の電圧まで立ち上がるが、前記立上りランプ波形の前記所定の勾配は、維持期間に印加される維持パルスの勾配よりも小さいことを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、前記立上りランプ波形を印加後、前記第2の電圧を所定の期間中に維持することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、アドレス期間に第1の走査パルスが前記走査電極のうちいずれかに印加されるまで前記立上りランプ波形を印加することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、0μs超過、20μs以下の範囲の印加時間で前記立上りランプ波形を印加することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、6μs超過、10μs以下の範囲の印加時間で前記立上りランプ波形を印加することを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記3電圧は、前記第1の電圧とは実質的に同じであることを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、第1の印加時間を有する前記立上りランプ波形を前記走査電極のうち第1の走査電極に印加し、第2の印加時間を有する他の立上りランプ波形を前記走査電極のうち第2の走査電極に印加するが、前記第2の印加時間は、前記第1の印加時間とは異なることを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記走査電極は複数の走査電極群に分割され、前記走査駆動部は、第1の印加時間を有する前記立上りランプ波形を前記走査電極のうち第1の走査電極に印加し、第2の印加時間を有する他の立上りランプ波形を前記走査電極のうち第2の走査電極に印加するが、前記第2の印加時間は、前記第1の印加時間とは異なることを特徴とする請求項16に記載のプラズマディスプレイ装置。
- 前記複数の走査電極群のそれぞれは、同数の走査電極を含むことを特徴とする請求項26に記載のプラズマディスプレイ装置。
- 前記走査電極群のうち第2の走査電極群は、前記走査電極群のうち第1の走査電極群とは異なる数の走査電極を含むことを特徴とする請求項26に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、複数の立上りランプ波形を前記走査電極群のうち前記第1の走査電極群の全ての電極に印加し、前記走査電極群のうち前記第1の走査電極群の前記立上りランプ波形のそれぞれは、実質的に同じ印加時間を有することを特徴とする請求項26に記載のプラズマディスプレイ装置。
- 前記走査電極群のうち前記第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち前記第2の走査電極群に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項26に記載のプラズマディスプレイ装置。
- 前記走査電極群のうち前記第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち前記第2の走査電極群に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項26に記載のプラズマディスプレイ装置。
- 複数の走査電極を有するプラズマディスプレイパネルと、
リセット期間に立下りランプ波形を印加し、アドレス期間に立上りランプ波形を印加し、前記アドレス期間に少なくとも一つの走査電極に走査パルスを印加する走査駆動部と、を備え、
前記立下りランプ波形は第1の電圧まで下がり、前記立上りランプ波形は前記第1の電圧から第2の電圧まで所定の勾配をもって立ち上がり、前記走査パルスは前記第2の電圧から第3の電圧まで立ち下がり、
前記立上りランプ波形の勾配は、維持期間に印加される維持パルスの勾配よりも小さいことを特徴とするプラズマディスプレイ装置。 - 前記走査電極は複数の走査電極群に分割され、前記走査駆動部は、第1の印加時間を有する前記立上りランプ波形に前記走査電極のうち第1の走査電極に印加し、第2の印加時間を有する他の立上りランプ波形に前記走査電極のうち第2の走査電極に印加するが、前記第2の印加時間は、前記第1の印加時間とは異なることを特徴とする請求項30に記載のプラズマディスプレイ装置。
- 前記走査駆動部は、複数の立上りランプ波形を前記走査電極群のうち前記第1の走査電極群の全ての電極に印加し、前記走査電極群のうち前記第1の走査電極群の前記立上りランプ波形のそれぞれは、実質的に同じ印加時間を有することを特徴とする請求項33に記載のプラズマディスプレイ装置。
- 前記走査電極群のうち前記第1の走査電極群に印加される前記立上りランプ波形の印加時間は、前記走査電極群のうち前記第2の走査電極群に印加される前記立上りランプ波形の印加時間とは異なることを特徴とする請求項33に記載のプラズマディスプレイ装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050001401A KR100603662B1 (ko) | 2005-01-06 | 2005-01-06 | 플라즈마 디스플레이 패널의 구동장치 및 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006189879A true JP2006189879A (ja) | 2006-07-20 |
Family
ID=36642776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006001496A Withdrawn JP2006189879A (ja) | 2005-01-06 | 2006-01-06 | プラズマディスプレイ装置およびその駆動方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7760160B2 (ja) |
EP (1) | EP1688904A3 (ja) |
JP (1) | JP2006189879A (ja) |
KR (1) | KR100603662B1 (ja) |
CN (1) | CN100428303C (ja) |
TW (1) | TWI320563B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7719490B2 (en) * | 2005-08-17 | 2010-05-18 | Lg Electronics Inc. | Plasma display apparatus |
KR100667326B1 (ko) * | 2005-10-07 | 2007-01-12 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 및 그의 구동 방법 |
KR100838071B1 (ko) * | 2006-11-22 | 2008-06-13 | 삼성에스디아이 주식회사 | 디스플레이 패널의 구동장치 및 그 방법 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6492776B2 (en) * | 2000-04-20 | 2002-12-10 | James C. Rutherford | Method for driving a plasma display panel |
CN1447960A (zh) | 2000-05-30 | 2003-10-08 | 皇家菲利浦电子有限公司 | 具有维持电极和维持电路的显示屏 |
JP2002328648A (ja) * | 2001-04-26 | 2002-11-15 | Nec Corp | Ac型プラズマディスプレイパネルの駆動方法および駆動装置 |
KR100472505B1 (ko) * | 2001-11-14 | 2005-03-10 | 삼성에스디아이 주식회사 | 리셋기간에서 중간방전모드를 갖는 플라즈마 디스플레이패널의 구동방법 및 그 장치 |
KR100493912B1 (ko) * | 2001-11-24 | 2005-06-10 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동장치 및 방법 |
US7012579B2 (en) | 2001-12-07 | 2006-03-14 | Lg Electronics Inc. | Method of driving plasma display panel |
KR100450192B1 (ko) * | 2002-03-12 | 2004-09-24 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 및 그 구동방법 |
JP2003271090A (ja) | 2002-03-15 | 2003-09-25 | Fujitsu Hitachi Plasma Display Ltd | プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 |
KR100438718B1 (ko) * | 2002-03-30 | 2004-07-05 | 삼성전자주식회사 | 플라즈마 디스플레이 패널의 리세트 램프 파형 자동 조정장치 및 방법 |
KR100472366B1 (ko) * | 2002-04-04 | 2005-03-08 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동방법 및 장치 |
KR100458581B1 (ko) * | 2002-07-26 | 2004-12-03 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 장치 및 그 방법 |
KR100472372B1 (ko) * | 2002-08-01 | 2005-02-21 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동방법 |
JP2004151348A (ja) * | 2002-10-30 | 2004-05-27 | Fujitsu Hitachi Plasma Display Ltd | プラズマディスプレイパネルの駆動方法および駆動装置 |
KR100490542B1 (ko) * | 2002-11-26 | 2005-05-17 | 삼성에스디아이 주식회사 | 어드레스기간과 유지기간의 혼합 방식으로 동작하는패널구동방법 및 그 장치 |
KR100489279B1 (ko) * | 2003-02-25 | 2005-05-17 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동방법 및 장치 |
KR100570748B1 (ko) * | 2003-10-23 | 2006-04-12 | 삼성에스디아이 주식회사 | 플라즈마 표시패널 및 그의 구동방법 |
US7719490B2 (en) * | 2005-08-17 | 2010-05-18 | Lg Electronics Inc. | Plasma display apparatus |
-
2005
- 2005-01-06 KR KR1020050001401A patent/KR100603662B1/ko not_active IP Right Cessation
-
2006
- 2006-01-04 TW TW095100337A patent/TWI320563B/zh not_active IP Right Cessation
- 2006-01-05 US US11/325,333 patent/US7760160B2/en not_active Expired - Fee Related
- 2006-01-05 EP EP06000218A patent/EP1688904A3/en not_active Withdrawn
- 2006-01-06 JP JP2006001496A patent/JP2006189879A/ja not_active Withdrawn
- 2006-01-06 CN CNB2006100057522A patent/CN100428303C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1688904A2 (en) | 2006-08-09 |
TWI320563B (en) | 2010-02-11 |
KR20060080815A (ko) | 2006-07-11 |
US20060170620A1 (en) | 2006-08-03 |
CN100428303C (zh) | 2008-10-22 |
TW200630930A (en) | 2006-09-01 |
CN1801275A (zh) | 2006-07-12 |
EP1688904A3 (en) | 2011-03-30 |
US7760160B2 (en) | 2010-07-20 |
KR100603662B1 (ko) | 2006-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7564429B2 (en) | Plasma display apparatus and driving method thereof | |
US8031135B2 (en) | Plasma display apparatus and driving method thereof | |
EP1748407B1 (en) | Plasma display apparatus and driving method of the same | |
US7626563B2 (en) | Plasma display apparatus which has an improved data pulse and method for driving the same | |
KR100747168B1 (ko) | 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법 | |
JP2006146231A (ja) | プラズマディスプレイ装置及びその駆動方法 | |
JP2006011459A5 (ja) | ||
KR100774908B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
JP2006189879A (ja) | プラズマディスプレイ装置およびその駆動方法 | |
US20060125726A1 (en) | Plasma display apparatus | |
KR100793292B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR100602276B1 (ko) | 플라즈마 디스플레이 패널의 구동장치 및 방법 | |
KR20070027052A (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR20060082753A (ko) | 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법 | |
KR100800435B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
EP1669971A1 (en) | Plasma display apparatus and driving method thereof | |
KR100726956B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100727296B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
KR100726955B1 (ko) | 플라즈마 디스플레이 장치 및 그의 구동 방법 | |
JP2007249205A (ja) | プラズマディスプレイパネルの駆動方法 | |
JP2007058220A (ja) | プラズマディスプレイ装置及びその駆動方法 | |
KR20060074602A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR20060078891A (ko) | 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법 | |
KR20070004392A (ko) | 플라즈마 디스플레이 장치 및 그 구동 방법 | |
JP2008158105A (ja) | プラズマディスプレイ装置及びその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20090407 |