KR100602276B1 - 플라즈마 디스플레이 패널의 구동장치 및 방법 - Google Patents

플라즈마 디스플레이 패널의 구동장치 및 방법 Download PDF

Info

Publication number
KR100602276B1
KR100602276B1 KR1020050000641A KR20050000641A KR100602276B1 KR 100602276 B1 KR100602276 B1 KR 100602276B1 KR 1020050000641 A KR1020050000641 A KR 1020050000641A KR 20050000641 A KR20050000641 A KR 20050000641A KR 100602276 B1 KR100602276 B1 KR 100602276B1
Authority
KR
South Korea
Prior art keywords
scan
reference voltage
microseconds
electrodes
electrode
Prior art date
Application number
KR1020050000641A
Other languages
English (en)
Other versions
KR20060080095A (ko
Inventor
한정관
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050000641A priority Critical patent/KR100602276B1/ko
Publication of KR20060080095A publication Critical patent/KR20060080095A/ko
Application granted granted Critical
Publication of KR100602276B1 publication Critical patent/KR100602276B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 어드레스 기간에 스캔 전극(Y1~Ym)으로 인가되는 스캔 기준전압의 인가시점을 조절하는 플라즈마 디스플레이 패널(Plasma Display Panel)의 구동장치 및 방법에 관한 것으로, 노이즈의 발생을 저감시키는 효과가 있다.
이러한 본 발명의 플라즈마 디스플레이 패널의 구동장치는, 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스를 인가하는 데이터 구동부, 스캔 구동부, 서스테인 구동부 및 타이밍 컨트롤러가 포함되는 플라즈마 디스플레이 패널의 구동장치에 있어서, 스캔 전극을 복수의 전극군으로 나누고, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인기시점을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 조절하는 것을 특징으로 한다.
플라즈마 디스플레이 패널, 스캔 전극군, 스캔 기준전압, 노이즈, 인가시점

Description

플라즈마 디스플레이 패널의 구동장치 및 방법{Driving Apparatus and Method for Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 도시한 도.
도 2는 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 나타낸 도.
도 3은 종래 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 나타낸 도.
도 4는 종래 플라즈마 디스플레이 패널의 구동방법에서 어드레스 기간에 인가되는 스캔 기준전압의 인가시점을 설명하기 위한 도.
도 5는 종래 플라즈마 디스플레이 패널의 구동방법에서 어드레스 기간에 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 동일 인가시점에 의한 노이즈의 발생을 설명하기 위한 도.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예를 설명하기 위한 도.
도 7은 스캔 전극군의 개념을 설명하기 위한 도.
도 8a 내지 도 8b는 도 6의 본 발명의 플라즈마 디스플레이 패널의 구동장치 를 이용한 구동방법을 설명하기 위한 도.
도 9는 본 발명의 제 1 실시예에 따른 구동파형에 의해 감소되는 노이즈를 설명하기 위한 도.
도 10은 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치의 제 2 실시예를 설명하기 위한 도.
도 11a 내지 도 11b는 도 10의 본 발명의 플라즈마 디스플레이 패널의 구동장치를 이용한 구동방법을 설명하기 위한 도.
<도면의 주요 부분에 대한 부호의 설명>
600 ; 데이터 정렬부 601 ; 타이밍 컨트롤러
602 ; 데이터 구동부 603 ; 스캔 구동부
604 ; 서스테인 구동부
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 보다 상세하게는 어드레스 기간에 스캔 전극(Y1~Ym)으로 인가되는 스캔 기준전압의 인가시점을 조절하여 노이즈의 발생을 저감시키는 플라즈마 디스플레이 패널의 구동장치 및 방법에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성 된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면 패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면 패널(110)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라 이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면 패널(110)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
이와 같은 플라즈마 디스플레이 패널에서 화상 계조를 구현하는 방법은 다음 도 2와 같다.
도 2는 종래 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법을 나타낸 도이다.
도 2에 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 화상 계조(Gray Level) 표현 방법은 한 프레임을 발광횟수가 다른 여러 서브필드로 나누고, 각 서브필드는 다시 모든 셀들을 초기화시키기 위한 리셋 기간(RPD), 방전될 셀을 선택하기 위한 어드레스 기간(APD) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(SPD)으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
각 서브필드의 리셋 기간 및 어드레스 기간은 각 서브필드마다 동일하다. 방전될 셀을 선택하기 위한 어드레스방전은 어드레스 전극과 스캔 전극인 투명전극 사이의 전압차에 의해 일어난다. 서스테인 기간은 각 서브필드에서 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 각 서브필드의 서스테인 기간 즉, 서스테인 방전 횟수를 조절하여 화상의 계조를 표현하게 된다. 이러한 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 살펴보면 다음 도 3과 같다.
도 3은 종래 플라즈마 디스플레이 패널의 구동 방법에 따른 구동파형을 나타낸 도면이다.
도 3에 도시된 바와 같이, 플라즈마 디스플레이 패널은 모든 셀들을 초기화시키기 위한 리셋 기간, 방전할 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인 기간 및 방전된 셀 내의 벽전하를 소거하기 위한 소거 기간으로 나뉘어 구동된다.
리셋 기간에 있어서, 셋업 기간에는 모든 스캔 전극들에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형에 의해 전화면의 방전셀들 내에는 약한 암방전(Dark Discharge)이 일어난다. 이 셋업 방전에 의해 어드레스 전극과 서스테인 전극 상에는 정극성 벽전하가 쌓이게 되며, 스캔 전극 상에는 부극성의 벽전하가 쌓이게 된다.
셋다운 기간에는 상승 램프파형이 공급된 후, 상승 램프파형의 피크전압보다 낮은 정극성 전압에서 떨어지기 시작하여 그라운드(GND)레벨 전압 이하의 특정 전압레벨까지 떨어지는 하강 램프파형(Ramp-down)이 셀들 내에 미약한 소거방전을 일 으킴으로써 스캔 전극에 과도하게 형성된 벽 전하를 충분히 소거시키게 된다. 이 셋다운 방전에 의해 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스 기간에는 부극성 스캔 펄스가 스캔 전극들에 순차적으로 인가됨과 동시에 스캔 펄스에 동기되어 어드레스 전극에 정극성의 데이터 펄스가 인가된다. 이 스캔 펄스와 데이터 펄스의 전압 차와 리셋 기간에 생성된 벽 전압이 더해지면서 데이터 펄스가 인가되는 방전셀 내에는 어드레스 방전이 발생된다. 어드레스 방전에 의해 선택된 셀들 내에는 서스테인 전압(Vs)이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 서스테인 전극에는 셋다운 기간과 어드레스 기간 동안에 스캔 전극과의 전압차를 줄여 스캔 전극과의 오방전이 일어나지 않도록 정극성 전압(Vz)이 공급된다.
서스테인 기간에는 스캔 전극과 서스테인 전극들에 교번적으로 서스테인 펄스(Sus)가 인가된다. 어드레스 방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 펄스가 더해지면서 매 서스테인 펄스가 인가될 때 마다 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
서스테인 방전이 완료된 후, 소거 기간에서는 펄스폭과 전압레벨이 작은 소거 램프파형(Ramp-ers)의 전압이 서스테인 전극에 공급되어 전화면의 셀들 내에 잔류하는 벽 전하를 소거시키게 된다.
이러한 구동파형으로 구동되는 플라즈마 디스플레이 패널은 어드레스 기간에 서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점이 모든 스캔전극(Y1 ~Ym)에서 동일하고, 또한 급격히 상승하여 인가된다. 이러한 종래 어드레스 기간에서의 스캔 기준의 인가시점을 살펴보면 다음 도 4와 같다.
도 4는 종래 플라즈마 디스플레이 패널의 구동방법에서 어드레스 기간에 인가되는 스캔 기준의 인가시점을 설명하기 위한 도면이다.
도 4에 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 구동방법에서는 어드레스 기간에서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압은 모든 스캔 전극(Y1~Ym)라인에서 동시(ts)에 인가된다. 이와 같이 동일한 시점에서 스캔 기준전압이 각각의 스캔 전극(Y1~Ym)에 인가되면 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 파형에 노이즈(Noise)가 발생하게 된다. 이러한 동일한 시점에서 스캔 기준전압이 각각 스캔 전극(Y1~Ym)에 인가되는 경우에 발생되는 노이즈가 발생되는 일예를 살펴보면 다음 도 5와 같다.
도 5는 종래 플라즈마 디스플레이 패널의 구동방법에서 어드레스 기간에 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 동일 인가시점에 의한 노이즈의 발생을 설명하기 위한 도면이다.
도 5에 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 구동방법에서 어드레스 기간에 스캔 기준전압이 각각 스캔 전극(Y1~Ym)에 동일한 시점에 급격히 인가되면 스캔 전극에 인가되는 구동파형에 노이즈가 발생한다. 이러한 노이즈는 패널의 정전용량(Capacitance)을 통한 커플링(Coupling)으로 인해 발생되는 것으로, 스캔 기준전압이 급상승하는 시점에서는 스캔 전극(Y1~Ym)에 인가되는 구동파형에 상승노이즈가 발생된다.
전술한 바와 같이 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 동일 인가시점에 의해 스캔 전극(Y1~Ym)에 인가되는 구동파형에 발생하는 노이즈는 플라즈마 디스플레이 패널의 구동 소자, 예컨대 스캔 전극(Y1~Ym)에 스캔 펄스를 인가하기 위한 스캔 드라이버 IC(Integrated Circuit)에 전기적 손상을 입히는 문제점이 있다.
이러한 문제점을 해결하기 위해 본 발명은, 어드레스 기간에서 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 조절하는 플라즈마 디스플레이 패널의 구동장치 및 방법을 제공하는데 그 목적이 있다.
이러한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동장치는, 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스를 인가하는 데이터 구동부, 스캔 구동부, 서스테인 구동부 및 타이밍 컨트롤러가 포함되는 플라즈마 디스플레이 패널의 구동장치에 있어서, 스캔 전극을 복수의 전극군으로 나누고, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인기시 점을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 조절하는 것을 특징으로 한다.
여기서, 스캔 전극군의 개수는 2개 이상이고, 스캔 전극의 총 개수이하인 것을 특징으로 한다.
또한, 스캔 전극군은 1개 이상의 스캔 전극을 포함하는 것을 특징으로 한다.
또한, 스캔 전극군은 모두 동일한 개수의 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 상기 스캔 전극을 포함하는 것을 특징으로 한다.
또한, 동일한 스캔 전극군에 포함된 모든 스캔 전극에는 스캔 기준전압을 동일한 시점에 인가하는 것을 특징으로 한다.
또한 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 이러한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동방법은 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극 (Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 스캔 전극을 복수의 전극군으로 나누고, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인가시점은 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다른 것을 특징으로 한다.
여기서, 스캔 전극군의 개수는 2개 이상이고, 스캔 전극의 총 개수이하인 것을 특징으로 한다.
또한, 스캔 전극군은 1개 이상의 스캔 전극을 포함하는 것을 특징으로 한다.
또한, 스캔 전극군은 모두 동일한 개수의 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 스캔 전극을 포함하는 것을 특징으로 한다.
또한, 동일한 스캔 전극군에 포함된 모든 스캔 전극에는 스캔 기준전압을 동일한 시점에 인가하는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스 캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 이러한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동장치는 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스를 인가하는 데이터 구동부, 스캔 구동부, 서스테인 구동부 및 타이밍 컨트롤러가 포함되는 플라즈마 디스플레이 패널의 구동장치에 있어서, 어드레스 기간에서 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 스캔 전극별로 각각 서로 다르게 조절하는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 이러한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널의 구동방법은 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 어드레스 기간에서 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 스캔 전극별로 각각 서로 다른 것을 특징으로 한다.
여기서, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
또한, 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 패널의 구동장치 및 방법의 실시예들을 상세히 설명한다.
<제 1 실시예>
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예를 설명하기 위한 도면이다.
도 6에 도시된 바와 같이, 본 발명의 플라즈마 디스플레이 패널의 구동장치는 데이터 정렬부(600), 타이밍 컨트롤러(601), 데이터 구동부(602), 스캔 구동부(603) 및 서스테인 구동부(604)를 포함한다.
데이터 정렬부(600)는 외부로부터 입력되는 영상 데이터를 정렬하여 각각의 어드레스 전극(X1~Xn)에 인가되도록 한다.
데이터 구동부(602)는 정렬된 데이터의 데이터 펄스를 플라즈마 디스플레이 패널(605)의 어드레스 전극(X1~Xn)으로 인가한다.
타이밍 컨트롤러(601)는 스캔 구동부(603)와 서스테인 구동부(604)의 펄스 타이밍을 제어한다.
스캔 구동부(603)는 스캔 펄스와 서스테인 펄스를 각각의 스캔 전극(Y1~Ym)으로 인가한다.
서스테인 구동부(604)는 서스테인 펄스를 각각의 서스테인 전극(Z)으로 인가한다. 이러한 과정을 통해 플라즈마 디스플레이 패널(605)이 구동된다.
이와 같은, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예는, 스캔 전극(Y1~Ym)(m은 양의 정수)을 복수의 전극군으로 나누고, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압(Vsc)의 인가시점 을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 조절한다.
여기서, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예의 동작을 설명하기 전에 먼저, 전술한 스캔 전극군의 개념에 대해 도 7을 결부하여 살펴보면 다음과 같다.
도 7은 스캔 전극군의 개념을 설명하기 위한 도면이다.
도 7을 참조하면, 플라즈마 디스플레이 패널(700)의 스캔(Y1~Ym)전극들을, 예컨대 Ya전극군(Ya1 ~ Ya(n)/4), Yb전극군(Yb(n+1)/4 ~ Yb(2n)/4), Yc전극군(Yc(2n+1)/4 ~ Yc(3n)/4) 및 Yd전극군(Yd(3n+1)/4 ~ Yd(n))으로 구분한다.
한편, 여기 도 7에서는 각 스캔 전극군(Ya전극군, Yb전극군, Yc전극군, Yd전극군)에 포함된 스캔 전극의 개수를 동일하도록 설정하였지만, 각 스캔 전극군(Ya전극군, Yb전극군, Yc전극군, Yd전극군)에 포함되는 스캔 전극의 개수를 서로 상이하게 설정하는 것도 가능하다. 예를 들면, Ya전극군에는 100개의 스캔 전극, Yb의 전극군에는 200개의 스캔 전극이 포함될 수 있다.
또한, 스캔 전극군의 개수도 조절 가능하다. 또한, 이러한 스캔 전극군의 개수는 최소 2개 이상부터 최대 스캔 전극의 총 개수보다 작은 범위, 즉 2≤M≤(m-1)개(M은 스캔 전극군의 개수) 사이에서 설정될 수 있다.
이상의 도 7을 결부하여 설명한 바와 같은 전극군의 개념을 토대로 하여 도 6의 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예를 계속해서 설 명한다.
전술한 바와 같은, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예에서는 스캔 전극(Y1~Ym)(m은 양의 정수)을 복수의 전극군으로 나눈 것으로 가정할 때, 타이밍 컨트롤러(601)가 전술한 스캔 구동부(603)를 제어하여 전술한 바와 같이 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인가시점을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 조절한다. 즉, 전술한 스캔 구동부(603)는 타이밍 컨트롤러(601)의 제어에 따라, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인가시점을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 한다.
여기서 전술한 바와 같이, 소정 스캔 전극군에 인가되는 스캔 기준전압 중에서 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 바람직하다.
또한, 이상에서는 두 개의 스캔 기준전압의 인가 시점의 차이를 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절하는 것으로 설명하였지만, 이러한 스캔 기준전압의 인가시점간의 차이가 증가하면 어드레스 마진이 악화될 가능성이 있다. 따라서 소정의 스캔 전극군에 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 더욱 바람직하다.
또한, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 1 실시예에서는 스캔 전극(Y1~Ym)을 복수의 전극군으로 나눌 때 스캔 전극군의 개수를 2개 이상, 스캔 전극의 총 개수이하로 하여 스캔 전극군을 설정, 예컨대 4개, 6개, 10개 등의 스캔 전극군으로 스캔 전극(Y1~Ym)을 나누어 설정하고, 이러한 스캔 전극군별로 어드레스 기간에서 인가되는 스캔 기준전압(Vsc)의 인가시점을 조절한다. 여기서, 이와 같이 나누어진 스캔 전극군은 1개 이상의 스캔 전극을 포함하고, 또한 이러한 스캔 전극군은 모두 동일한 개수의 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 스캔 전극을 포함한다.
여기서, 전술한 바와 같이, 스캔 기준전압의 인기시점을 조절할 시 스캔 전극군에 포함된 모든 스캔 전극에는 인가시점이 동일한 스캔 기준전압을 인가하는 것이 바람직하다. 예를 들면, 전술한 도 7에서의 Ya전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Ya1부터 스캔 전극 Ya(n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 5㎲(마이크로 초)로 설정하고, Yb전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yb(n+1)/4부터 스캔 전극 Yb(2n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 10㎲(마이크로 초)로 설정한다. 이와 같이, 하나의 스캔 전극군에 속한 스캔 전극들에 인가되는 스캔 기준전압의 인가시점은 모두 동일하도록 설정된다.
또한, 상이한 상승시간을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간 간의 차이는 동일하게 설정될 수 있다. 예를 들면, 전술한 도 7에서의 Ya전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Ya1부터 스캔 전극 Ya(n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 5㎲(마이크로 초)로 설정하고, Yb전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yb(n+1)/4부터 스캔 전극 Yb(2n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 10㎲(마이크로 초)로 설정하고, Yc전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yc(2n+1)/4부터 스캔 전극 Yc(3n)/4까지의 모든 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 15㎲(마이크로 초)로 설정하고, Yd전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yd(3n+1)/4부터 스캔 전극 Yd(n)까지의 모든 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 20㎲(마이크로 초)로 설정한다. 즉, Ya 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 5㎲(마이크로 초)초 이고, Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이도 5㎲(마이크로 초)이고, Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yd 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 차이도 5㎲(마이크로 초)이다.
또한, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간간의 차이는 서로 다르게 설정될 수 있다. 예를 들면, 전술한 도 7에서의 Ya전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Ya1부터 스캔 전극 Ya(n)/4까지의 스캔 전 극에 인가되는 스캔 기준전압의 인가시점은 5㎲(마이크로 초)로 설정하고, Yb전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yb(n+1)/4부터 스캔 전극 Yb(2n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 7㎲(마이크로 초)로 설정하고, Yc전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yc(2n+1)/4부터 스캔 전극 Yc(3n)/4까지의 모든 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 15㎲(마이크로 초)로 설정하고, Yd전극군에 포함된 모든 스캔 전극, 즉 스캔 전극 Yd(3n+1)/4부터 스캔 전극 Yd(n)까지의 모든 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 20㎲(마이크로 초)로 설정한다. 즉, Ya 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 2㎲(마이크로 초)초 이고, Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 8㎲(마이크로 초)이고, Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yd 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 5㎲(마이크로 초)이다.
이와 같이, 어드레스 기간에서 스캔 전극으로 인가되는 스캔 기준전압의 전압 인가시점을 조절하여 플라즈마 디스플레이 패널을 구동시키는 방법을 살펴보면 다음 도 8a 내지 도 8b와 같다.
도 8a 내지 도 8b는 본 발명의 플라즈마 디스플레이 패널의 구동방법을 설명하기 위한 도면이다.
도 8a 내지 도 8b에 도시된 바와 같이, 본 발명의 플라즈마 디스플레이 패널 의 구동방법은 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동 방법에서, 전술한 스캔 전극을 복수의 전극군으로 나누고, 어드레스 기간에서 적어도 하나 이상의 스캔 전극군에 인가되는 스캔 기준전압의 인가시점은 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르도록 조절된다.
예를 들면, 도 8a와 같이, 전술한 도 7에서와 같은 Ya 스캔 전극군에 포함된 모든 스캔 전극에는 어드레스 기간에 t0의 시점에서 인가되는 스캔 기준전압이 인가되고, Yb 스캔 전극군에 포함된 모든 스캔 전극에는 어드레스 기간에 t1의 시점에서 스캔 기준전압이 인가되고, Yc 스캔 전극군에 포함된 모든 스캔 전극에는 어드레스 기간에 t2의 시점에서 스캔 기준전압이 인가되고, Yd 스캔 전극군에 포함된 모든 스캔 전극에는 어드레스 기간에 t3의 시점에서 스캔 기준전압이 인가된다. 즉, 각각의 스캔 전극군에 인가되는 스캔 기준전압의 인가시점이 서로 다르다.
여기 도 8a에서는 각각의 스캔 전극군별로 각각 서로 다른 인가시점을 갖는 스캔 기준전압을 인가하였지만, 이러한 스캔 전극군 중에서 소정 개수의 전극군을 선택하고 이렇게 선택한 스캔 전극군에만 서로 다른 인가시점을 갖는 스캔 기준전압을 인가하는 것도 가능하다. 예컨대, Ya 스캔 전극군에 포함된 모드 스캔 전극에 는 어드레스 기간에 t0의 시점에서 스캔 기준전압이 인가되고, Yb, Yc, Yd 스캔 전극군에 포함된 모든 스캔 전극에는 각각 어드레스 기간에 t1의 시점에서 스캔 기준전압이 인가된다.
여기서 전술한 바와 같이, 소정 스캔 전극군에 인가되는 스캔 기준전압 중에서 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 바람직하다.
또한, 이상에서는 두 개의 스캔 기준전압의 인가 시점의 차이를 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절하는 것으로 설명하였지만, 이러한 스캔 기준전압의 인가시점간의 차이가 증가하면 어드레스 마진이 악화될 가능성이 있다. 따라서 소정의 스캔 전극군에 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 더욱 바람직하다.
여기서, 스캔 전극군은 1개 이상의 스캔 전극을 포함하고, 스캔 전극군은 모두 동일한 개수의 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 스캔 전극을 포함할 수 있다. 예를 들면, 전술한 Ya 스캔 전극군은 100개의 스캔 전극을 포함하고, Yb 스캔 전극군은 200개의 스캔 전극을 포함할 수 있다.
또한, 여기서 동일한 스캔 전극군에 포함된 모든 스캔 전극에는 인가시점이 동일한 스캔 기준전압을 인가하는 것이 바람직하다. 즉 전술한 Ya 스캔 전극군에 포함된 모드 스캔 전극, 즉 Ya1부터 스캔 전극 Ya(n)/4까지의 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 10㎲(마이크로 초)로 모두 동일하게 설정할 수 있다.
또한, 여기 도 8a에서는 또한, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 상승 시간간의 차이는 동일하다. 즉, Ya 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 차이를 5㎲(마이크로 초)라 할 때 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이와, Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yd 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 모두 전술한 바와 같은 5㎲(마이크로 초)로 설정된다.
이와는 다르게, 상이한 상승시간을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간간의 차이는 상이하도록 설정할 수도 있는데, 이러한 구동파형을 살펴보면 다음 도 8b와 같다.
도 8b를 살펴보면, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간 차이는 상이하다. 즉, Ya 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t0과 t1과의 차이를 5㎲(마이크로 초)라 할 때 Yb 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Yc 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t1과 t2와의 차이는 7㎲(마이크로 초), Yc 스캔 전극군에 인가되는 스 캔 기준전압의 인가시점과 Yd 스캔 전극군에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t2와 t3과의 차이는 10㎲(마이크로 초)로 설정된다.
이에 따라, 어드레스 기간에서 스캔 전극에 인가되는 스캔 기준전압에 의해 발생하는 노이즈의 크기를 저감시킨다.
이렇게 본 발명에 의해 저감되는 노이즈를 살펴보면 다음 도 9와 같다.
도 9는 본 발명의 제 1 실시예에 따른 구동파형에 의해 감소되는 노이즈를 설명하기 위한 도면이다.
도 9를 살펴보면, 도 5에 비해 어드레스 기간에서 스캔 전극에 인가되는 파형의 노이즈가 상당부분 감소되었다. 이렇게 노이즈가 감소된 이유는 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점을 조절하여 각 스캔 기준전압의 인가시점에서 패널의 정전용량(Capacitance)을 통한 커플링(Coupling)을 감소시킴으로써, 스캔 기준전압이 급상승하는 시점에서는 스캔 전극에 인가되는 파형에 발생되는 상승노이즈를 감소시킨다. 이에 따라, 플라즈마 디스플레이 패널 구동 소자, 예컨대 스캔 구동부의 스캔 드라이버 IC의 전기적 손상을 방지한다.
한편, 이상의 제 2 실시예에서는 스캔 전극(Y1~Ym)을 복수의 스캔 전극군으로 나누어 어드레스 기간에 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 스캔 전극별로 다르게 하는 것이지만, 이와는 다르게 스캔 전극의 각각에 어드레스 기간에서 인가되는 스캔 기준펄스의 인가시점을 스캔 전극별로 각각 서로 다르게 하는 것도 가능한데, 이러한 방법을 살펴보면 다음 제 2 실시예와 같다.
<제 2 실시예>
도 10은 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치의 제 2 실시예를 설명하기 위한 도면이다.
도 10에 도시된 바와 같이, 본 발명의 플라즈마 디스플레이 패널의 구동장치는 데이터 정렬부(1000), 타이밍 컨트롤러(1001), 데이터 구동부(1002), 스캔 구동부(1003) 및 서스테인 구동부(1004)를 포함한다.
데이터 정렬부(1000)는 외부로부터 입력되는 영상 데이터를 정렬하여 각각의 어드레스 전극(X1~Xn)에 인가되도록 한다.
데이터 구동부(1002)는 정렬된 데이터의 데이터 펄스를 플라즈마 디스플레이 패널(1005)의 어드레스 전극(X1~Xn)으로 인가한다.
타이밍 컨트롤러(1001)는 스캔 구동부(1003)와 서스테인 구동부(1004)의 펄스 타이밍을 제어한다.
스캔 구동부(1003)는 스캔 펄스와 서스테인 펄스를 각각의 스캔 전극(Y1~Ym)으로 인가한다.
서스테인 구동부(1004)는 서스테인 펄스를 각각의 서스테인 전극(Z)으로 인가한다. 이러한 과정을 통해 플라즈마 디스플레이 패널(1005)이 구동된다.
이와 같은, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 2 실시예는, 어드레스 기간에서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압(Vsc)의 인가시 점을 스캔 전극(Y1~Ym)별로 각각 서로 다르게 조절한다.
전술한 바와 같은, 본 발명의 플라즈마 디스플레이 패널의 구동장치의 제 2 실시예에서는 타이밍 컨트롤러(1001)가 전술한 스캔 구동부(1003)를 제어하여 전술한 바와 같이 어드레스 기간에서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점을 스캔 전극(Y1~Ym)별로 각각 서로 다르게 조절한다. 즉, 전술한 스캔 구동부(1003)는 타이밍 컨트롤러(1001)의 제어에 따라, 어드레스 기간에서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점을 스캔 전극(Y1~Ym )별로 각각 서로 다르게 한다.
여기서 전술한 바와 같이, 소정 스캔 전극에 인가되는 스캔 기준전압 중에서 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 바람직하다.
또한, 이상에서는 두 개의 스캔 기준전압의 인가 시점의 차이를 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절하는 것으로 설명하였지만, 이러한 스캔 기준전압의 인가시점간의 차이가 증가하면 어드레스 마진이 악화될 가능성이 있다. 따라서 소정의 스캔 전극군에 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 더욱 바람직하다.
또한, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간 차이는 동일하게 설정될 수 있다. 예를 들면, Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 1㎲(마이크로 초)로 설정하고, Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 2㎲(마이크로 초)로 설정하고, Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 3㎲(마이크로 초)로 설정하고, Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 4㎲(마이크로 초)로 설정한다. 즉, Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과의 시간 차이는 1㎲(마이크로 초)초 이고, Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이도 1㎲(마이크로 초)이고, Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점과의 시간 차이도 1㎲(마이크로 초) 이다.
또한, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간 차이는 서로 다르게 설정될 수 있다. 예를 들면, Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 1㎲(마이크로 초)로 설정하고, Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 2㎲(마이크로 초)로 설정하고, Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 4㎲(마이크로 초)로 설정하고, Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점은 7㎲(마이크로 초)로 설정한다. 즉, Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과의 시간 차이는 1㎲(마이크로 초)초 이고, Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점과의 시간 차이는 2㎲(마이크로 초)이고, Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점과의 시간 차이는 3㎲(마이크로 초) 이다.
이와 같이, 어드레스 기간에서 스캔 전극으로 인가되는 스캔 기준전압의 전압 인가시점을 조절하여 플라즈마 디스플레이 패널을 구동시키는 방법을 살펴보면 다음 도 11a 내지 도 11b와 같다.
도 11a 내지 도 11b는 도 10의 본 발명의 플라즈마 디스플레이 패널의 구동장치를 이용한 구동방법을 설명하기 위한 도면이다.
도 11a 내지 도 11b에 도시된 바와 같이, 본 발명의 플라즈마 디스플레이 패널의 구동방법은 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동 방법에서, 어드레스 기간에서 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점은 스캔 전극(Y1~Ym )별로 각각 서 로 다르다.
예를 들면, 도 11a와 같이, Y1 스캔 전극에는 어드레스 기간에 t0의 시점에서 인가되는 스캔 기준전압이 인가되고, Y2 스캔 전극에는 어드레스 기간에 t1의 시점에서 스캔 기준전압이 인가되고, Y3 스캔 전극에는 어드레스 기간에 t2의 시점에서 스캔 기준전압이 인가되고, Y4 스캔 전극에는 어드레스 기간에 t3의 시점에서 스캔 기준전압이 인가되고, Ym 스캔 전극에는 어드레스 기간에 tm의 시점에서 스캔 기준전압이 인가된다. 즉, 각각의 스캔 전극에 인가되는 스캔 기준전압의 인가시점이 서로 다르다.
여기 도 11a에서는 각각의 스캔 전극별로 각각 서로 다른 인가시점을 갖는 스캔 기준전압을 인가하였지만, 이러한 스캔 전극 중에서 소정 개수의 전극을 선택하고 이렇게 선택한 스캔 전극에만 서로 다른 인가시점을 갖는 스캔 기준전압을 인가하는 것도 가능하다. 예컨대, Y1 스캔 전극에는 어드레스 기간에 t0의 시점에서 스캔 기준전압이 인가되고, Y2, Y3, Y4......Ym 스캔 전극에는 각각 어드레스 기간에서 t1의 시점에서 스캔 기준전압이 인가된다.
여기서 전술한 바와 같이, 소정 스캔 전극에 인가되는 스캔 기준전압 중에서 상이한 시점에 인가되는 두 개의 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 바람직하다.
또한, 이상에서는 두 개의 스캔 기준전압의 인가 시점의 차이를 0㎲(마이크 로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절하는 것으로 설명하였지만, 이러한 스캔 기준전압의 인가시점간의 차이가 증가하면 어드레스 마진이 악화될 가능성이 있다. 따라서 소정의 스캔 전극에 상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것이 더욱 바람직하다.
또한, 여기 도 11a에서는 또한, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 상승 시간간의 차이는 동일하다. 즉, Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 차이를 1㎲(마이크로 초)라 할 때 Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이와, Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이는 모두 전술한 바와 같은 1㎲(마이크로 초)로 설정된다.
이와는 다르게, 상이한 상승시간을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간간의 차이는 상이하도록 설정할 수도 있는데, 이러한 구동파형을 살펴보면 다음 도 11b와 같다.
도 11b를 살펴보면, 상이한 인가시점을 갖는 두 개의 스캔 기준전압의 인가시점간의 시간 차이는 상이하다. 즉, Y1 스캔 전극에 인가되는 스캔 기준전압의 인 가시점과 Y1 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t0과 t1과의 차이를 1㎲(마이크로 초)라 할 때 Y2 스캔 전극에 인가되는 스캔 기준전압의 인가시점과 Y3 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t1과 t2와의 차이는 2㎲(마이크로 초), Y3 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 Y4 스캔 전극에 인가되는 스캔 기준전압의 인가시점간의 시간 차이, 즉 t2와 t3과의 차이는 3㎲(마이크로 초)로 설정된다.
이에 따라, 도 9에서와 같이 어드레스 기간에서 스캔 전극에 인가되는 스캔 기준전압에 의해 발생하는 노이즈의 크기를 저감시킨다.
이렇게 노이즈가 감소된 이유는 스캔 전극(Y1~Ym)에 인가되는 스캔 기준전압의 인가시점을 조절하여 각 스캔 기준전압의 인가시점에서 패널의 정전용량(Capacitance)을 통한 커플링(Coupling)을 감소시킴으로써, 스캔 기준전압이 급상승하는 시점에서는 스캔 전극에 인가되는 파형에 발생되는 상승노이즈를 감소시킨다. 이에 따라, 플라즈마 디스플레이 패널 구동 소자, 예컨대 스캔 구동부의 스캔 드라이버 IC의 전기적 손상을 방지한다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적 인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이 본 발명의 플라즈마 디스플레이 패널의 구동장치 및 방법은 어드레스 기간에서 스캔 전극으로 인가되는 스캔 기준전압의 인가시점을 조절함으로써, 플라즈마 디스플레이 패널의 구동 소자의 전기적 손상을 방지한다.

Claims (24)

  1. 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스를 인가하는 데이터 구동부, 스캔 구동부, 서스테인 구동부 및 타이밍 컨트롤러가 포함되는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 스캔 전극을 복수의 전극군으로 나누고, 상기 어드레스 기간에서 적어도 하나 이상의 상기 스캔 전극군에 인가되는 스캔 기준전압의 인기시점을 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다르게 조절하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  2. 제 1 항에 있어서,
    상기 스캔 전극군의 개수는 2개 이상이고, 상기 스캔 전극의 총 개수이하인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  3. 제 2 항에 있어서,
    상기 스캔 전극군은 1개 이상의 상기 스캔 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  4. 제 3 항에 있어서,
    상기 스캔 전극군은 모두 동일한 개수의 상기 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 상기 스캔 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제 1 항 내지 제 4 항 중 어느 하나의 항에 있어서,
    동일한 상기 스캔 전극군에 포함된 모든 스캔 전극에는 상기 스캔 기준전압을 동일한 시점에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 1 항 내지 제 4 항 중 어느 하나의 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 제 6 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 6 항에 있어서,
    상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 스캔 전극을 복수의 전극군으로 나누고, 상기 어드레스 기간에서 적어도 하나 이상의 상기 스캔 전극군에 인가되는 스캔 기준전압의 인가시점은 다른 스캔 전극군에 인가되는 스캔 기준전압의 인가시점과 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  10. 제 9 항에 있어서,
    상기 스캔 전극군의 개수는 2개 이상이고, 상기 스캔 전극의 총 개수이하인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  11. 제 10 항에 있어서,
    상기 스캔 전극군은 1개 이상의 상기 스캔 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  12. 제 11 항에 있어서,
    상기 스캔 전극군은 모두 동일한 개수의 상기 스캔 전극을 포함하거나 하나 이상에서 상이한 개수의 상기 스캔 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  13. 제 9 항 내지 제 12 항 중 어느 하나의 항에 있어서,
    동일한 상기 스캔 전극군에 포함된 모든 스캔 전극에는 상기 스캔 기준전압을 동일한 시점에 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  14. 제 9 항 내지 제 12 항 중 어느 하나의 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  15. 제 14 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으 로 하는 플라즈마 디스플레이 패널의 구동방법.
  16. 제 14 항에 있어서,
    상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  17. 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스를 인가하는 데이터 구동부, 스캔 구동부, 서스테인 구동부 및 타이밍 컨트롤러가 포함되는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 어드레스 기간에서 상기 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 상기 스캔 전극별로 각각 서로 다르게 조절하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  18. 제 17 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  19. 제 17 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  20. 제 17 항에 있어서,
    상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  21. 리셋 기간, 어드레스 기간 및 서스테인 기간에 어드레스 전극, 스캔 전극(Y1~Ym)(m은 양의 정수) 및 서스테인 전극에 소정의 펄스가 인가되는 적어도 하나 이상의 서브필드의 조합에 의하여 소정의 개수의 프레임으로 이루어지는 화상을 표현하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    상기 어드레스 기간에서 상기 스캔 전극에 인가되는 스캔 기준전압의 인가시점을 상기 스캔 전극별로 각각 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  22. 제 21 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점 간의 차이는 동일하거나 상이한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  23. 제 22 항에 있어서,
    상이한 시점에 인가되는 두 개의 상기 스캔 기준전압의 인가 시점의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  24. 제 22 항에 있어서,
    상이한 시점에 인가되는 스캔 기준전압 중에서 가장 먼저 인가되는 스캔 기준전압의 인가시점과 마지막에 인가되는 스캔 기준전압의 인가시점간의 차이는 0㎲(마이크로 초)초과 20㎲(마이크로 초)이하의 범위 내에서 조절되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1020050000641A 2005-01-04 2005-01-04 플라즈마 디스플레이 패널의 구동장치 및 방법 KR100602276B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050000641A KR100602276B1 (ko) 2005-01-04 2005-01-04 플라즈마 디스플레이 패널의 구동장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050000641A KR100602276B1 (ko) 2005-01-04 2005-01-04 플라즈마 디스플레이 패널의 구동장치 및 방법

Publications (2)

Publication Number Publication Date
KR20060080095A KR20060080095A (ko) 2006-07-07
KR100602276B1 true KR100602276B1 (ko) 2006-07-19

Family

ID=37171582

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050000641A KR100602276B1 (ko) 2005-01-04 2005-01-04 플라즈마 디스플레이 패널의 구동장치 및 방법

Country Status (1)

Country Link
KR (1) KR100602276B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667326B1 (ko) * 2005-10-07 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11242460A (ja) 1998-02-25 1999-09-07 Pioneer Electron Corp プラズマディスプレイパネルの駆動方法
KR20000056896A (ko) * 1999-02-27 2000-09-15 김순택 플라즈마 표시 패널의 구동방법
KR20000066315A (ko) * 1999-04-15 2000-11-15 김순택 플라즈마 표시 패널의 구동 방법
KR20010035881A (ko) * 1999-10-04 2001-05-07 구자홍 플라즈마 디스플레이 패널의 구동방법
KR20040076968A (ko) * 2003-02-27 2004-09-04 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11242460A (ja) 1998-02-25 1999-09-07 Pioneer Electron Corp プラズマディスプレイパネルの駆動方法
KR20000056896A (ko) * 1999-02-27 2000-09-15 김순택 플라즈마 표시 패널의 구동방법
KR20000066315A (ko) * 1999-04-15 2000-11-15 김순택 플라즈마 표시 패널의 구동 방법
KR20010035881A (ko) * 1999-10-04 2001-05-07 구자홍 플라즈마 디스플레이 패널의 구동방법
KR20040076968A (ko) * 2003-02-27 2004-09-04 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Also Published As

Publication number Publication date
KR20060080095A (ko) 2006-07-07

Similar Documents

Publication Publication Date Title
KR100747168B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100774909B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100692867B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100774875B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20070087706A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100726640B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100738223B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100774908B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100680709B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100603662B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100602276B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20070037272A (ko) 플라즈마 표시장치 및 그 구동방법
KR100793063B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20060081613A (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100658395B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20070027052A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20060081614A (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20060080825A (ko) 플라즈마 디스플레이 패널 구동 방법 및 장치
KR100800435B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100726956B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100579328B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100658343B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100579934B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100727296B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100793089B1 (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120619

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee