JP2006050633A - D/aコンバータ - Google Patents
D/aコンバータ Download PDFInfo
- Publication number
- JP2006050633A JP2006050633A JP2005225523A JP2005225523A JP2006050633A JP 2006050633 A JP2006050633 A JP 2006050633A JP 2005225523 A JP2005225523 A JP 2005225523A JP 2005225523 A JP2005225523 A JP 2005225523A JP 2006050633 A JP2006050633 A JP 2006050633A
- Authority
- JP
- Japan
- Prior art keywords
- current
- input voltage
- response
- digital signal
- voltage generation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0602—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M1/0604—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/0607—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/70—Automatic control for modifying converter range
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
- H03M1/0678—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
- H03M1/068—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS
- H03M1/0682—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS using a differential network structure, i.e. symmetrical with respect to ground
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/742—Simultaneous conversion using current sources as quantisation value generators
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
Abstract
【解決手段】提供されるデジタル信号をアナログ信号に変換して出力するD/Aコンバータにおいて、入力電圧発生回路、演算増幅器、及び電流供給回路を備える。入力電圧発生回路は、デジタル信号に応答して、入力ノードに相補的な入力電圧を発生する。演算増幅器は、負の帰還ループをそれぞれ有し、相補的な入力電圧と基準電圧とに応答して、相補的な電圧レベルを有するアナログ信号を出力する。電流供給回路は、デジタル信号に応答して、それぞれの負の帰還ループを通じて入力電圧発生回路に制御電流を供給する。これにより、D/Aコンバータは、デジタル入力信号の変化に関係なく、固定的なオフセットを有するアナログ信号を出力できる。
【選択図】図2
Description
110 入力電圧発生回路
120、130 演算増幅器
140 バイアス回路
150 電流供給回路
151 基準電流源回路
152 電流源回路
VG1〜VGK 電圧発生回路
N1、N2、N3 差動NMOSトランジスタ
ID1、ID2 入力ノード
OD1、OD2 出力ノード
C0〜CK、C0B〜CKB デジタルコード信号
VI、VIB 入力電圧
VO、VOB 出力電圧
R0〜R5 抵抗
Vref 基準電圧
Ia1、Ia2 追加電流
Pb PMOSトランジスタ
Nb1、Nb2 NMOSトランジスタ
Vb バイアス電圧
Ir 基準電流
CS1〜CSK 電流源回路
P1、P2、P3 差動PMOSトランジスタ
VDD 内部電圧
Ic1〜IcK、Ic1B〜IcKB 電流
Ip1、Ip2 制御電流
In1、In2 入力電流
Ia1、Ia2 追加電流
N1、N2 差動NMOSトランジスタ
Vs1、Vs2 入力オフセット電圧
Claims (23)
- 該当する複数のデジタル信号に応答して、複数の制御電流を発生する電流供給回路と、
前記複数のデジタル信号と前記制御電流とに応答して、複数の入力電圧を発生する入力電圧発生回路と、
前記複数の入力電圧に応答して、複数のアナログ信号を出力する複数の演算増幅器と、を備えることを特徴とする装置。 - 前記複数の演算増幅器は、
前記入力電圧と基準電圧とに応答して、前記アナログ信号を出力することを特徴とする請求項1に記載の装置。 - 前記装置は、
前記入力電圧発生回路と前記電流供給回路とにバイアス電圧を提供するバイアス回路を更に備えることを特徴とする請求項1に記載の装置。 - 前記電流供給回路は、
前記バイアス電圧と前記デジタル信号とに応答して、前記制御電流を発生することを特徴とする請求項3に記載の装置。 - 前記入力電圧発生回路は、
前記デジタル信号、前記制御電流及び前記バイアス電圧に応答して、前記入力電圧を発生することを特徴とする請求項3に記載の装置。 - 前記入力電圧発生回路は、
複数の電圧発生回路を含み、
各電圧発生回路は、前記制御電流と前記デジタル信号とに応答して、前記入力電圧のうち少なくとも一つの入力電圧の大きさを調整することを特徴とする請求項1に記載の装置。 - 前記各電圧発生回路は、
NMOSトランジスタを含む差動増幅器であることを特徴とする請求項6に記載の装置。 - 前記電流供給回路は、
基準電流を発生する基準電流源回路と、
複数の電流源回路と、を含み、
前記各電流源回路は、前記デジタル信号に応答した前記基準電流の大きさにしたがって前記複数の制御電流のうち少なくとも一つの制御電流の大きさを調整することを特徴とする請求項1に記載の装置。 - 前記各電流源回路は、
PMOSトランジスタを含む差動増幅器であることを特徴とする請求項8に記載の装置。 - 前記各電流源回路は、
前記基準電流源回路の電流ミラーを形成することを特徴とする請求項8に記載の装置。 - 前記各演算増幅器は、前記入力電圧発生回路に追加電流を供給し、
前記入力電圧発生回路は、前記デジタル信号、前記制御電流及び前記追加電流に応答して、前記入力電圧を発生することを特徴とする請求項1に記載の装置。 - 前記追加電流の大きさは、前記制御電流の大きさより小さいことを特徴とする請求項11に記載の装置。
- 第1デジタル信号に応答して第1制御電流を発生し、第2デジタル信号に応答して第2制御電流を発生する電流供給回路と、
前記第1デジタル信号と前記第1制御電流とに応答して第1入力電圧を発生し、前記第2デジタル信号と前記第2制御電流とに応答して第2入力電圧を発生する入力電圧発生回路と、
前記第1入力電圧に応答して第1アナログ信号を出力する第1演算増幅器と、
前記第2入力電圧に応答して第2アナログ信号を出力する第2演算増幅器と、を備えることを特徴とする装置。 - 前記第1デジタル信号と前記第2デジタル信号は、相補的であることを特徴とする請求項13に記載の装置。
- 前記入力電圧発生回路は
複数の電圧発生回路を含み、
各電圧発生回路は、前記第1制御電流と前記第1デジタル信号とに応答して、前記第1入力電圧の大きさを調整し、前記第2制御電流と前記第2デジタル信号とに応答して、前記第2入力電圧の大きさを調整することを特徴とする請求項13に記載の装置。 - 前記電流供給回路は、
基準電流を発生させる基準電流源回路と、
複数の電流源回路と、を含み、
前記各電流源回路は、前記第1デジタル信号に応答した前記第1基準電流の大きさにしたがって前記第1制御電流の大きさを調整し、前記第2デジタル信号に応答した前記第2基準電流の大きさにしたがって前記第2制御電流の大きさを調整することを特徴とする請求項13に記載の装置。 - 前記第1演算増幅器は、前記入力電圧発生回路に第1追加電流を供給し、
前記第2演算増幅器は、前記入力電圧発生回路に第2追加電流を供給し、
前記入力電圧発生回路は、前記第1デジタル信号、前記第1制御電流及び前記第1追加電流に応答して前記第1入力電圧を発生し、
前記入力電圧発生回路は、前記第2デジタル信号、前記第2制御電流及び前記第2追加電流に応答して、前記第2入力電圧を発生することを特徴とする請求項13に記載の装置。 - 複数のデジタル信号に応答して複数の制御電流を発生するステップと、
前記複数のデジタル信号と前記制御電流とに応答して複数の入力電圧を発生するステップと、
前記入力電圧に応答して、複数のアナログ信号を出力するステップと、を含むことを特徴とする方法。 - 前記アナログ信号を出力するステップは、
前記入力電圧と基準電圧とに応答して、前記アナログ信号を出力することを特徴とする請求項18に記載の方法。 - 前記方法は、
制御信号に応答してバイアス電圧を発生するステップを更に備えることを特徴とする請求項18に記載の方法。 - 前記制御電流を発生するステップは、
前記バイアス電圧と前記デジタル信号とに応答して、前記制御電流を発生することを特徴とする請求項20に記載の方法。 - 前記入力電圧を発生するステップは、
前記デジタル信号、前記制御電流及び前記バイアス電圧に応答して、前記入力電圧を発生することを特徴とする請求項20に記載の方法。 - 前記方法は、
前記入力電圧発生回路に追加電流を供給するステップを更に備え、
前記デジタル信号、前記制御電流及び前記追加電流に応答して、前記入力電圧を発生することを特徴とする請求項18に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040061955A KR100564630B1 (ko) | 2004-08-06 | 2004-08-06 | 디지털 입력 신호의 변화에 무관하게 고정적인 오프셋을가지는 아날로그 신호를 출력하는 d/a 컨버터 |
KR10-2004-0061955 | 2004-08-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006050633A true JP2006050633A (ja) | 2006-02-16 |
JP4718271B2 JP4718271B2 (ja) | 2011-07-06 |
Family
ID=35756886
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005225523A Expired - Fee Related JP4718271B2 (ja) | 2004-08-06 | 2005-08-03 | D/aコンバータ |
Country Status (3)
Country | Link |
---|---|
US (1) | US7098825B2 (ja) |
JP (1) | JP4718271B2 (ja) |
KR (1) | KR100564630B1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010035090A (ja) * | 2008-07-31 | 2010-02-12 | Oki Semiconductor Co Ltd | Da変換器 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100764348B1 (ko) * | 2000-12-09 | 2007-10-08 | 주식회사 하이닉스반도체 | 디지털/아날로그 컨버터 |
US7385426B1 (en) | 2007-02-26 | 2008-06-10 | National Semiconductor Corporation | Low current offset integrator with signal independent low input capacitance buffer circuit |
WO2008144558A1 (en) * | 2007-05-16 | 2008-11-27 | Intellectual Ventures Holding 40 Llc | Low-power digital-to-analog converter |
US20090040326A1 (en) * | 2007-08-09 | 2009-02-12 | Micron Technology, Inc | Methods and apparatuses for supplying current using a digital sequence |
KR100956784B1 (ko) | 2008-10-14 | 2010-05-12 | 주식회사 하이닉스반도체 | 오프셋 조정회로 및 방법 |
US20110089994A1 (en) * | 2009-10-16 | 2011-04-21 | Infineon Technologies Ag | Threshold Voltage Modification Via Bulk Voltage Generator |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09238078A (ja) * | 1996-01-26 | 1997-09-09 | Texas Instr Inc <Ti> | ディジタル/アナログ変換器 |
JPH09289450A (ja) * | 1996-04-19 | 1997-11-04 | Advantest Corp | Daコンバータ |
JPH1022828A (ja) * | 1996-02-29 | 1998-01-23 | Hewlett Packard Co <Hp> | デジタル・アナログ変換器とデジタル・アナログ変換方法 |
JP2002164788A (ja) * | 2000-11-28 | 2002-06-07 | Kawasaki Microelectronics Kk | 差動出力型da変換器 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4636744A (en) * | 1985-10-01 | 1987-01-13 | Harris Corporation | Front end of an operational amplifier |
CA1260080A (en) * | 1986-09-10 | 1989-09-26 | Akira Yukawa | Operational amplifier circuit having wide operating range |
EP0472372A3 (en) | 1990-08-18 | 1994-06-15 | Fujitsu Ltd | Digital-to-analog converter having variable circuit parameters |
US5343164A (en) * | 1993-03-25 | 1994-08-30 | John Fluke Mfg. Co., Inc. | Operational amplifier circuit with slew rate enhancement |
US5327099A (en) * | 1993-08-02 | 1994-07-05 | Motorola, Inc. | Differential stage that provides minimal offset between inputs |
CN1079611C (zh) * | 1996-03-05 | 2002-02-20 | 皇家菲利浦电子有限公司 | 运算放大器 |
US5789974A (en) * | 1996-07-17 | 1998-08-04 | Analog Devices, Inc. | Calibrating the DC-offset of amplifiers |
US5894280A (en) * | 1997-02-05 | 1999-04-13 | Vlsi Technology, Inc. | Digital to analog converter offset autocalibration system in a digital synthesizer integrated circuit |
US6081218A (en) | 1998-01-30 | 2000-06-27 | Lucent Technologies, Inc. | Five-level switched-capacitor DAC, method of operation thereof and sigma-delta converter employing the same |
US6469579B2 (en) * | 2000-04-12 | 2002-10-22 | Intel Corporation | Boosted high gain, very wide common mode range, self-biased operational amplifier |
JP3408788B2 (ja) * | 2000-10-10 | 2003-05-19 | 川崎マイクロエレクトロニクス株式会社 | I/v変換回路およびdaコンバータ |
DE10053914C2 (de) * | 2000-10-31 | 2003-05-22 | Infineon Technologies Ag | Digital/Analog-Wandler mit programmierbarer Verstärkung |
KR100400224B1 (ko) * | 2001-06-27 | 2003-10-01 | 삼성전자주식회사 | 오프셋 보상 기능을 갖는 버스트 모드 수신 장치 및 그의데이타 복원 방법 |
US6590980B1 (en) * | 2001-09-24 | 2003-07-08 | Micrel, Incorporated | Low voltage, low power operational amplifier with rail to rail output |
JP2003273657A (ja) * | 2002-03-18 | 2003-09-26 | Mitsubishi Electric Corp | バイアス回路及びadコンバータ |
JP2003338759A (ja) | 2002-05-21 | 2003-11-28 | Mitsubishi Electric Corp | Dacの出力補正回路 |
US6693419B2 (en) * | 2002-05-28 | 2004-02-17 | Allegro Microsystems, Inc. | Proximity detector |
US6696894B1 (en) * | 2002-06-12 | 2004-02-24 | Analog Devices, Inc. | Operational amplifier with independent input offset trim for high and low common mode input voltages |
US6952130B2 (en) * | 2002-12-31 | 2005-10-04 | Texas Instruments Incorporated | Compensation of offset drift with temperature for operational amplifiers |
US6894477B1 (en) * | 2003-03-04 | 2005-05-17 | Fazaki North America, Inc. | Electrical current monitor |
US6816099B2 (en) * | 2003-03-21 | 2004-11-09 | Renesas Technology America, Inc. | Current-mode D/A converter having variable output and offset control |
JP3759117B2 (ja) * | 2003-03-28 | 2006-03-22 | 川崎マイクロエレクトロニクス株式会社 | I/v変換回路およびdaコンバータ |
-
2004
- 2004-08-06 KR KR1020040061955A patent/KR100564630B1/ko not_active IP Right Cessation
-
2005
- 2005-04-28 US US11/118,229 patent/US7098825B2/en active Active
- 2005-08-03 JP JP2005225523A patent/JP4718271B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09238078A (ja) * | 1996-01-26 | 1997-09-09 | Texas Instr Inc <Ti> | ディジタル/アナログ変換器 |
JPH1022828A (ja) * | 1996-02-29 | 1998-01-23 | Hewlett Packard Co <Hp> | デジタル・アナログ変換器とデジタル・アナログ変換方法 |
JPH09289450A (ja) * | 1996-04-19 | 1997-11-04 | Advantest Corp | Daコンバータ |
JP2002164788A (ja) * | 2000-11-28 | 2002-06-07 | Kawasaki Microelectronics Kk | 差動出力型da変換器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010035090A (ja) * | 2008-07-31 | 2010-02-12 | Oki Semiconductor Co Ltd | Da変換器 |
Also Published As
Publication number | Publication date |
---|---|
US7098825B2 (en) | 2006-08-29 |
KR100564630B1 (ko) | 2006-03-29 |
US20060028366A1 (en) | 2006-02-09 |
KR20060013123A (ko) | 2006-02-09 |
JP4718271B2 (ja) | 2011-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4718271B2 (ja) | D/aコンバータ | |
US6583667B1 (en) | High frequency CMOS differential amplifiers with fully compensated linear-in-dB variable gain characteristic | |
JP5808116B2 (ja) | 基準電圧回路および半導体集積回路 | |
JP2008058298A (ja) | 温度検出回路及び半導体装置 | |
JP2006059315A (ja) | バンドギャップ回路 | |
JP2008017354A (ja) | オフセット電圧補正回路 | |
JP2005244276A (ja) | 差動増幅回路 | |
JP6389020B2 (ja) | パワーゲーティングデバイスのドレイン−ソース間電圧から導出された電圧に補償済み利得を適用することで負荷電流を測定するための装置及び方法 | |
JP2005151460A (ja) | Am中間周波可変利得増幅回路、可変利得増幅回路及びその半導体集積回路 | |
JP2005094091A (ja) | トランスコンダクタンス調整回路 | |
JP5889586B2 (ja) | 基準電流生成回路、基準電圧生成回路、及び温度検出回路 | |
JP4614234B2 (ja) | 電源装置およびそれを備える電子機器 | |
CN109933117B (zh) | 基准电压发生器 | |
JP6132881B2 (ja) | 電圧可変利得増幅回路及び差動入力電圧の増幅方法 | |
US6707333B2 (en) | Bias circuit | |
JP2012039548A (ja) | ダイナミック増幅器 | |
JP2008301083A (ja) | 差動信号生成回路 | |
JP3907640B2 (ja) | 過電流防止回路 | |
JP2007219901A (ja) | 基準電流源回路 | |
JP2005536925A (ja) | 演算増幅器 | |
JP2005301409A (ja) | 定電流回路 | |
US20050110470A1 (en) | Analog level shifter | |
JP2012104948A (ja) | 増幅回路 | |
US6965337B1 (en) | Reference generator | |
KR101261342B1 (ko) | 기준전류 생성회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071212 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080201 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080619 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100222 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101112 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101116 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110201 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110301 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110331 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140408 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140408 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140408 Year of fee payment: 3 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140408 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |