JP2006031426A - 共有バス調停システム - Google Patents
共有バス調停システム Download PDFInfo
- Publication number
- JP2006031426A JP2006031426A JP2004209617A JP2004209617A JP2006031426A JP 2006031426 A JP2006031426 A JP 2006031426A JP 2004209617 A JP2004209617 A JP 2004209617A JP 2004209617 A JP2004209617 A JP 2004209617A JP 2006031426 A JP2006031426 A JP 2006031426A
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- count value
- shared bus
- shared
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Abstract
【解決手段】 システムクロックを発生するシステムクロック発生回路6と、複数のCPU(1、2及び3)と、各CPUの駆動条件を記憶するレジスタ21、22及び23と、CPU1、2及び3に共有される共有バス8と、システムクロックに同期してカウント値を更新するカウンタ7とが備えられている。各CPUは、カウント値が自身の駆動条件を満たす時に共有バス8の使用権を獲得し、駆動条件の夫々は、同一のカウント値に対して2以上のCPUの駆動条件が同時に満足することがないように定められている。
【選択図】 図1
Description
以下、本発明に係る共有バス調停システムの第1実施形態を、図面を参照して説明する。図1は、本発明の第1実施形態に係る共有バス調停システム10のブロック構成図である。
次に、本発明に係る共有バス調停システムの第2実施形態を、図面を参照して説明する。図4は、本発明の第2実施形態に係る共有バス調停システム10bのブロック構成図である。図4において、図1と同一の部分には同一の符号を付し、その詳細な説明を省略する。 図4において、CPU1、2、3と、システムクロック発生回路6と、カウンタ7と、共有バス8と、調停回路11、12、13と、レジスタ21、22、23との関係は、図1におけるものと同様である。
図4のように構成される共有バス調停システム10bにおいて、CPU1がRAM4のアドレス0x10H、0x11H(16進数表示であり、10進数表示では夫々16、17)に、夫々8ビットデータ0x0AH、0x0BH(16進数表示であり、10進数表示では夫々10、11)を書き込む動作について、図6及び図7を用いて説明する。
また、第1実施形態、第2実施形態におけるレジスタ21にCPU1用の駆動番号でなく、CPU1用の駆動条件を記憶させるように変形してもよい。例えば、レジスタ21に「カウント値が1以下」という内容を示すCPU1用の駆動条件を記憶させる。この駆動条件は調停回路11に与えられる。そして、調停回路11は、カウント値がCPU1用の駆動条件を満たす時、即ち、カウント値が0又は1の時にはCPU1に共有バス8の使用権を獲得させる一方、カウント値がCPU1用の駆動条件を満たさない時にはCPU1に共有バス8の使用権を与えないようにする。
また、本発明は、上述の実施形態におけるようにCPUが3つの場合のみに限定されるものではなく、共有バスが2以上のCPUに共有されるシステムにおいて広く適用可能であるが、共有バスを共有するCPUの数が変化(特に増加)した場合でも、カウンタ7のビット数を変更し、カウント値をデコードするデコータ(調停回路11等に含まれる)を変更する程度の小規模な変更で対応が可能である。即ち、共有バスを共有するCPUの数の変化に対して容易な設計変更で対応が可能である。
4 RAM
5 入出力ポート
6 クロック発生回路
7 カウンタ
8 共有バス
10、10a、10b 共有バス調停システム
11、12、13、14、15、60 調停回路
21、22、23、24、25 レジスタ
41、42、43、44、44 入出力バス
51、52、53、54、55 動作クロック
61 マルチプレクサ
Claims (6)
- システムクロックを発生するシステムクロック発生手段と、
所定の演算処理を行う複数の演算手段と、
前記複数の演算手段の夫々の駆動条件を記憶する第1のレジスタと、
前記複数の演算手段に共有され、前記複数の演算手段の夫々の入出力信号を伝達可能な共有バスと、
前記システムクロックに同期してカウント値を更新するカウンタと、を備え、
各演算手段は、前記カウント値が自身の駆動条件を満たす時に前記共有バスの使用権を獲得し、
前記駆動条件の夫々は、同一のカウント値に対して2以上の演算手段の駆動条件が同時に満足することがないように定められている
ことを特徴とする共有バス調停システム。 - 各演算手段は、前記システムクロックを構成するパルスの内、前記カウント値が自身の駆動条件を満たす時におけるパルスを、自身への動作クロックとして入力する
ことを特徴とする請求項1に記載の共有バス調停システム。 - 前記駆動条件は駆動番号として与えられており、前記カウント値が自身の駆動条件を満たす時とは、前記カウント値が前記駆動番号に一致する時に相当する
ことを特徴とする請求項2に記載の共有バス調停システム。 - 前記共有バスを介して各演算手段が出力するデータを入力可能であるか、または各演算手段にデータを出力可能な周辺装置と、
前記周辺装置の駆動条件を記憶する第2のレジスタと、を更に備え、
前記周辺装置は、前記システムクロックを構成するパルスの内、前記カウント値が自身の駆動条件を満たす時におけるパルスを自身への動作クロックとして入力するとともに、前記カウント値が自身の駆動条件を満たす時に前記共有バスの使用権を獲得する
ことを特徴とする請求項2に記載の共有バス調停システム。 - 前記複数の演算手段の駆動条件の夫々、及び/または前記周辺装置の駆動条件を可変とした
ことを特徴とする請求項4に記載の共有バス調停システム。 - 請求項1〜請求項5の何れかに記載された共有バス調停システムを備えたことを特徴とする電気機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004209617A JP4642398B2 (ja) | 2004-07-16 | 2004-07-16 | 共有バス調停システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004209617A JP4642398B2 (ja) | 2004-07-16 | 2004-07-16 | 共有バス調停システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006031426A true JP2006031426A (ja) | 2006-02-02 |
JP4642398B2 JP4642398B2 (ja) | 2011-03-02 |
Family
ID=35897685
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004209617A Expired - Fee Related JP4642398B2 (ja) | 2004-07-16 | 2004-07-16 | 共有バス調停システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4642398B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008123273A (ja) * | 2006-11-13 | 2008-05-29 | Oki Electric Ind Co Ltd | 信号バス占有調停方法及びデータ転送装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02126356A (ja) * | 1988-11-07 | 1990-05-15 | Mitsubishi Electric Corp | バス制御システム |
JPH05143529A (ja) * | 1991-11-21 | 1993-06-11 | Oki Electric Ind Co Ltd | データ転送制御方式 |
JPH0895929A (ja) * | 1994-09-21 | 1996-04-12 | Toshiba Corp | マルチプロセッサシステム |
JPH11120122A (ja) * | 1997-10-17 | 1999-04-30 | Sharp Corp | バス使用権調停システム |
JP2003022247A (ja) * | 2001-07-10 | 2003-01-24 | Mitsubishi Electric Corp | 半導体装置 |
JP2003178020A (ja) * | 2001-12-07 | 2003-06-27 | Mitsubishi Electric Corp | バス制御装置 |
-
2004
- 2004-07-16 JP JP2004209617A patent/JP4642398B2/ja not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02126356A (ja) * | 1988-11-07 | 1990-05-15 | Mitsubishi Electric Corp | バス制御システム |
JPH05143529A (ja) * | 1991-11-21 | 1993-06-11 | Oki Electric Ind Co Ltd | データ転送制御方式 |
JPH0895929A (ja) * | 1994-09-21 | 1996-04-12 | Toshiba Corp | マルチプロセッサシステム |
JPH11120122A (ja) * | 1997-10-17 | 1999-04-30 | Sharp Corp | バス使用権調停システム |
JP2003022247A (ja) * | 2001-07-10 | 2003-01-24 | Mitsubishi Electric Corp | 半導体装置 |
JP2003178020A (ja) * | 2001-12-07 | 2003-06-27 | Mitsubishi Electric Corp | バス制御装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008123273A (ja) * | 2006-11-13 | 2008-05-29 | Oki Electric Ind Co Ltd | 信号バス占有調停方法及びデータ転送装置 |
Also Published As
Publication number | Publication date |
---|---|
JP4642398B2 (ja) | 2011-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20180050728A (ko) | 멀티-노드 네트워크에서의 입력/출력 신호 브릿징 및 가상화 | |
JP2007128633A (ja) | 半導体記憶装置及びこれを備えた送受信システム | |
WO2005091812A2 (en) | Pvdm (packet voice data module) generic bus protocol | |
JPWO2007069506A1 (ja) | 記憶領域割当システム及び方法と制御装置 | |
CN106021141B (zh) | 半导体设备 | |
JP5360061B2 (ja) | マルチプロセッサシステム及びその制御方法 | |
US5307466A (en) | Distributed programmable priority arbitration | |
JP4902640B2 (ja) | 集積回路、及び集積回路システム | |
JP2005293596A (ja) | データ要求のアービトレーション | |
JP4642398B2 (ja) | 共有バス調停システム | |
JPH07152721A (ja) | マイクロコンピュータ | |
US7254667B2 (en) | Data transfer between an external data source and a memory associated with a data processor | |
US8799699B2 (en) | Data processing system | |
KR100487218B1 (ko) | 칩 내장형 버스를 인터페이스하기 위한 장치 및 방법 | |
JP2008305215A (ja) | バスシステム | |
JP4227789B2 (ja) | 集積回路装置およびデータ処理システム | |
JP2007128196A (ja) | 情報処理システム及び情報処理システムの制御方法 | |
JP3201439B2 (ja) | ダイレクト・メモリ・アクセス・制御回路 | |
JP2000132451A (ja) | メモリ制御回路 | |
JP6862697B2 (ja) | 回路装置及び電子機器 | |
KR101192285B1 (ko) | 통신시스템에서 모듈간 인터페이스 장치 및 방법 | |
KR920009437B1 (ko) | 프로세서간 듀얼포트 통신회로 | |
KR100666950B1 (ko) | 패킷 처리를 위한 다중 메모리 액세스 시스템 및 그 방법 | |
JP2504511B2 (ja) | Dmaコントロ―ラ | |
JPH05143526A (ja) | バス調停回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20070628 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
A131 | Notification of reasons for refusal |
Effective date: 20100427 Free format text: JAPANESE INTERMEDIATE CODE: A131 |
|
A521 | Written amendment |
Effective date: 20100624 Free format text: JAPANESE INTERMEDIATE CODE: A523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100817 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101012 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Effective date: 20101130 Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101201 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131210 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |