JP2005286317A - 半導体装置、及びその作製方法、液晶テレビジョン、並びにelテレビジョン - Google Patents

半導体装置、及びその作製方法、液晶テレビジョン、並びにelテレビジョン Download PDF

Info

Publication number
JP2005286317A
JP2005286317A JP2005057344A JP2005057344A JP2005286317A JP 2005286317 A JP2005286317 A JP 2005286317A JP 2005057344 A JP2005057344 A JP 2005057344A JP 2005057344 A JP2005057344 A JP 2005057344A JP 2005286317 A JP2005286317 A JP 2005286317A
Authority
JP
Japan
Prior art keywords
light
layer
absorption layer
semiconductor device
light absorption
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005057344A
Other languages
English (en)
Other versions
JP2005286317A5 (ja
JP4754848B2 (ja
Inventor
Hiroko Yamamoto
裕子 山本
Yoshiaki Yamamoto
良明 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2005057344A priority Critical patent/JP4754848B2/ja
Publication of JP2005286317A publication Critical patent/JP2005286317A/ja
Publication of JP2005286317A5 publication Critical patent/JP2005286317A5/ja
Application granted granted Critical
Publication of JP4754848B2 publication Critical patent/JP4754848B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Thin Film Transistor (AREA)
  • Lasers (AREA)

Abstract

【課題】少ない工程数及び原料の削減により、コスト削減及びスループットの向上が可能であり、かつ微細構造の半導体素子を有する半導体装置の作製方法、さらには、液晶テレビジョン、ELテレビジョンの作製方法を提供することを目的とする。
【解決手段】本発明は、基板上に光吸収層を形成した後光吸収層上に溶液を用いて第1の領域を形成し、光吸収層にレーザ光を照射して熱を生じさせ、該熱により前記第1の領域を加熱して第1の膜パターンを形成することを特徴とする。
【選択図】図1





Description

本発明は、インクジェット法に代表される液滴吐出法を用いて形成した半導体装置及びその作製方法に関する。
従来、ガラス基板上の薄膜トランジスタ(以下「TFT」ともいう。)に代表される半導体素子によって構成される所謂アクティブマトリクス駆動方式の表示パネル、又は半導体集積回路は、フォトマスクを使った光露光工程(以下、フォトリソグラフィー工程と示す。)により、各種薄膜をパターニングすることにより製造されている。
フォトリソグラフィー工程は、レジストを基板全面に塗布形成しプリベークを行った後、フォトマスクを介して紫外線等を照射し、現像によってレジストパターンを形成する。この後、該レジストパターンをマスクパターンとして膜パターンとなるべき部分に存在する薄膜(半導体材料、絶縁体材料、又は導電体材料で形成される膜)をエッチング除去して薄膜をパターニングして、膜パターンを形成している。
また、成膜に要する原料のロスを低減するため、レジストをノズルから細径の線状に連続吐出できる装置を用いて、半導体ウェハ上に成膜を行う技術が特許文献1に記載されている。
特開2000−188251号公報
しかしながら、従来のフォトリソグラフィー工程を用いた膜パターンの形成工程において、膜パターン及びレジストの材料の大部分が無駄になると共に、マスクパターン形成するための工程数が多く、スループットが低下するという問題がある。
また、フォトリソグラフィー工程に用いられる露光装置は、大面積基板を一度に露光処理することが困難である。このため、大面積基板を用いた半導体装置の作製方法においては、複数の露光回数を必要とし、隣り合うパターンとの不整合が生じることにより、歩留まりが低下するという問題がある。
また、特許文献1に記載の技術を用いて微細で、占有面積の小さな半導体素子を液滴吐出法で形成するためには、液滴径の小さな溶液を吐出する必要がある。このためには、吐出口の径を小さくすればよいが、この場合、溶液の組成物が吐出口の先端に付着、乾燥、固化して目詰まり等が生じてしまい、一定量の吐出溶液を連続且つ安定的に吐出することが困難であり、該半導体素子で形成される半導体装置のスループットや歩留まりの低下を招くという問題がある。
本発明は、このような状況に鑑みなされたものであり、少ない工程数で材料の利用効率を高めた新規の膜パターン形成方法を提供することを目標とする。
また、少ない工程数及び原料の削減により、コスト削減及びスループットの向上が可能であり、かつ微細構造の半導体素子を有する半導体装置の作製方法、さらには、液晶テレビジョン、ELテレビジョンの作製方法を提供することを目的とする。
本発明は、基板上に光吸収層を形成し、光吸収層上に溶液を用いて第1の領域を形成した後、光吸収層にレーザ光(又は、レーザビームとも示す。)を照射して熱を生じさせ、該熱により第1の領域を加熱して第1の膜パターンを形成することを要旨とする。
また、本発明は、基板上に光吸収層を形成し、光吸収層上に溶液を塗布した後、基板又は溶液を介して光吸収層にレーザ光の焦点を合わせて照射して熱を生じさせ、光吸収層で生じた熱により溶液を加熱して第1の膜パターンを形成することを特徴とする。また、第1の膜パターンをマスクパターンとして機能させ、光吸収層をエッチングして第2の膜パターンを形成することを特徴とする。
なお、本発明において、基板又は溶液は透光性を有し、光吸収層は遮光性を有することを特徴とする。
また、本発明は、基板上に光吸収層を形成し、光吸収層の上に溶液を塗布した後、レーザ光を光吸収層に焦点を合わせて照射し、光吸収層においてレーザ光の光エネルギーを熱エネルギーに変換し、該熱エネルギーを用いて溶液を改質して膜パターンを形成することを特徴とする。また、第1の膜パターンをマスクパターンとして機能させ、光吸収層をエッチングして第2の膜パターンを形成することを特徴とする。
レーザ光は、照射面において凸の曲線状、代表的にはガウス分布の曲線状又は台形状である光の強度を有する。ガウス型曲線は、すそ広がりで且つ、幅の狭い頂点を有する。また、光吸収層は、一定の波長を有する光を吸収して、光エネルギーを熱エネルギーに変換する。このため、ビームスポットの大きさ、レーザ光の強度、及び光吸収層の膜厚、吸収係数、並びに熱伝導率を適宜制御することにより、任意の形状の領域においてレーザ光の光エネルギーを熱に変換することが可能である。代表的には、光吸収層の熱伝導率が低い場合、照射面におけるレーザ光のビームよりも狭い領域において、レーザ光の光エネルギーを熱に変換することが可能である。また、光吸収層の熱伝導率が高いとき、レーザ光のビームよりも広い領域において、レーザ光の光エネルギーを熱に変換することが可能である。このため、光吸収層に接して塗布された溶液を、該熱によって改質することが可能である。すなわち、溶液の溶媒を蒸発させ溶質の結合又は凝集、さらには焼成を促すことが可能である。よって、フォトマスクを用いずとも任意の形状の膜パターン、代表的には光の回折限界を超えた微細な膜パターンを形成することが可能である。
また、本発明は、配線層若しくは電極を形成する導電層や、半導体領域、所定のパターンを形成するためのマスク層など半導体装置を作製するために必要なパターンのうち、少なくとも一つ若しくはそれ以上を、選択的にパターンの形成が可能な方法により形成する半導体装置において、ゲート電極の幅が、0.1μm以上10μm以下であることを特徴とする。
選択的にパターンの形成が可能な方法としては、光吸収層上に、特定の目的に調合された溶液を、液滴吐出法(その方式によっては、インクジェット法とも呼ばれる。)によって選択的に吐出して所定のパターンを形成し、光吸収層表面にレーザ光の焦点を合わせて照射して熱を生じさせ、該熱を用いて溶液を加熱して、膜パターンを形成する。
本発明において、光吸収層としては、遮光性を有し且つ耐熱性を有する絶縁材料、導電材料、又は半導体材料を用いる。遮光性を有するとは、紫外線、可視光、又は赤外線の波長を有する光を吸収する、好ましくは400nm乃至700nmの波長の光を吸収することが可能なことである。代表的には、チタン(Ti)、アルミニウム(Al)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、銅(Cu)、クロム(Cr)、ネオジム(Nd)、鉄(Fe)、ニッケル(Ni)、コバルト(Co)、ルテニウム(Ru)、ロジウム(Rh)、パラジウム(Pd)、オスミウム(Os)、イリジウム(Ir)、銀(Ag)、金(Au)、白金(Pt)、カドミウム(Cd)、亜鉛(Zn)、珪素(Si)、ゲルマニウム(Ge)、ジルコニウム(Zr)、バリウム(Ba)から選ばれた元素、または該元素を主成分とする合金材料、窒素化合物、酸素化合物、炭素化合物、ハロゲン化合物の単層、またはこれらの積層を用いることができる。また、光を吸収することが可能な粒子、色素等が分散された絶縁膜を用いることができる。
また、本発明で用いることが可能なレーザ発振器は、紫外線、可視光、又は赤外線の波長の光を発振することが可能なレーザであり、代表的には、ArF、KrF、XeCl、Xe等のエキシマレーザ発振器、He、He−Cd、Ar、He−Ne、HF等の気体レーザ発振器、YAG、GdVO4、YVO4、YLF、YAlO3などの結晶にCr、Nd、Er、Ho、Ce、Co、Ti又はTmをドープした結晶を使った固体レーザ発振器、GaN、GaAs、GaAlAs、InGaAsP等の半導体レーザ発振器を用いることができる。
また、第1の領域に用いられる溶液、即ち光吸収層上に塗布する溶液としては、導電体が分散又は溶解された溶液、熱可塑性材料、若しくは熱可塑性材料を有する溶液を用いる。導電体を溶媒に溶解又は分散させた溶液の導電体としては、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al、Ta、Mo、Cd、Zn、Fe、Ti、Si、Ge、Zr、Ba等の金属粒子、ハロゲン化金属の微粒子等、又は分散性ナノ粒子を用いることができる。または、透明導電膜として用いられる酸化インジウムスズ(ITO)、酸化亜鉛(ZnO)、酸化インジウム亜鉛(IZO)、ガリウムを添加した酸化亜鉛(GZO)、酸化珪素を含む酸化インジウムスズ、有機インジウム、有機スズ等を用いることができる。また、これらの材料からなる導電層を積層して第1の導電層を形成することができる。
また、熱可塑性材料、若しくは熱硬化性材料を有する溶液としては、ポリイミド、アクリル、ノボラック樹脂、メラミン樹脂、フェノール樹脂、エポキシ樹脂、珪素樹脂、フラン樹脂、ジアリルフタレート樹脂、塩化ビニル樹脂、酢酸ビニル樹脂、ポリビニルアルコール、ポリスチレン、メタクリル樹脂、ポリエチレン樹脂、ポリプロピレン、ポリアミド、ポリカーボネート、ポリエステル、ポリアミド(ナイロン)等を含む溶液が挙げられる。また、PSG(リンガラス)、BPSG(リンボロンガラス)、シリケート系SOG(Spin on Glass)、及びポリシラザン系SOG、並びにアルコキシシリケート系SOG、ポリメチルシロキサンに代表されるSi−CH3結合を有するSiO2を用いることもできる。
なお、塗布法の代表例としては、液滴吐出法、インクジェット法、スピンコート法、ロールコート法、スロットコート法、又はディップ法等が挙げられる。また、液滴吐出法とは、調製された溶液を、電気信号に応じてノズルから吐出して微少な液滴を作り、所定の位置に付着させる方法である。
本発明において、半導体装置としては、半導体素子で構成された集積回路、表示装置、無線タグ、ICタグ等が挙げられる。表示装置としては、代表的には液晶表示装置、発光表示装置、DMD(Digital Micromirror Device;デジタルマイクロミラーデバイス)、PDP(Plasma Display Panel;プラズマディスプレイパネル)、FED(Field Emission Display;フィールドエミッションディスプレイ)、電気泳動表示装置(電子ペーパー)等の表示装置があげられる。なお、TFTは、順スタガ型TFT、逆スタガ型TFT(チャネルエッチ型TFT又はチャネル保護型TFT)である。
なお、本発明において、表示装置とは、表示素子を用いたデバイス、即ち画像表示デバイスを指す。また、表示パネルにコネクター、例えばフレキシブルプリント配線(FPC:Flexible Printed Circuit)もしくはTAB(Tape Automated Bonding)テープもしくはTCP(Tape Carrier Package)が取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回路)やCPUが直接実装されたモジュールも全て表示装置に含むものとする。
また、本発明は以下の構成を包含する。
本発明は、基板上に光吸収層を形成し、光吸収層上に溶液を用いて第1の領域を形成し、光吸収層にレーザ光を照射して熱を生じさせ、熱により前記第1の領域を加熱して第1の膜パターンを形成することを特徴とする半導体装置の作製方法である。
また、本発明は、基板上に光吸収層を形成し、光吸収層上に溶液を塗布し、光吸収層にレーザ光の焦点を合わせて照射して熱を生じさせ、熱により前記溶液を加熱して第1の膜パターンを形成することを特徴とする半導体装置の作製方法である。
また、本発明は、基板上に光吸収層を形成し、光吸収層上に溶液を塗布し、光吸収層にレーザ光の焦点をあわせて照射して、レーザ光の光エネルギーを熱エネルギーに変換し、熱エネルギーを用いて溶液を改質して第1の膜パターンを形成することを特徴とする半導体装置の作製方法である。
なお、前記基板表面と平行な面における前記第1の膜パターンの断面形状は前記レーザ光のビーム形状と相似しており、且つ前記レーザ光のビーム形状より小さい。
また、光吸収層は、耐熱性を有し、且つ遮光性を有する。好ましくは、光吸収層は紫外光、可視光、又は赤外光の波長を有する光を吸収する。さらに好ましくは、光吸収層は400nm乃至700nmの波長の光を吸収する。
また、第1の膜パターン又は第2の膜パターンの幅は、0.1μm乃至10μmである。
また、基板が透光性を有する場合、レーザ光を基板側から照射する。また、溶液は透光性を有する場合、レーザ光を溶液側から照射してもよい。
なお、溶液は導電体を有する場合、第1の膜パターンは導電体が凝集されてなる導電性を有する膜である。また、光吸収層は、絶縁性を有する層又は導電性を有する層である。この場合、第1の膜パターンをマスクとして光吸収層をエッチングして第2の膜パターンを形成することが可能である。
また、溶液は熱硬化性材料又は熱可塑性材料を有する場合、第1の膜パターンは有機樹脂で形成される。この場合、第1の膜パターンを用いて光吸収層をエッチングし、第2の膜パターンを形成することが可能である。この場合、光吸収層は、導電性を有する層又は絶縁性を有する層である。
また、本発明は、基板上に光吸収層が形成され、光吸収層上に導電膜が形成され、基板表面に対して垂直な面における導電膜の断面の形状がガウス型曲線状であることを特徴とする半導体装置である。
また、本発明は、基板上に光吸収層が形成され、光吸収層上に導電膜が形成され、基板表面に対して垂直な面における導電膜の断面の形状が台形状であることを特徴とする半導体装置である。
さらには、本発明は、上記導電膜をゲート電極として有する半導体素子と、該半導体素子に接続される画素電極を有する表示装置で構成される液晶テレビジョン又はELテレビジョンである。
導電膜の幅は、0.1μm乃至10μmであり、導電体が凝集されてなり、光吸収層は絶縁性を有する。
また、光吸収層は耐熱性を有し、且つ遮光性を有する。好ましくは、光吸収層は、紫外光、可視光、又は赤外光の波長を有する光を吸収する。さらに好ましくは、光吸収層は、400nm乃至700nmの波長の光を吸収する。
また、本発明は、複数の層で形成される導電膜を有し、導電膜の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状がガウス型曲線状であり、導電膜の下層は遮光性を有することを特徴とする半導体装置である。
また、本発明は、複数の層で形成される導電膜を有し、導電膜の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状が台形状であり、導電膜の下層は遮光性を有することを特徴とする半導体装置である。
なお、導電膜の下層は、耐熱性を有する。また、該導電膜の下層は、紫外光、可視光、又は赤外光の波長を有する光を吸収する。さらに好ましくは、400nm乃至700nmの波長の光を吸収する。
本発明のように、半導体素子の配線層若しくは電極を形成する導電層や、半導体領域、所定のパターンを形成するためのマスク層などの膜パターンを形成する際に、液滴吐出法を用いることによって、それらの膜の材料を含む溶液の吐出口であるノズルと、基板との相対的な位置を変化させて任意の場所に溶液を吐出できる。また、ノズル径、溶液の吐出量、及びノズルと吐出物が形成される基板との移動速度の相対的な関係によって、形成するパターンの厚さや太さを調整できる。このため、一辺が1〜2mを越えるような大面積の基板上においても、所望の箇所に精度良く溶液を吐出し膜パターンを形成することができる。
また、光吸収層によりレーザ光の光エネルギーを熱エネルギーに変換し、該熱エネルギーを用いることにより、フォトマスクを用いずとも、所レーザ光を照射した領域に望の形状を有する膜パターンを形成することが可能である。
また、光吸収層の熱伝導率によっては、光吸収層によりレーザ光の光エネルギーを熱エネルギーに変換し、該熱エネルギーを用いるため回折限界を超えた超微細な形状の膜パターンを形成することが可能である。このため、液滴吐出法で形成した膜パターンの微細加工が可能となり、微細構造の半導体素子を形成することができる。また、微細な構造で且つW/Lを増大させた半導体素子を形成することができるため、駆動能力が高い半導体装置を、低コストで、かつスループットや歩留まりを高く作製することができる。さらには、微細な半導体素子を用いることにより、高集積回路、又は開口率の高い表示装置等の半導体装置、及びそれを有する液晶テレビジョン並びにELテレビジョンを、低コストで、かつスループットや歩留まりを高く作製することができる。
以下、発明を実施するための最良の形態について図面を参照しながら説明する。但し、本発明は多くの異なる態様で実施することが可能であり、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は本実施の形態の記載内容に限定して解釈されるものではない。また、各図面において共通の部分は同じ符号を付して詳しい説明を省略する。
(実施の形態1)
本実施の形態においては、レーザ光の光エネルギーが光吸収層に吸収されて生じた熱エネルギーを用いて膜パターンを形成する工程を図1及び図8を用いて説明する。
図1(A)に示すように、基板101上に光吸収層102を形成し、光吸収層102上に溶液103を塗布する。
基板101としては、透光性を有する基板を用いる。代表的には、ガラス基板、石英基板、後工程の処理温度に耐え得る耐熱性を有し、且つ透光性を有するプラスチック基板等を用いることができる。また、基板101がガラス基板の場合、320mm×400mm、370mm×470mm、550mm×650mm、600mm×720mm、680mm×880mm、1000mm×1200mm、1100mm×1250mm、1150mm×1300mmのような大面積基板を用いることができる。ここでは、基板101として石英基板を用いる。
なお、基板101にプラスチック基板を用いる場合、PC(ポリカーボネート)、PES(ポリエチレンスルホン)、PET(ポリエチレンテレフタレート)もしくはPEN(ポリエチレンナフタレート)等のガラス転移点が比較的高い基板を用いる。また、光吸収層の膜厚を厚くして、レーザ光照射により生じた熱が基板側へ伝導することを避け、熱による変形を防止することが好ましい。
光吸収層102の形成方法としては、液滴吐出法、印刷法、電界メッキ法、PVD法(Physical Vapor Deposition)、CVD法(Chemical Vapor Deposition)を用いる。なお、液滴吐出法を用いる場合、減圧下又はレーザ光を照射しながら形成し、溶媒を蒸発させることが望ましい。
光吸収層102の材料としては、遮光性を有する材料、即ち紫外光、可視光、又は赤外光の波長を有する光、好ましくは400nmから700nmの波長の光(可視光)を吸収することが可能であり、レーザ光の照射により発生する熱に耐えうる絶縁材料、導電材料、半導体材料を用いることができる。代表的には、チタン(Ti)、アルミニウム(Al)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、銅(Cu)、クロム(Cr)、ネオジム(Nd)、鉄(Fe)、ニッケル(Ni)、コバルト(Co)、ルテニウム(Ru)、ロジウム(Rh)、パラジウム(Pd)、オスミウム(Os)、イリジウム(Ir)、銀(Ag)、金(Au)、白金(Pt)、カドミウム(Cd)、亜鉛(Zn)、珪素(Si)、ゲルマニウム(Ge)、ジルコニウム(Zr)、バリウム(Ba)から選ばれた元素、または該元素を主成分とする合金材料、窒素化合物、酸素化合物、炭素化合物、ハロゲン化合物の単層、またはこれらの積層を用いることができる。また、光を吸収することが可能な粒子、色素等が分散された絶縁膜を用いることができる。また、半導体材料の代表例として、アモルファスシリコン、ポリシリコン、ガリウムを含むシリコン等を用いることができるが、この場合レーザ光を照射したときに光吸収層が剥がれるのを防止するように、レーザ光の照射エネルギーを制御することが好ましい。
ここでは、光吸収層102としてシリコン微結晶が分散された酸化ケイ素膜を用いる。光吸収層は、スパッタリング法、レーザアブレーション堆積法、又はCVD法により、石英基板上にSiOx(X=1.2〜1.8)を成膜する。次に、急速加熱装置を用いて窒素雰囲気で光吸収層を1300度10分間加熱して、SiOx中にシリコン微結晶を析出させる。この膜は、酸化珪素膜中にシリコン微結晶が分散されているため、絶縁性を有する。また、シリコン微結晶は量子サイズ効果によってエネルギーのバンドギャップが広がるため、400〜700nmの波長の光を効率よく吸収することができる。
溶液103を液滴吐出法で形成する場合、吐出口から吐出する溶液は、導電体を溶媒に溶解又は分散させた溶液、又は熱可塑性材料若しくは、熱硬化性材料を用いる。
導電体を溶媒に溶解又は分散させた溶液の導電体としては、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al、Ta、Mo、Cd、Zn、Fe、Ti、Si、Ge、Zr、Ba等の金属粒子、ハロゲン化金属の微粒子等、又は分散性ナノ粒子を用いることができる。または、透明導電膜として用いられる酸化インジウムスズ(ITO)、酸化亜鉛(ZnO)、酸化インジウム亜鉛(IZO)、ガリウムを添加した酸化亜鉛(GZO)、酸化珪素を含む酸化インジウムスズ、有機インジウム、有機スズ等を用いることができる。また、これらの材料からなる導電層を積層して第1の導電層を形成することができる。
溶媒は、酢酸ブチル、酢酸エチル等のエステル類、イソプロピルアルコール、エチルアルコール等のアルコール類、メチルエチルケトン、アセトン等の有機溶剤等を用いればよい。
また、吐出口から吐出する溶液は、比抵抗値を考慮して、金、銀、銅のいずれかの材料を溶媒に溶解又は分散させたものを用いることが好ましい。より好ましくは、低抵抗且つ安価な銀又は銅を用いるとよい。但し、銅を用いる場合には、不純物対策のため、合わせてバリア膜を設けるとよい。
ここで、銅を配線として用いる場合のバリア膜としては、窒化シリコン、酸化窒化シリコン、窒化アルミニウム、窒化チタン、窒化タンタルなど窒素を含む絶縁性又は導電性の物質を用いると良く、バリア膜を液滴吐出法で形成しても良い。
熱可塑性材料または熱硬化性材料としては、ポリイミド、アクリル、ノボラック樹脂、メラミン樹脂、フェノール樹脂、エポキシ樹脂、珪素樹脂、フラン樹脂、ジアリルフタレート樹脂、塩化ビニル樹脂、酢酸ビニル樹脂、ポリビニルアルコール、ポリスチレン、メタクリル樹脂、ポリエチレン樹脂、ポリプロピレン、ポリアミド、ポリカーボネート、ポリエステル、ポリアミド(ナイロン)等を含む溶液があり、レジストも含まれる。また、無機酸化物の微粒子が分散された溶液、PSG(リンガラス)、BPSG(リンボロンガラス)、シリケート系SOG(Spin on Glass)、及びポリシラザン系SOG、並びにアルコキシシリケート系SOG、ポリメチルシロキサンに代表される、Si−CH3結合を有するSiO2を用いることもできる。
なお、液滴吐出法に用いる溶液の粘度は5〜20mPa・sが好適であり、これは、乾燥が起こることを防止し、吐出口から溶液を円滑に吐出できるようにするためである。また、表面張力は40mN/m以下が好ましい。なお、用いる溶媒や用途に合わせて、溶液の粘度等は適宜調整するとよい。
各ノズルの径や所望のパターン形状などに依存するが、ノズルの目詰まり防止や高精細なパターンの作製のため、導電体の粒子の径はなるべく小さい方が好ましく、好適には粒径0.1μm以下が好ましい。溶液は、電解法、アトマイズ法又は湿式還元法等の公知の方法で形成されるものであり、その粒子サイズは、一般的に約0.5〜10μmである。ただし、ガス中蒸発法で形成すると、分散剤で保護されたナノ粒子は約7nmと微細であり、またこのナノ粒子は、被覆剤を用いて各粒子の表面を覆うと、溶剤中に凝集がなく、室温で安定に分散し、液体とほぼ同じ挙動を示す。したがって、被覆剤を用いることが好ましい。
溶液を吐出する工程は、減圧下で行っても良い。これは、溶液を吐出して被処理物に着弾するまでの間に、該溶液の溶媒が揮発し、後の乾燥と焼成の工程を省略又は短くすることができるためである。吐出は、酸素雰囲気、窒素雰囲気又は空気で行う。但し、吐出は、金属元素を分解又は分散している溶媒が除去されやすい酸素雰囲気下で行うことが好適である。
ここでは、数nmの銀粒子が分散された溶液(以下「Agペースト」という。)103を選択的に吐出し、乾燥させる。
次に、レーザ直接描画装置を用い、光吸収層102に焦点をあててレーザ光104を照射する。ここでは、基板101側から光吸収層102にレーザ光を照射する。
ここで、レーザ直接描画装置について、図39を用いて説明する。図39に示すように、レーザ直接描画装置1001は、レーザ光を照射する際の各種制御を実行するパーソナルコンピュータ(以下、PCと示す。)1002と、レーザ光を出力するレーザ発振器1003と、レーザ発振器1003の電源1004と、レーザ光を減衰させるための光学系(NDフィルタ)1005と、レーザ光の強度を変調するための音響光学変調器(Acousto−Optic Modulator ; AOM)1006と、レーザ光の断面を縮小をするためのレンズ、光路の変更するためのミラー等で構成される光学系1007、Xステージ及びYステージを有する基板移動機構1009と、PCから出力される制御データをデジタルーアナログ変換するD/A変換部1010と、D/A変換部から出力されるアナログ電圧に応じて音響光学変調器1006を制御するドライバ1011と、基板移動機構1009を駆動するための駆動信号を出力するドライバ1012とを備えている。
レーザ発振器1003としては、紫外光、可視光、又は赤外光を発振することが可能なレーザ発振器を用いることができる。レーザ発振器としては、KrF、ArF、XeCl、Xe等のエキシマレーザ発振器、He、He−Cd、Ar、He−Ne、HF等の気体レーザ発振器、YAG、GdVO4、YVO4、YLF、YAlO3などの結晶にCr、Nd、Er、Ho、Ce、Co、Ti又はTmをドープした結晶を使った固体レーザ発振器、GaN、GaAs、GaAlAs、InGaAsP等の半導体レーザ発振器を用いることができる。なお、固体レーザ発振器においては、基本波の第1高調波〜第5高調波を適用するのが好ましい。
次に、レーザ直接描画装置を用いた照射方法について述べる。基板1008が基板移動機構1009に装着されると、PC1002は図外のカメラによって、基板に付されているマーカの位置を検出する。次いで、PC1002は、検出したマーカの位置データと、予め入力されている描画パターンデータとに基づいて、基板移動機構1009を移動させるための移動データを生成する。この後、PC1002が、ドライバ1011を介して音響光学変調器1006から出力される光量を制御することにより、レーザ発振器1003から出力されたレーザ光は、光学系1005によって減衰された後、音響光学変調器1006によって所定の光量になるように光量が制御される。一方、音響光学変調器1006から出力されたレーザ光は、光学系1007で光路及びビームスポット形状を変化させ、レンズで集光した後、基板上に形成された光吸収層に該レーザ光を照射する。このとき、PC1002が生成した移動データに従い、基板移動機構1009をX方向及びY方向に移動制御する。この結果、所定の場所にレーザ光が照射され、光吸収層によりレーザ光の光エネルギーが熱エネルギーに変換される。
光吸収層で変換された熱エネルギーにより、図1(B)に示すように、溶液103の一部が改質される。なお、短波長のレーザ光のほど、ビーム径を短く集光することが可能であるため、微細な幅の膜パターンを形成するためには、短波長のレーザビームを照射することが好ましい。
また、レーザ光の光吸収層表面でのビームスポット形状は、点状、円形、楕円形、矩形、または線状(厳密には細長い長方形状)となるように光学系で加工されている。
また、図39に示した装置は、基板の表面(光吸収層102及び溶液103が形成されている面)を基板移送機構に面するよう搭載し、基板の裏面を上面とし、基板移動機構の表面からレーザ光を照射する例を示したが、光学系や基板移動機構を適宜変更し、基板の裏面を基板移動機構に面するように搭載し、基板移動機構の裏面側からレーザ光を照射するレーザ直接描画装置としてもよい。
なお、ここでは、基板を移動して選択的にレーザビームを基板に照射しているが、これに限定されず、レーザ発振器をX-Y軸方向に移動してレーザビームを基板に照射することができる。この場合、光学系1007には、照射面におけるビームスポットの直線性が良く繰り返し位置精度が高い、ポリゴンミラー、ガルバノミラー、音響光学偏向器(Acousto−Optic Deflector ; AOD)等を用いることが好ましい。さらには、一方の軸方向に移動可能な基板移動機構1009と他方の軸方向に移動可能な光学系1007を用いることにより、より高精度にレーザ光を照射することが可能である。
なお、レーザ光が光吸収層に吸収され、発生した熱エネルギーにより溶液を改質し、膜パターンを形成する。このため、微細な膜パターンを得るために、複雑な光学系を用いてレーザビームを集光せずとも、ビームスポットの大きさ、レーザ光の強度、及び光吸収層の膜厚、吸収係数、並びに熱伝導率を適宜制御することにより、照射面におけるレーザ光のビームスポットよりも狭い領域において、レーザ光のエネルギーを熱に変換することが可能であり、微細な膜パターンを形成することができる。さらには、光学系の設計が容易となり、多数の光学系を用いる必要がないため、コストを削減することができる。
ここで、レーザ光を光吸収層に照射した時のレーザ光の強度及び熱分布について図8を用いて説明する。
図8(A)は、図1(A)のレーザ光が照射されている光吸収層102及びその上に設けられた溶液103を示す領域105の拡大図である。
光吸収層102に照射されたレーザ光の強度106は、ビームスポットの中央ほど高い、所謂ガウス分布をしている。光吸収層で吸収されたレーザ光の強度は、熱に変換される。このときの光吸収層の深さ方向の温度は、レーザ光の強度を反映した形状となる。このため、温度107はレーザ光の強度と同様にガウス型曲線を描く。ガウス型曲線は、すそ広がりで且つ、幅の狭い頂点を有する。このため、一定温度以上となる領域をレーザビーム径より小さくすることが可能である。
この結果、図1(B)及び図8(B)に示すように、光吸収層102の一部において、加熱された領域111が形成される。加熱された領域の熱が溶液103に伝導して、溶液が改質する。代表的には、溶液中の導電体(微粒子)の凝集、融着及び焼成、又は溶液の可塑若しくは硬化が生じる。この結果、第1の膜パターン112を形成することができる。光吸収層において、一定温度以上となる領域は、レーザビーム径より小さいため、第1の膜パターンの幅は、0.1μm〜10μmである。
本実施の形態では、第1の膜パターン112としては、銀を主成分とする導電層が形成される。なお、導電層は、導電体である微粒子が3次元に不規則に重なり合って形成されている。即ち、3次元凝集体粒子で構成されている。このため、導電層の表面は微細な凹凸を有する。また、光吸収層の温度及びその放熱時間により、微粒子が溶融し微粒子の集合体となる。このときの集合体の大きさは、光吸収層の温度及びその放熱時間により増大するため、表面の高低差が大きい層となる。なお、微粒子が溶融した領域は、多結晶構造となる場合もある。
また、加熱温度、雰囲気、時間により導電層には、有機物で形成されるバインダーが残存する。
この後、熱により改質されない溶液103を除去することにより、第1の膜パターン112を形成することができる。
このときの、基板の上面図を図43に示す。図43に示すように、第1の膜パターン112の基板表面と平行な断面の形状は、光吸収層に照射されたレーザ光のビームスポット108と概略相似しており、かつ面積及びビームスポット径は小さい。また、基板に対して相対的にレーザ光を移動して照射した場合、レーザ光の照射領域と第1の膜パターンの基板表面と平行な断面の形状は、概略相似しており、且つ面積及びビームスポット径は小さい。
なお、図8(C)に示すようにレーザ光の強度153が、台形状(トップフラット型)の場合、温度分布154も台形状となる。このような強度を有するレーザ光は、波面変換光学素子を用いて形成することができる。波面変換光学素子の代表例としては、回折光学素子、屈折型の光学素子、反射型の光学素子、光導波路等が挙げられる。回折光学素子の代表例としては、ホログラフィック光学素子、バイナリー光学素子等が挙げられる。光導波路とは、放射光を一定領域に閉じ込め、そのエネルギーの流れを経路の軸に平行に案内して伝送するものである。光導波路としては、ライトパイプ、光ファイバを用いることができる。ライトパイプとは、通常、反射によって一端から他端に光を送るためのものであり、代表的に円錐形、ピラミッド形、円柱形、角柱形などの形状を有する。なお、光の伝送方法にはミラーによる反射や、向い合う2つの反射面での反射などが挙げられる。光導波路に入射したレーザビームは、光導波路内において反射を繰り返して射出口に至る。光導波路の射出口には、ビームスポットにおいて光の強度の均一な面が形成される。
この結果、図8(D)に示すように、光吸収層102の一部において、加熱された領域155が形成される。加熱された領域の熱が溶液103に伝導して、溶液が改質する。代表的には、溶液中の粒子の凝集、融着及び焼成、又は溶液の可塑若しくは硬化が生じる。この結果、台形状の第1の膜パターン156を形成することができる。
なお、連続発振のレーザ光を図面矢印の方向に走査して形成した第1の膜パターンの断面形状について、図44を用いて説明する。
図44(A)は、レーザ光の強度がガウス分布状であるレーザ光を光吸収層2201に照射し形成した第1の膜パターン2202の上面図である。また、レーザ光の走査方向を矢印2205で示す。図44(B)及び(C)はそれぞれ、図44(A)のa−b及びc−dの断面を示す。
図44(B)に示すように、レーザ光の走査方向と平行な軸における第1の膜パターンの断面の形状2203は、台形状である。
また、図44(C)に示すように、レーザ光の走査方向と垂直な軸における第1の膜パターンの断面の形状2204は、ガウス型曲線状である。
同様に、レーザ光の強度が台形状であるレーザ光を光吸収層2211に照射し形成した第1の膜パターン2212の上面図を図44(D)に示す。また、図44(E)及び(F)はそれぞれ、図44(D)のe−f及びg−hの断面を示す。
図44(E)に示すように、レーザ光の走査方向と平行な軸における第1の膜パターンの断面の形状2213は、台形状である。
また、図44(F)に示すように、レーザ光の走査方向と垂直な軸における第1の膜パターンの断面の形状2214は、台形状である。
なお、溶液103に透光性を有する材料を用いた場合、溶液表面から光吸収層にレーザ光を照射して、膜パターンを形成することが可能である。これは、溶液がレーザ光を吸収しないため、溶液を透過したレーザ光が光吸収層で吸収され、該吸収により熱を発生し、該熱によって溶液の一部を改質することが可能なためである。
以上の工程により、フォトマスクを用いずとも、所望の形状を有する膜パターンを形成することができる。また、レーザ光のビームスポットよりも幅の狭い膜パターンを形成することができる。また、複雑な光学系を用いてレーザ光を集光せずとも、幅の狭い膜パターンを形成することができる。
(実施の形態2)
本実施の形態では、実施の形態1において、光吸収層102が導電材料で形成され、且つ、溶液103として導電体を溶媒に溶解又は分散させた溶液を用いたときの膜パターンの形成方法について、図2を用いて説明する。
図2(A)及び図2(B)に示すように、実施の形態1と同様に光吸収層202上に溶液103を塗布し、該溶液の一部がレーザ光の熱により焼成された第1の膜パターン112を形成する。ここでは、光吸収層202として、スパッタリング法によりタングステンターゲット及びアルゴンガスを用いてタングステン膜を成膜する。溶液103としては、Agペーストを用いる。第1の膜パターン112としては、銀を主成分とする導電層が形成される。この後、改質しなかった溶液103を除去する。
次に、図2(C)に示すように、第1の膜パターン112を用いて光吸収層202をエッチングする。この結果、図2(D)に示すように、第2の膜パターン221が形成される。すなわち、積層構造で、且つ導電性を有する膜パターンを形成することができる。このとき、上層の第1の膜パターン112は、レーザ光の強度の曲線に相当する。本実施の形態では、第1の膜パターンの形状はガウス型曲線状である。また、下層の第2の膜パターン221は遮光性を有する。また、第1の膜パターン及び第2の膜パターンの幅は、0.1μm〜10μmである。
なお、溶液103に透光性を有する材料を用いた場合、実施の形態1と同様、溶液表面から光吸収層にレーザ光を照射して、第1の膜パターンを形成することが可能である。
以上の工程により、フォトマスクを用いずとも、所望の形状を有し、かつ積層構造の膜パターンを形成することができる。また、且つレーザビーム径より微細な膜パターンを形成することができる。
(実施の形態3)
本実施の形態においては、レーザ光を用いてマスクパターンを形成し、該マスクパターンを用いて膜パターンを形成する工程を、図3を用いて説明する。
図3(A)に示すように、基板101上に絶縁膜301を成膜し、絶縁膜上に光吸収層202を形成する。絶縁膜301はエッチングストッパーとして用いる。このため、酸化珪素、窒化珪素等を用いる。光吸収層202としては、遮光性を有し、且つ導電性を有する膜を用いる。
次に、光吸収層上に溶液302を塗布する。溶液の材料としては、熱硬化性材料又は熱可塑材料を用いる。ここでは、溶液302として、熱硬化性材料であるポリイミドを用いる。この後、基板101側から光吸収層202にレーザ光104を照射する。この結果、図3(B)に示すように、光吸収層202の一部において、加熱された領域311が形成される。また、加熱された領域の熱が溶液302に伝導して、溶液が改質し、可塑又は硬化が生じる。ここでは、熱硬化性材料を溶液に用いるため、ガウス型曲線状の表面を有する有機樹脂で形成される第1の膜パターン312を形成することができる。この後、改質しなかった溶液302を除去する。
次に、図3(C)に示すように、第1の膜パターン312を用いて光吸収層202をエッチングして、第2の膜パターン321を形成する。ここでは、第2の膜パターン321は、所望の形状を有する導電層である。また、第2の膜パターンの幅は、0.1μm〜10μmである。
次に、図3(D)に示すように、第1の膜パターン312を除去する。
なお、溶液302に透光性を有する材料を用いた場合、実施の形態1と同様、溶液表面から光吸収層にレーザ光を照射して、第1の膜パターンを形成することが可能である。
以上の工程より、フォトマスクを用いずとも、所望の形状を有する膜パターンを形成することができる。また、レーザ光のビームスポットより微細な膜パターンを形成することができる。
(実施の形態4)
本実施の形態では、幅の狭いゲート電極層を有するTFTの作製工程について、図4を用いて説明する。なお、本実施の形態では、TFTとしてチャネルエッチ型TFTを用いて説明する。なお、実施の形態1を用いてゲート電極層を形成するがこれに限定されず、適宜実施の形態2又は実施の形態3を用いることができる。
図4(A)に示すように、基板101上に光吸収層102を形成し、その上に実施の形態1を用いてガウス型曲線状のゲート電極層として機能する第1の膜パターン112を形成する。ゲート電極層の幅は、0.1μm〜10μmである。
次に、基板及びゲート電極層上に第1の絶縁膜401、第1の半導体膜402、導電性を有する第2の半導体膜403を順次成膜する。第1の絶縁膜、第1の半導体膜、第2の半導体膜はそれぞれ、後に形成されるTFTのゲート絶縁膜として機能する。
第1の絶縁膜401はプラズマCVD法またはスパッタリング法などの薄膜形成法を用い、窒化シリコン、酸化シリコン、その他の珪素を含む絶縁膜の単層又は積層構造で形成する。また、第1の絶縁膜をゲート電極層に接する側から、窒化珪素膜(窒化酸化珪素膜)、酸化珪素膜、及び窒化珪素膜(窒化酸化珪素膜)の積層構造とすることが好ましい。この構造では、ゲート電極層が、窒化珪素膜と接しているため、酸化による劣化を防止することができる。
第1の半導体膜402としては、非晶質半導体、非晶質状態と結晶状態とが混在したセミアモルファス半導体(SASとも表記する)、非晶質半導体中に0.5nm〜20nmの結晶粒を観察することができる微結晶半導体、及び結晶性半導体から選ばれたいずれの状態を有する膜で形成する。特に、0.5nm〜20nmの結晶粒を観察することができる微結晶状態はいわゆるマイクロクリスタル(μc)と呼ばれている。いずれも、シリコン、シリコン・ゲルマニウム(SiGe)等を主成分とし、膜厚が10〜60nmの半導体膜を用いることができる。
SASは、非晶質構造と結晶構造(単結晶、多結晶を含む)との中間的な構造を有し、自由エネルギー的に安定な第3の状態を有する半導体である。また短距離秩序を持ち格子歪みを有する結晶質な領域を含んでいる。そして少なくとも膜中の一部の領域には、0.5〜20nmの結晶領域を観測することができ、珪素を主成分とする場合にはラマンスペクトルが520cm-1よりも低波数側にシフトしている。X線回折では珪素結晶格子に由来するとされる(111)、(220)の回折ピークが観測される。また未結合手(ダングリングボンド)の終端化として、SASは水素或いはハロゲンを1原子%、又はそれ以上含んでいる。
SASは、珪化物気体をグロー放電分解することにより得ることができる。代表的な珪化物気体としては、SiH4であり、その他にもSi26、SiH2Cl2、SiHCl3、SiCl4、SiF4などを用いることができる。珪化物気体を水素又はフッ素、若しくは水素又はフッ素とヘリウム、アルゴン、クリプトン、ネオンから選ばれた一種又は複数種の希ガス元素とで希釈して用いることにより、SASの形成を容易なものとすることができる。このとき希釈率が10倍〜1000倍の範囲となるように、珪化物気体を希釈すると好ましい。またSi26及びGeF4を用い、ヘリウムガスで希釈する方法を用いてSASを形成することができる。グロー放電分解による被膜の反応生成は減圧下で行うと好ましく、圧力は概略0.1Pa〜133Paの範囲で行えばよい。グロー放電を形成するための電力は1MHz〜120MHz、好ましくは13MHz〜60MHzの高周波電力を供給すればよい。基板加熱温度は300度以下が好ましく、100〜250度の基板加熱温度が推奨される。
また結晶性半導体膜は、非晶質半導体膜を又はSASを、加熱又はレーザ照射により結晶化して形成することができる。また、直接、結晶性半導体膜を形成してもよい。この場合、GeF4、又はF2等のフッ素系ガスと、SiH4、又はSi26等のシラン系ガスとを用い、熱又はプラズマを利用して直接、結晶性半導体膜を形成することができる。
第2の半導体膜403は導電性を有し、nチャネル型のTFTを形成する場合には、15属の元素、代表的にはリンまたはヒ素を添加する。また、pチャネルTFTを形成する場合には、13属の元素、代表的にはボロンを添加する。第2の半導体膜は、珪化物気体にボロン、リン、ヒ素のような13属又は15属の元素を有する気体を加えたプラズマCVD法で成膜する。また、半導体膜を成膜したのち、13属または15属の元素を有する溶液を半導体膜上に塗布しレーザビームを照射して導電性を有する第2の半導体膜を形成することができる。レーザビームとしては、公知のパルス発振のレーザ又は連続発振のレーザから照射されるレーザビームを適宜用いる。
次に、第2の半導体膜上に第1のマスクパターン404を形成する。第1のマスクパターンは、耐熱性高分子材料を用いて形成することが好ましく、芳香環又は複素環を主鎖にもち、脂肪族部分に少なくとも高極性のヘテロ原子基を含む高分子を液滴吐出法により吐出して形成することが好ましい。そのような高分子物質の代表例としてはポリイミド又はポリベンゾイミダゾールなどが挙げられる。ポリイミドを用いる場合には、ポリイミドを含む溶液を、吐出口から第2の半導体膜403上に吐出し、200℃で30分焼成して第1のマスクパターン404を形成することができる。
また、第1のマスクパターンは、撥液表面を有するマスクパターンを予め形成して、撥液表面で覆われていない領域に高分子材料を吐出して形成することができる。
次に、図4(B)に示すように、第1のマスクパターン404を用いて第1の半導体膜402及び第2の半導体膜403をエッチングし、それぞれ第1の半導体領域405、第2の半導体領域406を形成する。この後、第1のマスクパターンを除去する。第1の半導体領域は、後に形成されるTFTのチャネル形成領域として機能する。
第1の半導体膜及び第2の半導体膜は、Cl2、BCl3、SiCl4もしくはCCl4などを代表とする塩素系ガス、CF4、SF6、NF3、CHF3などを代表とするフッ素系ガス、あるいはO2を用いてエッチングすることができる。
なお、第1の半導体領域405を、有機半導体材料を用い、印刷法、スプレー法、スピン塗布法、液滴吐出法などで形成することができる。この場合、上記エッチング工程が必要ないため、工程数を削減することが可能である。本発明に用いる有機半導体材料としては、その骨格が共役二重結合から構成されるπ電子共役系の高分子材料が望ましい。代表的には、ポリチオフェン、ポリ(3−アルキルチオフェン)、ポリチオフェン誘導体、ペンタセン等の可溶性の高分子材料を用いることができる。
その他にも本発明に用いることができる有機半導体材料としては、可溶性の前駆体を成膜した後で処理することにより第1の半導体領域を形成することができる材料がある。なお、このような前駆体を用いて形成される有機半導体材料としては、ポリチエニレンビニレン、ポリ(2,5−チエニレンビニレン)、ポリアセチレン、ポリアセチレン誘導体、ポリアリレンビニレンなどがある。
前駆体を有機半導体に変換する際には、加熱処理だけではなく塩化水素ガスなどの反応触媒を添加することがなされる。また、これらの可溶性有機半導体材料を溶解させる代表的な溶媒としては、トルエン、キシレン、クロロベンゼン、ジクロロベンゼン、アニソール、クロロフォルム、ジクロロメタン、γブチルラクトン、ブチルセルソルブ、シクロヘキサン、NMP(N−メチル−2−ピロリドン)、シクロヘキサノン、2−ブタノン、ジオキサン、ジメチルホルムアミド(DMF)または、THF(テトラヒドロフラン)などを適用することができる。
また、第1の絶縁膜401を、液滴吐出法、塗布法、ゾルゲル法等を用いて絶縁性を有する溶液を用いて形成することができる。絶縁性を有する溶液の代表例としては、無機酸化物の微粒子が分散された溶液、ポリイミド、ポリアミド、ポリエステル、アクリル、PSG(リンガラス)、BPSG(リンボロンガラス)、シリケート系SOG(Spin on Glass)、及びポリシラザン系SOG、並びにアルコキシシリケート系SOG、ポリメチルシロキサンに代表される、Si−CH3結合を有するSiO2を適宜用いることができる。
次に、図4(C)に示すように、基板上に、第2のマスクパターン421を形成する。第2のマスクパターンは、第1のマスクパターンと同様の材料を用いて形成することができる。
次に、第2のマスクパターン421をマスクとして、第2の半導体領域406をエッチングして、図4(D)に示すような第3の半導体領域(ソース領域及びドレイン領域、コンタクト層ともいう。)422を形成する。この後、第2のマスクパターンを、剥離液を用いた処理又は酸素を用いたアッシング処理等により除去する。
なお、第1の半導体領域に有機半導体を用いた場合、第3の半導体領域422の代わりに、ポリアセチレン、ポリアニリン、PEDOT(poly−ethylenedioxythiophene)、PSS(poly−styrenesulphonate)のような有機導電性材料で形成される導電層を形成することができる。
また、第3の半導体領域422の代わりに、金属元素で形成される導電層を用いることができる。この場合、多くの有機半導体材料がキャリアとして正孔を輸送するp型半導体であることからその半導体層とオーミック接触を取るために仕事関数の大きい金属を用いることが望ましい。
具体的には、金や白金、クロム、パラジウム、アルミニウム、インジウム、モリブデン、ニッケル等の金属又は合金等が望ましい。これらの金属又は合金材料を用いた導電性ペーストを用いた印刷法やロールコーター法、液滴吐出法で導電層を形成することができる。
さらには、有機半導体材料で形成される第1の半導体領域、有機導電性材料で形成される導電層、及び金属元素で形成される導電層を積層してもよい。
なお、第1の半導体領域がSASで形成されている場合、本実施の形態のように、ソース領域及びドレイン領域がゲート電極を覆っている構造のほかに、ソース領域及びドレイン領域の端部とゲート電極の端部が一致しているいわゆるセルフアライン構造のTFTとすることができる。さらには、ソース領域及びドレイン領域がゲート電極を覆わず、一定の距離を隔てて形成されている構造とすることができる。この構造の場合、オフ電流を低減することができるため、該TFTを表示装置のスイッチング素子として用いた場合、コントラストを向上させることができる。
次に、図4(E)に示すように、ソース領域及びドレイン領域上にソース電極及びドレイン電極423を、導電材料を液滴吐出法によって吐出することにより形成する。導電材料としては、第1の膜パターン112に用いた材料と同様の材料を、溶媒に溶解又は分散させたものを用いることができる。ここでは、Agペーストを選択的に吐出し、上記に示すようなレーザビーム照射又は熱処理による乾燥及び焼成を適宜行い膜厚600〜800nmの各電極を形成する。
次に、ソース電極及びドレイン電極423上に、パッシベーション膜を成膜することが好ましい。パッシベーション膜は、プラズマCVD法又はスパッタリング法などの薄膜形成法を用い、窒化珪素、酸化珪素、窒化酸化珪素、酸化窒化珪素、酸化窒化アルミニウム、酸化アルミニウム、ダイアモンドライクカーボン(DLC)、窒素含有炭素(CN)、又はその他の絶縁性材料を用いて形成することができる。
以上の工程により、フォトマスクを用いずとも、ゲート幅の小さい、即ちチャネル長の小さなチャネルエッチ型TFTを作製することができる。
(実施の形態5)
本実施の形態では、幅の狭いゲート電極層を有するTFTの作製工程について、図5を用いて説明する。なお、本実施の形態では、TFTとしてチャネル保護型TFTを用いて説明する。本実施の形態では、実施の形態1を用いてゲート電極層を形成するがこれに限定されず、適宜実施の形態2又は実施の形態3を用いることができる。
図5(A)に示すように、実施の形態1を用いて基板101上に光吸収層102を形成し、その上にガウス型曲線状の断面を有するゲート電極層として機能する第1の膜パターン112を形成する。
次に、基板及び第1の膜パターン上に第1の絶縁膜401、第1の半導体膜402を成膜する。次に、第1の半導体膜402上であって、且つゲート電極層として機能する第1の膜パターン112に重畳する領域に保護膜501を形成する。形成方法及び材料は、実施の形態4に示す第1のマスクパターン404と同様のものを用いることができる。
次に、実施の形態4と同様に第2の半導体膜(導電性を有する半導体膜)403を成膜する。次に、第1のマスクパターン404を実施の形態4と同様に形成する。
次に、図5(B)に示すように、第1のマスクパターンを用いて、第1の半導体膜および第2の半導体膜をエッチングし、第1の半導体領域405及び第2の半導体領域406を形成する。この後、第1のマスクパターンを除去する。
次に、図5(C)に示すように、第2の半導体領域406上にソース電極及びドレイン電極423を形成する。
次に、図5(D)に示すように、ソース電極及びドレイン電極423をマスクとして、第2の半導体領域の露出部をエッチングして分断してソース領域及びドレイン領域511を形成する。この工程により、保護膜501が露出される。
なお、ソース領域及びドレイン領域の形成方法は、本実施の形態に限られず実施の形態4に示される工程を用いても良い。また、本実施の形態のソース領域及びドレイン領域の形成工程を実施の形態4に適用しても良い。
以上の工程により、フォトマスクを用いずとも、ゲート幅の小さい、即ちチャネル長の小さなチャネル保護型TFTを作製することができる。
(実施の形態6)
本実施の形態においては、チャネル長の小さい順スタガ型TFTの作製工程について図6を用いて説明する。本実施の形態においては、ソース領域及びドレイン領域の形成方法として実施の形態3を用いて説明するが、この工程に限らず、第1又は実施の形態2を適宜適用することができる。
図6(A)に示すように、基板101上に絶縁膜301を成膜し、その上に光吸収層202を形成する。光吸収層は、後にソース電極及びドレイン電極として機能するため導電材料で形成する。この材料及び作製方法は、実施の形態3の光吸収層202と同様のものを適宜用いることができる。次に、光吸収層202上に熱可塑性材料又は熱硬化性材料600を吐出し、乾燥させる。ここでは、熱可塑性材料を吐出する。
次に、基板を透過して光吸収層にレーザ光を照射して光吸収層の一部を加熱し、該熱を用いて熱可塑性材料を改質する。この後、熱硬化性材料または熱可塑材料において、熱により改質していない領域を、剥離液等で除去する。ここでは、熱可塑性材料を用いているため、レーザ光が照射された領域上にある材料が除去され、図6(B)に示すような第1の膜パターン601が形成される。ここでは、第1の膜パターン601は、マスクパターンとして機能する。
次に、図6(C)に示すように、第1の膜パターン601を用いて光吸収層202をエッチングして、第1の導電層602を形成する。第1の導電層602は、ソース電極及びドレイン電極として機能する。なお、本発明により、レーザビーム径より小さな間隔を有する複数の膜パターンを形成することが可能となる。このため、該膜パターンを用いて形成された導電層の距離は微細なものとなり、後に形成されるTFTのチャネル長を短くすることが可能となる。
次に、図6(D)に示すように、導電性を有する第1の半導体領域611、第2の半導体領域612、ゲート絶縁膜613、及びゲート電極614を形成して順スタガ型TFTを形成することができる。なお、第1の半導体領域はソース領域及びドレイン領域として機能し、第2の半導体領域はチャネル形成領域として機能する。
以上の工程により、フォトマスクを用いずとも、チャネル長の小さい順スタガ型TFTを作製することができる。
(実施の形態7)
本実施の形態では、TFTのコンタクトホールの形成方法を図7を用いて説明する。
実施の形態6に従って、図7(A)に示すような順スタガ型TFTを形成する。ここでは、基板101上に、絶縁膜301、第1の導電層602、導電性を有する第1の半導体領域611、第2の半導体領域612、ゲート絶縁膜613、ゲート電極614を有する。この後、TFTを覆うように保護膜615を成膜する。なお、第1の半導体領域はソース領域及びドレイン領域として機能し、第2の半導体領域はチャネル形成領域として機能して機能する。
次に、図7(B)に示すように、第1の導電層602とゲート絶縁膜613、保護膜615とが重畳する領域に、撥液表面を形成する溶液を吐出し、第1のマスクパターン751を液滴吐出法により形成する。
撥液表面を有する領域とは、表面に対する液体の接触角が高い領域である。この表面上では液体は、半球状にはじかれる。一方、親液表面を有する領域は、表面に対する液体の接触角が低い領域である。この表面上では、液体は塗れ広がる。
このため、接触角の異なる二つの領域が接している場合、相対的に接触角の高い領域が撥液表面を有する領域となり、接触角の低い方の領域が親液表面を有する領域となる。この二つの領域に溶液を塗布した場合、溶液は、親液表面を有する領域表面に塗れ広がり、撥液表面を有する領域と撥液表面を有する領域との界面で半球状にはじかれる。
なお、表面が凹凸を有する場合、撥液表面を有する領域では、さらに接触角が高まる。即ち、撥液性が高まる。一方、親液表面を有する領域では、さらに接触角が低くなる。即ち、親液性が高まる。このため、凹凸を有する各表面上に溶液を塗布し、焼成することにより、端部が均一な層を形成することができる。
ここでは、撥液表面を形成する材料を塗布して、撥液表面を有する領域を形成する。撥液表面を形成する溶液の一例としては、Rn−Si−X(4-n)(n=1、2、3)の化学式で表されるシランカップリング剤を用いる。ここで、Rは、アルキル基などの比較的不活性な基を含む物である。また、Xはハロゲン、メトキシ基、エトキシ基又はアセトキシ基など、撥液表面を有する領域の下地膜、ここでは保護膜615の表面の水酸基あるいは吸着水との結合可能な加水分解基からなる。
また、シランカップリング剤の代表例として、Rにフルオロアルキル基を有するフッ素系シランカップリング剤(フルオロアルキルシラン(FAS))を用いることにより、より撥液性を高めることができる。FASのRは、(CF3)(CF2x(CH2y(x:0以上10以下の整数、y:0以上4以下の整数)で表される構造を持ち、複数個のR又はXがSiに結合している場合には、R又はXはそれぞれすべて同じでも良いし、異なっていてもよい。代表的なFASとしては、ヘプタデフルオロテトラヒドロデシルトリエトキシシラン、ヘプタデカフルオロテトラヒドロデシルトリクロロシラン、トリデカフルオロテトラヒドロオクチルトリクロロシラン、トリフルオロプロピルトリメトキシシラン等のフルオロアルキルシラン(以下、FASという。)が挙げられる。
撥液表面を形成する溶液の溶媒としては、nーペンタン、n−ヘキサン、n−ヘプタン、n−オクタン、n−デカン、ジシクロペンタン、ベンゼン、トルエン、キシレン、デュレン、インデン、テトラヒドロナフタレン、デカヒドロナフタレン、スクワランなどの炭化水素系溶媒又はテトラヒドロフランなど、撥液表面を形成する溶媒を用いる。
また、撥液表面を形成する溶液の一例として、フッ素炭素鎖を有する材料(フッ素系樹脂)を用いることができる。フッ素系樹脂として、ポリテトラフルオロエチレン(PTFE;四フッ化エチレン樹脂)、パーフルオロアルコキシアルカン(PFA;四フッ化エチレンパーフルオロアルキルビニルエーテル共重合樹脂)、パーフルオロエチレンプロペンコーポリマー(PFEP;四フッ化エチレン−六フッ化プロピレン共重合樹脂)、エチレン−テトラフルオロエチレンコポリマー(ETFE;四フッ化エチレン−エチレン共重合樹脂)、ポリビニリデンフルオライド(PVDF;フッ化ビニリデン樹脂)、ポリクロロトリフルオロエチレン(PCTFE;三フッ化塩化エチレン樹脂)、エチレン−クロロトリフルオロエチレンコポリマー(ECTFE;三フッ化塩化エチレン−エチレン共重合樹脂)、ポリテトラフルオロエチレン−パーフルオロジオキソールコポリマー(TFE/PDD)、ポリビニルフルオライド(PVF;フッ化ビニル樹脂)等を用いることができる。
続いて、撥液表面を形成する溶液が付着した表面をエタノール洗浄すると、極めて薄い撥液表面を形成することができる。
また、マスクパターンとして撥液表面を形成しない(すなわち、親液表面を形成する)有機物を用い、後にCF4プラズマ等による処理を行って、撥液表面を形成してもよい。例えば、ポリビニルアルコール(PVA)のような水溶性樹脂を、H2O等の溶媒に混合した材料を用いることができる。また、PVAと他の水溶性樹脂を組み合わせて使用してもよい。さらには、マスクパターンが撥液表面を有する場合であっても、該プラズマ処理等を行うことによって、撥液性をより向上させることができる。
また、誘電体が設けられた電極を用意し、誘電体が空気、酸素又は窒素を用いたプラズマに曝されるようにプラズマを発生させてプラズマ処理を行うことができる。この場合、誘電体は電極表面全体を覆う必要はない。誘電体として、テフロン(登録商標)を用いることができる。テフロン(登録商標)を用いる場合、被形成面にCF2結合が形成されることにより表面改質が行われ、撥液性を示すようになる。また、プラズマ処理を行う。
次に、親液表面を形成する溶液を塗布して第2のマスクパターン752を形成する。親液性を有する溶液の代表例としては、アクリル樹脂、ポリイミド樹脂、メラミン樹脂、ポリエステル樹脂、ポリカーボネート樹脂、フェノール樹脂、エポキシ樹脂、ポリアセタール、ポリエーテル、ポリウレタン、ポリアミド(ナイロン)、フラン樹脂、ジアリルフタレート樹脂等の有機樹脂、シロキサン、ポリシラザンを用いることができる。また、水、アルコール系、エーテル系、ジメチルホルムアミド、ジメチルアセトアミド、ジメチルスルホキシド、N−メチルピロリドン、ヘキサメチルホスファミド、クロロホルム、塩化メチレン等の極性溶媒を用いた溶液を用いることもできる。第2のマスクパターンの形成方法としては、液滴吐出法、インクジェット法、スピンコート法、ロールコート法、スロットコート法等を適用することができる。
第1のマスクパターン751は撥液表面を有するため、第2のマスクパターン752は、第1のマスクパターンの外縁、即ち第1のマスクパターンが形成されていない領域に形成される。
なお、上記の工程に代えて、第1のマスクパターンの溶媒を乾燥した後、親液表面を形成する溶液を塗布して、第2のマスクパターンを形成してもよい。また、第1のマスクパターンの表面をエタノール洗浄してもよい。これらの工程により、極めて薄い撥液表面を形成することができる。また、第1のマスクパターンの組成物は保護膜615の表面に残存又は膜中に浸透する。
次に、図7(C)に示すように、第2のマスクパターン752をマスクとして、第1のマスクパターン751、保護膜615及びゲート絶縁膜613をエッチングし、第1の導電層602の一部を露出する。
次に、図7(D)に示すように、第3の導電層754を形成する。第3の導電層754は、ソース配線層及びドレイン配線層として機能する。
なお、図7(E)に示すように、第2のマスクパターン752を除去せず層間絶縁膜として用い、第3の導電層764を形成することもできる。
以上の工程により、フォトマスクを用いずともコンタクトホールを形成することができる。
(実施の形態8)
本実施の形態では、上記実施の形態におけるパターン形成に用いることができる液滴吐出装置について説明する。図24において、基板1900上において、1つのパネルが形成される領域1930を点線で示す。
図24には、配線等のパターンの形成に用いる液滴吐出装置の一態様を示す。液滴吐出手段1905は、ヘッドを有し、ヘッドは複数のノズルを有する。本実施の形態では、十個のノズルが設けられたヘッドを三つ(1903a、1903b、1903c)有する場合で説明するが、ノズルの数や、ヘッドの数は処理面積や工程等により設定することができる。
ヘッドは、制御手段1907に接続され、制御手段がコンピュータ1910により制御することにより、予め設定されたパターンを描画することができる。描画するタイミングは、例えば、ステージ1931上に固定された基板1900等に形成されたマーカー1911を基準点として行えばよい。また、基板1900の縁を基準点として行ってもよい。これら基準点をCCDなどの撮像手段1904で検出し、画像処理手段1909にてデジタル信号に変換させる。デジタル変化された信号をコンピュータ1910で認識して、制御信号を発生させて制御手段1907に送る。このようにパターンを描画するとき、パターン形成面と、ノズルの先端との間隔は、0.1cm〜5cm、好ましくは0.1cm〜2cm、さらに好ましくは0.1cm前後とするとよい。このように間隔を短くすることにより、液滴の着弾精度が向上する。
このとき、基板1900上に形成されるパターンの情報は記憶媒体1908に格納されており、この情報を基にして制御手段1907に制御信号を送り、各ヘッド1903a、1903b、1903cを個別に制御することができる。すなわち、ヘッド1903a、1903b、1903cが有する各ノズルから異なる材料を有する液滴を吐出することができる。例えばヘッド1903a、1903bが有するノズルは絶縁膜材料を有する液滴を吐出し、ヘッド1903cが有するノズルは導電膜材料を有する液滴を吐出することができる。
さらにヘッドが有する各ノズルを個別に制御することもできる。ノズルを個別に制御することができるため、特定のノズルから異なる材料を有する液滴を吐出することができる。例えば同一ヘッド1903aに、導電膜材料を有する液滴を吐出するノズルと、絶縁膜材料を有する液滴を吐出するノズルとを設けることができる。
また層間絶縁膜の形成工程のように大面積に対して溶液吐出処理を行う場合、層間絶縁膜材料を有する溶液を全ノズルから吐出させるとよい。さらに、複数のヘッドが有する全ノズルから、層間絶縁膜材料を有する溶液を吐出するとよい。その結果、スループットを向上させることができる。もちろん、層間絶縁膜形成工程において、一つのノズルから層間絶縁膜材料を有する溶液を吐出し、複数走査することにより大面積に対して液滴吐出処理を行ってもよい。
そしてヘッドをジグザグ又は往復させ、大型マザーガラスに対するパターン形成を行うことができる。このとき、ヘッドと基板を相対的に複数回走査させればよい。ヘッドを基板に対して走査するとき、進行方向に対してヘッドを斜めに傾けるとよい。
ヘッドの幅は、大型マザーガラスから複数のパネルを形成する場合、ヘッドの幅は1つのパネルの幅と同程度とすると好ましい。1つのパネルが形成される領域1930に対して一回の走査でパターン形成することができ、高いスループットが期待できるからである。
またヘッドの幅は、パネルの幅より小さくしてもよい。このとき、複数の幅の小さなヘッドを直列に配置し、1つのパネルの幅と同程度としてもよい。複数の幅の小さなヘッドを直列に配置することにより、ヘッドの幅が大きくなるにつれて懸念されるヘッドのたわみの発生を防止することができる。もちろん、幅の小さなヘッドを複数回走査することにより、パターン形成を行ってもよい。
このような液滴吐出法により溶液の液滴を吐出する工程は、減圧下で行うと好ましい。溶液を吐出して被処理物に着弾するまでの間に、該溶液の溶媒が蒸発し、溶液の乾燥と焼成の工程を省略することができるからである。また、減圧下で行うと、導電体の表面に酸化膜などが形成されないため好ましい。また溶液を滴下する工程は、窒素雰囲気中や有機ガス雰囲気中で行ってもよい。
また液滴吐出法として、ピエゾ方式を用いることができる。ピエゾ方式は、液滴の制御性に優れインク選択の自由度の高いことからインクジェットプリンターでも利用されている。なお、ピエゾ方式には、ベンダー型、(代表的にはMLP(Multi Layer Piezo)タイプ)と、ピストン型(代表的にはMLChip(Multi Layer Ceramic Hyper Integrated Piezo Segments)タイプ)、サイドウォール型、ルーフウォール型がある。また溶液の溶媒によっては、発熱体を発熱させ気泡を生じさせ溶液を押し出すサーマル方式を用いた液滴吐出法でもよい。
(実施の形態9)
本実施の形態においては、マルチゲート構造のTFTにおいて、ゲート電極の作製工程について、図40乃至図42を用いて説明する。なお、図40及び図41は作製工程の断面図であり、図42はマルチゲート電極の上面図である。
図40及び図42を用いて、マルチゲートTFTの作製工程を説明する。ここでは、マルチゲート電極の作製工程として、実施の形態1を用いて説明するが、実施の形態1の代わりに、実施の形態2を用い、積層構造のマルチゲート電極を形成することも可能である。
図40(A)に示すように、基板101上に光吸収層102を形成する。ここでは、光吸収層102としては、光を吸収することが可能な絶縁性材料を用いる。次に、光吸収層102に導電体を溶解又は分散させた溶液2101を塗布する。次に、基板を透過して光吸収層102にレーザ光104を照射して、光吸収層の一部を加熱する。
ここでは、後にゲート電極が形成される領域にレーザ光を照射する。なお、マルチゲート電極を形成するためには、図40(B)に示すように、マルチゲート電極の一方の電極2111aとなる領域にレーザ光を照射し、該領域において溶液中の導電体を、融着、焼結する。光吸収層が冷却した後、他方の電極2111bとなる領域にレーザ光を照射する。このような工程により、図42(A)に示すような櫛型のマルチゲート電極2105を形成することができる。また、光吸収層にコの字状にレーザ光を照射しても櫛型のマルチゲート電極を形成することができる。
また、光吸収層にロの字状にレーザ光を照射することにより、図42(B)に示すような、開口部2106を有するマルチゲート電極2107を形成することができる。
次に、図40(C)に示すように、導電材料を含む溶液において、レーザ光の照射及び加熱により改質しない部分を除去して、マルチゲート電極を露出する。
次に、図42(A)及び(B)に示されるように、マルチゲート電極2105、2107に接続されるゲート配線2108を形成する。ここでは、導電体を有する溶液を液滴吐出法により吐出し、焼成してゲート配線2108を形成する。なお、この工程の代わりに、ゲート配線2108を形成した後、マルチゲート電極2105、2107を形成することもできる。
次に、図40(D)に示すように、実施の形態3と同様に、マルチゲート電極上に、ゲート絶縁膜2121、第1の半導体領域2122および第2の半導体領域2123を形成する。ここでは、第1の半導体領域2122はチャネル形成領域として機能する。
次に、導電体を含む溶液を吐出して導電層2124〜2126を形成する。導電層2124及び2125はそれぞれ、ソース電極及びドレイン電極として機能する。導電層2126は、電極2111a及び2111bそれぞれの一部を覆っている。
次に、図40(E)に示すように、導電層2124〜2126をマスクとして、第2の半導体領域をエッチングしてコンタクト層2131〜2133を形成する。
なお、ここでは実施の形態4を用いてチャネルエッチ型TFTの作製工程を示したが、これに限られず第5又は実施の形態6を適宜用いることができる。
次に、マルチゲート電極の作製工程として、実施の形態3を用いた工程を説明する。なお、ここでは、熱可塑性材料を用いて第1のマスクパターンを形成しているが、この工程の代わりに熱硬化性材料を用いて第1のマスクパターンを形成することもできる。この場合、第1のマスクパターンを形成する領域にレーザ光を照射する。
図41に示すように、基板101上に絶縁膜301及び導電性材料で形成される光吸収層202を成膜する。次に、光吸収層上に熱可塑性材料又は熱硬化性材料で形成される溶液302を吐出した後、乾燥させる。ここでは、溶液302として熱可塑性材料を有する溶液を用いる。次に、基板を透過してレーザ光を照射して、光吸収層202を加熱して、熱可塑性材料の一部を加熱する。この場合、熱可塑性材料の一部において、基板側から表面まで熱が伝導するように、適宜光吸収層の材料、膜厚、レーザ光のレーザビーム径、強度を適宜調整する。
次に、図41(B)に示すように、剥離液を用いて熱により改質した部分を溶解し、第1のマスクパターン2151を形成する。
この場合も、図41(B)と同様に、レーザ光の照射方法により、図42(C)に示すような櫛型マルチゲート電極2161や、図42(D)に示すような開口部2162を有するマルチゲート電極2163を形成することができる。
この後、光吸収層において後のゲート配線となる領域に液滴吐出法により第2のマスクパターンを形成する。このとき、第1のマスクパターンと第2のマスクパターンが接続するように第2のマスクパターンを形成する。この後、光吸収層をエッチングして、図42(C)及び図42(D)に示すように、マルチゲート電極及びそれに接続されたゲート配線を形成することができる。この場合、一度のエッチング工程により形成することができる。この後、第1のマスクパターン及び第2のマスクパターンを除去する。
次に、図41(D)に示すように、実施の形態4と同様に、マルチゲート電極上に、ゲート絶縁膜2121、第1の半導体領域2122および第2の半導体領域2123を形成する。
次に、導電粒子を含む溶液を吐出して導電層2124〜2126を形成する。導電層2124及び2125はソース電極及びドレイン電極として機能する。導電層2126は、電極2111a及び2111bの一部をそれぞれ覆っている。
次に、図41(E)に示すように、導電層2124〜2126をマスクとして、第2の半導体領域をエッチングしてコンタクト層2131〜2133を形成する。
なお、ここでは実施の形態4を用いてチャネルエッチ型TFTの作製工程を示したが、これに限られず第5又は実施の形態6を適宜用いることができる。
以上の工程により、チャネルエッチ型TFTを形成することができる。本実施の形態でのTFTはマルチゲート電極を有するため、ドレイン端の電界が緩和され、オフ電流が低減する。このため、該TFTを表示装置のスイッチング素子として用いた場合、コントラストが向上する。また、占有面積の小さなマルチゲート構造のTFTを形成することができるため、高集積化された半導体装置を形成することができる。
また、ゲート電極の幅はレーザ光のビーム幅より小さくすることができるため、微細な構造の(即ち、チャネル長の小さい)ゲート電極を有するTFTを作製することができる。
さらには、図42(B)及び(D)に示すような開口部を有するゲート電極は端部でつながっているため、ゲート電極の膜厚が不均一でも、膜の抵抗率がほぼ均一であり、後に形成されるTFTの特性のばらつきを低減することができる。なお、本実施の形態では、1つの開口部を設けたが、2つ以上の複数の開口部を設けることも可能である。開口部が増えるほど、ドレイン端の電界がより緩和され、オフ電流を低減することができる。
次に、アクティブマトリクス基板及びそれを有する表示パネルの作製方法について図17〜図23を用いて説明する。本実施例では、表示パネルとして液晶表示パネルを用いて説明する。図17〜19は、画素部及び接続端子部の縦断面構造を模式的に示したものであり、A−B及びC−Dに対応する平面構造を図20〜23に示す。また、本実施例においては、ゲート電極層の形成工程として実施の形態1を用いて説明する。
図17(A)に示すように、基板800表面を400度で酸化して膜厚100nmの絶縁膜801を形成する。この絶縁膜は、後に形成する導電膜のエッチングストッパー膜の機能を果たす。次に、絶縁膜801上に第1の導電層802を成膜し、第1の導電層上に液滴吐出法により熱硬化性材料803を後にゲート電極層が形成される領域に吐出し乾燥する。基板800には、旭硝子社製AN100ガラス基板を用い、第1の導電層802には、タングステンターゲット及びアルゴンガスを用いてスパッタリング法により膜厚100nmのタングステン膜を成膜する。熱硬化性材料には、ポリイミドを用いる。
次に、基板から第1の導電層802にレーザ光804を照射する。ここでは、レーザ光として、Nd;YVO4レーザから射出されるレーザ光を用いる。この結果、熱硬化性材料の一部が硬化され、第1のマスクパターン805が形成される。この後、剥離液を用いて硬化していない熱硬化性材料を除去する。ここでは、レーザ光のビームスポットにより、局所的に光の強度の高い領域を用いて第1の導電層及び熱硬化性材料を加熱しているため、微細なマスクパターンを形成することができる。
次に、図17(B)に示すように、第2のマスクパターン806、807を形成する。ここでは、後にゲート配線層、及び接続導電層が形成される領域にポリイミドを吐出し、200度30分加熱して第2のマスクパターンを形成する。ゲート配線層は抵抗を下げるため、また接続導電層はコンタクトホールを形成するためのマージンが必要なため特に微細化を行う必要はない。よって、ここではレーザ光を照射して微細化する工程を省いている。しかし、第1のマスクパターンと同様に形成してもよい。この場合、画素の開口率を向上させることができる。
次に、図17(C)に示すように、第1のマスクパターン805及び第2のマスクパターン806、807を用いて第1の導電層の一部をエッチングして、ゲート配線層811、ゲート電極層812、及び接続導電層813を形成する。この後、第1のマスクパターン及び第2のマスクパターン805〜807を、剥離液を用いて剥離する。なお、図17(C)は縦断面構造を模式的に示し、第1のマスクパターン及び第2のマスクパターンを除去した後のA−B及びC−Dに対応する平面構造を図20に示すので同時に参照する。
次に、図17(D)に示すように、プラズマCVD法によりゲート絶縁膜814を成膜する。ゲート絶縁膜814としては、400度で加熱したチャンバーでSiH4とN2O(流量比SiH4:N2O=1:200)を用いたプラズマCVD法により、膜厚110nmの酸化窒化珪素膜(H:1.8%, N:2.6%, O:63.9%, Si:31.7%)を成膜する。
次に、第1の半導体膜815及びn型を呈する第2の半導体膜816を成膜する。第1の半導体膜815としては、プラズマCVD法により膜厚150nmのアモルファスシリコン膜を成膜する。次に、アモルファスシリコン膜の表面の酸化膜を除去した後、第2の半導体膜816として、シランガスとフォスフィンガスを用いて膜厚50nmのセミアモルファスシリコン膜を成膜する。
次に、第2の半導体膜上に第3のマスクパターン817、818を形成する。第3のマスクパターンは、ポリイミドを液滴吐出法により第2の半導体膜上に吐出し、200度30分加熱して形成する。第3のマスクパターン817、818は、後の第1の半導体領域が形成される領域上に吐出する。
次に、図17(D)に示すように、第3のマスクパターンを用いて第2の半導体膜816をエッチングして図17(E)に示す第1の半導体領域(ソース領域及びドレイン領域、コンタクト層)821、822を形成する。第2の半導体膜は、流量比がCF4:O2=10:9の混合ガスを用いてエッチングする。この後、第3のマスクパターン817、818を剥離液を用いて剥離する。
次に、第1の半導体領域821、822及びその間に形成されている第1の半導体膜815を覆う第4のマスクパターン823を形成する。第4のマスクパターンは、第3のマスクパターンと同様の材料及び手法により形成する。第4のマスクパターンを用いて、第1の半導体膜815をエッチングして、図17(F)に示すような第2の半導体領域831を形成すると共にゲート絶縁膜814を露出する。第1の半導体膜は、流量比がCF4:O2=10:9の混合ガスを用いてエッチングした後、酸素を用いたアッシングを行う。この後、第4のマスクパターン823を剥離液を用いて剥離する。なお、図17(F)の縦断面構造A−B及びC−Dに対応する平面構造を図21に示すので同時に参照する。
次に、図18(A)に示すように、第5のマスクパターン832を形成する。第5のマスクパターンは、液滴吐出法によりゲート絶縁膜814と接続導電層813とが重畳する領域に、撥液表面を形成する溶液を吐出する。ここでは、撥液表面を形成する溶液として、フッ素系シランカップリング剤をアルコール溶媒に溶解した溶液を用いる。第5のマスクパターン832は、後のドレイン電極と接続導電層813とが接続する領域にコンタクトホールを形成するために用いる第6のマスクパターンを形成するための保護膜である。
次に、第6のマスクパターン833を形成する。第6のマスクパターンは、第1のコンタクトホールを形成するためのマスクであり、ポリイミドを液滴吐出法により吐出し、200度で30分加熱して形成する。このとき、第5のマスクパターン832は撥液性であり、第6のマスクパターン833は親液性であるため、第5のマスクパターンが形成される領域には、第6のマスクパターン833は形成されない。
図18(B)に示すように、酸素アッシングにより第5のマスクパターン832を除去してゲート絶縁膜814の一部を露出する。次に、第6のマスクパターン833を用いて、露出されたゲート絶縁膜をエッチングする。ゲート絶縁膜は、CHF3を用いてエッチングする。この後、酸素アッシング及び剥離液を用いたエッチングにより第6のマスクパターンを剥離する。
次に、第2の導電層841、842を液滴吐出法で形成する。第2の導電層は、後のソース配線層及びドレイン配線層となる。ここでは、第2の導電層841は第1の半導体領域821と接続されるように形成し、第2の導電層842は、第1の半導体領域822及び接続導電層813に接続されるように形成する。第2の導電層841、842は、Ag(銀)粒子が分散された溶液を吐出し、100度30分加熱して乾燥した後、酸素濃度10%の雰囲気中で230度1時間加熱して焼成する。なお、図18(B)の縦断面構造A−B及びC−Dに対応する平面構造を図22に示すので同時に参照する。
次に、保護膜843を成膜する。保護膜は、シリコンターゲット、及びスパッタリングガスとしてアルゴン並びに窒素(流量比Ar:N2=1:1)を用いたスパッタリング法により、膜厚100nmの窒化珪素膜を成膜する。
次に、図18(C)に示すように、保護膜843と接続導電層813とが重畳する領域、及びゲート配線層並びにソース配線層が接続端子と接続する領域に第7のマスクパターン851、852を形成した後、層間絶縁膜853を形成する。第7のマスクパターンは、後に形成する層間絶縁膜を形成するために用いるマスクである。第7のマスクパターンとして、撥液表面を形成する溶液(フッ素系シランカップリング剤を溶媒に溶解した溶液)を吐出し、層間絶縁膜853として、液滴吐出法によりポリイミドを吐出した後、200度30分の加熱及び300℃1時間の加熱により、第7のマスクパターン851、852及び層間絶縁膜853の両方を焼成する。
なお、層間絶縁膜853の材料として、ポリイミド、アクリル、ポリアミドや、シロキサン等の耐熱性有機樹脂の他、無機材料、低誘電率(low−k)材料、酸化シリコン、窒化シリコン、酸窒化シリコン、PSG(リンガラス)、BPSG(リンボロンガラス)、アルミナ膜等を用いることができる。
次に、図18(D)に示すように、CF4、O2、及びHeの混合ガス(流量比CF4:O2:He=8:12:7)を用いて第7のマスクパターン851、852をエッチングした後、保護膜843及びゲート絶縁膜814の一部をエッチングして、第2のコンタクトホールを形成する。このエッチング工程において、ゲート配線層並びにソース配線層が接続端子と接続する領域の保護膜843及びゲート絶縁膜814もエッチングする。
次に、第3の導電層861を形成した後、第8のマスクパターン862を形成する。第3の導電層は、スパッタリング法により膜厚110nmの酸化珪素を含むインジウム錫酸化物(ITO)を成膜し、後に画素電極を形成する領域に第8のマスクパターンであるポリイミドを液滴吐出法により滴下し、200度で30分加熱する。
本実施例では、透過型の液晶表示パネルを作製するため、第3の導電層861を、酸化珪素を含むITOで形成したが、これに代わって酸化インジウムスズ(ITO)、酸化亜鉛(ZnO)、酸化インジウム亜鉛(IZO)、ガリウムを添加した酸化亜鉛(GZO)、酸化珪素を含む酸化インジウムスズなどを含む溶液により所定のパターンを形成し、焼成によって第3の導電層861を形成しても良い。また、反射型の液晶表示パネルを作製する場合には、Ag(銀)、Au(金)、Cu(銅))、W(タングステン)、Al(アルミニウム)等の金属の粒子を主成分とした溶液を用いることができる。
次に、第8のマスクパターンを用いて第3の導電層861をエッチングして第1の画素電極871を形成する。このエッチング工程において、ゲート配線層並びにソース配線層が接続端子と接続する領域に形成された第3の導電層もエッチングする。この後、第7のマスクパターンを、剥離液を用いて剥離する。なお、図18(E)のA−B及びC−Dに対応する平面図を図23に示す。
第1の画素電極871は、第2のコンタクトホールにおいて、接続導電層813と接続している。接続導電層813は、ドレイン配線層として機能する導電層842と接続しているため、第1の画素電極871とドレイン配線層として機能する導電層842とは、電気的に接続している。本実施例においては、ドレイン配線層として機能する導電層842は銀(Ag)で形成されており、第1の画素電極871は酸化珪素を含むITOで形成されているが、これらが直接接続していないため銀が酸化されず、コンタクト抵抗を高めずとも、ドレイン配線層と画素電極とを電気的に接続することができる。
また、画素電極を形成する他の方法としては、選択的に導電材料を含む溶液を液滴吐出法で滴下して、エッチング工程無しに画素電極を形成することができる。さらには、撥液表面を形成する溶液をマスクパターンとして後に画素電極が形成されない領域に形成した後、導電性を有する溶液を吐出して、画素電極を形成することができる。この場合、マスクパターンは、酸素を用いたアッシングで除去することができる。また、マスクパターンを除去せず、残存させておいてもよい。
以上の工程により、アクティブマトリクス基板を形成することができる。
次に、図19(A)に示すように、第1の画素電極871を覆うように印刷法やスピンコート法により、絶縁膜を成膜し、ラビングを行って配向膜872を形成する。なお、配向膜872は、斜方蒸着法により形成することもできる。
次に、画素を形成した周辺の領域に液滴吐出法により閉ループ状のシール材873を形成する。ディスペンサ式(滴下式)により、シール材873で形成された閉ループ内側に、液晶材料を滴下する。
ここで、図25を用いて、液晶材料を滴下する工程を示す。図25(A)は、ディスペンサ2701によって液晶材料を滴下する工程の斜視図であり、図25(B)は、図25(A)のA―Bにおける断面図である。
シール材2702で囲まれた画素部2703を覆うように液晶材料2704をディスペンサ2701から滴下、または、吐出させている。ディスペンサ2701を移動させてもよいし、ディスペンサ2701を固定し、基板2700を移動させることによって液晶層を形成することができる。また、複数のディスペンサ2701を設置して一度に液晶材料を滴下してもよい。
また、ここでは画素部に液晶材料を滴下したが、対向基板側に液晶材料を滴下した後、画素部を有する基板を張り合わせても良い。
図25(B)に示すように、シール材2702で囲まれた領域のみに選択的に液晶材料2704を滴下、または吐出させることができる。
次に、図19(B)に示すように、真空中で、配向膜883及び第2の画素電極(対向電極)882が設けられた対向基板881と基板800とを貼り合わせ、紫外線硬化を行って、液晶材料が充填された液晶層884を形成する。
シール材873には、フィラーが混入されていてもよく、さらに、対向基板881にはカラーフィルタや遮蔽膜(ブラックマトリクス)などが形成されていても良い。また、液晶層884を形成する方法として、ディスペンサ式(滴下式)の代わりに、対向基板を貼り合わせてから毛細管現象を用いて液晶材料を注入するディップ式(汲み上げ式)を用いることができる。
次に、図19(C)に示すように、ゲート配線層811、ソース配線層(図示しない)それぞれの端部上に絶縁膜が形成されている場合、該絶縁膜を除去した後、異方性導電層885を介して接続端子(ゲート配線層に接続される接続端子886、ソース配線層に接続される接続端子は図示せず。)を貼り付ける。さらに、各配線層と接続端子との接続部を封止樹脂で封止することが好ましい。この構造により、断面部からの水分が画素部に侵入し、劣化することを防ぐことができる。
以上の工程により液晶表示パネルを作製することができる。なお、静電破壊防止のための保護回路、代表的にはダイオードなどを、接続端子とソース配線(ゲート配線)の間または画素部に設けてもよい。この場合、上記したTFTと同様の工程で作製し、画素部のゲート配線層とダイオードのドレイン又はソース配線層とを接続することにより、絶縁破壊を防止することができる。
なお、実施の形態1乃至実施の形態9のいずれをも本実施例に適用することができる。
本実施例では、表示パネルとして発光表示パネルの作製方法について図27〜図34を用いて説明する。図27〜図30は、画素部及び接続端子部の縦断面構造を模式的に示したものであり、A−B、C−D、及びE−Fに対応する平面構造を図31〜図34に示す。また、本実施例においては、ゲート電極層の形成工程として実施の形態1を用いて説明する。
図27(A)に示すように、実施例1と同様に基板2001表面を400度で酸化して膜厚100nmの絶縁膜2002を形成する。次に第1の導電層2003を成膜し、第1の導電層上に液滴吐出法により熱硬化性材料2004を後にゲート電極層が形成される領域に吐出する。基板2001には、旭硝子社製AN100ガラス基板を用い、第1の導電層には、スパッタリング法により膜厚100nmのタングステン膜を成膜し、熱硬化性材料には、ポリイミドを用いる。
次に、基板から第1の導電層2003にレーザ光2005を照射する。ここでは、レーザ光として、Nd;YVO4レーザから射出されるレーザ光を用いる。この結果、熱硬化性材料の一部が硬化され、第1のマスクパターン2006が形成される。この後、剥離液を用いて熱硬化性材料を除去する。ここでは、レーザ光のビームにより、局所的に光の強度の高い領域を用いて第1の導電層及び熱硬化性材料を加熱しているため、微細なマスクパターンを形成することができる。
次に、第2のマスクパターン2007〜2009を形成する。第2のマスクパターンは、実施例1の第2のマスクパターンと同様の材料を用い形成する。第2のマスクパターンは、後に形成されるゲート配線層、ゲート電極層及び接続導電層上に吐出する。
次に、第1のマスクパターン及び第2のマスクパターン2007〜2009用いて第1の導電層の一部をエッチングして、ゲート配線層2011、ゲート電極層2012、2013及び接続導電層2014を形成する。この後、第1及び第2のマスクパターン2007〜2009を、剥離液を用いて剥離する。なお、図27(C)は縦断面構造を模式的に示し、A−B及びC−Dに対応する平面構造を図31に示すので同時に参照する。
次に、図28(A)に示すように、実施例1と同様にプラズマCVD法によりゲート絶縁膜2021、第1の半導体膜2022及びn型を呈する第2の半導体膜2023を成膜する。第2の半導体膜上に第3のマスクパターン2024〜2026を、後の第1及び第3の半導体領域が形成される領域上に形成する。第3のマスクパターンは、実施例1の第3のマスクパターン817、818と同様の工程に形成することができる。
次に、図28(B)に示すように、実施例1と同様に、第3のマスクパターンを用いて第2の半導体膜2023をそれぞれエッチングして、第1の半導体領域2031~2033を形成する。この後、第3のマスクパターンを剥離液を用いて剥離する。
次に、第1の半導体領域2031〜2033及びその間に形成されている第1の半導体膜2022を覆う第4のマスクパターン2034、2035を形成する。次に、第4のマスクパターンを用いて、第1の半導体膜2022をエッチングして、図28(C)に示すような第2の半導体領域2041、2042を形成すると共にゲート絶縁膜2021を露出する。この後、第4のマスクパターン2034、2035を剥離液を用いて剥離する。なお、このときの縦断面構造A−B及びC−Dに対応する平面構造を図32に示すので同時に参照する。
次に、実施例1と同様に、第5のマスクパターン2043、2044を形成する。第5のマスクパターンは、液滴吐出法によりゲート絶縁膜2021とゲート電極層2013、ゲート絶縁膜2021と接続導電層2014それぞれが重畳する領域に、撥液表面を形成する溶液を吐出する。次に、第6のマスクパターン2045を形成する。第6のマスクパターンは、第1のコンタクトホールを形成するために用いるマスクであり、ポリイミドを液滴吐出法により吐出し、200度で30分加熱して形成する。このとき、第5のマスクパターン2043、2044は撥液表面を有し、第6のマスクパターン2045は親液表面を有するため、第5のマスクパターンが形成される領域には、第6のマスクパターン2045は形成されない。
図29(A)に示すように、酸素アッシングにより第5のマスクパターン2043、2044を除去してゲート絶縁膜2021の一部を露出する。次に、第6のマスクパターン2045を用いて、露出されたゲート絶縁膜を実施例1と同様にエッチングする。この後、酸素アッシング及び剥離液を用いたエッチングにより第6のマスクパターンを剥離する。
次に、第2の導電層2051〜2053を液滴吐出法で形成する。第2の導電層は、後のソース配線層及びドレイン配線層となる。ここでは、第2の導電層2051は第1の半導体領域2031と接続されるように形成され、第2の導電層2052は第1の半導体領域2032とゲート電極層2013とが接続され、第2の導電層2053は第1の半導体領域2033と接続導電層2014とが接続されるように形成する。なお、図29(A)のA−B及びC−Dに対応する平面図を図33に示す。
次に、図29(B)に示すように、保護膜2061を実施例1と同様に成膜する。保護膜2061と接続導電層2014とが重畳する領域、及びゲート配線層並びにソース配線層が接続端子と接続する領域に第7のマスクパターン2062、2063を形成した後、層間絶縁膜2064を形成する。第7のマスクパターンとして、液滴吐出法により撥液表面を形成する溶液、ここではフッ素系シランカップリング剤を溶媒に溶解した溶液を吐出し、層間絶縁膜として、液滴吐出法によりシロキサン系材料を出発材料として形成された珪素、酸素、水素からなる化合物のうちSi−O−Si結合を含む無機シロキサン、珪素に結合される水素がメチルやフェニルのような有機基によって置換された有機シロキサン系の絶縁材料を吐出した後、200度30分の加熱及び300℃1時間の加熱により、第7のマスクパターン2062、2063及び層間絶縁膜2064の両方を焼成する。
次に、図29(C)に示すように、実施例1と同様に第7のマスクパターン2062、2063をエッチングした後、保護膜2061及びゲート絶縁膜2021の一部をエッチングして、第2のコンタクトホールを形成する。このエッチング工程において、ゲート配線層並びにソース配線層が接続端子と接続する領域の保護膜2061及びゲート絶縁膜2021もエッチングする。
次に、接続導電層2014と接続する第3の導電層を形成した後、第8のマスクパターンを形成する。第3の導電層は、実施例1と同様に膜厚110nmの酸化珪素を含むインジウム錫酸化物(ITO)を成膜し、所望の形状にエッチングして第1の画素電極2071を形成する。このエッチング工程において、ゲート配線層並びにソース配線層が接続端子と接続する領域に形成された第3の導電層をエッチングしてもよい。
また、画素電極を形成する他の方法としては、選択的に導電材料を含む溶液を液滴吐出法で滴下して、エッチング工程無しに画素電極を形成することができる。さらには、撥液表面を形成する溶液をマスクパターンとして後に画素電極が形成されない領域に形成した後、導電性を有する溶液を吐出して、画素電極を形成することができる。この場合、マスクパターンは、酸素を用いたアッシングで除去することができる。また、マスクパターンを除去せず、残存させておいてもよい。
また、画素電極の材料としてこれに代わって酸化インジウムスズ(ITO)、酸化亜鉛(ZnO)、酸化インジウム亜鉛(IZO)、ガリウムを添加した酸化亜鉛(GZO)、酸化珪素を含む酸化インジウムスズを用いてもよい。
また、本実施例では、発光した光を基板2001の方向に放射させる構造、即ち透過型の発光表示パネルのため、画素電極を透光性を有する導電膜で形成したが、発光した光を基板2001とは反対側に放射させる構造、即ち反射型の発光表示パネルを作製する場合には、Ag(銀)、Au(金)、Cu(銅))、W(タングステン)、Al(アルミニウム)等の金属の粒子を主成分とした溶液を用いることができる。この場合、層間絶縁膜を着色顔料を含む絶縁膜、レジスト等で形成することができる。この場合、層間絶縁膜は、遮光膜として機能するため後に形成される表示装置のコントラストが向上する。
この後、第7のマスクパターンを、剥離液を用いて剥離する。なお、図29(C)のA−B及びC−Dに対応する平面図を図34に示す。
第1の画素電極2071は、第2のコンタクトホールにおいて、接続導電層2014と接続している。接続導電層2014は、ドレイン配線層として機能する導電層2053と接続しているため、第1の画素電極2071とドレイン配線層として機能する導電層2053とは、電気的に接続している。本実施例においては、ドレイン配線層として機能する導電層2053は銀(Ag)で形成されており、第1の画素電極2071は酸化ケイ素を含むITOで形成されているが、これらが直接接続していないため銀が酸化されず、コンタクト抵抗を高めずとも、ドレイン配線層と画素電極とを電気的に接続することができる。
以上の工程により、スイッチング用TFT2070a、駆動用TFT2070bを有するアクティブマトリクス基板を形成することができる。
次に、全面に窒化珪素若しくは窒化酸化珪素の保護層と、絶縁体層2072を形成する。絶縁体層2072は、次に、スピンコート法やディップ法により全面に絶縁層を形成した後、エッチング加工によって図30(A)に示すように開口部を形成する。このエッチングは、絶縁体層2072をマスクとして保護層をエッチングすることで、第1の画素電極2071させる。また、液滴吐出法により絶縁体層2072を形成すれば、エッチング加工は必ずしも必要ない。
絶縁体層2072は、第1の画素電極2071に対応して画素が形成される位置に合わせて貫通孔の開口部を備えて形成される。この絶縁体層2072は、酸化珪素、窒化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸窒化アルミニウムその他の無機絶縁性材料、又はアクリル酸、メタクリル酸及びこれらの誘導体、又はポリイミド(polyimide)、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzimidazole)などの耐熱性高分子、又はシロキサン系材料を出発材料として形成された珪素、酸素、水素からなる化合物のうちSi−O−Si結合を含む無機シロキサン、珪素上の水素がメチルやフェニルのような有機基によって置換された有機シロキサン系の絶縁材料で形成することができる。アクリル、ポリイミド等の感光性、非感光性の材料を用いて絶縁体層2072を形成すると、その側面は曲率半径が連続的に変化する形状となり、上層の薄膜が段切れせずに形成されるため好ましい。
次に、蒸着法またはスピンコート法、インクジェット等の塗布法により発光物質を含む層2073を形成した後、第2の画素電極2074を形成して発光素子2075が形成される。この発光素子2075は駆動用TFT2070bと接続された構造となる。この後、発光素子2075を封止するために保護積層を形成する。保護積層は、第1の無機絶縁膜と、応力緩和膜と、第2の無機絶縁膜との積層からなっている。
なお、発光物質を含む層2073を形成する前に、大気圧中で200℃の熱処理を行い絶縁体層2072中若しくはその表面に吸着している水分を除去する。また、減圧下で200〜400℃、好ましくは250〜350℃に熱処理を行い、そのまま大気に晒さずに発光物質を含む層2073を真空蒸着法や、減圧下の液滴吐出法で形成することが好ましい。
また、第1の画素電極2071の表面を酸素プラズマに晒したり、紫外線光を照射して、表面処理を加えても良い。
発光物質を含む層2073は、有機化合物又は無機化合物を含む電荷注入輸送物質及び発光材料で形成し、低分子系有機化合物、デンドリマー、オリゴマー等に代表される中分子系有機化合物、高分子系有機化合物から選ばれた一種又は複数種の層を含み、電子注入輸送性又は正孔注入輸送性の無機化合物と組み合わせても良い。
電荷注入輸送物質のうち、特に電子輸送性の高い物質としては、例えばトリス(8−キノリノラト)アルミニウム(略称:Alq3)、トリス(5−メチル−8−キノリノラト)アルミニウム(略称:Almq3)、ビス(10−ヒドロキシベンゾ[h]−キノリナト)ベリリウム(略称:BeBq2)、ビス(2−メチル−8−キノリノラト)(4−フェニルフェノラト)アルミニウム(略称:BAlq)など、キノリン骨格またはベンゾキノリン骨格を有する金属錯体等が挙げられる。
また、正孔注入輸送性の高い物質としては、例えば4,4’−ビス[N−(1−ナフチル)−N−フェニル−アミノ]−ビフェニル(略称:α−NPD)や4,4’−ビス[N−(3−メチルフェニル)−N−フェニル−アミノ]−ビフェニル(略称:TPD)や4,4’,4’’−トリス(N,N−ジフェニル−アミノ)−トリフェニルアミン(略称:TDATA)、4,4’,4’’−トリス[N−(3−メチルフェニル)−N−フェニル−アミノ]−トリフェニルアミン(略称:MTDATA)などの芳香族アミン系(即ち、ベンゼン環−窒素の結合を有する)の化合物が挙げられる。
また、電荷注入輸送物質のうち、特に電子注入性の高い物質としては、フッ化リチウム(LiF)、フッ化セシウム(CsF)、フッ化カルシウム(CaF2)等のようなアルカリ金属又はアルカリ土類金属の化合物が挙げられる。また、この他、Alq3のような電子輸送性の高い物質とマグネシウム(Mg)のようなアルカリ土類金属との混合物であってもよい。
電荷注入輸送物質のうち、正孔注入性の高い物質としては、例えば、モリブデン酸化物(MoOx)やバナジウム酸化物(VOx)、ルテニウム酸化物(RuOx)、タングステン酸化物(WOx)、マンガン酸化物(MnOx)等の金属酸化物が挙げられる。また、この他、フタロシアニン(略称:H2Pc)や銅フタロシアニン(CuPc)等のフタロシアニン系の化合物が挙げられる。
発光物質で形成される発光層は、発光波長帯の異なる発光層を画素毎に形成して、カラー表示を行う構成としても良い。典型的には、R(赤)、G(緑)、B(青)の各色に対応した発光層を形成する。この場合にも、画素の光放射の方向にその発光波長帯の光を透過するフィルター(着色層)を設けた構成とすることで、色純度の向上や、画素部の鏡面化(映り込み)の防止を図ることができる。フィルター(着色層)を設けることで、従来必要であるとされていた円偏光版などを省略することが可能となり、発光層から放射される光の損失を無くすことができる。さらに、斜方から画素部(表示画面)を見た場合に起こる色調の変化を低減することができる。
発光層を形成する様々な発光材料がある。低分子系有機発光材料では、4−(ジシアノメチレン)2−メチル−6−[2−(1,1,7,7−テトラメチルジュロリジン−9−イル)エテニル]−4H−ピラン(略称:DCJT)、4−ジシアノメチレン−2−t−ブチル−6−[2−(1,1,7,7−テトラメチルジュロリジン−9−イル)エテニル] −4H−ピラン、ペリフランテン、2,5−ジシアノ−1,4−ビス[2−(10−メトキシ−1,1,7,7−テトラメチルジュロリジン−9−イル)エテニル]ベンゼン、N,N’−ジメチルキナクリドン(略称:DMQd)、クマリン6、クマリン545T、トリス(8−キノリノラト)アルミニウム(略称:Alq3)、9,9’−ビアントリル、9,10−ジフェニルアントラセン(略称:DPA)や9,10−ジ(2−ナフチル)アントラセン(略称:DNA)等を用いることができる。また、この他の物質でもよい。
一方、高分子系有機発光材料は低分子系に比べて物理的強度が高く、素子の耐久性が高い。また塗布により成膜することが可能であるので、素子の作製が比較的容易である。高分子系有機発光材料を用いた発光素子の構造は、低分子系有機発光材料を用いたときと基本的には同じであり、陰極、発光物質を含む層、陽極の順に積層された構造となる。しかし、高分子系有機発光材料を用いた発光物質を含む層を形成する際には、低分子系有機発光材料を用いたときのような積層構造を形成させることは難しく、多くの場合2層構造となる。具体的には、陰極、発光層、正孔輸送層、陽極の順に積層された構造である。
発光色は、発光層を形成する材料で決まるため、これらの材料を選択することで所望の発光を示す発光素子を形成することができる。発光層の形成に用いることができる高分子系の発光材料は、ポリパラフェニレンビニレン系、ポリパラフェニレン系、ポリチオフェン系、ポリフルオレン系の発光材料が挙げられる。
ポリパラフェニレンビニレン系の発光材料には、ポリ(パラフェニレンビニレン) [PPV] の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレンビニレン) [RO−PPV]、ポリ(2−(2’−エチル−ヘキソキシ)−5−メトキシ−1,4−フェニレンビニレン)[MEH−PPV]、ポリ(2−(ジアルコキシフェニル)−1,4−フェニレンビニレン)[ROPh−PPV]等が挙げられる。ポリパラフェニレン系の発光材料には、ポリパラフェニレン[PPP]の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレン)[RO−PPP]、ポリ(2,5−ジヘキソキシ−1,4−フェニレン)等が挙げられる。ポリチオフェン系の発光材料には、ポリチオフェン[PT]の誘導体、ポリ(3−アルキルチオフェン)[PAT]、ポリ(3−ヘキシルチオフェン)[PHT]、ポリ(3−シクロヘキシルチオフェン)[PCHT]、ポリ(3−シクロヘキシル−4−メチルチオフェン)[PCHMT]、ポリ(3,4−ジシクロヘキシルチオフェン)[PDCHT]、ポリ[3−(4−オクチルフェニル)−チオフェン][POPT]、ポリ[3−(4−オクチルフェニル)−2,2ビチオフェン][PTOPT]等が挙げられる。ポリフルオレン系の発光材料には、ポリフルオレン[PF]の誘導体、ポリ(9,9−ジアルキルフルオレン)[PDAF]、ポリ(9,9−ジオクチルフルオレン)[PDOF]等が挙げられる。
なお、正孔輸送性の高分子系有機発光材料を、陽極と発光性の高分子系有機発光材料の間に挟んで形成すると、陽極からの正孔注入性を向上させることができる。一般にアクセプター材料と共に水に溶解させたものをスピンコート法などで塗布する。また、アクセプター材料は有機溶媒には不溶であるため、上述した発光性の発光材料との積層が可能である。正孔輸送性の高分子系有機発光材料としては、PEDOTとアクセプター材料としてのショウノウスルホン酸(CSA)の混合物、ポリアニリン[PANI]とアクセプター材料としてのポリスチレンスルホン酸[PSS]の混合物等が挙げられる。
また、発光層は単色又は白色の発光を呈する構成とすることができる。白色発光材料を用いる場合には、画素の光放射側に特定の波長の光を透過するフィルター(着色層)を設けた構成としてカラー表示を可能にすることができる。
白色に発光する発光層を形成するには、例えば、Alq3、部分的に赤色発光色素であるナイルレッドをドープしたAlq3、p−EtTAZ、TPD(芳香族ジアミン)を蒸着法により順次積層することで白色を得ることができる。また、スピンコートを用いた塗布法により発光層を形成する場合には、塗布した後、真空加熱で焼成することが好ましい。例えば、正孔注入層として作用する層を形成するポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)水溶液(PEDOT/PSS)を全面に塗布、焼成し、その後、発光層として作用する発光中心色素(1,1,4,4−テトラフェニル−1,3−ブタジエン(TPB)、4−ジシアノメチレン−2−メチル−6−(p−ジメチルアミノ−スチリル)−4H−ピラン(DCM1)、ナイルレッド、クマリン6など)ドープしたポリビニルカルバゾール(PVK)溶液を全面に塗布、焼成すればよい。
発光層は単層で形成することもでき、ホール輸送性のポリビニルカルバゾール(PVK)に電子輸送性の1,3,4−オキサジアゾール誘導体(PBD)を分散させてもよい。また、30wt%のPBDを電子輸送剤として分散し、4種類の色素(TPB、クマリン6、DCM1、ナイルレッド)を適当量分散することで白色発光が得られる。ここで示した白色発光が得られる発光素子の他にも、発光層の材料を適宜選択することによって、赤色発光、緑色発光、または青色発光が得られる発光素子を作製することができる。
さらに、発光層は、一重項励起発光材料の他、金属錯体などを含む三重項励起発光材料を用いても良い。例えば、赤色の発光性の画素、緑色の発光性の画素及び青色の発光性の画素のうち、輝度半減時間が比較的短い赤色の発光性の画素を三重項励起発光材料で形成し、他を一重項励起発光材料で形成する。三重項励起発光材料は発光効率が良いので、同じ輝度を得るのに消費電力が少なくて済むという特徴がある。すなわち、赤色画素に三重項励起発光材料を適用した場合、発光素子に流す電流量が少なくて済むので、信頼性を向上させることができる。低消費電力化として、赤色の発光性の画素と緑色の発光性の画素とを三重項励起発光材料で形成し、青色の発光性の画素を一重項励起発光材料で形成しても良い。人間の視感度が高い緑色の発光素子も三重項励起発光材料で形成することで、より低消費電力化を図ることができる。
三重項励起発光材料の一例としては、金属錯体をドーパントとして用いたものがあり、第三遷移系列元素である白金を中心金属とする金属錯体、イリジウムを中心金属とする金属錯体などが知られている。三重項励起発光材料としては、これらの化合物に限られることはなく、上記構造を有し、且つ中心金属に周期表の8〜10属に属する元素を有する化合物を用いることも可能である。
以上に掲げる発光物質を含む層を形成する物質は一例であり、正孔注入輸送層、正孔輸送層、電子注入輸送層、電子輸送層、発光層、電子ブロック層、正孔ブロック層などの機能性の各層を適宜積層することで発光素子を形成することができる。また、これらの各層を合わせた混合層又は混合接合を形成しても良い。発光層の層構造は変化しうるものであり、特定の電子注入領域や発光領域を備えていない代わりに、もっぱらこの目的用の電極を備えたり、発光性の材料を分散させて備えたりする変形は、本発明の趣旨を逸脱しない範囲において許容されうるものである。
上記のような材料で形成した発光素子は、順方向にバイアスすることで発光する。発光素子を用いて形成する表示装置の画素は、単純マトリクス方式、若しくはアクティブマトリクス方式で駆動することができる。いずれにしても、個々の画素は、ある特定のタイミングで順方向バイアスを印加して発光させることとなるが、ある一定期間画素は非発光状態となっている。この非発光時間に逆方向のバイアスを印加することで発光素子の信頼性を向上させることができる。発光素子では、一定駆動条件下で発光強度が低下する劣化や、画素内で非発光領域が拡大して見かけ上輝度が低下する劣化モードがあるが、順方向及び逆方向にバイアスを印加する交流的な駆動を行うことで、劣化の進行を遅くすることができ、発光装置の信頼性を向上させることができる。
次に、図30(B)に示すように、シール材2081を形成し、封止基板2082を用いて基板2001を封止する。その後、ゲート配線層2011、ソース配線層(図示しない)それぞれの端部に、異方性導電層2083を介して接続端子(ゲート配線層に接続される接続端子2084、ソース配線層に接続される接続端子は図示せず。)を貼り付ける。さらに、各配線層と接続端子との接続部を封止樹脂2085で封止することが好ましい。この構造により、断面部からの水分が発光素子に侵入し、劣化することを防ぐことができる。
以上の工程により発光表示パネルを作製することができる。なお、静電破壊防止のための保護回路、代表的にはダイオードなどを、接続端子とソース配線層(ゲート配線層)の間または画素部に設けてもよい。この場合、上記したTFTと同様の工程で作製し、画素部のゲート配線層とダイオードのドレイン配線層又はソース配線層とを接続することにより、静電破壊を防止することができる。
なお、実施の形態1乃至実施の形態9のいずれをも本実施例に適用することができる。また、表示パネルとして、液晶表示パネル及び発光表示パネルの作製方法を示したが、これに限られるものではなく、DMD(Digital Micromirror Device;デジタルマイクロミラーデバイス)、PDP(Plasma Display Panel;プラズマディスプレイパネル)、FED(Field Emission Display;フィールドエミッションディスプレイ)、電気泳動表示装置(電子ペーパー)等のアクティブ型表示パネルに適宜適用することができる。
上記実施例において適用可能な発光素子の形態を、図36を用いて説明する。
図36(A)は第1の画素電極11を透光性の酸化物導電性材料で形成した発光素子の例であり、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成している。その上に正孔注入層若しくは正孔輸送層41、発光層42、電子輸送層若しくは電子注入層43を積層した発光物質を含む層16を設けている。第2の画素電極17は、LiFやMgAgなどアルカリ金属又はアルカリ土類金属を含む第1の電極層33とアルミニウムなどの金属材料で形成する第2の電極層34で形成している。この構造の画素は、図中に矢印で示したように第1の画素電極11側から光を放射することが可能となる。
図36(B)は第2の画素電極17から光を放射する発光素子の例を示し、第1の画素電極11はアルミニウム、チタンなどの金属、又は該金属と化学量論的組成比以下の濃度で窒素を含む金属材料で形成する第1の電極層35と、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成する第2の電極層32で形成している。その上に正孔注入層若しくは正孔輸送層41、発光層42、電子輸送層若しくは電子注入層43を積層した発光物質を含む層16を設けている。第2の画素電極17は、LiFやCaFなどのアルカリ金属又はアルカリ土類金属を含む第3の電極層33とアルミニウムなどの金属材料で形成する第4の電極層34で形成するが、いずれの層も100nm以下の厚さとして光を透過可能な状態としておくことで、第2の画素電極17から光を放射することが可能となる。
なお、図36(A)または図36(B)の構造を有する発光素子において、両方向、即ち第1の画素電極及び第2の画素電極から光を放射する場合には、第1の画素電極11に、透光性を有し且つ仕事関数の大きい導電膜を用い、第2の画素電極17に、透光性を有し且つ仕事関数の小さい導電膜を用いる。代表的には、第1の画素電極11を、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成し、第2の画素電極17を、それぞれ100nm以下の厚さのLiFやCaFなどのアルカリ金属又はアルカリ土類金属を含む第3の電極層33とアルミニウムなどの金属材料で形成する第4の電極層34で形成すればよい。
図36(C)は第1の画素電極11から光を放射する例を示し、かつ、発光物質を含む層16を電子輸送層若しくは電子注入層43、発光層42、正孔注入層若しくは正孔輸送層41の順に積層した構成を示している。第2の画素電極17は、発光物質を含む層16側から酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成する第2の電極層32、アルミニウム、チタンなどの金属、又は該金属と化学量論的組成比以下の濃度で窒素を含む金属材料で形成する第1の電極層35で形成している。第1の画素電極11は、LiFやCaFなどのアルカリ金属又はアルカリ土類金属を含む第3の電極層33とアルミニウムなどの金属材料で形成する第4の電極層34で形成するが、いずれの層も100nm以下の厚さとして光を透過可能な状態としておくことで、第1の画素電極11から光を放射することが可能となる。
図36(D)は第2の画素電極17から光を放射する例を示し、かつ、発光物質を含む層16を電子輸送層若しくは電子注入層43、発光層42、正孔注入層若しくは正孔輸送層41の順に積層した構成を示している。第1の画素電極11は図35(A)と同様な構成とし、膜厚は発光物質を含む層16で発光した光を反射可能な程度に厚く形成している。第2の画素電極17は、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で構成している。この構造において、正孔注入層若しくは正孔輸送層41を無機物である金属酸化物(代表的には酸化モリブデン若しくは酸化バナジウム)で形成することにより、第2の電極層33を形成する際に導入される酸素が供給されて正孔注入性が向上し、駆動電圧を低下させることができる。
なお、図36(C)または図36(D)の構造を有する発光素子において、両方向、即ち第1の画素電極及び第2の画素電極から光を放射する場合には、第1の画素電極11に、透光性を有し且つ仕事関数の小さい導電膜を用い、第2の画素電極17に、透光性を有し且つ仕事関数の大きい導電膜を用いる。代表的には、第1の画素電極11を、それぞれ100nm以下の厚さのLiFやCaFなどのアルカリ金属又はアルカリ土類金属を含む第3の電極層33とアルミニウムなどの金属材料で形成する第4の電極層34で形成し、第2の画素電極17を、酸化珪素を1〜15原子%の濃度で含む酸化物導電性材料で形成すればよい。
上記実施例で示す発光表示パネルの画素回路、及びその動作構成について、図37を用いて説明する。
図37(A)に示す画素は、列方向に信号線710及び電源線711、712、行方向に走査線714が配置される。また、画素のスイッチング用のTFT701、駆動用TFT703、電流制御用のTFT704、容量素子702及び発光素子705を有する。
図37(C)に示す画素は、駆動用TFT703のゲート電極が、行方向に配置された電源線712に接続される点が異なっており、それ以外は図37(A)に示す画素と同じ構成である。つまり、図37(A)(C)に示す両画素は、同じ等価回路図を示す。しかしながら、行方向に電源線712が配置される場合(図37(A))と、列方向に電源線712が配置される場合(図37(C))とでは、各電源線は異なるレイヤーの導電膜で形成される。ここでは、駆動用TFT703のゲート電極が接続される配線に注目し、これらを作製するレイヤーが異なることを表すために、図37(A)(C)として分けて記載する。
図37(A)(C)に示す画素の特徴として、画素内に駆動用TFT703、電流制御用のTFT704が直列に接続されており、駆動用TFT703のチャネル長L(703)とチャネル幅W(703)の比と、電流制御用のTFT704のチャネル長L(704) とチャネル幅W(704)の比は、L(703)/W(703):L(704)/W(704)=5〜6000:1を満たすように設定するとよい。
なお、駆動用TFT703は、飽和領域で動作し発光素子705に流れる電流値を制御する役目を有し、電流制御用のTFT704は線形領域で動作し発光素子705に対する電流の供給を制御する役目を有する。両TFTは同じ導電型を有していると作製工程上好ましく、本実施例ではnチャネル型TFTとして形成する。また駆動用TFT703には、エンハンスメント型だけでなく、ディプリーション型のTFTを用いてもよい。上記構成を有する本発明は、電流制御用のTFT704が線形領域で動作するために、TFT704のVgsの僅かな変動は、発光素子705の電流値に影響を及ぼさない。つまり、発光素子705の電流値は、飽和領域で動作する駆動用TFT703により決定することができる。上記構成により、TFTの特性バラツキに起因した発光素子の輝度ムラを改善して、画質を向上させた表示装置を提供することができる。
図37(A)〜(D)に示す画素において、スイッチング用のTFT701は、画素に対するビデオ信号の入力を制御するものであり、スイッチング用のTFT701がオンとなると、画素内にビデオ信号が入力される。すると、容量素子702にそのビデオ信号の電圧が保持される。なお図37(A)(C)には、容量素子702を設けた構成を示したが、本発明はこれに限定されず、ビデオ信号を保持する容量がゲート容量などでまかなうことが可能な場合には、容量素子702を設けなくてもよい。
図37(B)に示す画素は、TFT706と走査線715を追加している以外は、図37(A)に示す画素構成と同じである。同様に、図37(D)に示す画素は、TFT706と走査線715を追加している以外は、図37(C)に示す画素構成と同じである。
TFT706は、新たに配置された走査線715によりオン又はオフが制御される。TFT706がオンとなると、容量素子702に保持された電荷は放電し、電流制御用のTFT704がオフとなる。つまり、TFT706の配置により、強制的に発光素子705に電流が流れない状態を作ることができる。そのためTFT706を消去用TFTと呼ぶことができる。従って、図37(B)(D)の構成は、全ての画素に対する信号の書き込みを待つことなく、書き込み期間の開始と同時又は直後に点灯期間を開始することができるため、デューティ比を向上することが可能となる。
図37(E)に示す画素は、列方向に信号線710、電源線711、行方向に走査線714が配置される。また、画素はスイッチング用のTFT701、駆動用TFT703、容量素子702及び発光素子705を有する。図37(F)に示す画素は、TFT706と走査線715を追加している以外は、図37(E)に示す画素構成と同じである。なお、図37(F)の構成も、TFT706の配置により、デューティ比を向上することが可能となる。
特に、上記実施例のように非晶質半導体等を有する薄膜トランジスタを形成する場合、駆動用TFTの半導体膜を大きくすると好ましい。そのため、開口率を考慮すると、TFTの数が少ない図37(E)又は図37(F)に示される画素回路を用いるとよい。
このようなアクティブマトリクス型の発光装置は、画素密度が増えた場合、各画素にTFTが設けられているため低電圧駆動でき、有利であると考えられている。一方、一列毎にTFTが設けられるパッシブマトリクス型の発光装置を形成することもできる。パッシブマトリクス型の発光装置は、各画素にTFTが設けられていないため、高開口率となる。
また、本発明の表示装置において、画面表示の駆動方法は特に限定されず、例えば、点順次駆動方法や線順次駆動方法や面順次駆動方法などを用いればよい。代表的には、線順次駆動方法とし、時分割階調駆動方法や面積階調駆動方法を適宜用いればよい。また、表示装置のソース線に入力する映像信号は、アナログ信号であってもよいし、デジタル信号であってもよく、適宜、映像信号に合わせて駆動回路などを設計すればよい。
さらに、ビデオ信号がデジタルの表示装置において、画素に入力されるビデオ信号が定電圧(CV)のものと、定電流(CC)のものとがある。ビデオ信号が定電圧のもの(CV)には、発光素子に印加される電圧が一定のもの(CVCV)と、発光素子に印加される電流が一定のもの(CVCC)とがある。また、ビデオ信号が定電流のもの(CC)には、発光素子に印加される電圧が一定のもの(CCCV)と、発光素子に印加される電流が一定のもの(CCCC)とがある。
以上のように、多様な画素回路を採用することができる。
本実施例では、上記実施例に示した表示パネルへの駆動回路(信号線駆動回路1402及び走査線駆動回路1403a、1403b)の実装について、図9を用いて説明する。
図9(A)に示すように、画素部1401の周辺に信号線駆動回路1402、及び走査線駆動回路1403a、1403bを実装する。図9(A)では、信号線駆動回路1402、及び走査線駆動回路1403a、1403b等として、COG方式により、基板1400上にICチップ1405を実装する。そして、FPC(フレキシブルプリントサーキット)1406を介して、ICチップと外部回路とを接続する。
また、図9(B)に示すように、SASや結晶性半導体でTFTを形成する場合、画素部1401と走査線駆動回路1403a、1403b等を基板上に一体形成し、信号線駆動回路1402等を別途ICチップとして実装する場合がある。図9(B)において、信号線駆動回路1402として、COG方式により、基板1400上にICチップ1405を実装する。そして、FPC1406を介して、ICチップと外部回路とを接続する。
さらに図9(C)に示すように、COG方式に代えて、TAB方式により信号線駆動回路1402等を実装する場合がある。そして、FPC1406を介して、ICチップと外部回路とを接続する。図9(C)において、信号線駆動回路をTAB方式により実装しているが、走査線駆動回路をTAB方式により実装してもよい。
ICチップをTAB方式により実装すると、基板に対して画素部を大きく設けることができ、狭額縁化を達成することができる。
ICチップは、シリコンウェハを用いて形成するが、ICチップの代わりにガラス基板上に回路を形成したIC(以下、ドライバICと表記する)を設けてもよい。ICチップは、円形のシリコンウェハからICチップを取り出すため、母体基板形状に制約がある。一方ドライバICは、母体基板がガラスであり、形状に制約がないため、生産性を高めることができる。そのため、ドライバICの形状寸法は自由に設定することができる。例えば、ドライバICの長辺の長さを15〜80mmとして形成すると、ICチップを実装する場合と比較し、必要な個数を減らすことができる。その結果、接続端子数を低減することができ、製造上の歩留まりを向上させることができる。
ドライバICは、基板上に形成された結晶質半導体を用いて形成することができ、結晶質半導体は連続発振型のレーザ光を照射することで形成するとよい。連続発振型のレーザ光を照射して得られる半導体膜は、結晶欠陥が少なく、大粒径の結晶粒を有する。その結果、このような半導体膜を有するトランジスタは、移動度や応答速度が良好となり、高速駆動が可能となり、ドライバICに好適である。
本実施例では、上記実施例に示した表示パネルへの駆動回路(信号線駆動回路1402及び走査線駆動回路1403a、1403b)の実装方法について、図10を用いて説明する。この実装方法としては、異方性導電材を用いた接続方法やワイヤボンディング方式等を採用すればよく、その一例について図10を用いて説明する。なお、本実施例では、信号線駆動回路1402及び走査線駆動回路1403a、1403bにドライバICを用いた例を示す。ドライバICの代わりに、適宜ICチップを用いることができる。
図10(A)はアクティブマトリクス基板1701に、ドライバIC1703が異方性導電材を用いて実装された例を示す。アクティブマトリクス基板1701上には、ソース配線又はゲート配線等の各配線(図示しない。)と該配線の取り出し電極である電極パット1702a、1702bが形成されている。
ドライバIC1703表面には、接続端子1704a、1704bが設けられ、その周辺部には保護絶縁膜1705が形成される。
アクティブマトリクス基板1701上には、ドライバIC1703が異方性導電接着剤1706で固定されており、接続端子1704a、1704bと電極パット1702a、1702bはそれぞれ、異方性導電接着剤中に含まれる導電性粒子1707で電気的に接続されている。異方性導電接着剤は、導電性粒子(粒径3〜7μm程度)を分散、含有する接着性樹脂であり、エポキシ樹脂、フェノール樹脂等が挙げられる。また、導電性粒子(粒径が数〜数百μm程度)は、金、銀、銅、パラジウム、及び白金から選ばれた一元素、若しくは複数の元素の合金粒子で形成される。また、これらの元素の多層構造を有する粒子でも良い。さらには、樹脂粒子に金、銀、銅、パラジウム、又は白金から選ばれた一元素、若しくは複数の元素の合金がコーティングされた粒子でもよい。
また、異方性導電接着剤の代わりに、ベースフィルム上にフィルム状に形成された異方性導電フィルムを転写して用いても良い。異方性導電フィルムも、異方性導電接着剤と同様の導電性粒子が分散されている。異方性導電接着剤1706中に混入された導電性粒子1707の大きさと密度を適したものとすることにより、このような形態でドライバICをアクティブマトリクス基板に実装することができる。本実装方法は、図9(A)及び図9(B)のドライバICの実装方法に適している。
図10(B)は有機樹脂の収縮力を用いた実装方法の例であり、ドライバICの接続端子表面にTaやTiなどでバッファ層1711a、1711bを形成し、その上に無電解メッキ法などによりAuを約20μm形成しバンプ1712a、1712bとする。ドライバICとアクティブマトリクス基板との間に光硬化性絶縁樹脂1713を介在させ、光硬化して固まる樹脂の収縮力を利用して電極間を圧接して実装することができる。本実装方法は、図9(A)及び図9(B)のドライバICの実装方法に適している。
また、図10(C)で示すように、アクティブマトリクス基板1701にドライバIC1703を接着剤1721で固定して、ワイヤ1722a、1722bによりCPUの接続端子と配線基板上の電極パット1702a、1702bとを接続しても良い。そして有機樹脂1723で封止する。本実装方法は、図9(A)及び図9(B)のドライバICの実装方法に適している。
また、図10(D)で示すように、FPC(Flexible printed circuit)1731上の配線1732と、導電性粒子1707を含有する異方性導電接着剤1706を介してドライバIC1703を設けてもよい。この構成は、携帯端末等の筐体の大きさが限られた電子機器に用いる場合に大変有効である。本実装方法は、図9(C)のドライバICの実装方法に適している。
なお、ドライバICの実装方法は、特に限定されるものではなく、公知のCOG方法やワイヤボンディング方法、或いはTAB方法、半田バンプを用いたリフロー処理を用いることができる。なお、リフロー処理を行う場合は、ドライバIC又はアクティブマトリクス基板に用いられる基板が耐熱性の高いプラスチック、代表的にはポリイミド基板、HT基板(新日鐵化学社製)、極性基のついたノルボルネン樹脂からなるARTON(JSR製)等を用いることが好ましい。
実施例6に示される発光表示パネルにおいて、半導体層をSASで形成することによって、図9(B)及び図9(C)に示すように、走査線側の駆動回路を基板1400上に形成した場合の、駆動回路について説明する。
図14は、1〜15cm2/V・secの電界効果移動度が得られるSASを使ったnチャネル型のTFTで構成する走査線側駆動回路のブロック図を示している。
図14において1500で示すブロックが1段分のサンプリングパルスを出力するパルス出力回路に相当し、シフトレジスタはn個のパルス出力回路により構成される。バッファ回路1501、1502の先に画素が接続される。
図15は、パルス出力回路1500の具体的な構成を示したものであり、nチャネル型のTFT3601〜3612で回路が構成されている。このとき、SASを使ったnチャネル型のTFTの動作特性を考慮して、TFTのサイズを決定すれば良い。例えば、チャネル長を8μmとすると、チャネル幅は10〜80μmの範囲で設定することができる。
また、バッファ回路1501の具体的な構成を図16に示す。バッファ回路も同様にnチャネル型のTFT3620〜3636で構成されている。このとき、SASを使ったnチャネル型のTFTの動作特性を考慮して、TFTのサイズを決定すれば良い。例えば、チャネル長を10μmとすると、チャネル幅は10〜1800μmの範囲で設定することとなる。
本実施例では、表示モジュールについて説明する。ここでは、表示モジュールの一例として、液晶モジュールを、図26を用いて示す。
アクティブマトリクス基板1601と対向基板1602とが、シール材1600により固着され、それらの間には画素部1603と液晶層1604とが設けられ表示領域を形成している。
着色層1605は、カラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応した着色層が各画素に対応して設けられている。アクティブマトリクス基板1601と対向基板1602との外側には、偏光板1606、1607が配設されている。また、偏光板1606の表面には、保護膜1616が形成されており、外部からの衝撃を緩和している。
アクティブマトリクス基板1601に設けられた接続端子1608には、FPC1609を介して配線基板1610が接続されている。FPC又は接続配線には画素駆動回路(ICチップ、ドライバIC等)1611が設けられ、配線基板1610には、コントロール回路や電源回路などの外部回路1612が組み込まれている。
冷陰極管1613、反射板1614、及び光学フィルム1615はバックライトユニットであり、これらが光源となって液晶表示パネルへ光を投射する。液晶パネル、光源、配線基板、FPC等は、ベゼル1617で保持及び保護されている。
なお、実施の形態1乃至実施の形態9のいずれをも本実施例に適用することができる。
本実施例では、表示モジュールの一例として、発光表示モジュールの断面図を、図35を用いて示す。
図35(A)は、アクティブマトリクス基板1201と対向基板1202とが、シール材1200により固着された発光表示モジュールの断面を示しており、これらの間には画素部1203とが設けられ表示領域を形成している。
対向基板1202と、画素部1203との間には、空間1204が形成される。空間には、不活性ガス、例えば窒素ガスを充填したり、吸水性の高い材料を有する透光性樹脂を形成して、さらに水分や酸素の侵入の防止を高めることができる。また透光性を有し、吸水性の高い樹脂を形成してもよい。透光性を有する樹脂により、発光素子からの光が第2の基板側へ出射される場合であっても、透過率を低減することなく表示モジュールを形成することができる。
また、コントランスを高めるため、モジュールの少なくとも画素部に偏光板、又は円偏光板(偏光板、1/4λ板及び1/2λ板)を備えるとよい。対向基板1202側から表示を認識する場合、対向基板1202から順に、1/4λ板及び1/2λ板1205、偏光板1206を設けるとよい。さらに偏光板上に反射防止膜を設けてもよい。
また、対向基板1202及びアクティブマトリクス基板1201の両側から表示を認識する場合、アクティブマトリクス基板の表面にも同様に、1/4λ板及び1/2λ板、偏光板を設けるとよい。
アクティブマトリクス基板1201に設けられた接続端子1208には、FPC1209を介して配線基板1210が接続されている。FPC又は接続配線には画素駆動回路(ICチップ、ドライバIC等)1211が設けられ、配線基板1210には、コントロール回路や電源回路などの外部回路1212が組み込まれている。
また、図35(B)に示すように、画素部1203と偏光板の間、又は画素部と円偏光板の間に着色層1207を設けることができる。この場合、画素部に白色発光が可能な発光素子を設け、RGBを示す着色層を別途設けることでフルカラー表示することができる。また、画素部に青色発光が可能な発光素子を設け、色変換層などを別途設けることによってフルカラー表示することができる。また、各画素部に、赤色、緑色、青色の発光を示す発光素子を設け、且つ着色層1207を用いることもできる。このような表示モジュールは、各RBGの色純度が高く、高精細な表示が可能となる。
図35(C)においては、図35(A)と異なり、対向基板を用いずフィルム又は樹脂等の保護膜1221を用いてアクティブマトリクス基板及び発光素子を封止する場合を示す。画素部1203の第2の画素電極を覆って、保護膜1221が設けられている。保護膜1221として、エポキシ樹脂、ウレタン樹脂、又はシリコーン樹脂等の有機材料を用いることができる。また保護膜1221は、液滴吐出法によりポリマー材料を滴下して形成してもよい。本実施の形態では、ディスペンサを用いてエポキシ樹脂を吐出し、乾燥させる。さらに保護膜上に、対向基板を設けてもよい。その他の構成は、図35(A)と同様である。
このように対向基板を用いずアクティブマトリクス基板と発光素子を封止すると、表示装置の軽量化、小型化、薄膜化を向上させることができる。
本実施例のモジュールは、配線基板1210がFPC1209を用いて実装されているが、必ずしもこの構成に限定されない。COG(Chip on Glass)方式を用い、画素駆動回路1211、外部回路1212を直接基板上に実装させるようにしてもよい。
なお、実施の形態1乃至実施の形態9のいずれをも本実施例に適用することができる。また、表示モジュールとして液晶表示モジュール及び発光表示モジュールの例を示したが、これに限られるものではなく、DMD(Digital Micromirror Device;デジタルマイクロミラーデバイス)、PDP(Plasma Display Panel;プラズマディスプレイパネル)、FED(Field Emission Display;フィールドエミッションディスプレイ)、電気泳動表示装置(電子ペーパー)等の表示モジュールに適宜適用することができる。
本実施例では、上記実施例で示す表示パネルの乾燥剤について、図38を用いて説明する。
図38(A)は、表示パネルの表面図であり、図38(B)は、図38(A)の(A)−(B)における断面図、図38(C)は図38(A)の(C)−(D)における断面図を示す。
図38(A)に示すように、アクティブマトリクス基板1800と対向基板1801とが、シール材1802によって封止されている。アクティブマトリクス基板800と対向の基板1801との間には、画素領域が設けられている。画素領域には、ソース配線1805及びゲート配線1806が交差する領域において、画素1807が形成されている。画素領域とシール材1802との間には、乾燥剤1804が設けられている。また、画素領域において、ゲート配線又はソース配線、上に乾燥剤1814が設けられている。なお、ここは、ゲート配線上に乾燥剤1814を設けているが、ゲート配線及びソース配線上に設けることもできる。
乾燥剤1804、1814としては、酸化カルシウム(CaO)や酸化バリウム(BaO)等のようなアルカリ土類金属の酸化物のような化学吸着によって水(H2O)を吸着する物質を用いるのが好ましい。但し、これに限らずゼオライトやシリカゲル等の物理吸着によって水を吸着する物質を用いても構わない。
また、乾燥剤を、透湿性の高い樹脂に粒状の物質として含まれた状態で基板に固定することができる。ここで、透湿性の高い樹脂としては、例えば、エステルアクリレート、エーテルアクリレート、エステルウレタンアクリレート、エーテルウレタンアクリレート、ブタジエンウレタンアクリレート、特殊ウレタンアクリレート、エポキシアクリレート、アミノ樹脂アクリレート、アクリル樹脂アクリレート等のアクリル樹脂を用いることができる。この他、ビスフェノールA型液状樹脂、ビスフェノールA型固形樹脂、含ブロムエポキシ樹脂、ビスフェノールF型樹脂、ビスフェノールAD型樹脂、フェノール型樹脂、クレゾール型樹脂、ノボラック型樹脂、環状脂肪族エポキシ樹脂、エピビス型エポキシ樹脂、グリシジルエステル樹脂、グリジシルアミン系樹脂、複素環式エポキシ樹脂、変性エポキシ樹脂等のエポキシ樹脂を用いることができる。また、この他の物質を用いても構わない。また、例えばシロキサン等の無機物等を用いてもよい。
さらに、吸水性を有する物質としては、化学吸着によって水を吸着することのできる分子を有機溶媒中に混合した溶液を固化させたもの等を用いることができる。
なお、上記のような透湿性の高い樹脂若しくは無機物としては、シール材として用いる物質よりも透湿性の高い物質を選択することが好ましい。
以上のような、本発明の発光装置では、外部から発光装置内部に混入した水を、当該水が発光素子が形成された領域に至る前に吸水することができる。その結果、水に起因した画素に設けられた素子、代表的には発光素子の劣化を抑制することができる。
図38(B)に示すように、表示パネルの周辺部において、乾燥剤1804はシール材1802と画素領域1803の間に設けられている。また、対向基板又はアクティブマトリクス基板に凹部を設け、そこに乾燥剤1804を設けることにより、表示パネルを薄型化することが可能となる。
また、図38(C)に示すように、画素1807においては、表示素子を駆動する半導体素子の一部である半導体領域1811、ゲート配線1806、ソース配線1805、及び画素電極1812が形成されている。表示パネルの画素部において、乾燥剤1814は、対向基板においてゲート配線1806と重畳する領域に設けられている。ソース配線と比較して、ゲート配線の幅は2〜4倍であるため、非表示領域であるゲート配線1806上に乾燥剤1814を設けることにより、開口率を低下せず、かつ表示素子への水分の侵入及びそれに起因する劣化を抑制することができる。また、対向基板に凹部を設け、そこに乾燥剤を設けることにより、表示パネルを薄型化することが可能である。
本発明により、微細な構造の半導体素子を高集積した回路、代表的には、信号線駆動回路、コントローラ、CPU、音声処理回路のコンバータ、電源回路、送受信回路、メモリ、音声処理回路のアンプ等の半導体装置を形成することができる。さらには、MPU(マイクロコンピュータ)、メモリ、I/Oインターフェースなどひとつのシステム(機能回路)を構成する回路がモノリシックに搭載され、高速化、高信頼性、低消費電力化が可能なシステムオンチップを形成することができる。
上記実施例に示される半導体装置を筺体に組み込むことによって様々な電子機器を作製することができる。電子機器としては、テレビジョン装置、ビデオカメラ、デジタルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。ここでは、これらの電子機器の代表例としてテレビジョン装置を及びそのブロック図をそれぞれ図11及び図12に、デジタルカメラを図13に示す。
図11は、アナログのテレビジョン放送を受信するテレビジョン装置の一般的な構成を示す図である。図11において、アンテナ1101で受信されたテレビ放送用の電波は、チューナ1102に入力される。チューナ1102は、アンテナ1101より入力された高周波テレビ信号を希望受信周波数に応じて制御された局部発振周波数の信号と混合することにより、中間周波数(IF)信号を生成して出力する。
チューナ1102により取り出されたIF信号は、中間周波数増幅器(IFアンプ)1103により必要な電圧まで増幅された後、映像検波回路1104によって映像検波されると共に、音声検波回路1105によって音声検波される。映像検波回路1104により出力された映像信号は、映像系処理回路1106により、輝度信号と色信号とに分離され、さらに所定の映像信号処理が施されて映像信号となり、本発明の半導体装置である表示装置、代表的には液晶表示装置、発光表示装置、DMD(Digital Micromirror Device;デジタルマイクロミラーデバイス)、PDP(Plasma Display Panel;プラズマディスプレイパネル)、FED(Field Emission Display;フィールドエミッションディスプレイ)、電気泳動表示装置(電子ペーパー)等の映像系出力部1108に出力される。なお、表示装置に液晶表示装置を用いたものは、液晶テレビジョンとなり、発光表示装置を用いたものはELテレビジョンとなる。また、他の表示装置を用いた場合も同様である。
また、音声検波回路1105により出力された信号は、音声系処理回路1107により、FM復調などの処理が施されて音声信号となり、適宜増幅されてスピーカ等の音声系出力部1109に出力される。
なお、本発明を用いたテレビジョン装置は、VHF帯やUHF帯などの地上波放送、ケーブル放送、又はBS放送などのアナログ放送に対応するものに限らず、地上波デジタル放送、ケーブルデジタル放送、又はBSデジタル放送に対応するものであっても良い。
図12はテレビジョン装置を前面方向から見た斜視図であり、筐体1151、表示部1152、スピーカ部1153、操作部1154、ビデオ入力端子1155等を含む。また、図12に示されるテレビジョン装置は図11に示すような構成となっている。
表示部1152は、図11の映像系出力部1108の一例であり、ここで映像を表示する。
スピーカ部1153は、図11の音声系出力部の一例であり、ここで音声を出力する。
操作部1154は、電源スイッチ、ボリュームスイッチ、選局スイッチ、チューナースイッチ、選択スイッチ等が設けられており、該ボタンの押下によりテレビジョン装置の電源のON/OFF、映像の選択、音声の調整、及びチューナの選択等を行う。なお、図示していないが、リモートコントローラ型操作部によって、上記の選択を行うことも可能である。
ビデオ入力端子1155は、VTR、DVD、ゲーム機等の外部からの映像信号をテレビジョン装置に入力する端子である。
本実施例で示されるテレビジョン装置を壁掛け用テレビジョン装置の場合、本体背面に壁掛け用の部位が設けられている。
テレビジョン装置の表示部に本発明の半導体装置の一例である表示装置を用いることにより、低コストで、スループットや歩留まり高くテレビジョン装置を作製することができる。また、テレビジョン装置の映像検波回路、映像処理回路、音声検波回路、音声処理回路を制御するCPUに本発明の半導体装置を用いることにより、低コストで、スループットや歩留まり高くテレビジョン装置を作製することができる。このため、壁掛けテレビジョン装置、鉄道の駅や空港などにおける情報表示板や、街頭における広告表示板など特に大面積の表示媒体として様々な用途に適用することができる。
図13(A)及び図13(B)は、デジタルカメラの一例を示す図である。図13(A)は、デジタルカメラの前面方向から見た斜視図、図13(B)は、後面方向から見た斜視図である。図13(A)において、デジタルカメラには、リリースボタン1301、メインスイッチ1302、ファインダー窓1303、フラッシュ1304、レンズ1305、鏡胴1306、筺体1307が備えられている。
また、図13(B)において、ファインダー接眼窓1311、モニター1312、操作ボタン1313がデジタルカメラに備えられている。
リリースボタン1301は、半分の位置まで押下されると、焦点調整機構および露出調整機構が作動し、最下部まで押下されるとシャッターが開く。
メインスイッチ1302は、押下又は回転によりデジタルカメラの電源のON/OFFを切り替える。
ファインダー窓1303は、デジタルカメラの前面のレンズ1305の上部に配置されており、図13(B)に示すファインダー接眼窓1311から撮影する範囲やピントの位置を確認するための装置である。
フラッシュ1304は、デジタルカメラの全面上部に配置され、被写体輝度が低いときに、リリースボタンが押下されてシャッターが開くと同時に補助光を照射する。
レンズ1305は、デジタルカメラの正面に配置されている。レンズは、フォーカシングレンズ、ズームレンズ等により構成され、図示しないシャッター及び絞りと共に撮影光学系を構成する。また、レンズの後方には、CCD(Charge Coupled Device)等の撮像素子が設けられている。
鏡胴1306は、フォーカシングレンズ、ズームレンズ等のピントを合わせるためにレンズの位置を移動するものであり、撮影時には、鏡胴を繰り出すことにより、レンズ1305を手前に移動させる。また、携帯時は、レンズ1305を沈銅させてコンパクトにする。なお、本実施例においては、鏡胴を繰り出すことにより被写体をズーム撮影することができる構造としているが、この構造に限定されるものではなく、筺体1307内での撮影光学系の構成により鏡胴を繰り出さずともズーム撮影が可能なデジタルカメラでもよい。
ファインダー接眼窓1311は、デジタルカメラの後面上部に設けられており、撮影する範囲やピントの位置を確認する際に接眼するために設けられた窓である。
操作ボタン1313は、デジタルカメラの後面に設けられた各種機能ボタンであり、セットアップボタン、メニューボタン、ディスプレイボタン、機能ボタン、選択ボタン等により構成されている。
本発明の半導体装置の一実施例である表示装置をモニターに用いことにより、低コストで、スループットや歩留まり高くデジタルカメラを作製することが可能である。また、各種機能ボタン、メインスイッチ、リリースボタン等の操作入力を受けて関連した処理を行うCPU、自動焦点動作及び自動焦点調整動作を行う回路、ストロボ発光の駆動制御、CCDの駆動を制御するタイミング制御回路、CCD等の撮像素子によって光電変換された信号から画像信号を生成する撮像回路、撮像回路で生成された画像信号をデジタル信号に変換するA/D変換回路、メモリへの画像データの書き込み及び画像データの読み出しを行うメモリインターフェース等の各回路を制御するCPU等に本発明の半導体装置を用いることにより、低コストで、スループットや歩留まり高くデジタルカメラを作製することが可能である。
本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の構造を説明する断面図。 レーザ光を光吸収層に照射したときのレーザ光の強度分布及び熱分布を説明する図。 本発明に係る表示装置の駆動回路の実装方法を説明する上面図。 本発明に係る表示装置の駆動回路の実装方法を説明する断面図。 電子機器の構成を説明するブロック図。 電子機器の一例を説明する図。 電子機器の一例を説明する図。 本発明に係る液晶表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を示す図。 本発明に係る液晶表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を示す図(シフトレジスタ回路)。 本発明に係る液晶表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を示す図(バッファ回路)。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に適用することのできる液滴吐出装置の構成を説明する図。 本発明に適用することのできる液晶滴下方法を説明する斜視図及び断面図。 本発明に係る液晶表示モジュールの構成を説明する図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る半導体装置の作製工程を説明する上面図。 本発明に係る発光表示モジュールの構成を説明する図。 本発明に適用可能な発光素子の形態を説明する図。 本発明の発光表示パネルに適用できる画素の構成を説明する等価回路図。 本発明の発光表示パネルの構成を説明する上面図及び断面図。 本発明に係るレーザ直接描画装置を説明する模式図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る膜パターン断面形状を説明する上面図。 本発明に係る膜パターン断面形状を説明する上面図及び断面図。

Claims (50)

  1. 基板上に光吸収層を形成し、前記光吸収層上に溶液を用いて第1の領域を形成し、前記光吸収層にレーザ光を照射して熱を生じさせ、前記熱により前記第1の領域を加熱して第1の膜パターンを形成することを特徴とする半導体装置の作製方法。
  2. 基板上に光吸収層を形成し、前記光吸収層上に溶液を塗布し、前記光吸収層にレーザ光の焦点を合わせて照射して熱を生じさせ、前記熱により前記溶液を加熱して第1の膜パターンを形成することを特徴とする半導体装置の作製方法。
  3. 基板上に光吸収層を形成し、前記光吸収層上に溶液を塗布し、前記光吸収層にレーザ光の焦点をあわせて照射して、前記レーザ光の光エネルギーを熱エネルギーに変換し、前記熱エネルギーを用いて前記溶液を改質して第1の膜パターンを形成することを特徴とする半導体装置の作製方法。
  4. 請求項1乃至請求項3のいずれか一項において、前記基板表面と平行な面における前記第1の膜パターンの断面形状は前記レーザ光のビーム形状と相似しており、且つ前記レーザ光のビーム形状より小さいことを特徴とする半導体装置の作製方法。
  5. 請求項1乃至請求項4のいずれか一項において、前記基板は透光性を有し、前記レーザ光を前記基板から照射することを特徴とする半導体装置の作製方法。
  6. 請求項1乃至請求項4のいずれか一項において、前記溶液は透光性を有し、前記レーザ光を前記溶液から照射することを特徴とする半導体装置の作製方法。
  7. 請求項1乃至請求項6のいずれか一項において、前記溶液は導電体を有し、前記第1の膜パターンは導電性を有する膜であることを特徴とする半導体装置の作製方法。
  8. 請求項7において、前記光吸収層は、絶縁性を有する層であることを特徴とする半導体装置の作製方法。
  9. 請求項7において、前記光吸収層は、導電性を有する層であることを特徴とする半導体装置の作製方法。
  10. 請求項7乃至請求項9のいずれか一項において、前記第1の膜パターンをマスクとして前記光吸収層をエッチングして第2の膜パターンを形成することを特徴とする半導体装置の作製方法。
  11. 請求項7乃至請求項10のいずれか一項において、前記第1の膜パターンは導電体が凝集されてなることを特徴とする半導体装置の作製方法。
  12. 請求項1乃至請求項6のいずれか一項において、前記溶液は熱硬化性材料又は熱可塑性材料を有し、前記第1の膜パターンは有機樹脂で形成されることを特徴とする半導体装置の作製方法。
  13. 請求項12において、前記第1の膜パターンを用いて前記光吸収層をエッチングし、第2の膜パターンを形成することを特徴とする半導体装置の作製方法。
  14. 請求項12又は請求項13において、前記光吸収層は、導電性を有する層であることを特徴とする半導体装置の作製方法。
  15. 請求項12又は請求項13において、前記光吸収層は、絶縁性を有する層であることを特徴とする半導体装置の作製方法。
  16. 請求項1乃至請求項15のいずれか一項において、前記光吸収層は、遮光性を有することを特徴とする半導体装置の作製方法。
  17. 請求項1乃至請求項15のいずれか一項において、前記光吸収層は、紫外光、可視光、又は赤外光の波長を有する光を吸収することを特徴とする半導体装置の作製方法。
  18. 請求項1乃至請求項15のいずれか一項において、前記光吸収層は400nm乃至700nmの波長の光を吸収することを特徴とする半導体装置の作製方法。
  19. 請求項1乃至請求項18のいずれか一項において、前記光吸収層は、耐熱性を有することを特徴とする半導体装置の作製方法。
  20. 請求項1乃至請求項19のいずれか一項において、前記第1の膜パターン又は前記第2の膜パターンの幅は、0.1μm乃至10μmであることを特徴とする半導体装置の作製方法。
  21. 基板上に光吸収層が形成され、前記光吸収層上に導電膜が形成され、前記基板表面に対して垂直な面における前記導電膜の断面の形状がガウス型曲線状であることを特徴とする半導体装置。
  22. 基板上に光吸収層が形成され、前記光吸収層上に導電膜が形成され、前記基板表面に対して垂直な面における前記導電膜の断面の形状が台形状であることを特徴とする半導体装置。
  23. 請求項21又は請求項22において、前記導電膜は導電体が凝集されてなることを特徴とする半導体装置。
  24. 請求項21乃至請求項23のいずれか一項において、前記光吸収層は、絶縁性を有することを特徴とする半導体装置。
  25. 請求項21乃至請求項23のいずれか一項において、前記光吸収層は遮光性を有することを特徴とする半導体装置。
  26. 請求項21乃至請求項25のいずれか一項において、前記光吸収層は、紫外光、可視光、又は赤外光の波長を有する光を吸収することを特徴とする半導体装置。
  27. 請求項21乃至請求項25のいずれか一項において、前記光吸収層は400nm乃至700nmの波長の光を吸収することを特徴とする半導体装置。
  28. 請求項21乃至請求項27のいずれか一項において、前記光吸収層は、耐熱性を有することを特徴とする半導体装置。
  29. 請求項21乃至請求項28のいずれか一項において、前記導電膜の幅は、0.1μm乃至10μmであることを特徴とする半導体装置。
  30. 複数の層で形成される導電膜を有し、前記導電膜の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状がガウス型曲線状であり、前記導電膜の下層は遮光性を有することを特徴とする半導体装置。
  31. 複数の層で形成される導電膜を有し、前記導電膜の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状が台形状であり、前記導電膜の下層は遮光性を有することを特徴とする半導体装置。
  32. 請求項30又は請求項31において、前記導電膜の下層は、紫外光、可視光、又は赤外光の波長を有する光を吸収することを特徴とする半導体装置。
  33. 請求項30又は請求項31において、前記光吸収層は400nm乃至700nmの波長の光を吸収することを特徴とする半導体装置。
  34. 請求項30乃至請求項33のいずれか一項において、前記光吸収層は、耐熱性を有することを特徴とする半導体装置。
  35. 請求項30乃至請求項34のいずれか一項において、前記導電膜の幅は、0.1μm乃至10μmであることを特徴とする半導体装置。
  36. 基板上に光吸収層が形成され、前記光吸収層上にゲート電極が形成され、前記基板表面に対して垂直な面における前記ゲート電極の断面の形状がガウス型曲線状である半導体素子を有し、前記半導体素子に接続する画素電極を有する表示装置で構成されることを特徴とする液晶テレビジョン又はELテレビジョン。
  37. 基板上に光吸収層が形成され、前記光吸収層上に導電膜が形成され、前記基板表面に対して垂直な面における前記導電膜の断面の形状が台形状である半導体素子を有し、前記半導体素子に接続する画素電極を有する表示装置で構成されることを特徴とする液晶テレビジョン又はELテレビジョン。
  38. 請求項36又は請求項37において、前記ゲート電極は導電体が凝集されてなることを特徴とする液晶テレビジョン又はELテレビジョン。
  39. 請求項36乃至請求項38のいずれか一項において、前記光吸収層は、絶縁性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  40. 請求項36乃至請求項38のいずれか一項において、前記光吸収層は遮光性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  41. 請求項36乃至請求項39のいずれか一項において、前記光吸収層は、紫外光、可視光、又は赤外光の波長を有する光を吸収することを特徴とする液晶テレビジョン又はELテレビジョン。
  42. 請求項36乃至請求項39のいずれか一項において、前記光吸収層は400nm乃至700nmの波長の光を吸収することを特徴とする液晶テレビジョン又はELテレビジョン。
  43. 請求項36乃至請求項42のいずれか一項において、前記光吸収層は、耐熱性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  44. 請求項36乃至請求項43のいずれか一項において、前記ゲート電極の幅は、0.1μm乃至10μmであることを特徴とする液晶テレビジョン又はELテレビジョン。
  45. 複数の層で形成されるゲート電極を有する半導体素子と、前記半導体素子に接続する画素電極を有する表示装置で構成され、前記ゲート電極の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状がガウス型曲線状であり、前記ゲート電極の下層は遮光性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  46. 複数の層で形成されるゲート電極を有する半導体素子と、前記半導体素子に接続する画素電極を有する表示装置で構成され、前記ゲート電極の上層は導電体が凝集されてなり、かつ基板表面に対して垂直な断面の形状が台形状であり、前記ゲート電極の下層は遮光性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  47. 請求項45又は請求項46において、前記ゲート電極の下層は、紫外光、可視光、又は赤外光の波長を有する光を吸収することを特徴とする液晶テレビジョン又はELテレビジョン。
  48. 請求項45又は請求項46において、前記ゲート電極の下層は400nm乃至700nmの波長の光を吸収することを特徴とする液晶テレビジョン又はELテレビジョン。
  49. 請求項45乃至請求項48のいずれか一項において、前記ゲート電極の下層は、耐熱性を有することを特徴とする液晶テレビジョン又はELテレビジョン。
  50. 請求項45乃至請求項49のいずれか一項において、前記前記ゲート電極の幅は、0.1μm乃至10μmであることを特徴とする液晶テレビジョン又はELテレビジョン。


JP2005057344A 2004-03-03 2005-03-02 半導体装置の作製方法 Expired - Fee Related JP4754848B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005057344A JP4754848B2 (ja) 2004-03-03 2005-03-02 半導体装置の作製方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004059819 2004-03-03
JP2004059819 2004-03-03
JP2005057344A JP4754848B2 (ja) 2004-03-03 2005-03-02 半導体装置の作製方法

Publications (3)

Publication Number Publication Date
JP2005286317A true JP2005286317A (ja) 2005-10-13
JP2005286317A5 JP2005286317A5 (ja) 2008-02-28
JP4754848B2 JP4754848B2 (ja) 2011-08-24

Family

ID=35184301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005057344A Expired - Fee Related JP4754848B2 (ja) 2004-03-03 2005-03-02 半導体装置の作製方法

Country Status (1)

Country Link
JP (1) JP4754848B2 (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007115902A (ja) * 2005-10-20 2007-05-10 Canon Inc アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
WO2008023630A1 (en) * 2006-08-24 2008-02-28 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
JP2008078636A (ja) * 2006-08-25 2008-04-03 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2008135717A (ja) * 2006-10-26 2008-06-12 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法およびレーザ加工装置
WO2010058581A1 (ja) * 2008-11-20 2010-05-27 シャープ株式会社 シフトレジスタ
JP2012203226A (ja) * 2011-03-25 2012-10-22 Toppan Printing Co Ltd 光学素子及びその製造方法
JP2013127977A (ja) * 2007-06-01 2013-06-27 Semiconductor Energy Lab Co Ltd 発光装置の作製方法及び発光装置
KR101349617B1 (ko) 2006-07-28 2014-01-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제조방법
TWI427702B (zh) * 2006-07-28 2014-02-21 Semiconductor Energy Lab 顯示裝置的製造方法
WO2014112554A1 (ja) * 2013-01-16 2014-07-24 コニカミノルタ株式会社 薄膜形成方法及び薄膜形成装置
KR101471822B1 (ko) * 2006-08-25 2014-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
JP2016502271A (ja) * 2012-11-23 2016-01-21 ネーデルランセ オルハニサチエ フォール トゥーヘパスト−ナツールウェーテンシャッペルック オンデルズク テーエヌオーNederlandse Organisatie voor toegepast−natuurwetenschappelijk onderzoek TNO 積層体の製造装置及び製造方法
KR20180125094A (ko) * 2017-05-12 2018-11-22 주식회사 제이스텍 플렉시블 디스플레이 벤딩을 위한 필름 박리방법
JP2019091740A (ja) * 2017-11-10 2019-06-13 日本放送協会 塗布型金属酸化物膜の製造方法、それを用いて製造された塗布型金属酸化物膜および電子デバイス
WO2019167966A1 (ja) * 2018-02-28 2019-09-06 京セラ株式会社 表示装置、ガラス基板およびガラス基板の製造方法
JP7457192B2 (ja) 2011-09-29 2024-03-27 株式会社半導体エネルギー研究所 トランジスタ

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000258921A (ja) * 1999-03-10 2000-09-22 Canon Inc パターン形成方法およびその形成パターン
WO2002095805A2 (en) * 2001-05-23 2002-11-28 Plastic Logic Limited Laser parrering of devices
JP2005244204A (ja) * 2004-01-26 2005-09-08 Semiconductor Energy Lab Co Ltd 電子機器、半導体装置およびその作製方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000258921A (ja) * 1999-03-10 2000-09-22 Canon Inc パターン形成方法およびその形成パターン
WO2002095805A2 (en) * 2001-05-23 2002-11-28 Plastic Logic Limited Laser parrering of devices
JP2005244204A (ja) * 2004-01-26 2005-09-08 Semiconductor Energy Lab Co Ltd 電子機器、半導体装置およびその作製方法

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11705523B2 (en) 2005-10-20 2023-07-18 Canon Kabushiki Kaisha Field-effect transistor including transparent oxide and light-shielding member, and display utilizing the transistor
JP2007115902A (ja) * 2005-10-20 2007-05-10 Canon Inc アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101349617B1 (ko) 2006-07-28 2014-01-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제조방법
TWI427702B (zh) * 2006-07-28 2014-02-21 Semiconductor Energy Lab 顯示裝置的製造方法
WO2008023630A1 (en) * 2006-08-24 2008-02-28 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
JP2008077074A (ja) * 2006-08-24 2008-04-03 Semiconductor Energy Lab Co Ltd 表示装置の作製方法
US7727847B2 (en) 2006-08-24 2010-06-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
KR101346246B1 (ko) * 2006-08-24 2013-12-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 제작방법
JP2008078636A (ja) * 2006-08-25 2008-04-03 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
KR101471822B1 (ko) * 2006-08-25 2014-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
JP2008135717A (ja) * 2006-10-26 2008-06-12 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法およびレーザ加工装置
JP2013127977A (ja) * 2007-06-01 2013-06-27 Semiconductor Energy Lab Co Ltd 発光装置の作製方法及び発光装置
WO2010058581A1 (ja) * 2008-11-20 2010-05-27 シャープ株式会社 シフトレジスタ
JP2012203226A (ja) * 2011-03-25 2012-10-22 Toppan Printing Co Ltd 光学素子及びその製造方法
JP7457192B2 (ja) 2011-09-29 2024-03-27 株式会社半導体エネルギー研究所 トランジスタ
JP2016502271A (ja) * 2012-11-23 2016-01-21 ネーデルランセ オルハニサチエ フォール トゥーヘパスト−ナツールウェーテンシャッペルック オンデルズク テーエヌオーNederlandse Organisatie voor toegepast−natuurwetenschappelijk onderzoek TNO 積層体の製造装置及び製造方法
WO2014112554A1 (ja) * 2013-01-16 2014-07-24 コニカミノルタ株式会社 薄膜形成方法及び薄膜形成装置
JPWO2014112554A1 (ja) * 2013-01-16 2017-01-19 コニカミノルタ株式会社 薄膜形成方法及び薄膜形成装置
KR101960267B1 (ko) * 2017-05-12 2019-03-21 (주)제이스텍 플렉시블 디스플레이 벤딩을 위한 필름 박리방법
KR20180125094A (ko) * 2017-05-12 2018-11-22 주식회사 제이스텍 플렉시블 디스플레이 벤딩을 위한 필름 박리방법
JP2019091740A (ja) * 2017-11-10 2019-06-13 日本放送協会 塗布型金属酸化物膜の製造方法、それを用いて製造された塗布型金属酸化物膜および電子デバイス
WO2019167966A1 (ja) * 2018-02-28 2019-09-06 京セラ株式会社 表示装置、ガラス基板およびガラス基板の製造方法
KR20200004402A (ko) * 2018-02-28 2020-01-13 쿄세라 코포레이션 표시 장치, 유리 기판 및 유리 기판의 제조 방법
JPWO2019167966A1 (ja) * 2018-02-28 2020-06-18 京セラ株式会社 表示装置、ガラス基板およびガラス基板の製造方法
KR102287529B1 (ko) 2018-02-28 2021-08-09 교세라 가부시키가이샤 표시 장치, 유리 기판 및 유리 기판의 제조 방법

Also Published As

Publication number Publication date
JP4754848B2 (ja) 2011-08-24

Similar Documents

Publication Publication Date Title
JP4754848B2 (ja) 半導体装置の作製方法
US7462514B2 (en) Semiconductor device and method for manufacturing the same, liquid crystal television, and EL television
US7223641B2 (en) Semiconductor device, method for manufacturing the same, liquid crystal television and EL television
JP4939756B2 (ja) 半導体装置の作製方法
US7371625B2 (en) Semiconductor device and manufacturing method thereof, liquid crystal television system, and EL television system
US7531294B2 (en) Method for forming film pattern, method for manufacturing semiconductor device, liquid crystal television, and EL television
JP4536601B2 (ja) 半導体装置の作製方法
JP5364779B2 (ja) 半導体装置の作製方法
JP5292224B2 (ja) 膜パターンの作製方法
US7494923B2 (en) Manufacturing method of wiring substrate and semiconductor device
KR101114897B1 (ko) 반도체 장치, 텔레비전 세트 및 상기 제조 방법
US7416977B2 (en) Method for manufacturing display device, liquid crystal television, and EL television
JP5093985B2 (ja) 膜パターンの形成方法
JP5025107B2 (ja) 半導体装置の作製方法
JP4932173B2 (ja) 膜パターンの形成方法
JP4754841B2 (ja) 半導体装置の作製方法
JP4877871B2 (ja) 表示装置の作製方法、液晶テレビジョン、及びelテレビジョン
JP4785396B2 (ja) 半導体装置の作製方法
JP4713192B2 (ja) 薄膜トランジスタの作製方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080115

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110222

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110419

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110517

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110526

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140603

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140603

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees