JP2005227128A - 周波数電流変換回路、及びそれを備えるイコライザ、光ディスク装置 - Google Patents
周波数電流変換回路、及びそれを備えるイコライザ、光ディスク装置 Download PDFInfo
- Publication number
- JP2005227128A JP2005227128A JP2004036055A JP2004036055A JP2005227128A JP 2005227128 A JP2005227128 A JP 2005227128A JP 2004036055 A JP2004036055 A JP 2004036055A JP 2004036055 A JP2004036055 A JP 2004036055A JP 2005227128 A JP2005227128 A JP 2005227128A
- Authority
- JP
- Japan
- Prior art keywords
- current
- frequency
- circuit
- node
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B65—CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
- B65B—MACHINES, APPARATUS OR DEVICES FOR, OR METHODS OF, PACKAGING ARTICLES OR MATERIALS; UNPACKING
- B65B1/00—Packaging fluent solid material, e.g. powders, granular or loose fibrous material, loose masses of small articles, in individual containers or receptacles, e.g. bags, sacks, boxes, cartons, cans, or jars
- B65B1/20—Reducing volume of filled material
- B65B1/24—Reducing volume of filled material by mechanical compression
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10222—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B65—CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
- B65B—MACHINES, APPARATUS OR DEVICES FOR, OR METHODS OF, PACKAGING ARTICLES OR MATERIALS; UNPACKING
- B65B65/00—Details peculiar to packaging machines and not otherwise provided for; Arrangements of such details
- B65B65/02—Driving gear
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Mechanical Engineering (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Optical Recording Or Reproduction (AREA)
- Amplifiers (AREA)
Abstract
【解決手段】 この周波数電流変換回路50は、出力基準電流IOにより充電し、入力端子CLKの入力クロックの変化点から所定期間強制的に放電する第1のコンデンサ61を有し、それに生じる電圧を基準電圧VREFと比較する比較回路51と、比較回路51の出力に応じて充電と放電が行われる第2のコンデンサ68を有し、それに生じる電圧を出力する充放電回路52と、充放電回路52の出力電圧を所定期間以内に取り込み保持するサンプルホールド回路53と、この保持された電圧を出力基準電流IO及びそれに比例する出力電流に変換する電圧電流変換回路54と、を備えてなる。
【選択図】 図1
Description
VA=IO×t/C ・・・(1)
となる。この電位は、再度入力クロックがハイレベルになるまで上昇する。ここで、節点Aの電位が基準電圧VREFに至るまでは節点Bはローレベルであり、基準電圧VREFを超えると節点Bはハイレベルになる。
2VREF=IO×1/(2f×C) ・・・(2)
となり、これを変形して、
IO=4VREF×f×C ・・・(3)
となる。こうして、入力クロックの周波数に対応する出力基準電流IOがトランジスタ74に流れ、そのN倍の電流NIOがトランジスタ75乃至84に出力電流として流れるのである。
12 イコライザ
20 フィルタ回路
21、50 周波数電流変換回路
51 比較回路
52 充放電回路
53 サンプルホールド回路
54 電圧電流変換回路
55 エッジ検出回路
61 第1のコンデンサ
68 第2のコンデンサ
CLK 周波数電流変換回路の入力端子
OUT0乃至9 周波数電流変換回路の出力端子
I0 出力基準電流
Claims (4)
- 入力クロックの周波数に対応する出力電流を生成する周波数電流変換回路であって、
出力基準電流により充電し、入力クロックの変化点から所定期間強制的に放電する第1のコンデンサを有し、それに生じる電圧を基準電圧と比較する比較回路と、
比較回路の出力に応じて充電と放電が行われる第2のコンデンサを有し、それに生じる電圧を出力する充放電回路と、
充放電回路の出力電圧を前記所定期間以内に取り込み保持するサンプルホールド回路と、
この保持された電圧を出力基準電流及びそれに比例する出力電流に変換する電圧電流変換回路と、
を備えてなることを特徴とする周波数電流変換回路。 - 請求項1に記載の周波数電流変換回路において、
前記所定期間を入力クロックのいずれかのレベルの期間とし、
その期間は前記第2のコンデンサに充電も放電も行われないようにしたことを特徴とする周波数電流変換回路。 - 請求項1又は2に記載の周波数電流変換回路と、
この周波数電流変換回路の出力電流により周波数特性が制御されるフィルタ回路と、
を備えてなることを特徴とするイコライザ。 - 請求項3に記載のイコライザを備え、
このイコライザが、光ディスクからのRF信号の高域周波数成分を補正することを特徴とする光ディスク装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004036055A JP4023684B2 (ja) | 2004-02-13 | 2004-02-13 | 周波数電流変換回路、及びそれを備えるイコライザ、光ディスク装置 |
TW094103102A TWI353723B (en) | 2004-02-13 | 2005-02-01 | Frequency-current conversion circuit, equalizer, a |
CNA2005100059970A CN1655272A (zh) | 2004-02-13 | 2005-02-02 | 频率电流转换电路、均衡器和光盘设备 |
US11/054,087 US20050180066A1 (en) | 2004-02-13 | 2005-02-09 | Frequency-current conversion circuit, equalizer, and optical disc apparatus |
KR1020050011623A KR20060041866A (ko) | 2004-02-13 | 2005-02-11 | 주파수 전류 변환회로, 이퀄라이저, 및 광디스크 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004036055A JP4023684B2 (ja) | 2004-02-13 | 2004-02-13 | 周波数電流変換回路、及びそれを備えるイコライザ、光ディスク装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005227128A true JP2005227128A (ja) | 2005-08-25 |
JP4023684B2 JP4023684B2 (ja) | 2007-12-19 |
Family
ID=34836235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004036055A Expired - Fee Related JP4023684B2 (ja) | 2004-02-13 | 2004-02-13 | 周波数電流変換回路、及びそれを備えるイコライザ、光ディスク装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20050180066A1 (ja) |
JP (1) | JP4023684B2 (ja) |
KR (1) | KR20060041866A (ja) |
CN (1) | CN1655272A (ja) |
TW (1) | TWI353723B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI411272B (zh) * | 2010-06-11 | 2013-10-01 | Realtek Semiconductor Corp | 接收機等化器校正裝置與方法 |
CN103944570B (zh) * | 2013-01-18 | 2017-03-22 | 西安电子科技大学 | 可编程增益数模单元及模数转换器 |
CN104166045B (zh) * | 2013-05-15 | 2016-12-28 | 海洋王(东莞)照明科技有限公司 | 一种交流电源频率检测装置 |
CN103308076B (zh) * | 2013-05-24 | 2015-07-29 | 东南大学 | 一种频率电压转换电路 |
US11302387B2 (en) * | 2020-07-13 | 2022-04-12 | Micron Technology, Inc. | Input/output capacitance measurement, and related methods, devices, and systems |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4616138A (en) * | 1983-11-29 | 1986-10-07 | Hochiki Corporation | Analog-type fire detector |
JP2726305B2 (ja) * | 1989-04-17 | 1998-03-11 | 株式会社日立製作所 | 画像表示装置 |
JPH0590504A (ja) * | 1991-09-26 | 1993-04-09 | Mitsubishi Electric Corp | 半導体保護装置 |
US5461321A (en) * | 1993-09-17 | 1995-10-24 | Penberthy, Inc. | Apparatus and method for measuring capacitance from the duration of a charge-discharge charge cycle |
KR100200691B1 (ko) * | 1995-12-15 | 1999-06-15 | 윤종용 | 상관이중 샘플링 장치 |
US6917504B2 (en) * | 2001-05-02 | 2005-07-12 | Supertex, Inc. | Apparatus and method for adaptively controlling power supplied to a hot-pluggable subsystem |
US7053674B1 (en) * | 2004-12-13 | 2006-05-30 | Allegro Microsystems, Inc. | Track-and-hold peak detector circuit |
-
2004
- 2004-02-13 JP JP2004036055A patent/JP4023684B2/ja not_active Expired - Fee Related
-
2005
- 2005-02-01 TW TW094103102A patent/TWI353723B/zh not_active IP Right Cessation
- 2005-02-02 CN CNA2005100059970A patent/CN1655272A/zh active Pending
- 2005-02-09 US US11/054,087 patent/US20050180066A1/en not_active Abandoned
- 2005-02-11 KR KR1020050011623A patent/KR20060041866A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
US20050180066A1 (en) | 2005-08-18 |
KR20060041866A (ko) | 2006-05-12 |
JP4023684B2 (ja) | 2007-12-19 |
TW200601693A (en) | 2006-01-01 |
CN1655272A (zh) | 2005-08-17 |
TWI353723B (en) | 2011-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20090212826A1 (en) | Hysteresis comparator | |
JP2006197247A (ja) | パルス幅変調回路 | |
JP5648690B2 (ja) | コンパレータ及びそれを備えるad変換器 | |
JP2015180061A (ja) | 入力バイアス電流低減のための装置および方法 | |
US7268718B1 (en) | Capacitor-based digital-to-analog converter for low voltage applications | |
US20050180066A1 (en) | Frequency-current conversion circuit, equalizer, and optical disc apparatus | |
US8179192B2 (en) | Signal processor comprising a reference voltage circuit | |
US7737748B2 (en) | Level shifter of semiconductor device and method for controlling duty ratio in the device | |
US7737731B1 (en) | High data rate envelope detector for high speed optical storage application | |
US7106238B2 (en) | Input data slicer | |
US8058923B2 (en) | Charge pump circuit and slice level control circuit | |
US7750706B1 (en) | Circuits, architectures, apparatuses, systems, and methods for low voltage clock delay generation | |
JP2007174598A (ja) | コンパレータ回路およびその制御方法 | |
JP2006020177A (ja) | 三角波生成回路 | |
JP2007255909A (ja) | ピーク検波回路 | |
JP2008085588A (ja) | 受光回路 | |
TWI322565B (en) | Automatic-gain control circuit | |
JP5238984B2 (ja) | レベルシフト回路 | |
JP5333514B2 (ja) | 差動増幅器 | |
CN112088491A (zh) | 调制器 | |
WO2010055695A1 (ja) | 検波器及び検波方法 | |
JP2009094584A (ja) | 三角波発生回路 | |
US20240114256A1 (en) | Clock generation circuit and image sensor | |
TWI573391B (zh) | 可變增益放大電路 | |
KR100492999B1 (ko) | 광학계 서보 시스템의 미러신호 발생 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070921 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070927 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070927 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101012 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111012 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121012 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |