JP2005188939A - 電源監視リセットシステム - Google Patents

電源監視リセットシステム Download PDF

Info

Publication number
JP2005188939A
JP2005188939A JP2003426838A JP2003426838A JP2005188939A JP 2005188939 A JP2005188939 A JP 2005188939A JP 2003426838 A JP2003426838 A JP 2003426838A JP 2003426838 A JP2003426838 A JP 2003426838A JP 2005188939 A JP2005188939 A JP 2005188939A
Authority
JP
Japan
Prior art keywords
circuit
power supply
reset
output
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003426838A
Other languages
English (en)
Inventor
Kazuyo Ota
和代 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2003426838A priority Critical patent/JP2005188939A/ja
Publication of JP2005188939A publication Critical patent/JP2005188939A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

【課題】外部CPUへ電源供給をする安定化電源回路の出力電圧が何らかの原因で正常な電圧が出力されない場合、外部CPUのリセット端子へのリセット信号を正常に動作する電源検出リセットシステムを提供する。
【解決手段】電源スタート回路1と、前記電源スタート回路1により起動される安定化電源回路2と、前記安定化電源回路2の出力電圧Vout3を電源とする外部CPU9と、電源スタート回路1より起動開始/停止されるリセット回路5と、任意の電圧を出力する基準電圧6と、前記基準電圧6と安定化電源回路2を比較する比較回路7と、その比較回路7の出力とリセット回路5の出力を入力とする2入力AND回路8の構成を有し、安定化電源回路2の出力電圧Vout3を検出して、外部CPU9へのリセット解除/検出を制御した電源検出リセットシステム。
【選択図】図1

Description

本発明は、外部CPUの安定化電源電圧を検出し、外部CPUのリセット信号を制御するものであり、電源電圧を監視してリセット信号を発生させるシステムに関するものである。
以下、図面を参照しながら従来のリセットシステムについて説明する。
図2は従来のリセットシステムの回路例を示すブロック図である。
図2において、11は電源スタート回路、12は安定化電源回路、13は前記安定化電源回路12より出力される出力電圧(Vout)、14はコンデンサ(C1)、15は電源スタート回路11から出力される信号によって動作するリセット回路、16は前記リセット回路15より出力されるリセット信号を受けて動作を開始する外部CPUが接続された構成になっている。
以上のように構成されたリセットシステムについて、以下その動作を説明する。従来のシステムでは、外部CPU16の電源として供給する安定化電源回路12が電源スタート回路11より出力された起動信号を入力して動作開始となり、前記安定化電源回路12よりVout13が出力される。そして、Vout13は外部CPU16に電源供給を行う。また、電源スタート回路11より出力された起動信号を入力信号として動作開始を行うリセット回路15が働き、外部CPU16のリセット解除信号を発信し、外部CPUのリセットが解除されることで、リセットシステムの一連の処理は完了する(例えば、特許文献1参照)。
特開平05−180877号公報
しかしながら、従来の構成では、安定化電源回路12が電源スタート回路11より起動信号を受けても、Vout13が誤動作、短絡など何らかの原因で正常な電圧が出力されない場合でも、リセット回路15の出力信号が外部CPU16のリセット端子に解除信号が入力され、誤動作の原因という問題になっていた。
本発明は、上記従来技術の問題点を解決するもので、安定化電源回路12より出力されるVout13が正常な電圧を出力できない場合にはリセット解除信号を発信しないで、外部CPU16のリセット動作状態のままで誤動作を防止したシステムを提供することを目的とする。
この目的を達成するために本発明の電源監視リセットシステムは、電源スタート回路と、前記電源スタート回路により起動される安定化電源回路と、前記安定化電源回路の出力電圧を電源とする外部CPUと、電源スタート回路より起動開始/停止されるリセット回路と、任意の電圧を出力する基準電圧と、前記基準電圧と安定化電源回路を比較する比較回路とその比較回路の出力とリセット回路の出力を入力とする2入力AND回路を具備していることを特徴とする電源監視リセットシステムの構成を有している。
この構成によって、安定化電源回路より出力される出力電圧Voutが任意の正常な電圧を出力できない場合にはリセット解除信号を出力しないで、外部CPUのリセット動作状態のままで誤動作を防止したシステムを提供することが可能となる。
以上のように本発明の電源監視リセットシステムは、安定化電源回路2が電源スタート回路1より起動開始信号を受けても、Vout3が何らかの原因で任意の電圧に達しない場合、比較回路7がVout3をモニタし結果を検出して外部CPU9のリセットを解除されず、外部CPU9の誤動作が防止できるという有利な効果が得られる。
以下、本発明の実施形態について、図面を参照しながら詳細に説明する。図1は本発明の第1の実施形態を示す回路ブロック図である。図1において、1は電源スタート回路、2は安定化電源回路、3は安定化電源回路出力電圧(Vout)、4はコンデンサ(C1)、5はリセット回路、6は基準電圧、7は比較回路、8は2入力AND回路、9は外部CPUである。
回路構成としては、電源スタート回路1の出力信号を安定化電源回路2とリセット回路5の入力信号として接続され、Vout3は外部CPU9の電源電圧として接続される。また、Vout3の出力電圧は比較回路7に入力され、比較回路7のもう一方に基準電圧6が接続されその出力結果が2入力AND回路8の入力に接続される。そして、2入力AND回路8のもう片方にはリセット回路5の出力が接続され、2入力AND回路8の出力が外部CPU9のリセット入力端子に接続され、リセット解除/検出を行うものである。
以上のように構成された電源監視リセットシステムについて、その動作について説明する。
初めに電源スタート回路1が動作を開始し、安定化電源回路2が十分動作可能な電圧まで達すると起動信号を出力し、安定化電源回路2はその起動信号で動作を開始する。そして、安定化電源回路2の出力電圧であるVout3の電圧値が任意の一定電圧を出力し、外部CPU9の電源電圧として供給が可能となる。また、リセット回路5は、安定化電源回路2と同様に電源スタート回路1より、起動信号を入力して動作を開始し、リセット解除信号のハイレベルを出力し2入力AND回路8の片方に入力される。一方で、Vout3の電圧値を比較回路7が基準電圧6の電圧値と比較して、Vout3が任意の電圧値に達した場合、比較回路7はリセット解除のハイレベルを出力し、2入力AND回路8のもう片方へ入力される。2入力AND回路8の入力が両方ともハイレベルである場合、外部CPU9へのリセット解除信号として、ハイレベルが出力され外部CPU9のリセット入力端子に入力されてリセットが解除される。
次に、安定化電源回路2が動作しているにも関わらず、誤動作やVout3の短絡など何らかの原因でVout3に任意の正常な電圧が出力されなかった場合、外部CPU9には正常な電源電圧を供給できないので、Vout3を検出している比較回路7が基準電圧6と比較し、Vout3電圧が外部CPU9を動作させるのに適さない電圧であることを検出して、2入力AND回路8へはローレベルを入力し、2入力AND回路8の出力はローレベルとなり、外部CPU9のリセットは解除されない。
また、電源スタート回路1が安定化電源回路2にオフ信号を出力した場合もVout3出力が低下し、比較回路7は基準電圧6と比較して外部CPU9へ正常な電圧を供給できないと検出し、ローレベルを出力する。一方でリセット回路5も電源スタート回路1よりオフ信号を受けて、ローレベルを2入力AND回路8へ入力される。その結果、外部CPU9へはローレベルが入力され、リセットがかかることになる。
前記の動作説明において、安定化電源回路2の一定電圧を出力するVout3が可変可能な出力電圧の場合でも、比較回路7の内部の入力電圧レベルを可変させることにより、任意のVout3の出力電圧に対応し、外部CPU9のリセット解除/検出に対応が可能である。
以上のように本発明の実施形態によれば、安定化電源回路2より出力されるVout3が任意の正常な電圧を出力できない場合には、リセット信号をローレベルとして外部CPU9のリセット動作状態となる誤動作を防止したシステムを提供することが可能となる。
以上説明したように、本発明の電源監視リセットシステムは、外部CPUの電源供給の電圧検出によるリセット解除/検出システムに有用である。
本発明の実施形態における電源監視リセットシステムの回路ブロック図 従来のリセットシステムの回路ブロック図
符号の説明
1、11 電源スタート回路
2、12 安定化電源回路
3、13 安定化電源回路出力(Vout)
4、14 コンデンサ(C1)
5、15 リセット回路
6 基準電圧
7 比較回路
8 2入力AND回路
9、16 外部CPU

Claims (2)

  1. 安定化電源回路を起動させる電源スタート回路と、
    前記の信号で起動を開始する安定化電源回路と、
    電源スタート回路より受けた信号を外部CPUに発信するリセット回路と、
    安定化電源回路の出力電圧をモニタし基準電圧と比較をする比較回路と、
    比較回路とリセット回路の出力信号を受けた2入力AND回路と、
    前記出力信号を受ける外部CPUを備えることを特徴とする電源監視リセットシステム。
  2. 安定化電源回路の出力電圧が任意の電圧に可変されても、比較回路の検出レベルを可変させることにより、リセット解除/検出信号を出力できることを特徴とする請求項1記載の電源監視リセットシステム。
JP2003426838A 2003-12-24 2003-12-24 電源監視リセットシステム Pending JP2005188939A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003426838A JP2005188939A (ja) 2003-12-24 2003-12-24 電源監視リセットシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003426838A JP2005188939A (ja) 2003-12-24 2003-12-24 電源監視リセットシステム

Publications (1)

Publication Number Publication Date
JP2005188939A true JP2005188939A (ja) 2005-07-14

Family

ID=34786264

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003426838A Pending JP2005188939A (ja) 2003-12-24 2003-12-24 電源監視リセットシステム

Country Status (1)

Country Link
JP (1) JP2005188939A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7956587B2 (en) 2007-05-16 2011-06-07 Denso Corporation Power supply apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7956587B2 (en) 2007-05-16 2011-06-07 Denso Corporation Power supply apparatus

Similar Documents

Publication Publication Date Title
JP6872016B2 (ja) 車両制御装置
US20050253568A1 (en) Switching regulator control circuit and switching regulator
JPH01195522A (ja) 電源制御回路
JP2010028357A (ja) 出力バッファ回路
JP2005188939A (ja) 電源監視リセットシステム
US7882392B2 (en) Electronic device and method of controlling electronic device
JPH0652970B2 (ja) 電源システム
JP2006320060A (ja) 電源供給装置
JP2007122298A (ja) システムリセット回路
WO2015037183A1 (ja) 車載装置、車載通信システム
JP2017114381A (ja) 電子制御装置
JP4730356B2 (ja) 電源制御装置
JP2021105597A (ja) 検査装置及び検査方法
JP2007304909A (ja) 電気機器
JP2010028201A (ja) オーディオアンプ及び電源制御方法
JP2007049786A (ja) 突入電流抑制回路
JP2013175169A (ja) 電子機器および撮像装置
JP5105415B2 (ja) 半導体装置およびそれを備えた電源システムならびに半導体装置の起動制御方法
JP3985798B2 (ja) スタンバイ機能付電源装置
JP2011101506A (ja) 電源回路およびその出力制御方法
JP7385154B2 (ja) システムコンポーネント、電子デバイス及び制御信号を提供する方法
JP6834523B2 (ja) 電子制御装置
JP2011191875A (ja) Plcシステムにおける信号伝送制御方法および当該plcシステム
JP2008250853A (ja) 火災検知器
JP2007172182A (ja) 電源制御装置および画像形成装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Effective date: 20050826

Free format text: JAPANESE INTERMEDIATE CODE: A621

RD01 Notification of change of attorney

Effective date: 20050913

Free format text: JAPANESE INTERMEDIATE CODE: A7421

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080508

A131 Notification of reasons for refusal

Effective date: 20080513

Free format text: JAPANESE INTERMEDIATE CODE: A131

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080916