JP2005122623A - 複合プログラムおよびプログラム処理装置 - Google Patents

複合プログラムおよびプログラム処理装置 Download PDF

Info

Publication number
JP2005122623A
JP2005122623A JP2003359448A JP2003359448A JP2005122623A JP 2005122623 A JP2005122623 A JP 2005122623A JP 2003359448 A JP2003359448 A JP 2003359448A JP 2003359448 A JP2003359448 A JP 2003359448A JP 2005122623 A JP2005122623 A JP 2005122623A
Authority
JP
Japan
Prior art keywords
program
update
numerical value
memory
composite
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003359448A
Other languages
English (en)
Other versions
JP4606009B2 (ja
Inventor
Yoichi Fukami
陽一 深見
Yoshimasa Ono
善正 小野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Sanyo Technosound Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Sanyo Technosound Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd, Sanyo Technosound Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2003359448A priority Critical patent/JP4606009B2/ja
Priority to CNB2004100850356A priority patent/CN100382019C/zh
Priority to KR1020040083928A priority patent/KR101046034B1/ko
Publication of JP2005122623A publication Critical patent/JP2005122623A/ja
Application granted granted Critical
Publication of JP4606009B2 publication Critical patent/JP4606009B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0652Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0688Non-volatile semiconductor memory arrays

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Human Computer Interaction (AREA)
  • Stored Programmes (AREA)

Abstract

【構成】 先頭コードが“0”を示すファームアップファイルがフラッシュメモリ16に存在するときは、キー入力装置30によるファームアップ操作に応答してファームプログラムが更新される。ファームアップ処理が適切に実行されると、ファームアップファイルがフラッシュメモリ16から削除される。しかし、更新途中の電源遮断などによってファームアップ処理が適切に実行されなかったときは、ファームアップファイルは削除されることなくフラッシュメモリ16に残る。ファームアップ操作に応じた先頭コードの書き換え処理によって、このファームアップファイルに割り当てられた先頭コードは“1”を示す。したがって、電源が再度投入されたとき、ファームアップ処理はファームアップ命令を待つことなく実行される。
【効果】 オペレータは、簡単な操作でファームプログラムを更新することができる。
【選択図】 図1

Description

この発明は、複合プログラムに関し、特にたとえばファームウェアのようなプログラムを更新するための複合プログラムに関する。この発明はまた、プログラム処理装置に関し、特にたとえば上述の複合プログラムを実行するプログラム処理装置に関する。
従来のこの種の装置では、ファームウェアを更新するにあたっては、装置をケーブルなどでPC(Personal Computer)と接続し、PC側のアプリケーションソフトウェアを操作する必要があった。
しかし、従来技術では、ファームウェアをPCから装置に転送する途中で、PCが別のアプリケーションソフトウェアの影響でハングアップしたり、装置への電源供給が遮断されたりすると、ファームウェアの更新に失敗してしまう。この場合、オペレータはファームウェアの更新操作を最初からやり直す必要があり、手間がかかる。
それゆえに、この発明の主たる目的は、簡単な操作でプログラムを正しく更新することができる、複合プログラムまたはプログラム処理装置を提供することである。
請求項1の発明に従う複合プログラムは、プロセサおよびメモリを備えるプログラム処理装置に実行させるための複合プログラムであって、複合プログラムは第1プログラムとメモリに格納された更新データによって更新され得る第2プログラムとを含み、第1プログラムは、第2プログラムを更新データに基づいて更新する更新ステップ、更新データに割り当てられた数値情報が第1数値を示すとき更新命令に応答して更新ステップを能動化し、数値情報が第2数値を示すとき更新命令を待つことなく更新ステップを能動化する能動化ステップ、および更新ステップによる更新が完了した後にメモリから更新データを削除する削除ステップをプロセサに実行させ、第2プログラムは、更新操作が行われたとき更新命令を発行する発行ステップ、および更新操作が行われたとき数値情報を第1数値から第2数値に変更する変更ステップをプロセサに実行させる。
複合プログラムは、第1プログラムおよび第2プログラムを含み、プロセサおよびメモリを備えるプログラム処理装置によって実行される。第2プログラムは、メモリに格納された更新データによって更新される。第1プログラムは、具体的には更新ステップ、第1能動化ステップおよび削除ステップを含み、第2プログラムは、具体的には第1発行ステップおよび変更ステップを含む。
更新操作が行われると、更新命令が第1発行ステップで発行され、更新データに割り当てられた数値情報が変更ステップで第1数値から第2数値に変更される。第1能動化ステップは、更新データに割り当てられた数値情報が第1数値を示すとき更新命令に応答して更新ステップを能動化し、数値情報が第2数値を示すとき更新命令を待つことなく更新ステップを能動化する。更新データに基づく第2プログラムの更新は、更新ステップで実行される。更新が完了すると、第2メモリに格納された更新データが削除ステップで削除される。
したがって、第1数値を示す数値情報が割り当てられた更新データがメモリに存在するときは、更新操作に応答して第2プログラムが更新される。更新処理が適切に実行されると、更新データがメモリから削除される。しかし、更新途中の電源遮断などによって更新処理が適切に実行されなかったときは、更新データは削除されることなくメモリに残る。この更新データに割り当てられた数値情報は、第2数値を示す。電源が再度投入されると、更新処理は更新命令を待つことなく実行される。これによって、オペレータは、簡単な操作で第2プログラムを更新することができる。
請求項2の発明に従う複合プログラムは、請求項1に従属し、第2プログラムは更新操作が行われたとき更新データが正当なデータであるか否かを判別する判別ステップをプロセサにさらに実行させ、発行ステップは判別ステップの判別結果が肯定的であるとき更新命令を発行し、更新ステップは判別ステップの判別結果が肯定的であるとき数値情報を変更する。
つまり、メモリに格納された更新データが正当なデータであるときに、更新命令が発行されかる数値情報が第1数値から第2数値に変更される。換言すれば、更新データが不当でれば、更新命令の発行や数値情報の変更は実行されない。これによって、不当な更新データに基づいて第2プログラムが更新されてしまう事態を回避することができる。
請求項3の発明に従う複合プログラムは、請求項2に従属し、第1プログラムは判別ステップの判別結果が否定的であるとき更新データを前記メモリから削除する削除ステップをプロセサにさらに実行させる。これによって、不当な更新データがメモリに残る状態を回避することができる。
請求項4の発明に従う複合プログラムは、請求項3に従属し、第1プログラムは削除命令に応答して削除ステップを能動化する第2能動化ステップをプロセサにさらに実行させ、第2プログラムは、判別ステップの判別結果が否定的であるときメッセージを出力する出力ステップ、および削除操作に応答して削除命令を発行する第2発行ステップをプロセサにさらに実行させる。
更新データが不当なデータであれば、メッセージが出力される。このメッセージを受けてオペレータが削除操作を行うと、更新データがメモリから削除される。
請求項5の発明に従う複合プログラムは、請求項1ないし4のいずれかに従属し、数値情報の初期値は第1数値である。したがって、第2プログラムの最初の更新は、更新操作に応答して実行される。
請求項6の発明に従う複合プログラムは、請求項1ないし5のいずれかに従属し、プログラム処理装置は複数のメニュー項目を出力する出力手段をさらに備え、第2プログラムはメモリに更新データが存在するとき特定項目を複数のメニュー項目に追加する追加ステップをプロセサにさらに実行させる。
したがって、更新データがメモリに存在するときは、特定項目が出力手段によって出力される。オペレータは、更新データの存在をこの特定項目の出力によって認識できる。
請求項7の発明に従う複合プログラムは、請求項1ないし6のいずれかに従属し、第1プログラムはブートプログラムであり、第2プログラムはファームプログラムである。第2プログラムは、第1プログラムによって起動される。
請求項8の発明に従うプログラム処理装置は、第1プログラムおよび第2プログラムに従う処理を実行するプロセサ、および第2プログラムを更新する更新データを格納するメモリを備え、第1プログラムは、第2プログラムを更新データに基づいて更新する更新ステップ、更新データに割り当てられた数値情報が第1数値を示すとき更新命令に応答して更新ステップを能動化し、数値情報が第2数値を示すとき更新命令を待つことなく更新ステップを能動化する第1能動化ステップ、および更新ステップによる更新が完了した後にメモリから更新データを削除する削除ステップを含み、第2プログラムは、更新操作が行われたとき更新命令を発行する第1発行ステップ、および更新操作が行われたとき数値情報を第1数値から第2数値に変更する変更ステップを含む。
請求項1と同様、第1数値を示す数値情報が割り当てられた更新データがメモリに存在するときは、更新操作に応答して第2プログラムが更新される。更新処理が適切に実行されると、更新データがメモリから削除される。しかし、更新途中の電源遮断などによって更新処理が適切に実行されなかったときは、更新データは削除されることなくメモリに残る。この更新データに割り当てられた数値情報は、第2数値を示す。電源が再度投入されると、更新処理は更新命令を待つことなく実行される。これによって、オペレータは、簡単な操作で第2プログラムを更新することができる。
この発明によれば、第1数値を示す数値情報が割り当てられた更新データがメモリに存在するときは、更新操作に応答して第2プログラムが更新される。更新処理が適切に実行されると、更新データがメモリから削除される。しかし、更新途中の電源遮断などによって更新処理が適切に実行されなかったときは、更新データは削除されることなくメモリに残る。この更新データに割り当てられた数値情報は、第2数値を示す。電源が再度投入されると、更新処理は更新命令を待つことなく実行される。これによって、オペレータは、簡単な操作で第2プログラムを更新することができる。
この発明の上述の目的,その他の目的,特徴および利点は、図面を参照して行う以下の実施例の詳細な説明から一層明らかとなろう。
図1を参照して、この実施例のICレコーダ10は、オーディオ再生機能,オーディオ記録機能,マイクロフォン機能,および外部ストレージ機能を備える。オーディオ再生機能およびオーディオ記録機能は、ICレコーダ10単独で実現される機能であり、マイクロフォン機能および外部ストレージ機能は、ICレコーダ10とPC40とによって実現される機能である。
キー入力装置30によってオーディオ再生機能が選択されると、CPU14は、DSP(Digital Signal Processor)24を再生モードに設定し、NAND型のフラッシュメモリ16に記憶されたオーディオファイルをDSP24に与える。DSP24は、与えられたオーディオファイルに含まれるオーディオデータを復号し、復号されたオーディオ信号をスピーカ26から出力する。
キー入力装置30によってオーディオ記録機能が選択されると、CPU14は、DSP24を記録モードに設定する。DSP24は、マイクロフォン28から取り込まれたオーディオ信号を符号化し、符号化されたオーディオデータをCPU14に与える。CPU14は、与えられたオーディオデータを含むオーディオファイルをフラッシュメモリ16上に作成する。
ICレコーダ10がUSBコントローラ12によってPC40と接続された状態で、キー入力装置30によってマイクロフォン機能が選択されると、CPU14はDSP24をマイクロフォンモードに設定する。DSP24は、マイクロフォン28から取り込まれたオーディオ信号を符号化し、符号化されたオーディオデータをCPU14に与える。CPU14は、与えられたオーディオデータをUSBコントローラ12を通してPC40に出力する。
ICレコーダ10がUSBコントローラ12によってPC40と接続された状態で、キー入力装置30によって外部ストレージ機能が選択されると、CPU14は、PC40からのアクセス要求に従ってフラッシュメモリ16にアクセスする。アクセス要求がフラッシュメモリ16へのファイルの書き込みを要求するものであれば、CPU14は、PC40から同時に与えられるファイルをフラッシュメモリ16に書き込む。また、アクセス要求がフラッシュメモリ16からのファイルの読み出しを要求するものであれば、CPU14は、フラッシュメモリ16から所望のファイルを読み出し、読み出されたファイルをPC40に転送する。
上述の機能の選択に関係なく、CPU14は、複数のメニュー項目をRAM22に形成されたレジスタ22rに図2に示す要領で設定する。図2によれば、“ファイル分割”,“録音モード”,“録音感度”,“BEEP設定”,“VAS設定”,“カレンダ設定”,“タイマ設定”,“USBマイク設定”,“フォーマット”および“コントラスト”の項目が設定される。CPU14は、このようなメニュー項目をLCD20にスクロール表示する。
なお、PC40からフラッシュメモリ16に転送されるファイルの1つにファームアップファイルがある。このファイルは、NOR型のフラッシュメモリ18のファームプログラムエリア18fmに記憶されたファームプログラム(ファームウェア)を更新するためのファイルである。このファームアップファイルがフラッシュメモリ16に格納されているときは、レジスタ22rに“ファームアップ”の項目が追加され、この項目もまたLCD20に表示される。
CPU14は、電源が投入されたとき、フラッシュメモリ18のブートプログラムエリア18btに記憶されたブートプログラムに従って図3に示すフロー図を処理する。さらに、このブートブログラムによってファームプログラムエリア18fmのファームプログラムが起動されたとき、このファームプログラムに従って図4に示すフロー図を処理する。
まず図3を参照して、ステップS1ではファームアップファイルがフラッシュメモリ16に記憶されているかどうか判断する。NOであれば、ステップS3の起動処理を経て処理を実行する。YESであればステップS5に進み、ファームアップファイルが存在する旨を通知する第1通知を発行する。ステップS7ではファームアップファイルの先頭コードが“1”であるか否かを判別し、YESであればステップS15でファームアップ処理を実行する。この結果、ファームプログラムエリア18fmに記憶されたファームプログラムが、ファームアップファイルに格納されたファームプログラムによって更新される。ファームアップ処理が完了すると、フラッシュメモリ16に記憶されたファームアップファイルをステップS17で削除し、ファームアップファイルが削除された旨の通知である第2通知を発行する。処理は、第2通知の発行後に終了する。
ステップS7でNOと判断されたときは、ステップS9で起動処理を実行する。ステップS11ではファームアップ命令の有無を判断し、ステップS13では削除命令の有無を判断する。ファームアップ命令が発行されたときはステップS11からステップS15に進み、削除命令が発行されたときはステップS13からステップS17に進む。いずれの命令も発行されないときは、ステップS11およびS13の処理を繰り返す。
ファームプログラムは、図3に示すステップS3またはS9の起動処理によって起動する。これによって、図4に示すフロー図に従う処理が開始される。
まずステップS21で初期化処理を実行する。これによって、図2に示す11個のメニュー項目がレジスタ22rに設定され、このメニュー項目がLCD20に表示される。ステップS23では、第1通知の発行の有無を判断する。NOと判断されたときは直接ステップS27に進み、YESと判断されたときはステップS25の処理を経てステップS27に進む。ステップS25では、“ファームアップ”の項目を図2に示す要領でレジスタ22rに追加する。このため、LCD20に表示されるメニュー項目にも、“ファームアップ”が追加される。
ステップS27では、レジスタ22rの“ファームアップ”を選択する操作つまりファームアップ操作が行われたかどうかを判断する。ここでNOと判断されると、ステップS29で対応する処理を実行する。レジスタ22rに設定された“ファームアップ”以外の項目が選択されたときは、選択された項目に対応する処理がここで実行される。処理が完了すると、ステップS27に戻る。
ファームアップ実行操作が行われたときは、ステップS31に進み、フラッシュメモリ16からファームアップファイルのヘッダ値を検出する。ステップS33では、検出されたヘッダ値が正当であるか否かを判断する。正当と判断されたときは、ステップS35でファームアップ命令を発行し、ステップS37でこのファームアップファイルの先頭コードを“0”から“1”に書き換える。一方、ヘッダ値が不当と判断されたときは、ステップS39でエラーメッセージを出力する。これに対して削除操作が行われると、ステップS41でYESと判断し、ステップS43で削除命令を発行する。
ステップS37またはS43の処理が完了すると、第2通知の有無をステップS45で判断する。YESと判断されると、ステップS47で“ファームアップ”の項目をレジスタ22rから削除し、その後ステップS27に戻る。ステップS47の処理によって、LCD20上の“ファームアップ”の項目も削除される。
以上の説明から分かるように、先頭コードが“0”を示すファームアップファイルがフラッシュメモリ16に存在するときは、キー入力装置30によるファームアップ操作に応答してファームプログラムが更新される(S27, S35, S15)。更新処理つまりファームアップ処理が適切に実行されると、ファームアップファイルがフラッシュメモリ16から削除される(S17)。しかし、更新途中の電源遮断などによってファームアップ処理が適切に実行されなかったときは、ファームアップファイルは削除されることなくフラッシュメモリ16に残る。ファームアップ操作に応じた先頭コードの書き換え処理(S37)によって、このファームアップファイルに割り当てられた先頭コードは“1”を示す。したがって、電源が再度投入されたとき、ファームアップ処理はファームアップ命令を待つことなく実行される(S7, S15)。これによって、オペレータは、簡単な操作でファームプログラムを更新することができる。
この発明の一実施例の構成を示すブロック図である。 図1実施例に適用されるCPUの動作の一部を示すブロック図である。 図1実施例に適用されるCPUの動作の他の一部を示すブロック図である。 図1実施例に適用されるレジスタの構成を示す図解図である。
符号の説明
10 …ICレコーダ
14 …CPU
16,18 …フラッシュメモリ
20 …LCD
24 …DSP

Claims (8)

  1. プロセサおよびメモリを備えるプログラム処理装置に実行させるための複合プログラムであって、
    前記複合プログラムは第1プログラムと前記メモリに格納された更新データによって更新される第2プログラムとを含み、
    前記第1プログラムは、
    前記第2プログラムを前記更新データに基づいて更新する更新ステップ、
    前記更新データに割り当てられた数値情報が第1数値を示すとき更新命令に応答して前記更新ステップを能動化し、前記数値情報が第2数値を示すとき前記更新命令を待つことなく前記更新ステップを能動化する第1能動化ステップ、および
    前記更新ステップによる更新が完了した後に前記メモリから前記更新データを削除する削除ステップを前記プロセサに実行させ、
    前記第2プログラムは、
    更新操作が行われたとき前記更新命令を発行する第1発行ステップ、および
    前記更新操作が行われたとき前記数値情報を前記第1数値から前記第2数値に変更する変更ステップを前記プロセサに実行させる、複合プログラム。
  2. 前記第2プログラムは前記更新操作が行われたとき前記更新データが正当なデータであるか否かを判別する判別ステップを前記プロセサにさらに実行させ、
    前記発行ステップは前記判別ステップの判別結果が肯定的であるとき前記更新命令を発行し、
    前記更新ステップは前記判別ステップの判別結果が肯定的であるとき前記数値情報を変更する、請求項1記載の複合プログラム。
  3. 前記第1プログラムは、前記判別ステップの判別結果が否定的であるとき前記更新データを前記メモリから削除する削除ステップを前記プロセサにさらに実行させる、請求項2記載の複合プログラム。
  4. 前記第1プログラムは削除命令に応答して前記削除ステップを能動化する第2能動化ステップを前記プロセサにさらに実行させ、
    前記第2プログラムは、前記判別ステップの判別結果が否定的であるときメッセージを出力する出力ステップ、および削除操作に応答して前記削除命令を発行する第2発行ステップを前記プロセサにさらに実行させる、請求項3記載の複合プログラム。
  5. 前記数値情報の初期値は前記第1数値である、請求項1ないし4のいずれかに記載の複合プログラム。
  6. 前記プログラム処理装置は複数のメニュー項目を出力する出力手段をさらに備え、
    前記第2プログラムは前記メモリに前記更新データが存在するとき特定項目を前記複数のメニュー項目に追加する追加ステップを前記プロセサにさらに実行させる、請求項1ないし5のいずれかに記載の複合プログラム。
  7. 前記第1プログラムはブートプログラムであり、
    前記第2プログラムはファームプログラムである、請求項1ないし6のいずれかに記載の複合プログラム。
  8. 第1プログラムおよび第2プログラムに従う処理を実行するプロセサ、および
    前記第2プログラムを更新する更新データを格納するメモリを備え、
    前記第1プログラムは、
    前記第2プログラムを前記更新データに基づいて更新する更新ステップ、
    前記更新データに割り当てられた数値情報が第1数値を示すとき更新命令に応答して前記更新ステップを能動化し、前記数値情報が第2数値を示すとき前記更新命令を待つことなく前記更新ステップを能動化する第1能動化ステップ、および
    前記更新ステップによる更新が完了した後に前記メモリから前記更新データを削除する削除ステップを含み、
    前記第2プログラムは、
    更新操作が行われたとき前記更新命令を発行する第1発行ステップ、および
    前記更新操作が行われたとき前記数値情報を前記第1数値から前記第2数値に変更する変更ステップを含む、プログラム処理装置。
JP2003359448A 2003-10-20 2003-10-20 プログラム処理装置 Expired - Fee Related JP4606009B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2003359448A JP4606009B2 (ja) 2003-10-20 2003-10-20 プログラム処理装置
CNB2004100850356A CN100382019C (zh) 2003-10-20 2004-10-13 程序的更新方法及程序的更新装置
KR1020040083928A KR101046034B1 (ko) 2003-10-20 2004-10-20 복합 프로그램이 기록된 기록 매체 및 프로그램 처리 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003359448A JP4606009B2 (ja) 2003-10-20 2003-10-20 プログラム処理装置

Publications (2)

Publication Number Publication Date
JP2005122623A true JP2005122623A (ja) 2005-05-12
JP4606009B2 JP4606009B2 (ja) 2011-01-05

Family

ID=34615673

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003359448A Expired - Fee Related JP4606009B2 (ja) 2003-10-20 2003-10-20 プログラム処理装置

Country Status (3)

Country Link
JP (1) JP4606009B2 (ja)
KR (1) KR101046034B1 (ja)
CN (1) CN100382019C (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007047993A (ja) * 2005-08-09 2007-02-22 Rohm Co Ltd 制御回路、それを用いた電子機器およびファームウェアの更新方法
JP2007183961A (ja) * 2005-12-28 2007-07-19 Silicon Storage Technology Inc ハードディスクドライブキャッシュメモリ及び再生デバイス

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100430894C (zh) * 2005-10-28 2008-11-05 深圳Tcl新技术有限公司 具有断电保护的电视系统软件更新方法
US7962801B2 (en) * 2008-10-15 2011-06-14 Silicon Motion, Inc. Link table recovery method
CN105700903A (zh) * 2014-11-28 2016-06-22 中兴通讯股份有限公司 一种用户终端的升级方法和用户终端

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07200418A (ja) * 1993-12-28 1995-08-04 Hitachi Maxell Ltd データ記憶装置ならびにその制御方法
JPH1011296A (ja) * 1996-06-26 1998-01-16 Matsushita Graphic Commun Syst Inc 通信制御装置
JP2000137608A (ja) * 1998-08-28 2000-05-16 Canon Inc 情報処理装置、プログラム更新方法および記憶媒体
JP2002014833A (ja) * 2000-06-30 2002-01-18 Konica Corp フラッシュメモリの書き換え方式、制御装置、画像形成装置及びプログラム更新方式
JP2002041314A (ja) * 2000-07-25 2002-02-08 Ricoh Co Ltd プログラム書き換え装置
JP2002099441A (ja) * 2000-09-26 2002-04-05 Mitsubishi Electric Corp 通信端末装置及び通信端末装置の動作方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6470495B1 (en) * 1996-09-06 2002-10-22 Ncr Corporation Satellite control of electronic memory devices
US6594723B1 (en) * 1999-09-07 2003-07-15 Microsoft Corporation Method and apparatus for updating data in nonvolatile memory
US6536038B1 (en) * 1999-11-29 2003-03-18 Intel Corporation Dynamic update of non-upgradeable memory
US7386846B2 (en) * 2001-07-26 2008-06-10 Kyocera Wireless Corp. System and method for the management of wireless communications device system software downloads in the field
US7299463B2 (en) * 2001-09-28 2007-11-20 Intel Corporation Method for atomically updating a plurality of files

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07200418A (ja) * 1993-12-28 1995-08-04 Hitachi Maxell Ltd データ記憶装置ならびにその制御方法
JPH1011296A (ja) * 1996-06-26 1998-01-16 Matsushita Graphic Commun Syst Inc 通信制御装置
JP2000137608A (ja) * 1998-08-28 2000-05-16 Canon Inc 情報処理装置、プログラム更新方法および記憶媒体
JP2002014833A (ja) * 2000-06-30 2002-01-18 Konica Corp フラッシュメモリの書き換え方式、制御装置、画像形成装置及びプログラム更新方式
JP2002041314A (ja) * 2000-07-25 2002-02-08 Ricoh Co Ltd プログラム書き換え装置
JP2002099441A (ja) * 2000-09-26 2002-04-05 Mitsubishi Electric Corp 通信端末装置及び通信端末装置の動作方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007047993A (ja) * 2005-08-09 2007-02-22 Rohm Co Ltd 制御回路、それを用いた電子機器およびファームウェアの更新方法
JP2007183961A (ja) * 2005-12-28 2007-07-19 Silicon Storage Technology Inc ハードディスクドライブキャッシュメモリ及び再生デバイス

Also Published As

Publication number Publication date
KR20050037977A (ko) 2005-04-25
CN1609798A (zh) 2005-04-27
JP4606009B2 (ja) 2011-01-05
CN100382019C (zh) 2008-04-16
KR101046034B1 (ko) 2011-07-01

Similar Documents

Publication Publication Date Title
US8453139B2 (en) Conditional startup process for a game apparatus and information processing apparatus
JP4671198B2 (ja) 情報処理装置
WO2017101663A1 (zh) 应用的引导方法及装置、终端
JP2007219883A (ja) 移動端末装置およびソフトウェア更新方法
WO2023070823A1 (zh) 启动引导程序加载方法、装置、系统、电子设备及介质
JP4606009B2 (ja) プログラム処理装置
JP5217155B2 (ja) ファイル圧縮自動判定方式および方法、並びに、プログラム
JP2011053930A (ja) 情報処理装置,プログラム,およびメモリの電源制御方法
TW200923647A (en) Method for adjusting setup default value of BIOS and main board thereof
CN100492291C (zh) 具有即刻开启功能的电脑系统及其处理方法
JP2001154838A (ja) ソフトウェア編集装置及び記憶媒体
JP2007148695A (ja) 情報処理装置およびブートプログラムの書き換え方法
JP2001337852A (ja) 情報処理装置、情報処理方法
JP2008009494A (ja) 画像形成装置
JP5158883B2 (ja) ファームウェア更新方法及びファームウェア更新装置
KR20090021695A (ko) 플래쉬 메모리 롤백 시스템 및 그 방법
JP6580920B2 (ja) 情報処理装置、情報処理装置の動作環境設定情報を更新する方法、及び、情報処理装置の動作環境設定情報を更新するプログラム
JP2006285404A (ja) 情報処理装置および記憶媒体の制御方法
JP2003288213A (ja) ブートプログラム記憶装置、電子機器のブートプログラム記憶方法
JP2001331328A (ja) 情報処理装置、情報処理方法
JP2010128605A (ja) 情報記憶装置、データ記憶方法、およびプログラム
JP2004164541A (ja) オーディオプレーヤーパネル置換方法及び装置
JP2005346473A (ja) 情報処理方法、情報処理装置、撮像装置
JP5112559B2 (ja) 記録再生装置及び方法
JP2006126987A (ja) 画像処理装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20060124

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060804

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090324

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090522

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100316

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100514

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100907

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101005

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131015

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees