JP2004206423A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2004206423A5 JP2004206423A5 JP2002374862A JP2002374862A JP2004206423A5 JP 2004206423 A5 JP2004206423 A5 JP 2004206423A5 JP 2002374862 A JP2002374862 A JP 2002374862A JP 2002374862 A JP2002374862 A JP 2002374862A JP 2004206423 A5 JP2004206423 A5 JP 2004206423A5
- Authority
- JP
- Japan
- Prior art keywords
- unit
- processing
- process packet
- packet
- processing unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Description
【0046】
ここで、上述したプロセス生成部101より出力されて、演算処理ユニット102 1〜10212を移動していく、プロセスパケットのフォーマットを説明する。図2は、プロセスパケットのフォーマット例を示している。
ここで、上述したプロセス生成部101より出力されて、演算処理ユニット102 1〜10212を移動していく、プロセスパケットのフォーマットを説明する。図2は、プロセスパケットのフォーマット例を示している。
【0138】
また、切り換え制御部117は、要求信号s2が「0」で、かつ判定信号s1が「1」であるときは、切換スイッチ116をOFF側に接続する。つまり、演算部113がプロセスパケットPPbの処理を行っており、かつFIFOメモリ111より出力されるプロセスパケットPPaに係るプロセスがこの演算処理ユニット102nで実行されるものであるとき、切換スイッチ116はOFF側に接続される。この場合、後段の演算処理ユニット(またはルート選択部、または集計部)には、ハイレベル「1」またはローレベル「0」のデータが供給される。これにより、後段の演算処理ユニット(またはルート選択部、または集計部)に、誤ったプロセスパケット、例えばFIFOメモリ111より出力されるプロセスパケットPPa(このパケットPPaはこの演算処理ユニット102nの演算部113で処理する必要があるが、その処理を経ていない)が供給されることを防止できる。
また、切り換え制御部117は、要求信号s2が「0」で、かつ判定信号s1が「1」であるときは、切換スイッチ116をOFF側に接続する。つまり、演算部113がプロセスパケットPPbの処理を行っており、かつFIFOメモリ111より出力されるプロセスパケットPPaに係るプロセスがこの演算処理ユニット102nで実行されるものであるとき、切換スイッチ116はOFF側に接続される。この場合、後段の演算処理ユニット(またはルート選択部、または集計部)には、ハイレベル「1」またはローレベル「0」のデータが供給される。これにより、後段の演算処理ユニット(またはルート選択部、または集計部)に、誤ったプロセスパケット、例えばFIFOメモリ111より出力されるプロセスパケットPPa(このパケットPPaはこの演算処理ユニット102nの演算部113で処理する必要があるが、その処理を経ていない)が供給されることを防止できる。
【0143】
また、演算部113は、ステップS13で処理済みでないと判定するとき、ステップS14に進み、入力プロセスパケットPPbに配置された命令を実行し、その命令にしたがった処理を行う。そして、演算部113は、ステップS14で、プロセスパケットに配置された命令にしたがった処理を行うことにより得られたデータを、必要に応じて、入力プロセスパケットPPbに配置し、ステップS15に進む。
また、演算部113は、ステップS13で処理済みでないと判定するとき、ステップS14に進み、入力プロセスパケットPPbに配置された命令を実行し、その命令にしたがった処理を行う。そして、演算部113は、ステップS14で、プロセスパケットに配置された命令にしたがった処理を行うことにより得られたデータを、必要に応じて、入力プロセスパケットPPbに配置し、ステップS15に進む。
【0187】
演算処理ユニット102n+1が、演算処理ユニット102nからのプロセスパケットを受信すると、PE110n+1は、図12に示すように、メモリ120 n+1 に記憶されている注目ブロックの残りと、候補ブロックの一部を読み出す。ここで、演算処理ユニット102nからのプロセスパケットには、注目ブロックの一部が配置されているから、PE110n+1は、メモリ120n+1から読み出した注目ブロックの残りと合わせて、注目ブロック全体の画素を取得することになる。
演算処理ユニット102n+1が、演算処理ユニット102nからのプロセスパケットを受信すると、PE110n+1は、図12に示すように、メモリ120 n+1 に記憶されている注目ブロックの残りと、候補ブロックの一部を読み出す。ここで、演算処理ユニット102nからのプロセスパケットには、注目ブロックの一部が配置されているから、PE110n+1は、メモリ120n+1から読み出した注目ブロックの残りと合わせて、注目ブロック全体の画素を取得することになる。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002374862A JP3832431B2 (ja) | 2002-12-25 | 2002-12-25 | 画像処理装置 |
PCT/JP2003/015976 WO2004059576A1 (ja) | 2002-12-25 | 2003-12-12 | 画像処理装置 |
CNB2003801076811A CN100388310C (zh) | 2002-12-25 | 2003-12-12 | 图像处理设备 |
US10/540,641 US7782959B2 (en) | 2002-12-25 | 2003-12-12 | Image processing apparatus |
KR20057012009A KR100975454B1 (ko) | 2002-12-25 | 2003-12-12 | 화상 처리 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002374862A JP3832431B2 (ja) | 2002-12-25 | 2002-12-25 | 画像処理装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2004206423A JP2004206423A (ja) | 2004-07-22 |
JP2004206423A5 true JP2004206423A5 (ja) | 2005-03-10 |
JP3832431B2 JP3832431B2 (ja) | 2006-10-11 |
Family
ID=32677313
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002374862A Expired - Fee Related JP3832431B2 (ja) | 2002-12-25 | 2002-12-25 | 画像処理装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7782959B2 (ja) |
JP (1) | JP3832431B2 (ja) |
KR (1) | KR100975454B1 (ja) |
CN (1) | CN100388310C (ja) |
WO (1) | WO2004059576A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006113825A1 (en) * | 2005-04-19 | 2006-10-26 | D.E. Shaw Research, Llc | Scalable method for the evaluation of distance-limited pairwise particle interactions |
US7912126B2 (en) * | 2005-06-30 | 2011-03-22 | Intel Corporation | Systems and methods for improved motion estimation |
JP2014170556A (ja) * | 2005-08-18 | 2014-09-18 | D.E. Shaw Research LLC | 粒子相互作用を計算するための並行計算アーキテクチャ |
US8448234B2 (en) | 2007-02-15 | 2013-05-21 | Marvell Israel (M.I.S.L) Ltd. | Method and apparatus for deep packet inspection for network intrusion detection |
US20080225948A1 (en) * | 2007-03-13 | 2008-09-18 | National Tsing Hua University | Method of Data Reuse for Motion Estimation |
US10122735B1 (en) * | 2011-01-17 | 2018-11-06 | Marvell Israel (M.I.S.L) Ltd. | Switch having dynamic bypass per flow |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5442797A (en) * | 1991-12-04 | 1995-08-15 | Casavant; Thomas L. | Latency tolerant risc-based multiple processor with event driven locality managers resulting from variable tagging |
JPH07115646A (ja) * | 1993-10-20 | 1995-05-02 | Sony Corp | 画像処理装置 |
JPH07250328A (ja) * | 1994-01-21 | 1995-09-26 | Mitsubishi Electric Corp | 動きベクトル検出装置 |
JPH08161271A (ja) * | 1994-12-08 | 1996-06-21 | Com Syst:Kk | データ処理装置 |
JPH08171536A (ja) * | 1994-12-16 | 1996-07-02 | Com Syst:Kk | データ処理装置 |
JPH1079947A (ja) * | 1996-09-03 | 1998-03-24 | Mitsubishi Electric Corp | 動きベクトル検出装置 |
JP3019787B2 (ja) * | 1996-09-20 | 2000-03-13 | 日本電気株式会社 | 動きベクトル検出装置 |
JPH10327415A (ja) * | 1997-05-22 | 1998-12-08 | Mitsubishi Electric Corp | 動きベクトル検出装置 |
JP4672094B2 (ja) * | 1999-01-22 | 2011-04-20 | ソニー株式会社 | 画像処理装置および方法、並びに記録媒体 |
JP3504210B2 (ja) | 2000-03-31 | 2004-03-08 | 理想科学工業株式会社 | 画像処理装置 |
JP4345273B2 (ja) * | 2002-08-15 | 2009-10-14 | ソニー株式会社 | 動きベクトル検出装置および動きベクトル検出方法 |
JP4462823B2 (ja) * | 2002-11-20 | 2010-05-12 | ソニー株式会社 | 画像信号の処理装置および処理方法、それに使用される係数データの生成装置および生成方法、並びに各方法を実行するためのプログラム |
-
2002
- 2002-12-25 JP JP2002374862A patent/JP3832431B2/ja not_active Expired - Fee Related
-
2003
- 2003-12-12 KR KR20057012009A patent/KR100975454B1/ko not_active IP Right Cessation
- 2003-12-12 WO PCT/JP2003/015976 patent/WO2004059576A1/ja active Application Filing
- 2003-12-12 CN CNB2003801076811A patent/CN100388310C/zh not_active Expired - Fee Related
- 2003-12-12 US US10/540,641 patent/US7782959B2/en not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2009128687A (ru) | Связанная командная оболочка | |
JP2005534235A5 (ja) | ||
WO2000022508A3 (en) | Forwarding paths and operand sharing in a digital signal processor | |
JP2004206423A5 (ja) | ||
EP1545125A4 (en) | DATA OUTPUT DEVICE FOR DETERMINING A CANDIDATE OF ADEQUATE DATA | |
JP2004260649A (ja) | 携帯情報端末装置 | |
KR100682444B1 (ko) | 오디오 신호 프로세서 | |
JP4383496B1 (ja) | マイクロコンピュータ及びその命令実行方法 | |
RU2006143772A (ru) | Система мониторинга механизма со многими режимами работы | |
JP2002140226A (ja) | ビットストリーム処理装置 | |
JP2000252862A (ja) | 拡散符号発生回路および拡散符号発生方法 | |
JP3995131B2 (ja) | データ出力回路 | |
JP5279342B2 (ja) | 情報処理方法及び装置 | |
JP2003143408A5 (ja) | ||
JP2004222097A (ja) | リファレンス制御a/d変換器 | |
JP2006261919A (ja) | 映像信号処理装置及び映像信号処理方法 | |
JPH04123217A (ja) | 外部端子の状態切換回路 | |
WO2005076595A3 (en) | Method and apparatus for providing automatic format switching according to input aspect ratio | |
JP4093404B2 (ja) | 携帯通信端末 | |
KR100899258B1 (ko) | 디지털 신호 처리 장치 | |
JP3166781B2 (ja) | 加算回路 | |
TWI269232B (en) | Data processing system capable of operating in two modes independently and exclusively | |
JP2000115329A (ja) | 携帯電話のメモリ書換え装置及びその書換え方法並びに記 録媒体 | |
JP2007279941A (ja) | 演算装置、画像データ変換装置、携帯情報端末、および演算プログラム | |
JP3383661B2 (ja) | 演算処理装置 |