JP2003330467A - 電子音発生方法及び装置、それを用いた携帯機器 - Google Patents

電子音発生方法及び装置、それを用いた携帯機器

Info

Publication number
JP2003330467A
JP2003330467A JP2002141216A JP2002141216A JP2003330467A JP 2003330467 A JP2003330467 A JP 2003330467A JP 2002141216 A JP2002141216 A JP 2002141216A JP 2002141216 A JP2002141216 A JP 2002141216A JP 2003330467 A JP2003330467 A JP 2003330467A
Authority
JP
Japan
Prior art keywords
signal
arithmetic processing
calculation
data
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002141216A
Other languages
English (en)
Other versions
JP3789393B2 (ja
Inventor
Yutaka Nakamura
豊 中村
Atsushi Iida
淳 飯田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2002141216A priority Critical patent/JP3789393B2/ja
Publication of JP2003330467A publication Critical patent/JP2003330467A/ja
Application granted granted Critical
Publication of JP3789393B2 publication Critical patent/JP3789393B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

(57)【要約】 【課題】 サンプリング周期を大きく変更することな
く、その周期(周波数)の雑音レベルを低減して、他の
デバイスへの影響を少なくすることができる電子音発生
方法及び装置、それを使用した携帯機器を提供するこ
と。 【解決手段】 一定周期の周期信号が各周期毎にランダ
ム時間だけ時間調整された演算開始信号を形成する。波
形データと音パラメータとに基づく演算処理を、演算開
始信号により開始し、所定の演算処理が終了したときに
演算処理結果データを保持し、周期信号と同期して出力
する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、記憶装置に記憶さ
せた波形データを用いて、音楽を演奏させるための電子
音発生方法、装置及び、それを用いた携帯機器(例え
ば、携帯電話、シンセサイザ、PDAなど)に関する。
【0002】
【従来の技術】従来から、記憶装置に記憶させた波形デ
ータを用いて電子音を発生させる方法として、全てハー
ドウエアで設計する方法と、DSP(ディジタルシグナ
ルプロセッサ)等のディジタル信号処理装置を使用して
ソフトウエアで演算処理する方法とが用いられてきた。
最近では、同時発音数が増えたり、さまざまな音響効果
に対応させるため、演算内容や演算順序が複雑になって
きている。したがって、ハードウエアで全ての信号処理
を行うように構成することは、設計期間や処理内容の変
更などの点から難しい。
【0003】このため、ディジタル信号処理装置を用い
てソフトウエアで処理する方法が、複雑な演算順序をプ
ログラムとして開発できるため、多く用いられるように
なってきている。
【0004】ディジタル信号処理装置では、所要の音楽
用の波形データと、楽器の種類や音階などに応じた音パ
ラメータとに基づき、一定周期Tで発生されるサンプリ
ング信号に同期して演算処理を開始する。そして、その
サンプリング周期T内に、音データを得るための所定量
の演算を行う。
【0005】この周期Tは例えばCDにおけるように2
2.7μs(=1/44.1kHz)であるが、実際の
演算は内部処理クロックの速度で実行される。その周期
T内に、ひとまとまりの演算が終了した時点でその演算
処理結果データを音データとして出力する。
【0006】このように、ディジタル信号の演算処理
を、サンプリング信号に同期して行うことにより、その
演算処理のための信号処理回路の設計が容易になり、ま
たその回路規模が小さくてすむ。
【0007】
【発明が解決しようとする課題】しかし、サンプリング
信号に同期して、ディジタル信号処理の演算を開始する
から、その周期的な回路動作により、そのサンプリング
周期に応じた雑音が発生する。この周期性雑音は、電源
回路や出力信号に乗ってしまう。例えば、CDの44.
1kHzのサンプリングの場合には、44.1kHzの
周波数に大きな雑音が発生する。
【0008】この周期性雑音が電源回路などに乗ると、
他のICにもこの雑音が伝搬し、その動作上問題とな
る。特に、携帯電話などではチャンネル帯域(例えば、
0〜50kHzや、0〜100kHz)との関係で、そ
の帯域の雑音を低減する必要があり、規格上でも雑音レ
ベルの上限が定められている。また、サンプリング周期
としては、他に、48kHz、32kHz、24kH
z、22.05kHzなどがあるが、これらのいずれの
周波数の雑音も低減することが求められている。
【0009】そこで、本発明は、サンプリング周期を大
きく変更することなく、その周期(周波数)の雑音レベ
ルを低減して、他のデバイスへの影響を少なくすること
ができる電子音発生方法及び装置、それを使用した携帯
機器を提供することを目的とする。
【0010】
【課題を解決するための手段】請求項1記載の電子音発
生方法は、一定周期の周期信号が各周期毎にランダム時
間だけ時間調整された演算開始信号を形成し、波形デー
タと音パラメータとに基づく演算処理を、前記演算開始
信号により開始し、所定の演算処理が終了したときに演
算処理結果データを保持し、前記保持された演算処理結
果データを、前記周期信号と同期して出力させることを
特徴とする。
【0011】請求項2記載の電子音発生装置は、波形デ
ータを記憶した波形記憶手段と、一定周期の周期信号を
各周期毎にランダム時間だけ時間調整して演算開始信号
を形成するタイミング調整手段と、前記波形記憶手段か
ら入力される波形データと、音パラメータとに基づく演
算処理を前記演算開始信号により開始し、所定の演算処
理が終了したときに演算処理結果データを出力するディ
ジタル信号処理手段と、前記ディジタル信号処理手段か
ら入力される演算処理結果データを保持し、前記周期信
号に同期して音データとして出力する演算結果出力手段
と、を備えることを特徴とする。
【0012】請求項3記載の携帯機器は、請求項2に記
載された電子音発生装置を備えていることを特徴とす
る。
【0013】本発明の電子音発生方法及び装置によれ
ば、各周期の演算開始信号がランダム時間だけずれてい
るから、ディジタル信号処理により発生する雑音が、一
定周期の周期信号の周波数に集中しにくく、幅広い周波
数帯域に分散する。したがって、サンプリング周期など
の周期信号の周期を大きく変更することなく、その周期
(周波数)の雑音レベルを低減して、他のデバイスへの
影響を少なくすることができる。また、携帯電話などの
チャンネル帯域の雑音が低減される。
【0014】また、各周期毎に演算処理の開始は異なる
が、その演算処理結果データは周期信号に同期して出力
されるから、演算結果データの出力周期は一定である。
したがって、演算結果データを利用する外部装置ではタ
イミングずらしによる影響を受けることがない。
【0015】
【発明の実施の形態】以下、本発明の電子音発生方法及
び装置の実施の形態について、説明する。図1は、電子
音発生装置の全体構成を示す図、図2は周期信号をずら
せるためのタイミング調整回路の一構成例を示す図、及
び図3は電子音発生装置のタイミングチャートである。
【0016】図1において、本発明の電子音発生装置
は、主な構成として、音パラメータ入力回路11、波形
メモリ12、ディジタル信号処理回路13、タイミング
調整回路14、サンプリング信号発生回路15及び演算
結果出力回路16を有している。なお、これらの各構成
回路・装置は、図示を省略しているCPUなどの制御装
置によって、制御される。
【0017】まず、音パラメータ入力回路11は、楽器
の種類や音階などのデータからなる音パラメータをディ
ジタル信号処理回路13に入力するものであり、CPU
などから指示された音パラメータが選択されて出力され
る。
【0018】波形メモリ12は、図示せぬ入出力手段を
介して、予め処理対象のPCM音源信号(以後、これを
波形データと言う場合もある。)が入力されており、読
み出し専用メモリ(ROM)が用いられる。この波形デ
ータとしては、個々の楽器毎の種々のデータが、そのメ
モリアドレスと対応させて記憶されている。
【0019】ディジタル信号処理回路13は、入力され
る音パラメータと波形データとに基づいて所要の演算処
理を行う。このディジタル信号処理回路13の演算処理
は、タイミング調整回路回路14からの演算開始信号ii
を受けて開始され、音データとして出力される一纏まり
の演算処理を行う。実際の演算処理は、演算開始信号ii
の繰り返し周波数よりももっと高い周波数の、内部処理
のための高周波数クロックの速度で実行される。この一
纏まりの演算処理が終了すると、演算処理結果データv
を演算結果出力回路16に供給する。
【0020】サンプリング信号発生回路15は、一定周
期(例えば、22.7μs)の周期信号であるサンプリ
ング信号iをタイミング調整回路14に供給する。この
サンプリング周期Tに対して、ディジタル信号処理回路
13における一纏まりの演算処理に要する時間は、サン
プリング周期T内に収まるように設定される。
【0021】タイミング調整回路14は、入力されたサ
ンプリング信号iを基準として、各サンプリング周期T
1、T2・・・毎にランダムな時間だけずらすように時
間調整された演算開始信号iiを形成する。この演算開始
信号iiがディジタル信号処理回路13に供給されるか
ら、そこでの演算処理は、周期T毎に異なったタイミン
グで処理されることになる。
【0022】また、タイミング調整回路14は、入力さ
れたサンプリング信号iを基準として、一定時間遅延さ
れた演算結果出力信号iiiを形成する。この演算結果出
力信号iiiは、その周期Tのディジタル信号処理回路1
3での演算処理が終了する時点以後に出力され、その周
期のサンプリング信号iに同期している。
【0023】演算結果出力回路16は、ディジタル信号
処理回路13から非同期に出力される演算処理結果デー
タvを保持するレジスタなどを設けている。そして、そ
のレジスタに保持されている演算処理結果データvを、
演算結果出力信号iiiによって読み出し、音データviと
して出力する。したがって、読み出された音データvi
は、サンプリング信号iに同期したものとなり、一定周
期Tで出力される。
【0024】図2は、タイミング調整回路14の一構成
例を、具体的に示す図であり、この構成例では、最大周
期パルス列発生回路(M系列発生回路)21と、デコー
ダ22と、カウンタ23とにより構成されている。
【0025】M系列発生回路21は、フリップフロップ
F1〜Fnからなるnビットのシフトレジスタと排他的
論理和回路EX−ORとを図のように組み合わせる。排
他的論理和回路EX−ORへの入力をどのフリップフロ
ップの出力から採るかは、種々に選択できる。このシフ
トレジスタにクロックパルスCPを加えると、nビット
で定まる周期のパルス列が得られる。このパルス列は、
‘0’と‘1’の発生確率が等しく、かつその周期の中
でランダム性が保証されるので、このパルス列を疑似ラ
ンダムパルスとして用いる。
【0026】このM系列発生回路21の複数段の出力を
コードデータとして取り出し、デコーダ22に入力す
る。デコーダ22では入力されたコードデータをデコー
ドし、数値データとしてカウンタ23に供給する。な
お、デコーダ22にサンプリング信号iを供給するよう
にして、サンプリング信号iが発生した時のみにコード
データをデコードするようにしても良い。
【0027】カウンタ23は、デコーダ22から供給さ
れている数値データを、サンプリング信号iの立ち上が
りにより取り込み、その都度、その数値データを第1プ
リセット値としてセットする。その後、クロックパルス
CPをカウントし、そのカウント数が第1プリセット値
に達した時点で、演算開始信号iiを出力する。その第1
プリセット値は、サンプリング信号iの入力毎にその時
点の数値データに更新される。
【0028】したがって、演算開始遅延時間、即ち演算
開始信号iiの出力タイミングは、サンプリング信号iの
入力毎にランダムな時間になる。なお、この演算開始信
号iiの出力タイミングの変化幅は、M系列発生回路21
からコードデータとして取り出す出力段数により決まる
から、必要な変化幅にあわせてその出力段数を設定する
ことができる。
【0029】また、カウンタ23は、サンプリング信号
iを受けてから所定の一定時間Tc後に演算結果出力信
号iiiを出力する。このために、一定時間Tcに相当す
る値の第2プリセット値をセットする。この第2プリセ
ット値は、周期毎に変更されることはなく、一定値であ
る。これにより、演算結果出力信号iiiは、一定時間T
cの時間差を持って、サンプリング信号iに同期して出
力される。なお、演算結果出力信号iiとして、次の周期
のサンプリング信号iを用いてもよい。
【0030】タイミング調整回路14としては、図2の
構成例に限らず、他の種々の形態をとることができる。
例えば、それぞれビット数の異なるシフトレジスタを用
いた複数のM系列発生回路を用いて、それらから出力さ
れる複数の疑似ノイズを図2のデコーダ22に供給する
ようにしても良い。
【0031】さて、この図1の電子音発生装置の動作
を、図3のタイミングチャートも参照して説明する。
【0032】サンプリング信号発生回路15から、サン
プリング信号iが所定の一定周期T(T1〜T3)毎に
発生される。第1周期T1において、サンプリング信号
iが出力される(時点t1)と、タイミング調整回路1
4は時間の計測を開始する。そして、その周期T1にお
ける演算開始遅延時間Ts1が計測される(時点t2)
と、演算開始信号iiが信号処理回路3に供給される。こ
の演算開始遅延時間Ts1は、タイミング調整回路14
内でランダムに決定される。
【0033】信号処理回路13は、時点t2から演算処
理を開始し、その周期T1での一纏まりの演算が終了す
る(時点t3)と、演算処理結果データvを出力し、演
算結果出力回路16に保持させる。図3で、ivは、信号
処理回路13での演算処理中を示している。なお、信号
処理回路13から演算処理中に、演算用のクロックによ
る雑音も発生する。しかし、この雑音はクロック周波数
に応じた高周波数であるから、通常のノイズ除去手段に
より比較的容易に低減できるので問題とはならない。
【0034】タイミング調整回路14はさらに時間の計
測を継続し、サンプリング信号iを受けてから所定の一
定時間Tc後である時点t4で、演算結果出力信号iii
を出力する。
【0035】この演算結果出力信号iiiが演算結果出力
回路16に供給されると、演算結果出力回路16に既に
時点t3で保持されている演算処理結果データvを読み
出し、音データviとして出力する。この一連の動作によ
って、第1周期T1における処理が終了する。
【0036】次いで、第2周期T2における処理が、時
点t5のサンプリング信号iにより開始される。この第
2周期T2でも、サンプリング信号i(時点t5)から
その周期T2における演算開始遅延時間Ts2が時点t
6で計測され、演算開始信号iiを出力する。この演算開
始遅延時間Ts2は、タイミング調整回路14内でラン
ダムに決定されるから、周期T1における演算開始遅延
時間Ts1とは異なる。
【0037】時点t6から信号処理回路13で演算処理
を開始し、その周期T2での演算が終了する(時点t
7)と、演算処理結果データvを出力し、演算結果出力
回路16に保持させる。タイミング調整回路14はさら
に時間の計測を継続し、サンプリング信号iを受けてか
ら所定の一定時間Tc後である時点t8で、演算結果出
力信号iiiを出力し、時点t7で保持されている演算処
理結果データvを読み出し、音データviとして出力す
る。
【0038】同様の処理が、周期T3以後も継続して実
行される。各周期T(T1、T2・・・)おいて、演算
開始遅延時間Ts(Ts1、Ts2・・・)が、図2の
ようなタイミング調整回路14でランダムに決定され
る。したがって、信号処理回路13での演算開始信号ii
のタイミングは、一定周期のサンプリング信号iに対し
て各周期T毎にランダムに変化する。
【0039】このように、本発明では、信号処理回路1
3での演算開始信号iiのタイミングが周期T毎にランダ
ムに変化することにより、従来の一定周期の場合に比較
して、ノイズレベルが低減される。
【0040】図4は、一定周期Tにランダム成分を含ん
だときのノイズ低減効果を、モデルを用いて計算した結
果を示す図である。この図で、周波数−ノイズ振幅特性
を、一定周期Tの場合と、平均値がゼロになるランダム
時間Tcを一定周期Tに加えた場合について、相対的な
値(なお、単位は省略)で示している。
【0041】図4では、一定周期Tの場合のノイズ特性
を「A」で示し、一定周期Tにランダム時間Tsを加え
た場合のノイズ特性を「B」で示している。このモデル
の例では、一定周期Tの周波数fsにおけるノイズ振幅
のピークが、「B」では「A」に対して約35%低下し
ており、また、「B」ではノイズが広い範囲に分散して
いる。
【0042】また、各周期Tにおける演算結果出力信号
iiiを、サンプリング信号iの出力時点から一定の演算
開始遅延時間Tcの経過後に出力しているから、演算処
理結果データvがランダムな時間に出力されても、音デ
ータviはサンプリング信号iに同期して、一定周期で出
力される。
【0043】
【発明の効果】本発明の電子音発生方法及び装置によれ
ば、各周期の演算開始信号がランダム時間だけずれてい
るから、ディジタル信号処理により発生する雑音が、一
定周期の周期信号の周波数に集中しにくく、幅広い周波
数帯域に分散する。したがって、サンプリング周期など
の周期信号の周期を大きく変更することなく、その周期
(周波数)の雑音レベルを低減して、他のデバイスへの
影響を少なくすることができる。また、携帯電話などの
チャンネル帯域の雑音が低減される。
【0044】また、各周期毎に演算処理の開始は異なる
が、その演算処理結果データは周期信号に同期して出力
されるから、演算結果データの出力周期は一定である。
したがって、演算結果データを利用する外部装置ではタ
イミングずらしによる影響を受けることがない。
【図面の簡単な説明】
【図1】本発明の実施に形態に係る電子音発生装置の構
成を示す図。
【図2】図1のタイミング調整回路の一構成例を示す
図。
【図3】図1の電子音発生装置のタイミングチャート。
【図4】一定周期Tにランダム成分を含んだときの周波
数−ノイズ振幅特性を示す図。
【符号の説明】
11 音パラメータ入力回路 12 波形メモリ 13 ディジタル信号処理回路 14 タイミング調整回路 15 サンプリング信号発生回路 16 演算結果出力回路 21 M系列発生回路 22 デコーダ 23 カウンタ F1〜Fn フリップフロップ EX−OR 排他的論理和回路

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 一定周期の周期信号が各周期毎にランダ
    ム時間だけ時間調整された演算開始信号を形成し、 波形データと音パラメータとに基づく演算処理を、前記
    演算開始信号により開始し、所定の演算処理が終了した
    ときに演算処理結果データを保持し、 前記保持された演算処理結果データを、前記周期信号と
    同期して出力させることを特徴とする電子音発生方法。
  2. 【請求項2】 波形データを記憶した波形記憶手段と、 一定周期の周期信号を各周期毎にランダム時間だけ時間
    調整して演算開始信号を形成するタイミング調整手段
    と、 前記波形記憶手段から入力される波形データと、音パラ
    メータとに基づく演算処理を前記演算開始信号により開
    始し、所定の演算処理が終了したときに演算処理結果デ
    ータを出力するディジタル信号処理手段と、 前記ディジタル信号処理手段から入力される演算処理結
    果データを保持し、前記周期信号に同期して音データと
    して出力する演算結果出力手段と、を備えることを特徴
    とする電子音発生装置。
  3. 【請求項3】 請求項2に記載された電子音発生装置を
    備えていることを特徴とする携帯機器。
JP2002141216A 2002-05-16 2002-05-16 電子音発生方法及び装置、それを用いた携帯機器 Expired - Fee Related JP3789393B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002141216A JP3789393B2 (ja) 2002-05-16 2002-05-16 電子音発生方法及び装置、それを用いた携帯機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002141216A JP3789393B2 (ja) 2002-05-16 2002-05-16 電子音発生方法及び装置、それを用いた携帯機器

Publications (2)

Publication Number Publication Date
JP2003330467A true JP2003330467A (ja) 2003-11-19
JP3789393B2 JP3789393B2 (ja) 2006-06-21

Family

ID=29701867

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002141216A Expired - Fee Related JP3789393B2 (ja) 2002-05-16 2002-05-16 電子音発生方法及び装置、それを用いた携帯機器

Country Status (1)

Country Link
JP (1) JP3789393B2 (ja)

Also Published As

Publication number Publication date
JP3789393B2 (ja) 2006-06-21

Similar Documents

Publication Publication Date Title
JPS5858679B2 (ja) デンシガツキ
CN109547028B (zh) 数模转换装置、电子乐器、信息处理装置及数模转换方法
JP3789393B2 (ja) 電子音発生方法及び装置、それを用いた携帯機器
US20140007754A1 (en) Musical sound generation device, musical sound generation method, and storage medium
JP2006039693A (ja) 半導体装置
JP2761897B2 (ja) 自動リズム演奏装置
JP3789358B2 (ja) 電子音発生方法及び装置、それを用いた携帯機器
US4934239A (en) One memory multi-tone generator
US10303423B1 (en) Synchronous sampling of analog signals
KR100236786B1 (ko) 음원장치
JP2004109541A (ja) 楽音合成装置
JP7263859B2 (ja) D/a変換装置、音響機器、電子楽器及びd/a変換方法
JP3331656B2 (ja) 音響装置
JP2005066127A (ja) 遊技機用の乱数発生装置
JPH10149161A (ja) カラオケ装置
JPS6339079B2 (ja)
JP2590997B2 (ja) 音声合成装置
KR100186314B1 (ko) 음원발생기
JPS5882298A (ja) 電子楽器用エンベロ−プ制御回路
JPH02134696A (ja) 音発生装置
JPH0519768A (ja) 楽音合成装置
JPH11248803A (ja) タイミング発生回路
JP3472334B2 (ja) 電子オルゴール
TW200934149A (en) Method for generating a spread spectrum clock and apparatus thereof
JP2004336232A (ja) 周波数分周回路及び方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040819

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060322

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060328

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060328

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120407

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130407

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees