JP2003152124A - 高周波用パッケージ - Google Patents

高周波用パッケージ

Info

Publication number
JP2003152124A
JP2003152124A JP2001346545A JP2001346545A JP2003152124A JP 2003152124 A JP2003152124 A JP 2003152124A JP 2001346545 A JP2001346545 A JP 2001346545A JP 2001346545 A JP2001346545 A JP 2001346545A JP 2003152124 A JP2003152124 A JP 2003152124A
Authority
JP
Japan
Prior art keywords
conductor
external
dielectric substrate
internal
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001346545A
Other languages
English (en)
Other versions
JP3667274B2 (ja
Inventor
Katsuyuki Yoshida
克亨 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2001346545A priority Critical patent/JP3667274B2/ja
Publication of JP2003152124A publication Critical patent/JP2003152124A/ja
Application granted granted Critical
Publication of JP3667274B2 publication Critical patent/JP3667274B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Waveguides (AREA)

Abstract

(57)【要約】 【課題】 実装基板上に実装した際に、パッケージの誘
電体基板と実装基板との間に発生するキャパシタンス成
分が増大するため、高周波的な不整合が生じ、高周波入
出力信号の損失が増大し、VSWRが劣化する。 【解決手段】 誘電体基板1と、その上に接合され、凹
部を形成する枠体2と、蓋体3と、凹部内に内部線路導
体7および内部同一面接地導体8が形成されて成る内部
コプレーナ線路9と、誘電体基板1の下面に外部線路導
体10および外部同一面接地導体11が形成されて成る外部
コプレーナ線路12と、内部および外部線路導体7・10の
端部間を接続する信号用貫通導体13と、内部および外部
同一面接地導体8・11の間を信号用貫通導体13と擬似同
軸構造で接続する接地用貫通導体14とを具備し、外部線
路導体10と外部同一面接地導体11との間に位置する誘電
体基板1の下面に切り欠き部15を設けた高周波用パッケ
ージである。

Description

【発明の詳細な説明】 【0001】 【発明の属する技術分野】本発明は、高周波帯で用いら
れる高周波半導体素子や高周波回路等の高周波回路部品
を収容するための高周波用パッケージに関するものであ
る。 【0002】 【従来の技術】MHz帯またはGHz帯の高周波帯で動
作する高周波半導体素子や高周波回路等の高周波回路部
品を収容するために用いられる高周波用パッケージに
は、例えば、特許第2605502号公報に開示された、図3
に示すようなものがあった。 【0003】図3(a)〜(c)はそのような従来の高
周波用パッケージの一例を示す図であり、図3(a)は
一部を破断した平面図、図3(b)は図3(a)のA−
A線による断面図、図3(c)は底面図である。また、
図4は図3に示す高周波用パッケージの要部を拡大して
示した斜視図である。これらの図において、21はセラミ
ックス等から成るパッケージ基板、22はセラミックスあ
るいは表面をメタライズしたセラミックス等から成るパ
ッケージ側壁であり、パッケージ基板21の表面上に装着
されている。パッケージ側壁22のパッケージ基板21に接
しない上端面は、金等の金属や鉄−ニッケル−コバルト
合金等の合金から成るフタ23により封止されている。24
はパッケージ基板21の表面にメタライズ25を施したダイ
ボンディング領域、26はセラミックス等から成る誘電体
基板であり、この誘電体基板26の表面上に金属薄膜から
成る内部高周波伝送線路27が形成され、ダイボンディン
グ領域24,誘電体基板26,内部高周波伝送線路27はパッ
ケージ基板21とパッケージ側壁22とフタ23とにより囲ま
れたキャビティ内に構成されている。また、パッケージ
基板21の底面部に、接地金属薄膜28と信号線金属薄膜29
が形成され、これらにより外部コプレーナ線路30を構成
し、その信号線金属薄膜29は金属から成るバイアホール
31により内部高周波伝送線路27と電気的に接続した構造
となっている。 【0004】なお、38は誘電体基板26の表面上に形成さ
れた接地金属薄膜であり、内部高周波伝送線路27ととも
に内部コプレーナ線路40を構成するものである。また、
41は外部コプレーナ線路30の接地金属薄膜28と内部コプ
レーナ線路40の接地金属薄膜38とを電気的に接続する接
地用バイアホールである。 【0005】このような高周波用パッケージが、図5に
断面図で示すように、ガラスエポキシ,フッ素樹脂,セ
ラミックス等から成る実装基板33上に表面実装されて、
高周波回路が構成される。 【0006】 【発明が解決しようとする課題】従来の高周波用パッケ
ージは以上のように構成されているので、この高周波用
パッケージを実装基板33上に表面実装した際に、パッケ
ージ基板21と実装基板33間に存在するキャパシタンス成
分が増大するため、高周波的な不整合が生じ、高周波入
出力信号の損失が増大し、定在波比(以下、VSWRと
略す)が劣化するという問題点があった。 【0007】本発明は、このような問題点を解消するた
めになされたもので、実装基板に表面実装した際の入出
力部における高周波入出力信号に対する高周波的な不整
合を抑止し、低損失で、かつ低VSWRの高周波用パッ
ケージを提供することを目的とする。 【0008】 【課題を解決するための手段】本発明の高周波用パッケ
ージは、上面に高周波回路部品の実装領域を有する誘電
体基板と、該誘電体基板上に前記実装領域を取り囲んで
接合された、前記高周波回路部品を収容する凹部を形成
する枠体と、該枠体の上面に前記凹部を覆うように取着
される蓋体と、前記凹部内の前記誘電体基板の上面に内
部線路導体およびその両側の内部同一面接地導体が形成
されて成る内部コプレーナ線路と、前記誘電体基板の下
面に外部線路導体およびその両側の外部同一面接地導体
が形成されて成る外部コプレーナ線路と、前記内部線路
導体および前記外部線路導体の端部間を電気的に接続す
る信号用貫通導体と、前記内部同一面接地導体および前
記外部同一面接地導体の間を前記信号用貫通導体の周囲
に擬似同軸構造をなすように配置されて接続する複数の
接地用貫通導体とを具備し、前記外部線路導体と前記外
部同一面接地導体との間に位置する前記誘電体基板の下
面に切り欠き部を設けたことを特徴とするものである。 【0009】本発明の高周波用パッケージによれば、誘
電体基板と枠体とで構成される凹部内に内部コプレーナ
線路を、また、誘電体基板の下面に外部コプレーナ線路
を形成し、両者の線路導体の端部間を信号用貫通導体で
電気的に接続するとともに両者の同一面接地導体間を信
号用貫通導体の周囲に擬似同軸構造をなすように配置さ
れた複数の接地用貫通導体により接続し、さらに外部コ
プレーナ線路の外部線路導体と外部同一面接地導体との
間に位置する誘電体基板の下面に切り欠き部を設けたこ
とから、高周波用パッケージを構成する誘電体基板とこ
のパッケージが実装される実装基板との間に発生するキ
ャパシタンス成分を軽減することができ、実装基板に表
面実装した際の入出力部における高周波入出力信号に対
する高周波的な不整合を抑止し、高周波入出力信号の損
失を低く抑え、VSWRを下げることができる。 【0010】 【発明の実施の形態】以下、本発明の高周波用パッケー
ジを図面を参照しつつ説明する。 【0011】図1(a)〜(c)は本発明の高周波用パ
ッケージの実施の形態の一例を示す図であり、図1
(a)は一部を破断した平面図、図1(b)は図1
(a)のA−A線による断面図、図1(c)は底面図で
ある。また、図2は図1に示す本発明の高周波用パッケ
ージの要部を拡大して示した斜視図である。これらの図
において、1は、上面に高周波半導体素子や高周波回路
等の高周波回路部品が実装される実装領域4を有する各
種セラミックスやガラスセラミックス等の無機系誘電体
材料、あるいはポリイミド・ガラスエポキシ等の有機系
誘電体材料、あるいはセラミックス粉末等の無機誘電体
粉末をエポキシ系樹脂等の熱硬化性樹脂で結合して成る
複合誘電体材料等から成る誘電体基板、2は、誘電体基
板1上に実装領域4を取り囲んで接合された、高周波回
路部品を収容する凹部を形成するセラミックスあるいは
表面をメタライズしたセラミックス等から成る枠体であ
り、これら誘電体基板1と枠体2とでパッケージの容器
本体が構成されている。3は、枠体2の上面に凹部を覆
うように取着される金等の金属や鉄−ニッケル−コバル
ト合金等の合金から成る蓋体であり、蓋体3が枠体2に
取着されることにより実装領域4に実装された高周波回
路部品が凹部内に封止される。なお、実装領域4には、
必要に応じて誘電体基板1の表面にメタライズ層5が形
成される。 【0012】6は誘電体基板1の凹部内に配置されたセ
ラミックス等から成る内部誘電体基板であり、この内部
誘電体基板6の表面上に金属薄膜や金属箔・金属板・メ
タライズ導体等から成る所定の線路幅の内部線路導体7
およびその両側に所定間隔を有して金属薄膜や金属箔・
金属板・メタライズ導体等から成る内部同一面接地導体
8が形成されて内部コプレーナ線路9が形成されてい
る。なお、この内部コプレーナ線路9は、必ずしも誘電
体基板1の上面に内部誘電体基板6を配置してその表面
上に形成される必要はなく、誘電体基板1の凹部内の上
面に直接形成されてもよい。 【0013】10は、誘電体基板1の下面にその端部を内
部線路導体7の端部と対向させて形成された、金属薄膜
や金属箔・金属板・メタライズ導体等から成る所定の線
路幅の外部線路導体、11は、外部線路導体10の両側に所
定間隔を有して形成された、金属薄膜や金属箔・金属板
・メタライズ導体等から成る外部同一面接地導体であ
り、これらにより外部コプレーナ線路12が形成されてい
る。また、13は、誘電体基板1および内部誘電体基板6
を貫通して形成され、内部線路導体7の端部と外部線路
導体10の端部との間を電気的に接続する信号用貫通導体
であり、14は、その信号用貫通導体13の周囲に信号用貫
通導体13とともに疑似同軸構造をなすように配置されて
形成された、内部同一面線路導体8と外部同一面接地導
体11とを電気的に接続する複数の接地用貫通導体であ
る。この擬似同軸構造をなす接続部は、内部コプレーナ
線路9と外部コプレーナ線路12とを接続する高周波伝送
線路の一形態をなし、内部コプレーナ線路9と外部コプ
レーナ線路12との間にあって、高周波入出力信号の授受
を、不整合を少なくし低損失かつ低VSWRで行なうも
のである。 【0014】そして、本発明の高周波用パッケージにお
いては、外部コプレーナ線路12の外部線路導体10と外部
同一面接地導体11との間に位置する誘電体基板1の下面
に、切り欠き部15が設けられている。 【0015】このように切り欠き部15を設けたことによ
り、高周波用パッケージを構成する誘電体基板1とこの
パッケージが実装される実装基板との間に発生するキャ
パシタンス成分を軽減することができ、誘電体基板1と
このパッケージが実装される実装基板との間における電
界集中が緩和されるため、高周波用パッケージを実装基
板に表面実装した際の入出力部における高周波入出力信
号に対する高周波的な不整合を抑止し、高周波入出力信
号の損失を低く抑え、VSWRを下げることができる。
その結果、本発明によれば、低損失な高周波用パッケー
ジを得ることができる。 【0016】本発明の高周波用パッケージにおいて、誘
電体基板1としては、酸化アルミニウム質焼結体・窒化
アルミニウム質焼結体・ムライト質焼結体・炭化珪素質
焼結体・窒化珪素質焼結体等の各種セラミックスやガラ
スセラミックス等の無機系誘電体材料、あるいはポリテ
トラフルオロエチレン(PTFE)・エポキシ・ポリイ
ミド・ガラスエポキシ等の有機系誘電体材料、あるいは
セラミックス粉末等の無機誘電体粉末をエポキシ系樹脂
等の熱硬化性樹脂で結合して成る複合誘電体材料等の誘
電体材料から成り、必要に応じて複数の誘電体層を積層
して形成される。そして、誘電体基板1は上面に高周波
回路部品が実装される実装領域4を有しており、実装領
域4には、高周波半導体素子をダイボンディングする等
の必要に応じて、メタライズ層5が形成される。 【0017】誘電体基板1の上面に実装領域4を取り囲
んで接合される枠体2は、基本的には誘電体基板1と同
様の誘電体材料で形成されるが、Fe−Ni−Co合金
やFe−Ni42アロイ等のFe−Ni系合金・無酸素銅
・アルミニウム・ステンレス・Cu−W合金・Cu−M
o合金等の金属材料で形成されてもよい。 【0018】内部誘電体基板6は、必要に応じて誘電体
基板1と同様の誘電体材料から形成されるものであり、
内部誘電体基板6を用いる場合には、その形状・寸法
(厚みや幅・長さ)は、使用される高周波信号の周波数
や特性インピーダンス等に応じて適当な内部コプレーナ
線路9が形成できるように適宜設定される。 【0019】枠体2の上面に凹部を覆うように取着され
る蓋体3には、Fe−Ni−Co合金やFe−Ni42ア
ロイ等のFe−Ni系合金・無酸素銅・アルミニウム・
ステンレス・Cu−W合金・Cu−Mo合金等の金属材
料、あるいは酸化アルミニウム質焼結体やガラスセラミ
ックス等の無機系材料、あるいはPTFE・ガラスエポ
キシ等の樹脂系材料等が用いられる。蓋体3を枠体2の
上面に取着するには、それらの材料に応じて、半田・A
u−Snろう等の低融点金属ろう材やAu−Geろう等
の高融点金属ろう材、あるいはエポキシ・導電性エポキ
シ等の樹脂接着剤、あるいはシームウェルド・電子ビー
ム溶接等の溶接等により取着する。 【0020】内部コプレーナ線路9を構成する内部線路
導体7および内部同一面接地導体8、ならびに外部コプ
レーナ線路12を構成する外部線路導体10および外部同一
面接地導体11は、高周波線路導体用の金属材料、例えば
CuやMoMn+Ni+Au・W+Ni+Au・Cr+
Cu・Cr+Cu+Ni+Au・Ta2N+NiCr+
Au・Ti+Pd+Au・NiCr+Pd+Au等の金
属薄膜や金属箔・金属板・メタライズ導体等を用いて、
厚膜印刷法あるいは各種の薄膜形成方法やメッキ処理法
等により形成される。その厚みや形状・線路幅・線路導
体と同一面接地導体との間隔等は、これらコプレーナ線
路により伝送される高周波入出力信号の周波数や特性イ
ンピーダンス等に応じて適宜設定される。 【0021】また、メタライズ層5ならびにビア導体や
スルーホール導体等として形成される信号用貫通導体13
・接地用貫通導体14も、以上のような高周波線路導体用
の金属材料を用いて厚膜印刷法あるいは各種の薄膜形成
方法やメッキ処理法等により形成され、その厚みや大き
さ等もコプレーナ線路により伝送される高周波入出力信
号の周波数や特性インピーダンス等に応じて適宜設定さ
れる。 【0022】本発明の高周波用パッケージの作製にあた
っては、例えば誘電体基板1が酸化アルミニウム質焼結
体から成る場合であれば、まず誘電体基板1となる酸化
アルミニウム質のセラミックグリーンシートを準備し、
切り欠き部15を形成するための凹部を打ち抜き加工等に
より設けるとともに、所定の打ち抜き加工を施して信号
用および接地用貫通導体13・14となる貫通孔を形成した
後、スクリーン印刷法によりタングステンや銅等の導体
ペーストを貫通孔に充填するとともに所定の線路導体パ
ターンおよび接地導体パターンの形状に印刷塗布する。
次いで、これらのセラミックグリーンシートを積層して
密着し、最後にこの積層体を一体焼成することにより製
作される。あるいは、切り欠き部15は、セラミックグリ
ーンシート上での加工により形成するのではなく、一体
焼成後にレーザ加工や切削・研磨加工等の後処理加工等
を行なって形成してもよい。 【0023】切り欠き部15は、外部線路導体10と外部同
一面接地導体11との間で、これらに極力近い位置で、す
なわち外部線路導体10と外部同一面接地導体11との間隔
に極力等しい幅で形成することが望ましい。これは、パ
ッケージの誘電体基板1とこれが実装される実装基板と
の間に発生するキャパシタンス成分をより大きく軽減す
ることができ、これにより、反射特性をより十分に改善
することができるからである。 【0024】また、切り欠き部15の深さは、深い方がパ
ッケージの誘電体基板1と実装基板との間に発生するキ
ャパシタンス成分をより大きく軽減できるため、より効
果があるものとなるが、外部線路導体10の線路幅と同等
の深さか、もしくは誘電体基板1の基板厚みの約80%以
下であることが望ましい。これは、切り欠き部15が深く
なりすぎると、切り欠き部15が設けられた部分の誘電体
基板1の基板厚みが薄くなりすぎ、パッケージの強度が
実用上支障をきたす程に低下するおそれがあるからであ
る。 【0025】なお、図1および図2に示した例では、切
り欠き部15の形状は略直方体として形成されているが、
このような直方体形状の場合は、例えば40GHz以上の
超高周波領域では、切り欠き部15の端部に電界が集中
し、伝播モードが不連続になることから挿入損失が増大
する懸念がある。このようなときは、切り欠き部15の形
状について断面構造を半円アーチ型にする等の工夫を行
ない、切り欠き部15における局部的な電界集中を緩和す
る構造としてもよい。 【0026】なお、本発明は以上の実施の形態の例に限
定されるものではなく、本発明の要旨を逸脱しない範囲
で種々の変更・改良を施すことは何ら差し支えない。例
えば、高周波信号の入出力部としての内部コプレーナ線
路9および外部コプレーナ線路12は、必要に応じて1つ
ずつ設けてもよく、3組以上の複数設けてもよい。 【0027】 【発明の効果】本発明の高周波用パッケージによれば、
誘電体基板と枠体とで構成される凹部内に内部コプレー
ナ線路を、また、誘電体基板の下面に外部コプレーナ線
路を形成し、両者の線路導体の端部間を信号用貫通導体
で電気的に接続するとともに両者の同一面接地導体間を
信号用貫通導体の周囲に擬似同軸構造をなすように配置
された複数の接地用貫通導体により接続し、さらに外部
コプレーナ線路の外部線路導体と外部同一面接地導体と
の間に位置する誘電体基板の下面に切り欠き部を設けた
ことから、高周波用パッケージを構成する誘電体基板と
このパッケージが実装される実装基板との間に発生する
キャパシタンス成分を軽減することができ、誘電体基板
とこのパッケージが実装される実装基板との間における
電界集中が緩和されるため、実装基板に表面実装した際
の入出力部における高周波入出力信号に対する高周波的
な不整合を抑止し、高周波入出力信号の損失を低く抑
え、VSWRを下げることができる。 【0028】以上により、本発明によれば、実装基板に
表面実装した際の入出力部における高周波入出力信号に
対する高周波的な不整合を抑止し、低損失で、かつ低V
SWRの高周波用パッケージを提供することができた。
【図面の簡単な説明】 【図1】(a)は本発明の高周波用パッケージの実施の
形態の一例を示す一部を破断した平面図、(b)は
(a)のA−A線による断面図、(c)は底面図であ
る。 【図2】図1に示す本発明の高周波用パッケージの要部
を拡大して示した斜視図である。 【図3】(a)は従来の高周波パッケージの例を示す一
部を破断した平面図、(b)は(a)のA−A線による
断面図、(c)は底面図である。 【図4】図3に示す従来の高周波用パッケージの要部を
拡大して示した斜視図である。 【図5】高周波用パッケージを実装基板上に実装した様
子を示す断面図である。 【符号の説明】 1・・・誘電体基板 2・・・枠体 3・・・蓋体 4・・・実装領域 5・・・メタライズ層 6・・・内部誘電体基板 7・・・内部線路導体 8・・・内部同一面接地導体 9・・・内部コプレーナ線路 10・・・外部線路導体 11・・・外部同一面接地導体 12・・・外部コプレーナ線路 13・・・信号用貫通導体 14・・・接地用貫通導体 15・・・切り欠き部

Claims (1)

  1. 【特許請求の範囲】 【請求項1】 上面に高周波回路部品の実装領域を有す
    る誘電体基板と、該誘電体基板上に前記実装領域を取り
    囲んで接合された、前記高周波回路部品を収容する凹部
    を形成する枠体と、該枠体の上面に前記凹部を覆うよう
    に取着される蓋体と、前記凹部内の前記誘電体基板の上
    面に内部線路導体およびその両側の内部同一面接地導体
    が形成されて成る内部コプレーナ線路と、前記誘電体基
    板の下面に外部線路導体およびその両側の外部同一面接
    地導体が形成されて成る外部コプレーナ線路と、前記内
    部線路導体および前記外部線路導体の端部間を電気的に
    接続する信号用貫通導体と、前記内部同一面接地導体お
    よび前記外部同一面接地導体の間を前記信号用貫通導体
    の周囲に擬似同軸構造をなすように配置されて接続する
    複数の接地用貫通導体とを具備し、前記外部線路導体と
    前記外部同一面接地導体との間に位置する前記誘電体基
    板の下面に切り欠き部を設けたことを特徴とする高周波
    用パッケージ。
JP2001346545A 2001-11-12 2001-11-12 高周波用パッケージ Expired - Fee Related JP3667274B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001346545A JP3667274B2 (ja) 2001-11-12 2001-11-12 高周波用パッケージ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001346545A JP3667274B2 (ja) 2001-11-12 2001-11-12 高周波用パッケージ

Publications (2)

Publication Number Publication Date
JP2003152124A true JP2003152124A (ja) 2003-05-23
JP3667274B2 JP3667274B2 (ja) 2005-07-06

Family

ID=19159711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001346545A Expired - Fee Related JP3667274B2 (ja) 2001-11-12 2001-11-12 高周波用パッケージ

Country Status (1)

Country Link
JP (1) JP3667274B2 (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005123894A (ja) * 2003-10-16 2005-05-12 Matsushita Electric Works Ltd 高周波用マルチチップモジュール基板
JP2006332317A (ja) * 2005-05-26 2006-12-07 Kyocera Corp 高周波伝送用回路基板および高周波回路基板
WO2012015040A1 (ja) * 2010-07-30 2012-02-02 京セラ株式会社 電子部品収納用部品、電子モジュールおよび電子装置
WO2013042627A1 (ja) * 2011-09-22 2013-03-28 京セラ株式会社 電子部品載置用基板、電子部品収納用パッケージおよび電子装置
WO2014192687A1 (ja) * 2013-05-29 2014-12-04 京セラ株式会社 素子収納用パッケージおよび実装構造体
WO2015030093A1 (ja) * 2013-08-28 2015-03-05 京セラ株式会社 素子収納用パッケージおよび実装構造体
EP2717309A4 (en) * 2011-05-31 2015-05-06 Kyocera Corp ELEMENT HOUSING PACKAGING, COMPONENT FOR A SEMICONDUCTOR DEVICE AND SEMICONDUCTOR DEVICE
JP2016146439A (ja) * 2015-02-09 2016-08-12 Ngkエレクトロデバイス株式会社 高周波用半導体素子収納用パッケージ
WO2018074100A1 (ja) * 2016-10-21 2018-04-26 京セラ株式会社 高周波基体、高周波パッケージおよび高周波モジュール
WO2022145313A1 (ja) * 2020-12-28 2022-07-07 京セラ株式会社 半導体パッケージ及び半導体電子装置

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005123894A (ja) * 2003-10-16 2005-05-12 Matsushita Electric Works Ltd 高周波用マルチチップモジュール基板
JP2006332317A (ja) * 2005-05-26 2006-12-07 Kyocera Corp 高周波伝送用回路基板および高周波回路基板
JP4646699B2 (ja) * 2005-05-26 2011-03-09 京セラ株式会社 高周波伝送用回路基板および高周波回路基板
JP5697669B2 (ja) * 2010-07-30 2015-04-08 京セラ株式会社 電子部品収納用部品、電子モジュールおよび電子装置
CN102884619A (zh) * 2010-07-30 2013-01-16 京瓷株式会社 电子部件收纳用部件、电子模块及电子装置
WO2012015040A1 (ja) * 2010-07-30 2012-02-02 京セラ株式会社 電子部品収納用部品、電子モジュールおよび電子装置
US9078347B2 (en) 2010-07-30 2015-07-07 Kyocera Corporation Electronic component housing unit, electronic module, and electronic device
EP2717309A4 (en) * 2011-05-31 2015-05-06 Kyocera Corp ELEMENT HOUSING PACKAGING, COMPONENT FOR A SEMICONDUCTOR DEVICE AND SEMICONDUCTOR DEVICE
WO2013042627A1 (ja) * 2011-09-22 2013-03-28 京セラ株式会社 電子部品載置用基板、電子部品収納用パッケージおよび電子装置
JPWO2014192687A1 (ja) * 2013-05-29 2017-02-23 京セラ株式会社 素子収納用パッケージおよび実装構造体
WO2014192687A1 (ja) * 2013-05-29 2014-12-04 京セラ株式会社 素子収納用パッケージおよび実装構造体
WO2015030093A1 (ja) * 2013-08-28 2015-03-05 京セラ株式会社 素子収納用パッケージおよび実装構造体
JPWO2015030093A1 (ja) * 2013-08-28 2017-03-02 京セラ株式会社 素子収納用パッケージおよび実装構造体
JP2016146439A (ja) * 2015-02-09 2016-08-12 Ngkエレクトロデバイス株式会社 高周波用半導体素子収納用パッケージ
WO2018074100A1 (ja) * 2016-10-21 2018-04-26 京セラ株式会社 高周波基体、高周波パッケージおよび高周波モジュール
JPWO2018074100A1 (ja) * 2016-10-21 2019-08-15 京セラ株式会社 高周波基体、高周波パッケージおよび高周波モジュール
WO2022145313A1 (ja) * 2020-12-28 2022-07-07 京セラ株式会社 半導体パッケージ及び半導体電子装置
JP7431351B2 (ja) 2020-12-28 2024-02-14 京セラ株式会社 半導体パッケージ及び半導体電子装置

Also Published As

Publication number Publication date
JP3667274B2 (ja) 2005-07-06

Similar Documents

Publication Publication Date Title
EP1094538A2 (en) Multilayered ceramic RF device
JP3493301B2 (ja) 高周波用入出力端子ならびに高周波用半導体素子収納用パッケージ
JP3667274B2 (ja) 高周波用パッケージ
US6936921B2 (en) High-frequency package
WO2013099936A1 (ja) 入出力部材ならびに電子部品収納用パッケージおよび電子装置
JP4874177B2 (ja) 接続端子及びこれを用いたパッケージ並びに電子装置
JP3439969B2 (ja) 高周波用入出力端子ならびに高周波用半導体素子収納用パッケージ
JP3935082B2 (ja) 高周波用パッケージ
JP4012796B2 (ja) 高周波信号伝送用積層構造およびそれを用いた高周波半導体パッケージ
JP2002190540A (ja) 半導体素子収納用パッケージ
JP3981645B2 (ja) 入出力端子および半導体素子収納用パッケージならびに半導体装置
JP4454144B2 (ja) 高周波回路用パッケージ
JP3618046B2 (ja) 高周波回路用パッケージ
JP3725983B2 (ja) 高周波回路用パッケージ
JP4522010B2 (ja) 入出力端子および半導体素子収納用パッケージおよび半導体装置
JP3771853B2 (ja) 入出力端子および半導体素子収納用パッケージ
JP2004055570A (ja) 高周波用パッケージ
JP4272570B2 (ja) 高周波用伝送線路
JP2001189405A (ja) 高周波用入出力端子ならびに高周波用半導体素子収納用パッケージ
JP3670574B2 (ja) 入出力端子および半導体素子収納用パッケージ
JP3598059B2 (ja) 半導体素子収納用パッケージ
JP3840160B2 (ja) 高周波素子収納用パッケージ
JP3833426B2 (ja) 高周波用配線基板
JP2004153165A (ja) 半導体素子収納用パッケージ及びその実装構造
JP3638528B2 (ja) 半導体素子収納用パッケージ

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041109

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041116

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050329

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050405

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080415

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090415

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090415

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100415

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110415

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110415

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120415

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120415

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130415

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140415

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees