JP2002108281A - 表示期間中にマトリクス型ディスプレイの発光を制御する方法及び装置 - Google Patents

表示期間中にマトリクス型ディスプレイの発光を制御する方法及び装置

Info

Publication number
JP2002108281A
JP2002108281A JP2001210612A JP2001210612A JP2002108281A JP 2002108281 A JP2002108281 A JP 2002108281A JP 2001210612 A JP2001210612 A JP 2001210612A JP 2001210612 A JP2001210612 A JP 2001210612A JP 2002108281 A JP2002108281 A JP 2002108281A
Authority
JP
Japan
Prior art keywords
subfield
period
addressing
panel
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2001210612A
Other languages
English (en)
Inventor
Sebastien Weitbruch
ヴァイトブルフ セバスティアン
Carlos Correa
コレア カルロス
Rainer Zwing
ツヴィング ライナー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2002108281A publication Critical patent/JP2002108281A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/2803Display of gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/297Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using opposed discharge type panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

(57)【要約】 【課題】 本発明は、改良型プラズマディスプレイパネ
ルのアドレス指定方法の提供を目的とする。 【解決手段】 本発明による方法は、アドレス指定、維
持及び消去の全ての動作をサブパネル毎に区別し、所定
のサブパネルで行なわれる各動作間の時間を短縮する。
パネル全体ではなく、サブパネルだけに対し書き込みを
行い、このサブパネルを照明する。サブパネル毎の連続
したアドレス指定期間の間の時間は、所与のサブフィー
ルド内では一定になるよう設定され、少なくとも重みの
大きいサブフィールド間で変化させられる。これによ
り、プラズマディスプレイパネルのエネルギー入出力が
良好に拡散され、低価格の部品を用いた電源回路を使用
できるようになる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、表示期間中にマト
リクス型ディスプレイの発光を制御する方法と、この方
法を実施する装置とに関する。
【0002】より詳細には、本発明は、画素に対する異
なる階調レベルが、パルス幅変調形式の小さいパルスを
用いて光の放射/反射/透過を制御することにより生成
される、マトリクス型ディスプレイ用の新しいアドレス
指定(アドレッシング)概念に関連する。このような概
念は、たとえば、プラズマディスプレイパネル(PD
P)、又は、画素値が対応した数の小さい照明パルスの
ディスプレイ上での発生を制御するその他のディスプレ
イ装置で使用される。
【0003】
【従来の技術】プラズマ技術は、(CRTの制限から開
放されて)視野角が制限されることなく奥行きが非常に
制限された大型のフラットカラーパネルを実現すること
ができる。
【0004】最新世代の欧州TVでは、画質を改善する
ため多数の研究開発がなされている。したがって、プラ
ズマのような新技術は、標準TV技術よりも優れた画質
を提供する必要がある。画質は、以下の(1)〜(3)
のパラメータに分解することが可能である。
【0005】(1)パネルの応答忠実性の良否 優れた応答忠実性を備えたパネルは、ブラックスクリー
ンの中央で1画素だけをオンできることを保証し、か
つ、このパネルは優れた均一性を実現する必要がある。
応答忠実性を改善するため、パネルの全セルを規則的に
短時間だけ励起することを目的とする、いわゆる「プラ
イミング(予備放電)」が使用される。それにもかかわ
らず、セルの励起は、発光によって特徴付けられるの
で、プライミングは、ブラックのレベルを変更する。し
たがって、この解決法は、できるだけ少ない頻度で使用
されるべきである。
【0006】(2)スクリーンの輝度の良否 スクリーンの輝度は、パネルの不感時間、すなわち、光
が生成されない時間によって制限され、この不感時間
は、主としてアドレス指定時間と、消去時間とにより構
成される。
【0007】(3)暗い室内でのコントラスト比の良否 コントラスト比は、ブラックレベルと組合されたパネル
の輝度の比、すなわち、輝度(Brightness)/ブラックレ
ベル(blacklevel)によって制限される。応答忠実性を改
善するために、同時にプライミングを使用すると、コン
トラスト比が減少する。
【0008】これらのパラメータは、相互に完全に関連
し、最終的に最良の画質を得るためには、最適な妥協点
を選択しなければならない。
【0009】さらに、このような新たに出現した技術が
成功するかどうかは、その価格にも依存する。また、こ
のような製品の電力消費は、消費者製品として成功する
ために、できる限り少なくすべきである。
【0010】プラズマディスプレイパネル(PDP)
は、オン又はオフだけの状態をとる放電セルのマトリク
スアレイを利用する。階調レベルが発光のアナログ制御
によって表現されるCRT若しくはLCDとは異なり、
PDPは、1フレーム当たりの光パルス(維持パルス)
の数を変調することにより階調レベルを制御する。この
時間変調は、目の時間応答に対応した期間に亘って目に
よって積分される。
【0011】ビデオ振幅は、一定周波数で出現する光パ
ルスの数を決定するので、振幅が増大すると、光パルス
数が増加し、オン時間が長くなる。このため、この種の
変調は、PWM(パルス幅変調)としても知られてい
る。このPWMに対する概念を確立するため、各フレー
ムは、「サブフィールド」と呼ばれる副期間に分解され
る。
【0012】小さい光パルスを生成するため、プラズマ
と称される電気放電がガスを充填されたセル内に現れ、
生成されたUV放射線は、発光する着色蛍光体を励起す
る。
【0013】照明されるべきセルを選択するため、アド
レス指定と呼ばれる第1の選択動作が、照明されるべき
セルに電荷を作成する。各プラズマセルは、長時間に亘
り電荷を保持するコンデンサであると考えることができ
る。次に、「維持」と呼ばれる一般的な動作が照明期間
中に適用され、セル内に電荷を追加する。第1の選択動
作中にアドレス指定されたセルにおいて、二つの電荷が
一つになって、セルの二つの電極の間に点火電圧が作ら
れる。発光用蛍光体を励起するUV放射線が発生され
る。セルの放電は、非常に短期間に行なわれ、セル内に
ある程度の電荷が残る。次の維持パルスによって、この
電荷は、再び点火電圧まで上昇するので、次の放電が始
まり、次の光パルスが生成される。特定のサブフィール
ド毎の全維持期間中、セルは小さいパルスで照明され
る。最後に、消去動作が新しいサイクルに備えるため、
全ての電荷を取り除く。
【0014】マトリクス型プラズマディスプレイ技術に
おけるプラズマセルの原理的な構造は、図1に示されて
いる。同図には、ガラス製のフェースプレート(前面
板)10、透明行電極11、パネルのバックプレート
(背面板)12、フェースプレートとバックプレートを
分離する二つの誘電体層13とが示される。バックプレ
ート12には、行電極11と直交した列電極14が一体
化されている。セルの内部は、発光基板(蛍光体)15
と、セパレータ(障壁)16とを含み、セパレータ16
は緑色蛍光体15aと、青色蛍光体15bと、赤色蛍光
体15cを分離する。放電によってUV放射線17が生
じる。緑色蛍光体15aから放出された光は、矢印18
で示されている。このようなPDPの構造から、表示さ
れたピクチャーの画素の色を生成するため、3色成分
R,G,Bに対応した三つのプラズマセルが必要である
ことがわかる。
【0015】画素のRGB各成分の階調レベルは、1フ
レーム周期当たりの光パルス数を変調することによって
PDPで制御される。この時間変調は、人の目の時間応
答に対応した期間に亘り目によって積分される。
【0016】次に、この原理を説明する。当業者は、文
献に基づいてこの原理について周知であろう。ビデオ技
術において、各色成分R,G,Bの8ビット表現は一般
的である。その場合、各色成分のルミナンスのレベル
は、以下の8個のビット、すなわち、 1−2−4−8−16−32−64−128 の組み合わせによって表現される。
【0017】PDP技術を用いてこのような符号化を実
現するため、フレーム周期は、8個の照明期間(サブフ
ィールド)に分割され、各照明期間が1ビットに対応す
る。ビット2に対する光パルスの数は、ビット1に対す
る光パルスの数の2倍であり、以下同様である。これら
の8個のサブ期間を使用することにより、サブフィール
ドの組み合わせを通して、256個の階調レベルを構築
することが可能である。この階調変調を生成するため使
用される標準的な原理は、ADS(アドレス/表示分
離)原理に基づいている。この原理では、全ての動作が
全パネル上で異なる時間に行なわれる。この原理は図2
に示されている。
【0018】図2は、フレームの先頭で1回のプライミ
ング期間だけを用いる8ビット符号化に基づくADSア
ドレス指定法の一例の説明図である。この例は、一例に
過ぎないので、多種のサブフィールド構成、たとえば、
サブフィールド数がより多く、かつ、サブフィールドの
重みが異なるサブフィールド構成が文献から知られてい
る。屡々、非常に多数のサブフィールドが動きアーティ
ファクトを減少させるため使用され、プライミングは、
応答忠実性を高めるため非常に多くのサブフィールドで
使用される。プライミングは、セルが充電される別個の
オプション期間である。この充電によって、小さい放電
が生じ、すなわち、原理的には望ましくない背景光が生
成される。プライミング期間の後、消去期間が続き、直
ちに放電を消滅させる。この消去期間は、セルが再びア
ドレス指定される後続のサブフィールド期間のために必
要である。プライミングは、後続のアドレス指定期間を
容易に行なわせる期間であり、すなわち、プライミング
は、全てのセルを同時に規則的に励起することによっ
て、書き込み段の効率を改善する。
【0019】ADSアドレス指定法の場合、全ての基本
サイクルは、順番に行なわれる。最初に、パネルの全セ
ルが1周期中に書き込まれ(アドレス指定され)、次
に、全セルは照明され(維持され)、最後に、全セルが
一斉に消去される。全てのケースにおいて、動作はパネ
ル全体に対し行なわれるので、動作に要する時間は長
い。換言すると、プライミングと書き込みをする場合、
最後のセルが書き込まれてから、パネル全体のプライミ
ングまでの間の時間は、先行のセルを全て書き込む間隔
である。その場合、セルをプライミングしてからセルを
維持するまでの時間が長くなるので、プライミング動作
の効率は低下する。この時間期間中に、セルはプライミ
ング動作から回復し、プライミングのボーナス効果は内
在的に小さい。そのため、セルを書き込むためにより多
くのエネルギーが必要になる。同様の状況が、書き込み
と維持の間で長時間に亘り維持する場合も生ずる。この
場合にも、維持が後で巧く働く(蓄積された電荷が時間
と共に消滅する)ことを保証するようにセルを書き込む
ためより多くのエネルギーを必要とする。その上、維持
時間中に強いエネルギーの流れが存在し、他の動作中に
は存在しない。これは、エネルギーが集中し、フレーム
全体に拡散しないことを意味する。このため、電源に非
常に大きい歪みが生じ、より高価格でより高品質の部品
(たとえば、より大型のコンデンサなど)が必要にな
る。
【0020】図2において、サブフィールドSF1〜S
F8は長さが変化する。各サブフィールドは、アドレス
指定期間と、維持期間と、消去期間とを含む。アドレス
指定期間の長さと、消去期間の長さは、全てのサブフィ
ールドに対し同じである。アドレス指定期間中に、セル
は、ディスプレイの第1行から第N行まで行単位でアド
レス指定される。消去期間中に、全てのセルは、ワンシ
ョットで並行して放電し、アドレス指定よりも短い時間
で足りる。図2に示された例の場合、アドレス指定、維
持及び消去の全ての動作は、時間的に完全に分離され
る。ある時点で、これらの動作の中の一つの動作がパネ
ル全体に対して有効である。このため、これらの動作の
効率が低下する。相互作用すべき動作の間には長い時間
がある。さらに、維持期間中にエネルギーの激しい集中
があり、PDPの電源にストレスを加える。これらの欠
点は、図3に示された例を参照して詳述する。
【0021】図3において、期間Tadは、パネル全体
のアドレス指定時間を表す。期間T erは、パネル全体
の消去時間を表す。これらの時間は長時間であるため問
題が生じる。これらの時間中に、書き込みセルの充電は
消滅し、上述の抵抗、容量などの一般的なセル特性が変
化する。この状況を改善するため、第1のアイデアは、
アドレス指定を高速化してアドレス指定時間を短縮する
ことであるが、これは、パネルの応答忠実性に悪影響を
与える。同様に、消去時間の短縮は、暗い領域に閃光す
る画素として現れる偽の消滅を生成する。
【0022】これらの問題を解決する第1の方法は、米
国特許US-A-5,903,245号明細書に記載されている。この
文献では、プラズマディスプレイパネルを、走査ブロッ
クと呼ばれる幾つかの部分に細分することが提案されて
いる。この解決法は、同一平面プラズマディスプレイ技
術で製作されたパネルを一例として説明されている。パ
ネルのアドレス指定は、上述のADSアドレス指定法と
は相異する。アドレス指定(書き込み)は、異なる走査
ブロック毎に別個に行なわれ、パネル全体に大しては行
なわれない。これにより、最後の走査ブロックのアドレ
ス指定の終了後に共通の維持期間が続く最も簡単な実施
例の場合でも、アドレス指定期間と維持期間の間の時間
差が小さくなる。この文献に記載される先進的な実施例
の場合(図23を参照せよ)、1走査ブロックに対する
アドレス指定期間が終了した直後に、その走査ブロック
に対し比較的短時間の維持段階が続く。かくして、この
実施例の場合、維持期間の拡散が実現され、エネルギー
出力はサブフィールド期間に拡張される。しかし、この
文献の図27及び対応した記述からわかるように、アド
レス指定期間の後に一定の維持期間が続く。
【0023】
【発明が解決しようとする課題】本発明の目的は、エネ
ルギー出力がフレーム期間全体で良好に拡散されるよう
に改良されたプラズマディスプレイパネルのアドレス指
定方法を提供することである。
【0024】本発明の更なる目的は、本発明の方法を実
施する装置を提供することである。
【0025】
【課題を解決するための手段】本発明の目的は請求項1
に記載された方法によって解決される。
【0026】本発明の方法を実施する有利な装置は請求
項4に記載されている。
【0027】ADM(アドレス・ディスプレイ多重化)
と呼ばれる本発明のアドレス指定方法は、アドレス指
定、維持及び消去の全ての基本動作をパネルの一部(サ
ブパネルと称する)毎に、たとえば、ドライバ毎に区別
し、所定のサブパネルで行なわれる各動作間の時間を短
縮する。パネル全体に書き込む代わりに、サブパネルだ
けに対し書き込みを行い、次に、このサブパネルを照明
する。これは、米国特許第US-A-5,903,245明細書に記載
された解決法と共通している。
【0028】この文献に記載された事項に対する更なる
改良点は、サブパネル毎の連続したアドレス指定期間の
間の時間が所与のサブフィールド内で一定になるよう設
定され、サブフィールド間では変化することである。異
なるサブフィールド間でのサブフィールドアドレス指定
期間の時間差は、低電圧アドレス指定並びに良好な応答
忠実性及び良好なパネル均一性を得るため各基本動作の
効率を改善する。アドレス指定効率の点での改善の他
に、パネル均一性は、より多くの光を生成するため使用
できるより多くの時間を得るため、一部の動作(アドレ
ス指定、維持)の速度を促進することができる。さら
に、低電力アドレス指定を使用することにより、電子部
品の価格を削減できる。その上、エネルギーは、フレー
ム全体に拡散され、ピーク電流が減少し、全ての電源部
品に加わるストレスが減少する。これらの理由から、部
品点数に関して、コスト並びに電源の複雑さを低下させ
得る。
【0029】請求項4に記載された発明によれば、新し
いアドレス指定方法を容易に装置に組み込むため、プラ
ズマディスプレイパネルの走査ドライバの数及びサイズ
に応じて、パネルをサブパネルに分割することが有利で
ある。
【0030】本発明の更なる有利な実施例は、従属請求
項に記載された発明から明らかになる。
【0031】本発明の実施例は、添付図面に例示され、
以下の記載によって詳細に説明される。
【0032】
【発明の実施の形態】図2には、プラズマディスプレイ
パネルにおける光生成の一般的な概念が示されている。
既に説明した通り、プラズマセルは、オン又はオフに切
り換えられる。したがって、光生成は、プラズマセルが
スイッチオンされる小さいパルスで行なわれる。種々の
色が1フレーム期間当たりの小さいパルスの数を変調す
ることにより生成される。このため、フレーム期間は、
いわゆるサブフィールドSFに分割される。各サブフィ
ールドSFには、このサブフィールドSF内で生成され
る光パルスの個数を定める特定の重みが割り当てられ
る。光生成は、サブフィールド符号語によって制御され
る。サブフィールド符号語は、サブフィールドの有効
(活性)と無効(不活性)とを制御する2進数である。
1にセットされた各ビットは、対応したサブフィールド
SFを有効にする。0にセットされた各ビットは、対応
したサブフィールドSFを無効にする。有効サブフィー
ルドSFにおいて、割り当てられた個数の光パルスが生
成される。無効サブフィールドで光は生成されない。
【0033】説明の便宜上、用語「サブフィールド」を
次のように定義する。サブフィールドは、一つのセルに
対し以下の手順が順番に行なわれる時間の期間である。 1.セルが高電圧を伴う励起状態、若しくは、低電圧を
伴う中立状態にされる書き込み/アドレス指定期間が存
在する。 2.短い照明用パルスを生じる短い電圧パルスを用いて
ガス放電が行なわれる維持期間が存在する。勿論、先行
して励起されたセルだけが照明用パルスを生じる。中間
状態のセルでガス放電は行なわれない。 3.セルの放電が消滅する消去期間が存在する。
【0034】図4には、ADMアドレス指定方法の原理
がADSアドレス指定方法と対照して示されている。プ
ラズマパネルは、4個のサブパネル1〜4に分割され
る。この分割は、水平方向に行なわれる。ディスプレイ
が480本のラインを有する場合、第1のサブパネル
は、ディスプレイの最初の120本のラインを含み、第
2のサブパネルは、ディスプレイの121本目から24
0本目までのラインを含み、第3のサブパネルは、24
1本目から360本目までのラインを含み、第4のサブ
パネルは、361本目から480本目までのラインを含
む。勿論、これは、一例であり、これ以外のタイプの分
割法を使用してもよい。非常に良好な一つの候補は、ド
ライバに関する分割であり、各サブパネルが走査用ドラ
イバに対応することを意味する。この分割法は、パネル
の総電力消費を削減する実際的に最適化された走査用ド
ライバ(低コストでアドレス指定をする低電圧ドライ
バ)と共に使用され得る。ドライバに関する分割の一例
は、図5に示されている。PDPは、水平方向アドレス
指定行用の8個の走査用ドライバを含む。すなわち、デ
ィスプレイ上のライン数が480本の場合、各ドライバ
に60本のラインが割り当てられる。パネルのサブパネ
ルへの分割も対応して行なわれ、すなわち、各サブパネ
ルは、パネルの中で、1個の走査用ドライバで駆動する
ことができる60本のラインを含む。図5には、走査用
ドライバの他にデータドライバが示されている。パネル
の列方向に7個のデータドライバが存在する。1行に8
54個の画素が存在する場合、各データドライバには、
122×3本のデータラインが割り当てられる。各画素
は、三つの色成分R,G,B用の3個の連続セルにより
構成されることに注意する必要がある。
【0035】従来型のADSアドレス指定方法は、図4
の下方に示されている。ビデオ技術において広く行なわ
れるように、256個の異なるビデオレベルを生成する
ため、図2に示されるようなサブフィールド構造が使用
され、サブフィールド重みは、1−2−4−8−16−
32−64−128である。これは、最も簡単なサブフ
ィールド構造であるが、屡々、他のタイプのサブフィー
ルド構造が使用され、たとえば、12個のサブフィール
ドが使用され、サブフィールド重みは、精密な階調を有
する。図4において、図面の簡単化のため、8個のサブ
フィールドのうちの最初の6個のサブフィールドが示さ
れている。全てのサブパネルが集められ、パネル全体が
一つの部分であるとみなされる。各サブフィールドは、
アドレス指定期間と、維持期間と、消去期間とを有す
る。アドレス指定期間中、パネル全体が行に関してアド
レス指定され、すなわち、アドレス指定は、第1行から
第480行まで連続的に行なわれる。上述の通り、これ
には、比較的長い時間を要する。次に、パネル全体のセ
ルに対し、維持パルスが同時に供給される。1フレーム
期間のサブフィールドは、異なる重みをもつため、異な
る量の維持パルスが異なるサブフィールドに対し生成さ
れる。維持パルスの量は、ピクチャーの左から右へ増加
する。維持期間の後、消去期間が現れ、パネルの全プラ
ズマセルが異なる極性の対応した電圧パルスで放電す
る。
【0036】図4に示された例では、第1のサブフィー
ルドよりも先行するプライミング期間が存在しない場合
を考える。しかし、この条件は必須条件ではなく、他の
実施例の場合、一つ以上のプライミング期間がサブフィ
ールド構造の一部に含まれる。
【0037】図4の上側部分には、最初の5個のサブフ
ィールドに関連したアドレス指定方法が示されている。
6番目のサブフィールドは、一部だけが示されている。
重み単位は、維持パルスのパケットに対応する。この方
法の基本的な概念は、サブフィールド毎に、第1のサブ
パネル1をアドレス指定し、一つの重み単位に対応した
維持パルスのグループがサブパネル1に対し生成され、
次に、同じサブフィールドにおいて、第2のサブパネル
2をアドレス指定し、第1の重み単位に対する数の維持
パルスが第2のサブパネル上で生成され、以下同様に続
く。この重み単位は、同じサブフィールドの第2の重み
単位がサブパネルNに現れるとき、サブパネルN+1に
同時に現れ、以下同様である。
【0038】第1のサブフィールドSF1において、維
持期間は、1の重みをとる。したがって、対応したサブ
パネルの消去期間が直ぐに続く。第2のサブフィールド
SF2の場合、維持期間の重みは2である。したがっ
て、第1のサブフィールドに対する消去期間は、第2の
維持期間のショットの後に続く。第2の維持期間のショ
ットは、第2のサブパネルに対する第1のショットと同
時に出現する。重みが8である第4のサブフィールドS
F4には、重み単位5乃至8に対する残留維持パルスが
全てのサブパネルで共通に一つずつ集められる期間が存
在する。この構造は、サブフィールドSF5乃至SF8
についても同様に成り立つ。全てのサブフィールドに対
し、第1のサブフィールドを除いて、一つの重み単位に
対応したアドレス指定期間の間に小さい時間差が存在す
る。第1のサブフィールドでは、この時間差は消去期間
のため僅かに長くなる。
【0039】ADSアドレス指定方法との最も重要な差
は、サブパネル毎にアドレス指定されるべきラインの本
数が削減されるので、各サブパネルに対するアドレス指
定時間が短縮されることである。これにより、パネルの
応答忠実性および均一性が非常に向上し、プライミング
(よりよいコントラスト)の必要性が低減し、アドレス
指定速度の点でより高速なアドレス指定が実現される。
より高速なアドレス指定速度で得られる全体的な時間の
増加によって、より多くの光を生成できるようになる。
【0040】図4には、高速化されたアドレス指定速度
は図示されない。図4は、走査と維持の間の時間遅延
と、エネルギーの配分とに関して、ADM法とASM法
を比較することに注目している。また、4個のサブパネ
ルしか使用しない場合、最適化はできない。それにもか
かわらず、ADM法の場合には、動作間の遅延が減少
し、エネルギーがフレーム周期の全体に良好に拡散され
ることが明らかである。これにより、応答忠実性に関す
る利益、電力消費に関する利益、並びに、電源最適化が
得られる。
【0041】さらに、応答忠実性に関して得られる利益
は、より高速なアドレス指定を可能にさせ、コントラス
ト改善のため、より多くの光(維持パルス)を生成する
のに使用できる時間が節約される。
【0042】図6には、改良型ADMアドレス指定方法
の一実施例が示されている。本実施例の場合、アドレス
指定期間の時間差は変化する。図4の例の場合のよう
に、全てのサブフィールドに対し、常に1個の重み単位
であるとは限らない。重み単位1の時間差は、最初の3
個のサブフィールドSF1乃至SF3だけに対し有効で
ある。4番目のサブフィールドSF4に対する時間差
は、重み単位2の時間差であり、5番目のサブフィール
ドSF5に対する時間差は、重み単位4の時間差であ
り、6番目のサブフィールドSF6に対する時間差は重
み単位8であり、7番目のサブフィールドSF7に対す
る時間差は重み単位16であり、8番目のサブフィール
ドSF8に対する時間差は重み単位32である。勿論、
一つのサブフィールド内で、連続したアドレス指定期間
の間の時間は、一定に保たれる。この方法は、各サブフ
ィールドに対し、時間差が割り当てられたサブフィール
ド重みの25%であるという規則に従う。最初の2個の
サブフィールドの場合、得られる値は、4分の1、若し
くは、2分の1であるが、設定可能な最小の維持期間は
重み単位1であるため、これらの値は1に切り上げられ
る。
【0043】図6には、第2のADM方法の場合に、エ
ネルギー入力及びエネルギー出力がフレーム周期に良好
に拡散され、特に、大きい重みを有するサブフィールド
に拡散されることが示されている。これにより、部品数
及び部品コストに関して電源のより優れた最適化が達成
される。
【0044】図面には実現可能な例が示されている。制
御ブロックは、プライミング/アドレス指定/消去され
る適切なサブパネルを選択する。所定のサブパネルが選
択されたとき、対応したビデオコンテンツへの直接メモ
リアクセスを許可するため、要求されたフレームメモリ
アドレスが評価される。同時に、制御ブロックは、提案
したいずれかのADM系列によって要求される順番に、
全てのプライミングパルス、消去パルス、走査パルス及
び維持パルスを生成する。
【0045】図7には、本発明を実施する回路が例示さ
れている。入力R,G,Bビデオデータは、サブフィー
ルド符号化ユニット20へ送られる。サブフィールド符
号語は、異なる色成分R,G,B毎に別々にメモリ21
へ送られる。メモリは、好ましくは、2フレームメモリ
の容量を有する。これは、プラズマ駆動処理のために推
奨される。プラズマディスプレイパネルは、上述の通
り、サブフィールドで駆動されるので、画素毎に、1ビ
ット(実際には、3色の色成分に対応した3ビット)
が、サブフィールド毎にこのメモリ21から読み出され
る。一方、データをメモリに書き込む必要がある。書き
込みと読み出しの間の衝突を回避するため、二つの独立
したフレームメモリが使用される。データが一方のフレ
ームメモリから読み出されたとき、他方のフレームメモ
リはデータの書き込みのために使用され、その逆も同様
である。
【0046】サブフィールド符号語の読み出しビット
は、PDPの全ラインについて直列・並列変換ユニット
22に集められる。たとえば、1ラインには854画素
が存在するので、2962個のサブフィールド符号化ビ
ットが1サブフィールド周期当たり1ライン毎に読み出
される。これらのビットは、直列・並列変換ユニット2
2のシフトレジスタへ供給される。
【0047】サブフィールド符号語は、メモリユニット
21に格納される。このメモリユニット21に対するデ
ータの読み書きは、外部制御ユニット24によって制御
される。制御ユニット24は、メモリ21へのデータの
読み出し・書き込みを制御する。また、制御ユニット2
4は、サブフィールド符号化処理と、直列・並列変換を
制御する。さらに、制御ユニット24は、PDP制御用
のすべての走査パルス、維持パルス、及び、消去パルス
を発生する。制御ユニット24は、基準タイミング用の
水平同期信号及び垂直同期信号を受け取る。
【0048】本発明は、特に、PDPで使用され得る。
プラズマディスプレイパネルは、たとえば、TVセット
用の消費者電子機器に使用され、或いは、コンピュータ
用モニターとして使用される。しかし、本発明は、発光
がサブフィールド内の小さいパルスによって制御される
マトリクス型ディスプレイ、すなわち、発光を制御する
ためPWM原理が使用されるようなマトリクス型ディス
プレイへの応用にも好適である。
【図面の簡単な説明】
【図1】マトリクス型技術におけるプラズマディスプレ
イパネルのセル構造の説明図である。
【図2】従来型のフレーム期間中のADSアドレス指定
方法の説明図である。
【図3】従来型のADSアドレス指定方法の問題点を説
明する図である。
【図4】プラズママトリクス型技術用のADMアドレス
指定方法の第1実施例の説明図である。
【図5】プラズマパネルの行ドライバに関する分割の一
例の説明図である。
【図6】本発明による改良型ADMアドレス指定方法の
一実施例の説明図である。
【図7】本発明の方法をPDPにおいて実施する回路の
ブロック図である。
【符号の説明】
20 サブフィールド符号化ユニット 21 メモリ 22 直列・並列変換ユニット 23 プラズマディスプレイパネル 24 制御ユニット
───────────────────────────────────────────────────── フロントページの続き (71)出願人 300000708 46,Quai A, Le Gallo F−92648 Boulogne Cede x France (72)発明者 カルロス コレア ドイツ連邦共和国,78056 フィリンゲン −シュヴェニンゲン,リヒテンベルガー ヴェーク 4 (72)発明者 ライナー ツヴィング ドイツ連邦共和国,78052 フィリンゲン −シュヴェニンゲン,ボーツェナー シュ トラーセ 2 Fターム(参考) 5C058 AA11 BA05 BB13 BB25 5C080 AA05 BB05 DD27 EE29 FF07 JJ02 JJ06

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 複数のセルを含み、 セルの光生成が小さいパルスで行なわれ、 フレーム周期は、少なくとも一部で異なる重みを有する
    多数のサブフィールドに分割され、 サブフィールドは、アドレス指定期間と、維持期間と、
    消去期間とを含み、 表示パネルは少なくとも二つの部分に分割され、 一方の部分のセルは専用の対応したアドレス指定期間に
    アドレス指定され、 両方の部分には、サブフィールド内で別々のアドレス指
    定期間が割り当てられている、マトリクス型ディスプレ
    イのフレーム周期中に光出力を制御する方法であって、 上記部分中の連続したアドレス指定期間の間の時間差が
    一つのサブフィールド内で一定であり、少なくとも重み
    が大きい方のサブフィールドではサブフィールド間で上
    記時間差が変化することを特徴とする方法。
  2. 【請求項2】 一つのサブフィールド内で上記部分中の
    連続したアドレス指定期間の間の時間差がサブフィール
    ド重みの所定の割合の値である、請求項1記載の方法。
  3. 【請求項3】 上記所定の割合は25%である、請求項
    2記載の方法。
  4. 【請求項4】 マトリクス型ディスプレイが多数の部分
    に分割され、 複数の行ドライバ及び列ドライバがマトリクス型ディス
    プレイのセルをアドレス指定するため設けられた、装置
    であって、 マトリクス型ディスプレイの部分への分割が水平方向、
    すなわち、行ドライバに関して行なわれ、一つの行ドラ
    イバによってアドレス指定された全てのマトリクス型デ
    ィスプレイのセルが一つの部分に含まれることを特徴と
    する、請求項1乃至3のうちいずれか一項記載の方法を
    実施する装置。
JP2001210612A 2000-07-13 2001-07-11 表示期間中にマトリクス型ディスプレイの発光を制御する方法及び装置 Withdrawn JP2002108281A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP00250231A EP1172787A1 (en) 2000-07-13 2000-07-13 Gradation control of a matrix display
EP00250231.8 2000-07-13

Publications (1)

Publication Number Publication Date
JP2002108281A true JP2002108281A (ja) 2002-04-10

Family

ID=8172611

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001210612A Withdrawn JP2002108281A (ja) 2000-07-13 2001-07-11 表示期間中にマトリクス型ディスプレイの発光を制御する方法及び装置

Country Status (5)

Country Link
US (1) US6753832B2 (ja)
EP (1) EP1172787A1 (ja)
JP (1) JP2002108281A (ja)
KR (1) KR20020006595A (ja)
CN (1) CN1249656C (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003044014A (ja) * 2001-08-01 2003-02-14 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置の駆動回路、電気光学装置および電子機器
JP2005055807A (ja) * 2003-08-07 2005-03-03 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイ装置およびその駆動方法
US7286103B2 (en) 2002-11-26 2007-10-23 Samsung Sdi Co., Ltd. Method and apparatus for driving panel by performing mixed address period and sustain period
US7372434B2 (en) 2003-10-14 2008-05-13 Samsung Sdi Co., Ltd. Method of driving discharge display panel by address-display mixing
US7612741B2 (en) 2004-11-15 2009-11-03 Samsung Sdi Co., Ltd. Plasma display device and driving method thereof

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003015594A (ja) * 2001-06-29 2003-01-17 Nec Corp サブフィールドコーディング回路及びサブフィールドコーディング方法
EP1365378A1 (en) * 2002-05-22 2003-11-26 Deutsche Thomson-Brandt Gmbh Method for driving plasma display panel
KR100472515B1 (ko) * 2002-12-03 2005-03-10 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치
JP2004287118A (ja) * 2003-03-24 2004-10-14 Hitachi Ltd 表示装置
KR100490556B1 (ko) * 2003-08-13 2005-05-18 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치
WO2005043503A1 (ja) * 2003-11-04 2005-05-12 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100524311B1 (ko) * 2003-11-08 2005-10-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100581899B1 (ko) * 2004-02-02 2006-05-22 삼성에스디아이 주식회사 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100509609B1 (ko) * 2004-03-30 2005-08-22 삼성에스디아이 주식회사 디스플레이 패널구동방법 및 장치
KR100612311B1 (ko) * 2004-10-19 2006-08-11 삼성에스디아이 주식회사 표시 장치 및 그 구동 방법
KR100774909B1 (ko) * 2004-11-16 2007-11-09 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100659110B1 (ko) * 2005-11-15 2006-12-19 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100765528B1 (ko) * 2006-01-24 2007-10-10 엘지전자 주식회사 플라즈마 표시장치
KR100839386B1 (ko) 2007-03-26 2008-06-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100831018B1 (ko) * 2007-05-03 2008-05-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100879289B1 (ko) * 2007-08-08 2009-01-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR102087146B1 (ko) * 2013-12-31 2020-03-10 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2666711B2 (ja) * 1993-12-27 1997-10-22 日本電気株式会社 プラズマディスプレイパネルの駆動方法
US5684499A (en) * 1993-11-29 1997-11-04 Nec Corporation Method of driving plasma display panel having improved operational margin
JP2666729B2 (ja) * 1994-07-28 1997-10-22 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH09244578A (ja) * 1996-03-13 1997-09-19 Fujitsu Ltd プラズマ表示装置及びその駆動方法
JP2874671B2 (ja) * 1996-11-19 1999-03-24 日本電気株式会社 プラズマディスプレイパネルの駆動回路
JPH11184427A (ja) * 1997-12-25 1999-07-09 Fujitsu Ltd Pdpの駆動方法
KR100264462B1 (ko) * 1998-01-17 2000-08-16 구자홍 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동장치
EP0938073A3 (en) * 1998-02-24 2000-08-02 Lg Electronics Inc. Circuit and method for driving plasma display panel
KR100347586B1 (ko) * 1998-03-13 2002-11-29 현대 프라즈마 주식회사 교류형플라즈마디스플레이패널구동방법
AU2001257111A1 (en) * 2000-04-20 2001-11-07 James C. Rutherford Method for driving plasma display panel
JP4253422B2 (ja) * 2000-06-05 2009-04-15 パイオニア株式会社 プラズマディスプレイパネルの駆動方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003044014A (ja) * 2001-08-01 2003-02-14 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置の駆動回路、電気光学装置および電子機器
US7286103B2 (en) 2002-11-26 2007-10-23 Samsung Sdi Co., Ltd. Method and apparatus for driving panel by performing mixed address period and sustain period
US7385571B2 (en) 2002-11-26 2008-06-10 Samsung Sdi Co., Ltd. Method and apparatus for driving panel by performing mixed address period and sustain period
US7385570B2 (en) 2002-11-26 2008-06-10 Samsung Sdi Co., Ltd. Method and apparatus for driving panel by performing mixed address period and sustain period
JP2005055807A (ja) * 2003-08-07 2005-03-03 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイ装置およびその駆動方法
US7372434B2 (en) 2003-10-14 2008-05-13 Samsung Sdi Co., Ltd. Method of driving discharge display panel by address-display mixing
US7612741B2 (en) 2004-11-15 2009-11-03 Samsung Sdi Co., Ltd. Plasma display device and driving method thereof

Also Published As

Publication number Publication date
KR20020006595A (ko) 2002-01-23
EP1172787A1 (en) 2002-01-16
US20020018032A1 (en) 2002-02-14
US6753832B2 (en) 2004-06-22
CN1333525A (zh) 2002-01-30
CN1249656C (zh) 2006-04-05

Similar Documents

Publication Publication Date Title
JP2002108281A (ja) 表示期間中にマトリクス型ディスプレイの発光を制御する方法及び装置
JP3736671B2 (ja) プラズマディスプレイパネルの駆動方法
JPH1173157A (ja) ディスプレイパネルの中間調表示方法
KR100329536B1 (ko) 플라즈마 표시 장치 및 pdp의 구동 방법
JPH1195718A (ja) Ac型pdpの駆動方法及びプラズマ表示装置
JPH11352924A (ja) ガス放電デバイスの駆動方法
JP3421578B2 (ja) Pdpの駆動方法
JP2002297090A (ja) Ac型pdpの駆動方法および駆動装置
KR20030062221A (ko) 비디오 화상을 처리하기 위한 방법 및 장치
JP4089759B2 (ja) Ac型pdpの駆動方法
JP2003345293A (ja) プラズマディスプレイパネルの駆動方法
JPH117264A (ja) プラズマディスプレイパネルの駆動方法
KR20030091046A (ko) 디스플레이 디바이스 상에서의 디스플레이를 위해 비디오화상을 처리하기 위한 방법
JP3511457B2 (ja) Pdpの駆動方法
JP2003022045A (ja) プラズマディスプレイパネルの駆動方法
JP4240160B2 (ja) Ac型pdpの駆動方法及びプラズマ表示装置
JP3390239B2 (ja) プラズマディスプレイパネルの駆動方法
JP4541025B2 (ja) 表示パネルの駆動方法
JP2002189443A (ja) プラズマディスプレイパネルの駆動方法
JPH1055151A (ja) ディスプレイ装置
KR100353679B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20050006075A (ko) 표시 패널의 구동 방법
EP1172790A1 (en) Gradation control of a matrix display
KR100251149B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
EP1316936A1 (en) Method and apparatus for driving a plasma display panel

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20081007