KR100659110B1 - 플라즈마 디스플레이 패널의 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동방법

Info

Publication number
KR100659110B1
KR100659110B1 KR1020050108934A KR20050108934A KR100659110B1 KR 100659110 B1 KR100659110 B1 KR 100659110B1 KR 1020050108934 A KR1020050108934 A KR 1020050108934A KR 20050108934 A KR20050108934 A KR 20050108934A KR 100659110 B1 KR100659110 B1 KR 100659110B1
Authority
KR
South Korea
Prior art keywords
voltage
sustain
group
electrodes
discharge
Prior art date
Application number
KR1020050108934A
Other languages
English (en)
Inventor
이은라
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050108934A priority Critical patent/KR100659110B1/ko
Priority to US11/541,095 priority patent/US20070109226A1/en
Application granted granted Critical
Publication of KR100659110B1 publication Critical patent/KR100659110B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 패널의 상부와 패널의 하부에서의 유지방전이 균일하게 수행되도록 하는 플라즈마 디스플레이 패널의 구동방법을 제공하는 것을 목적으로 한다.
이와 같은 목적을 달성하기 위하여, 본 발명은, 패널의 상부에서 하부 방향 즉, 어드레스 전극들이 연장되는 방향으로 방전셀들을 복수개의 그룹으로 나누어 그룹별로 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 각 서브필드는, 전체 방전셀들을 초기화하는 리셋 기간, 각 그룹별 어드레싱 및 소정 횟수의 유지방전이 수행하는 혼합 구동 기간, 및 유지방전의 횟수를 보정하는 선택 유지 기간과 공통적으로 유지방전을 수행하는 공통 유지 기간으로 구성되는 보정 유지 기간으로 나뉘고, 선택 유지 기간에서, 복수개의 그룹 중 제1 그룹의 주사전극들에는 정극성의 제1 전압, 및 제1 전압 보다 전위가 낮은 제2 전압이 순차 인가되고, 복수개의 그룹 중 제2 그룹 이후의 주사전극들에는, 제1 전압 및 접지 전압이 순차인가되되 제1 그룹보다 더 길게 제1 전압이 인가되거나, 제1 전압보다 전위가 높은 제3 전압 및 접지 전압이 순차 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법을 제공한다.

Description

플라즈마 디스플레이 패널의 구동방법{Driving method of plasma display panel}
도 1은 주사전극들에 대한 통상적인 어드레스 디스플레이 분리(Address Display Separation) 구동 방식을 보여준다.
도 2는 3 전극 플라즈마 디스플레이 패널을 구동하기 위한 종래의 구동 신호의 일예를 설명하기 위한 타이밍도이다.
도 3은 본 발명의 구동방법이 적용될 수 있는 플라즈마 디스플레이 패널의 전극 배치도이다.
도 4는 본 발명의 어드레스 디스플레이 혼합(Address Display Mixing) 구동 방법을 보여는 도면이다.
도 5는 도 4의 제1 서브필드(SF1)의 구동 과정을 보여주는 도면이다.
도 6은 도 4의 제4 서브필드(SF4)의 구동 과정을 보여주는 도면이다.
도 7은 본 발명의 일 실시예에 의한 구동신호를 도시하는 타이밍도로서, 도 6의 제4 서브필드(SF4)의 타이밍도이다.
도 8은 도 7의 보정 유지 기간의 구동신호를 상세히 설명하기위한 타이밍도이다.
도 9는 본 발명의 다른 실시예에 의한 구동신호를 도시하는 타이밍도로서, 도 6의 제4 서브필드(SF4)의 타이밍도이다.
도 10은 도 9의 보정 유지 기간의 구동신호를 상세히 설명하기위한 타이밍도이다.
<도면의 주요 부분에 대한 부호의 설명>
A1, ...,Am...어드레스 전극들,
X1, ...,Xn...유지전극들,
Y1, ...,Yn...주사전극들,
G1, G2...제1, 제2 방전셀 그룹,
R1, ...,R8...리셋 기간들,
M1, ...,M8...혼합 구동 기간들,
C1, ...,C8...보정 유지 기간들,
AS1, ...,AS8...선택 유지 기간들,
CS1, ...,CS8...공통 유지 기간들,
Vs...제1 전압, Vm...제2 전압,
Vx...제3 전압, Vsch...제4 전압,
Vscl...제5 전압, Vb...제6 전압,
Va...제7 전압, Vset..제8 전압,
Vset+Vs...제9전압, Vnf...제10 전압.
본 발명은 플라즈마 디스플레이 패널의 구동방법에 관한 것으로서, 더 상세하게는 본 발명은, 패널의 상부와 패널의 하부에서의 유지방전이 균일하게 수행되도록 하는 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
근래에 들어 종래의 음극선관 디스플레이 장치를 대체하는 것으로 주목받고 있는 플라즈마 디스플레이 패널(plasma display panel)은, 복수개의 전극이 형성된 두 기판 사이에 방전가스가 봉입된 후 방전 전압이 가해지고, 이로 인하여 발생되는 자외선에 의해 소정의 패턴으로 형성된 형광체가 여기되어 원하는 화상을 얻는 장치이다.
도 1은 주사전극들에 대한 통상적인 어드레스 디스플레이 분리(Address Display Separation) 구동 방식을 보여준다.
도면을 참조하면, 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 유지방전 구간(S1, ..., S8)로 분할된다.
각 리셋 구간에서는 전체 방전셀들을 초기화하며, 각 어드레스 구간(A1, ..., A8)에서는 패널의 상부에서 하부 방향으로 순차적으로 어드레싱을 수행하고, 각 유지 구간에서는, 각 어드레스 구간에서 켜져야 할 셀로 선택된(어드레싱) 방전셀에서 유지방전이 수행된다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임내의 유지방전의 횟수에 비 례하며, 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 계조 가중치가 할당되어 할당된 계조 가중치에 해당하는 횟수의 유지방전이 수행된다. 예를들어, 133계조의 휘도는, 제1 서브필드, 제3 서브필드 및 제8 서브필드에서 어드레싱 후 유지방전을 수행하면 된다.
각 서브필드에 할당되는 계조 가중치는 APC(Automatic Power Control)단계에 따른 서브필드들의 가중치에 따라 또는 패널 특성에 따라 다양하게 변형하는 것이 가능하다.
도 2는 3 전극 플라즈마 디스플레이 패널을 구동하기 위한 종래의 구동 신호의 일예를 설명하기 위한 타이밍도이다. 하나의 서브필드(SF)는 리셋 기간(PR), 어드레스 기간(PA) 및 유지방전 기간(PS)를 구비한다.
먼저 리셋 기간(PR)에서, 주사전극들에는 상승램프펄스 및 하강램프펄스가 인가되고, 유지전극들에는 하강램프펄스 인가시부터 바이어스 전압이 인가되어 방전셀 내에서 리셋 방전이 수행된다. 리셋 방전에 의해 전체 방전셀들의 벽전하 상태가 초기화 된다.
다음 어드레스 기간에서, 주사전극들에는 패널 상부에서 하부방향으로 순차적으로 주사펄스가 인가되고, 어드레스 전극들에는 상기 주사펄스에 맞춰 표시 데이터 신호가 인가되어 켜져야 할 방전셀에서 어드레스 방전이 수행된다. 어드레스 방전 후 방전셀의 벽전하 상태는 다음의 유지 기간에서 유지방전이 수행되기에 적합하도록 세팅된다.
다음 유지 기간에서, 주사전극들 및 유지전극들에는 유지펄스가 교호하게 인가되어 할당된 계조 가중치만큼 유지방전이 수행된다.
이와 같은 종래의 구동방법에 의하면, 어드레스 방전 후 유지방전까지의 기간이 패널의 상부와 하부가 서로 다르다. 즉, 패널 하부가 패널 상부보다 어드레스 방전 후 유지방전까지의 기간이 짧아 패널의 상, 하부 간의 유지방전의 방전특성 또는 유지광의 세기가 달라지는 등 유지방전이 균일하게 수행되지 못 하는 문제점이 있었다. 특히 이러한 현상은 고화질의 플라즈마 디스플레이 패널의 구동시 더욱 심각해지게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위하여, 본 발명은, 패널의 상부와 패널의 하부에서의 유지방전이 균일하게 수행되도록 하는 플라즈마 디스플레이 패널의 구동방법을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여, 본 발명은, 서로 이격되며, 나란히 연장되는 유지전극들 및 주사전극들, 유지전극들 및 주사전극들에 교차하여 연장되는 어드레스 전극들을 구비하며, 그 교차하는 영역에서 방전셀들이 정의되는 플라즈마 디스플레이 패널에 대하여, 어드레스 전극들이 연장되는 방향으로 방전셀들을 복수개의 그룹으로 나누어 그룹별로 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
화상을 표현하는 단위 프레임은 복수개의 서브필드들로 나뉘며,
각 서브필드는, 전체 방전셀들을 초기화하는 리셋 기간, 각 그룹별로 켜져야 할 방전셀을 선택하고 선택된 방전셀에서 소정 횟수의 유지방전을 수행하는 혼합 구동 기간, 및 각 서브필드에 할당된 계조 가중치에 해당하는 횟수의 유지방전이 각 서브필드 전반에 걸쳐 수행되도록 각 그룹별로 유지방전의 횟수를 보정하는 보정 유지 기간으로 나뉘고,
보정 유지 기간은, 각 그룹별로 선택적으로 유지방전을 수행하는 선택 유지 기간과, 전체 그룹들에 대해 동일한 횟수의 유지방전을 수행하는 공통 유지 기간으로 나뉘며,
선택 유지 기간에, 복수개의 그룹 중 제1 그룹의 주사전극들에는 정극성의 제1 전압 및 제1 전압 보다 전위가 낮은 제2 전압이 순차적으로 인가되며, 복수개의 그룹 중 제2 그룹 이후의 주사전극들에는 정극성의 제1 전압 및 접지 전압이 순차적으로 인가되되, 제1 그룹의 주사전극들의 제1 전압 인가기간 보다 제2 그룹의 주사전극들의 제1 전압 인가기간이 더 긴 플라즈마 디스플레이 패널의 구동방법을 제공한다.
본 발명은 또한 전술한 목적을 달성하기 위하여, 서로 이격되며, 나란히 연장되는 유지전극들 및 주사전극들, 유지전극들 및 주사전극들에 교차하여 연장되는 어드레스 전극들을 구비하며, 그 교차하는 영역에서 방전셀들이 정의되는 플라즈마 디스플레이 패널에 대하여, 어드레스 전극들이 연장되는 방향으로 방전셀들을 복수개의 그룹으로 나누어 그룹별로 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
화상을 표현하는 단위 프레임은 복수개의 서브필드들로 나뉘며,
각 서브필드는, 전체 방전셀들을 초기화하는 리셋 기간, 각 그룹별로 켜져야 할 방전셀을 선택하고 선택된 방전셀에서 소정 횟수의 유지방전을 수행하는 혼합 구동 기간, 및 각 서브필드에 할당된 계조 가중치에 해당하는 횟수의 유지방전이 각 서브필드 전반에 걸쳐 수행되도록 각 그룹별로 유지방전의 횟수를 보정하는 보정 유지 기간으로 나뉘고,
보정 유지 기간은, 각 그룹별로 선택적으로 유지방전을 수행하는 선택 유지 기간과, 전체 그룹들에 대해 동일한 횟수의 유지방전을 수행하는 공통 유지 기간으로 나뉘며,
선택 유지 기간에, 복수개의 그룹 중 제1 그룹의 주사전극들에는 정극성의 제1 전압 및 제1 전압 보다 전위가 낮은 제2 전압이 순차적으로 인가되며, 복수개의 그룹 중 제2 그룹 이후의 주사전극들에는 제1 전압보다 전위가 높은 제3 전압 및 접지 전압이 순차적으로 인가되는 플라즈마 디스플레이 패널의 구동방법을 제공한다.
이러한 본 발명의 다른 특징에 의하면, 선택 유지 기간에, 모든 그룹들의 유지전극들에는, 접지 전압 및 제1 전압이 순차적으로 인가된다.
이러한 본 발명의 또 다른 특징에 의하면, 공통 유지 기간에, 모든 그룹의 주사전극들에는 제1 전압 및 접지 전압이 교대로 인가되며, 모든 그룹의 유지전극들에는 접지 전압 및 제1 전압이 교대로 인가된다.
이러한 본 발명의 또 다른 특징에 의하면, 혼합 구동 기간은, 각 그룹별로 켜져야 할 방전셀을 선택하는 복수개의 그룹별 어드레스 기간들과, 그룹별 어드레스 기간들 사이에 선택된 방전셀에서 소정 횟수의 유지방전이 수행되는 하나 이상의 그룹별 유지 기간들로 나뉜다.
이러한 본 발명의 또 다른 특징에 의하면, 그룹별 어드레스 기간들에서, 각 그룹의 주사전극들에는 제4 전압을 유지하다가 제4 전압보다 전위가 낮은 제5 전압이 순차적으로 갖는 주사펄스가 인가되며, 모든 그룹의 유지전극들에는 정극성의 제6 전압이 인가되며, 각 그룹의 어드레스 전극들에는 주사펄스에 맞춰 정극성의 제7 전압을 갖는 표시 데이터 신호가 인가된다.
이러한 본 발명의 또 다른 특징에 의하면, 그룹별 유지 기간들에서, 각 그룹의 주사전극들에는 제1 전압 및 접지 전압이 순차적으로 인가되고, 각 그룹의 유지전극들에는 접지 전압 및 제1 전압이 순차적으로 인가되며, 각 그룹의 어드레스 전극들에는 접지 전압이 계속 인가된다.
이러한 본 발명의 또 다른 특징에 의하면, 리셋 기간에서, 모든 그룹의 주사전극들에는 제1 전압에서부터 제8 전압만큼 서서히 상승하여 최종적으로 제9 전압에 도달하는 상승펄스와, 제1 전압에서부터 서서히 하강하여 최종적으로 제10 전압에 도달하는 하강펄스가 인가되고, 모든 그룹의 유지전극들에는 하강펄스 인가시부터 정극성의 제6 전압이 인가되며, 어드레스 전극들에는 접지 전압이 계속 인가된다.
이러한 본 발명의 또 다른 특징에 의하면, 제2 전압은, 제1 그룹의 주사전극들과 유지전극들 사이에서 유지방전이 발생하지 않도록 하는 전압인 것이 바람직하 다.
이러한 본 발명의 또 다른 특징에 의하면, 그룹별 유지 기간의 소정 횟수는 1회일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 복수개의 그룹은 2개의 그룹일 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예에 대하여 상세히 설명한다.
도 3은 본 발명의 구동방법이 적용될 수 있는 플라즈마 디스플레이 패널의 전극 배치도이다.
도면을 참조하여 설명하면, 주사전극들(Y1, ...,Yn) 및 유지전극들(X1, ...,Xn)은 서로 나란한 방향으로 연장되며, 어드레스 전극들(A1, ...,Am)은 주사전극들(Y1, ...,Yn) 및 유지전극들이 연장되는 방향과 교차하는 방향으로 연장된다. 그 교차하는 영역에서 방전셀들이 정의된다.
플라즈마 디스플레이 패널 구조의 일예를 일본공개공보 1999-120924호를 참조하여 설명하면, 전면 및 후면기판 사이에, 어드레스 전극들, 유전체층, 주사전극들, 유지전극들, 형광체층, 격벽 및 일산화마그네슘 (MgO) 보호층이 마련되어 있다.
어드레스 전극들은 후면기판의 앞쪽에 일정한 패턴으로 형성된다. 후방유전체층은 어드레스 전극들의 앞쪽에 도포된다. 후방유전체층의 앞쪽에는 격벽들이 어드레스 전극들과 평행한 방향으로 형성된다. 이 격벽들은 각 방전셀의 방전 영역을 구획하고, 각 방전셀 사이의 광학적 간섭을 방지하는 기능을 한다. 형광체층은 격벽들 사이에서 어드레스 전극들 상의 후방유전체층의 앞에 도포되며, 순차적으로 적색발광 형광체층, 녹색발광 형광체층, 청색발광 형광체층이 배치된다.
유지전극들과 주사전극들은 어드레스 전극들과 직교되도록 전면기판의 뒤쪽에 일정한 패턴으로 형성된다. 각 유지전극과 각 주사전극은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극(버스 전극) 라인이 결합되어 형성될 수 있다. 전방유전체층은 유지전극들과 주사전극들의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널을 보호하기 위한 보호층 예를 들어, 일산화마그네슘(MgO)층은 전방유전체층의 뒤쪽에 전면 도포되어 형성된다. 방전 공간에는 플라즈마 형성용 가스가 밀봉된다.
상기에서 설명한 플라즈마 디스플레이 패널의 구조는 일 예에 불과하며, 본 발명의 플라즈마 디스플레이 패널의 구동방법이 적용되기 위한 플라즈마 디스플레이 패널은 상기 구조에 한정되지 않는다. 즉, 서로 나란한 주사전극들 및 유지전극들과, 상기 주사전극들 및 유지전극들에 교차하여 연장되는 어드레스 전극들을 구비하면 충분하다 할 것이다.
도 4는 본 발명의 어드레스 디스플레이 혼합(Address Display Mixing) 구동 방법을 보여는 도면이다.
일단 본 발명의 구동방식은 도 1에 도시된 어드레스 디스플레이 분리(ADS) 구동방식과 달리 어드레스 디스플레이 혼합(ADM) 구동방식을 채용한다.
이하에서는, 도면을 참조하여 어드레스 디스플레이 혼합 구동방식을 설명한 다.
어드레스 디스플레이 혼합 구동방식은 패널의 상부에서 하부방향으로 방전셀들을 복수개의 그룹으로 나누고, 각 그룹별로 어드레싱을 수행하고, 어드레싱이 수행된 그룹에서 소정 횟수의 유지방전을 수행하여, 종래의 ADS 구동방식에서 패널 전체를 어드레싱 한 후에 유지방전을 수행함으로써, 유지방전이 패널이 상, 하부간에 균일하지 못하는 점을 개선하는 구동 방식이다.
어드레스 디스플레이 혼합(ADM) 구동방식은 리셋 기간(R1, ...,R8), 혼합 구동 기간(M1, ...,M8), 및 보정 유지 기간(C1, ...,C8)으로 나뉜다. 리셋 기간(R1, ...,R8)은 전체 방전셀들을 초기화하는 기간으로, 주사전극들(Y1, ...,Yn)에 상승펄스 및 하강펄스로 이루어진 리셋 펄스가 인가된다. 혼합 구동 기간(M1, ...,M8)은 각 방전셀 그룹별로 켜져야 할 방전셀을 선택하는 즉, 어드레싱하는 그룹별 어드레스 기간들과, 그룹별 어드레스 기간들 사이에 선택된 방전셀에서 소정 횟수의 유지방전을 수행하는 하나 이상의 그룹별 유지 기간들로 나뉜다. 보정 유지 기간(C1, ...,C8)은 각 방전셀 그룹별로 선택적으로 유지방전을 수행하여, 그룹별 유지방전 횟수의 차이를 보정하는 선택 유지 기간(AS1, ...,AS8)과, 각 서브필드 마다 할당된 계조 가중치에 해당하는 횟수의 유지방전이 서브필드 전반에 걸쳐 수행되도록 유지방전을 수행하되, 전체 그룹에 대해 동일한 횟수의 유지방전을 수행하는 공통 유지 기간(CS1, ...,CS8)으로 나뉜다.
여기서, 복수개의 그룹은 다양하게 설정될 수 있으나, 도면에서와 같이 2 개의 그룹으로 나뉠 수 있으며, 그룹별 유지 기간에서 수행되는 유지방전의 횟수는 1 회의 유지방전인 것이 바람직하나 설계 사양에 따라 다양하게 설정하는 것이 가능하다.
상세한 설명은 도 5 및 도 6을 참고하여 설명한다.
도 5는 도 4의 제1 서브필드(SF1)의 구동 과정을 보여주는 도면이다.
먼저 리셋 기간(R1)에서, 모든 주사전극들(Y1, ...,Yn)에 상승펄스 및 하강펄스로 이루어진 리셋 펄스가 인가되고, 모든 유지전극들(X1, ...,X8)에 상기 하강펄스 인가시부터 바이어스 전압(Vb)이 인가되어, 리셋 방전이 수행되며, 리셋 기간(R1) 종료 후에 모든 방전셀의 벽전하 상태가 균일하게 초기화된다.
다음에 혼합 구동 기간(M1)에서, 제1 그룹 어드레스 기간(PA1)동안 제1 방전셀 그룹(G1)에서 어드레싱, 즉 어드레스 방전 단계(AG1)가 수행된다. 다음에 제1 그룹 유지 기간(PS1)에서 어드레싱이 수행된 제1 방전셀 그룹(G1)에 대해 유지방전 단계(S11)가 수행된다. 다음에 제2 그룹 어드레스 기간(PA2)동안 제2 방전셀 그룹(G2)에서 어드레스 방전 단계(AG2)가 수행된다.
다음에, 보정 유지 기간(C1) 즉 선택 유지 기간(AS1)에서, 제2 그룹 어드레스 기간(PA2)에서 어드레싱이 수행된 제2 방전셀 그룹(G2)에 대해 유지방전 단계(S21)가 수행된다. 제1 서브필드(SF1)의 계조 가중치가 1 이라고 한다면, 제1 서브필드(SF1) 전반에 걸쳐 1 회의 유지방전이 수행되면 되나, 이와 같은 1회의 유지방전이 제1 방전셀 그룹(G1)에서는 제1 그룹 유지 기간(PS1)이 수행되고, 제2 그룹 방전셀 그룹(G2)에서는 선택 유지 기간(AS1)에서 수행되므로, 공통 유지 기간은 필요 없게 된다.
도 6은 도 4의 제4 서브필드(SF4)의 구동 과정을 보여주는 도면이다.
먼저 리셋 기간(R4)에서, 모든 주사전극들(Y1, ...,Yn)에 상승펄스 및 하강펄스로 이루어진 리셋 펄스가 인가되고, 모든 유지전극들(X1, ...,Xn)에 하강펄스 인가시부터 바이어스 전압(Vb)이 인가되어 리셋 방전이 수행되고, 전체 방전셀의 벽전하 상태가 균일하게 초기화 된다.
다음에 혼합 구동 기간(M4)에서, 제1 그룹 어드레스 기간(PA1)동안 제1 방전셀 그룹(G1)에서 어드레스 방전 단계(AG1)가 수행된다. 다음에 제1 그룹 유지 기간(PS1)에서 어드레싱이 수행된 제1 방전셀 그룹(G1)에 대해 유지방전 단계(S11)가 수행된다. 다음에 제2 그룹 어드레스 기간(PA2)동안 제2 방전셀 그룹(G2)에서 어드레스 방전 단계(AG2)이 수행된다.
보정 유지 기간(C4)에서, 선택 유지 기간(AS4)동안 제2 그룹 어드레스 기간(PA2)에서 어드레싱이 수행된 제2 방전셀 그룹(G2)에 대해서만 유지방전 단계(S21)가 수행된다. 다음에 공통 유지 기간(CS4)동안, 제4 서브필드(SF4)의 계조 가중치를 8 이라 한다면, 제4 서브필드(SF4) 전반에 걸쳐 8 회의 유지방전을 수행하여야 하므로, 제1 방전셀 그룹(G1)에 대한 7회의 유지방전 단계(S12 내지 S18)가, 제2 방전셀 그룹(G2)에 대한 7회의 유지방전 단계(S22 내지 S28)가 각각 구비된다.
상기에서 기술된 제4 서브필드(SF4)외의 다른 서브필드도 상기에서 기술된 방식과 같이 구동된다.
도 7은 본 발명의 일 실시예에 의한 구동신호를 도시하는 타이밍도로서, 도 6의 제4 서브필드(SF4)의 타이밍도이다.
도면에서는 방전셀 그룹을 패널의 상, 하 방향 즉, 어드레스 전극이 연장되는 방향을 따라 2 개의 그룹으로 나누었다. 제1 방전셀 그룹에 속하는 주사전극들은 제1 주사전극 그룹(Y1, ...,Yn/2)이라하며, 제2 방전셀 그룹에 속하는 주사전극들은 제2 주사전극 그룹(Yn/2+1, ...,Yn)이라 한다.
먼저 리셋 기간(R4)은 전체 방전셀의 벽전하 상태를 고르게 분포시키기 위하여, 모든 주사전극들(Y1, ...,Yn)에 동일한 리셋펄스가 인가된다. 따라서 모든 주사전극들(Y1, ...,Yn)에는, 유지방전 전압인 제1 전압(Vs)에서부터 제8 전압(Vset)만큼 상승하여 최종적으로 제9 전압(Vset+Vs)에 도달하는 상승펄스와, 제1 전압(Vs)에서부터 하강하여 최종적으로 제10 전압(Vnf)까지 하강하는 하강펄스로 이루어진 리셋 펄스가 인가된다. 모든 유지전극들(X1, ...,Xn)에는, 하강 펄스 인가시부터 바이어스 전압인 제6 전압(Vb)이 인가되고, 모든 어드레스 전극들(A1, ...,Am)에 접지 전압(Vg)이 인가된다. 한편, 상기 제6 전압(Vb)의 크기는 제1 전압(Vs)의 크기와 동일할 수 있다.
리셋 기간(R4)동안 상승 펄스가 인가됨에 따라 방전셀들에서 미약한 방전이 발생하고, 주사전극 부근에는 정극성의 벽전하가 쌓이며, 유지전극 부근과 어드레스 전극 부근에는 부극성의 벽전하가 쌓이게 된다. 하강 펄스가 인가됨에 따라 방전셀들에서는 미약한 방전이 발생하고, 주사전극 부근에는 쌓였던 정극성의 벽전하가 소거되면서, 유지전극 부근과 어드레스 전극 부근에도 쌓였던 부극성의 벽전하가 소거된다. 따라서 전체 방전셀들의 벽전하 상태가 균일하게 된다.
다음에, 혼합 구동 기간(M4)에서는 어드레스 방전과 유지방전이 동시에 수행 된다.
먼저 제1 그룹 어드레스 기간(PA1)에서, 제1 방전셀 그룹(G1)에 대하여 순차적으로 어드레싱, 즉 어드레스 방전이 수행된다. 즉, 제1 주사전극 그룹(Y1, ...,Yn/2)에는 스캔 하이 전압인 제4 전압(Vsch)이 인가되다가 순차적으로 스캔 로우 전압인 제5 전압(Vscl)을 갖는 주사펄스가 인가된다. 이때, 어드레스 전극들(A1, ...,Am)에는 상기 주사펄스에 맞춰 정극성의 제7 전압(Va)을 갖는 표시 데이터 신호가 인가되고, 유지전극들(X1, ...,Xn)에는 계속해서 제6 전압(Vb)이 인가된다. 상기 제6 전압(Vb)의 크기는 제1 전압(Vs)의 크기와 동일할 수 있다. 상기 표시 데이터 신호와 상기 주사펄스에 의해, 방전셀 내부의 어드레스 전극과 주사전극 사이에서 어드레스 방전이 수행되고, 이에 따라 유지전극 부근에는 부극성의 벽전하가 쌓이며, 주사전극 부근에는 정극성의 벽전하가 쌓인다.
한편, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에는 접지 전압(Vg)이 인가된다.
다음에, 제1 그룹 유지 기간(PS1)에서, 제1 방전셀 그룹(G1)에 대하여 1회의 유지방전이 수행된다. 먼저, 모든 주사전극들(Y1, ..., Yn)에는 제1 전압(Vs) 및 접지 전압(Vg)이 순차적으로 인가된다. 상기 주사전극들(Y1, ...,Yn)에 제1 전압(Vs) 및 접지 전압(Vg)이 순차적으로 인가되는 기간에 맞춰 모든 유지전극들(X1, ..., Xn)에는 접지 전압(Vg) 및 제1 전압(Vs)이 순차적으로 인가된다.
주사전극에 제1 전압(Vs)이 인가되고, 유지전극에 접지 전압(Vg)이 인가되면, 어드레스 방전이 이미 수행된 방전셀, 즉 제1 그룹 어드레스 기간(PA1)에서 어드레스 방전이 이미 수행된 제1 방전셀 그룹(G1)의 주사전극 부근에 정극성의 벽전 하와, 유지전극 부근에 부극성의 벽전하가 쌓여있으므로, 주사전극에 인가되는 제1 전압(Vs)과, 유지전극에 인가되는 접지 전압(vg)에 의하여 유지방전이 수행된다. 유지방전이 수행된 이후에 주사전극 부근에는 부극성의 벽전하가 쌓이며, 유지전극 부근에는 정극성의 벽전하가 쌓이게 된다. 반면에, 어드레스 방전이 수행되지 않은 방전셀, 구체적으로는 제2 방전셀 그룹(G2)에 속하는 방전셀의 주사전극과 유지전극 부근에는 벽전하가 쌓이지 않은 상태이므로, 주사전극에 제1 전압(Vs)이 인가되고, 유지전극에 접지 전압(Vg)이 인가되더라도 방전개시전압에 도달하지 못하여, 유지방전이 수행되지 않는다. 이 때의 제2 방전셀 그룹(G2)에 속하는 방전셀 내의 벽전하 상태는 리셋 기간에서 초기화된 벽전하 상태를 계속 유지한다.
다음에, 주사전극에 접지 전압(Vg)이 인가되고, 유지전극에 제1 전압(Vs)이 인가되면, 제1 방전셀 그룹(G1)에 속하는 방전셀에서는 유지방전이 수행된다. 유지방전이 수행된 이후에, 유지전극 부근에는 부극성의 벽전하가, 주사전극 부근에는 정극성의 벽전하가 쌓이게 된다. 한편, 제2 방전셀 그룹(G2)에 속하는 방전셀에서는 접지 전압(Vg) 및 제1 전압(Vs)이 주사전극과 유지전극에 각각 인가되더라도 유지방전이 수행되지 않는다.
한편, 본문에서 기술한 1회의 유지방전은, 주사전극에 제1 전압(Vs)이 인가되고 유지전극에 접지 전압(Bg)이 인가되어 수행되는 유지방전과, 주사전극에 접지 전압(Vg)이 인가되고 유지전극에 제1 전압(Vs)이 인가되어 수행되는 유지방전을 포함하는 것을 의미한다.
다음에, 제2 그룹 어드레스 기간(PA2)에서, 제2 방전셀 그룹(G2)에 대하여 순차적으로 어드레싱, 즉 어드레스 방전이 수행된다. 즉, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에는, 스캔 하이 전압인 제4 전압(Vsch)이 인가되다가 순차적으로 스캔 로우 전압인 제5 전압(Vscl)을 갖는 주사펄스가 인가된다. 이때, 어드레스 전극들(A1, ...,Am)에는 상기 주사펄스에 맞춰 어드레스 전압인 제7 전압(Va)을 갖는 표시 데이터 신호가 인가되고, 유지전극들(X1, ...,Xn)에는 제6 전압(Vb)이 인가된다. 상기 표시 데이터 신호와 상기 주사펄스에 의해, 방전셀 내부의 어드레스 전극과 주사전극 사이에서 어드레스 방전이 수행되고, 이에 따라 제2 방전셀 그룹(G2)에 속하는 방전셀의 유지전극 부근에는 부극성의 벽전하가 쌓이며, 주사전극 부근에는 정극성의 벽전하가 쌓인다. 한편, 제1 주사전극 그룹(Y1, ...,Yn/2)에는 접지 전압(Vg)이 인가된다.
다음에, 보정 유지 기간(C4)은 선택 유지 기간(AS4) 및 공통 유지 기간(CS4)으로 이루어진다. 이하에서, 도 8을 참조하여 설명한다. 선택 유지 기간(AS4)에서는 제1 방전셀 그룹(G1)과 제2 방전셀 그룹(G2)에 대해 선택적으로 유지방전이 수행된다. 상기 혼합 구동 기간(M4)에서 제1 방전셀 그룹(G1)에서는 1회의 유지방전이 수행되었으나 제2 방전셀 그룹(G2)에서는 유지방전이 수행되지 않았으므로, 선택 유지 기간(AS4)에서는 방전셀 그룹별로 선택적으로 유지방전이 수행된다. 이를 위하여, 제1 주사전극 그룹(Y1, ...,Yn/2)에는 제1 전압(Vs), 및 제1 전압(Vs) 보다 전위가 낮은 제2 전압(Vm)이 순차적으로 인가되며, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에는 제1 전압(Vs) 및 접지 전압(Vg)이 순차적으로 인가되되, 제1 주사전극 그룹(Y1, ...,Yn/2)에 제1 전압(Vs)이 인가되는 기간(T1)보다, 제2 주사전극 그룹 (Yn/2+1, ...,Yn)에 제1 전압이 인가되는 기간(T2)이 더 긴 것이 바람직하다. 일 예로, T1 기간은 T2 기간의 절반인 것이 가능하다. 한편, 모든 유지전극들(X1, ...,Xn)에는 접지 전압(Vg), 및 제1 전압(Vs)이 순차적으로 인가된다.
일단 도면과 같이, 유지전극에 접지 전압(Vg)이, 제1 주사전극 그룹(Y1, ...,Yn/2)에 접지 전압(Vg)이, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에 제1 전압(Vs)이 인가되면, 제1 방전셀 그룹(G1)에 속하는 방전셀에서는 유지방전이 발생하지 않지만, 제2 방전셀 그룹(G2)에 속하는 방전셀에서는 유지방전이 수행되게 된다. 이에 의해, 방전셀 내의 벽전하 상태를 살펴보면, 제1 방전셀 그룹(G1)에 속하는 방전셀은 이미 제1 그룹 유지 기간(PA1)에서 형성된 대로 주사전극 부근에는 정극성의 벽전하가, 유지전극 부근에는 부극성의 벽전하가 계속 쌓여있게 되고, 제2 방전셀 그룹(G2_이 속하는 방전셀이 주사전극 부근에는 부극성의 벽전하가, 유지전극 부근에는 정극성의 벽전하가 형성되게 된다.
다음에, 유지전극에 접지 전압(Vg)이, 제1 주사전극 그룹(Y1, ...,Yn/2)에 제1 전압(Vs)이, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에 제1 전압(Vs)이 인가되면, 제1 방전셀 그룹(G1)에 속하는 방전셀에서는 유지방전이 발생한다. 제1 방전셀 그룹(G1)의 유지방전에 의해, 제1 방전셀 그룹(G1)에 속하는 방전셀의 주사전극 부근에는 부극성의 벽전하가, 유지전극 부근에는 정극성의 벽전하가 쌓이게 된다. 한편, 제2 방전셀 그룹(G2)에서는 유지전극에 접지 전압(Vg)이, 주사전극에 제1 전압(Vs)이 계속 인가되므로, 제2 방전셀 그룹(G2)에 속하는 방전셀의 유지전극 부근에는 이미 쌓여있던 정극성의 벽전하에 더하여 더 많은 정극성의 벽전하가, 주사전극 부근에는 이미 쌓여있던 부극성의 벽전하에 더하여 더 많은 부극성의 벽전하가 쌓이게 된다.
다음에, 유지전극들(X1, ...,Xn)에 접지 전압(Vg)이 인가되는 동안, 제1 주사전극 그룹(Y1, ...,Yn/2)에는 중간전압인 제2 전압(Vm)이 인가되고, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에는 제1 전압(Vs)이 인가된다. 즉, 제1 주사전극 그룹(Y1, ...,Yn/2)에 제1 전압(Vs)보다 작은 제2 전압(Vm)이 인가됨으로써, 방전개시 전압에 도달하지 못하게 되어 유지방전이 수행되지 않으나, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에는 제1 전압(Vs)이 인가됨으로써 유지방전이 수행된다.
선택 유지 기간(AS4) 종료 후에, 제1 방전셀 그룹(G1)의 방전셀은, 비록 유지방전이 수행되지 않았지만, 주사전극에 정극성의 제2 전압(Vm)의 인가로 인하여, 주사전극 부근에 이미 쌓여있던 부극성의 벽전하에 더하여 더 많은 부극성의 벽전하가 쌓이고, 유지전극 부근에는 더 많은 정극성의 벽전하가 쌓이게 된다. 한편, 제2 방전셀 그룹(G2)의 방전셀은, 유지방전이 수행되어, 주사전극 부근에 정극성의 벽전하가 쌓이고, 유지전극 부근에 부극성의 벽전하가 쌓이되, 제1 방전셀 그룹(G1) 보다 더 긴 기간 동안 제1 전압(Vs)을 인가함으로써, 제1 방전셀 그룹(G1)의 제2 전압(Vm)에 인가에 의한 벽전하 증가분과 동일하게 벽전하가 더 쌓이게 된다.
결국 제2 방전셀 그룹(G2)에서만 1회의 유지방전이 수행된다.
다음에 공통 유지 기간(CS4)에서는 제1 방전셀 그룹(G1)과 제2 방전셀 그룹(G2)에서 공통적으로 유지방전이 수행된다. 공통 유지 기간(CS4)전까지 발생한 총 유지방전 회수는 제1 방전셀 그룹(G1)에서는 1회이며, 제2 방전셀 그룹(G1)은 1회 에 불과하다. 제4 서브필드(SF4)의 계조 가중치를 8 이라 한다면, 공통 유지 기간(CS4)에서 7 회의 유지방전이 더 수행된다.
모든 주사전극들(Y1, ...,Yn)에는 제1 전압(Vs) 및 접지 전압(Vg)을 순차적으로 갖는 유지펄스가 반복되어 인가되며, 모든 유지전극들(X1, ...,Xn)에는 접지 전압(Vg) 및 제1 전압(Vs)을 순차적으로 갖는 유지펄스가 반복되어 인가된다. 어드레스 전극들(A1, ...,Am)에는 접지 전압(Vg)이 인가된다.
일단, 공통 유지 기간(CS4) 초기에는 제1 방전셀 그룹(G1)의 주사전극 부근에는 부극성의 벽전하가, 유지전극 부근에는 정극성의 벽전하가 형성되어 있으며, 제2 방전셀 그룹(G2)의 주사전극 부근에는 정극성의 벽전하가, 유지전극 부근에는 부극성의 벽전하가 형성되어 있다.
공통 유지 기간(CS4)에서, 모든 주사전극들(Y1, ...,Yn)에 첫 제1 전압(Vs)을 인가하면, 이미 방전셀 내에 형성된 벽전하 상태에 따라, 제1 방전셀 그룹(G1)에서는 유지방전이 수행되지 않으며, 제2 방전셀 그룹(G2)에서는 유지방전이 수행되게 되며, 제2 방전셀 그룹(G2)의 주사전극 부근에는 부극성의 벽전하가, 유지전극 부근에는 정극성의 벽전하가 형성된다. 모든 주사전극들(Y1, ...,Yn)에 첫 접지 전압(Vg)을 인가하면, 이미 형성된 벽전하 상태에 의해, 모든 방전셀들에서 유지방전이 공통적으로 수행되게 된다. 이후에 유지펄스를 계속해서 반복하여 인가하면, 모든 방전셀에서 유지방전이 반복되게 된다.
도 7 내지 도 8에 도시된 바와 같이, 그룹별 어드레싱을 수행하고, 바로 그룹 유지 방전 기간을 가지면, 종래보다 어드레스 방전 후 유지방전까지의 휴지 기 간이 줄어들어 유지방전의 방전특성이 더 안정화되는 효과가 발생한다. 또한 보정 유지 기간(C4)에서, 유지방전의 횟수를 보정함에 있어서, 제1 방전셀 그룹(G1)의 주사전극에 접지 전압(Vg), 제1 전압(Vs) 및 제2 전압(Vm)을 순차 인가하는 경우에, 제2 방전셀 그룹(G2)의 주사전극 부근에 제1 전압(Vs), 제1 전압(Vs) 및 접지전압(Vg)을 인가함으로써, 정극성의 제2 전압(Vm)의 인가로 제1 방전셀 그룹(G1)의 주사전극 부근에 부극성이 벽전하가 제2 방전셀 그룹(G1) 보다 더 많이 쌓이는 것을 보정할 수 있게 된다. 따라서 공통 유지 기간(CS4)에서 균일한 유지방전이 수행되어, 실제 유지광의 휘도도 균일하게 발생하게 된다.
도 9는 본 발명의 다른 실시예에 의한 구동신호를 도시하는 타이밍도로서, 도 6의 제4 서브필드(SF4)의 타이밍도이다.
도 9의 구동신호는 본 발명의 다른 실시예로서, 도 7의 구동신호와 거의 유사하다. 즉, 도 7의 리셋 기간(R4), 혼합 구동 기간(M4)에 인가되는 구동신호는 도 9의 리셋 기간(R4), 혼합 구동 기간(M4)에 인가되는 구동신호와 동일하다. 이하에서는 도 9와 도 7의 주요 차이점인 보정 유지 기간(C4)에 한정해서 설명하기로 한다.
도 9의 보정 유지 기간(C4)을 설명하기 위해, 도 10을 참조하여 설명한다.
도 7은 보정 유지 기간(C4) 중 선택 유지 기간(AS4)에서, 제2 주사전극 그룹(Yn/2+1, ...,Yn)의 제1 전압(Vs) 인가기간을 제1 주사전극 그룹(Y1, ...,Yn/2)의 제1 전압(Vs) 인가기간보다 길게 하는 것이 주요 특징이었으나, 도 9는 보정 유지 기간(C4) 중 선택 유지 기간(AS4)에서, 제1 주사전극 그룹(Y1, ...,Yn/2)에 제1 전 압(Vs)이 인가되는 동안에, 제1 전압(Vs)보다 전위가 높은 제3 전압(Vx)을 제2 주사전극 그룹(Yn/2+1, ...,Yn)에 인가하는 것을 그 특징으로 한다.
즉, 선택 유지 기간(AS4)에, 제1 주사전극 그룹(Y1, ...,Yn/2)에 접지전압(Vg), 제1 전압(Vs), 및 제1 전압(Vs)보다 전위가 낮은 제2 전압(Vm)을 순차하는 동안에, 제2 주사전극 그룹(Yn/2+1, ...,Yn)에 접지 전압(Vg), 제1 전압(Vs)보다 전위가 높은 제3 전압(Vx), 및 접지 전압(Vg)을 순차적으로 인가하고, 모든 유지전극들(X1, ...,Xn)에 접지 전압(Vg), 접지 전압(Vg) 및 제1 전압(Vs)을 순차적으로 인가한다.
이에 의해, 공통 유지 기간(CS4)에서 제1 방전셀 그룹(G1)과 제2 방전셀 그룹(G2)의 유지방전이 균일하게 수행되며, 유지광의 휘도도 균일하게 발생한다.
상기한 바와 같은 본 발명의 따르면, 다음과 같은 효과를 얻을 수 있다.
첫째, 주사전극과 유지전극의 쌍을 방전셀로 하여 그룹화한 후 그룹별로 어드레싱과 유지방전을 순차적으로 수행함으로써, 종래의 ADS(Address Display Separation)보다 어드레스 방전 후 유지방전이 발생하기까지의 대기시간일 줄어들어, 방전셀 내부의 벽전하가 덜 흐트러지게 되어 안정적인 유지방전이 수행되게 된다.
둘째, 선택 유지 기간에서, 제1 주사전극 그룹에 인가되는 정극성의 제2 전압에 따른 제1 방전셀 그룹과 제2 방전셀 그룹의 벽전하 상태의 편차를 해소하고자, 제2 주사전극 그룹에 정극성의 제1 전압을 더 오랜 기간 인가하거나, 제1 전압 보다 전위가 높은 정극성의 제3 전압을 인가함으로써, 유지방전이 더 균일하게 수행되게 된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (11)

  1. 서로 이격되며, 나란히 연장되는 유지전극들 및 주사전극들, 상기 유지전극들 및 주사전극들에 교차하여 연장되는 어드레스 전극들을 구비하며, 그 교차하는 영역에서 방전셀들이 정의되는 플라즈마 디스플레이 패널에 대하여, 상기 어드레스 전극들이 연장되는 방향으로 상기 방전셀들을 복수개의 그룹으로 나누어 그룹별로 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    화상을 표현하는 단위 프레임은 복수개의 서브필드들로 나뉘며,
    상기 각 서브필드는, 전체 방전셀들을 초기화하는 리셋 기간, 상기 각 그룹별로 켜져야 할 방전셀을 선택하고 선택된 방전셀에서 소정 횟수의 유지방전이 수행되는 혼합 구동 기간, 및 상기 각 서브필드에 할당된 계조 가중치에 해당하는 횟수의 유지방전이 상기 각 서브필드 전반에 걸쳐 수행되도록 상기 각 그룹별로 유지방전의 횟수를 보정하는 보정 유지 기간으로 나뉘고,
    상기 보정 유지 기간은, 상기 각 그룹별로 선택적으로 유지방전을 수행하는 선택 유지 기간과, 전체 그룹들에 대해 동일한 횟수의 유지방전을 수행하는 공통 유지 기간으로 나뉘며,
    상기 선택 유지 기간에, 상기 복수개의 그룹 중 제1 그룹의 주사전극들에는 정극성의 제1 전압 및 상기 제1 전압 보다 전위가 낮은 제2 전압이 순차적으로 인가되며, 상기 복수개의 그룹 중 제2 그룹 이후의 주사전극들에는 상기 제1 전압 및 접지 전압이 순차적으로 인가되되, 상기 제1 그룹의 주사전극들의 상기 제1 전압 인가기간 보다 상기 제2 그룹의 주사전극들의 상기 제1 전압 인가기간이 더 긴 플라즈마 디스플레이 패널의 구동방법.
  2. 서로 이격되며, 나란히 연장되는 유지전극들 및 주사전극들, 상기 유지전극들 및 주사전극들에 교차하여 연장되는 어드레스 전극들을 구비하며, 그 교차하는 영역에서 방전셀들이 정의되는 플라즈마 디스플레이 패널에 대하여, 상기 어드레스 전극들이 연장되는 방향으로 상기 방전셀들을 복수개의 그룹으로 나누어 그룹별로 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    화상을 표현하는 단위 프레임은 복수개의 서브필드들로 나뉘며,
    상기 각 서브필드는, 전체 방전셀들을 초기화하는 리셋 기간, 상기 각 그룹별로 켜져야 할 방전셀을 선택하고 선택된 방전셀에서 소정 횟수의 유지방전을 수행하는 혼합 구동 기간, 및 상기 각 서브필드에 할당된 계조 가중치에 해당하는 횟수의 유지방전이 상기 각 서브필드 전반에 걸쳐 수행되도록 상기 각 그룹별로 유지방전의 횟수를 보정하는 보정 유지 기간으로 나뉘고,
    상기 보정 유지 기간은, 상기 각 그룹별로 선택적으로 유지방전을 수행하는 선택 유지 기간과, 전체 그룹들에 대해 동일한 횟수의 유지방전을 수행하는 공통 유지 기간으로 나뉘며,
    상기 선택 유지 기간에, 상기 복수개의 그룹 중 제1 그룹의 주사전극들에는 정극성의 제1 전압 및 상기 제1 전압 보다 전위가 낮은 제2 전압이 순차적으로 인가되며, 상기 복수개의 그룹 중 제2 그룹 이후의 주사전극들에는 상기 제1 전압보 다 전위가 높은 제3 전압 및 상기 접지 전압이 순차적으로 인가되는 플라즈마 디스플레이 패널의 구동방법.
  3. 제1항 또는 제2항에 있어서,
    상기 선택 유지 기간에, 상기 모든 그룹들의 유지전극들에는, 상기 접지 전압 및 상기 제1 전압이 순차적으로 인가되는 플라즈마 디스플레이 패널의 구동방법.
  4. 제1항 또는 제2항에 있어서,
    상기 공통 유지 기간에, 상기 모든 그룹의 주사전극들에는 상기 제1 전압 및 상기 접지 전압이 교대로 인가되며, 상기 모든 그룹의 유지전극들에는 상기 접지 전압 및 상기 제1 전압이 교대로 인가되는 플라즈마 디스플레이 패널의 구동방법.
  5. 제1항 또는 제2항에 있어서,
    상기 혼합 구동 기간은, 상기 각 그룹별로 켜져야 할 방전셀을 선택하는 복수개의 그룹별 어드레스 기간들과, 상기 그룹별 어드레스 기간들 사이에 상기 선택된 방전셀에서 소정 횟수의 유지방전을 수행하는 하나 이상의 그룹별 유지 기간들로 나뉘는 플라즈마 디스플레이 패널의 구동방법.
  6. 제5항에 있어서,
    상기 그룹별 어드레스 기간들에서, 상기 각 그룹의 주사전극들에는 제4 전압을 유지하다가 상기 제4 전압보다 전위가 낮은 제5 전압이 순차적으로 갖는 주사펄스가 인가되며, 상기 모든 그룹의 유지전극들에는 정극성의 제6 전압이 인가되며, 상기 각 그룹의 어드레스 전극들에는 상기 주사펄스에 맞춰 정극성의 제7 전압을 갖는 표시 데이터 신호가 인가되는 플라즈마 디스플레이 패널의 구동방법.
  7. 제5항에 있어서,
    상기 그룹별 유지 기간들에서, 상기 각 그룹의 주사전극들에는 상기 제1 전압 및 상기 접지 전압이 순차적으로 인가되고, 상기 각 그룹의 유지전극들에는 상기 접지 전압 및 상기 제1 전압이 순차적으로 인가되며, 상기 각 그룹의 어드레스 전극들에는 상기 접지 전압이 계속 인가되는 플라즈마 디스플레이 패널의 구동방법.
  8. 제1항 또는 제2항에 있어서,
    상기 리셋 기간에서, 상기 모든 그룹의 주사전극들에는 상기 제1 전압에서부터 제8 전압만큼 서서히 상승하여 최종적으로 제9 전압에 도달하는 상승펄스와, 상기 제1 전압에서부터 서서히 하강하여 최종적으로 제10 전압에 도달하는 하강펄스가 인가되고, 상기 모든 그룹의 유지전극들에는 상기 하강펄스 인가시부터 정극성의 제6 전압이 인가되며, 상기 어드레스 전극들에는 상기 접지 전압이 계속 인가되는 플라즈마 디스플레이 패널의 구동방법.
  9. 제1항 또는 제2항에 있어서, 상기 제2 전압은,
    상기 제1 그룹의 주사전극들과 유지전극들 사이에서 유지방전이 발생하지 않도록 하는 전압인 플라즈마 디스플레이 패널의 구동방법.
  10. 제1항 또는 제2항에 있어서,
    상기 그룹별 유지 기간의 소정 횟수는 1회인 플라즈마 디스플레이 패널의 구동방법.
  11. 제1항 또는 제2항에 있어서,
    상기 복수개의 그룹은 2개의 그룹인 플라즈마 디스플레이 패널의 구동방법.
KR1020050108934A 2005-11-15 2005-11-15 플라즈마 디스플레이 패널의 구동방법 KR100659110B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050108934A KR100659110B1 (ko) 2005-11-15 2005-11-15 플라즈마 디스플레이 패널의 구동방법
US11/541,095 US20070109226A1 (en) 2005-11-15 2006-09-28 Driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050108934A KR100659110B1 (ko) 2005-11-15 2005-11-15 플라즈마 디스플레이 패널의 구동방법

Publications (1)

Publication Number Publication Date
KR100659110B1 true KR100659110B1 (ko) 2006-12-19

Family

ID=37814790

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050108934A KR100659110B1 (ko) 2005-11-15 2005-11-15 플라즈마 디스플레이 패널의 구동방법

Country Status (2)

Country Link
US (1) US20070109226A1 (ko)
KR (1) KR100659110B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100816202B1 (ko) * 2006-11-27 2008-03-21 삼성에스디아이 주식회사 플라즈마 디스플레이 장치 및 그 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5684499A (en) * 1993-11-29 1997-11-04 Nec Corporation Method of driving plasma display panel having improved operational margin
US6492776B2 (en) * 2000-04-20 2002-12-10 James C. Rutherford Method for driving a plasma display panel
EP1172787A1 (en) * 2000-07-13 2002-01-16 Deutsche Thomson-Brandt Gmbh Gradation control of a matrix display
KR100472515B1 (ko) * 2002-12-03 2005-03-10 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치

Also Published As

Publication number Publication date
US20070109226A1 (en) 2007-05-17

Similar Documents

Publication Publication Date Title
US7907103B2 (en) Plasma display apparatus and driving method thereof
KR100573163B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100719597B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100659110B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100484113B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100787445B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100747169B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 장치의구동 방법
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100784522B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동 방법
KR100573166B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100893687B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100615271B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100502359B1 (ko) 어드레스-표시 혼합에 의한 방전 표시 패널의 구동 방법및 그 장치
KR100581905B1 (ko) 플라즈마 디스플레이 패널
US20080129764A1 (en) Method of driving a discharge display panel for effective addressing, driver therefor and display panel using the same
KR100515339B1 (ko) 플라즈마 표시 패널 및 그의 구동방법
KR100581884B1 (ko) 패널구동장치
KR100719565B1 (ko) 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법
KR100811523B1 (ko) 플라즈마 디스플레이 장치
KR100719033B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동 방법
KR100658343B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100647674B1 (ko) 중간 전극 라인들에 의해 어드레싱되는 플라즈마디스플레이 장치의 구동 방법
KR100581962B1 (ko) 중간 전극 라인들에 의해 어드레싱되는 플라즈마디스플레이 장치의 구동 방법
KR100757546B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR20050105403A (ko) 디스플레이 패널구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091130

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee