JP2001517322A - 電気的に制御可能なエレメント・アレイのアドレス指定 - Google Patents
電気的に制御可能なエレメント・アレイのアドレス指定Info
- Publication number
- JP2001517322A JP2001517322A JP54128998A JP54128998A JP2001517322A JP 2001517322 A JP2001517322 A JP 2001517322A JP 54128998 A JP54128998 A JP 54128998A JP 54128998 A JP54128998 A JP 54128998A JP 2001517322 A JP2001517322 A JP 2001517322A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- arrangement
- drive lines
- decoder
- drive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003491 array Methods 0.000 title abstract description 8
- 238000000034 method Methods 0.000 claims abstract description 119
- 230000008569 process Effects 0.000 claims abstract description 37
- 230000004044 response Effects 0.000 claims abstract description 19
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 18
- 239000000463 material Substances 0.000 claims description 23
- PXFBZOLANLWPMH-UHFFFAOYSA-N 16-Epiaffinine Natural products C1C(C2=CC=CC=C2N2)=C2C(=O)CC2C(=CC)CN(C)C1C2CO PXFBZOLANLWPMH-UHFFFAOYSA-N 0.000 claims description 14
- 238000013507 mapping Methods 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 claims description 6
- 239000000758 substrate Substances 0.000 claims description 4
- 230000000638 stimulation Effects 0.000 claims description 3
- 230000001419 dependent effect Effects 0.000 claims 1
- 238000009877 rendering Methods 0.000 claims 1
- 238000012795 verification Methods 0.000 claims 1
- 238000003860 storage Methods 0.000 abstract description 2
- 230000007246 mechanism Effects 0.000 description 63
- 230000004913 activation Effects 0.000 description 54
- 238000004364 calculation method Methods 0.000 description 26
- 230000008901 benefit Effects 0.000 description 16
- 238000010586 diagram Methods 0.000 description 11
- 239000011521 glass Substances 0.000 description 8
- 230000015654 memory Effects 0.000 description 7
- 230000004048 modification Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000009467 reduction Effects 0.000 description 6
- 238000004458 analytical method Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 239000003795 chemical substances by application Substances 0.000 description 4
- 238000010276 construction Methods 0.000 description 4
- 239000005262 ferroelectric liquid crystals (FLCs) Substances 0.000 description 4
- 230000003213 activating effect Effects 0.000 description 3
- 238000007596 consolidation process Methods 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000005457 optimization Methods 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 239000002178 crystalline material Substances 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000018109 developmental process Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 241000238366 Cephalopoda Species 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000013144 data compression Methods 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000004936 stimulating effect Effects 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 230000002087 whitening effect Effects 0.000 description 1
- 230000003936 working memory Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3629—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3681—Details of drivers for scan electrodes suitable for passive matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3692—Details of drivers for data electrodes suitable for passive matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0278—Details of driving circuits arranged to drive both scan and data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】
電気的に制御可能なエレメントのアレイに関する電極配置が、各々が電気的に制御可能なエレメントのそれぞれの線に沿って延伸する一連の概ね平行な電極(16)および駆動信号を受け取る一連の駆動線(20(1-6)を含む。各電極はそれぞれのインピーダンス(26)を経由して複数の駆動線に接続される。各電極は少なくとも3つの駆動線に接続される。更にまたは代替的に、(a)各グループが一般的に同じ数の駆動線を持ち、(b)各電極がそれらグループの1つにおける駆動線の少なくとも1つおよびそれらグループの別の1つにおける駆動線の少なくとも1つに接続されるようにするため、駆動線が駆動線の任意のグループのペアに分割されることができないように駆動線が電極に接続される。これは、駆動線の数に対する電極の数の比率の増加を可能にする。復号器(24)との組み合わで、インピーダンスは、復号器によって与えられる各電極アドレス値に応答してどの駆動線を刺激すべきかを決定する際に多段プロセスを実行するように構成される復号システムを提供する。これは、インピーダンスの網構成がマシン生成されることを可能にし、また、各アドレス値に応答してどの駆動線を刺激すべきか復号器が実行時に計算することを可能にする。更に、電極の複数グループが同時にアドレスされることを可能にするように異なる解像度が提供される。本発明は、例えば、液晶表示装置、記憶素子アレイおよび光検出器のようなセンサ・アレイに適用できる。
Description
【発明の詳細な説明】
電気的に制御可能なエレメント・アレイのアドレス指定
技術分野
本発明は、電気的に制御可能なエレメントからなるアレイのアドレス指定に関
するものである。
特に、本発明は、その第1および第2の側面において、各々が電気的に制御可
能なエレメントのそれぞれの線にそって延伸する一連の概ね平行な電極、および
、駆動信号を受け取ってそれらを電極に供給する一連の駆動線を備える電気的に
制御可能なエレメントのアレイに関する電極配置に関するものである。更に、本
発明の第3の側面は、電気的に制御可能なアレイ装置に関するものであり、この
装置は、電極が相互に交差するように配置される第1および第2の電極配置、お
よび、各々が上記第1の配置の電極の1つと上記第2の配置の電極の1つの交差
位置に配置される複数の電気的に制御可能なエレメントのアレイを備える。電気
的に制御可能なエレメントは、例えば、第1と第2の電極配置の電極にはさまれ
た材料の層のそれぞれの部分によって提供されることができる。電気的に制御可
能なエレメントは、複数の安定状態を持ち、例えば、双安定強誘電液晶材料によ
って形成される。装置は液晶表示パネルを形成することができる。
背景技術
このような電極配置は既知のものであり、図1には、そのような電極配置のペ
アを持つ従来技術の強誘電液晶表示パネルが例示されている。表示パネル10は
、上側および下側のガラス板12、14を含み、それらガラス板の間に強誘電液
晶材料層がはさみ込まれている。ガラス板12、14の少なくとも1つは平面極
性化フィルタとしての役目をはたすか、あるいは、極性化層がそれに適用されて
いる。下側のガラス板12の表面は、左から右方向に向けられた一連の細長い行
電極16で形成され、上側のガラス板14の表面は、上から下方向に向けられた
一連の細長い列電極16で形成されている。電極は、透明であり、例えば、イン
ジウムすず酸化物(Indium-tin-oxide以下略してITOと呼ぶ)で形成される。液
晶材料と接触する表面は、液晶材料の分子を整列させるように処理される。行電
極16と列電極18の各交点における液晶材料部分が表示装置のそれぞれのピク
セルを提供する。強誘電液晶材料の場合、各交点において、しきい値レベルVT+
より大きい値を持つ電位差がその交点における電極16、18の間で十分な時間
適用されると、材料は、既にその状態になっていなければ、第1の状態に変わり
、もしも電界が反対極性のしきい値VT-を上回る値を持つ電界が電極16、18
の間で十分な時間適用されると、材料は、既にその状態になっていなければ、第
2の状態に変わる。クリスタルの光に対する極性化効果は、第1と第2の状態で
異なっていて、ガラス板12、14の極性化効果との組み合わせによって、ピク
セルが状態の1つにおいて黒に、一方の状態において透明(以下これを"白"と呼
ぶことにする)に見える。
行電極16の各々は行駆動機構20の対応する出力に接続され、列電極18の
各々は列駆動機構22の対応する出力に接続されている。行および列駆動機構2
0、22は、マイクロプロセッサのようなコントローラ24によって制御される
。行および列駆動機構20、22は、各々、それぞれの電極16、18に電圧を
適用して、表示パネル10上にイメージを形成し必要に応じてイメージを変更す
るために必要とされる状態にピクセルを切り替える。種々の駆動方式が当業界に
おいて周知である。例えば、1つの方式において、VC1-VR1<VT-として、列駆動
機構22によってすべての列電極18に電圧Vc1が適用され、行駆動機構20に
よってすべての行電極16に電圧Vr1が適用されると、この結果表示装置10は
行毎に白に消去される。次に、VC2-VR2>VT+として、電圧VR2が行駆動機構20に
よって行電極16に順次適用され、その電圧が特定の行電極に適用されている間
に、列駆動機構20によって電圧VC2が1つまたは複数の選択された列電極18
に適用されると、行電極16と選択された各列電極18の交点のピクセルは黒を
表示する。別の方式においては、表示全体を白にして次に選択されたピクセルを
黒にするのではなく、行を順次アドレス指定して、選択された行のすべてのピク
セルを白に消去して、その後直ちに当該行の選択されたピクセルを黒にする。こ
の方式に対する修正として、行のアドレス指定を順次実行せずに、必要な場合に
行が指定される。この方式に対する更に別の修正として、1つの行のピクセル全
体を白にしてその後選択されたピクセルに黒を書き込むのではなく、黒から白へ
変更されるべきピクセルが白にされ、白から黒へ変更されるべきピクセルが黒に
され
る。
サイズを絶えず増加し解像度を絶えず増加できる(すなわち行および列の電極
ピッチを減少できる)液晶表示パネルを製造する必要性が存在する。図1に示さ
れる配置において、行および列駆動機構20、22はシリコンで製造されるが、
ガラス板12、14上に駆動機構20、22と電極16、18の間に適切な相互
接続を提供する点で問題がある。サイズを増加し、解像度を増加させるに従って
、そのような相互接続の数は増加しそれらの間隔は一層せばまるので、相互接続
問題が一層大きくなる点は理解されることであろう。
この問題を克服するため、本発明の第1および第2の側面は、各電極が、抵抗
器のようなそれぞれのインピーダンスを介して複数の駆動線に接続される電極配
置に特に関連するものである。そのような配置は、米国特許第5034736号によっ
て教示される。同特許は、添付の図2に示されている駆動方式を開示している。
以下にその駆動方式の要点を記述する。
図2において、各々が3つの出力部1、2、3および4、5、6を持つ2つの
行駆動機構20L、20Rがある。左の行駆動機構20Lの出力部1は、それぞ
れの抵抗器26によって1、4、7という番号の行電極16の左手端部に接続さ
れている。左の行駆動機構20Lの出力部2は、それぞれの抵抗器26によって
行電極2、5、8の左手端部に接続されている。左の行駆動機構20Lの出力部
3は、それぞれの抵抗器26によって行電極3、6、9の左手端部に接続されて
いる。右の行駆動機構20Rの出力部4は、それぞれの抵抗器26によって行電
極1、5、9の右手端部に接続されている。右の行駆動機構20Rの出力部5は
、それぞれの抵抗器26によって行電極2、6、7の右手端部に接続されている
。右の行駆動機構20Rの出力部6は、それぞれの抵抗器26によって行電極3
、4、8の右手端部に接続されている。更に、各々が3つの出力部1、2、3お
よび4、5、6を持つ2つの列駆動機構22T、22Bがある。上部列駆動機構
22Tは、左の行駆動機構20Lの行電極16の左手端部への接続の場合と同様
の形態で、それぞれの抵抗器26によって列電極18に接続されている。また、
下部列駆動機構22Bは、右の行駆動機構20Rの行電極16の右手端部への接
続の場合と同様の形態で、それぞれの抵抗器26によって列電極18に接続され
ている。
米国特許第5034736号に記載されている例において、抵抗器26のすべては同
じ値であり、駆動機構20L、20R、22T、22Bは特定レベルにそれらの
出力電圧をセットすることが可能であり、液晶材料は特定の正および負のしきい
値電圧VT-、VT+を持つ。従って、特定の電極16、18の両側において抵抗器2
6によって印可される電圧が等しければ、その電極の電圧は印加電圧と同じとな
ることは理解されることであろう。しかしながら、特定の電極16、18の両側
において抵抗器26によって印可される電圧が異なっていれば、その電極の電圧
は印加電圧の平均値となる。行および列電極のいかなる選択された交点において
も、その交点で液晶材料の状態を変更するため、その他の交点においてしきい値
電圧VT-、VT+を超える電圧を適用することなく、しきい値電圧VT-、VT+を超える
電圧を当該交点に印可することができる。このため、駆動機構20L、20R、
22T、22Bからの出力の必要数の合計が、従って、駆動機構20L、20R
、22T、22Bと表示パネル10の間の相互接続の必要数の合計が(図1のケ
ースの)18から(図2のケースの)12へ減少するという利点が生まれる。
米国特許第5034736号は、図2で示される配置が、(所与の出力数を持つ)駆動
機構によって起動されることができる列電極の最大数および行電極の最大数を表
すことを教示している。従来技術の仕様は、また、このような接続によって、駆
動機構が、駆動機構の数の自乗に等しい数の電極(すなわち3つの出力の場合9
つの電極)を取り扱うことが可能とされることを教示している。この数は、1つ
の駆動機構ポートがただ1つの電極に割り当てられている図1のような従来技術
の回路において駆動機構によって取り扱われることができる電極の数に比較して
非常に多い。当然のことながら、電極の他方の側での駆動機構の出力を考慮すれ
ば、電極の最大数Nとそれら電極のための駆動機構出力部の数nの間の関係はN=n2
ではなくN=n2/4であると米国特許第5034736号が示唆している点に注意する必要
がある。
一見するところでは先行技術の教示は正しいように見えるかもしれないが、そ
れは実際には正しくなく、相互接続の減少に対して不必要な制約を課している。
発明の開示
本発明の第1の側面の電極配置は、駆動機構の複数の線が駆動機構線の任意の
グループのペアに分割されないように駆動機構の線が電極に接続されるという特
徴を持つ。この配置において、(a)各グループは一般に同じ数の駆動線を持ち、
そして(b)各電極はグループのうちの1つにおける少なくとも1つの駆動線およ
びその他のグループにおける少なくとも1つの駆動線に接続される。
代替的には、本発明の第1の側面の電極配置は、少なくともいくつかのインピ
ーダンスを経由して駆動線の1つからの少なくとも1つの閉鎖回路および上記1
つの駆動線へ戻る少なくともいくつかのその他の駆動線が存在するように駆動線
が電極に接続されるという特徴を持つ。この場合、上記閉鎖回路は奇数番号の電
極に関するインピーダンスを含む。
本発明の潜在力のすべてを発揮するものではないが米国特許第5034736号の先
行技術と同じ程度の、ピクセルまたはメモリ・エレメントの状態の設定と非設定
の間の識別の度合いを提供する本発明の1つの例において、本発明のこの側面は
、電極の最大数Nとそれら電極に関する駆動機構出力数nの間の関係が、N=n2/4で
はなくN=n.(n-1)/2であり、従って、n=1およびn=2という些細なケース以外のす
べての場合に一層大きくなることを可能にする。このように、図2の表示パネル
の行電極16は、本発明の手法を使用すれば、6ではなく5つの駆動出力によっ
て駆動されることができる。N=9の場合の必要な駆動出力部の162/3%という減
少率は小さく見えるかもしれないが、それは大きなものである。一層大きいNの
値について改善は一層明確となる。モノクロ表示の所望の高さが例えば210mmで
、解像度が300dpi(電極ピッチは85μm)であるような実際のアプリケーションに
おいては、所望の行電極数はN=2480である。米国特許第5034736号の教示を適用
すると、行駆動機構出力部の必要数はn=100であるが、本発明の第1の側面によ
れば、行駆動機構出力部の必要数はn=71、すなわち29%の削減である。(行電極
の数が非常に大きいケースにおいて、先行技術に対するこの利点だけを用いれば
、最大削減は、100-50(21/2)すなわち約29.29%である。)
米国特許第5034736号は、また、電極の各々はそれぞれ2つの抵抗器が接続す
る"前面端子"および背面端子"という2つの端子を持つことが必要であることを
教示している。同特許において与えられる例のすべてにおいて、これらの2つの
端子はそれぞれの電極の両端に配置される。
本発明の第2の側面の電極配置は、各電極が、少なくとも3つの駆動機構線、
例えば、3、4、5、6、7、8またはそれ以上の駆動機構線に接続されるとい
う特徴を持つ。
このような配置では、各電極への接続はその両端に分離する必要がないので、
駆動機構線nに対する電極数Nの比率は大幅に増大する。例えば、各行電極が6つ
の駆動機構出力部のうちの異なる3つに接続されるように図2が修正されるとす
れば、電極の数は、N=9からN=20へ増加させることができる。これを一般化して
述べれば、各電極への3つの接続毎に、駆動できる電極の数Nは、駆動機構線の
数nの3乗に比例して、N=n.(n-1).(n-2)/6となり、nおよびNの大きい値について
利益が非常に大きくなる。例えば、上述の場合のように2480の電極を駆動するた
めには、米国特許第5034736号の教示に従った場合の100駆動線と比較すれば、1
電極あたり3接続を使用すれば、26駆動線で済み、これは76%の削減となる
。1電極あたりの一層多い数の接続を用いれば、駆動線数に対する電極数の比率
N/nの増加における利益は、少なくともNの値が大きい場合、非常に顕著となる。
2を越える駆動線数cへの各電極の接続によってもたらされる従属的問題は、
電極の特定の交点の選択および非選択の間の識別が一層限界的となる点である。
例えば、白への消去フェーズおよび選択的黒書き込みフェーズを持つアドレス方
式に関して、黒書き込みフェーズの間に列電極に対して各駆動線によって与えら
れる電圧が選択的に0Vおよび+VDであり、行電極に対して選択的に-1/4VDおよび+
3/4VDであるとすれば、(c=2である)図2の配置の場合、そのフェーズの間に1つ
の交点に印可されることができる電圧は、5/4VD、3/4VD、1/4VDおよび-3/4VDで
ある。液晶のしきい値電圧VT+、VT-の絶対値が等しい(VT+=-VT-)と仮定すれば、
適切な動作に関して、好ましくは、5/4VD>VT+>3/4VDという関係が満たされる。
換言すれば、しきい値に対して±1/4VDの許容限度が存在する。しかしながら、
各電極に接続する駆動線の数がC=3に増加し、黒書き込みフェーズの間に列電極
に対して各駆動線によって与えられる電圧が選択的に0Vおよび+VDであり、行電
極に対して選択的に-1/6VDおよび+5/6VDであるとすれば、そのフェーズの間に1
つの交点に印可されることができる電圧は、7/6VD、5/6VD、1/2VD、1/6VD、-1/6
VD、-
1/2VDおよび-5/6VDVDである。適切な動作に関して、好ましくは、7/6VD>VT+>5/6
VDという関係が満たされ、従って、しきい値に対する許容限度は一層厳しい±1/
6VDとなる。各電極が接続する駆動線の数cが増大するにつれて、この従属的問題
は大きくなる。
この問題の処理を援助するため、本発明の1つの好ましい実施形態において、
電極の任意の所与のペアに関して、それらの電極が共通して接続する駆動線の数
vは、それら電極の各々が接続する駆動線の数cより少なくとも2少ない。例えば
、cが4であるように選択され、vが2であるように選択されるとすれば、その配置
は、図2と同じ"混線"度(v/c)を提供することができる。この制約をvに課すこと
によってN/nの比率が低減する結果となるが、N/nの比率は米国特許第5034736に
おいて認められるものよりはるかに大きい。実際、例えば、c=4およびv=2(従っ
てv/c=1/2)というケースの場合、大きい値のNについて、c=4およびv=2(従ってv/
c=1/2)という先行技術と比較して、改善は顕著である。
本発明のいずれの側面に関しても、単純化のため、電極は同じ数cの駆動線に
接続されている。また、コンパクトにするため、少なくとも電極が駆動線に接続
する位置において、駆動線は、好ましくは、相互に概ね並列しかつ電極に対して
概ね直角であり、また、電極および駆動線は好ましくは共通の基板上に配置され
る。
本発明の第1または第2の側面の電極配置が、本発明の第3の側面に従ってメ
モリや表示装置の第1の電極配置として使用される時、第2の電極配置は、先行
技術の方法で駆動されるか、あるいは、本発明の第1または第2の側面に従った
第2の電極配置の一部を形成することができる。
上述された電極配置は復号器システムを持つことができる。この復号器システ
ムは、具体的には、複数のアドレス値のいずれかを表わすアドレス信号を受け取
るアドレス入力部、複数の中間ノード(例えば上述された駆動線)、アドレス信号
に応答して各アドレス値に関して中間ノードのそれぞれの組み合わせを刺激する
復号器、および、複数の出力部(例えば上述された電極への接続部)を含む。複数
の出力部の各々は、その出力に適用される刺激が、それぞれのグループにおける
中間ノードの各々に復号器によって適用される刺激に従うように中間ノードのそ
れぞれのグループに応答する。
そのような復号システムもまた米国特許第5034736号に記載されている。同特
許の場合、復号器はその動作に関してROMに格納されている照合テーブルに依
存する。
本発明の第4の側面は、電極配置と復号器システムを製造する方法に関するも
のであり、該方法は、複数のアドレス値のいずれかを表わすアドレス信号に応答
し、各アドレス値に関して中間ノードのそれぞれの組み合わせを刺激する復号器
を備えるステップ、複数の出力部を備えるステップ、各出力部に関して、その出
力部が応答すべき中間ノードのそれぞれのグループを決定するステップ、および
、その出力に適用される刺激がそれぞれのグループにおける中間ノードの各々に
復号器によって適用される刺激に従うように、決定されたそれぞれのグループに
おける中間ノードに各出力部を応答させるステップを含む。
小さい数nの中間ノードに対する大きい数Nの出力部および小さいv/c比率とい
う必要な特性を持つ(中間ノードに出力部を接続する)構成を見出すことは実際に
は困難である。組合せ検索を使用することが可能であるが、慎重な最適化を必要
とし、最適化ができたとしても、中間ノードの数nが増加するにつれ、極度に大
きい検索領域のため、計算時間の観点からそれは非効率となり始める。幸いにも
、そのような長ったらしい検索は、復号システムを設計する時にだけ必要とされ
、その結果の解は、後続の実装のため照合テーブルに格納される。しかしながら
、照合テーブルの必要性はコストがかかることを意味し、照合テーブル(または
大きい照合テーブル)の必要性を取り除く方法が望まれる。
本発明の第4の側面および本発明の第1乃至第3の側面の実施形態は、アドレ
ス値と中間ノード刺激パターンの間のマッピング、従って、中間ノードと出力部
の間のマッピングを生成する一定の数学的構成方法を見出すことが可能であり、
そのような構成方法を特定の選択されたパラメータに適用して特定の構成を取得
することが可能であるという認識に基づいて展開された。見つけられたそのよう
な構成方法の例は、アフィン幾何配置、投影幾何配置、連結と差分ファミリに基
づく方法を含む。そのような構成方法は、照合テーブルから1つの値または値の
セットを取得する際に使用される単一段階プロセスではなくむしろ多段プロセス
を用いる。
かくして、本発明の第4の側面の方法は、復号器によって実行されるべき多段
プロセスを決定するステップ、各アドレス値に応答してどの中間ノードを刺激す
べきかを決定する際に上記決定された多段プロセスを復号器に実行させるステッ
プ、出力部が応答すべき中間ノードのグループを決定する上記ステップにおいて
上記決定された多段プロセスを使用するステップを含むという特徴を持つ。
更に、本発明の第1乃至第3の側面の実施形態において、復号器は、好ましく
は、各アドレス値に応答してどの中間ノードを刺激すべきかを決定する際に多段
プロセスを実行するように構成される。
以下の記述から理解されることであろうが、数千の電極を持つ表示装置の場合
、膨大なサイズとなる単一照合テーブルを使用するのではなく、比較的単純なプ
ログラムを実行する比較的単純なハードワイヤード回路またはコンピュータを使
用することが可能である。
本明細書の仕様の文脈において、"多段プロセス"という用語は、プロセスの少
なくとも1つの第1段階の結果がそのプロセスのその後の少なくとも1つの段階
に適用されるようなプロセスを含むように意図されている。例えば、詳細は後述
されるが、本発明の1つの実施形態において、プロセス入力のコンポーネントは
、(照合テーブルでも論理アレイでもよい)第1段階エレメントの4つのペアに供
給され、第1段階エレメントの出力は、(照合テーブルでも論理アレイでもよい
)第2段階エレメントの4つのペアに供給され、第2段階エレメントの出力は、
(照合テーブルでも論理アレイでもよい)第3段階エレメントの4つのペアに供給
され、最後に、復号器出力を作成するため、第3段階エレメントの出力が4つの
26対64復号器に供給される。これを一般化して述べれば、多段プロセスは、(照
合テーブル、ゲートおよび算術エレメントのような)基本エレメントのいくつか
の層によって実行されるプロセスを含み、この場合、それら層の少なくとも1つ
の出力が後続の層に供給される。本発明の別の1つの実施形態において、プロセ
スの対応する諸段階はプログラムされたコンピュータによって実行される。本明
細書の仕様の文脈において、用語"多段プロセス"は、例えば、(ANDまたはO
Rゲートのような)単純な論理ゲート、(加算器または乗算器のような)単純な演
算ユニットまたは照合テーブルによって実行されるプロセスを含まない。また、
相互に独立して実行される複数のプロセスは、本明細書の仕様の目的のための多
段プロセスを構成しない。
好ましくは、配置は、複数の解像度値のいずれかを表わす解像度信号を受け取
る解像度入力部を含み、復号器は解像度信号に応答し、その結果、解像度信号が
第1の値を持つ時、各アドレス値に応答して刺激される中間ノードの組み合わせ
によって第1の数の出力が刺激されるか、あるいは、あらかじめ定められたしき
い値を越えて刺激され、解像度信号が第2の値を持つ時、各アドレス値に応答し
て刺激される中間ノードの組み合わせによって第1の数より大きい第2の数の出
力グループが刺激されるか、あるいは、上記しきい値を越えて刺激される。
従って、復号器が表示装置に使用されるケースでは、同時に複数の表示行を刺
激することが可能であり、このような特性は本明細書において"複数行アドレス
指定"と呼ばれる。更に、所望の表示行の各々に適用される刺激は一定のしきい
値より上にあり、一方、残りの表示行の各々に適用される刺激は一層低いしきい
値より下回るように構成することができる。
好ましくは、解像度信号が少なくとも1つの更に別の値を持つ時、各アドレス
値に応答して刺激される中間ノードの組み合わせによって、第1および第2の数
より大きい更に別の数の出力グループが刺激されるか、あるいは、上記しきい値
を越えて刺激されるように、復号器は解像度信号に応答する。1つの望ましい手
法において、上記更に別の数は第2の数の整数倍であり、この場合、解像度信号
が上記別の値を持つ時、各グループは、解像度信号が上記第2の値を持つ時のグ
ループの予め定められた数の和集合であるという利点がある。代替的には、上記
別の数は第1の数の整数倍である。解像度信号が上記第2の値を持つ時各アドレ
ス値に応答して刺激される出力が相互に隣接して物理的にグループ化されるよう
に配置されることが好ましい。従って、表示装置の場合、表示装置の行の複数ブ
ロックを同時に刺激することが可能であり、そのようなブロック刺激を階層的に
配置することができる。
本発明の特定の実施形態は、次のような添付図面を参照して、以下に記述され
る。
図面の簡単な説明
図1は、液晶表示パネルに関する従来技術の駆動方式を示すブロック図である。
図2は、米国特許第5034736号に記載されている液晶表示パネルに関する駆動方
式を示すブロック図である。
図3は、本発明の第1の側面に従った電極配置の実施形態を利用する液晶表示パ
ネルのブロック図である。
図4は、本発明の第2の側面に従った電極配置の実施形態を利用する液晶表示パ
ネルのブロック図である。
図5は、抵抗器が形成される1つの様態を例示するため図3および図4の表示パ
ネルの一部を拡大したブロック図である。
図6は、抵抗器が形成される別の1つの様態を例示するため表示パネルの一部を
拡大した断面図である。
図7乃至図9は、本発明の第1および第2両方の側面に従った電極配置の実施形
態を利用する液晶表示パネルを示すブロック図である。
図10は、上述された電極配置において使用される可能性のある復号器の1つの
実施形態のブロック図である。
図11は、表示行の数Nと駆動線の数nの間の関係を図示するグラフである。
図12は、図10の復号器に対する1つの修正を示すブロック図である。
図13は、復号器の別の1つの実施形態を示すブロック図である。
図14は、復号器の更に別の実施形態を示すブロック図である。
図15は、図14の復号器の回路形成部分を示す詳細図である。
図16および図17は、図15の回路の詳細部分図である。
図18は、図14の回路の詳細部分図である。
図19は、図18の回路の詳細部分図である。
発明の実施形態
以下に記述される本発明の実施形態は、必要に応じて特に記述しない限り、図
1および図2を参照して既に記述した手法を使用する。
図3の実施形態において、列電極18は、列駆動機構22に接続され、図1を
参照して上述した場合と同様な形態で駆動される。上方9つの行電極16は、接
続という観点からは図2を参照して上述した場合と同様な形態で、行駆動機構2
0L、20Rに接続される。しかしながら、更に、10乃至15という番号の6
つの行電極が追加される。行電極10乃至12は、抵抗器26のペアによって行
駆動機構20Lの出力1、2、3の異なる組み合わせに接続され、行電極13乃
至15は、抵抗器26のペアによって行駆動機構20Rの出力4、5、6の異な
る組み合わせに接続される。従って、本発明のこの実施形態は、各電極は両方の
行駆動機構20L、20Rに接続されなければならないという米国特許第503473
6号の制限を取り除き、更に多くの駆動機構出力部を必要とせずに一層多くの行
電極を備え持つことを可能にする。
図4の実施形態において、列電極18は、やはり、列駆動機構22に接続され
、図1を参照して上述した場合と同様な形態で駆動される。1乃至9という番号
を付けられた上方9つの行電極16は、接続という観点からは図2を参照して上
述した場合と同様な形態で、行駆動機構20Lに接続される。1乃至9という番
号を付けられた上方9つの行電極16は、また、行駆動機構20Rに接続される
が、それら電極の各々は、抵抗器26のペアによって行駆動機構20Rの出力4
、5、6の異なる組み合わせに接続される。図4の実施形態は、接続という観点
からは図2を参照して上述した場合と同様な形態で行駆動機構20Rに接続され
る10乃至18という番号を付けられた9つの行電極16を更に持つ。それら行
電極は、また、行駆動機構20Lに接続されるが、それら電極の各々は、抵抗器
26のペアによって行駆動機構20Lの出力1、2、3の異なる組み合わせに接
続される。従って、本発明のこの実施形態は、各電極は行駆動機構20L、20
Rに対して2つだけの接続を持つという米国特許第5034736号の制限を取り除き
、図3の実施形態の場合と同様に、更に多くの駆動機構出力部を必要とすること
なく一層多くの行電極を備え持つことを可能にする。
先に述べたように、電極16、18はインジウムすず酸化物(すなわちITO)
から形成されることができる。抵抗器26は、電極材料の薄い部分によって提供
されることができる。例えば、図5は、図3において2つの抵抗器26によって
左の行駆動機構20Lに接続される番号10の行電極16の左手側端部を示して
いる。電極16および抵抗器26は、ガラス基板上にITOを堆積させることに
よって形成され、抵抗器26は、電極の幅より非常に狭く、蛇行経路を辿るIT
O部分によって提供される。必要とされる抵抗はITOの抵抗率によって提供さ
れる。代替的配置において、ITOはガラス基板上にギャップを含むように堆積
され、次に、一層高い抵抗率の材料をギャップを橋渡しするようにギャップ上に
堆積させることによって抵抗器26が作成される。
更に別の配置において、図6に示されるように、駆動機構20Lからの駆動線
1、2、3(または駆動機構20RRからの駆動線4、5、6)がガラス基板28
上に配置される。次に、絶縁層30が駆動線上に堆積され、次に、電極16が駆
動線を交差するように配置される。電極16が駆動線に接続されるべき位置に、
電極16、絶縁層30および駆動線を通してバイア32が形成される。次に、電
極および駆動線を相互接続する適切な値の抵抗器26を形成を形成するように、
電気的抵抗材料がバイア32に堆積される。従って、理解されることであろうが
、1つの電極が複数の駆動線に接続されるべきケースにおいては、図7に示され
るような、電極の長手軸に沿って接続部が配置される。この配置において、小さ
いXは、図6を参照して記述されたタイプの抵抗接続を表す。
図6の配置に対する1つの修正において、バイアは駆動線を通過せず、抵抗材
料が駆動線の上部に堆積される。代替的または更に追加修正される配置において
、バイアは、電極が堆積される前に形成され、次に、絶縁層よりわずかに上に突
き出るように抵抗材料がバイアに堆積され、次に、電極が、絶縁層および抵抗材
料上に堆積される。
図7の実施形態において、行電極駆動機構は、1乃至6という番号の6つの駆
動線を持つ単一ユニット20として示されている。また、行電極16への接続の
すべては、電極の左手端部で行われ、抵抗器26は図6を参照して上述されたタ
イプのものである。行駆動線は、接続の観点から図4の実施形態と同様の方法で
、番号1乃至18の18個の行電極に接続される。しかしながら、番号19およ
び20という更に2つの行電極の接続は他の電極とは異なり、番号19の電極は
抵抗器26を介して行駆動機構20の駆動線1、2、3に接続され、番号20の
電極は抵抗器26を介して行駆動機構20の駆動線4、5、6に接続される。従
って、本発明のこの実施形態は、図3および図4を参照して上述された米国特許
第5034736号の両方の制限を取り除き、駆動機構出力部を増加させることなく、
一層多くの行電極16を備えることを可能にする。
図4および図7に示されている本発明の実施形態は、各行電極に3つの接続部
を持つ。すなわち、C=3である。本明細書のはじめに述べたように、これは、液
晶材料のしきい値電圧の許容限度に一層厳しい制約を課す。この問題を考察する
際の重要なパラメータは、オーバーラップvと呼ばれるものであり、すべての電
極ペアに関して、それら電極が共通して接続される駆動線の数の最大値である。
もう1つの重要なパラメータは、電極配置の混線に関連する比率v/cである。図
1の先行技術においては、オーバーラップはなく、従ってv/c=0である。図2の
先行技術および図3の実施形態においては、c=2、v=1でv/c=1/2であり、これは
、混線が問題である可能性があるが、現在の材料および製造技術の観点からすれ
ば深刻な問題ではないことを意味する。図4および図7の実施形態においては、
c=3、v=2でv/c=2/3であり、これは、混線が大きな問題であり、一層高品質の材
料および一層精密な製造技術を必要とすることを意味する。混線比率v/cを低減
させるため、駆動線への電極のすべての可能な接続組み合わせを使わないことに
よって、vを減少させることが可能である。本発明を開発する際に行った研究に
よって判明した興味ある点であるが、同じ混線比率v/cではあるがvとcが比較的
大きい場合、特にNの値が大きい場合には、必要とされる駆動線数nに対する可能
な電極数Nの比率は増加する。
図8は、c=4、v=1、v/c=1/4である本発明の1つの実施形態を示している。こ
の場合、混線比率は、図2の先行技術および図3の実施形態に比較して半分であ
る。図8において見られるように、行駆動機構20は、14本の駆動線を駆動し
、9つの行電極16があって、それらの各々は駆動線のうちのいずれか4本の組
み合わせに接続される。この接続の組み合わせのすべてにおいて、複数の駆動線
を共有する電極のペアは1つもない。
上述のように、電極数Nが大きい時、この構成によって提供される利益は大き
くなるが、そのような利益は図8から特に明白ではない。なぜなら、図面の大き
さの関係からこのケースでは9個の電極しか含まれないからである。しかし、こ
の構成の利益は、次の表1によって明らかとなるであろう。表1は、更に別のケ
ースにおける駆動線と行電極の間の接続の可能な配置を示す。このケースでは、
駆動線の数nは16であり、各電極への接続部の数cは4であり、2を越える接続
を共有する2つの電極は存在しない(v=2)。従って、v/c=1/2であり、混線比率は
図2の先行技術と同じである。次の表1からわかるように、電極の可能な数Nは
140であり、従って、比率N/n=8.75である。これに対して、米国特許第503473
6号の教示に従えば、16本の行駆動線は64個の行電極だけを駆動するので、
同じ混戦比率v/c=1/2に対して、比率N/n=4である。 表1は、各電極に関する起動パターンのリストとみなすことができる。所与の
電極に関する起動パターンは、(少なくともしきい値電圧で)その電極を起動する
ために必要とされるc個の駆動線接続部の組み合わせである。
比較の例示として、次の表2は、以下の3つのケースに関して、種々の駆動線
の数nに対して可能な電極の数Nの例を示す。3つのケースは、(a)c=2、v=1、従
ってv/c=1/2である米国特許第5034736号の教示に従う構成(図2参照)、(b)c=3、
v=2、従ってv/c=2/3である本発明の1つの実施形態(図7参照)、および(c)c=4、
v=2、従ってv/c=1/2である本発明の1つの実施形態(n=16のケースに関して表1
参照)である。(表2で与えられるnの値は2の累乗であるが、nが2の累乗でなければならない
制約はない)。
表2に見られるように、本発明の実施形態は、(駆動線の数nが小さくない限り
)、v/c=1/2というケースにおいてさえ、非常に大きい数Nの電極の使用を可能に
する。
図3乃至図8を参照して上述された実施形態において、本発明は行電極16に
適用された。行電極16に加えてあるいはそれとは代替的に、(図9に示される
ように)列電極18を本発明に適用できることは理解されることであろう。特に
、高さより大きい幅を持つ表示装置のケースにおいては、本発明が列電極18に
適用される時、本発明は、多くの場合、大きな利益を提供することができる。ま
た、列電極が赤、緑および青のサブピクセルを逐次駆動するように配置されてい
るカラー表示装置のケースにおいては、列電極に適用される時、本発明は大きな
利益を提供することができる。本発明が行電極および列電極に適用されるとすれ
ば、液晶材料のしきい値許容度に関連して、行および列電極の組み合わせられた
混線が考慮されなければならない。
図3、図4、および、図7乃至図9を参照して上述された本発明の実施形態に
おいて、本発明が適用される駆動線は、表示装置の辺に対して概ね平行に、そし
て、それぞれの電極に対して概ね直角に延伸する。特に多数の電極を持つ表示装
置のケースでは、これは駆動線のコンパクトな配置を可能にする。また、3層構
造を使用して駆動線と電極の間の接続部を作成することができる。この3層構造
は、駆動線、絶縁層および電極から構成され、電極は必要とされる位置において
バイアによって駆動線に接続される。
本発明の上記の実施形態は単に例証として記述されたものであり、本発明の上
述の実施形態に対する多くの修正および展開が可能である点は認められることで
あろう。
例えば、本発明は、強誘電液晶材料以外の双安定多安定液晶材料を使用する表
示装置に適用可能であり、非安定液晶材料を使用する表示装置における応用も可
能である。本発明は、また、表示機能を持たないメモリ・アレイや光検出器のよ
うなセンサ・アレイにも適用できる。
上述された本発明の実施形態において、メモリ素子の状態はDC電界の適用に
よって影響を受ける。AC駆動される表意装置またはメモリ・アレイの場合、抵
抗器は、コンデンサのような他の受動電圧降下エレメントまたはインピーダンス
と置き換えることができる。
上述された実施形態は、2次元アレイを用いているが、本発明は、また、(例
えばバーの印刷をするためのような)1次元アレイ、あるいは、3以上の多次元
アレイに適用することもできる。
上述された実施形態において、駆動機構20、20L、20R、22は復号器
として機能し、抵抗器26の網状構成との組み合わせで、駆動機構20、20L
、20R、22は復号システムを形成する。復号器は、入力すなわちアドレス値
から、そのアドレス値に応答して刺激される駆動線の組み合わせへの1対1の対
応関係を提供する。これを実行するため、図10に示されているように、また、
米国特許第5034736号に記載されているように、照合テーブル40を使用する場
合がある。図10に示される実施形態において、照合テーブル42は起動される
べき256の行または列電極のうちの1つのバス42上で8ビット・アドレスを
受け取り、それに応じて、64本の駆動線44のうちの対応する4つの組み合わ
せを起動させる。図10には図示されていないが、各電極16(あるいは18)は
、4つの抵抗器26によって、駆動線44のうちの対応する4つの組み合わせに
接続されていて、この配置はパラメータc=4およびv=1を持つ。
小さいnと大きいc/vに関して大きいNの必要な特性を持つ(表1に提示されてい
るような)起動パターンを見出すことは実施上困難である。大きいバイナリ・パ
ターンの有効なセットを見つけるための空間は膨大であり、合理的な計算時間で
結果を生成するため特別な手法が使用されなければならない。しかしながら、一
旦起動パターン・セットが見出されれば、照合テーブルまたは単純計算(後述)の
いずれかを使用してその起動パターンを復号器において使うことができる。
必要な特性を持つ起動パターンのセットを見つけ出す2つの基本的手法が開発
された。第1は組合せ検索である。第2は、起動パターンの特性と定数加重コー
ドの間に発見された関係に基づく手法である。
組合せ検索は、特定タイプの解決法に限られないという有用な特性を持つ。す
なわち、活動ビットおよびオーバーラップの任意の値に対する解を検索すること
ができ、最善に近い合理的結果を得ることができる。パラメータn=22、c=4およ
びv=1を持つ起動パターンのケースに関する1つの単純な例として、力ずくの検
索を使用して、Nがnを越えるN=31個の起動パターンが取得された。このケースで
は、理論的には、Nの最大可能値は37である(参照:A.E.Brouwer,J.B.Shearer,
N.J.A.Sloane and W.D,Smith,"A New Table of Constant Weight Codes",IEEE
Transactions on Information Theory,IT-36(1990),1334-1380)。
従って、検索は最善に近い合理的結果を生成することができることがわかった
。実際には、nおよびNの値はこれより大きい(例えばNは数千である可能性がある
)ので、nに対するNの増大のため、相互接続低減の達成されるレベルは、この例
に比較して極めて大きい。しかしながら、活動ビットおよびオーバーラップ・ビ
ットの数の増大に伴って、検索領域もまた増大してnのかなり控え目な値に関し
てさえ極めて大きくなるので、検索は一層困難となる。たとえnがNに比較して非
常に小さいとしてもNが数千であるような高解像度表示アプリケーションの場合
のように相対的に大きな数nの駆動線が必要とされる場合にはこの問題は特に重
大である。合理的な時間で結果を生成することのできる検索を行うため特別な最
適化が通常必要とされる。しかしながら、現代のコンピュータ装置を用いれば、
2、3百までのnに対する解を捜し出すための検索は効果的に使用できる。
幸いにも、長ったらしい検索は起動パターンを設計する時にのみ必要とされ、
結果の解は記憶され、復号器の接続を構築し起動パターンを生成する後続の実施
の段階でそれは使用される。これら解は、特定の設計に応じて、駆動機構チップ
に組み込まれる照合テーブル40、あるいは、システム・メモリに記憶されるこ
とができる。テーブルは、適切なデータ圧縮手法を使用して一層小さくすること
ができる。しかしながら、照合テーブルの必要性が最終的システムに余分なコス
トを含ませるので、大きい照合テーブル40に対する必要性を取り除く方法が望
まれる。
組合せ検索手法に関する別の欠点は、例えば複数行アドレス指定のような特別
の特性を持つ解を効率的に見つけることが困難なことである。これらの特性は更
に詳細に後述される。
起動パターンを検索ではなく直接構築することを可能にするように開発された
起動パターン生成の第2の方法は、必要とされる特性を所有する起動パターンの
セットと符号化理論の文献において定数加重コードとして知られているものの間
に発見された関係に基づくものである。パラメータ(n、d、c)による定数加重コ
ードは、長さnの2進ワード(コードワードと呼ばれる)であり、各ワードは正確
にc個の"1"を含み、ワードの各ペアは少なくともdというハミング距離を持つ。
2進ワードのペアのハミング距離は、1つのワードが1つの"1"を持ち別のワー
ドが"0"を持つペアをなす2つのワードが離れている位置の数である。
定数加重コードは符号化理論において基本に重要な意味を持ち、多くの関心が
払われている(参照:Brouwer et al,supra,and F.J.MacWilliams and N.J.A.S
loane,The Theory of Error-correcting Codes(6th Edition),"North-Holland
,Amsterdam,1993)。
必要な特性を持つ起動パターンのセットとこれらコードの間の正確な対応は次
の通りである。N個のコードワードを持つパラメータ(n,d,c)を持つ定数加重コー
ドが存在する。1つの行電極あたりc個の接続およびc-d/2に等しい最大混線vを
持つ長さnのN個の起動パターンのセットが存在する場合に限り、N個のコードワ
ードを持つパラメータ(n,d,c)を持つ定数加重コードが存在する。これらのコー
ドワードは、駆動線から電極への接続を指定するため使用される。従って、各コ
ードワードは、以下のようにして、行電極に関する起動パターンを導出する。コ
ードワードの1番目の位置に"1"があれば、電極と1番目の駆動線の間に接続が
作られ、そうでない場合は接続は作られない。このように、各行電極は、c本の
駆動線に接続され、電極のいかなるペアも、多くともv=c-d/2の共通に接続され
た駆動線を持つ。
この対応関係は、定数加重コードの既存の理論が、起動パターンのセットの構
築と評価に適用されることを可能にし、付加的利益という有用な新しい結果が導
出されることを可能にする。
この手法の成功は、(それに関して起動パターンのセットが構築され得るパラ
メータの範囲という観点から)柔軟であって、(パラメータNと比較して小さい長
さnを持つ起動パターン・セットを生成するという観点から)効率的である方法
を見出すことに依存する。図11は、c=6およびv=2の場合の構築手法および組み
合わせ手法の両方によって見出されたN対nに対する解を比較している。これらの
パラメータに関してはわずかな数の適切な構造的解しか見出されてなく、N/nの
結果として生じる値は、この場合、力ずくの解の場合と同じである。また、図1
1には、S.M.Johnson,"Upper Bounds for Constant Weight Error Correcting
Codes",Discrete Mathematics,Vol.3(1972),109-124に記述されているよ
うなNの値の理論上の上限が示されている。
起動パターン・セットを作成する構成的方法の使用は、検索手法によって得ら
れる解に対して利点を生むいくつかの機能を持つセットを生成することができる
。そのような機能の入手には、特定の構造的方法の新機軸で数学的に洗練された
解析が必要とされる。そのような解析における重要なステップは、(a)起動パタ
ーンと電極数の間の固定的対応関係、および、(b)そのような数が与えられる時
対応する起動パターンを生成する方法、の両方を取得するステップである。その
ような方法および対応関係は特定のコード構造に特有のものである。
第1の利点は、そのような対応関係および方法は、起動パーターンがROMに
記憶されているのではなく、実行時に生成されるので、大きな照合テーブルを使
用する必要性を排除することができる点である。この方法は、非常に迅速で、メ
モリ効率が良く、ハードウェアにおける実施に適している。
第2の利点は、これもコードの数学的構造の詳細な解析によって明らかとなっ
たものであるが、うまく選択された対応関係は、複数の電極が単一の起動パター
ンから一時点に駆動されるという複数行アドレス指定が可能とされる点である。
すなわち、複数行アドレス指定が、実行時に得られる起動パターンを用いて、ハ
ードウェアにおいてまたはプログラムされたコンピュータによって実行されるこ
とができる。更に、対応関係の選択は複数行アドレス・モードの階層を可能にす
ることが多く、その場合、表示空間は次第に一層小さい区分に分割され、それら
区分は実行時に取得される起動パターンによって個々にアドレス指定される。
定数加重コード(および対応する起動パターン・セット)を取得する3つの構成
方法の詳細を以下に記述する。記述の簡潔さの観点から、以下の説明は数学者の
言語で提示されるので、以下の記述の解釈において、読者は、符号化理論および
有限体の演算に熟練した数学者のアドバイス、または、適切な文献の参照を必要
とするかもしれない。有限次元、差分ファミリおよびコードの連結から3つの構
造が得られる。
有限次元に基づいて、"アフィン幾何学"に基づくタイプおよび"投影幾何学"に
基づくタイプという2つのタイプのアドレス指定方式が開発された。次の表3は
、実際的な関心のあるパラメータを持つ多数の幾何学的アドレス指定方式のパラ
メータを与える。表3において、"AG"は"アフィン幾何学(affine geometry)"を
表し、"PG"は"投影幾何学(projective geometry)"を表す。 上の表でAG(d,q)と表されるアフィン方式に関して達成されることができる特
定のパラメータは、n=qd、c=q、v=1およびN=q2d-2であり、(上の表でPG(d,q)と
表される投影方式に関して達成されることができる特定のパラメータは、
n=qd+qd-1、c=q+1、v=1およびN=q2d-2である。但し、qは正の整数であり、qは素
数の累乗である。n、cおよびvの同じ値による最適のアドレス指定方式にとって
可能なN/n比率の1-(1/q)部分であるN/n比率を持つという観点から、これらファ
ミ
リは両方ともに非常に効率的である。nに対するNの比率は、およそqd-2であるの
で、dが増加すると急速に増加する。
当該方式のこれらファミリはともに、幾何学的性質に直接関連するという非常
に特別な特性を持つ。以下に、アフィン・ケースに関連する説明およびその結果
を詳細に記述するが、投影ケースについても同様のことが適用される。我々の周
囲にある実際の3次元空間を考察すれば、無限の数のポイントから構成され、2
つの直線が空間の厳密に1つのポイントで交差するか、さもなければ全く交差し
ないような複数の直線を含む3次元空間を想像することができる。従って、いか
なる2つの線分も多くとも1つのポイントで交差する。これはユークリッド幾何
学である。もちろん、線分は、それが含む複数ポイントから成るものとみなすこ
ともできる。3次元空間は、また、平面と呼ばれる一層高次元の可変要素を含む
。平面は、平行線またはそれが含むポイントのセットから成り立つものとみなす
こともできる。ユークリッドに従えば、線は、平面に完全に含まれるか、1つの
ポイントで平面と交差するかまたは平面と平行する。線分および平面のポイント
は、単純な方程式によって記述することができる。
構成およびコードを取得するため、最初にこの空間のポイントと駆動線の間の
対応関係が選択され、次にこの空間の線分と表示行の間の対応関係が選択されな
ければならない。第2の対応関係を使用して、1つの表示行が取り上げられ、対
応する空間線分の方程式が見出され、その方程式を使用してその線分上のポイン
トのセット計算され、次に、第1の対応関係を使用して、そのポイント・セット
に対応する駆動線のセットが見出される。次に、表示行に関する起動パターンが
、駆動線の適切なセットにおいて活動的なパターであると定義される。この表示
行に関するインピーダンス網構成が駆動線の適切なセットを電極に接続する。空
間における2つの線分が多くとも1つのポイントで交差するので、2つの起動パ
ターンは、多くとも1つの場所でオーバーラップすることができる。従って、必
要とされる混線特性を持つ起動パターンのセットを得ることが可能である。
実際に使用される幾何配置は現実の空間ではないが、しかし、その数学的抽象
化はアフィンおよび投影幾何配置と呼ばれる。これら幾何配置は現実空間と2つ
の点で異なる。すなわち、空間は有限であって、有限数のポイントおよび線分を
含み、そして、現実より高い次元の空間が使用される。上述されたパラメータd
は、使用される実際の次元であるが、これら幾何配置は、ポイント、線分、平面
等が予期された形態で交差するという同じ基本的特性を有する。数学上の便法の
ため、作業する空間において、1つの線分上のポイントの数は、qを素数の累乗
であるとして、(アフィン・ケースの場合)q、(投影ケースの場合)q+1とすること
が適切である。従って、(空間の線分に対応する)最終的起動パターンは、qまた
はq+1いずれかの活動的位置を持つ。これらの有限空間は、一般的に、ポイント
よりはるかに多い線分を持つので、高いN/n比率を持つ。
重要なことは、空間と駆動線のポイントの間および空間線分と電極線の間の対
応関係(すなわちマップ)の選択であり、これらの対応関係の慎重な選択を行うこ
とによって、特定の表示行のために必要とされる起動パターンを計算する効率的
方法を開発することが可能である。これらの方法は、本質的には、この問題を、
適切な有限次元における1つの線分上のポイントを計算する問題にマップする。
そのような方法は、非常に効率的であり、ハードウエアの実施またはプログラム
されたコンピュータの実施のいずれの場合にも適している。アフィン幾何学に基
づく方法の詳細は本明細書の後段において記述される。
前述のように、1つの線分は、多くとも1つのポイントにおいて1つの平面と
交差するか、その中に完全に含まれるので、1つの平面のポイントに対応するす
べての駆動線が起動されると、選択された平面を構成する有限空間の線分セット
に対応する表示行のセットが起動される。更に、起動を意図されないいかなる表
示行も起動される駆動線の多くとも1つしか持たないので、残余の混線は前のケ
ースほど大きくない。これは、1つの平面に含まれるいかなる線分も多くとも1
つのポイントでそのプレーンに出会うという事実の帰結である。従って、他の表
示行を大幅に干渉することなく、多くの表示行を同時に起動することができる。
単なる平面に関して作業するというよりはむしろ、空間の次元性を活用して、一
層一般化すれば、各々0≦c<dである(d-c)次元のオブジェクトに関して作業する
ことが可能である。これは、種々の異なるサイズを持つ表示行のセットをアドレ
ス指定することを可能にする。この場合も混線に対する同じ制限があてはまる。
有限空間と駆動機構と表示行の問の一層慎重な選択を行うことによって、一定の
平面(および一層高次元の構造)が適切なサイズの表示画面の連続するセクション
に対応するように構成することが可能である。更に、そのような領域をアドレス
するため起動を必要とする駆動線セットは、比較的単純な構成を持ち、動的に計
算することができる。
要するに、0≦c<dであるcの各々に関して、q2d-2c-2の連続表示行のセット(す
なわちすべての表示行の1/q2c部分)をアドレス指定する効率的方法が開発された
。このように、表示画面はq2cセグメントに分割され、各セグメントは、他のセ
グメントに関する最小量の混線で効率的にアドレスされることができる。起動さ
れる必要があるqd-c-1の駆動線の計算は簡単である。同じ手法を使用して、起動
されるべきではない表示行に関して増加される混線を犠牲にして、中間的サイズ
の領域を起動することも可能である。従って、d解像度レベルで、階層的配置に
おけるスクリーンのセグメントをアドレス指定する非常に単純な方法が提供され
る。
アフィン幾何学に基づく方法の詳細を以下に記述する。読者は、有限体および
それらの演算に精通し、十分な数学的知識を持つと仮定される。
以下の記述において、Fqはqエレメントを持つ有限体を表し、Zqは整数セット{
0,1,...,q-1}を表す。φはFqに対するZqのいずれかのマップ、γはZqに対するFq
からのマップであるとする。最初に2つのマップΦおよびΓが指定される。Dが
表示行数を表すとすれば(但し0≦D<q2d-2)、
D=D2d-3q2d-3+D2d-4q2d-4+...+D1q+D0(但し0≦Di<q)
であり、従って、(D0,D1,...,D2d-3)は、Dの基底q表現である。
ここで、Φ(D)=(x,y)と定義する。
但し、x=(0,Φ(D2d-3),Φ(D2d-5),...,Φ(D1))および
y=(1,Φ(D2d-4),Φ(D2d-6),...,Φ(D0))
である。ここで、0および1はFqの適切なエレメントを表す。
第2のマップΓは、Fqに対する長さdのベクトルを、駆動線を表す0≦A<qdであ
る整数Aにマップする。x=(x0,x1,...,xd-1)(但しxi∈Fq)として、
Γ(x)=γ(x0)qd-1+γ(x1)qd-2+...+γ(xd-1)と定義される。
駆動線と表示行の接続は今や次のように指定される。
0≦D<q2d-2である整数Dの各々毎に、
・(x,y)=Φ(D)を計算する;
・Fq演算を使用して、各μ∈Fq毎に、ベクトルzμ=μx+(1-μ)yを計算する(この
ステップは、最初にベクトルz=(x-y)を計算し次にベクトル(μz+y)を計算するこ
とによって一層効率的に実行される);
・番号Γ(zμ)のq駆動線(但しμ∈Fq)を番号Dの表示行に接続する。
これらの計算は、アドレス指定システムが製造される時点で1回だけ実行され
るだけでよい。システムが使用中の時、特定の表示行Dに関して起動させる駆動
線を計算するため、以下のステップが実行される。
・(x,y)=Φ(D)を計算する;
・Fq演算を使用して、各μ∈Fq毎に、ベクトルzμ=μx+(1-μ)yを計算する
・番号Γ(zμ)のq駆動線(但しμ∈Fq)を起動する。
上記演算のいずれかを実行するために必要とされる計算は、q=2tまたはqが素
数の時特に簡単である。上記記述において、ペア(x,y)は、Fqに対する次元dのア
フィン幾何学AG(d,q)の1つの線分を定義し、これは、ポイントxおよびyの両方
を通過する幾何配置のユニークな線分である。ベクトルzμ(但しμ∈Fq)はその
線分上のポイントを表わす。
特定の例として、q=4=22、d=3であるとすれば、F4のエレメントは、00,01,1
0,11という長さ2のバイナリ・ベクトルによって表される。この表現に関しては
、フィールド・エレメントの加算は、ベクトルのコンポーネント単位XORによっ
て達成され、一方、乗算は次の表4に示されている通りである。
従って、駆動線の数はqd=64、表示線の数はq2d-2=256ある。φはφ(0)=00、φ(1
)=10、φ(2)=01、φ(3)=11というマップ、γ=φ-1であるとすれば、
φ(a0+2a1)=a0a1∈F4およびγ(a0a1)=a0+2a1である。
表示行114に関して起動されるべき駆動線を計算するために、
基底4において、
114=1×43+3×42+0×41+2×40であるので、
Φ(114)=(x,y)である。但し、
x=(0,φ(1),φ(0))=(00,10,00);および
y=(1,φ(3),φ(2))=(10,11,01)
である。
次に、
z00=00x+10y=(10,11,01);
z10=10x+00y=(00,10,00);
z01=01x+11y=(11,00,10);および
z11=11x+01y=(01,01,11)
であるので、アドレスΓ(zμ)の計算によって、
Γ(z00)=1×l6+3×4+2=30;
Γ(z10)=0×16+1×4+0=4;
Γ(z01)=3×16+0×4+1=49;および
Γ(z11)=2×16+2×4+3=43
が得られる。
従って、表示行114に駆動線4、30、43および49を接続する必要があり、表示行11
4を起動するタスクの際、上記の計算を実行する必要がある。これらの計算がハ
ードウエアにおける実施に適していることは明らかである。
表示の部分を起動させるための効率的手順が提供される。0≦c<dであり、
D2d-3q2d-3+D2d-4q2d-4+...+D2d-(2c+1).,,q2d-(2c+1)+D2d-(2c+2)q2d-(2c+2)+j
という番号のq2d-(2c+2)の連続表示行のセットを起動することが望まれると仮定
する。但しD2d-3,...,D2d-(2c+2)は固定的であり、0≦j<q2d-(2c+2)は任意であ
る。これは、すべての表示行の1/q2c部分である。次に、
qd-1γ(v)+qd-2γ(α1-v(α1-β1))+...+qd-c-1γ(αc-v(αc-βc))+j
という番号の駆動線のセットを起動することが必要である。但し、v∈Fqであり
、0≦j<qd-c-1は任意であり、1≦i≦cに関して
αi=φ(D2d-(2i+1))、βi=φ(D2d-(2i+2))である。
これらのポイントに対応する駆動線の数の計算はやはり簡明である。それらは
、d-c-1の最下位桁において任意であり、c+1最上位桁においてqc+1の値からのq
に制約される基底qの表現を持つ数である。(フィールド演算の数という観点から
の)これら桁を計算する複雑さは、cqに線形に比例して増加する。このセットの
駆動線が起動される時、その他のいかなる表示行に関して多くとも1つの駆動線
が起動される。
上述のように、上記の説明の理解には高度の数学の知識を必要とする。有限次
元方法の1つの例を有限体の使用を避けて単純な数学用語を用いて以下に記述す
る。
この方法の例において、パラメータはN=256、n=64およびv=1であり、コード・
パラメータのための計算の基本単位は、整数0、1、2および3である。以下の表5
を定義する2つの4×4テーブが使用される。
0≦D<256として1つの表示行のアドレスがDであるとすれば、
アドレスは、0≦Di<4として、D=(64D3)+(16D2)+(4D1)+D0であるように長さ4の
ベクトル(D3,D2,D1,D0)として表される。次に以下のステップが実行される。
1.長さ3のベクトルxがx=(0,D3,D1)であるように決定される;
2.長さ3のベクトルyがy=(0,D2,D0)であるように決定される;
4.次に、整数A=0,1,2,3の値の各々に関して、であるようにそれぞれの長さ3のベクトルz A=(z2,A,z1,A,z0,A)が計算される。
すなわち、
5.次に、整数A=0,1,2,3の値の各々に関して、BA=(16z2,A)+(4z1,A)+(Z0,A)およ
び0≦BA<64であるようにそれぞれの整数BAが計算される。
4つの整数B0、B1、B2およびB3のセットは、特定の表示行Dに関する起動パタ
ーンにおいて刺激されるべき64の駆動線のうちの4つの番号である。更に、4
つの整数B0、B1、B2およびB3のセットは、番号Dの表示行がそのそれぞれの4つ
の抵抗器26によって接続されなければならない64の駆動線のうちの4つの番
号である。
例えば、D=114という番号の表示行の場合、上記方法を使用して計算される値
は次の通りである。
言い換えると、番号114の表示行は、その抵抗器26によって接番号4、30、43お
よび49の駆動線に接続されなければならず、番号114の表示行をアドレスするに
は、番号4、30、43および49の駆動線が刺激されなければならない。
以下に、投影幾何に基づく方法の詳細を記述する。この方法と基礎をなす幾何
配置の間の関係は、アフィン幾何配置の場合に記述されたものと概念的には同じ
であり、適切な数学原理に精通している人に理解されることができるであろう。
以下の記述において、φはFqに対するZqのいずれかのマップ、γはZqに対する
Fqからのマップであるとする。最初に2つのマップΦおよびΓが指定される。D
が表示行数を表すとすれば(但し0≦D<q2d-2)、
D=D2d-3q2d-3+D2d-4q2d-4+...+D1q+D0(但し0≦Di<q)
であり、ここで、Φ(D)=(x,y)と定義する。
但し、x=(1,0,Φ(D2d-3),Φ(D2d-5),...,Φ(D1))および
y=(1,1,Φ(D2d-4),Φ(D2d-6),...,Φ(D0))
である。このように、yおよびyは、Fqに対する長さd+1のベクトルである。
第2のマップΓは、Fqに対する長さd+1のベクトルのサブセットに関して定義
され、0≦A<(qd+qd-1)である整数Aを生成する。それは次のように定義される:
Γ(1,x1,...,xd)=γ(x1)qd-1+γ(x2)qd-2+...+γ(xd)および
Γ(0,1,x2,...,xd)=qd+0.dd-1+γ(x2)qd-2+...+γ(xd)
駆動線と表示行の接続は今や次のように指定される。
・(x,y)=Φ(D)を計算する;
・Fq演算を使用して、z∞=-x+yを計算して、各μ∈Fq毎にベクトルzμ=μx+(1-
μ)yを計算する;
・番号Γ(z∞)およびΓ(zμ)のq+1駆動線(但しμ∈Fq)を表示行番号Dに接続する
。
これらの計算は、アドレス指定システムが製造される時点で1回だけ実行され
るだけでよい。システムが使用中の時、特定の表示行Dに関して起動させる駆動
線を計算するため、以下のステップが実行される。
・(x,y)=Φ(D)を計算する;
・Fq演算を使用して、z∞=-x+yを計算して、各μ∈Fq毎にベクトルzμ=μx+(1-
μ)yを計算する;
・番号Γ(z∞)およびΓ(zμ)のq+1駆動線(但しμ∈Fq)を起動する。
この投影アドレス指定方式における複数行アドレス指定を得るための効率的手
続きを以下に記述する。
0≦c<dであり、
D2d-3q2d-3+D2d-4q2d-4+・・・+D2d-(2c+1)q2d-(2c+1)+D2d-(2c+2)q2d-(2c+2)+j
という番号のq2d-(2c+2)の連続表示行のセットを起動することが望まれると仮定
する。但しD2d-3,...,D2d-(2c+2)は固定的であり、0≦j<q2d-(2c+2)は任意であ
る。これは、この投影方式におけるすべての表示行の1/q2c部分である。次に、
qd-1γ(σ)+qd-2γ(α1-σ(α1-β1))+...+qd-c-1γ(αc-σ(αc-βc))+j
という番号の駆動線のセットおよび
qd+qd-2γ(β1-α1)+...+qd-c-1γ(βc-αc)+j
という番号の駆動線を起動することが必要である。但し、σ∈Fqであり、0≦j<qd-c-1
は任意であり、1≦i≦cに関して
αi=φ(D2d-(2i+1))、βi=φ(D2d-(2i+2))である。
これらのqd-c-1(q+1)アドレスは、Fqにおける算術を使用してα1およびβ1の
値から容易に計算される。(フィールド演算の数という点から見た)アドレス・セ
ット計算の複雑性はcqに線形に比例して増加する。かくして、表示画面はq2Cセ
グメントに分割され、各セグメントが効率的にアドレスされることができる。表
示のその他のセグメントに関する混線は多くとも1である。同じ手法を使用して
、起動されるべきではない表示行に関して増加される混線を犠牲にして、中間的
サイズの領域を起動することも可能である。従って、dの解像度レベルで、階層
的配置におけるスクリーンのセグメントをアドレス指定する非常に単純な方法が
提供される。
次に、差分ファミリに基づくアドレス指定方式の第2のファミリを記述する。
背景情報は、T.Beth,D.Jungnickel and H.Leaz,"Design Theory",Cambridge
University Press,1993から得ることができる。これら方式のすべては、v=1お
よび小さい値のcを持つ。cは、もっと大きい値を持つこともできるが、典型的に
は、3、4、5または6である。それら値は、nの合理的に柔軟な選択を可能にする
。これら方式に関して、表示行Nの数はn(n-1)/c(c-1)と等しい。パラメータn、c
およびv=1を所与とすれば、これは、実際いかなる方式に関しても可能な最大の
表示行数である。
これら方式に関するアドレス指定方法が開発された。それらは極めて効率的で
あり、典型的には、Nビットの情報が記憶され、いくつかの簡単な計算(最悪の場
合有限体における若干の計算)が実行されることを必要とするだけである。差分
ファミリ方式が構築されることができる特定のパラメータの例は次の通りである
。
− c=3の場合、nは、n=1または3mod6であるように選択される;すなわち
nは1,3,7,9,13,15,19,21から選択される。
− c=4の場合、nは25,37,61,73,97,109,181,229,241,277,337,409,
421,457,.....から選択される。
− c=5の場合、nは41、61、81、241、281,.....から選択される。
− c=6の場合、nは31,91,121,151,181,211,241,271,331,421,541,57
1,631,691,.....から選択される。
上記引用T.Beth氏らの文献においては、グループに対する差分ファミリのた
めの多数の構造が存在する。これら構造のすべてを使用して、n、cおよびv=1の
多くの異なる値に関するNの最適値を持つアドレス指定方式を生成することがで
きる。
差分ファミリの特定のセットのアドレス指定方法の詳細を以下に記述する。上
記引用された他の差分ファミリ方式にこの方法を適用するために必要とされる修
正は次の説明から容易に推論されることができる。
q=1mod 12は素数の累乗であると仮定し、Fqにおいて(-3)(q-1)/4≠1であると
仮定する。次に、方法は、N=q(q-1)/12、n=q、c=4およびv=1というパラメータを
持つ1つの方式を作成する。αがFqにおけるプリミティブ・エレメントすなわち
倍数次数q-1のエレメントであり、∈=α(q-1)/3であるとする。
Bi={0,α2i,∈α2i,∈2α2i}と定義する(但し、0≦i<(q-1)/12)。以下の記述に
おいて、φはZqからFqへの任意のマップ、γはFqからZqへのマップであるとする
。
駆動線と表示行の接続は今や次のように指定される。0≦D<(q-1)/12であるDの
各々に関して、
・D=D1q+D0であるように、0≦D0<qで0≦D1<(q-1)/12であるD0、D1を計算する;
・Fq演算を使用して、セットγ(BD1+φ(D0))、すなわち
γ(φ(D0)),γ(α2D1+φ(D0)),γ(∈α2D1+φ(D0)),γ(∈2α2D1+φ(D0))
という4タップルを計算する。但し、+は有限体Fqにおける加算を示す。
このセットBD1+φ(D0)は、セットBD1の変換と呼ばれ、差分ファミリの基底セッ
トである。
・これらの番号を持つ4つの駆動線を表示行Dに接続する。
これらの計算は、アドレス指定システムが製造される時点で1回だけ実行され
るだけでよい。システムが使用中の時、特定の表示行Dに関して起動させる駆動
線を計算するため、以下のステップが実行される。
・D=D1q+D0であるように、0≦D0<qで0≦D1<(q-1)/12である整数D0、D1を計算す
る;
・Fq演算を使用して、セットγ(BD1+φ(D0))、すなわち
γ(φ(D0)),γ(α2D1+φ(D0)),γ(∈α2D1+φ(D0)),γ(∈2α2D1+φ(D0))
という4タップルを計算する。但し、+は有限体Fqにおける加算を示す。
・これらの番号を持つ4つの駆動線を起動する。
これらの計算ステップは、Fq演算を使用するか、あるいは、0≦i(q-1)/12であ
るBiセットのエレメントを含む照合テーブルとFq演算の組み合わせを使用して、
効率的に実行される。
第3の方式ファミリは連結に基づくもので、これはコード構造の非常に強力な
方法である。連結に関する照会は、F.J.MacWilliams and N.J.A.Sloane"The The
ory of Error-Correcting Codes",Elsevier Science,North-Holland,1977,30
7-315に記載されている。更なる背景情報が次の文献に記載されている。N.Q.A,K
.Gydrfi and J.L.Massey"Constructions of Binary Constant Weight-Cyclic Co
des and Cyclically Permutable Codes",IEEE Transactions on Information T
heory IT-38(1992),940-949;および
O Moreno Z Zhang P V Kumar and V A Zmovlev"New Constructions of Optimal
Cyclically Permutable Constant Weight Codes",IEEE Transactions on Infor
mation Theory,IT-4 1(1995),448-455.
連結を使用して、アドレス指定方式の非常に柔軟なクラスを生成することがで
きる。それらのいくつかは、(所与のn、c、vに関してアドレスされる表示行の数
Nの観点から)上述の幾何配置の場合に匹敵する処理性能を持つ。効率的に実行時
のアドレス指定方式を見出することも可能であり、特定のケースにおいて複数行
アドレス指定方法を見出すこともできる。
連結される方式のパラメータは一般的に記述するには全く複雑であり、この場
合も高度な数学的知識が必要とされる。
、cおよびkは、0≦k≦c≦qを満たす整数であると仮定する。次に、連結方法を使
用すれば、パラメータn=Qc、c、v=k-1およびN=Qkを持つ全般的網構成を構築する
x!/{y!(x-y)!}を意味する。)いずれにせよ、上限の合理的な小数部であるNの値
を用いて構成は典型的に達成される。パラメータQに、従ってqiに制約を課すこ
とによって、構成のファミリを取得することが可能である。
、αi,o,αi,1,...,αi,qi-1はFqiのエレメントのリストであるとする。最後に
、φiはzqiからFqiへのマップ、γiはFqiからZqiへのマップであるとする。表示
行D(但し0≦D<Qk)に対応する起動パターンを計算することが必要であるとすれば
、Dは、次のように混合基底表現で書くことができる:
D=D1-1N1-1 k+D1-2N1-2 k+D1N1 k+D0(但し0≦Dj<qj k)。さcのQ-aryワードy(但しy=(y0,...,yc-1))が、
yj=γ0(f0(α0,j))+γ1(f1(α1,j))N1+・・・+γ1-1(f1-1(α1-1,j))N1-1
を定義することによって構築される(但し0≦j<c)。そこで、表示行Dに関する起
動パターンは、c位置yj+jQにおけるlのセットを持ち(但し0≦j<c)、その他のあ
らゆる位置において0を持つ。
この構造の基礎をなす定数加重コードは、内部コードが長さQの2進直交符号
であり、外部コードがqiエレメントを持つ有限体に対するリード・ソロモン符号
の直積から得られる連結されたコードである(但し0≦i≦1-1)。
従って、特定の表示行Dに関する活動パターンを計算するプロセスは、Dを混合
基底表現に、次に、(有限体演算を使用して)一定の時点に評価される多項式f0,.
.f1-1のリストに変換することを必要とする。そのような評価の結果が次に組み
合わされて、表示行Dに関するパターンの活動的位置が決定される。計算は、(上
記の説明の複雑さにもかかわらず)、全く簡明である。計算は、各qが素数累乗で
はなく素数である時、演算モジュロpを使用することが可能であるので、特に簡
単である。piがすべて等しい時、計算は一層簡単である。
注意すべきは、上記の方式において、(数の混合基底表現での)多項式f0の値が
、起動パターンにおける1の位置の最下位桁を決定する。f0がすべての可能な(最
大k-1次)の多項式に及ぶことが許容されるとすれば、これら最下位桁はすべての
可能な値に影響を及ぼす。多項式f0におけるこの変化に対応する表示行のセット
は、いくつかの固定的桁D1,...D1-1を持ち、D0に関するどのような値をも持つセ
ットである。これは、q0 kの連続表示行のセットである。従って、cq0表示行の容
易に計算されたセットを単に起動させることによって、サイズq0 kの連続表示行
のQk/q0 kブロックのいずれか1つを起動させることが可能である。また、その他
のいずれの表示行も、この加重cq0起動パターンと比較する時多くともvの混線を
含む網構成を持つ。
0≦r<1としてrの各々の選択に関して加重cq0q1...qrの容易に計算された起動
パターンを使用して、(q0q1...qr)k表示行のブロックの起動を可能にするように
、上記概念を拡張することができる。その他の表示行に関する混線はなお多くと
もvである。計算は前述の場合より複雑であることはない。
連結構造の2つの例を以下に提示するが、その他多くの可能性がある。
連結方式の第1の例において、c=4およびv=2である。
Q=1,4,5,7または11 mod 12と仮定する。次に、Q≠2 mod 4およびQ≠0 mod 3であ
る。従って、Qの最小素数累乗除数は4であるので、
Q=1,4,5,7または11 mod 12に関して、n=4Q、c=4、v=2およびN=Q3の構成を得るた
め、t=4およびk=3が取り上げられる。n=4Qであるので、Q3=n3/64であり、構成は
N=n3/64のパターンを持つ。これらのパラメータに関して、上記引用Johnson氏ら
の文献の上限はおよそn3/24である。従って、このファミリは効率的なファミリ
であって、Nの最善値の約371/2パーセントを達成する。
連結方式の第2の例において、c=5およびv=1である。Q=1または5 mod 6と仮定
する。従って、Qの最小素数累乗除数は5であるので、q≧5であり、Q=1または5 m
od 6に関して、n=5Q、c=5、v=1およびN=Q2の構成を得るため、t=5およびk=2が取
り上げられる。n=5Qであるので、Q2=n2/25であり、構成はN=n2/25のパターンを
持つ。これらのパラメータに関して、上記引用Johnson氏らの文献の上限はおよ
そn2/20である。従って、このファミリは非常に効率的なファミリであって、Nの
最善値の約80パーセントを達成する。これらの構成に固有の連結構成を使用すれ
ば、網構造に関する起動パターンを計算する効率的な方法を得ることが可能であ
る。この方法は、特別の場合はハードウエアで実施することもあり得るが、プロ
グラムされたコンピュータによる実施に最も適している。
連結方式の文脈において、複数行アドレス指定を考慮すると、前述のように、く行われれば、1階層レベルの複数行アドレス指定を持つことが可能である。最
も細密なレベルにおいて、cq0駆動線を起動させることによってq0 k連続表示行の
ブロックをアドレスすることが可能である。全般的起動パターンの計算は簡単で
ある。(q0 kのブロックにおける表示行のセットの外側の)他のいかなる表示行と
の混線はなおもvである。次のレベルにおいて、c(q0q1)駆動線を起動させること
によって、(q0q1)kの連続的表示行ブロックをアドレスすることが可能であり、
以降のレベルにおいても同様である。
別の種類の複数行アドレス指定を可能性にするもう1つのアドレス指定方式フ
ァミリを以下に記述する。これらの方式のすべてはc=2およびv=1を持つ。いくつ
かの固定的整数t≧2に関して、連続的表示電極(出力部)のtより大きくない1、2
、3またはその他のいかなる数も簡単に計算される起動パターンによって起動さ
れることができ、一方、その他の表示行はこの起動パターンと比較される時多く
とも1の混線を含む網構成を持つという特性をこれら方式は持つ。
前述の場合と同様に、出力ノード(表示行)を中間ノード(駆動線)に接続する方
法が、任意の特定の出力ノードを完全に起動させるためどの中間ノードが刺激さ
れなければならないかを計算するアルゴリズムの多段プロセスに沿って、記述さ
れる。
t=2および駆動線数nが少なくとも7であるケースにおいて第1のアドレス指定
方式が記述される。もう1つのパラメータwはnに関連づけられるもので、w=[n-3
/4]と定義される。このアドレス指定方式における出力ノードの数Nは2nwと等し
く、nの各々に関してnは整数n2/2-3nと少なくとも同じ大きさである。これは、
の5n/2の範囲内にある。表示電極のいかなる連続ペアをも同時にアドレスするこ
とができるという利点が更にある。
駆動線と表示電極の間の接続が以下記述される。Dはある1つの表示電極の番
号であるとする(但し0≦d<2nw)。
・D=2ni+jである(0≦j<2nおよび0≦i<w)。
・jが偶数であれば、番号Dの出力部をj/2および(J/2)-2-2i mod nという番号の
駆動線に接続する。
・jが奇数であれば、番号Dの出力部を((j-1)/2)-2-2i mod nおよび(j+1)/2 mod
nという番号の駆動線に接続する。
n=10の場合、w=2であり、上記手順の結果、各々が2つの1を含む40の起動パ
ターンが得られる。この例に関する起動パターンのリストは次の表7に示される
通りである。
この40の起動パターンのセットは、いかなる単一起動パターンも、あるいは、
いかなる連続起動パターンのペアも、その他のいかなる起動パターンと多くとも
1つの混線を持つという特性を持つ。
次に、アドレス復号器によって実行されるべき計算プロセスを記述する。入力
は、起動されるべき表示電極の番号であり、出力は、起動パターン(同じことで
あるが、駆動線に対応する範囲0,1,...,n-1における番号)である。Dは表示電極
の番号であるとする(0≦D<2nw)。整数Dがアドレス復号器に入力される。次に以
下の手順が実行される。
・D=2ni+jに関して、jおよびiをユニークな整数であるとする(但し0≦j<2nおよ
び0≦i<w)。実際、i=[D/2n]、j-D mod 2nである。
・jが偶数であれば、j/2および(j/2)-2-2i mod nという位置に1を持ち、その他
の位置は0である起動パターンを出力する。
・jが奇数であれば、((j-1)/2)-2-2i mod nおよび(j+1)/2 mod nという位置に1
を持ち、その他の位置は0である起動パターンを出力する。
この方式に関して最後に、2つの連続的表示電極DおよびD+1(但し0≦D<2nw-1)
を起動するために必要とされる起動パターンをアドレス復号器が計算する方法を
記述する。
・D=2ni+jに関して、jおよびiをユニークな整数であるとする(但し0≦、j<2nお
よび0≦i<w)。実際、i=[D/2n]、j=D mod 2nである。
・jが偶数であれば、j/2および(j/2)-2-2i mod nという位置に1を持ち、その他
の位置は0である起動パターンを出力する。
・jが奇数でj≠2n-1であれば、((j-1)/2)-2-2i mod nおよび(j+1)/2 mod nとい
う位置に1を持ち、その他の位置は0である起動パターンを出力する。
・jが奇数でj=2n-1であれば、((j-1)/2)-2-2i mod n、0、および-4-2i mod nと
いう位置に1を持ち、その他の位置は0である起動パターンを出力する。
t=3またはt=42および駆動線数nが少なくとも9であるケースのアドレス指定方
式を以下記述する。ここでもパラメータwが使用され、w=[n-3/6]と定義される。
このアドレス指定方式における出力ノードの数Nは2nwと等しく、nの各々に関し
てnは整数n2/3と少なくとも同じ大きさである。
駆動線と表示行の接続は次のように行われる。Dは表示電極の番号であるとす
る(0≦D<2nw)。
・D=2ni+jである(0≦j<2nおよび0≦i<w)。
・jが偶数であれば、番号Dの出力部をj/2および(j/2)-3-3i mod nという番号の
駆動線に接続する。
・jが奇数であれば、番号Dの出力部を((j-1)/2)-3-3i mod nおよび(j+1)/2 mod
nという番号の駆動線に接続する。
n=12の場合、w=1であり、各々2つの1を含む24の起動パターンが得られる。
このパラメータ・セットに対する起動パターンのリストは次の表8に示される通
りである。この24の起動パターンのセットは、いかなる単一起動パターンも、あるいは、
いかなる連続起動パターンのペアも、その他のいかなる起動パターンと多くとも
1つの混線を持つという特性を持つ。
次に、アドレス復号器によって実行されるべき計算プロセスを記述する。入力
は、起動されるべき表示電極の番号であり、出力は、起動パターン(同じことで
あるが、駆動線に対応する範囲0,1,...,n-1における番号)である。Dは表示電極
の番号であるとする(0≦D<2nw)。整数Dがアドレス復号器に入力される。次に以
下の手順が実行される。
・D=2ni+jに関して、jおよびiをユニークな整数であるとする(但し0≦j<2nおよ
び0≦i<w)。実際、i=[D/2n]、j=D mod 2nである。
・jが偶数であれば、j/2および(j/2)-3-3i mod nという位置に1を持ち、その他
の位置は0である起動パターンを出力する。
・jが奇数であれば、((j-1)/2)-3-3i mod nおよび(j+1)/2 mod nという位置に1
を持ち、その他の位置は0である起動パターンを出力する。
この方式に関して最後に、s個の連続的表示電極D,D+1,...,D+s-1(但し2≦s≦4
および0≦D<N-s+1)を起動するために必要とされる起動パターンをアドレス復号
器が計算する方法を記述する。これを達成する簡単な方法は、起動されるべき表
示電極数である整数の各々毎に1回ずつ上述の多段プロセスをs回実行すること
である。
次に、t≧5である一般的値tに関するアドレス指定方式ファミリを記述する。t
の各値に対して、アドレス指定方式の1つのファミリが記述される。n≧6(t-1)
としたnの各偶数値に対する1つの方式はN=n2/4-n(t-1)/2の起動パターンを含む
。
駆動線と表示電極の間の接続を以下記述する。Dは表示電極の番号であるとす
る(但し0≦D<n2/4-n(t-1)/2)。以下において、mはn/2を意味する。
・D=(m-t+1)i+jとする(但し、0≦jおよび0≦j<m-t+1)。
・i=0 mod 3であれば、番号Dの出力を、番号m+1の駆動線、および、
t-1,t,t+1,...,2t-3,3t-3,3t-2,...,m-2,m-1,2t-2,2t-1,..,3t-5,3t-4
というリストにおけるj番目の整数の番号の駆動線に接続する。
・i=1 mod 3であれば、番号Dの出力を、番号m+iの駆動線、および、
0,1,2,...,t-2,3t-3,3t-2,...,m-2,m-1,t-1,t,...,2t-3
というリストのj番目の整数の番号の駆動線に接続する。
・i=2 mod 3であれば、番号Dの出力を、番号m+1の駆動線、および、
2t-2,2t-1,2t,...,m-2,m-1,0,1,...,t-2
というリストのj番目の整数の番号の駆動線に接続する。
例えば、n=24、t=5、m=n/2=12の場合、N=96の表示電極に関するアドレス方式
がある。このケースでは、上述の3つのリストは、
i=0 mod 3:4,5,6,7,8,9,10,11
i=1 mod 3:0,1,2,3,4,5,6,7
i=2 mod 3:8,9,10,11,0,1,2,3
である。
このケースにおける起動パターンの例は次の表9に示されている。
この96の起動パターン・セットは、いかなる単一起動パターンも、あるいは、
2、3、4、または5個の連続起動パターンのいかなるセットも、別のいかなる
起動パターンと多くとも1つの混線を持つという特性を持つ。
次に、単一表示電極が起動されるべき時にアドレス復号器によって実行される
ベき計算プロセスを記述する。入力は、起動されるべき表示電極の番号であり、
出力は、起動パターン(同じことであるが、駆動線に対応する範囲0,1,...,n-1
における番号ペア)である。
Dは表示電極の番号であるとする(但し0≦D<n2/4-n(t-1)/2)。整数Dがアドレス
復号器に入力される。次に、以下の手順が実行される。
・D=(m-t+1)i+jを満たすユニークなiおよびjを計算する(但し、0≦i<mおよび0≦
j<m-t+1)。
・1=0 mod 3であれば、位置m+i、および、
t-1,t,t+1,...,2t-3,3t-3,3t-2,...,m-2,m-1
というリストのj番目の整数によって標示される位置に1を含み、その他の位置は
0である起動パターンを出力する。
・i=1 mod 3であれば、位置m+i、および、
0,1,2,...,t-2,3t-3,3t-2,...,m-2,m-1,t-1,t,...,2t-3
というリストのj番目の整数によって標示される位置に1を含み、その他の位置は
0である起動パターンを出力する。
・i=2 mod 3であれば、位置m+i、および、
2t-2,2t-1,2t,...,m-2,m-1,0,1,...,t-2
というリストのj番目の整数によって標示される位置に1を含み、その他の位置は
0である起動パターンを出力する。
これら方式に関して、最後に、アドレス復号器が、任意のs個の連続表示電極D
,D+1,...,D+s-1を起動するために必要な起動パターンを計算する方法を記述する
(但し、2≦s≦tおよび0≦D<n2/4-n(t-1)/2-s+1)。これを実行する単純な方法は
、起動されるべき表示電極の番号である整数の各々について一度、上述の多段プ
ロセスをs回実行することである。
パターン生成の基礎をなす理論を以上記述したので、以下に、網構成およびア
ドレス指定技法、およびこれら技法の特定の実施形態を記述する。
表示装置またはその他同等のものの設計および製造において、インピーダンス
26または同等のものの網構成はコンピュータまたは専用ハードウェアによって
計算されることができる。コンピュータの場合、汎用コンピュータが使用される
かもしれない。アフィン幾何配置技法AG(3,4)を使用して、パラメータc=4、V=1
、c/v=4、n=64およびN=256を用いて網構成を生成するプログラムの1つの例を以
下に記載する。このプログラムは、本明細書における例示の目的から、WordPerf
ect 6.1マクロ言語で書かれている。当然のことながら、実際には、より適切な
言語が使用される。
このプログラムの結果は以下の表10に提示されている。表10からわかるよ
うに、番号0の表示行は、番号0、16、32、48の駆動線に接続されなければならず
、番号1の表示行は、番号0、17、34、51の駆動線に接続されなければならず、以
下同様である。この結果を注意深く分析すれば、いかなる2つの表示行も、複数
の駆動線に共有形態で接続されることがない点を確認することができる。
抵抗器26に関する特定の網構成を決定した後、対応する起動パターンを生成
する復号器20を構築することが必要である。図10を参照して上述したように
、これは、照合テーブル40を使用して実施することが可能である。また、上述
した特定のアフィン幾何配置方式においては、B0、B1、B2およびB3が、
0≦B1<16、16≦<B0<32、32≦<B3<48および48≦B4<64という関係を満たす点が指
摘される。従って、図12に示されているように、バス42上の8ビット・アド
レスDを64本駆動線44のうちの4本へマップする照合テーブル40を使用す
ることの代わりに、4つの照合テーブル400、401、402および403を
使用することができる。これらテーブルの各々は、8ビット・アドレス42を6
4本駆動線44のうちの16本の1つにマップする。
図13に示されているような代替実施形態において、復号器20は、プログラ
ムを格納し、作業メモリとして使用されるROM48に関連づけられるマイクロ
プロセッサ46によって提供される。マイクロプロセッサ46は、復号タスク専
用とすることも、表示装置に接続されるその他の動作を実行するマイクロプロセ
ッサによって提供されることもできる。動作的には、マイクロプロセッサは、バ
ス42の8ビット・アドレス値Dを64駆動線44のうちの4つの駆動線の起動
にマップするようにプログラムされる。そのようなプログラム例は、再びWordPe
rfect 6.1のマクロ・プログラミング言語で書かれていて、以下のように示され
る。(注意されるべきは、上記プログラムは、キーボードから種々な入力を受け取り
、表示画面上に出力を表示するように設計されている。実際には、行6乃至行9
の”GetNumber"命令および行11の"Type"命令は、アドレスバス42から種々の
ビットを取得してそれぞれの駆動線44を起動する命令と置き換えられるであろ
う。)
上記提示された256の網構成および、従って、同等の起動パターンを注意深
く分析すると、駆動線44が4という順序群で一緒にORされれば、特定のアド
レスされた表示行が起動されるだけではなく、アドレスされた表示行と同じ16
表示行グループにおける他の15表示行も起動されるが、それら他の表示行は完
全起動の4分の1を越える起動を受け取らないことがわかる。換言すれば、その
ようなOR演算が実行され、アドレスされた表示行の番号がDであるとずれば、
実際に起動される表示行は、(16xINT(D/16))から15+(16xINT(D/16))までの番号
の行である(但し、INT()は()の整数部分を意味する)。このように、16行から
なるブロックでの複数行アドレス指定を実行することができる。更に、注意すべ
き点であるが、駆動線44のすべてが一緒にORされると、特定のアドレスされ
た表示行が起動されるだけではなく、その他の255表示行のすべても起動され
る。このようにして、全ディスプレイの複数行アドレス指定を実行することがで
きる。このような1行、16行および256行の間での表示の選択可能な解像度
の機能を提供するために、上記プログラムは次のように修正される。 (前述の"GetNumber"および"Type"に関する注記はこの場合も適用されるが、そ
れに加えて、このプログラムの行2の"GetNumber"命令は、図13に示されるよ
うな2ビット・バス52から、またはバス42から異なる時点で解像度値を入手
する命令と置き換えられるであろう。)
以下、図14乃至図19を参照して、ハードウエア実施形態を記述する。最初
に、図14を参照すれば、復号器20は4つの計算回路54および論理回路56
を含む。計算回路540のうちの1つは、バス42上の8ビット表示行アドレス
Dおよび値A=0を受け取り、64ビット入力Bのうちのビット16乃至31を生成
して論理回路56に出力する。計算回路540のうちの別の1つは、バス42上
の8ビット表示行アドレスDおよび値A=1を受け取り、64ビット入力Bのうちの
ビット0乃至15を生成して論理回路56に出力する。計算回路540のうちの
更に別の1つは、バス42上の8ビット表示行アドレスDおよび値A=2を受け取り
、64ビット入力Bのうちのビット48乃至63を生成して論理回路56に出力
する。計算回路540のうちの残りの1つは、バス42上の8ビット表示行アド
レスDおよび値A=3を受け取り、64ビット入力Bのうちのビット32乃至47を
生成して論理回路56に出力する。論理回路56は、また、バス52上の2ビッ
ト解像度信号Rを受け取って、駆動線44を起動する。
ペア、および、26対64復号器62を備える。
2、583、584が計算の第3段階を提供し、復号器62が計算の第4段階を
て、その出力はZ2,Aである。
値Z0,A、Z1,AおよびZ2,Aが符号器62に送られ、復号器52が上述のように値BA
を生成する。
これらの照合テーブルは、適切に構築される論理回路と置き換えることは可能
できるし、その他のいずれの照合テーブルに関しても適切な論理回路を構築する
方法があることは当業者に認められることであろう。
上述の場合、4つの計算回路54は同等である。1つの修正実施形態において
、64ビット出力ラッチまたはレジスタと組み合わされた単一回路54が備えら
れる。この場合、当該回路は、変化する入力Aを用いて、4回動作する。別の修
正実施形態において、Aの異なる値に対応するように、4つの計算回路54を相
互に若干相違させる。これは、回路を実施するために必要とされるハードウエア
の全体量を削減する。
論理回路56の更なる詳細が図18に示されている。論理回路56は、16の
多重論理回路64を含む。多重論理回路64の各々は、64ビット値Bのうちの
4ビットからなるそれぞれの順序づけられたグループと共に、バス52から2ビ
ット解像度信号Rを受け取る。図19に詳細が示されているように、多重論理回
路64の各々は、4ビットORゲート66および3つの4ビット対4ビット・マ
ルチプレクサ68を含む。解像度信号が(単一行アドレス指定を標示する)値R=0
を持つ時、出力ビットの各々は入力ビットのそれぞれの1つに対応する。解像度
信号が(16行アドレス指定を標示する)値R=1を持つ時、出力ビットの各々は入
力ビットの論理ORに対応する。更に、解像度信号が(256行アドレス指定を
標示する)値R=2を持つ時、出力ビットの各々は論理レベル1にある。
図14乃至図19の記述から、回路は、図13を参照して記述された複数行ア
ドレス指定実施形態と同様に機能することが認められることであろう。
要約すれば、本発明の上記実施形態は以下の諸点を示している。
・混線比率v/cのいかなる増加もなしに駆動線に対する表示行の可能な数の比率N
/nが増加するように表示行が駆動線に接続される過程での不必要な制約の除去;
・混線比率v/cにおけるいかなる増加もなしに駆動線に対する表示行の可能な数
の比率N/nが増加するように各表示行に対する付加的接続の使用;
・所望の混線比率を達成するように、各表示行に対する接続数cおよびオーバー
ラップ数vを実質的に相互に独立して選択する機能;
・定数加重コード手法を表示装置技術の分野に適用する機能;
・低価格リアルタイム・ハードウエアまたはプログラムされたコンピュータ実施
に十分適した、迅速でコンパクトな起動パターン生成方法の活用;および
・特定のケースにおける複数行アドレス指定。
上述された実施形態および例に対する修正および展開は本発明から離脱するこ
となく可能である点は明白である。
─────────────────────────────────────────────────────
フロントページの続き
(81)指定国 EP(AT,BE,CH,DE,
DK,ES,FI,FR,GB,GR,IE,IT,L
U,MC,NL,PT,SE),CN,JP,KR,U
S
【要約の続き】
ドレス値に応答してどの駆動線を刺激すべきか復号器が
実行時に計算することを可能にする。更に、電極の複数
グループが同時にアドレスされることを可能にするよう
に異なる解像度が提供される。本発明は、例えば、液晶
表示装置、記憶素子アレイおよび光検出器のようなセン
サ・アレイに適用できる。
Claims (1)
- 【特許請求の範囲】 1.電気的に制御可能なエレメントのそれぞれの線に沿って各々が延伸する一連 の概ね平行な電極(16)と、駆動信号を受け取る一連の駆動線(20(1-14))と、を備 え、各電極がそれぞれのインピーダンス(26)を経由して複数の駆動線に接続され る、電気的に制御可能なエレメントのアレイのための電極配置であって、 各電極が駆動線のうちの少なくとも3つに接続されることを特徴とする電極配 置。 2.(a)各グループが一般的に同じ数の駆動線を持ち、(b)各電極がそれらグルー プの1つにおける駆動線の少なくとも1つおよびそれらグループの別の1つにお ける駆動線の少なくとも1つに接続されるようにするため、駆動線が駆動線の任 意のグループのペアに分割されることができないように駆動線が電極に接続され る、請求項1に記載の配置。 3.電気的に制御可能なエレメントのそれぞれの線に沿って各々が延伸する一連 の概ね平行な電極(16)と、駆動信号を受け取る一連の駆動線(20(1-14))と、を備 え、各電極がそれぞれのインピーダンス(26)を経由して複数の駆動線に接続され る、電気的に制御可能なエレメントのアレイのための電極配置であって、(a)各 グループが一般的に同じ数の駆動線を持ち、(b)各電極がそれらグループの1つ における駆動線の少なくとも1つおよびそれらグループの別の1つにおける駆動 線の少なくとも1つに接続されるようにするため、駆動線が駆動線の任意のグル ープのペアに分割されることができないように駆動線が電極に接続されることを 特徴とする電極配置。 4.所与のいかなる電極ペアに関しても、電極が共通的に接続されている駆動線 数vはそれら電極の各々が接続されている駆動線の数cより少なくとも2少ない、 請求項1乃至請求項3のいずれかに記載の配置。 5.電極が同じ数cの駆動線に各々接続される、請求項1乃至請求項4のいずれ かに記載の配置。 6.少なくとも電極と駆動線の接続位置において、駆動線が相互に概ね平行な方 向に向き、電極に対して概ね直角である、請求項1乃至請求項5のいずれかに記 載の配置。 7.電極および駆動線が共通の基板(12)上に取り付けられている、請求項1乃至 請求項6のいずれかに記載の配置。 8.上記配置が、複数のアドレス値(D)のいずれかを表すアドレス信号に応答し 、各アドレス値に関して駆動線(44)のそれぞれの組み合わせを刺激するように構 成される復号器(20)を含む復号器システムを更に備え、該復号器が、各アドレス 値に応答してどの駆動線を刺激すべきかを決定するための照合テーブル(40;400- 403)と、該復号器システムの一部を形成し、該復号器のそれぞれの出力部におい て電極に接続されるインピーダンスと、を含む、請求項1乃至請求項7のいずれ かに記載の配置。 9.上記配置が、複数のアドレス値(D)のいずれかを表すアドレス信号に応答し 、各アドレス値に関して各々が駆動線のそれぞれの1つである中間ノード(44)の それぞれの組み合わせを刺激するように構成される復号器(20)を含む復号器シス テムを更に備え、該復号器が、多段プロセスを実行するように構成され、上記多 段プロセス、各アドレス値に応答してどの駆動線を刺激すべきかを決定する際に 第2の段階に入力として提供される結果が決定される第1の段階を少なくとも含 み、該復号器が、該復号器システムの一部を形成し該復号器のそれぞれの出力部 において電極に接続されるインピーダンスを含む、請求項1乃至請求項7のいず れかに記載の配置。 10.復号器が、多段プロセスを実行するようにプログラムされたマイクロプロ セッサ(46)を含む、請求項9に記載の配置。 11.復号器が、多段プロセスを実行するように構成されたハードワイヤード論 理回路、演算回路および照合回路(54、56)のいずれか1つまたは2つまたはすべ てを含む、請求項9に記載の配置。 12.多段プロセスが、予め定められた定数加重コードのワードの決定を含む、 請求項9乃至請求項11のいずれかに記載の配置。 13.多段プロセスが、数学的構造に従ってアドレス値をマップすなわち表現す るステップと、数学的構造における1つまたは複数の演算を実行して、定数加重 コードのワードの生成に等しい結果を作成するステップと、数学的構造からの結 果を中間ノードの選択としてマップすなわち表現するステップと、を含む、請求 項12に記載の配置。 14.数学的構造が有限アフィン幾何配置である、請求項13に記載の配置。 15.数学的構造が有限投影幾何配置である、請求項13に記載の配置。 16.数学的構造が差分ファミリであり、1つまたは複数の演算が1つのグルー プからのエレメントのセットを用いる算術演算を含む、請求項13に記載の配置 。 17.1つまたは複数の演算が連結方式に従ってものであるように、数学的構造 が選択される、請求項13に記載の配置。 18.各アドレス値に応答して、出力のそれぞれの1つが刺激されるかまたはあ らかじめ定められたしきい値を越えて刺激される、請求項8乃至請求項13のい ずれかに記載の配置。 19.複数の解像度値のいずれかを表す解像度信号を受け取る解像度入力部を含 み、 像度信号が第1の値を持つ時、各アドレス値に応答して刺激される中間ノード の組み合わせが第1の数の出力が刺激されるかあるいは予め定められたしきい値 を越えて刺激されることを可能にし、また、 像度信号が第2の値を持つ時、各アドレス値に応答して刺激される中間ノード の組み合わせが第1の数より大きい第2の数の出力のグループが刺激されるかあ るいは予め定められたしきい値を越えて刺激されることを可能にするように、 復号器が解像度信号に応答する、請求項8乃至請求項14のいずれかに記載の 配置。 20.解像度信号が少なくとも1つの更に別の値を持つ時、各アドレス値に応答 して刺激される中間ノードの組み合わせが上記第1および第2の数より大きい更 に別の数の出力のグループが刺激され、あるいは予め定められたしきい値を越え て刺激されることを可能にするように、復号器が解像度信号に応答する、請求項 19に記載の配置。 21.上記更に別の数が上記第2の数の整数倍である、請求項20に記載の配置 。 22.解像度信号が上記更に別の数の1つを持つ時、各グループは、解像度信号 が上記第2の値を持つ時の予め定められた数のグループの和集合である、請求項 21に記載の配置。 23.上記更に別の数が上記第1の数の整数倍である、請求項20に記載の配置 。 24.解像度信号が上記更に別の数の1つを持つ時、各グループは、解像度信号 が上記第1の値を持つ時の予め定められた数のグループの和集合である、請求項 23に記載の配置。 25.上記第1の数が1である、請求項19乃至請求項24のいずれかに記載の 配置。 26.解像度信号が上記第2の値を持つ時各アドレス値に応答して刺激される出 力が相互に隣接して物理的にグループ化される、請求項19乃至請求項25のい ずれかに記載の配置。 27.各アドレス値に応答して、あらかじめ定められたしきい値を越えて刺激さ れない出力のすべては、上記あらかじめ定められたしきい値より低い第2のあら かじめ定められたしきい値を越えて刺激されない、請求項18乃至請求項26の いずれかに記載の配置。 28.請求項9乃至請求項17のいずれか、または、請求項9に直接的あるいは 間接的に従属する時請求項18乃至請求項27のいずれかに記載の配置を製造す る方法であって、 複数のアドレス値のいずれかを表すアドレス信号に応答し、各アドレス値に関 して中間ノードのそれぞれの組み合わせを刺激するように構成される復号器を用 意するステップと、 複数の出力部を用意するステップと、 各出力部に関して、その出力部が応答すべき中間ノードのそれぞれのグループ を決定するステップと、 その出力部に適用される刺激がそれぞれのグループにおける中間ノードの各々 に復号器によって適用される刺激に依存するように、それぞれの決定されたグル ープにおける中間ノードに各出力部を応答させるステップと、 を含み、 復号器によって実行される多段プロセスを決定するステップと、 各アドレス値に応答してどの中間ノードを刺激すべきかを決定する際に上記決 定された多段プロセスを実行するように復号器を構成するステップと、 出力部が応答すべき中間ノードのグループを決定する上記ステップにおいて上 記決定された多段プロセスを使用するステップと、 を有することを特徴とする方法。 29.複数のアドレス値のいずれかを表すアドレス信号に応答し、各アドレス値 に関して中間ノードのそれぞれの組み合わせを刺激するように構成される復号器 を用意する上記ステップ、および、各出力部に関して、その出力部が応答すべき 中間ノードのそれぞれのグループを決定する上記ステップが、定数加重コードの 決定によって達成され、上記定数加重コードのワードが各アドレス値に関する中 間ノードのそれぞれの組み合わせを決定するために使用され、復号器によって実 行される多段プロセスが予め定められた定数加重コードのワードの決定を含む、 請求項28に記載の方法。 30.定数加重コードがアフィン幾何配置へのアドレス値の対応付けによって導 出される、請求項29に記載の方法。 31.定数加重コードが投影幾何配置へのアドレス値の対応付けによって導出さ れる、請求項29に記載の方法。 32.定数加重コードが差分ファミリのセットの変換としてアドレス値を表すこ とによって導出される、請求項29に記載の方法。 33.定数加重コードが、連結において使用される特定のコードワードを決定す るアドレス値を用いるコード連結方法によって導出される、請求項29に記載の 方法。 34.請求項1乃至請求項9のいずれかに記載の第1の電極配置と、第1の配置 の電極を横切る一連の第2の電極を含む第2の電極配置と、駆動信号を受け取る 第2の一連の駆動線と、第1の配置の電極のそれぞれの1つと第2の配置の電極 のそれぞれの1つの交点に各々が配置される電気的に制御可能なエレメントのア レイと、を含む電気的に制御可能なアレイ装置。 35.第2の電極配置が、請求項1乃至請求項9のいずれかに記載の電極配置で ある、請求項34に記載の装置。 36.電気的に制御可能なエレメントが、第1および第2の電極配置の電極には さまれた材料の層のそれぞれの部分によって提供される、請求項34または請求 項35に記載の装置。 37.材料が双安定液晶材料であり、装置が液晶表示パネルを形成する、請求項 36に記載の装置。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GBGB9706457.0A GB9706457D0 (en) | 1997-03-27 | 1997-03-27 | Addressing arrays of electrically-controllable elements |
GBGB9713689.9A GB9713689D0 (en) | 1997-06-30 | 1997-06-30 | Addressing arrays of electrically-controllable elements |
GB9713689.9 | 1997-06-30 | ||
GB9706457.0 | 1997-06-30 | ||
PCT/GB1998/000919 WO1998044481A1 (en) | 1997-03-27 | 1998-03-26 | Addressing arrays of electrically-controllable elements |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2001517322A true JP2001517322A (ja) | 2001-10-02 |
Family
ID=26311282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP54128998A Pending JP2001517322A (ja) | 1997-03-27 | 1998-03-26 | 電気的に制御可能なエレメント・アレイのアドレス指定 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6850212B1 (ja) |
EP (1) | EP0970461B1 (ja) |
JP (1) | JP2001517322A (ja) |
KR (1) | KR100596594B1 (ja) |
CN (1) | CN1316444C (ja) |
DE (1) | DE69820238T2 (ja) |
WO (1) | WO1998044481A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001519921A (ja) * | 1997-03-27 | 2001-10-23 | ヒューレット・パッカード・カンパニー | 復号器システム |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6391483B1 (en) | 1999-03-30 | 2002-05-21 | Carnegie Mellon University | Magnetic device and method of forming same |
US6956257B2 (en) | 2002-11-18 | 2005-10-18 | Carnegie Mellon University | Magnetic memory element and memory device including same |
US7733212B2 (en) * | 2007-04-26 | 2010-06-08 | Hewlett-Packard Development Company, L.P. | Resistor |
US7859498B2 (en) * | 2007-04-26 | 2010-12-28 | Hewlett-Packard Development Company, L.P. | Display device having multiplexing resistors within resin layer |
US8149183B2 (en) * | 2007-07-31 | 2012-04-03 | Hewlett-Packard Development Company, L.P. | Display |
CN104966506B (zh) * | 2015-08-06 | 2017-06-06 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN107833550A (zh) * | 2017-10-27 | 2018-03-23 | 友达光电(苏州)有限公司 | 显示装置及其时脉产生器 |
CN110568677B (zh) * | 2019-09-12 | 2022-04-22 | 京东方科技集团股份有限公司 | 一种显示面板及其制备方法、显示装置 |
CN116601557A (zh) * | 2020-12-08 | 2023-08-15 | 苹果公司 | 用于可调谐透镜系统的电极驱动方案 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3871003A (en) | 1972-08-14 | 1975-03-11 | Nippon Telegraph & Telephone | Electrostatic recording apparatus with core matrix |
US5034736A (en) * | 1989-08-14 | 1991-07-23 | Polaroid Corporation | Bistable display with permuted excitation |
US5278961A (en) | 1990-02-22 | 1994-01-11 | Hewlett-Packard Company | Physical address to logical address translator for memory management units |
GB9117680D0 (en) * | 1991-08-16 | 1991-10-02 | Philips Electronic Associated | Electronic matrix array devices |
US5430461A (en) * | 1993-08-26 | 1995-07-04 | Industrial Technology Research Institute | Transistor array for addressing display panel |
JP2689950B2 (ja) * | 1995-04-13 | 1997-12-10 | 日本電気株式会社 | 高速低電力型デコード回路 |
-
1998
- 1998-03-26 EP EP98913915A patent/EP0970461B1/en not_active Expired - Lifetime
- 1998-03-26 US US09/381,083 patent/US6850212B1/en not_active Expired - Fee Related
- 1998-03-26 WO PCT/GB1998/000919 patent/WO1998044481A1/en active IP Right Grant
- 1998-03-26 DE DE69820238T patent/DE69820238T2/de not_active Expired - Lifetime
- 1998-03-26 KR KR1019997008721A patent/KR100596594B1/ko not_active IP Right Cessation
- 1998-03-26 JP JP54128998A patent/JP2001517322A/ja active Pending
- 1998-03-26 CN CNB988037246A patent/CN1316444C/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001519921A (ja) * | 1997-03-27 | 2001-10-23 | ヒューレット・パッカード・カンパニー | 復号器システム |
JP4713699B2 (ja) * | 1997-03-27 | 2011-06-29 | ヒューレット・パッカード・カンパニー | 復号器システム |
Also Published As
Publication number | Publication date |
---|---|
EP0970461A1 (en) | 2000-01-12 |
KR20010005653A (ko) | 2001-01-15 |
DE69820238T2 (de) | 2004-10-07 |
WO1998044481A1 (en) | 1998-10-08 |
US6850212B1 (en) | 2005-02-01 |
DE69820238D1 (de) | 2004-01-15 |
KR100596594B1 (ko) | 2006-07-06 |
CN1251677A (zh) | 2000-04-26 |
CN1316444C (zh) | 2007-05-16 |
EP0970461B1 (en) | 2003-12-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Scherson et al. | Parallel sorting in two-dimensional VLSI models of computation | |
KR101019416B1 (ko) | 쉬프트레지스터 및 이를 포함하는 평판표시장치 | |
CN100385478C (zh) | 包括移位寄存器的驱动电路以及使用其的平板显示器件 | |
JP2001517322A (ja) | 電気的に制御可能なエレメント・アレイのアドレス指定 | |
JPS5819098B2 (ja) | 電子計算機方式 | |
US4465999A (en) | Matrix driving method for electro-optical display device | |
JP2001519921A (ja) | 復号器システム | |
US4386351A (en) | Method and system for two-dimensional traveling display and driver circuits therefor | |
JP4579798B2 (ja) | 演算装置 | |
US12020143B2 (en) | Digital neuromorphic code processor | |
US4206459A (en) | Numeral display device | |
JP3750548B2 (ja) | 液晶表示装置、液晶表示装置の駆動方法、液晶表示装置の駆動回路および電子機器 | |
US3079591A (en) | Memory devices | |
JPH0836373A (ja) | ディスプレイ用コントローラ | |
KR100249106B1 (ko) | 주사회로 및 매트릭스 형화상 표시장치 | |
EP4235398A1 (en) | Hyperdimensional mixed-signal processor | |
Alahmadi | Memristive Probabilistic Computing | |
TW202324411A (zh) | 記憶電路及其操作方法 | |
JPH06167947A (ja) | 液晶素子等の駆動方法とその駆動回路及び表示装置 | |
JP2021028713A (ja) | 階調電圧生成回路およびこれを備えた表示装置 | |
JPH0659887U (ja) | マトリクス駆動回路 | |
Bandman | Synthesis of algorithmically oriented architectures of optical processors | |
JPH1039839A (ja) | 液晶表示装置の駆動方法 | |
JPH0229690A (ja) | 表示装置 | |
JP2001013479A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080916 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081215 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20091215 |