FR3089086A1 - Dispositif imageur intégré avec une capacité de stockage des charges améliorée - Google Patents

Dispositif imageur intégré avec une capacité de stockage des charges améliorée Download PDF

Info

Publication number
FR3089086A1
FR3089086A1 FR1871689A FR1871689A FR3089086A1 FR 3089086 A1 FR3089086 A1 FR 3089086A1 FR 1871689 A FR1871689 A FR 1871689A FR 1871689 A FR1871689 A FR 1871689A FR 3089086 A1 FR3089086 A1 FR 3089086A1
Authority
FR
France
Prior art keywords
region
pixel
poly
silicon
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1871689A
Other languages
English (en)
Other versions
FR3089086B1 (fr
Inventor
Andrej Suler
François Roy
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Crolles 2 SAS
Original Assignee
STMicroelectronics Crolles 2 SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Crolles 2 SAS filed Critical STMicroelectronics Crolles 2 SAS
Priority to FR1871689A priority Critical patent/FR3089086B1/fr
Priority to US16/681,161 priority patent/US20200168646A1/en
Priority to CN201922032196.3U priority patent/CN211404502U/zh
Priority to CN201911147619.4A priority patent/CN111211139A/zh
Publication of FR3089086A1 publication Critical patent/FR3089086A1/fr
Application granted granted Critical
Publication of FR3089086B1 publication Critical patent/FR3089086B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

Dispositif imageur intégré comportant au moins un pixel (PX) comprenant au moins une tranchée s’étendant dans le substrat (SB), ladite au moins une tranchée étant tapissée d’un matériau isolant (1) et comprenant un empilement d’une première région de poly-silicium (P1) et d’au moins une deuxième région de poly-silicium (P2) séparées par une couche dudit matériau isolant (1) Figure pour l’abrégé : Fig. 2

Description

Description
Titre de l'invention : Dispositif imageur intégré avec une capacité de stockage des charges améliorée [0001] Des modes de réalisation de l’invention concernent les circuits intégrés, notamment les circuits intégrés imageurs, et en particulier l’amélioration de la gamme dynamique des dispositifs imageurs.
[0002] Un dispositif imageur comporte classiquement une matrice de pixels aptes à convertir un signal lumineux incident en charges électrique. Dans chaque pixel, les charges générées dans une zone photosensible, classiquement une photodiode, sont transférée vers un nœud de lecture couplé à un circuit de transfert et à un circuit de traitement comportant par exemple un convertisseur analogique-numérique apte à convertir la charge électrique représentative de l’illumination du pixel en une valeur numérique.
[0003] La valeur de l’illumination d’un pixel peut prendre un nombre de valeurs dépendant de la gamme dynamique du dispositif imageur, c’est-à-dire la capacité du dispositif imageur à distinguer un nombre plus ou moins grand d’intensité lumineuse.
[0004] Il est possible d’augmenter la gamme dynamique d’un dispositif imageur en réalisant des combinaisons de plusieurs captures. Cependant, les capteurs d’image permettant la mise en œuvre de tels procédés comportent des circuits spécifiques souvent complexes, au détriment de l’encombrement surfacique du circuit intégré.
[0005] Il existe un besoin d’obtenir un dispositif imageur à grande gamme dynamique présentant un encombrement surfacique réduit.
[0006] Selon un mode de réalisation, il est donc proposé un dispositif imageur permettant de réaliser des images à grande gamme dynamique dans lequel les pixels présentent un encombrement surfacique réduit.
[0007] Selon un aspect, il est proposé un dispositif imageur intégré comportant au moins un pixel comprenant au moins une tranchée s’étendant dans le substrat, ladite au moins une tranchée étant tapissée d’un matériau isolant et comprenant un empilement d’une première région de poly-silicium inférieure et d’au moins une deuxième région de poly-silicium supérieure séparées par une couche dudit matériau isolant.
[0008] La réalisation de deux régions de poly-silicium à l’intérieur d’une même tranchée est donc particulièrement avantageuse dans le cas d’un pixel, car cela permet par exemple de réaliser au sein d’une même tranchée deux éléments distincts ayant deux fonctions distinctes (par exemple une grille de transfert enterrée et un condensateur ou bien une région d’isolation périphérique et un condensateur) avec un encombrement surfacique réduit.
[0009] Cela étant, plus généralement, une telle tranchée peut avantageusement être in2 corporée à tout dispositif ou circuit intégré.
[0010] En effet dans ce cas la réalisation de deux régions de poly-silicium à l’intérieur d’une même tranchée est particulièrement avantageuse car cela permet par exemple la réalisation de deux composants capacitifs distincts avec un encombrement surfacique réduit.
[0011] Ainsi selon un autre aspect plus général, il peut être proposé un dispositif ou circuit intégré comprenant au moins une tranchée s’étendant dans le substrat, ladite au moins une tranchée étant tapissée d’un matériau isolant et comprenant un empilement d’une première région de poly-silicium inférieure et d’au moins une deuxième région de poly-silicium supérieure séparées par une couche dudit matériau isolant.
[0012] Quelle que soit l’application envisagée, la première région de poly-silicium réalisée plus profondément dans le substrat est avantageusement isolée des composants réalisés au niveau de la face avant du substrat.
[0013] C’est par exemple le cas, comme cela sera évoqué ci-après, où la première région de poly-silicium forme une grille de transfert d’un pixel, cette grille de transfert étant alors isolée du nœud de lecture du pixel implanté peu profondément dans le substrat.
[0014] Dans le cadre d’un dispositif imageur intégré, le pixel peut comporter un condensateur dont une première électrode comporte la deuxième région de polysilicium, dont le diélectrique est formé par le matériau isolant, et dont la deuxième électrode est couplée à une région de stockage, par exemple un nœud de lecture, configurée pour stocker des charges représentatives d’une illumination du pixel, le pixel comportant en outre des moyens de polarisation aptes à polariser distinctement la première région de poly-silicium et la deuxième région de poly-silicium.
[0015] Coupler un condensateur à une région de stockage de charges permet avantageusement d’augmenter la capacité de stockage de ladite région par la polarisation de la deuxième région de poly-silicium à une valeur appropriée.
[0016] En variante il serait possible de prévoir que le pixel comprenne une métallisation reliant la deuxième région de poly-silicium et ladite région de stockage.
[0017] Ceci permet d’augmenter la capacité de la région de stockage (nœud de lecture) sans avoir besoin d’utiliser les moyens de polarisation mentionnés ci-avant.
[0018] Ledit empilement peut être surmonté par une région de matériau isolant.
[0019] Ajuster la proportion de poly-silicium et de matériau isolant dans l’empilement permet d’ajuster la taille des deux régions de poly-silicium et dont d’ajuster l’effet capacitif du condensateur.
[0020] Dans une première variante de réalisation, la grille de transfert du pixel et le condensateur sont situés dans ladite tranchée.
[0021] Plus précisément, le pixel peut comporter une zone photosensible, un nœud de lecture comportant ladite région de stockage, au moins une grille de transfert apte à transférer lesdites charges accumulées dans la zone photosensible vers le nœud de lecture, ladite au moins une tranchée délimitant la périphérie du nœud de lecture, la première région de poly-silicium formant la grille de transfert, la deuxième région de poly-silicium formant une première électrode du condensateur et le nœud de lecture formant une deuxième électrode du condensateur.
[0022] La réalisation du condensateur et de la grille de transfert dans une même tranchée permet avantageusement une augmentation de la capacité de stockage du nœud de lecture tout en maintenant un encombrement surfacique réduit.
[0023] Selon une autre variante de réalisation, ladite au moins une tranchée peut former une tranchée d’isolation capacitive délimitant la périphérie du pixel, ladite deuxième région de poly-silicium formant une première électrode du condensateur et la deuxième électrode du condensateur étant connectée au nœud de lecture par l’intermédiaire de pistes métalliques.
[0024] Selon un autre aspect, il est proposé un téléphone portable intelligent comportant un dispositif imageur tel que décrit précédemment.
[0025] Selon un aspect, il est proposé un appareil photographique numérique comportant un dispositif imageur tel que décrit précédemment.
[0026] D’autres avantages et caractéristiques de l’invention apparaîtront à l’examen de la description détaillée de modes de réalisation de l’invention, nullement limitatifs, et des dessins annexés sur lesquels [0027] [fig.l] [0028] est une représentation schématique d’un point de vue électrique d’un pixel d’un mode de réalisation d’un dispositif imageur, [0029] [fig.2] [0030] est une vue de dessus du pixel de la figure 1, [0031] [fig.3] [0032] est une vue en coupe selon la ligne de coupe III-III de la figure 2, [0033] [fig.4] [0034] est une vue en coupe selon la ligne de coupe IV-IV de la figure 2, [0035] [fig.5] [0036] illustre une variante de réalisation de l’invention, [0037] [fig.6] [0038] illustre une variante de réalisation de l’invention, [0039] [fig.7] [0040] illustre une variante de réalisation de l’invention, [0041] [fig.8] [0042] illustre un autre aspect de l’invention, [0043] [fig.9] [0044] illustre un autre aspect de l’invention, et [0045] [fig. 10] [0046] illustre une autre variante de l’invention.
[0047] La figure 1 est une représentation schématique d’un point de vue électrique d’un pixel PX d’un dispositif imageur DIS.
[0048] Bien que le dispositif imageur DIS comporte une matrice de pixels, chacun des pixels présente une architecture et un fonctionnement identique. Un seul pixel sera donc décrit à des fins de simplification.
[0049] Le pixel PX comporte classiquement une zone photosensible DL, ici une photodiode, apte à générer des charges électriques en réponse à une illumination du pixel PX, un nœud de lecture SN et une grille de transfert GT configurée pour, lorsqu’elle est commutée, transférer des charges depuis la photodiode DL vers le nœud de lecture SN.
[0050] Le nœud de lecture SN est classiquement apte à recevoir les charges générées par la photodiode DL aux fins de leur lecture et de leur conversion en une valeur numérique représentative de l’illumination du pixel PX.
[0051] Cette lecture se fait par l’intermédiaire d’un transistor suiveur TS dont la grille est couplée au nœud de lecture SN et d’un transistor de lecture TL, couplés en série entre une borne d’alimentation Bl apte à délivrer une première tension, par exemple une tension de 3 volts, et un circuit de traitement CT apte à réaliser des opérations sur le signal électrique en provenance du pixel PX, notamment une conversion analogiquenumérique.
[0052] Le pixel PX comporte en outre un transistor d’initialisation TR apte à initialiser le potentiel électrique du nœud de lecture SN à une valeur d’initialisation Vi.
[0053] Le pixel PX comporte en outre un condensateur C dont une première électrode est couplée à des moyens de polarisation MP et dont une deuxième électrode comporte le nœud de lecture SN.
[0054] Ce condensateur C permet avantageusement d’augmenter la capacité de stockage de charges du nœud de lecture.
[0055] En fonctionnement, lors d’une illumination du pixel PX, des charges électriques, électrons et trous, sont accumulées sur la zone photosensible DL et les moyens de polarisation MP polarisent la grille de transfert GT à une première valeur, par exemple ici -0,5 volt, et la première électrode du condensateur C à une deuxième valeur, par exemple ici 3 volts. Cette configuration des moyens de polarisation MP permet d’empêcher les charges de s’accumuler au niveau du nœud de lecture pendant l’illumination du pixel.
[0056] Les moyens de polarisation MP polarisent ensuite la grille de transfert GT et la première électrode du condensateur C à la deuxième valeur, ici 3 volts afin de transférer les électrons accumulés dans la zone photosensible DL vers le nœud de lecture SN.
[0057] Afin de lire et traiter les charges accumulées dans le nœud de lecture, les moyens de polarisation MP polarisent la grille du transistor de lecture TL afin que ce dernier soit dans un état passant.
[0058] La figure 2 est une vue de dessus du pixel PX, dont la figure 3 est une vue en coupe selon la ligne de coupe III-III, et dont la figure 4 est une vue en coupe selon la ligne de coupe IV-IV.
[0059] Le dispositif imageur DIS est ici de type à illumination face arrière (« Back side illumination » en langue anglaise), c’est-à-dire que le dispositif est apte à être éclairé depuis la face arrière FR du substrat SB. La face avant FV est quant à elle surmontée d’une partie d’interconnexion (BEOL, « Back End Of Line » selon l’acronyme anglosaxon bien connu de l’homme du métier), non représentée sur les figures à des fins de simplification.
[0060] A des fins de simplification, seuls le nœud de transfert SN, la grille de transfert GT et la zone photosensible DL ont été représentés sur les figures 2 à 4.
[0061] Le dispositif DIS est réalisé dans un substrat semi-conducteur SB, par exemple ici du silicium ayant une conductivité de type P, et le pixel PX est délimité par une tranchée d’isolation capacitive TIC s’étendant sur toute la périphérie du pixel.
[0062] La tranchée d’isolation capacitive TIC est classiquement une tranchée réalisée dans le substrat et s’étendant depuis sa face avant FV jusqu’à une profondeur d’environ 3,5 micromètres, tapissée d’un matériau isolant 1, par exemple ici de l’oxyde de silicium, et remplie d’un matériau conducteur 2, ici du poly-silicium.
[0063] La zone photosensible DL est ici réalisée par implantation de dopants de type N s’étendant depuis la face avant jusqu’à une profondeur de 3 micromètres par exemple.
[0064] Le pixel PX comporte en outre une électrode verticale isolée EVI délimitant la périphérie du nœud de lecture SN, qui lui-même est réalisé par une région dopée de type N, plus fortement dopée que la zone photosensible et s’étendant dans le substrat SB jusqu’à une profondeur d’environ 0,3 micromètre.
[0065] L’électrode verticale isolée EVI est une tranchée réalisée dans le substrat SB et s’étendant depuis sa face FV avant jusqu’à une profondeur d’environ 0,8 micromètre, tapissée du matériau isolant 1.
[0066] L’électrode verticale EVI est remplie d’un empilement d’une première région de poly-silicium PI et d’une deuxième région de poly-silicium P2, la première région de poly-silicium PI et la deuxième région de poly-silicium P2 étant séparées par une couche du matériau isolant 1.
[0067] La deuxième région de poly-silicium P2 s’étend depuis la face avant FV du substrat SB jusqu’à une profondeur d’environ 0,3 micromètre dans le substrat SB, c’est-à-dire jusqu’à la même profondeur que le nœud de lecture SN.
[0068] La première région de poly-silicium PI s’étend sous la deuxième région de polysilicium P2 jusqu’au fond de l’électrode verticale EVI, c’est-à-dire ici jusqu’à une profondeur d’environ 0,8 micromètre.
[0069] La grille de transfert GT comporte la première région de poly-silicium PL La première électrode du condensateur C comprend la deuxième région de poly-silicium P2, et la deuxième électrode du condensateur comporte le nœud de lecture SN.
[0070] L’électrode verticale isolée comporte en outre une extension EX s’étendant à l’extérieur du nœud de lecture et permettant une prise de contact de la première région de poly-silicium.
[0071] Ainsi, la grille de transfert GT est suffisamment éloignée du nœud de lecture SN pour éviter un couplage capacitif parasite entre la grille de transfert GT et le nœud de lecture SN lors du transfert des charges depuis la zone photosensible DL vers le nœud de lecture SN, et la polarisation du condensateur C permet d’augmenter la capacité de stockage du nœud de lecture SN par effet capacitif.
[0072] Selon une variante de réalisation illustrée sur la figure 5, le condensateur C est réalisé dans la tranchée d’isolation capacitive TIC.
[0073] Ainsi, la tranchée d’isolation capacitive TIC est remplie d’un empilement d’une première région de poly-silicium PI et d’une deuxième région de poly-silicium P2, la première région de poly-silicium et la deuxième région de poly-silicium étant séparées par une couche du matériau isolant 1.
[0074] Là encore, une électrode du condensateur C est formée par la deuxième région de poly silicium P2 et l’autre électrode par la région de substrat SBR adjacente à la tranchée.
[0075] Une connexion électrique CE est ici réalisée entre le nœud de lecture SN et la région de substrat SBR. La connexion électrique CE représentée schématiquement sur la figure 5 est en pratique réalisée par l’intermédiaire de vias et de pistes métalliques de la région d’interconnexion du dispositif DIS.
[0076] Ainsi dans ce mode de réalisation, le nœud de stockage est également couplé au condensateur C.
[0077] L’électrode verticale isolée EVI comporte ici en empilement d’une région inférieure de poly-silicium formant la grille de transfert GT et d’une région supérieur de matériau isolant 1 s’étendant depuis la face avant du substrat jusqu’à une profondeur d’environ 0,3 micromètre, c’est-à-dire jusqu’à une profondeur environ égale à celle du nœud de lecture SN, permettant avantageusement d’éloigner et donc d’isoler électriquement la grille de transfert GT du nœud de lecture SN.
[0078] Il serait également possible que l’électrode verticale présente la même structure que celle décrite précédemment en lien avec les figures 1 à 4, ces deux modes de réalisation étant compatibles.
[0079] Selon une variante de réalisation illustrée sur la figure 6, il serait possible que rempilement de la première région de poly-silicium PI et de la deuxième région de poly-silicium P2 soit surmonté d’une couche du matériau isolant 1, remplaçant une partie de la deuxième région de poly-silicium P2 qui est donc ici plus petite que dans les autres modes de réalisation. Ajuster la taille de la deuxième électrode du condensateur C est un moyen avantageux d’ajuster la capacité de stockage du nœud de lecture SN.
[0080] Il serait en outre possible, comme l’illustre la figure 7, que la tranchée d’isolation capacitive TIC comporte plus de deux régions de poly-silicium, par exemple ici 3 régions Pl, P2 et P3. Cela permet avantageusement d’ajuster la valeur capacitive du nœud de lecture lors du fonctionnement du dispositif DIS, en polarisant par exemple uniquement la deuxième région P2 ou bien à la fois la deuxième région P2 et la troisième région P3.
[0081] L’architecture du pixel décrit ici correspond à une architecture d’un dispositif imageur dit à obturation déroulante (« rolling shutter » en langue anglaise »). Il serait toutefois parfaitement possible d’intégrer l’invention à toute autre architecture de pixel, notamment à une architecture de pixel dit à obturation globale (« global shutter » en langue anglaise). Ce type de capteur d’images comporte pour chaque pixel, en plus du nœud de lecture SN, un nœud de stockage permettant de stocker temporairement la charge représentative de rillumination du pixel. Dans ce cas, le nœud de stockage serait également couplé à un condensateur analogue au condensateur C décrit précédemment.
[0082] Le dispositif imageur DIS décrit précédemment et illustré par les figures 1 à 7 peut être intégré dans tout type de système imageur, comme par exemple un téléphone portable intelligent TPI tel que celui illustré sur la figure 8, ou un appareil photographique numérique APN tel que celui illustré sur la figure 9.
[0083] L’invention n’est limitée aux modes de réalisation qui viennent d’être décrits mais en embrassent toutes les variantes.
[0084] Ainsi il serait possible pour augmenter la capacité du nœud de lecture SN, de s’affranchir des moyens de polarisation MP (aptes à polariser distinctement la première région de poly-silicium PI et la deuxième région de poly-silicium P2) et de prévoir une métallisation (piste métallique) reliant le nœud de lecture SN et la deuxième région de poly-silicium P2, comme illustré très schématiquement sur la figure 10.

Claims (1)

  1. Revendications [Revendication 1] Dispositif imageur intégré comportant au moins un pixel (PX) comprenant au moins une tranchée s’étendant dans le substrat (SB), ladite au moins une tranchée étant tapissée d’un matériau isolant (1) et comprenant un empilement d’une première région de poly-silicium (PI) inférieure et d’au moins une deuxième région de poly-silicium (P2) supérieure séparées par une couche dudit matériau isolant (1). [Revendication 2] Dispositif selon la revendication 1, dans lequel le pixel (PX) comporte un condensateur (C) dont une première électrode comporte la deuxième région de poly-silicium (P2), dont le diélectrique est formé par le matériau isolant (1), et dont la deuxième électrode est couplée à une région de stockage (SN) configurée pour stocker des charges représentatives d’une illumination du pixel (PX), le pixel (PX) comportant en outre des moyens de polarisation (MP) aptes à polariser distinctement la première région de poly-silicium (PI) et la deuxième région de polysilicium (P2). [Revendication 3] Dispositif selon la revendication 1, dans lequel le pixel (PX) comporte un condensateur (C) dont une première électrode comporte la deuxième région de poly-silicium (P2), dont le diélectrique est formé par le matériau isolant (1), et dont la deuxième électrode est couplée à une région de stockage (SN) configurée pour stocker des charges représentatives d’une illumination du pixel (PX), le pixel (PX) comportant en outre une métallisation reliant la deuxième région de poly-silicium (P2) et ladite région de stockage (SN). [Revendication 4] Dispositif selon l’une des revendications 1 à 3, dans lequel ledit empilement est surmonté par une région de matériau isolant. [Revendication 5] Dispositif selon l’une des revendications 2 à 4, dans lequel le pixel comporte une zone photosensible (DL), un nœud de lecture (SN) comportant ladite région de stockage, au moins une grille de transfert (GT) apte à transférer lesdites charges accumulées dans la zone photosensible (DL) vers le nœud de lecture (SN), ladite au moins une tranchée délimitant la périphérie du nœud de lecture (SN), la première région de poly-silicium (PI) formant la grille de transfert (GT), la deuxième région de poly-silicium (P2) formant une première électrode du condensateur (C) et le nœud de lecture (SN) formant une deuxième électrode du condensateur (C). [Revendication 6] Dispositif selon l’une des revendications 2 à 4, dans lequel ladite au
    moins une tranchée forme une tranchée d’isolation capacitive (TIC) délimitant la périphérie du pixel (PX), ladite deuxième région de polysilicium (P2) formant une première électrode du condensateur (C) et la deuxième électrode du condensateur étant connectée au nœud de lecture (SN) par l’intermédiaire de pistes métalliques.
    [Revendication 7] Téléphone portable intelligent comportant un dispositif imageur selon l’une quelconque des revendications 1 à 6.
    [Revendication 8] Appareil photographique numérique comportant un dispositif imageur selon l’une quelconque des revendications 1 à 6.
FR1871689A 2018-11-22 2018-11-22 Dispositif imageur intégré avec une capacité de stockage des charges améliorée Active FR3089086B1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FR1871689A FR3089086B1 (fr) 2018-11-22 2018-11-22 Dispositif imageur intégré avec une capacité de stockage des charges améliorée
US16/681,161 US20200168646A1 (en) 2018-11-22 2019-11-12 Integrated imaging device with an improved charge storage capacity
CN201922032196.3U CN211404502U (zh) 2018-11-22 2019-11-21 集成成像设备和集成电路
CN201911147619.4A CN111211139A (zh) 2018-11-22 2019-11-21 具有改进的电荷存储容量的集成成像设备

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1871689A FR3089086B1 (fr) 2018-11-22 2018-11-22 Dispositif imageur intégré avec une capacité de stockage des charges améliorée
FR1871689 2018-11-22

Publications (2)

Publication Number Publication Date
FR3089086A1 true FR3089086A1 (fr) 2020-05-29
FR3089086B1 FR3089086B1 (fr) 2021-09-24

Family

ID=66166141

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1871689A Active FR3089086B1 (fr) 2018-11-22 2018-11-22 Dispositif imageur intégré avec une capacité de stockage des charges améliorée

Country Status (3)

Country Link
US (1) US20200168646A1 (fr)
CN (2) CN111211139A (fr)
FR (1) FR3089086B1 (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3089086B1 (fr) * 2018-11-22 2021-09-24 St Microelectronics Crolles 2 Sas Dispositif imageur intégré avec une capacité de stockage des charges améliorée
KR102611171B1 (ko) * 2018-12-28 2023-12-08 에스케이하이닉스 주식회사 수직 판형 캐패시터 및 이를 포함하는 이미지 센싱 장치
FR3098988B1 (fr) 2019-07-19 2022-08-26 St Microelectronics Crolles 2 Sas Capteur d'image

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110187911A1 (en) * 2010-01-29 2011-08-04 Sony Corporation Solid-state imaging device, method of manufacturing the same, and electronic apparatus
US20170069672A1 (en) * 2015-09-09 2017-03-09 Samsung Electronics Co., Ltd. Image sensors including non-uniformly doped transfer gate in recess
CN108231810A (zh) * 2017-12-27 2018-06-29 上海集成电路研发中心有限公司 一种增加悬浮漏极电容的像素单元结构及制作方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103377939B (zh) * 2012-04-25 2016-01-06 帅群微电子股份有限公司 沟槽式功率半导体结构的制造方法
FR3089086B1 (fr) * 2018-11-22 2021-09-24 St Microelectronics Crolles 2 Sas Dispositif imageur intégré avec une capacité de stockage des charges améliorée

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110187911A1 (en) * 2010-01-29 2011-08-04 Sony Corporation Solid-state imaging device, method of manufacturing the same, and electronic apparatus
US20170069672A1 (en) * 2015-09-09 2017-03-09 Samsung Electronics Co., Ltd. Image sensors including non-uniformly doped transfer gate in recess
CN108231810A (zh) * 2017-12-27 2018-06-29 上海集成电路研发中心有限公司 一种增加悬浮漏极电容的像素单元结构及制作方法

Also Published As

Publication number Publication date
CN111211139A (zh) 2020-05-29
US20200168646A1 (en) 2020-05-28
CN211404502U (zh) 2020-09-01
FR3089086B1 (fr) 2021-09-24

Similar Documents

Publication Publication Date Title
FR3046495A1 (fr) Pixel de detection de temps de vol
FR3089086A1 (fr) Dispositif imageur intégré avec une capacité de stockage des charges améliorée
FR2888989A1 (fr) Capteur d'images
FR2775541A1 (fr) Detecteur d'images cmos, photodiode pour un detecteur de ce type, et procedes pour la fabrication de ce detecteur et de cette photodiode
EP2216817A1 (fr) Capteur d'images à semiconducteur à éclairement par la face arrière
EP2315251A1 (fr) Capteur d'image à grille de transfert verticale et son procédé de fabrication
FR2930676A1 (fr) Capteur d'image de tres faibles dimensions
EP2587539B1 (fr) Imageur CMOS UTBB
FR3052297A1 (fr) Capteur d'image de type a obturation globale
EP2355156B1 (fr) Photodiode de capteur d'image
FR3098988A1 (fr) Capteur d'image
FR3065320A1 (fr) Pixel de detection de temps de vol
EP1873836A1 (fr) Capteur d'images eclairé par la face arrière
FR2963163A1 (fr) Procede de reinitialisation d'un photosite et photosite correspondant
EP2312832A1 (fr) Circuit de pixel de capteur d'image
EP1627432B1 (fr) Capteur d image matriciel en technologie cmos
FR2557372A1 (fr) Procede d'ebasage d'un dispositif photosensible a l'etat solide
EP0958545B1 (fr) Circuit integrateur de charges photogenerees a linearite amelioree
FR3083001A1 (fr) Capteur d'images
EP1269543B1 (fr) Cellule active avec memoire analogique pour un capteur photosensible realise en technologie cmos
FR3046295A1 (fr) Pixel a eclairement par la face arriere
FR3085231A1 (fr) Capteur d'images a grande dynamique et faible bruit
EP2909861A1 (fr) Capteur d'image a efficacite quantique amelioree dans les grandes longueurs d'onde
FR3098075A1 (fr) Pixel et son procédé de commande
EP4325573A1 (fr) Double ctia pour photodiode non clampée

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20200529

PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 5

PLFP Fee payment

Year of fee payment: 6