FR2986371A1 - Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices - Google Patents

Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices Download PDF

Info

Publication number
FR2986371A1
FR2986371A1 FR1250884A FR1250884A FR2986371A1 FR 2986371 A1 FR2986371 A1 FR 2986371A1 FR 1250884 A FR1250884 A FR 1250884A FR 1250884 A FR1250884 A FR 1250884A FR 2986371 A1 FR2986371 A1 FR 2986371A1
Authority
FR
France
Prior art keywords
layer
opening
forming
layers
protective
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1250884A
Other languages
English (en)
Other versions
FR2986371B1 (fr
Inventor
Perrine Batude
Yves Morand
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
STMicroelectronics SA
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA, STMicroelectronics SA, Commissariat a lEnergie Atomique et aux Energies Alternatives CEA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR1250884A priority Critical patent/FR2986371B1/fr
Priority to US13/748,126 priority patent/US8722471B2/en
Publication of FR2986371A1 publication Critical patent/FR2986371A1/fr
Application granted granted Critical
Publication of FR2986371B1 publication Critical patent/FR2986371B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

L'invention concerne un procédé de formation d'un via (59) reliant une première couche (21) d'un niveau supérieur et une seconde couche (1) d'un niveau inférieur, les deux couches étant entourées d'un matériau isolant (35, 15), le procédé comprenant les étapes suivantes : a) former une ouverture jusqu'à atteindre un bord de la première couche, l'ouverture débordant latéralement par rapport audit bord ; b) former une couche d'un matériau de protection (53) seulement sur ledit bord ; c) poursuivre la formation de ladite ouverture en gravant sélectivement le matériau isolant jusqu'à atteindre la seconde couche du niveau inférieur ; et d) remplir l'ouverture d'au moins un matériau conducteur de contact (58).

Description

B11459 - 11-GR4-1021FRO1 - DD13301VR 1 PROCÉDÉ DE FORMATION D'UN VIA CONTACTANT PLUSIEURS NIVEAUX DE COUCHES SEMICONDUCTRICES Domaine de l'invention La présente invention concerne des circuits intégrés comportant des composants répartis sur plusieurs niveaux. De tels circuits intégrés comprennent un empilement d'au moins deux couches semiconductrices séparées par une couche isolante. On parle d'intégration en trois dimensions (3D), et de circuits intégrés 3D. Exposé de l'art antérieur De façon générale, dans les circuits intégrés, on cherche continuellement à augmenter la densité de composants. Une solution consiste à fabriquer des circuits intégrés comportant des composants répartis sur plusieurs niveaux de couches semiconductrices. La figure 1 est une vue en coupe représentant de façon 15 schématique un exemple de circuit intégré 3D comportant des transistors répartis sur deux niveaux de couches semiconductrices. Une couche de silicium 1 du niveau inférieur comprend des transistors MOS Tl, isolés latéralement les uns des autres, 20 dont un seul est représenté. Chaque transistor Tl comprend une grille 3 isolée de la couche 1 par un isolant de grille 5, et B11459 - 11-GR4-1021FR01 - DD13301VR 2 des espaceurs 7 entourant la grille. Des régions de source et de drain 9 s'étendent dans la couche 1 de part et d'autre de la grille 3. Une couche de siliciure métallique 11 recouvre la surface supérieure des régions de source et de drain 9. La couche de siliciure 11 peut éventuellement également recouvrir les surfaces latérales des régions de source et de drain. Une couche isolante 15 sépare la couche de silicium 1 du niveau inférieur d'une autre couche de silicium 21 du niveau supérieur. Comme la couche de silicium 1, la couche de silicium 21 comprend des transistors MOS T2, isolés latéralement les uns des autres, dont un seul est représenté. Chaque transistor T2 comprend une grille 23 isolée de la couche 21 par un isolant de grille 25, des espaceurs 27 et des régions de source et de drain 29. Une couche de siliciure métallique 31 recouvre la surface supérieure des régions de source et de drain 29, et éventuellement également les surfaces latérales de ces régions de source et de drain. Une couche isolante 35 recouvre la couche 21 et les transistors T2. Dans certaines applications, on souhaite connecter la 20 région de source ou de drain d'un transistor situé sur la couche semiconductrice du niveau supérieur à la région de source ou de drain d'un transistor situé sur la couche semiconductrice du niveau inférieur. Pour cela, on veut former un via contactant la couche semiconductrice du niveau supérieur et la couche 25 semiconductrice du niveau inférieur. Les figures 2A et 2B sont des vues en coupe illustrant de façon schématique des étapes successives d'un procédé de formation d'un via contactant deux niveaux de couches semiconductrices. 30 La figure 2A illustre une structure 3D du type de celle illustrée en figure 1 après la formation d'une ouverture 41 permettant d'accéder à la couche 21 du niveau supérieur et à la couche 1 du niveau inférieur. Avant la formation de l'ouverture 41, une étape préalable de masquage a été réalisée 35 pour protéger les régions qu'on ne souhaite pas graver.
B11459 - 11-GR4-1021FR01 - DD13301VR 3 L'ouverture 41 a été formée par un procédé de gravure anisotrope, par exemple par gravure par plasma. A la fin de la gravure, le fond de l'ouverture 41 atteint une portion de la couche de siliciure 11 recouvrant la couche 1 du niveau inférieur. Le procédé de gravure est choisi de façon à graver sélectivement les couches isolantes 35, 15 mais pas la couche de silicium 21 recouverte de siliciure 31. Cependant, si la couche de silicium 21 du niveau supérieur est très mince, par exemple d'épaisseur nettement inférieure à l'épaisseur de la couche isolante 15, les couches 21, 31 risquent, comme cela est illustré, d'être partiellement ou totalement éliminées lors la formation de l'ouverture 41. La figure 2B illustre la structure 3D après remplissage de l'ouverture 41 par un matériau conducteur 48. obtient un via 49 contactant la couche 21 du niveau supérieur la couche 1 du niveau inférieur. Si la couche 21 du niveau supérieur a été entièrement éliminée à l'étape précédente, le contact sur la couche 21 est pris uniquement par la surface latérale 46, 47 des couches 21, 31. La surface de contact est beaucoup plus faible que si le contact était pris sur la surface supérieure de la couche 21 recouverte de siliciure 31, et ce d'autant plus que les couches 21, 31 sont très minces. Il en résulte que le contact électrique entre le via 49 et la région de source ou de drain de la couche 21 du niveau supérieur n'est pas bien établi. Une solution pour éviter l'élimination des couches 21, 31 du niveau supérieur lors de la formation de l'ouverture 41 consiste à augmenter l'épaisseur des régions de source et de drain 29, après la formation des espaceurs 27 et avant la formation de la couche de siliciure 31, par épitaxie localisée. Cependant, ceci entraîne une augmentation de la capacité parasite entre la grille et les régions de source et de drain des transistors du niveau supérieur, ce qui n'est pas souhaitable. de le On et B11459 - 11-GR4-1021FRO1 - DD13301VR 4 Résumé Ainsi, un objet d'un mode de réalisation de la présente invention est de prévoir un procédé de formation d'un via contactant plusieurs niveaux de couches semiconductrices palliant au moins en partie certains des inconvénients des procédés décrits ci-dessus. Un objet d'un mode de réalisation de la présente invention est de prévoir un procédé de formation d'un via contactant deux niveaux de couches semiconductrices, permettant de protéger la couche semiconductrice du niveau supérieur pendant la formation de l'ouverture permettant d'accéder aux deux niveaux. Ainsi, un mode de réalisation de la présente invention prévoit un procédé de formation d'un via reliant une première couche d'un niveau supérieur et une seconde couche d'un niveau inférieur, les deux couches étant entourées d'un matériau isolant, le procédé comprenant les étapes suivantes : a) former une ouverture jusqu'à atteindre un bord de la première couche, l'ouverture débordant latéralement par rapport audit bord ; b) former une couche d'un matériau de protection seulement sur ledit bord ; c) poursuivre la formation de ladite ouverture en gravant sélectivement le matériau isolant jusqu'à atteindre la seconde couche du niveau inférieur ; et d) remplir l'ouverture d'au moins un matériau conducteur de contact.
Selon un mode de réalisation de la présente invention, le matériau de protection est un matériau conducteur. Selon un mode de réalisation de la présente invention, à l'étape b), la couche du matériau conducteur de protection est formée par dépôt autocatalytique.
Selon un mode de réalisation de la présente invention, les première et seconde couches sont des couches de silicium recouvert d'un siliciure métallique. Selon un mode de réalisation de la présente invention, le siliciure métallique est à base d'un métal choisi dans le 35 groupe comprenant le platine et le nickel.
B11459 - 11-GR4-1021FRO1 - DD13301VR Selon un mode de réalisation de la présente invention, l'épaisseur du matériau isolant séparant la première couche et les grilles de transistors formés sur la seconde couche est comprise entre 10 et 500 nm ; l'épaisseur de la première couche 5 est comprise entre 5 et 150 nm ; et à l'étape b), on forme une couche du matériau de protection d'épaisseur comprise entre 10 et 50 nm. Selon un mode de réalisation de la présente invention, le matériau conducteur de protection est choisi dans le groupe 10 comprenant le platine et le nickel. Selon un mode de réalisation de la présente invention, le matériau conducteur de contact est du tungstène. Brève description des dessins Ces objets, caractéristiques et avantages, ainsi que 15 d'autres seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non limitatif en relation avec les figures jointes parmi lesquelles : la figure 1, décrite précédemment, est une vue en coupe représentant de façon schématique un exemple de circuit 20 intégré 3D comportant deux niveaux de couches semiconductrices ; les figures 2A et 2B, décrites précédemment, sont des vues en coupe illustrant de façon schématique des étapes successives d'un procédé de formation d'un via contactant deux niveaux de couches semiconductrices ; et 25 les figures 3A à 3D sont des vues en coupe illustrant de façon schématique des étapes successives d'un procédé de formation d'un via contactant deux niveaux de couches semiconductrices. Par souci de clarté, de mêmes éléments ont été 30 désignés par de mêmes références dans les différentes figures et, de plus, comme cela est habituel dans la représentation des circuits intégrés, les diverses figures ne sont pas tracées à l'échelle.
B11459 - 11-GR4-1021FRO1 - DD13301VR 6 Description détaillée Les figures 3A à 3D sont des vues en coupe illustrant de façon schématique des étapes successives d'un procédé de formation d'un via contactant deux niveaux de couches semi5 conductrices. La figure 3A représente une structure 3D du type de celle illustrée en figure 1 après la formation d'une ouverture 51 jusqu'à atteindre un bord de la couche de siliciure métallique 31 recouvrant la couche de silicium 21 du niveau 10 supérieur, l'ouverture 51 débordant latéralement par rapport au bord de la couche 31. Avant la formation de l'ouverture 51, une étape préalable de masquage a été réalisée pour protéger les régions qu'on ne souhaite pas graver. L'ouverture 51 a été formée par un procédé de gravure anisotrope, par exemple par 15 gravure par plasma. A titre d'exemple d'ordre de grandeur, l'épaisseur de la couche de silicium 21 est comprise entre 5 et 150 nm, par exemple de l'ordre de 6 nm. La couche de siliciure métallique 31 est par exemple à base de platine et/ou de nickel, et son 20 épaisseur est par exemple comprise entre 5 et 30 nm, par exemple de 2 à 3 nm. Les couches isolantes 15 et 35 sont par exemple en oxyde de silicium. L'épaisseur de la couche isolante 15 située entre les grilles 3 et la couche 21 est par exemple comprise entre 10 et 500 nm, par exemple de l'ordre de 100 nm. 25 A titre d'exemple d'ordre de grandeur, la largeur (ou diamètre) de l'ouverture 51 est comprise entre 20 et 300 nm, par exemple de l'ordre de 100 nm, et la largeur de la portion de l'ouverture 51 débordant latéralement par rapport au bord de la couche 31 est par exemple comprise entre 10 et 150 nm, par 30 exemple de l'ordre de 50 nm. La figure 3B illustre la structure 3D après une étape de formation d'une couche d'un matériau conducteur de protection 53 au fond de l'ouverture 51 formée à l'étape précédente, seulement sur le bord de la couche de siliciure 31. La couche 53 35 peut être formée par une technique de dépôt autocatalytique, B11459 - 11-GR4-1021FRO1 - DD13301VR 7 couramment appelé dépôt "electroless". Le matériau conducteur de la couche 53 est par exemple un matériau métallique, par exemple du platine ou du nickel. L'épaisseur de la couche du matériau conducteur de protection 53 est par exemple comprise entre 10 et 5 50 nm, par exemple de l'ordre de 20 nm. A l'étape illustrée en figure 3A, la gravure peut éventuellement avoir légèrement découvert la surface latérale de la couche de siliciure 31 en surgravant la couche isolante 35. Dans ce cas, il se forme aussi une couche du matériau conducteur de protection 53 sur la 10 portion découverte de cette surface latérale. La figure 3C illustre la structure 3D après approfondissement de l'ouverture 51 jusqu'à atteindre la couche de siliciure métallique 11 recouvrant la couche de silicium 1 du niveau inférieur. Le procédé de gravure est choisi pour graver 15 les couches isolantes 35 et 15 sélectivement par rapport au matériau conducteur de protection 53, au siliciure 31 et au silicium. L'épaisseur de la couche du matériau conducteur de protection 53 formée à l'étape précédente a été choisie en fonction de l'épaisseur de la couche isolante 15, de façon à 20 protéger les couches 21, 31 du niveau supérieur pendant l'approfondissement de l'ouverture 51. En outre, la largeur de la portion de l'ouverture 51 débordant latéralement par rapport au bord de la couche 31 a été choisie de sorte que, dans le cas où la couche du matériau conducteur de protection 53 s'est aussi 25 formée sur la surface latérale de la couche 31, celle-ci n'empêche pas l'approfondissement de l'ouverture 51. La couche 53 peut être partiellement éliminée lors de l'approfondissement de l'ouverture 51, mais la couche 31 reste protégée. La figure 3D illustre la structure 3D après le 30 remplissage de l'ouverture 51 par un matériau conducteur de contact 58, par exemple du tungstène. On obtient ainsi un via 59 contactant la couche 21 du niveau supérieur et la couche 1 du niveau inférieur. L'ouverture 51 peut éventuellement être remplie par plusieurs couches de matériaux conducteurs, ou par B11459 - 11-GR4-1021FR01 - DD13301VR 8 une ou plusieurs couches de matériau conducteur tapissant les parois de l'ouverture et par un matériau isolant. Un avantage d'un procédé du type de celui décrit en relation avec les figures 3A à 3D réside dans le fait que le matériau conducteur de protection n'est formé que sur le bord de la couche du niveau supérieur, à distance de la grille. Un tel procédé n'entraîne donc pas d'augmentation de la capacité parasite entre la grille et les régions de source et de drain des transistors du niveau supérieur.
Des modes de réalisation particuliers de la présente invention ont été décrits. Diverses variantes et modifications apparaîtront à l'homme de l'art. En particulier, bien que l'on ait décrit un procédé au cours duquel on forme un via contactant une région de source ou de drain d'une couche semiconductrice d'un niveau supérieur et une région de source ou de drain d'une couche semiconductrice d'un niveau inférieur, le procédé s'applique bien entendu à la formation d'un via contactant des régions quelconques de deux niveaux de couches semiconductrices. En outre, l'invention peut s'appliquer à une structure 3D comprenant plus de deux niveaux de couches semiconductrices. En outre, bien que l'on ait décrit que le matériau de protection est un matériau conducteur, ce qui correspond au mode de réalisation préféré de l'invention, on pourra envisager d'utiliser un matériau de protection isolant, par exemple un oxyde.

Claims (8)

  1. REVENDICATIONS1. Procédé de formation d'un via (59) reliant une première couche (21) d'un niveau supérieur et une seconde couche (1) d'un niveau inférieur, les deux couches étant entourées d'un matériau isolant (35, 15), le procédé comprenant les étapes suivantes : a) former une ouverture (51) jusqu'à atteindre un bord de la première couche, l'ouverture débordant latéralement par rapport audit bord ; b) former une couche d'un matériau de protection (53) 10 seulement sur ledit bord ; c) poursuivre la formation de ladite ouverture en gravant sélectivement le matériau isolant jusqu'à atteindre la seconde couche du niveau inférieur ; et d) remplir l'ouverture d'au moins un matériau 15 conducteur de contact (58).
  2. 2. Procédé selon la revendication 1, dans lequel le matériau de protection (53) est un matériau conducteur.
  3. 3. Procédé selon la revendication 2, dans lequel, à l'étape b), la couche du matériau conducteur de protection (53) 20 est formée par dépôt autocatalytique.
  4. 4. Procédé selon l'une quelconque des revendications 1 à 3, dans lequel les première et seconde couches sont des couches de silicium (21, 1) recouvert d'un siliciure métallique (31, 11). 25
  5. 5. Procédé selon la revendication 4, dans lequel le siliciure métallique est à base d'un métal choisi dans le groupe comprenant le platine et le nickel.
  6. 6. Procédé selon l'une quelconque des revendications 1 à 5, dans lequel : 30 l'épaisseur du matériau isolant (15) séparant la première couche (21) et les grilles (3) de transistors formés sur la seconde couche (1) est comprise entre 10 et 500 nm ; l'épaisseur de la première couche (21) est comprise entre 5 et 150 nm ; etB11459 - 11-GR4-1021FRO1 - DD13301VR 10 à l'étape b), on forme une couche du matériau de protection (53) d'épaisseur comprise entre 10 et 50 nm.
  7. 7. Procédé selon l'une quelconque des revendications 2 à 6, dans lequel le matériau conducteur de protection (53) est 5 choisi dans le groupe comprenant le platine et le nickel.
  8. 8. Procédé selon l'une quelconque des revendications 1 à 7, dans lequel le matériau conducteur de contact (58) est du tungstène.
FR1250884A 2012-01-31 2012-01-31 Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices Active FR2986371B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR1250884A FR2986371B1 (fr) 2012-01-31 2012-01-31 Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices
US13/748,126 US8722471B2 (en) 2012-01-31 2013-01-23 Method for forming a via contacting several levels of semiconductor layers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1250884A FR2986371B1 (fr) 2012-01-31 2012-01-31 Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices

Publications (2)

Publication Number Publication Date
FR2986371A1 true FR2986371A1 (fr) 2013-08-02
FR2986371B1 FR2986371B1 (fr) 2016-11-25

Family

ID=46149589

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1250884A Active FR2986371B1 (fr) 2012-01-31 2012-01-31 Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices

Country Status (2)

Country Link
US (1) US8722471B2 (fr)
FR (1) FR2986371B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9761583B2 (en) 2015-06-09 2017-09-12 Commissariat A L'energie Atomique Et Aux Energies Alternatives Manufacturing of self aligned interconnection elements for 3D integrated circuits

Families Citing this family (182)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9577642B2 (en) 2009-04-14 2017-02-21 Monolithic 3D Inc. Method to form a 3D semiconductor device
US8362482B2 (en) 2009-04-14 2013-01-29 Monolithic 3D Inc. Semiconductor device and structure
US8669778B1 (en) 2009-04-14 2014-03-11 Monolithic 3D Inc. Method for design and manufacturing of a 3D semiconductor device
US8058137B1 (en) 2009-04-14 2011-11-15 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US9509313B2 (en) 2009-04-14 2016-11-29 Monolithic 3D Inc. 3D semiconductor device
US8395191B2 (en) 2009-10-12 2013-03-12 Monolithic 3D Inc. Semiconductor device and structure
US12027518B1 (en) 2009-10-12 2024-07-02 Monolithic 3D Inc. 3D semiconductor devices and structures with metal layers
US9099424B1 (en) 2012-08-10 2015-08-04 Monolithic 3D Inc. Semiconductor system, device and structure with heat removal
US10043781B2 (en) 2009-10-12 2018-08-07 Monolithic 3D Inc. 3D semiconductor device and structure
US11374118B2 (en) 2009-10-12 2022-06-28 Monolithic 3D Inc. Method to form a 3D integrated circuit
US10366970B2 (en) 2009-10-12 2019-07-30 Monolithic 3D Inc. 3D semiconductor device and structure
US10354995B2 (en) 2009-10-12 2019-07-16 Monolithic 3D Inc. Semiconductor memory device and structure
US10910364B2 (en) 2009-10-12 2021-02-02 Monolitaic 3D Inc. 3D semiconductor device
US11984445B2 (en) 2009-10-12 2024-05-14 Monolithic 3D Inc. 3D semiconductor devices and structures with metal layers
US11018133B2 (en) 2009-10-12 2021-05-25 Monolithic 3D Inc. 3D integrated circuit
US10388863B2 (en) 2009-10-12 2019-08-20 Monolithic 3D Inc. 3D memory device and structure
US10157909B2 (en) 2009-10-12 2018-12-18 Monolithic 3D Inc. 3D semiconductor device and structure
US9099526B2 (en) 2010-02-16 2015-08-04 Monolithic 3D Inc. Integrated circuit device and structure
US8026521B1 (en) 2010-10-11 2011-09-27 Monolithic 3D Inc. Semiconductor device and structure
US9953925B2 (en) 2011-06-28 2018-04-24 Monolithic 3D Inc. Semiconductor system and device
US9219005B2 (en) 2011-06-28 2015-12-22 Monolithic 3D Inc. Semiconductor system and device
US10217667B2 (en) 2011-06-28 2019-02-26 Monolithic 3D Inc. 3D semiconductor device, fabrication method and system
US8901613B2 (en) 2011-03-06 2014-12-02 Monolithic 3D Inc. Semiconductor device and structure for heat removal
US10497713B2 (en) 2010-11-18 2019-12-03 Monolithic 3D Inc. 3D semiconductor memory device and structure
US8163581B1 (en) 2010-10-13 2012-04-24 Monolith IC 3D Semiconductor and optoelectronic devices
US11482440B2 (en) 2010-12-16 2022-10-25 Monolithic 3D Inc. 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits
US11227897B2 (en) 2010-10-11 2022-01-18 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
US11158674B2 (en) 2010-10-11 2021-10-26 Monolithic 3D Inc. Method to produce a 3D semiconductor device and structure
US10896931B1 (en) 2010-10-11 2021-01-19 Monolithic 3D Inc. 3D semiconductor device and structure
US11469271B2 (en) 2010-10-11 2022-10-11 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US11018191B1 (en) 2010-10-11 2021-05-25 Monolithic 3D Inc. 3D semiconductor device and structure
US11024673B1 (en) 2010-10-11 2021-06-01 Monolithic 3D Inc. 3D semiconductor device and structure
US11257867B1 (en) 2010-10-11 2022-02-22 Monolithic 3D Inc. 3D semiconductor device and structure with oxide bonds
US11600667B1 (en) 2010-10-11 2023-03-07 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US11315980B1 (en) 2010-10-11 2022-04-26 Monolithic 3D Inc. 3D semiconductor device and structure with transistors
US10290682B2 (en) 2010-10-11 2019-05-14 Monolithic 3D Inc. 3D IC semiconductor device and structure with stacked memory
US10978501B1 (en) 2010-10-13 2021-04-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US11929372B2 (en) 2010-10-13 2024-03-12 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11855114B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US10679977B2 (en) 2010-10-13 2020-06-09 Monolithic 3D Inc. 3D microdisplay device and structure
US11869915B2 (en) 2010-10-13 2024-01-09 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11063071B1 (en) 2010-10-13 2021-07-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US10998374B1 (en) 2010-10-13 2021-05-04 Monolithic 3D Inc. Multilevel semiconductor device and structure
US12080743B2 (en) 2010-10-13 2024-09-03 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11984438B2 (en) 2010-10-13 2024-05-14 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11404466B2 (en) 2010-10-13 2022-08-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US11694922B2 (en) 2010-10-13 2023-07-04 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US9197804B1 (en) 2011-10-14 2015-11-24 Monolithic 3D Inc. Semiconductor and optoelectronic devices
US11437368B2 (en) 2010-10-13 2022-09-06 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US10943934B2 (en) 2010-10-13 2021-03-09 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11605663B2 (en) 2010-10-13 2023-03-14 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11043523B1 (en) 2010-10-13 2021-06-22 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US11163112B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US11327227B2 (en) 2010-10-13 2022-05-10 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US11855100B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US10833108B2 (en) 2010-10-13 2020-11-10 Monolithic 3D Inc. 3D microdisplay device and structure
US11133344B2 (en) 2010-10-13 2021-09-28 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US12094892B2 (en) 2010-10-13 2024-09-17 Monolithic 3D Inc. 3D micro display device and structure
US11164898B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11482439B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors
US11735462B2 (en) 2010-11-18 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11004719B1 (en) 2010-11-18 2021-05-11 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11901210B2 (en) 2010-11-18 2024-02-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11164770B1 (en) 2010-11-18 2021-11-02 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
US11107721B2 (en) 2010-11-18 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure with NAND logic
US11610802B2 (en) 2010-11-18 2023-03-21 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes
US11854857B1 (en) 2010-11-18 2023-12-26 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11804396B2 (en) 2010-11-18 2023-10-31 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US12068187B2 (en) 2010-11-18 2024-08-20 Monolithic 3D Inc. 3D semiconductor device and structure with bonding and DRAM memory cells
US11569117B2 (en) 2010-11-18 2023-01-31 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11121021B2 (en) 2010-11-18 2021-09-14 Monolithic 3D Inc. 3D semiconductor device and structure
US11031275B2 (en) 2010-11-18 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11355381B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11521888B2 (en) 2010-11-18 2022-12-06 Monolithic 3D Inc. 3D semiconductor device and structure with high-k metal gate transistors
US12100611B2 (en) 2010-11-18 2024-09-24 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11094576B1 (en) 2010-11-18 2021-08-17 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11018042B1 (en) 2010-11-18 2021-05-25 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11615977B2 (en) 2010-11-18 2023-03-28 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11495484B2 (en) 2010-11-18 2022-11-08 Monolithic 3D Inc. 3D semiconductor devices and structures with at least two single-crystal layers
US11862503B2 (en) 2010-11-18 2024-01-02 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11508605B2 (en) 2010-11-18 2022-11-22 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11784082B2 (en) 2010-11-18 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US12033884B2 (en) 2010-11-18 2024-07-09 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11211279B2 (en) 2010-11-18 2021-12-28 Monolithic 3D Inc. Method for processing a 3D integrated circuit and structure
US12125737B1 (en) 2010-11-18 2024-10-22 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US11355380B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. Methods for producing 3D semiconductor memory device and structure utilizing alignment marks
US11923230B1 (en) 2010-11-18 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11443971B2 (en) 2010-11-18 2022-09-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11482438B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US8975670B2 (en) 2011-03-06 2015-03-10 Monolithic 3D Inc. Semiconductor device and structure for heat removal
US10388568B2 (en) 2011-06-28 2019-08-20 Monolithic 3D Inc. 3D semiconductor device and system
US8687399B2 (en) 2011-10-02 2014-04-01 Monolithic 3D Inc. Semiconductor device and structure
US10600888B2 (en) 2012-04-09 2020-03-24 Monolithic 3D Inc. 3D semiconductor device
US11594473B2 (en) 2012-04-09 2023-02-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11410912B2 (en) 2012-04-09 2022-08-09 Monolithic 3D Inc. 3D semiconductor device with vias and isolation layers
US11476181B1 (en) 2012-04-09 2022-10-18 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11088050B2 (en) 2012-04-09 2021-08-10 Monolithic 3D Inc. 3D semiconductor device with isolation layers
US11694944B1 (en) 2012-04-09 2023-07-04 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11881443B2 (en) 2012-04-09 2024-01-23 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11735501B1 (en) 2012-04-09 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11616004B1 (en) 2012-04-09 2023-03-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11164811B2 (en) 2012-04-09 2021-11-02 Monolithic 3D Inc. 3D semiconductor device with isolation layers and oxide-to-oxide bonding
US8557632B1 (en) 2012-04-09 2013-10-15 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US11967583B2 (en) 2012-12-22 2024-04-23 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11916045B2 (en) 2012-12-22 2024-02-27 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11961827B1 (en) 2012-12-22 2024-04-16 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US12051674B2 (en) 2012-12-22 2024-07-30 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US8674470B1 (en) 2012-12-22 2014-03-18 Monolithic 3D Inc. Semiconductor device and structure
US11784169B2 (en) 2012-12-22 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11309292B2 (en) 2012-12-22 2022-04-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11217565B2 (en) 2012-12-22 2022-01-04 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US11063024B1 (en) 2012-12-22 2021-07-13 Monlithic 3D Inc. Method to form a 3D semiconductor device and structure
US11018116B2 (en) 2012-12-22 2021-05-25 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US10892169B2 (en) 2012-12-29 2021-01-12 Monolithic 3D Inc. 3D semiconductor device and structure
US10115663B2 (en) 2012-12-29 2018-10-30 Monolithic 3D Inc. 3D semiconductor device and structure
US10600657B2 (en) 2012-12-29 2020-03-24 Monolithic 3D Inc 3D semiconductor device and structure
US11177140B2 (en) 2012-12-29 2021-11-16 Monolithic 3D Inc. 3D semiconductor device and structure
US11430668B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11087995B1 (en) 2012-12-29 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US10651054B2 (en) 2012-12-29 2020-05-12 Monolithic 3D Inc. 3D semiconductor device and structure
US11004694B1 (en) 2012-12-29 2021-05-11 Monolithic 3D Inc. 3D semiconductor device and structure
US11430667B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US10903089B1 (en) 2012-12-29 2021-01-26 Monolithic 3D Inc. 3D semiconductor device and structure
US9871034B1 (en) 2012-12-29 2018-01-16 Monolithic 3D Inc. Semiconductor device and structure
US9385058B1 (en) 2012-12-29 2016-07-05 Monolithic 3D Inc. Semiconductor device and structure
US12094965B2 (en) 2013-03-11 2024-09-17 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US10325651B2 (en) 2013-03-11 2019-06-18 Monolithic 3D Inc. 3D semiconductor device with stacked memory
US11869965B2 (en) 2013-03-11 2024-01-09 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US8902663B1 (en) 2013-03-11 2014-12-02 Monolithic 3D Inc. Method of maintaining a memory state
US11935949B1 (en) 2013-03-11 2024-03-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US8994404B1 (en) 2013-03-12 2015-03-31 Monolithic 3D Inc. Semiconductor device and structure
US11088130B2 (en) 2014-01-28 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US11398569B2 (en) 2013-03-12 2022-07-26 Monolithic 3D Inc. 3D semiconductor device and structure
US11923374B2 (en) 2013-03-12 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US10840239B2 (en) 2014-08-26 2020-11-17 Monolithic 3D Inc. 3D semiconductor device and structure
US12100646B2 (en) 2013-03-12 2024-09-24 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US10224279B2 (en) * 2013-03-15 2019-03-05 Monolithic 3D Inc. Semiconductor device and structure
US9117749B1 (en) 2013-03-15 2015-08-25 Monolithic 3D Inc. Semiconductor device and structure
US11270055B1 (en) 2013-04-15 2022-03-08 Monolithic 3D Inc. Automation for monolithic 3D devices
US11720736B2 (en) 2013-04-15 2023-08-08 Monolithic 3D Inc. Automation methods for 3D integrated circuits and devices
US9021414B1 (en) 2013-04-15 2015-04-28 Monolithic 3D Inc. Automation for monolithic 3D devices
US11487928B2 (en) 2013-04-15 2022-11-01 Monolithic 3D Inc. Automation for monolithic 3D devices
US11030371B2 (en) 2013-04-15 2021-06-08 Monolithic 3D Inc. Automation for monolithic 3D devices
US11574109B1 (en) 2013-04-15 2023-02-07 Monolithic 3D Inc Automation methods for 3D integrated circuits and devices
US11341309B1 (en) 2013-04-15 2022-05-24 Monolithic 3D Inc. Automation for monolithic 3D devices
KR20160102295A (ko) * 2013-12-26 2016-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US11107808B1 (en) 2014-01-28 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure
US12094829B2 (en) 2014-01-28 2024-09-17 Monolithic 3D Inc. 3D semiconductor device and structure
US10297586B2 (en) 2015-03-09 2019-05-21 Monolithic 3D Inc. Methods for processing a 3D semiconductor device
US11031394B1 (en) 2014-01-28 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure
US10381328B2 (en) 2015-04-19 2019-08-13 Monolithic 3D Inc. Semiconductor device and structure
US11011507B1 (en) 2015-04-19 2021-05-18 Monolithic 3D Inc. 3D semiconductor device and structure
US11056468B1 (en) 2015-04-19 2021-07-06 Monolithic 3D Inc. 3D semiconductor device and structure
US10825779B2 (en) 2015-04-19 2020-11-03 Monolithic 3D Inc. 3D semiconductor device and structure
US9576788B2 (en) 2015-04-24 2017-02-21 Applied Materials, Inc. Cleaning high aspect ratio vias
US11956952B2 (en) 2015-08-23 2024-04-09 Monolithic 3D Inc. Semiconductor memory device and structure
US11978731B2 (en) 2015-09-21 2024-05-07 Monolithic 3D Inc. Method to produce a multi-level semiconductor memory device and structure
WO2017053329A1 (fr) 2015-09-21 2017-03-30 Monolithic 3D Inc Dispositif à semi-conducteurs tridimensionnels et structure
US11937422B2 (en) 2015-11-07 2024-03-19 Monolithic 3D Inc. Semiconductor memory device and structure
US12100658B2 (en) 2015-09-21 2024-09-24 Monolithic 3D Inc. Method to produce a 3D multilayer semiconductor device and structure
US11114427B2 (en) 2015-11-07 2021-09-07 Monolithic 3D Inc. 3D semiconductor processor and memory device and structure
US10522225B1 (en) 2015-10-02 2019-12-31 Monolithic 3D Inc. Semiconductor device with non-volatile memory
US10847540B2 (en) 2015-10-24 2020-11-24 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11114464B2 (en) 2015-10-24 2021-09-07 Monolithic 3D Inc. 3D semiconductor device and structure
US10418369B2 (en) 2015-10-24 2019-09-17 Monolithic 3D Inc. Multi-level semiconductor memory device and structure
US12016181B2 (en) 2015-10-24 2024-06-18 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US11296115B1 (en) 2015-10-24 2022-04-05 Monolithic 3D Inc. 3D semiconductor device and structure
US11991884B1 (en) 2015-10-24 2024-05-21 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US12035531B2 (en) 2015-10-24 2024-07-09 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US12120880B1 (en) 2015-10-24 2024-10-15 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US11329059B1 (en) 2016-10-10 2022-05-10 Monolithic 3D Inc. 3D memory devices and structures with thinned single crystal substrates
US11930648B1 (en) 2016-10-10 2024-03-12 Monolithic 3D Inc. 3D memory devices and structures with metal layers
US11812620B2 (en) 2016-10-10 2023-11-07 Monolithic 3D Inc. 3D DRAM memory devices and structures with control circuits
US11869591B2 (en) 2016-10-10 2024-01-09 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US11251149B2 (en) 2016-10-10 2022-02-15 Monolithic 3D Inc. 3D memory device and structure
US11711928B2 (en) 2016-10-10 2023-07-25 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US11018156B2 (en) 2019-04-08 2021-05-25 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11158652B1 (en) 2019-04-08 2021-10-26 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US10892016B1 (en) 2019-04-08 2021-01-12 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11296106B2 (en) 2019-04-08 2022-04-05 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11763864B2 (en) 2019-04-08 2023-09-19 Monolithic 3D Inc. 3D memory semiconductor devices and structures with bit-line pillars
CN115377007A (zh) * 2022-10-21 2022-11-22 广东省大湾区集成电路与系统应用研究院 一种三维堆叠半导体器件的制造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080087932A1 (en) * 2006-10-11 2008-04-17 Yang-Soo Son NAND flash memory devices having 3-dimensionally arranged memory cells and methods of fabricating the same
KR20080049161A (ko) * 2006-11-30 2008-06-04 삼성전자주식회사 스택형 반도체 장치의 제조 방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100684894B1 (ko) * 2005-04-18 2007-02-20 삼성전자주식회사 적층된 트랜지스터들을 구비하는 반도체 장치의 형성 방법
KR100607413B1 (ko) * 2005-04-27 2006-08-01 삼성전자주식회사 스택형 반도체 장치 및 그 제조 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080087932A1 (en) * 2006-10-11 2008-04-17 Yang-Soo Son NAND flash memory devices having 3-dimensionally arranged memory cells and methods of fabricating the same
KR20080049161A (ko) * 2006-11-30 2008-06-04 삼성전자주식회사 스택형 반도체 장치의 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9761583B2 (en) 2015-06-09 2017-09-12 Commissariat A L'energie Atomique Et Aux Energies Alternatives Manufacturing of self aligned interconnection elements for 3D integrated circuits

Also Published As

Publication number Publication date
FR2986371B1 (fr) 2016-11-25
US20130196500A1 (en) 2013-08-01
US8722471B2 (en) 2014-05-13

Similar Documents

Publication Publication Date Title
FR2986371A1 (fr) Procede de formation d'un via contactant plusieurs niveaux de couches semiconductrices
FR2986370A1 (fr) Circuit integre 3d
FR2884052A1 (fr) Transistor imos
EP2763177A1 (fr) Procédé de fabrication d'un transistor MOS à espaceurs d'air
FR3086798A1 (fr) Structure de diode
FR2894069A1 (fr) Fabrication de transistors mos
FR3096832A1 (fr) Structure de transistor
FR3040538A1 (fr) Transistor mos et son procede de fabrication
FR3066646A1 (fr) Realisation d'un transistor mos a base d'un materiau semiconducteur bidimensionnel
EP4220674A1 (fr) Condensateur vertical
FR2976401A1 (fr) Composant electronique comportant un ensemble de transistors mosfet et procede de fabrication
FR3073977A1 (fr) Transistors de circuit 3d a grille retournee
FR3056010A1 (fr) Procede de fabrication de transistors, en particulier des transistors de selection pour des memoires non-volatiles, et dispositif correspondant.
FR3057393A1 (fr) Circuit integre avec condensateur de decouplage dans une structure de type triple caisson
EP0379449A1 (fr) Procédé de fabrication de circuits intégrés
FR3030881A1 (fr) Procede de realisation d'un circuit integre en trois dimensions
FR2823377A1 (fr) Ligne conductrice haute frequence sur un circuit integre
EP3104402A1 (fr) Realisation d'elements d'interconnexions auto-alignes pour circuit integre 3d
EP3038160B1 (fr) Transistor comprenant un canal mis sous contrainte en cisaillement et procede de fabrication
FR2493045A1 (fr) Structure de capacite dans un circuit integre a deux niveaux de metallisation et procede de fabrication
EP2428985B1 (fr) Procédé de fabrication d'un transistor MOS à canal contraint
FR3055469A1 (fr) Transistor a effet de champ a grille entourante
FR3056826A1 (fr) Cellule memoire a changement de phase
EP1586118B1 (fr) Condensateur enterre associe a une cellule sram
FR2842944A1 (fr) Procede de formation d'ouvertures de contact sur un circuit integre mos

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 5

PLFP Fee payment

Year of fee payment: 6

PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 9

PLFP Fee payment

Year of fee payment: 10

PLFP Fee payment

Year of fee payment: 11

PLFP Fee payment

Year of fee payment: 12

PLFP Fee payment

Year of fee payment: 13