FR2801723A1 - Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche - Google Patents

Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche Download PDF

Info

Publication number
FR2801723A1
FR2801723A1 FR9914846A FR9914846A FR2801723A1 FR 2801723 A1 FR2801723 A1 FR 2801723A1 FR 9914846 A FR9914846 A FR 9914846A FR 9914846 A FR9914846 A FR 9914846A FR 2801723 A1 FR2801723 A1 FR 2801723A1
Authority
FR
France
Prior art keywords
substrate
silicon
layer
sample
silicon layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9914846A
Other languages
English (en)
Other versions
FR2801723B1 (fr
Inventor
Fabrice Amy
Christian Brylinski
Gerald Dujardin
Hanna Enriquez
Andrew Mayne
Patrick Soukiassian
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR9914846A priority Critical patent/FR2801723B1/fr
Priority to EP00985333A priority patent/EP1232521A2/fr
Priority to PCT/FR2000/003304 priority patent/WO2001039257A2/fr
Priority to JP2001540827A priority patent/JP4880156B2/ja
Priority to US10/130,269 priority patent/US6667102B1/en
Priority to CA002392445A priority patent/CA2392445C/fr
Publication of FR2801723A1 publication Critical patent/FR2801723A1/fr
Application granted granted Critical
Publication of FR2801723B1 publication Critical patent/FR2801723B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Formation Of Insulating Films (AREA)
  • Silicon Compounds (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Recrystallisation Techniques (AREA)
  • Carbon And Carbon Compounds (AREA)

Abstract

Couche de silicium très sensible à l'oxygène et procédé d'obtention de cette couche.Cette couche (2), formée sur un substrat (4) par exemple en SiC, a une structure de surface 4x3. Pour l'obtenir, on dépose de façon sensiblement uniforme du silicium sur une surface du substrat. L'invention s'applique par exemple en microélectronique.

Description

<B>COUCHE DE</B> SILICIUM <B>TRÈS SENSIBLE À</B> L'OXYGENE <B>ET PROCÉDÉ</B> <B>D'OBTENTION DE CETTE COUCHE</B> <B>DESCRIPTION</B> DOMAINE <B>TECHNIQUE</B> La présente invention concerne une couche de silicium qui est très sensible à 1 oxygène ainsi qu'un procedé d'obtention de cette couche Elle s'applique notamment en microélectronique.
<B>ÉTAT DE LA TECHNIQUE ANTÉRIEURE</B> Le carbure de silicium (Sic) est un matériau semiconducteur composé IV-IV très intéressant, qui convient en particulier aux dispositifs et capteurs de grande puissance, haute tension ou haute température.
Récemment, de très importants progrès ont été accomplis dans la connaissance des surfaces de ce matériau des interfaces de Sic avec les isolants et les métaux.
Deux des questions importantes pour le succès des dispositifs électroniques à base de Sic (et en particulier de ceux qui sont fondés sur les polytypes hexagonaux de ce matériau) concernent l'obtention de transistors MOS performants, la passivation de surface et donc l'oxydation de Sic, et la structure Isolant sur Sic. Remarquons que le silicium est actuellement le matériau semiconducteur le plus utilise, principalement à cause des propriétés exceptionnelles du dioxyde de silicium (Si02).
De ce. point de vue, SiC est spécialement interessant puisque sa passivation de surface peut être réalisée par croissance de Si02, dans des conditions similaires à celles du silicium.
Cependant, du fait de la présence carbone, l'oxydation classique (oxydation directe de SiC) des surfaces de SiC (en particulier des surfaces hexagonales de ce matériau) conduit en général à la formation d'oxydes de Si et de C, qui ont de médiocres propriétés électriques, et à des interfaces Si02/SiC ne sont pas abruptes, la transition entre SiC et Si02 se faisant sur plusieurs couches atomiques.
La mobilité électronique dans les couches inversion de structure MOS sur p-SiC est bien plus faible (d'un facteur 10) que sur le silicium du fait du désordre à l'interface.
<B>EXPOSÉ DE</B> L'INVENTION La présente invention a pour but de remédier aux inconvénients précédents.
Elle a pour objet une couche de silicium qui favorise considérablement la croissance d'un oxyde sur un substrat et conduit à une interface Si02/Substrat qui est abrupte, la transition entre' le substrat et Si02 se faisant quasiment sur quelques couches atomiques. De façon précise, la présente invention pour et une couche de silicium formée sur un substrat cette couche étant caractérisée en ce qu'elle a une structure de surface 4x3 (on dit aussi qu'elle est reconstruite 4x3), le substrat étant apte à recevoir cette structure de surface 4x3 du silicium propre ' favoriser la formation de cette structure.
De préférence, le substrat est fait d' matériau choisi parmi les carbures de silicium et le silicium.
Le carbure de silicium peut être monocristallin (sous forme cubique, hexagonale (plus de 170 polytypes) ou rhomboédrique), polycristallin, amorphe ou poreux.
A titre d'exemple, la couche est formée sur une surface 6H-SiC (0001) reconstruite 3x3,
Figure img00030004
Figure img00030005

ou 1x1 par exemple.
La présente invention concerne aussi un procédé d'obtention de la couche objet de l'invention. Selon ce procédé, on dépose de façon sensiblement uniforme du silicium sur une surface substrat.
Selon un mode de mise en ceuvre préféré procédé objet de l'invention, on prépare une surface du substrat à recevoir la couche de silicium, on chauffe le substrat à haute température, au moins 1000 C, on dépose de façon sensiblement uniforme le silicium sur la surface du substrat ainsi chauffé, on effectue au moins recuit du substrat, sur lequel on a déposé le silicium, à au moins 1000 C, le temps total de recuit étant d'au moins 5 minutes, et l'on refroidit le substrat à une vitesse d'au moins 100 C/minute.
De préférence, dans le cas où le substrat fait d'un carbure de silicium monocristallin, le silicium est déposé sur ce substrat chauffé autour de C, le substrat est ensuite recuit à au moins 65 , le temps total de recuit étant d'au moins 7 minutes, puis refroidi à une vitesse d'au moins 50 C/minute.
De préférence, en particulier dans le où le substrat est fait d'un carbure de silicium monocristallin, la préparation de la surface substrat à recevoir le silicium monocristallin et/ou promouvoir sa formation comprend un chauffage auxiliaire du substrat à au moins 1000 C, un dépôt auxiliaire sensiblement uniforme de silicium monocristallin sur la surface du substrat ainsi chauffé et au moins un recuit auxiliaire du substrat après ce dépôt auxiliaire, à au moins 650 C, le temps total recuit auxiliaire étant d'au moins 7 minutes.
Avant le chauffage auxiliaire, préparation de la surface du substrat comprend de préférence un dégazage du substrat sous ultravide puis au moins un recuit de ce substrat puis refroidissement du substrat.
Dans la présente invention, le silicium de préférence déposé par évaporation sous vide ( vacuum évaporation ).
Selon un mode de mise en ceuvre préféré de l'invention, le silicium est déposé à partir d'une surface d'un échantillon de silicium, cette surface de l'échantillon étant supérieure à la surface du substrat.
De préférence, la surface de l'échantillon de silicium et la surface du substrat sont séparées par une distance de l'ordre de 2 à 3 cm.
BRÈVE <B>DESCRIPTION DU DESSIN</B> La présente invention sera mieux comprise la lecture de la description d'exemples de réalisation donnés ci-après, à titre purement indicatif nullement limitatif, en faisant référence à la figure unique annexée qui illustre schématiquement fabrication d'une couche de silicium conformément à l'invention.
<B>EXPOSÉ DÉTAILLÉ DE MODES DE RÉALISATION</B> PARTICULIERS Conformément à un exemple de l'invention on -dépose un film mince de silicium (dont l'épaisseur est par exemple d'au moins 0,5 nm (c'est-à dire plusieurs plans atomiques de silicium) sur surface de SiC hexagonal.
L'oxydation de ce dernier est alors considérablement facilitée.
Elle a lieu à basse température (inférieure à 500 C) et conduit à la formation d'une interface abrupte Si02/SiC et d'un film d'oxyde Si02 sans atome carbone.
Les inventeurs ont identifié microscopie à effet tunnel ( scanning tunneling microscopy ) la structure de ce film mince de silicium sur la surface de SiC.
film mince a une structure de surface 4x3 dont la formation n'est pas comprise dans l'état de la technique.
Cette structure a une très grande réactivité ' -à-vis de l'oxygène.
Sa sensibilité à ce gaz est exceptionnelle : elle réagit à une exposition d'oxygène inférieure ' 1 langmuir c'est-à-dire inférieure à 10-6 torr.seconde (environ 10-4 Pa.s) alors que les surfaces correspondantes de SiC hexagonal, de SiC cubique, de Si(100) ou Si(111) sont beaucoup moins réactives et même presque inertes à une exposition aussi faible.
On donne maintenant un exemple de préparation 'une couche de silicium conforme à l'invention.
Dans cet exemple, on utilise un échantillon de carbure silicium monocristallin 6H-SiC qui est commercialement disponible auprès de la société Epitronics.
La face utilisée de cet échantillon est la face (0001), de type silicium.
Elle est terminée par du silicium avec une faible densité de marches.
A titre purement indicatif et nullement limitatif, cet échantillon a une longueur de 13 mm, une largeur de 5 mm et une épaisseur de 300 um environ.
On commence par préparer une surface propre 6H-SiC (0001) reconstruite 3x3. On effectue d'abord un rinçage de 1 échantillon à l'éthanol.
Ensuite, l'échantillon de carbure de silicium est introduit dans une enceinte à ultra vide ou l'on établit une pression de l'ordre de 3x10 Pa et où cet échantillon est chauffé par effet Joule direct grâce au passage d'un courant électrique à travers l'échantillon.
La température de ce dernier est mesurée à l'aide d'un pyromètre à infra rouge.
Dans l'exemple considéré, la longueur d'onde de travail 1 du pyromètre vaut 0, um et 1 émissivité de l'échantillon en carbure de silicium vaut 0,53.
Tout d'abord, on dégaze l'échantillon en le laissant pendant 24 heures à 650 C sous ultra vide.
On fait ensuite subir une série de recuits à l'échantillon jusqu'à ce qu'aucun contaminant ne soit detecté On chauffe par exemple l'échantillon à 00 C pendant 3 minutes puis à 1100 C pendant minute puis à 1200 C pendant 1 minute.
On refroidit ensuite lentement (par exemple a une vitesse de 100 C par minute) l'échantillon jusqu'à la température ambiante (environ 20 C).
Ensuite, pendant 10 minutes, à l'aide d'une évaporation sous vide effectuée au moyen d'un échantillon de silicium propre (dont, titre d'exemple, la longueur vaut 20 mm et la largeur 10 mm) que l'on chauffe à 1150 C, on dépose uniformément du silicium sur la surface de l'échantillon de carbure de silicium porté à 650 C.
Pendant ce dépôt, l'échantillon de carbure de silicium et l'échantillon de silicium se font face et se trouvent à une distance D de 2 cm 1 de 'autre.
La plus grande surface de l'échantillon de silicium permet l'homogénéité, c'est-a-dire 'uniformité, du dépôt de silicium sur l'échantillon de carbure de silicium.
Enfin on reproduit, pour l'échantillon de ainsi recouvert de silicium, la série de recuits décrite précédemment : cet échantillon est chauffé à 00 C pendant 3 minutes puis à 1100 C pendant 1 minute puis à 1200 C pendant 1 minute.
On explique dans ce qui suit la formation une couche mince de Si en structure de surface 4x3 (maille carrée) sur la surface propre de carbure de silicium 6H-SiC (0001) qui peut par exemple être reconstruite 3x3.
On effectue pendant 13 minutes un dépôt uniforme de silicium dans des conditions identiques à celles qui ont été décrites pour la préparation de la surface propre : pendant 10 minutes, à l'aide d'une évaporation sous vide effectuée au moyen de l'échantillon de silicium chauffé à 1150 C, l'échantillon de SiC étant porté à 650 C.
Puis on effectue une série de recuits de l'échantillon de carbure de silicium : 1 minute à 750 C puis 1 minute à 700 C puis 5 minutes à 650 C. On refroidit ensuite lentement cet échantillon 'usqu'à la température ambiante, par exemple à une vitesse de 50 C par minute.
surface de 6H-SiC (0001) ainsi obtenue comporte de vastes domaines reconstruits 4x3 (maille carrée) coexistent avec d'autres domaines reconstruits 3x3 (maille hexagonale).
Les zones reconstruites 4x3 ont des dimensions de l'ordre de 550 nm x 450 nm, sont quasiment exemptes de marches et possèdent quelques îlots formant des bandes ayant une longueur de plusieurs centaines de nanomètres, une largeur de quelques dizaines de nanomètres et une hauteur d'environ 0,3 La figure unique annexée illustre très schématiquement la fabrication de cette couche 2 de silicium de structure 4x3 sur la surface propre du substrat 4 de SiC (0001) reconstruit 3x3.
On voit aussi l'enceinte 6 dans laquelle a lieu la préparation du substrat 4 et la formation de la couche 2.
Les moyens de pompage permettant l'obtention de l'utra-vide sont symbolisés par la flèche 8.
Le substrat 4 est monté sur un support approprié 10 les moyens de chauffage du substrat par effet Joule sont symbolisés par les flèches 12.
voit aussi des moyens de chauffage par effet Joule de l'échantillon de silicium 14, ces moyens étant symbolisés par des flèches 16. La couche de silicium conforme à l'invention ainsi obtenue a une structure et des propriétés sans précédent.
Elle est très sensible à l'oxygène, ce qui permet de faire des oxydations douces (comparées processus généralement utilisés), à de faibles températures c'est-à-dire inférieures égales à C, et d'obtenir des interfaces Si02/SiC abruptes et sans carbone dans la couche de Si02.
I1 convient de noter que le silicium peut etre déposé d'autres façons, par exemple par chimisorption de silane ou évaporation par bombardement électronique.
La présente invention n'est pas limitée à la formation d'une couche de Si reconstruite 4x3 sur une surface 6H-SiC (0001) reconstruite 3x3.
D'autres reconstructions de 6H-SiC (1000), par exemple
Figure img00100006

ou d'autres faces de
Figure img00100007

6H-SiC, par exemple 0001 ou d'autres faces, d'autres polytypes, par exemple 3C-SiC ou 4H-SiC, sont également utilisables pour y former une couche de Si reconstruite 4x3 conformément à l'invention.
Des substrats d'autres matériaux, par exemple le silicium, sont également utilisables pour y former une telle couche.
La présente invention est très utile pour la fabrication de dispositifs MOS et en particulier de dispositifs MOSFET (transistors à effet de champ de type MOS).
Elle est également utile pour la passivation de tout composant, non seulement sur du carbure de silicium mais encore sur du silicium ou d'autres substrats sur lesquels une telle structure 4x3 du silicium peut être déposée.

Claims (3)

ou 4. Procédé d'obtention de la couche selon l'une quelconque des revendications 1 à 3, dans lequel on dépose de façon sensiblement uniforme silicium sur une surface du substrat (4). 5. Procédé selon la revendication 4, dans lequel on prépare une surface du substrat (4) à recevoir la couche de silicium, on chauffe substrat à au moins 1000 C, on dépose de façon sensiblement uniforme le silicium sur la surface du substrat ainsi chauffé, on effectue au moins un recuit substrat, sur lequel on a déposé le silicium, à au moins 1000 C, le temps total de recuit étant d'au moins 5 minutes, et l'on refroidit le substrat à une vitesse d'au moins 100 C/minute. 6. Procédé selon la revendication 5, dans lequel le substrat (4) est fait d'un carbure de silicium monocristallin, le silicium est déposé sur ce substrat chauffé à au moins 650 C, le substrat est ensuite recuit à au moins 650 C, le temps total de recuit étant d'au moins 7 minutes, puis refroidi ' une vitesse au moins 50 C/minute. 7. Procédé selon l'une quelconque des revendications 5 et 6, dans lequel la préparation la surface substrat (4) à recevoir le silicium monocristallin et/ou promouvoir sa formation comprend un chauffage auxiliaire du substrat à au moins 10 C, un dépôt auxiliaire sensiblement uniforme de silicium monocristallin sur la surface du substrat ainsi chauffé et au moins un recuit auxiliaire du substrat apres ce dépôt auxiliaire, à au moins 650 C, le temps total de recuit auxiliaire étant d'au moins 7 minutes. 8. Procédé selon la revendication 7, dans lequel la préparation de la surface du substrat (4) comprend outre, avant le chauffage auxiliaire, un dégazage du substrat sous ultravide puis au moins un recuit de ce substrat puis un refroidissement du substrat. 9. Procédé selon l'une quelconque des revendications 4 à 8, dans lequel le silicium est déposé évaporation sous vide. 10. Procédé selon l'une quelconque des revendications 4 à 9, dans lequel le silicium est déposé a partir d'une surface d'un échantillon de silicium (16), cette surface de l'échantillon étant supérieure à la surface du substrat. 11. Procédé selon la revendication 10, dans lequel la surface de l'échantillon de silicium (16) et la surface du substrat (4) sont séparées par une distance (D) de l'ordre de 2 à 3 cm. REVENDICATIONS
1. Couche de silicium formée sur un substrat, cette couche (2) étant caractérisée en ce qu'elle a une structure de surface 4x3, le substrat (4) étant apte à recevoir cette structure de surface 4x3 du silicium ou propre à favoriser la formation de cette structure.
2. Couche selon la revendication 1, le substrat (4) étant fait d'un matériau choisi parmi les carbures de silicium et le silicium.
3. Couche selon la revendication 2, cette couche (2) étant formée sur une surface 6H- (0001) reconstruite par exemple 3x3,
FR9914846A 1999-11-25 1999-11-25 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche Expired - Fee Related FR2801723B1 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FR9914846A FR2801723B1 (fr) 1999-11-25 1999-11-25 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche
EP00985333A EP1232521A2 (fr) 1999-11-25 2000-11-27 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche
PCT/FR2000/003304 WO2001039257A2 (fr) 1999-11-25 2000-11-27 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche
JP2001540827A JP4880156B2 (ja) 1999-11-25 2000-11-27 高酸素感受性シリコン層及びその製造方法
US10/130,269 US6667102B1 (en) 1999-11-25 2000-11-27 Silicon layer highly sensitive to oxygen and method for obtaining same
CA002392445A CA2392445C (fr) 1999-11-25 2000-11-27 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9914846A FR2801723B1 (fr) 1999-11-25 1999-11-25 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche

Publications (2)

Publication Number Publication Date
FR2801723A1 true FR2801723A1 (fr) 2001-06-01
FR2801723B1 FR2801723B1 (fr) 2003-09-05

Family

ID=9552537

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9914846A Expired - Fee Related FR2801723B1 (fr) 1999-11-25 1999-11-25 Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche

Country Status (6)

Country Link
US (1) US6667102B1 (fr)
EP (1) EP1232521A2 (fr)
JP (1) JP4880156B2 (fr)
CA (1) CA2392445C (fr)
FR (1) FR2801723B1 (fr)
WO (1) WO2001039257A2 (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7008886B2 (en) 2001-04-19 2006-03-07 Commissariat A L'energie Atomique Process for treatment of the surface of a semiconducting material, particularly using hydrogen, and surface obtained using this process
EP2117036A1 (fr) * 2007-12-12 2009-11-11 Sumitomo Electric Industries, Ltd. Dispositif semi-conducteur et son procédé de fabrication

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2823739B1 (fr) * 2001-04-19 2003-05-16 Commissariat Energie Atomique Procede de fabrication de nanostructures unidimensionnelles et nanostructures obtenues par ce procede
JP4029595B2 (ja) * 2001-10-15 2008-01-09 株式会社デンソー SiC半導体装置の製造方法
FR2841892B1 (fr) * 2002-07-05 2005-05-06 Commissariat Energie Atomique Nano-objets metalliques, formes sur des surfaces de carbure de silicium, et procede de fabrication de ces nano-objets
FR2871936B1 (fr) * 2004-06-21 2006-10-06 Commissariat Energie Atomique Procede de metallisation de la surface prealablement passivee d'un materiau semi conducteur et materiau obtenu par ce procede
JP2006216918A (ja) * 2005-02-07 2006-08-17 Kyoto Univ 半導体素子の製造方法
WO2007003576A1 (fr) * 2005-06-30 2007-01-11 Commissariat A L'energie Atomique Nanostructures a resistance differentielle negative et leur procede de fabrication
FR2888398B1 (fr) * 2005-07-05 2007-12-21 Commissariat Energie Atomique Couche de silicium tres sensible a l'oxygene et procede d'obtention de cette couche
FR2888399B1 (fr) * 2005-07-05 2008-03-14 Commissariat Energie Atomique Substrat, notamment en carbure de silicium, recouvert par une couche mince de nitrure de silicium stoechiometrique, pour la fabrication de composants electroniques, et procede d'obtention d'une telle couche
GB2483702A (en) * 2010-09-17 2012-03-21 Ge Aviat Systems Ltd Method for the manufacture of a Silicon Carbide, Silicon Oxide interface having reduced interfacial carbon gettering
JP2013008894A (ja) * 2011-06-27 2013-01-10 Saitama Univ 炭化珪素半導体を用いたmos構造およびその酸化膜形成方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3434727A1 (de) * 1983-09-24 1985-04-11 Sharp K.K., Osaka Verfahren zur herstellung von siliciumcarbid(sic)-metalloxidhalbleiter-(mos)-bauteilen
EP0637069A1 (fr) * 1992-06-05 1995-02-01 Cree Research, Inc. Méthode pour obtenir une passivation de haute qualité à base de dioxyde de silicium sur du carbure de silicium et structures passives en résultant
JPH1167757A (ja) * 1997-08-13 1999-03-09 Agency Of Ind Science & Technol 酸化薄膜形成方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07172997A (ja) * 1993-12-16 1995-07-11 Matsushita Electric Ind Co Ltd 炭化珪素薄膜の製造方法及び製造装置
WO1997039476A1 (fr) * 1996-04-18 1997-10-23 Matsushita Electric Industrial Co., Ltd. ELEMENT EN SiC ET SON PROCEDE DE PRODUCTION
FR2757183B1 (fr) 1996-12-16 1999-02-05 Commissariat Energie Atomique Fils atomiques de grande longueur et de grande stabilite, procede de fabrication de ces fils, application en nano-electronique

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3434727A1 (de) * 1983-09-24 1985-04-11 Sharp K.K., Osaka Verfahren zur herstellung von siliciumcarbid(sic)-metalloxidhalbleiter-(mos)-bauteilen
EP0637069A1 (fr) * 1992-06-05 1995-02-01 Cree Research, Inc. Méthode pour obtenir une passivation de haute qualité à base de dioxyde de silicium sur du carbure de silicium et structures passives en résultant
JPH1167757A (ja) * 1997-08-13 1999-03-09 Agency Of Ind Science & Technol 酸化薄膜形成方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
DATABASE INSPEC [online] INSTITUTE OF ELECTRICAL ENGINEERS, STEVENAGE, GB; ZOTOV A V ET AL: "Si(100)4*3-In surface phase: identification of silicon substrate atom reconstruction", XP002151721, Database accession no. 5793106 *
PATENT ABSTRACTS OF JAPAN vol. 1999, no. 08 30 June 1999 (1999-06-30) *
SURFACE SCIENCE, 26 NOV. 1997, ELSEVIER, NETHERLANDS, vol. 391, no. 1-3, pages L1188 - L1193, ISSN: 0039-6028 *
TAN J ET AL: "METAL-OXIDE-SEMICONDUCTOR CAPACITORS FORMED BY OXIDATION OF POLYCRYSTALLINE SILICON ON SIC", APPLIED PHYSICS LETTERS,US,AMERICAN INSTITUTE OF PHYSICS. NEW YORK, vol. 70, no. 17, 28 April 1997 (1997-04-28), pages 2280 - 2281, XP000690569, ISSN: 0003-6951 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7008886B2 (en) 2001-04-19 2006-03-07 Commissariat A L'energie Atomique Process for treatment of the surface of a semiconducting material, particularly using hydrogen, and surface obtained using this process
EP2117036A1 (fr) * 2007-12-12 2009-11-11 Sumitomo Electric Industries, Ltd. Dispositif semi-conducteur et son procédé de fabrication
EP2117036A4 (fr) * 2007-12-12 2012-02-08 Sumitomo Electric Industries Dispositif semi-conducteur et son procédé de fabrication

Also Published As

Publication number Publication date
JP2003515517A (ja) 2003-05-07
FR2801723B1 (fr) 2003-09-05
WO2001039257A3 (fr) 2001-12-13
EP1232521A2 (fr) 2002-08-21
WO2001039257A2 (fr) 2001-05-31
CA2392445A1 (fr) 2001-05-31
US6667102B1 (en) 2003-12-23
JP4880156B2 (ja) 2012-02-22
CA2392445C (fr) 2009-06-02

Similar Documents

Publication Publication Date Title
EP1290721B1 (fr) Procede de preparation d&#39;une couche de nitrure de gallium
EP0944916B1 (fr) Fils atomiques de grande longueur et de gande stabilite et procede de fabrication de ces fils
EP0760162B1 (fr) Procede de realisation d&#39;une structure a faible taux de dislocations comprenant une couche d&#39;oxyde enterree dans un substrat
FR2801723A1 (fr) Couche de silicium tres sensible a l&#39;oxygene et procede d&#39;obtention de cette couche
FR2840731A1 (fr) Procede de fabrication d&#39;un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees
FR3104318A1 (fr) Procédé de formation d&#39;un support de manipulation à haute résistivité pour substrat composite
EP4128328B1 (fr) Procede de fabrication d&#39;une structure composite comprenant une couche mince en sic monocristallin sur un substrat support en sic
EP0122822B1 (fr) Procédé de fabrication d&#39;un dispositif semi-conducteur du type comprenant au moins une couche de silicium déposée sur un substrat isolant
EP0490761A1 (fr) Procédé de réalisation d&#39;une barrière de diffusion électriquement conductrice à l&#39;interface métal/silicium d&#39;un transistor MOS et transistor correspondant
WO2007003639A2 (fr) Substrat, notamment en carbure de silicium, recouvert par une couche mince de nitrure de silicium stoechiometrique, pour la fabrication de composants electroniques, et procede d&#39;obtention d&#39;une telle couche
EP1332517B1 (fr) Procede de revelation de defauts cristallins et/ou de champs de contraintes a l&#39;interface d&#39;adhesion moleculaire de deux materiaux solides
WO2007003638A1 (fr) Couche de silicium tres sensible a l&#39;oxygene et procede d&#39;obtention de cette couche
FR2914488A1 (fr) Substrat chauffage dope
FR3104322A1 (fr) Procédé de formation d&#39;un substrat de manipulation pour une structure composite ciblant des applications rf
EP1186024A1 (fr) Procede de fabrication d&#39;un substrat de silicium comportant une mince couche d&#39;oxyde de silicium ensevelie
FR3068506A1 (fr) Procede pour preparer un support pour une structure semi-conductrice
EP1861873A1 (fr) Procede de fabrication d&#39;une hetero-structure comportant au moins une couche epaisse de materiau semi-conducteur
EP1759406A1 (fr) Procede de metallisation de la surface prealablement passivee d&#39;un materiau semiconducteur et materiau obtenu par ce procede
EP1656473A2 (fr) Nano-objets metalliques, formes sur des surfaces de semiconducteurs, et procede de fabrication de ces nano-objets
FR3147427A1 (fr) Procédé de fabrication d’un substrat
EP4135007A1 (fr) Procédé de fabrication de composants radiofréquence
WO2023084168A1 (fr) Procede de preparation d&#39;un substrat support muni d&#39;une couche de piegeage de charges
CA2453934A1 (fr) Procede de fabrication de materiaux composites diamantes

Legal Events

Date Code Title Description
CL Concession to grant licences
CD Change of name or company name
ST Notification of lapse

Effective date: 20140731