FR2503523A1 - Circuit imprime, produit stratifie pour la fabrication d'un tel circuit et procede de fabrication - Google Patents
Circuit imprime, produit stratifie pour la fabrication d'un tel circuit et procede de fabrication Download PDFInfo
- Publication number
- FR2503523A1 FR2503523A1 FR8205751A FR8205751A FR2503523A1 FR 2503523 A1 FR2503523 A1 FR 2503523A1 FR 8205751 A FR8205751 A FR 8205751A FR 8205751 A FR8205751 A FR 8205751A FR 2503523 A1 FR2503523 A1 FR 2503523A1
- Authority
- FR
- France
- Prior art keywords
- metal
- substrate
- circuit pattern
- copper
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 26
- 238000004519 manufacturing process Methods 0.000 title claims description 15
- 239000000758 substrate Substances 0.000 claims abstract description 67
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 65
- 229910052751 metal Inorganic materials 0.000 claims description 65
- 239000002184 metal Substances 0.000 claims description 65
- 229910052802 copper Inorganic materials 0.000 claims description 59
- 239000010949 copper Substances 0.000 claims description 59
- 239000010408 film Substances 0.000 claims description 20
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 14
- 229910052782 aluminium Inorganic materials 0.000 claims description 10
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 10
- 229920002120 photoresistant polymer Polymers 0.000 claims description 10
- 230000008569 process Effects 0.000 claims description 10
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 claims description 9
- 230000008021 deposition Effects 0.000 claims description 8
- 239000011701 zinc Substances 0.000 claims description 8
- 229910052725 zinc Inorganic materials 0.000 claims description 8
- 239000000377 silicon dioxide Substances 0.000 claims description 6
- 239000012808 vapor phase Substances 0.000 claims description 6
- 238000005530 etching Methods 0.000 claims description 5
- 235000012239 silicon dioxide Nutrition 0.000 claims description 5
- 239000010409 thin film Substances 0.000 claims description 4
- 238000007740 vapor deposition Methods 0.000 claims description 4
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 claims description 3
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 2
- 229910052804 chromium Inorganic materials 0.000 claims description 2
- 239000011651 chromium Substances 0.000 claims description 2
- 239000002131 composite material Substances 0.000 claims description 2
- 238000010030 laminating Methods 0.000 claims description 2
- 229910052718 tin Inorganic materials 0.000 claims description 2
- CURLTUGMZLYLDI-UHFFFAOYSA-N Carbon dioxide Chemical compound O=C=O CURLTUGMZLYLDI-UHFFFAOYSA-N 0.000 claims 2
- 241001676573 Minium Species 0.000 claims 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 1
- 229910002092 carbon dioxide Inorganic materials 0.000 claims 1
- 239000001569 carbon dioxide Substances 0.000 claims 1
- 229910052710 silicon Inorganic materials 0.000 claims 1
- 239000010703 silicon Substances 0.000 claims 1
- 239000010410 layer Substances 0.000 description 30
- 239000000047 product Substances 0.000 description 19
- 239000000463 material Substances 0.000 description 15
- 238000000151 deposition Methods 0.000 description 9
- 238000000576 coating method Methods 0.000 description 7
- 239000000126 substance Substances 0.000 description 7
- 239000011889 copper foil Substances 0.000 description 6
- 239000011888 foil Substances 0.000 description 6
- 239000011248 coating agent Substances 0.000 description 4
- 230000000873 masking effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- 239000000654 additive Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000010894 electron beam technology Methods 0.000 description 2
- 238000001704 evaporation Methods 0.000 description 2
- 230000008020 evaporation Effects 0.000 description 2
- 239000013067 intermediate product Substances 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000011282 treatment Methods 0.000 description 2
- 229920002799 BoPET Polymers 0.000 description 1
- 239000005041 Mylar™ Substances 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000004873 anchoring Methods 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000011247 coating layer Substances 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 150000001879 copper Chemical class 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000004090 dissolution Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000000415 inactivating effect Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 239000000543 intermediate Substances 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N phenol group Chemical group C1(=CC=CC=C1)O ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 229920003223 poly(pyromellitimide-1,4-diphenyl ether) Polymers 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- HIGSLXSBYYMVKI-UHFFFAOYSA-N pralidoxime chloride Chemical compound [Cl-].C[N+]1=CC=CC=C1\C=N\O HIGSLXSBYYMVKI-UHFFFAOYSA-N 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000007858 starting material Substances 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 238000013517 stratification Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000000844 transformation Methods 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- 238000001947 vapour-phase growth Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
- 229940095676 wafer product Drugs 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/20—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
- H05K3/205—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using a pattern electroplated or electroformed on a metallic carrier
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/01—Tools for processing; Objects used during processing
- H05K2203/0147—Carriers and holders
- H05K2203/0152—Temporary metallic carrier, e.g. for transferring material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/07—Treatments involving liquids, e.g. plating, rinsing
- H05K2203/0703—Plating
- H05K2203/0726—Electroforming, i.e. electroplating on a metallic carrier thereby forming a self-supporting structure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/38—Improvement of the adhesion between the insulating substrate and the metal
- H05K3/382—Improvement of the adhesion between the insulating substrate and the metal by special treatment of the metal
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing Of Printed Wiring (AREA)
- Laminated Bodies (AREA)
Abstract
CIRCUIT IMPRIME DE RESOLUTION TRES ELEVEE. IL COMPREND UN SUBSTRAT 12 ET UN MOTIF DE CIRCUIT EN METAL 14 NOYE DANS LE SUBSTRAT ET APPARENT A LA SURFACE 15 DU SUBSTRAT. APPLICATION AUX CIRCUITS ELECTRONIQUES.
Description
La présente invention concerne d'une manière générale la technique des
stratifiés et plus particulièrement de nouvelles plaquettes pour circuits imprimés et des produits intermédiaires stratifiés revêtus de métal et aussi un nouveau procédé de fabrication de telles plaquettes et stratifiés. La présente invention est apparentée à celle de la
demande de brevet français N' 81 15979 qui décrit la produc-
tion de surfaces à grains très fins, extrêmement lisses, pratiquement exemptesde trous d'épingle sur des stratifiés revêtus de cuivre en déposant un film de cuivre ultra-mince
par une technique de dépôt en phase vapeur.
L'invention est aussi apparentée à celle décrite dans la demande de brevet français N0 81 17828 qui concerne la réalisation de stratifiés chimiquement liés, revêtus de cuivre au moyen de films minces de l'un ou l'autre de différents
métaux et d'oxyde d'aluminium ou d'oxyde de silicium.
Tel qu'on l'utilise ici et dans les revendications
annexées le terme de "support" caractérise un matériau en feuille d'aluminium d'épaisseur calibrée lui permettant de subir une chaîne de transformations et d'être enroulé pour
être stocké ou transporté, il caractérise également des maté-
riaux en feuilles d'autres métaux ainsi que de matières plastiques, comme les produits commerciaux de Dupont, connus sous les marques MYLAR et KAPTON, et d'autres matériaux organiques polymériques de souplesse analogue qui supporteront les températures de transformation encourues dans cette
invention et présenteront la résistance voulue à la tempéra-
ture de dépôt du film de cuivre et les propriétés d'inactivi-
té et d'aptitude à la liaison avec des revêtements d'agents de pelage nécessaires à l'adhérence du revêtement lorsqu'on arrache les produits stratifiés revêtus de cuivre des feuilles supports. De la même manière, le terme d' "agent de pelage" caractérise des oxydes dans lesquels la diffusion des atomes de cuivre est négligeable dans des conditions de pressions et de températures comparables à une atmosphère à 1750C. De
plus, ce sont des matériaux qui ne se lieront pas aussi forte-
ment au cuivre ou à un autre métal déposé sous la forme d'un film qu'au matériau de support en feuille d'aluminium ou autre, et qui empêcheront encore l'interdiffusion et également la réaction entre le film de cuivre et la feuille d'aluminium ou tout autre support dans les conditions de
production ou d'utilisation.
L'adjectif "ultra-mince" caractérise des matériaux
d'épaisseurs inférieures à environ 16 micromètres.
Les termes de "film" et de "feuille", signifient,
respectivement, dans le même contexte, un revêtement ultra-
mince et la combinaison de ce revêtement et d'un ou plusieurs
revêtements ultra-minces.
L'expression "dépôt en phase vapeur" recouvre la pul-
vérisation, l'évaporation physique (c'est-à-dire par faisceau électronique, l'évaporation inductive et/ou résistive), le
dépôt chimique en phase vapeur, et le dépôt ionique.
Tel qu'il est utilisé dans cette description et dans
les revendications annexées, le terme de "substrat" caracté-
rise la partie du produit stratifié revêtu de cuivre ou de tout autre pièces manufacturée de cette invention qui sert de support physique au film ou à la feuille métallique, et qui est avantageusement constituée par un élément en verre-époxy, sous la forme d'un préimprégné durcissant au contact de la feuille de cuivre ou d'un autre métal. On peut citer parmi d'autres matériaux que l'on peut utiliser à cet effet, sans que l'on doive s'y limiter, ce que l'on appelle, dans le commerce des "papiers-résines phénoliques" qui sont des produits constitués par des feuilles de papier imprégnées d' une résine durcissable pour former une liaison adhésive entre le substrat et la feuille métallique du stratifié. D'autres matériaux convenables sont les polyimides et les résines
de polyester.
Le terme "couche de fond" désigne la feuille ou le film de cuivre ou d'autre métal sur lequel on a déposé un supplément de cuivre ou d'autre métal sous la forme du motif
de circuit voulu.
L'un des matériaux de départ utilisés pour la produc-
tion de circuits imprimés à une échelle commerciale est un stratifié revêtu de cuivre. Ce produit intermédiaire consiste en un substrat sur lequel adhère fermement une feuille de cuivre, et les fabricants de circuits imprimés appliquent les motifs de circuit voulus de différentes manières. Le procédé le plus commun à l'heure actuelle, connu sous le nom de procédé soustractif, comprend le, masquage du motif voulu par un matériau phôtorésistant ou par un matériau de masquage imprimé au pochoir sur le stratifié revêtu de cuivre puis l'enlèvement par attaque chimique du revêtement de cuivre non voulu. Un autre procédé de production des motifs de circuit comprend l'utilisation d'un de ces produits intermédiaires revêtus d'une couche ultra-mince de cuivre. On effectue le masquage comme ci-dessus, mais on laisse apparent le cuivre dans la zone o l'on veut réaliser le dessin du circuit et
on effectue un dépôt électrolytique, ce qui augmente l'épais-
seur des traits du circuit, après quoi on enlève par attaque
chimique le masque et le cuivre de la mince couche de fond.
Ce procédé est également connu dans l'industrie sous le nom de
procédé semi-additif.
Bien qu'on ait depuis longtemps reconnu dans la tech-
nique qu'il était extrêmement souhaitable d'obtenir des motifs de circuit de résolution élevée, c'est-à-dire la plus grande finesse et précision des traits et de leurs écartements, il n'a pas jusqu'à présent été possible de produire en série des circuits imprimés ayant cette caractéristique. Ainsi, le procédé soustractif comporte nécessairement une attaque latérale considérable des traits du circuit et une réduction du métal du motif du circuit ainsi qu'une altération de la morphologie
superficielle des traits du circuit. Il limite aussi considé-
rablement la valeur de l'écart entre un trait de circuit et un autre. Le procédé semi-additif,d'un autre côté, permet de manière inhérente une réduction considérable de l'épaisseur des traits du circuit et des écarts entre ces traits que l'on obtient en pratique au degré le plus élevé en utilisant les inventions des brevets mentionnés ci-dessus et en particulier
en réalisant des films lisses, sans trous d'épingle, ultra-
minces, mais bien liés. Les circuits produits par ce procédé souffrent, cependant, du fait que des traits de circuit très minces, de largeur de l'ordre de 0,025 mm, sont fragiles et sujets à des endommagements lorsque le métal conducteur du courant saille au-dessus du substrat et se trouve ainsi exposé
à des forces externes.
Selon la présente invention, il est possible d'aller
bien au delà des limites de l'art antérieur pour la produc-
tion en série de circuits imprimés d'intégrité et de résolu-
tion élevées. De plus, ce résultat ne s'obtient pas au
détriment d'autres caractéristiques souhaitables.
Fondamentalement, la présente invention est basée sur le concept nouveau de suppression de l'attaque latérale des traits du circuit, qui existe toujours à un degré plus ou moins élevé dans les procédés de l'art antérieur, et sur le nouveau concept d'établissement d'un motif métallique de circuit sur un film métallique sans trou d'épingle, déposé en phase vapeur, constituant une couche de fond. En combinant ces deux concepts selon l'invention, il est possible de fabriquer des
circuits imprimés de résolution extrêmement élevée.
Plus particulièrement, on évide l'attaque latérale en noyant les traits métalliques dans le substrat du circuit imprimé avant l'attaque du métal non voulu recouvrant la surface du substrat. En d'autres termes, on effectue
1' attaque chimique ---------------------------------
après stratification de la structure du motif du circuit im-
primé avec le substrat du circuit imprimé et après séparation et enlèvement de la feuille de support de l'ensemble. Ce changement de l'ordre des étapes du procédé se traduit par le noyage du métal définissant le motif du circuit dans le substrat, cependant que le métal en excès non voulu du film ou de la feuille initial, c'est-à-dire la couche de fond, est apparent sur la surface du substrat en vue de son élimination sélective facile par dissolution. En limitant fortement l'épaisseur de la couche de fond, on réduit à la fois la durée et les exigences en matériaux d'attaque de cette étape d'élimination, et en déposant en phase vapeur la couche de
fond, on obtient la caractéristique d'absence de trous d'épin-
gle essentielle aux motifs de circuit de résolution élevée dans des films métalliques ultra-minces, comme décrit dans la
demande de brevet français N0 81 15979.
En bref, le procédé de la présente invention comprend le dépôt sur un film métallique exempt de trous d'épingle, déposé en phase vapeur, constituant une couche de fond, d'une couche supplémentaire de métal selon le motif de circuit voulu, tel que délimité par l'application de matériau photorésistant, l'enlèvement de ce matériau photorésistant après le dépôt, et ensuite le noyage du métal du motif du circuit dans un substrat en stratifiant le corps métallique résultant avec le substrat, et ultérieurement l'enlèvement du métal de la couche de fond du substrat pour laisser le métal du motif de circuit noyé dans le substrat. Selon une réalisation recommandée, la couche de fond et la couche supplémentaire définissant le motif de circuit sont toutes deux en cuivre. A titre facultatif, on peut traiter électrolytiquement le cuivre ou tout autre métal définissant le motif de circuit pour produire une surface nodulaire pour améliorer l'adhérence au substrat avec lequel
l'ensemble est ensuite stratifié. En variante, après enlève-
ment du matériau photorésistant, on peut traiter le cuivre de la couche de fond et le cuivre du motif de circuit déposé avec de minces films de zinc et de silice déposés en phase vapeur pour former une interface de liaison chimique comme décrit
dans la demande de brevet français No 81 17828. La stratifica-
tion et l'attaque peuvent alors s'effectuer comme décrit ci-
dessus pour faire apparaître le circuit. Pendant cette étape, la couche de liaison part en même temps que la mince couche
de fond en cuivre mais reste avec les traits de circuit noyés.
Il est important, en particulier pour la production de circuits de résolution extrêmement élevée ayant des largeurs de trait et des écartements inférieurs à 0,025 mm, que le métal définissant le motif de circuit soit appliqué sur une couche de fond déposée en phase vapeur. Ce n'est que de cette façon que l'on peut produire en série la couche de fond sans trous d'épingle d'épaisseur requise inférieure à 16 micromètres
pour assurer l'intégrité du circuit imprimé final.
De même, brièvement, le nouveau produit stratifié de la présente invention.se compose d'un substrat, d'un corps métallique constitué d'une couche de fond déposée en phase vapeur en contact avec le substrat, et d'une couche métallique
définissant un motif de circuit noyée dans la partie superfi-
cielle du substrat. A nouveau, comme indiqué pour le procédé de la présente invention, le métal utilisé pour réaliser le motif de circuit est mécaniquement lié au moyen de nodules électrodéposés sur la surface du métal du motif de circuit, ou par des moyens de liaison chimiques sous forme d'un film ultra-mince de zinc, d'aluminium, d'étain ou de chrome et d'un film ultra-mince de dioxyde de silicium ou d'oxyde d'aluminium
recouvrant la couche de fond métallique.
Un autre produit nouveau de la présente invention, également défini de manière générale, est un stratifié revêtu de métal se composant d'un support, d'une couche de fond métallique sur le support, et d'un motif de circuit de métal supplémentaire déposé sur la couche de fond et saillant de la surface de cette couche. A nouveau, de préférence, le métal de la couche de fond et du motif de circuit est le cuivre. De plus, lorsque l'article du commerce peut être soumis à un endommagement de la structure définissant le circuit, par manipulation par exemple, le matériau photorésistant ou autre moyen de masquage employé pour la formation du motif de circuit déposé est laissé en place sur la couche de fond en
cuivre.
Un circuit imprimé selon la présente invention se compose d'un substrat, et d'un motif de circuit métallique
noyé dans le substrat et apparent à la surface du substrat.
A nouveau, on peut faire subir au métal définissant le motif de circuit des traitements de liaison spéciaux pour fixer fermement en place le motif dans la surface du substrat, o on peut le laisser sans préparation spéciale de traitement simplement maintenu en place par des forces de friction entre les surfaces opposées du métal noyé et des parois des cavités
dans lesquelles il se loge dans le corps du substrat.
La suite de la description se réfère aux figures anne-
xées qui représentent respectivement: - Figure 1 une vue en coupe schématique d'un produit stratifié revêtu de métal selon la présente invention; - Figure 2, une vue schématique analogue à celle de la figure 1 d'un autre produit stratifié revêtu de métal selon la présente invention; - Figure 3 une vue schématique analogue à celle de la figure 1 d'un autre produit de la présente invention, à savoir un produit intermédiaire pour circuit imprimé; - Figure 4 une autre vue schématique d'un circuit imprimé fabriqué à partir du produit de fig. 3, en dissolvant le film de cuivre sur le substrat; - Figure 5 une autre vue schématique (partielle) d'un autre circuit imprimé de la présente invention dans lequel le cuivre définissant le circuit noyé est mécaniquement lié au substrat; - Figure 6 une autre vue schématique partielle d'un autre circuit imprimé selon la présente invention dans lequel le cuivre définissant le motif noyé est chimiquement lié au substrat; et - Figure 7 un diagramme illustrant le procédé de la présente invention y compris les étapes facultatives pour la
production des produits des figures 4, 5 et 6.
Comme le montre la figure 4, un produit principal de la présente invention est un circuit imprimé 10 de résolution élevée se composant d'un substrat 12 en forme de feuille et
d'un corps de cuivre 14 noyé dans ce substrat 12 et définis-
sant un motif de circuit imprimé apparent à la surface supérieure 15 du substrat. Des caractéristiques importantes de la forme recommandée de ce nouveau produit comprennent une surface supérieure 15 pratiquement plane du substrat, et une relation d'égalité du niveau du dessus ou partie apparente
du corps de cuivre 14 avec la surface supérieure du substrat.
Du fait qu'aucune partie du métal constituant le circuit de
cette plaquette ne dépasse la surface 15 du substrat on suppri-
me l'attaque latérale par le produit d'attaque utilisé pour enlever le cuivre de la couche de ford(non représentée) pendant la fabrication du circuit imprimé. Comme mentionné ci-dessus, cette relation unique permet la fabrication de circuits imprimés à traits beaucoup plus fins et écartements plus étroits entre les traits que cela n'est possible avec les
techniques de l'art antérieur.
On peut fabriquer le nouveau circuit imprimé de la présente invention sous trois formes différentes représentées aux figures 4, 5 et 6 qui diffèrent les unes des autres de façon importante seulement selon la manière suivant laquelle le métal du motif de circuit s'attache au substrat. Ainsi, sauf pour la partie supérieure du corps de cuivre 14 de la figure 4, la totalité de l'aire du corps est en contact avec le substrat 12. Dans les réalisations des figures 5 et 6, cependant, l'interface cuivre-substrat est interrompue par des moyens de liaison mécaniques ou chimiques qui prennent la forme de couches ou revêtements appliqués sur le cuivre après le dépôt du motif de circuit et avant la stratification du substrat. Plus précisément, le produit de la figure 5 comporte une structure nodulaire ou dentritique 30 sur les extrémités du corps du motif de circuit en cuivre 31 en contact avec le substrat 32. De même, le produit 40 de la figure 6 comporte un film ultra-mince de zinc 41 sur les extrémités du motif de circuit en cuivre 42 et un film ultra- mince 43 de SiO2
recouvrant le film de zinc 41 en contact avec le substrat 44.
Ces trois produits différents selon l'invention sont fabriqués par le procédé illustré par l'une ou l'autre des procédures facultatives du diagramme de la figure 7 (indiquées par les lignes en traits interrompus) choisies pour obtenir l'effet de liaison cuivre- substrat voulu. Un autre choix, en fin de procédé, permet de réaliser une couche de pelage sur le
support comme décrit dans les demandes de brevet français men-
tionnées-précédemment, ou cette fonction peut être assurée sur une telle couche comme décrit dans la demande de brevet
français N0 82 00805.
Ensuite, une couche de fond en cuivre 50 (fig. 1) est directement déposée en phase vapeur sur la feuille de support en aluminium 51 ou sur la feuille de support pourvue de la couche de pelage, comme décrit ci-dessus. Ensuite on applique un masque de motif de circuit approprié tel qu'un masque classique 52 du type photorésistant sur la couche de fond en cuivre et on dépose électrolytiquemet sur l'ensemble, avec l'épaisseur voulue, le métal choisi pour le motif de circuit. On recommande le cuivre que l'on applique par les trous du masque selon le motif voulu pour former le corps du
motif de circuit 53.
A ce point, on peut directement enlever le masque 52 et stratifier le substrat 54, comme indiqué à la figure 2
et les lignes en traits pleins du diagramme de la figure 7.
On effectue alors l'enlèvement de la feuille de support comme le montre la figure 3 et ensuite on attaque la couche de fond en cuivre 50, c'est-àdire qu'on la dissous e.t l'élimine,
comme il convient, pour laisser le corps 53 du motif de cir-
cuit en cuivre noyé dans le substrat 51 et le laisser appa-
rent au niveau de la surface du substrat.
On a représenté figure 4 le produit résultant,l'an-
crage du corps métallique définissant le motif de circuit noyé dans le substrat étant approprié à l'utilisation envisagée du fait des forces de friction aux interfaces des composants du
motif de circuit et des parois intérieures du substrat.
L'autre produit de l'invention représenté à la figure 5 est le résultat du procédé facultatif fournissant
une aptitude mécanique à la liaison comme l'indique le dia-
gramme de la figure 7. Cette possibilité, comme le décrit la demande de brevet français N0 81 15979, comporte le dépôt électrolytique de cuivre sur le dépôt initial de cuivre, produisant des caractéristiques de surface nodulaires ou dentritiques assurant l'effet mécanique de la liaison
lors de la combinaison finale du substrat.
Le produit de la figure 6 est de même le résultat d'une option illustrée sur la figure 7 pour fournir une caractéristique chimique de liaison pour l'ancrage du corps
de cuivre définissant le motif de circuit 42 dans le subs-
trat 40. A nouveau, comme décrit dans la demande de brevet français N0 81 17828 on forme sur le corps de cuivre 42, déposé électrochimiquement sur la couche de fond en cuivre déposée en phase vapeur, un film de zinc ultra-mince 41
déposé en phase vapeur et un revêtement supérieur ultra-
mince de dioxyde de silicium, après enlèvement du masque,
par dépôt en phase vapeur.
Exemple 1
On a déposé en phase vapeur, c'est-à-dire pulvérisé, une couche de cuivre de 1 à 5 micromètres d'épaisseur sur une feuille de support en aluminium précédemment revêtue de dioxyde de silicium déposé en phase vapeur en tant que couche de pelage. On a alors appliqué un matériau photorésistant à cette couche de fond en cuivre et on a réalisé de manière
usuelle le motif de circuit voulu. On a alors déposé électro-
lytiquement, à travers le masque, du cuivre à l'épaisseur
voulue, environ 25 "m, et, en tant qu'étape finale de revê-
tement, on a appliqué du cuivre aux traits et pattes du circuit pour produire une structure nodulaire pour une bonne liaison mécanique et adhérence avec un substrat. On a alors enlevé le produit photorésistant et on a utilisé le plateau de la presse pour transférer le circuit à un substrat qui est une feuille de préimprégné de verre-époxy pris sous sa forme durcie et connue sous la marque de Plaque FRA. Comme le motif de circuit était plus épais que la couche de fond,
il était directement noyé dans le substrat du corps strati-
fié et fournissait une plaquette revêtue de cuivre avec "m ou moins de cuivre par endroits et plus dans d'autres, principalement les zones o l'on a appliqué le motif de circuit. On mettait alors en contact la plaquette avec un produit d'attaque doux du cuivre qui enlève la couche mince laissant le circuit noyé dans la surface de la plaquette
sans la moindre attaque latérale du motif de circuit.
Exemple 2
On a déposé en phase vapeur, c'est-à-dire évaporé par faisceau d'électrons, une feuille de cuivre de 1 à 2pam d'épaisseur, sur une feuille de support propre en aluminium il
maintenue à 120'C environ pendant toute la durée du dépôt.
On a alors appliqué un matériau photorésistant à la feuille d'aluminium revêtue de cuivre en un motif de circuit pour essai contenant 125 carrés de 3,175 mm de côté avec des traits de 10 vm et des écarts de 0,025 mm formés de manière usuelle. On a ensuite déposé sur le motif de circuit par galvanoplastie de la feuille de support une épaisseur de cuivre de 10, m environ. On a ensuite enlevé le produit photorésistant et effectué la stratification comme dans l'exemple 1. On arrachait alors la feuille d'aluminium pour l'enlever proprement du corps composite résultantet après
attaque de la couche de fond de 1 à 2/Lm, on a mis en évi-
dence que 85 % des circuits carrés de 3,175 mm s'étaient
développés sans défaut.
Claims (17)
1. Procédé de fabrication d'un circuit imprimé, carac-
térisé en ce qu'il consiste à déposer sur un film métallique pratiquement sans trous d'épingle, déposé en phase vapeur, servant de couche de fond (50) une couche supplémentaire de métal sous forme d'un motif de circuit voulu (53), à noyer le métal du motif de circuit déposé dans un substrat (54) en stratifiant la couche supplémentaire de métal avec le substrat et à éliminer la couche de fond métallique (50) du substrat
en laissant le métal du motif de circuit noyé dans le substrat.
2. Procédé selon la revendication 1, caractérisé en ce que le métal de la couche de fond (50) est le cuivre et le
métal supplémentaire est le cuivre.
3. Procédé selon la revendication 2, caractérisé en ce que la couche de fond en cuivre (50) est enlevée par attaque sélective pour rendre apparent le dessus du motif de circuit
(53) comme étape finale du procédé.
4. Procédé selon la revendication 3, caractérisé en ce qu'il comprend, comme étapes préliminaires, le dépôt en phase vapeur de la couche de fond (50) sur un support (51), le dépôt électrolytique du métal du motif de circuit (53), et ensuite l'application d'une couche de liaison au composite pour accroître l'adhérence au substrat (54), et l'étape ultérieure d'enlèvement du support (51) de la couche de fond
adhérant au substrat.
5. Produit stratifié revêtu de métal, caractérisé en ce qu'il comprend un substrat (54) et un corps métallique comprenant une couche de fond (50) déposée en phase vapeur en contact avec une partie de la surface du substrat, et une couche définissant un motif de circuit (53) noyée dans la
surface du substrat et d'un seul tenant avec la couche de fond.
6. Produit selon la revendication 5, caractérisé en ce que le métal de la couche de fond (50) et celui de la couche
définissant le motif de circuit (53) est le cuivre.
7. Produit selon la revendication 5, caractérisé en ce qu'il comporte un moyen de liaison (30,41,43) entre la couche définissant le motif de circuit (31,42) et le substrat
(32,44) les liant fermement l'une à l'autre.
8. Produit selon la revendication 5, caractérisé en ce que le moyen de liaison est une couche de liaison déposée électrolytiquement (30) entre le substrat (32) et la couche
définissant le motif de circuit (31).
9. Produit selon la revendication 7, caractérisé en ce que le métal de la couche de fond et celui de la couche définissant le motif de circuit est le cuivre et en ce que le moyen de liaison se compose d'un film ultramince d'un
métal (41) recouvrant le cuivre choisi parmi le zinc, l'alu-
minium, l'étain et le chrome, et un film ultra-mince d'un oxyde (43) choisi parmi l'oxyde d'aluminium et le dioxyde de
silicium recouvrant le film de métal recouvrant le cuivre.
10. Circuit imprimé de résolution élevée, caractérisé en ce qu'il comprend un substrat (12) et un motif de circuit en métal (14) noyé dans le substrat et apparent à la surface
(15) du substrat.
11. Circuit imprimé selon la revendication 10, carac-
térisé en ce que les largeurs des traits et les écartements
du motif du circuit sont inférieurs à 0,025 mm.
12. Circuit selon la revendication 10, caractérisé en ce qu'il comprend un moyen de liaison entre le métal du motif de circuit et le substrat liant fixement le motif de circuit
du substrat.
13. Circuit imprimé selon la revendication 12, carac-
térisé en ce que le métal du motif de circuit est le cuivre et le moyen de liaison une couche ultra-mince de zinc (41) sur le cuivre et une couche ultra-mince de dioxyde de silicium
(43) sur le zinc.
14. Circuit selon la revendication 12, caractérisé en ce que le métal du motif de circuit est le cuivre et le moyen de liaison un film de cuivre nodulaire ou dendritique déposé
électrolytiquement recouvrant le métal du motif de circuit.
15. Produit stratifié revêtu de métal, caractérisé en ce qu'il comprend un support (51), un film métallique pratiquement sans trous d'épinge déposé en phase vapeur (50) en tant que couche de fond et une couche de métal définissant
un motif de circuit (53).
16. Produit selon la revendication 15, caractérisé en ce que le métal de la couche de fond et celui de la couche
définissant un motif de circuit est le cuivre.
17. Produit selon la revendication 16, caractérisé en ce qu'il comprend un masque photorésistant (52) du motif de circuit sur la surface de la couche de fond (50) et entourant
la couche de métal définissant le motif de circuit (53).
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US25101881A | 1981-04-03 | 1981-04-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2503523A1 true FR2503523A1 (fr) | 1982-10-08 |
Family
ID=22950136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8205751A Pending FR2503523A1 (fr) | 1981-04-03 | 1982-04-02 | Circuit imprime, produit stratifie pour la fabrication d'un tel circuit et procede de fabrication |
Country Status (4)
Country | Link |
---|---|
JP (1) | JPS5816592A (fr) |
FR (1) | FR2503523A1 (fr) |
GB (1) | GB2096402A (fr) |
IT (1) | IT1150519B (fr) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4650545A (en) * | 1985-02-19 | 1987-03-17 | Tektronix, Inc. | Polyimide embedded conductor process |
JP2642663B2 (ja) * | 1988-03-10 | 1997-08-20 | ヤマハ発動機株式会社 | めっき型熱電対 |
GB8824826D0 (en) * | 1988-10-24 | 1988-11-30 | Moran P | Moulded circuit board |
JPH02122691A (ja) * | 1988-11-01 | 1990-05-10 | Shinko Electric Ind Co Ltd | 回路基板の製造方法 |
GB8913450D0 (en) * | 1989-06-12 | 1989-08-02 | Philips Electronic Associated | Electrical device manufacture,particularly infrared detector arrays |
US5194698A (en) * | 1990-09-11 | 1993-03-16 | Hughes Aircraft Company | Apparatus and method using a permanent mandrel for manufacture of electrical circuitry |
JP3643743B2 (ja) * | 2000-01-28 | 2005-04-27 | 三洋電機株式会社 | 実装基板 |
EP1509070A3 (fr) * | 2003-08-22 | 2007-04-25 | Tyco Electronics Nederland B.V. | Procédé de fabrication d'un élément conducteur électrique et élément conducteur électrique |
CN101146407A (zh) * | 2006-09-15 | 2008-03-19 | 李东明 | 印刷电路板载板电路图形转移成型工艺 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CH353417A (de) * | 1954-06-25 | 1961-04-15 | Philips Nv | Verfahren zur Herstellung eines mit einem Metallmuster versehenen isolierenden Trägers |
FR1343871A (fr) * | 1961-11-13 | 1963-11-22 | Ncr Co | Procédé de fabrication de circuits imprimés |
GB1565039A (en) * | 1977-03-18 | 1980-04-16 | Nippon Mining Co | Boards for use in printed circuits and their manufacture |
GB2082632A (en) * | 1980-08-22 | 1982-03-10 | Gen Electric | Transfer lamination of vapour deposited foils method and product |
-
1982
- 1982-04-02 JP JP57055231A patent/JPS5816592A/ja active Pending
- 1982-04-02 GB GB8209890A patent/GB2096402A/en not_active Withdrawn
- 1982-04-02 IT IT20554/82A patent/IT1150519B/it active
- 1982-04-02 FR FR8205751A patent/FR2503523A1/fr active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CH353417A (de) * | 1954-06-25 | 1961-04-15 | Philips Nv | Verfahren zur Herstellung eines mit einem Metallmuster versehenen isolierenden Trägers |
FR1343871A (fr) * | 1961-11-13 | 1963-11-22 | Ncr Co | Procédé de fabrication de circuits imprimés |
GB1565039A (en) * | 1977-03-18 | 1980-04-16 | Nippon Mining Co | Boards for use in printed circuits and their manufacture |
GB2082632A (en) * | 1980-08-22 | 1982-03-10 | Gen Electric | Transfer lamination of vapour deposited foils method and product |
Non-Patent Citations (1)
Title |
---|
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 20, no. 9, février 1978, New York (US) * |
Also Published As
Publication number | Publication date |
---|---|
GB2096402A (en) | 1982-10-13 |
JPS5816592A (ja) | 1983-01-31 |
IT8220554A0 (it) | 1982-04-02 |
IT1150519B (it) | 1986-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2488831A1 (fr) | ||
FR2490553A1 (fr) | Procede de fabrication d'un stratifie revetu de cuivre et stratifie obtenu | |
US4455181A (en) | Method of transfer lamination of copper thin sheets and films | |
KR100800130B1 (ko) | 금속화 폴리이미드필름 | |
FR2606580A1 (fr) | Procede pour produire des plaques a circuit ayant des dessins metalliques deposes, et plaques a circuit ainsi produites | |
JP5830635B1 (ja) | キャリア付き極薄銅箔、並びにこれを用いて作製された銅張積層板、プリント配線基板及びコアレス基板 | |
US4431710A (en) | Laminate product of ultra thin copper film on a flexible aluminum carrier | |
JP2001525127A (ja) | 印刷配線板用の超薄型導電層 | |
KR101487124B1 (ko) | 프린트 배선판용 구리박 및 그것을 사용한 적층체 | |
FR2503523A1 (fr) | Circuit imprime, produit stratifie pour la fabrication d'un tel circuit et procede de fabrication | |
JPH0382750A (ja) | ポリイミド基体の少なくとも1面の変性方法 | |
KR20000077381A (ko) | 인쇄 배선판용 구리 호일 | |
GB2091634A (en) | Transfer lamination of vapour deposited copper thin sheets and films | |
FR2646311A1 (fr) | Substrats metalliques isoles et procede de fabrication desdits substrats | |
EP0305267B1 (fr) | Procédé pour la réalisation d'un ensemble de motifs électriquement conducteurs sur une surface isolante de forme complexe | |
US4452664A (en) | Method for predetermining peel strength at copper/aluminum interface | |
JP4762533B2 (ja) | 銅メタライズド積層板及びその製造方法 | |
JP2022509767A (ja) | 複合金属箔及びその製造方法 | |
JPH0737111B2 (ja) | 絶縁性金属薄膜を部分的に有する基材及び絶縁性金属薄膜を部分的に付与する方法 | |
JP2012186211A (ja) | プリント配線板用銅箔及びそれを用いた積層板 | |
KR20030082592A (ko) | Cac 부품용 부식 방지 | |
JPH09305115A (ja) | ホログラムラベル紙とその製造方法 | |
JPH03155933A (ja) | 積層体 | |
JP4918310B2 (ja) | プリント配線板製造用の金属製支持体 | |
BE792930A (fr) | Procede de production d'un stratifie revetu d'un clinquant metallique |