FI87282C - Anordning i en skivstyrning foer att i ett databehandlingssystem oeverfoera dataenhetsblock - Google Patents
Anordning i en skivstyrning foer att i ett databehandlingssystem oeverfoera dataenhetsblock Download PDFInfo
- Publication number
- FI87282C FI87282C FI853830A FI853830A FI87282C FI 87282 C FI87282 C FI 87282C FI 853830 A FI853830 A FI 853830A FI 853830 A FI853830 A FI 853830A FI 87282 C FI87282 C FI 87282C
- Authority
- FI
- Finland
- Prior art keywords
- data
- register
- ram
- main memory
- address
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Electromagnets (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Extrusion Moulding Of Plastics Or The Like (AREA)
Description
x 87282
Laite levyohjaimessa tietoyksikkölohkojen siirtämiseksi. - Anordning i en skivstyrning för att i ett databehandlingssystem överförä dataenhetsblock.
Keksinnön kohteena on yleisesti massamuistilevyohjainten alue/ ja tarkemmin sanottuna osoiterekisteri/ joka on yhteinen levy-muistiohjaimen suorasaantimuistille ja tietojenkäsittelyn pää-muistille.
Tietojenkäsittelyjärjestelmä sisältää tyypillisesti keskusyksikön lisäksi päämuistialijärjestelmän ja massamuistialijärjestelmän. Massamuistialijärjestelmä sisältää useita levyasemia ja levyohjaimen .
Hitaampinopeuksisissa nykytekniikan mukaisissa järjestelmissä, joissa tietobittinopeus on luokkaa 5 megahertziä tai vähemmän, kokoaa levyohjain levyasemalta saadut tietobitit tietotavuiksi. Tietotavujen lohkoja siirretään päämuistiin keskusyksikön (CPU) ohjauksen alaisuudessa.
Levytekniikan kehityksen myötä ovat suuruusluokaltaan 10 mega-hertzin tietobittinopeudet mahdollisia. Tietotavujen käsittele-.. miseksi tällä nopeudella tyypilliset levyohjaimet tallettavat tavut jonomuistiin (FIFO). Tietotavut siirretään päämuistiin, kun tietobitit vastaanotetaan levyasemalta ja järjestetään ta-•' vuiksi.
: Suurempia tietobi11inopeuksia varten, suuruusluokaltaan 15 mega-- ·' hertziä, levyohjain sisältää suorasaantimuistin tietotavujen lohkojen tallettamiseksi. Tietotavut siirretään päämuistiin sen jälkeen, kun kokonainen lohko on talletettu suorasaantimuistiin (RAM).
Lohkojen siirtämiseksi tieto-RAM:in ja päämuistin välillä nykytekniikan mukaiset levyohjaimet sisältävät ensimmäisen osoiterekisterin tieto-RAM:ia varten ja toisen osoiterekisterin pää-: muistia varten. Kiinteän ohjelmiston ohjauksen alaisuudessa ladataan kumpikin osoiterekisteri vastaavalla osoitteellaan. Tie- 4 87282 toa siirretään sen osoitepaikan, jonka määrittää ensimmäisen osoiterekisterin sisältö, ja sen osoitepaikan välillä, jonka määrittää toisen osoiterekisterin sisältö.
Tämä tekniikka tasapainoitti mainitun kahden rekisterin lait-teistokustannukset ja kiinteän ohjelmiston kiintomuistin (ROM), jota käytetään näiden kahden rekisterin käsittelemiseen, kustannukset. Koska ROMrien kustannukset ovat korkeat, yrittivät suunnittelijat käyttää enemmän laitteistoa vähentääkseen sitä kiinteätä ohjelmistoa, joka on talletettu ROM:iin osoitteenmuodos-tusta varten. Tämän vuoksi oli edullista käyttää kahta osoiterekisteriä .
ROM:ien hinta on kuitenkin laskenut suuresti. Nykyään suunnitelmat kohdistuvat suurempaan kiinteän ohjelmiston käyttöön suhteessa laitteistoon.
Siten keksinnön eräs tehtävä on muodostaa parannettu levyohjain.
Keksinnön toinen tehtävä on muodostaa suorituskykyisempi levyohjain.
Keksinnön vielä eräs tehtävä on muodostaa levyohjain, jonka valmistus- ja ylläpitokustannukset ovat vähäisemmät.
"*·’ Tietolohkoja siirretään päämuistin ja levy-yksikön välillä levy-ohjaimen ohjauksen alaisuudessa. Levyohjain sisältää suorasaan-timuistin (RAM), jotta päämuistilta vastaanotettu tietolohko voidaan tallettaa siirrettäväksi levy-yksikölle, ja levy-yksi-. . költä vastaanotettu tietolohko tallettaa siirrettäväksi päämuis-t i in.
Levy-yksikkö lukee ja kirjoittaa 8-bitin tavuja, jotka talletetaan RAMriin tai luetaan sieltä. Päämuisti tallettaa kaksi tie-totavua jokaiseen sanan paikkaan.
Yksi ainoa osoiterekisteri, joka on talletettu levyohjaimeen, l! 3 87282 osoittaa sekä päämuistiin että RAMriin tietotavujen siirtämiseksi .
Sen operaation aikana, kun luetaan RAMrista ja kirjoitetaan päämuistiin, luetaan kaksi tietotavua RAM:ista peräkkäisinä RAM-lukujaksoina. Ensimmäinen tietotavu talletetaan tiedonulostulo-rekisteriin A ensimmäisen RAM-lukujakson aikana, ja toinen tavu talletetaan tiedonulostulorekisteriin B toisen RAM-lukujakson aikana. Osoiterekisteriä lisätään yhdellä jokaisen lukujakson jälkeen. Jokaisen ensimmäisen RAM-lukujakson aikana osoiterekisteri osoittaa siihen päämuistipaikkaan, johon tiedonulostulore-kistereiden A ja B sisältö kirjoitetaan, sekä osoittaa siihen paikkaan RAM:issa, josta tietolohkon seuraava tietotavu luetaan ja talletetaan tiedonulostulorekisteriin A. On huomattava, että osoiterekisterin sisältö osoittaa sekä RAMriin että päämuistiin jokaisella parittomalla RAMrin lukujaksolla.
Sen operaation aikana, kun luetaan päämuistista ja kirjoitetaan RAM:iin, osoiterekisterin sisältö osoittaa ne kaksi tavua tallettavaan sanapaikkaan, jotka siirretään tiedonsisääntulorekis-teriin A ja tiedonsisääntulorekisteriin B, vastaavasti.
' Osoiterekisterin sisältöä kasvatetaan osoittamaan sitä paikkaa • V RAM:issa, johon kirjoitetaan tiedonsisääntulorekisteriin A tal-: : : letettu tietotavu ensimmäisen RAM-kirjoitusjakson aikana. Osoi- terekisterin sisältöä lisätään uudelleen osoittamaan sitä RAM-paikkaa, johon tiedonsisääntulorekisterin B sisältö kirjoite-taan, ja samalla osoittamaan sitä paikkaa päämuistissa, josta luetaan seuraava tietosana talletettavaksi tiedonsisääntulore-. . kistereihin A ja B. On huomattava, että päämuistiin osoitetaan jokaisen parillisen RAM-kirjoitusjakson aikana.
Ne uudet piirteet, jotka ovat luonteenomaisia keksinnölle, esitetään liitteenä olevissa patenttivaatimuksissa. Keksintö itsessään voidaan kuitenkin parhaiten ymmärtää sekä organisaatioltaan että toiminnaltaan seuraavasta kuvauksesta yhdessä piirrosten kanssa, joissa: * 87282
Kuvassa 1 on kokonaisjärjestelmän lohkokaavio;
Kuvassa 2 on osoiterekisterin 10 looginen kaavio; ja Kuvassa 3 on levyohjaimen 3 looginen kaavio.
Kuva 1 esittää tietojenkäsittelyjärjestelmää 1, joka sisältää keskusyksikön (CPU) 2, päämuistin 4 ja levyohjaimen 3/ kaikki kytkettynä yhteen 16-bitin tietoväylälle 8 ja 24-bitin osoite-väylälle 6. Levy-yksikkö 28/ yksi monista levy-yksiköistä/ on kytketty levynohjaimeen.
CPU 2 aloittaa tiedon siirron levy-yksikön 28 ja päämuistin 4 välillä osoittamalla päämuistia 4 osoitteella/ joka on talletettu osoiterekisteriin 2-2. Konfiguraatiosana vastaanotetaan tietorekisteriin 2-4 ja talletetaan siihen hajasaantimuistin (RAM) 20 osoitepaikkaan, jonka määrittää osoiterekisteriin 10 talletettu osoite. Konfiguraatiosanojen lukumäärä ja syöttö/ tulostuskäsky (I/O) siirretään tieto-RAM;iin 20. Levynohjain 3 käyttää konfiguraatio- ja käskysanoja määrätäkseen levyaseman siirtämään tietobitit/ jotka on talletettu tiettyyn sektoriin levy-yksikön 28 levyn tietylle uralle/ levynohjaimelle 3.
. ; Tietobitit luetaan uralta 18 ja syötetään siirtorekisterin 28 "sisäänvaihto"-sisääntuloterminaaliin. Tietotavun bitit kellotetaan siirtorekisteriin 26 kellosignaalilla levy-yksiköltä 28.
Logiikka kokonaisen tietotavun tallettamiseksi siirtorekiste-riin 26 on kuvattu myös vireilläolevassa patenttihakemuksessa : nimeltään "Programmable Universal Synchronization Byte Detect- oe" , johon tässä viitataan. Tietotavu siirretään tietorekisteriin 24 siirrettäväksi 8-bitin tietoväylää 22 pitkin 32 kb:n suorasaantimuistiin (RAM) 20/ missä se talletetaan tavupaik-kaan , jonka määrittävät bitit 9-23 osoiterekisterin 10 si-; Säilöstä.
i 5 87282
Tietotavun siirto levy-yksiköltä 2Θ tieto-RAM:iin 20 jatkuu, kunnes tietotavujen koko lohko on talletettu tieto-RAM:iin 20. Tietotavujen lukumäärän tietolohkossa määrää konfiguraatiosana, joka on aikaisemmin vastaanotettu keskusyksiköltä (CPU) 2, kuten edellämainitussa patenttihakemuksessa on kuvattu.
Konfiguraatiosana sisältää ulottuvuusluvun, joka on niiden tie-tobittien lukumäärä, jotka on tarkoitus siirtää tämän syöttö/ tulostuspyynnön aikana. Lohkon siirto on valmis, kun ulottuvuus on pienentynyt nollaan.
Tänä aikana siirretään tieto-RAM:iin 20 talletettuja tietotavu-ja päämuistiin 4 tiedonulostulorekisterin A 12 kautta, joka siirtää ensimmäisen 2-tavun sanan tietotavun, ja tiedonsiirto-rekisterin B 14 kautta, joka siirtää toisen tietotavun, ja 16-bitin tietoväylän 8 kautta.
Osoiterekisteri 10 tallettaa luetun tietotavun paikan tieto-RAM:iin 20 ja päämuistiin 2 talletetun 2-tavun sanan paikan.
Tiedonsiirtoa varten tieto-RAM:ista 20 päämuistiin 4 oletetaan, että tietotavu A on talletettu paikkaan heksadesimaalinen 0000, : : tietotavu B on talletettu paikkaan heksadesimaalinen 0001, tie totavu C on talletettu paikkaan heksadesimaalinen 0002, ja tie-·.·. totavu D on talletettu paikkaan heksadesimaalinen 0003. Aluksi osoiterekisterin 10 sisältö on asetettu osoittamaan paikkaa heksadesimaalinen 0000. Tietotavu A luetaan tästä paikasta ja tal-letetaan t iedonulost u 1 orekister i in A 12. Osoiterekisterin 10 sisältöä lisätään sitten arvoon heksadesimaalinen 0001. Tieto-tavu B luetaan sitten tästä paikasta ja talletetaan tiedonulos-tulorekisteriin B 14.
Osoiterekisterin 10 sisältöä lisätään sitten arvoon heksadesimaalinen 0002. Tämän seurauksena talletetaan tiedonulostulore-kisterin A 12 ja tiedonulostulorekisterin B 14 ulostulo, joissa on talletettuna tietotavut A ja B, päämuistiin 4 paikkaan heksadesimaalinen 0002.
6 87282
On huomattava, että tieto-RAM:ia 20 osoitetaan osoiterekisterin 10 biteillä 9 - 23. Jokainen tavupaikka on osoitettavissa. Kuitenkin tässä esimerkissä päämuisti 4 on sanaosoitettava. Siksi osoiterekisterin 10 bittiä 23 ei käytetä päämuistissa 4.
Tietotavu C luetaan paikasta heksadesimaalinen 0002 ja talletetaan tiedonulostulorekisteriin A 12, ja osoiterekisterin 10 sisältöä lisätään yhdellä arvoon heksadesimaalinen 0003. Tietotavu D luetaan tieto-RAM:ista 20 ja talletetaan tiedonulostulorekisteriin B 14, ja osoiterekisterin 10 sisältöä lisätään yhdellä arvoon heksadesimaalinen 0004. Tiedonulostulorekisterin A 12 ja tiedonulostulorekisterin B 14 sisällöt, joissa on tietotavut C ja D, talletetaan päämuistin 4 paikkaan heksadesimaalinen 0004, joka on paikkaa heksadesimaalinen 0002 seuraava sanapaikka.
Oletetaan seuraavaksi, että tiedonsiirto tapahtuu päämuistista 4 tieto-RAM:iin 20 siten, että tietotavut E ja F on talletettu sanapaikkaan heksadesimaalinen 1000, ja tietotavut G ja H on talletettu sanapaikkaan 1002 päämuistiin 4. Huomaa, että oikeanpuoleisin bitti 23 jätetään pois.
Osoiterekisterin 10 sisältö asetetaan alkuarvoon heksadesimaalinen 1000. Päämuistista 4 luetaan paikan heksadesimaalinen 1000 sisältö, tietotavut E ja F. Tietotavu E talletetaan tiedonsisään-tulorekisteriin A 16 tietoväylän 8 kautta, bitit 0-7, ja tieto-tavu F talletetaan tiedonsisääntulorekisteriin B 18 tietoväylän 8 kautta, bitit 8-15.
Päämuisti 4 signaloi levynohjaimelle 3, että tietosana on saatavilla tietoväylällä 8 toisen puoliväyläjaksosignaalin SHBC, oh-jausväylän 7, väylän liitäntälogiikan 9, ja vastaussignaalin ACK avulla, joka kellottaa tietosanan tiedonsisääntulorekistereihin A 16 ja B 18. Levynohjain 3 vastaa kanavanumeroonsa, jonka se vastaanottaa osoiteväylällä 6.
Osoiterekisterin sisältöä lisätään yhdellä arvoon heksadesimaalinen 1001, ja tietotavu E talletetaan tieto-RAM:iin 20 tähän paik- 7 87282 kaan. Seuraavaa lukujaksoa varten osoiterekisterin 10 sisältöä lisätään yhdellä arvoon heksadesimaalinen 1002. Tieto-RAM 20 tallettaa tietotavun F paikkaan heksadesimaalinen 1002/ ja päämuis-ti 4 lukee tietotavut G ja H tiedonsisääntulorekistereihin A 16 ja B 18/ tässä järjestestyksessä.
Kuten edellä kuvattiin; talletetaan tietotavu G tieto-RAM:in 20 paikkaan heksadesimaalinen 1003/ ja tietotavu H talletetaan paikkaan heksadesimaalinen 1004 seuraavan kirjoitusjakson aikana.
Kuvassa 2 esitetään osoiterekisterin 10 yksityiskohtainen logiikka; joka koostuu kuudesta laskurista 10-2, 10-4, 10-6, 10-8, 10-10 ja 10-12. Ne ovat tyypillisesti piirejä Texas Instruments 74LS169, jotka on kuvattu julkaisussa "The TTL Data Book for Design Engineers", toinen painos, julkaisija 1976 Texas Instruments Incorporated of Dallas, Texas.
Laskurit ladataan kolmella ALU:n 11 jaksolla signaaleilla ALUOT0+0 - ALUOT7+0. Laskurit 10-2 ja 10-4 ladataan ensimmäisellä jaksolla ensimmäisen tavun kanssa. Laskurit 10-6 ja 10-8 ladataan signaaleilla BBAD00+00 - BBAD07+00 laskureilta 10-2 ja 10-4 ensimmäisen tavun kanssa, samalla kun ALU 11 lataa toista tavua laskureihin 10-2 ja 10-4. Laskurit 10-10 ja 10-12 ladataan kolmannella jaksolla ensimmäisen tavun kanssa signaaleilla BBAD08+00 - BBADl5+00 laskureilta 10-6 ja 10-8. Tällä jaksolla : V laskurit 10-6 ja 10-8 ladataan toisella tavulla, ja laskurit 10-2 ja 10-4 ladataan ALU:lta 11 kolmannella tavulla. Nämä kol-: * : me tavua muodostavat 24-bitin osoitteen. Kaikki 24 bittiä osoit- : tavat päämuistia 4, ja 15 bittiä, BBAD09 + 00 - BBAD23+00, osoit- tavat tieto-RAM : i in 20.
; Laskurit 10-2, 10-4, 10-6, 10-8, 10-10 ja 10-12 ladataan signaa- I..' lilla LOADRG-00, kun se on matala, joka syötetään liittimelle Gl *-* a jastinliittimel le syötetyn CLKADD-00 signaalin noustessa.
Muistibittisignaalit ADDC01-00 - ADDC05-00 kytkevät kuusi laskuria sallimaan osoiterekisterin 10 normaalin lisäämisen ja vä- 8 87282 hentämisen yhdellä. Signaali UPDOWN+OO, joka syötetään +1- ja -1-liittimille, ilmaisee lisäys- tai vähennysoperaation, tässä järjestyksessä. ON huomattava, että maasignaali GND syötetään kaikkien kuuden laskurin P-liittimille, ja muistibittisignaali syötetään viiden vasemmanpuoleisen laskurin T-liittimille. Laskuri kasvattaa arvoaan signaalin CLKADD-00 noustessa·, kun liittimille P ja T (G2) syötetyt signaalit ovat alhaalla.
Kuvassa 3 esitetään se yksityiskohtainen logiikka, joka ohjaa osoiterekisteriä 10 siirron aikana tieto-RAM:ista 20 päämuistiin 4.
Osoiterekisterin 10 lataamista ohjaa mikrosekvensseri 18, joka osoittaa ROMziin 16 talletettuun mikro-ohjelmaan. ROM 16 muodostaa signaalit UPIR10+00, UPIR09+00 JA UPIR08+00, jotka syötetään dekooderin 10-36 vaiintaliittimille 1, 2 ja 4. Dekooderi 10-36 sallitaan signaaleilla UPIR07+10 JA SRIAEN-00. Dekooderille 10-34 syötetyt signaalit UPIR00+00 ja UPIR01 muodostavat signaalin OPCODl-OO, joka syötetään JA-veräjälle 10-38. Signaali UPIR13-00 syötetään negatiivisen JA-veräjän 10-38 toiselle sisääntuloliit-timelle. Tämän vuoksi signaali UPIR01+00 korkealla, signaali UPIR+00 matalalla, signaali UPIR13+00 matalalla, signaali UPIR08+00 matalalla, signaali UPIR09+00 korkealla ja signaali UPIR10+00 matalalla aiheuttavat sen, että dekooderin 10-36 ulostulosignaali SRIA0A-00 on matala. Signaali SRIA0A-00 asetaa siksi .· kiikun 10-16 muodostamaan rekisterin lataussignaalin LOADRG-00, joka syötetään osoiterekisterin 10 kuudelle laskurille.
Signaali SRIA0A-00 muodostaa myös kellosignaalin CLKADD-00 negatiivisen TAI-veräjän 10-24, signaalin ADDINC-10 matalana, negatiivisen TAI-veräjän 10-18, signaalin ADDINC-20 matalana negatii-- visen TAI-veräjän 10-14 ja kellosignaalin CLKADD-00 matalana avulla, joka syötetään osoiterekisteriin 10. Tietotavu ALUzlta 11 syötetään laskureiden 10-2 ja 10-4 sisääntuloliittimille 1, 2, 4 ja 8, sekä talletetaan näihin laskureihin kellosignaalin CLKADD-00 noustessa. Tämä tapahtuu jakson lopussa, kun signaali SRIA0A-00 nousee. Kiikku 10-16 resetoidaan ajoitussignaalilla CLKSIG-00, 9 87282 joka saa osoiterekisterin 10 vastaanottamaan toisen tietotavun, kuten alla on kuvattu.
Tiedonsiirto-operaatiota varten päämuistista 4 tieto-RAM:iin 20 varten osoiterekisteri 10 tallettaa niiden kahden tietotavun paikan päämuistissa 4/ jotka on tarkoitus tallettaa samoihin osoite-paikoihin tieto-RAM:iin 20. On syytä huomata/ kuten edellä on kuvattu, että päämuisti 4 ei välitä bittisignaalista BBAD23+00, kuva 1, määrittäessään sanaosoitetta.
Signaali MYACKG+OM, jonka päämuisti 4 muodostaa väylänliityntä-logiikan 9 kautta, kellottaa ne kaksi tietotavua, jotka luetaan päämuistista 4, ja tietoväylän 16, jotta voitaisiin tallettaa tiedonsisääntulorekistereihin A 16 ja B 18, tässä järjestyksessä. Sitten muodostetaan kiinteän ohjelmiston ohjauksen alaisuudessa puskurinkirjoitussignaali WRTBUF-00 dekooderilla 10-32, jotta saataisiin tieto kirjoitettua tieto-RAM:iin 20.
ROM 16 muodostaa signaalin UPIR03+00 korkeana sekä signaalit UPIR15+00, UPIR16+00 ja UPIR17+00 matalina. Myös korkeat signaalit UPIR01+00 JA UPIR00+00 syötetään dekooderille 10-34, jotta muodostettaisiin signaali OPCOD3-00 matalana. Kun kellosignaali CLKSTA-00 menee alas, menee signaali WRTBUF-00 alas ja se syötetään negatiiviselle TAI-veräjälle 10-30, jolloin muodostetaan r signaali RAMWRT-00, joka aloittaa tieto-RAM:in 20 kirjoitusjak- son.
.. ! Koska kiikku 10-26 ei oJe asetettu ennenkuin jakson lopussa, on ' ] ulostulosignaali SELINR-00, joka syötetään EI-JA-veräjään 10-20, "*j· kotkea. Myös signaali HDWREN+00 pakotetaan korkeaksi kiinteällä ·’· ohjelmistolla, jotta sallittaisiin luku tiedonsisääntulorekiste-reistä A 16 ja B 18. Ulostulosignaali HBINEL-00 EI-TAI-veräjäitä 10-22 sallii sen, että tiedonsisääntulorekisterin A 16 ulostulo * : '· kirjoitetaan ensimmäiseen kahdesta tietotavusta tieto-RAM: issa 20.
... Kiikku 10-26 asetetaan ensimmäisen tieto-RAM:in 20 lukujakson lo-"* pussa signaalin WRTBUF-00 noustessa. Puskurinkirjoitussignaali » · * 10 87282 WRTBUF-00 muodostetaan jälleen dekooderilla 10-32. Tämä muodostaa toisen kirjoituksen tieto-RAM:in 20 lukujaksoon muodostamalla signaalin RAMWRT-00. Tänä aikana kuitenkin asetetaan kiikku 10-26 ja JA-El-veräjälle 10-32 syötettty signaali SELINR+00 pakottaa signaalin HBINER-00 matalaksi sallien näin sen/ että sisääntulo-rekisterin B 18 tietoulostulon kirjoittamisen toiseen tietotavuun tieto-RAM:iin 20. Kiikku 10-26 resetoidaan muistijakson lopussa/ kun signaali BYTMOD-OS nousee. Signaali BYTMOD-OS asettaa kiikun 10-26 yhden ainoan tavun siirron aikana päämuistista 4 tiedonsi-sääntulorekisteriin B 18. Kiikku 10-26 voidaan resetoida järjestelmän nollaussignaalilla CLRBUS-HI.
Signaali RAMWRT-00 lisää myös yhdellä osoiterekisteriä 10 muodostamalla signaalin CLKADD-00 40 nanosekuntin viivejohtimen 10-28/ signaalin CLKADD-0D, negatiivisen TAI-veräjän 10-24/ signaalin ADDINC-10/ negatiivisen TAI-portin 10-18/ signaalin ADDINC-20/ ja negatiivisen TAI-veräjän 10-14 avulla. Osoiterekisteriä 10 lisätään sen jälkeen, kun kumpikin tietotavu on talletettu, ja se pitää nyt sisällään sen seuraavan tietosanan (kaksi tavua) paikan joka on luettava päämuistista 4.
Tiedonsiirto-operaatiota varten tieto-RAM:ista 20 päämuistiin 4 tallettaa osoiterekisteri 10 ensimmäisen päämuistiin 4 siirrettävän tavun osoitteen tieto-RAM:issa 20. Tieto-RAM:in 20 lukujakso aloitetaan muodostamalla RAM-sallintasignaali RAMENA+00. Kiikku 10-40 asetetaan mikrosekvensserin 18 ohjauksen alaisuudessa ROM: : i1la 16 muodostamalla signaali SRIA09-00 dekooderilta 10-36; sig naali UPIR10+00 on korkea ja signaalit UPIR08+00 JA UPIR09+00 “· ovat matalia. Kiikku 10-40 asetetaan signaalin SRIA09-00 noustes sa, kun signaali ALUOT0+00 ALU:lta 11 on korkea.
. Sinä tieto-RAM:in 20 lukujakson aikana, jolloin ensimmäinen tavu luetan tieto-RAM:ilta 20, muodostetaan signaali CLKHWM-00 kiinteän ohjelmiston avulla dekooderin 10-32 ulostuloliittimeltä 2. Tässä tapauksessa sallitaan dekooderi 10-32, kuten edellä on kuvattu; signaali UPIR15+00 on matala, signaali UPIR16+00 on korkea, ja signaali UPIR17+00 on matala. Signaali CLKHWM-00 kellottaa ensim- 87282
H
maisen tietotavun tiedon ulostulorekisteriin A 12. Osoiterekisteriä 10 lisätään yhdellä signaalilla CLKHWM-00, joka syötetään negatiiviselle TAI-veräjälle 10-18 muodostamaan signaali CLKADD-00.
Seuraavan tieto-RAM:in 20 lukujakson aikana muodostaa kiinteä ohjelmisto signaalin CLKHWL-00 ulostuloliittimelle 3 dekooderilta 10-32. Nyt on signaali UPIR15+00 matala ja signaalit UPIR16+00 ja UPIR17+00 ovat korkeita.
Signaali CLKHWL-00 kellottaa toisen tietotavun tiedon ulostulore-kisteriin B 14 ja muodostaa signaalin CLKADD-00 negatiivisen TAI-verä jän 10-18 kautta lisätäkseen osoiterekisteriä 10 yhdellä.
Tiedonulostulorekistereiden A 12 ja B 14 sisältö siirretään pää-muistiin 4 kiinteän ohjelmiston ohjauksen alaisuudessa pitkin tietoväylää 8 osoitteeseen/ joka on talletettu osoiterekisteriin 10.
Dekooderi 10-37 muodostaa kellosignaalin SRIA07-00 asettaakseen kiikun 10-41, kun signaali ALUOTO+OO on korkea. Tiedonulostulorekistereiden A 12 ja B 14 liittimelle F syötetty ulostulosignaali MYMREF+00 sallii ulostulosignaalien asettavan mainitut kaksi tie-totavua tietoväylälle 8. Signaalit UPIR07+00 - UPIR10+00 ovat korkeita, signaali SRIAEN-00 on matala ja kellosignaali CLKSTB-00 on matala.
Tämä sama osoite syötetään myös tieto-RAM:iin 20, jotta luettai-: : siin seuraava tietotavu tiedonulostulorekisteriin A 12 kiinteällä ··' ohjelmistolla muodostamalla jälleen signaali CLKHWL-00 ja lisäämällä jälleen osoiterekisteriä 10 yhdellä, kuten edellä on kuvat- • - tu.
Tiedonsisääntulorekisterit A 12 ja B 14 ja tiedonsisääntulorekis-terit A 16 ja B 18 ovat loogisia elementtejä 74S374, jotka on kuvattu edellämainitussa julkaisussa "TTL Data Book for Design Engineers".
Lukuisia sellaisia signaaleja on esitetty kuvassa 3, jotka eivät 12 87282 ole osa keksintöä, mutta ne on sisällytetty täydellisyyden vuoksi.
Signaali SRIAOO-OO, joka syötetään dekooderin 10-37 negariiviselle TAI-veräjäile 10-30, ilmoittaa, että on kyseessä siirto ALU:lta 11 tieto-RAM:iin 20. Signaali FBPLXX-OC syötettynä negatiiviselle TAI-veräjälle 10-30 ilmaisee, että on kyseessä siirto levyasemalta 28 tieto-RAM:iin 20. Signaali ADDINC-00 syötettynä negatiiviselle TAI-veräjäile 10-24 antaa kiinteälle ohjelmistolle keinon lisätä tai vähentää osoiterekisteriä 10 binäärisellä ykkösellä kirjoitusoperaation aikana tieto-RAM:iin 20.
Signaali WRTDEC-00 syötettynä negatiiviselle TAI-veräjäile 10-14 lisää osoiterekisteriä 10, kun tietoa siirretään tieto-RAM:i1 ta 20 levy-yksikölle 28. Signaali SCHINC-00 lisää tietorekisteriä 10, kun levy-yksiköltä haetaan sektoriosoitetta.
Kun keksinnön edullinen toteutus nyt on esitetty ja kuvattu, havaitsevat alan ammattimiehet, että monia muunnelmia ja muutoksia voidaan tehdä patenttivaatimuksen keksintöön. Siten monia edelläkuvattuja elementtejä voidaan muuttaa tai ne voidaan korvata toisilla erilaisilla elementeillä, joilla tulos on muodostuu samaksi, ja jotka näin ovat patenttivaatimusten keksinnön hengen mukaisia. Siten on tarkoitus rajoittaa keksintö vain patenttivaatimusten suojapiirin avulla.
Claims (7)
1. Laite levyohjaimessa (3) tietoyksikkölohkojen siirtämiseksi tietojenkäsittelyjärjestelmän (1) levyaseman (28) ja päämuistin (4) välillä; missä mainittuun järjestelmään kuuluu väyläyksikkö (6, 8), mikä kytkee yhteen mainitun ohjaimen ja mainitun päämuistin tietoyksiköiden ja päämuistin osoitteiden siirtämiseksi mainitun ohjaimen ja mainitun päämuistin välillä; ja missä mainittu ohjain sisältää osoitettavan muistin (20) ja rekisteriyk-sikön (12, 14, 16, 18), jolloin mainittu rekisteriyksikkö pitää mainitun ohjaimen ja mainitun päämuistin välillä siirrettävän tietoyksikön; joka laite on tarkoitettu helpottamaan sekä mainitun muistin että mainitun päämuistin osoittamista lohkon tietoyksiköiden siirron aikana, tunnettu: osoiterekisteristä (10) numeron pitämiseksi, joka numero on samanaikaisesti esitys sekä mainitun muistin paikkaosoitteesta että mainitun päämuistin paikkaosoitteesta; ensimmäisestä piiriosasta (9) ohjaamaan samanaikaisesti mainitun osoiterekisterin sisällön siirtoa mainittua väyläyksikköä pitkin mainittuun päämuistiin ja tietoyksikön siirtoa mainittua väyläyksikköä pitkin mainitun rekisteriyksikön ja mainitussa päämuistissa olevan, mainitun sisällön edustaman paikan välillä; toisesta piiriosasta (10-30, 22, 40) ohjaamaan samanaikaisesti mainitun osoiterekisterin sisällön siirtoa mainittuun muistiin ja tietoyksikön siirtoa mainitun rekisteriyksikön ja mainitussa muistissa olevan, mainitun sisällön edustaman paikan välillä; kolmannesta piiriosasta (111, 118, 10-32, 10-38) aikaansaamaan mainitun ensimmäisen ja mainitun toisen piiriosan vuorottainen toiminta; ja neljännestä piiriosasta (10-28, 24, 18, 14) aikaansaamaan mainitussa osoiterekisterissä pidetyn numeron kasvattaminen mainitun ensimmäisen piiriosan kunkin toiminnon välillä.
2. Patenttivaatimuksen 1 mukainen laite, tunnettu 87282 14 siitä, että mainittu rekisteriyksikkö sisältää sisäänmeno-rekisterin (16, 18) ja ulostulorekisterin (12, 14).
3. Patenttivaatimuksen 2 mukainen levynohjain, tunnettu siitä, että mainittu ulostulorekisterielin sisältää: - ensimmäisen ulostulorekisterielimen (12) sen vasemman tieto-tavun tallettamiseksi, joka on vastaanotettu mainitulta RAM-elimeltä, kun mainittu RAM-elin vastaa mainittuihin lukuisiin parillisiin osoitesignaaleihin/ ja - toisen ulostulorekisterielimen (14) sen oikean tietotavun tallettamiseksi, joka on vastaanotettu mainitulta RAM-elimeltä, kun mainittu RAM-elin vastaa mainittuihin lukuisiin parittomiin osoitesignaaleihin.
4. Patenttivaatimuksen 3 mukainen levynohjain, tunnettu siitä, että siihen lisäksi kuuluu: - mikrosanaelin (111,10-32,10-34,10-36,10-40),ensimmäisen ulostulorekisterin kellosignaalin ja RAM:in sallintasignaalin muodostamiseksi, jolloin mainittu RAM-elin on kytketty mainittuun mikrosanaelimeen ja vastaa mainittuun RAM:in sallintasignaaliin ja jokaiseen mainittujen parillisten osoitesignaalien mainittuun sekvenssiin lukeakseen mainitun vasemman tietotavun; - jolloin mainittu ensimmäinen ulostulorekisterielin on kytketty mainittuun mikrosanaelimeen ja mainittuun RAM-elimeen ja vastaa mainittuun ensimmäisen ulostulorekisterin kellosignaaliin tallettaakseen mainitun vasemman tavun, joka on vastaano- ;- tettu mainitulta RAM-elimeltä.
5. Patenttivaatimuksen 4 mukainen levynohjain, tunnettu siitä, että mainittu mikrosanaelin muodostaa toisen ulostulorekisterin kellosignaalin ja mainitun RAM-sallintasignaalin; - mainittu RAM-elin on kytketty mainittuun mikrosanaelimeen, ja vastaa mainittuun RAM-sallintasignaaliin ja mainittuhin lukuisiin parittomiin osoitesignaaleihin lukeakseen mainitun oikean tietotavun; I: 15 87282 - mainittu toinen ulostulorekisterielin on kytketty mainittuun mikrosanaelimeen ja mainittuun RAM-elimeen, ja vastaa mainittuun toisen ulostulorekisterin kellosignaaliin tallettaakseen mainitun oikean tietotavun, joka on vastaanotettu mainitulta RAM-elimeItä.
6. Patenttivaatimuksen 5 mukainen levynohjain, tunnettu siitä, että mainittu mikrosanaelin (10-31,10-41) lisäksi muodostaa muistireferenssisignaalin, jolloin mainitut ensimmäinen ja toinen ulostulorekisterielin vastaavat mainittuun muistire-ferenssisignaaliin lukien mainitun parittoman ja parillisen tietotavun, jolloin päämuisti vastaa mainittujen lukuisien parillisten osoitesignaalien jokaiseen mainittuun sekvenssiin tallettaen mainitun vasemman ja mainitun oikean tietotavun yhteen mainituista tietosanoista.
7. Patenttivaatimuksen 1 mukainen laite, tunnettu siitä, että mainittu ensimmäinen piiriosa aikaansaadaan toimimaan mainitussa osoiterekisterissä pidetyillä vuorottelevilla numeroilla kahden tietoyksikön siirron ohjaamiseksi mainitun rekisteriyksikön ja mainitun päämuistin välillä, ja että mainittu toinen piiriosa aikaansaadaan toimimaan kullakin mainitussa osoiterekisterissä pidetyllä numerolla yksittäisen tietoyksikön siirron ohjaamiseksi mainitun rekisteriyksikön ja mainitun muistin välillä. 16 87282
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US65771584A | 1984-10-04 | 1984-10-04 | |
US65771584 | 1984-10-04 |
Publications (4)
Publication Number | Publication Date |
---|---|
FI853830A0 FI853830A0 (fi) | 1985-10-03 |
FI853830A FI853830A (fi) | 1986-04-05 |
FI87282B FI87282B (fi) | 1992-08-31 |
FI87282C true FI87282C (fi) | 1992-12-10 |
Family
ID=24638376
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI853830A FI87282C (fi) | 1984-10-04 | 1985-10-03 | Anordning i en skivstyrning foer att i ett databehandlingssystem oeverfoera dataenhetsblock |
Country Status (11)
Country | Link |
---|---|
EP (1) | EP0176976B1 (fi) |
KR (1) | KR930008268B1 (fi) |
CN (1) | CN1004946B (fi) |
AU (1) | AU585262B2 (fi) |
CA (1) | CA1252577A (fi) |
DE (1) | DE3587635T2 (fi) |
DK (1) | DK167784B1 (fi) |
ES (1) | ES8705672A1 (fi) |
FI (1) | FI87282C (fi) |
NO (1) | NO171434C (fi) |
YU (1) | YU157385A (fi) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0176975A3 (en) * | 1984-10-04 | 1989-01-18 | Bull HN Information Systems Inc. | Programmable universal synchronization byte dectector |
CA1329432C (en) * | 1988-11-02 | 1994-05-10 | William Davy | Method of memory and cpu time allocation for a multi-user computer system |
JPH02158824A (ja) * | 1988-12-12 | 1990-06-19 | Nippon I B M Kk | ディスク装置の記憶制御装置 |
US5535419A (en) * | 1994-05-27 | 1996-07-09 | Advanced Micro Devices | Sytem and method for merging disk change data from a floppy disk controller with data relating to an IDE drive controller |
US9990316B2 (en) * | 2015-09-21 | 2018-06-05 | Qualcomm Incorporated | Enhanced serial peripheral interface |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1979000959A1 (en) * | 1978-04-21 | 1979-11-15 | Ncr Co | A computer system having enhancement circuitry for memory accessing |
US4358826A (en) * | 1980-06-30 | 1982-11-09 | International Business Machines Corporation | Apparatus for enabling byte or word addressing of storage organized on a word basis |
JPS58154054A (ja) * | 1982-03-10 | 1983-09-13 | Hitachi Ltd | 外部記憶装置制御用回路 |
CA1211573A (en) * | 1982-12-07 | 1986-09-16 | Glenn T. Hotchkin | System for regulating data transfer operations |
EP0176975A3 (en) * | 1984-10-04 | 1989-01-18 | Bull HN Information Systems Inc. | Programmable universal synchronization byte dectector |
-
1985
- 1985-09-27 DE DE85112258T patent/DE3587635T2/de not_active Expired - Fee Related
- 1985-09-27 EP EP85112258A patent/EP0176976B1/en not_active Expired - Lifetime
- 1985-10-01 AU AU48153/85A patent/AU585262B2/en not_active Ceased
- 1985-10-03 YU YU01573/85A patent/YU157385A/xx unknown
- 1985-10-03 CA CA000492147A patent/CA1252577A/en not_active Expired
- 1985-10-03 NO NO853919A patent/NO171434C/no unknown
- 1985-10-03 FI FI853830A patent/FI87282C/fi not_active IP Right Cessation
- 1985-10-03 ES ES547550A patent/ES8705672A1/es not_active Expired
- 1985-10-03 DK DK451085A patent/DK167784B1/da active
- 1985-10-04 KR KR1019850007289A patent/KR930008268B1/ko not_active IP Right Cessation
- 1985-10-04 CN CN85108598.9A patent/CN1004946B/zh not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DK451085A (da) | 1986-04-05 |
AU4815385A (en) | 1986-04-10 |
KR930008268B1 (ko) | 1993-08-27 |
EP0176976A3 (en) | 1989-01-11 |
YU157385A (en) | 1987-10-31 |
FI87282B (fi) | 1992-08-31 |
CN85108598A (zh) | 1986-10-15 |
DE3587635D1 (de) | 1993-11-25 |
AU585262B2 (en) | 1989-06-15 |
CA1252577A (en) | 1989-04-11 |
EP0176976A2 (en) | 1986-04-09 |
DK451085D0 (da) | 1985-10-03 |
DK167784B1 (da) | 1993-12-13 |
NO171434B (no) | 1992-11-30 |
DE3587635T2 (de) | 1994-04-21 |
FI853830A0 (fi) | 1985-10-03 |
KR860003554A (ko) | 1986-05-26 |
CN1004946B (zh) | 1989-08-02 |
ES8705672A1 (es) | 1987-05-01 |
ES547550A0 (es) | 1987-05-01 |
EP0176976B1 (en) | 1993-10-20 |
FI853830A (fi) | 1986-04-05 |
NO171434C (no) | 1993-03-10 |
NO853919L (no) | 1986-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5146582A (en) | Data processing system with means to convert burst operations into memory pipelined operations | |
US5961640A (en) | Virtual contiguous FIFO having the provision of packet-driven automatic endian conversion | |
US6122683A (en) | Handshake minimizing serial-to-parallel interface with shift register coupled by parallel bus to address logic and control logic | |
CA1194608A (en) | Direct memory access interface arrangement | |
US4692859A (en) | Multiple byte serial data transfer protocol | |
EP0051870A1 (en) | Information transferring apparatus | |
US5056010A (en) | Pointer based DMA controller | |
US4658350A (en) | Extended addressing apparatus and method for direct storage access devices | |
US5859990A (en) | System for transferring data segments from a first storage device to a second storage device using an alignment stage including even and odd temporary devices | |
US4287563A (en) | Versatile microprocessor bus interface | |
US4779093A (en) | Bus interface with programmable window for data transfer | |
JPH05298060A (ja) | フォーマットを変換する回路 | |
US5077664A (en) | Direct memory access controller | |
JPS5925254B2 (ja) | デイジタル・デ−タ処理装置 | |
EP0653712A1 (en) | System and method for connecting a short word length memory to a wider address/data bus | |
FI87282C (fi) | Anordning i en skivstyrning foer att i ett databehandlingssystem oeverfoera dataenhetsblock | |
US6487617B1 (en) | Source-destination re-timed cooperative communication bus | |
JPH0731626B2 (ja) | プロセツサ−を高容量記憶装置に接続するための電子回路 | |
US4747038A (en) | Disk controller memory address register | |
EP0327115A1 (en) | Serial access memory system provided with improved cascade buffer circuit | |
EP0057096A2 (en) | Information processing unit | |
JPH02292645A (ja) | 高速読出変更書込メモリー・システム及び方法 | |
JPH03244059A (ja) | Dmaコントローラ | |
US5916312A (en) | ASIC having flexible host CPU interface for ASIC adaptable for multiple processor family members | |
US4916601A (en) | Means for transferring firmware signals between a control store and a microprocessor means through a reduced number of connections by transfer according to firmware signal function |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM | Patent lapsed | ||
MM | Patent lapsed |
Owner name: HONEYWELL INFORMATION SYSTEMS |