ES2436080T3 - Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal - Google Patents

Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal Download PDF

Info

Publication number
ES2436080T3
ES2436080T3 ES11165281T ES11165281T ES2436080T3 ES 2436080 T3 ES2436080 T3 ES 2436080T3 ES 11165281 T ES11165281 T ES 11165281T ES 11165281 T ES11165281 T ES 11165281T ES 2436080 T3 ES2436080 T3 ES 2436080T3
Authority
ES
Spain
Prior art keywords
data
layer
seralization
interleaving
header
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES11165281T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Ho Taek Hong
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Application granted granted Critical
Publication of ES2436080T3 publication Critical patent/ES2436080T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Error Detection And Correction (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

Un aparato para transmitir una señal de difusión, el aparato que comprende: un primer codificador BCH (702-L1) configurado para codificar BCH datos de señalización de Capa 1; un primer codificador LDPC (702-L1) configurado para codificar LDPC los datos de señalización de Capa 1 codificados en BCH para generar al menos un bit de paridad LDPC; unos medios de perforación configurados para realizar una perforación en el bit de paridad LDPC generado; un primer intercalador de bits (703-L1) configurado para intercalar bits en los datos de señalización de la Capa 1 codificados en LDPC sobre los cuales se realiza la perforación; un primer demultiplexor (305-1) configurado para demultiplexar los datos de señalización de Capa 1 intercalados con bits en palabras de celda; un primer mapeador QAM (306-1) configurado para mapear los datos de señalización de Capa 1 demultiplexados en valores de constelación; y un primer intercalador de tiempo (1008-L1) configurado para intercalar en el tiempo los datos de señalización de Capa 1 de constelación mapeada con una profundidad de intercalado de tiempo, caracterizado porque los datos de señalización de Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en el que el número de bits usados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.

Description

Aparato para transmitir y recibir una seral y metodo de transmision y recepcion de una seral
Antecedentes de la invencion
Campo de la invencion
La presente invencion se refiere a un metodo para transmitir y recibir una seral y un aparato para transmitir y recibir una seral, y mas particularmente, a un metodo para transmitir y recibir una seral y un aparato para transmitir y recibir una seral, que son capaces de mejorar la eficiencia de transmision de datos.
Descripcion de la tecnica relacionada
A medida que la tecnologia digital de difusion se ha desarrollado, los usuarios han recibido una imagen en movimiento de alta definicion (HD). Con el desarrollo continuo de un algoritmo de compresion y un alto rendimiento de hardware, se proporcionara, un entorno mejor a los usuarios en el futuro. Un sistema de television digital (DTV) puede recibir una seral de difusion digital y proporcionar una variedad de servicios complementarios a los usuarios, asi como una seral de video y una seral de audio.
La Difusion de Video Digital (DVB)-C2 es la tercera especificacion que se une a la familia de DVB de sistemas de transmision de segunda generacion. Desarrollada en 1994, hoy en dia DVB-C esta desplegada en mas de 50 millones de sintonizadores de cable en todo el mundo. En linea con los otros sistemas de DVB de segunda generacion, DVB-C2 utiliza una combinacion de codigos de comprobacion de paridad de baja densidad (LDPC) y BCH. Esta potente correccion de error sin canal de retorno (FEC) proporciona una mejora de alrededor de 5 dB de relacion portador-ruido sobre DVB-C. Esquemas apropiados de intercalado de bits optimizan la solidez general del sistema de FEC. Extendidos por un encabezado, estas tramas se llaman conexiones de la capa fisica (PLP). Una o mas de estas PLPs son multiplexadas en un segmento de datos. El intercalado de dos dimensiones (en el dominio de tiempo y de frecuencia) se aplica a cada segmento permitiendo al receptor eliminar el impacto de los problemas de rafaga y la interferencia de frecuencia selectiva, tal como la entrada de una sola frecuencia.
Con el desarrollo de estas tecnologias digitales de radiodifusion, un requisito para un servicio tal como una seral de video y una seral de audio se incrementan y el tamaro de los datos deseados por los usuarios o el numero de canales de difusion aumenta gradualmente.
El proyecto DVB quot;Frame structure channel coding and modulation for a second generation digital terrestrial television broadcasting system (DVB-T2)quot;, citado en internet el 6 de junio de 2008 describe una codificacion de canal de estructura de trama para un sistema de difusion digital.
Compendio de la invencion
En consecuencia, la presente invencion se dirige a un metodo para transmitir y recibir una seral y un aparato para transmitir y recibir una seral que sustancialmente obvia uno o mas problemas debido a las limitaciones y desventajas de la tecnica relacionada.
Un objeto de la presente invencion es proporcionar un metodo para transmitir y recibir una seral y un aparato para transmitir y recibir una seral, que son capaces de mejorar la eficiencia de transmision de datos.
Otro objeto de la presente invencion es proporcionar un metodo para transmitir y recibir una seral y un aparato para transmitir y recibir una seral, que son capaces de mejorar la capacidad de correccion de errores de bits que configuran un servicio.
Las ventajas, objetos, y caracteristicas adicionales de la invencion se expondran en parte en la descripcion que sigue y en parte seran evidentes para los expertos en la tecnica tras el examen de lo que sigue. Los objetivos y ventajas de la invencion se pueden realizar y alcanzar por la estructura particularmente seralada en la descripcion escrita y las reivindicaciones de la misma asi como los dibujos adjuntos.
Para lograr los objetivos, un primer aspecto de la presente invencion proporciona un transmisor para transmitir datos difundidos a un receptor, comprendiendo el transmisor: un primer codificador BCH configurado para codificar a BCH los datos de seralizacion de la Capa 1; un primer codificador LDPC configurado para codificar a LDPC los datos de seralizacion de la Capa 1 codificados a BCH para generar al menos un bit de paridad LDPC; un medio de perforado configurado para realizar el perforado en el bit de paridad LDPC generado; un primer dispositivo de intercalado de bits configurado para intercalar bits a los datos de seralizacion de la Capa 1 codificados a LDPC y el bit de paridad LDPC perforado; y un primer mapeador QAM configurado para demultiplexar los datos de seralizacion de la Capa 1 intercalada en palabras de celdas y mapear las palabras de celdas en valores de constelacion, en que el transmisor esta configurado para procesar los datos de seralizacion de la Capa 1, en donde los datos de seralizacion de la Capa 1 incluye informacion de inicio de muesca indicando la posicion de inicio de una banda de muesca asociada, estando una anchura de bits de la informacion de inicio de muesca basada en informacion del intervalo de guarda.
En otro aspecto la presente invencion proporciona un receptor para el procesamiento de datos difundidos, comprendiendo el receptor: a demapeador QAM configurado para demapear los valores de la constelacion correspondientes a los datos de seralizacion de la Capa 1 en las palabras de celdas y para multiplexar las palabras de celdas mapeadas en los datos de seralizacion de la Capa 1; un desintercalador de bits configurado desintercalar los bits de los datos de seralizacion de la Capa 1 multiplexada y al menos un bit de paridad LDPC; un medio de desperforacion configurado para realizar la desperforacion en el bit de paridad LDPC; un decodificador LDPC configurado para decodificar a LDPC los datos de seralizacion de la Capa 1 y el bit de paridad desperforado; y un decodificador BCH configurado para decodificar a BCH los datos de seralizacion de la Capa 1 decodificada a LDPC y un bit de paridad LDPC desperforado, en que el receptor esta configurado para procesar datos de seralizacion de la Capa 1 que tienen la informacion del inicio de la muesca que indica una posicion de inicio de una banda de muesca asociada, una anchura de bits de la informacion de la muesca de inicio que se basa en informacion del intervalo de guarda.
Un aspecto adicional de la invencion proporciona un metodo de transmision de datos de difusion a un receptor, comprendiendo el procedimiento: codificacion a BCH de los datos de seralizacion de la Capa 1; codificacion a LDPC de los datos de seralizacion de la Capa 1 codificados a BCH para generar al menos un bit de paridad LDPC; realizar el perforado en el bit de paridad LDPC generado; intercalar el bit en los datos de seralizacion de la Capa 1 codificada a LDPC y el bit de paridad LDPC perforado; demultiplexar los datos de seralizacion de la Capa 1 intercalada en palabras de celdas, y mapear las palabras de celdas en los valores de la constelacion, en los que los datos de seralizacion de la Capa 1 incluyen informacion de inicio de muesca que indica la posicion de inicio de una banda de muesca asociada, estando una anchura de bits de la informacion de inicio de muesca basada en informacion de intervalo de guarda.
Aun un aspecto adicional de la presente invencion proporciona un procedimiento de recepcion de datos de difusion, comprendiendo el metodo: demapeado de valores de constelacion correspondientes a los datos de seralizacion de la Capa 1 en palabras de celdas; multiplexacion de las palabras de celdas demapeadas en datos de seralizacion de la Capa 1; desintercalado de bits de los datos de seralizacion de la Capa 1 multiplexada y al menos un bit de paridad LDPC; realizacion del desperforado en el bit de paridad LDPC; decodificacion a LDPC de los datos de seralizacion de la Capa 1 y el bit de paridad desperforado; y decodificacion a BCH de los datos de seralizacion de la Capa 1 decodificados a LDPC y desperforado del bit de paridad LDPC, en los que los datos de seralizacion de la Capa 1 incluyen informacion de inicio de muesca que indica una posicion inicial de una banda de muesca asociada, estando una anchura de bits de la informacion de inicio de muesca basada en informacion de intervalo de guarda.
Una realizacion de la invencion se refiere a un sistema de transmision digital y un metodo de seralizacion de la capa fisica. Otra realizacion de la invencion se refiere a la modulacion de amplitud en cuadratura (QAM), en concreto, una combinacion de una QAM modificada usando un codigo Gray reflejado binario (BRGC) y una modificacion que usa modulacion no uniforme para una modulacion eficiente.
Aun otra realizacion de la invencion se refiere a un patron piloto disperso eficiente y una estructura de preambulo para la estimacion de canal y a una estructura de decodificador para realizar el patron piloto disperso eficiente y estructura de preambulo en un sistema donde se mejora la eficiencia del espectro usando union de canales.
En concreto, la realizacion se refiere a una estructura de preambulo para la mejora de la ganancia de codificacion mediante el incremento de la eficiencia del espectro y un receptor para una decodificacion eficiente. Ademas, se describen los patrones piloto dispersos que pueden ser usados en la estructura del preambulo, y una estructura del receptor. Usando el patron piloto sugerido, es posible decodificar la seral L1 transmitida en el preambulo en una posicion de ventana de sintonizador aleatoria, sin necesidad de usar la informacion en la informacion de union de canales.
Aun otra realizacion de la invencion se refiere a la seralizacion de L1 optimizada para reducir la sobrecarga de seralizacion en el sistema de union de canales y una estructura de receptor eficiente.
Aun otra realizacion de la invencion se refiere a la estructura de bloque de L1 que puede maximizar la eficiencia del espectro sin perforar, es decir, sin deterioro del rendimiento.
Una realizacion de la invencion se refiere a una estructura para seralizacion de L1 con una sobrecarga minimizada o una estructura de bloque de L1 adaptativa para la eficiencia del espectro incrementada en un entorno de union de canales. La estructura es capaz de adaptarse a un bloque de L1 que puede variar dependiendo de la estructura de union de canales o el entorno del canal de transmision.
Una realizacion de la invencion se refiere a una estructura de intercalado apropiada para un sistema de union de canales. La estructura de intercalado sugerida puede permitir la decodificacion de un servicio solicitado por el usuario en una posicion de ventana de sintonizador aleatoria.
Aun otra realizacion de la invencion se refiere a la transmision de informacion de tipos de segmento de datos en un encabezado FECFRAME en un entorno de union de canales. Los tipos de segmento de datos pueden ser tanto Codificacion y Modulacion Constante (CCM) o Codificacion y Modulacion Adaptativas/Codificacion y Modulacion Variables (ACM/MVC). La sobrecarga de seralizacion de L1 puede ser minimizada.
Aun otra realizacion de la invencion se refiere a la transmision de los parametros de intercalado de tiempo de bloque de L1 en un encabezado de un preambulo. Ademas, se sugiere un mecanismo de proteccion para asegurar la robustez para la seralizacion.
Aun otra realizacion de la invencion se refiere a una estructura de encabezado que puede transmitir informacion del tamaro de la L1 de la seralizacion de L1 que se transmite en un preambulo y el parametro de intercalado de tiempo en una forma de pre-L1.
Aun otra realizacion de la invencion se refiere a una estructura de intercalado de tiempo eficiente del bloque de L1.
Aun otra realizacion de la invencion se refiere a un metodo de direccionamiento que puede reducir una sobrecarga de la direccion de la PLP en la estructura de seralizacion de L1. Aun otra realizacion de la invencion se refiere a un intercalador de tiempo que puede tener una profundidad de
intercalado completa en un entorno de ruido de rafaga.
Aun otra realizacion de la invencion se refiere a preambulos de intercalado de tiempo que puede tener una profundidad de intercalado completa. Aun otra realizacion de la invencion se refiere a un desintercalador eficiente que puede reducir la memoria necesaria
para el desintercalado a la mitad a traves de la realizacion del desintercalado de simbolo usando una memoria
intermedia unica 2-D. Aun otra realizacion de la invencion se refiere a una arquitectura del receptor de un sistema OFDM que utiliza segmento de datos.
Aun otra realizacion de la invencion se refiere a los metodos de intercalado de tiempo y de desintercalado de tiempo para el preambulo. Mediante preambulos de intercalado excluyendo los pilotos, los efectos del intercalado de tiempo y de frecuencia pueden ser maximizados y la memoria necesaria para el desintercalado puede ser minimizada.
Aun una realizacion de la invencion se refiere a la estructura de los campos de la seralizacion y del encabezado del
encabezado de L1 que se transmiten en simbolos de preambulo. Aun otra realizacion de la invencion se refiere a una seralizacion de L1 y un receptor que usa la seralizacion de L1 para una difusion por cable eficiente.
Aun otra realizacion de la invencion se refiere una seralizacion eficiente de L1 y un receptor que usa la seralizacion
de L1 eficiente para una difusion por cable eficiente. Aun otra realizacion de la invencion se refiere a una seralizacion de L1 mas eficiente y un receptor que usa la seralizacion L1 mas eficiente para una difusion por cable eficiente.
Descripcion de las realizaciones preferidas Los dibujos anexos, que se incluyen para proporcionar una mayor comprension de la invencion y se incorporan y
forman parte de esta solicitud, ilustran realizacion(es) de la invencion y junto con la descripcion sirven para explicar el principio de la invencion. En los dibujos: La figura 1 es un ejemplo de modulacion de amplitud en cuadratura -64 (QAM) usada en la DVB-T europea. La figura 2 es un metodo de codigo Gray reflejado binario (BRGC). La figura 3 es una salida cerca de Gaussiana mediante la modificacion de 64-QAM usada en DVB-T. La figura 4 es la distancia Hamming entre par reflejado en BRGC. La figura 5 es caracteristicas en QAM, donde existe un par reflejado para cada eje I y eje Q. La figura 6 es un metodo para modificar la QAM utilizando un par reflejado de BRGC. La figura 7 es un ejemplo de 64/256/1024/4096-QAM modificada. Las figuras 8-9 son un ejemplo de 64-QAM modificada utilizando un par reflejado BRGC. Las figuras 10-11 son un ejemplo de modificacion 256-QAM utilizando un par reflejado BRGC. Las figuras 12-13 son un ejemplo de 1024-QAM modificada utilizando un par reflejado de BRGC (0 - 511). Las figuras 14-15 son un ejemplo de 1024-QAM modificada utilizando un par reflejado de BRGC (512 - 1.023). Las figuras 16-17 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (0 - 511).
Las figuras 18-19 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (512 a 1.023). Las figuras 20-21 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (1.024-1.535). Las figuras 22-23 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (1.536 - 2.047). Las figuras 24-25 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (2.048-2.559). Las figuras 26-27 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (2.560 - 3.071). Las figuras 28-29 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (3.072 - 3.583). Las figuras 30-31 son un ejemplo de 4096-QAM modificada utilizando un par reflejado de BRGC (desde 3.584 hasta
4.095).
La figura 32 es un ejemplo de mapeo de bits de la QAM modificada en donde 256-QAM se modifica utilizando
BRGC.
La figura 33 es un ejemplo de transformacion de MQAM en constelacion no uniforme.
La figura 34 es un ejemplo de un sistema de transmision digital.
La figura 35 es un ejemplo de un procesador de entrada.
La figura 36 es una informacion que puede ser incluida en la banda base (BB).
La figura 37 es un ejemplo de BICM.
La figura 38 es un ejemplo de codificador acortado/perforado.
La figura 39 es un ejemplo de la aplicacion de varias constelaciones.
La figura 40 es otro ejemplo de los casos en que se considera la compatibilidad entre los sistemas convencionales.
La figura 41 es una estructura de trama que comprende el preambulo para la seralizacion de L1 y simbolo de datos
para los datos de PLP. La figura 42 es un ejemplo de constructor de tramas. La figura 43 es un ejemplo de insercion de piloto (404) que se muestra en la figura 4. La figura 44 es una estructura de SP. La figura 45 es una nueva estructura de SP o Patron Piloto (PP) 5'. La figura 46 es una estructura PP5' sugerida. La figura 47 es una relacion entre el simbolo de datos y el preambulo. La figura 48 es otra relacion entre el simbolo de datos y el preambulo. La figura 49 es un ejemplo de perfil de retardo de los canales de cable. La figura 50 es una estructura piloto dispersa que utiliza z=56, z=112. La figura 51 es un ejemplo de modulador basado en OFDM. La figura 52 es un ejemplo de la estructura del preambulo. La figura 53 es un ejemplo de decodificacion de preambulo. La figura 54 es un proceso para el disero de preambulo mas optimizado. La figura 55 es otro ejemplo de la estructura del preambulo. La figura 56 es otro ejemplo de decodificacion del Preambulo. La figura 57 es un ejemplo de la estructura del preambulo. La figura 58 es un ejemplo de decodificacion de L1. La figura 59 es un ejemplo de procesador analogico.
La figura 60 es un ejemplo de sistema de recepcion digital. La figura 61 es un ejemplo de procesador analogico utilizado en el receptor. La figura 62 es un ejemplo de demodulador. La figura 63 es un ejemplo de programa de analisis de trama. La figura 64 es un ejemplo de demodulador BICM. La figura 65 es un ejemplo de decodificacion LDPC utilizando acortado/perforado. La figura 66 es un ejemplo de procesador de salida. La figura 67 es un ejemplo de la tasa de repeticion de bloque de L1 de 8 MHz. La figura 68 es un ejemplo de la tasa de repeticion de bloque de L1 de 8 MHz. La figura 69 es una nueva tasa de repeticion de bloque de L1 de 7,61 MHz. La figura 70 es un ejemplo de seralizacion de L1 que se transmite en el encabezado de trama. La figura 71 es el resultado del preambulo y la simulacion de la estructura de L1. La figura 72 es un ejemplo de intercalado de simbolo. La figura 73 es un ejemplo de una transmision de bloque de L1. La figura 74 es otro ejemplo de seralizacion de L1 transmitida dentro de un encabezado de trama. La figura 75 es un ejemplo de la frecuencia o el tiempo de intercalado/desintercalado. La figura 76 es una tabla de analisis de sobrecarga de la seralizacion de L1 que se transmite en el encabezado de
FECFRAME en la Insercion de Encabezado ModCod (307) en la ruta de datos del modulo de BICM que se muestra
en la figura 3.
La figura 77 esta mostrando una estructura de encabezado FECFRAME para minimizar la sobrecarga.
La figura 78 muestra una tasa de error de bit (BER) de la proteccion de L1 antes mencionada.
La figura 79 muestra ejemplos de una trama de transmision y una estructura de trama FEC.
La figura 80 muestra un ejemplo de seralizacion de L1.
La figura 81 muestra un ejemplo de seralizacion de pre-L1.
La figura 82 muestra una estructura de bloque de seralizacion L1.
La figura 83 muestra un intercalado de tiempo L1.
La figura 84 muestra un ejemplo de extraccion de informacion de modulacion y de codigo.
La figura 85 muestra otro ejemplo de la seralizacion de pre-L1. La figura 86 muestra un ejemplo de programacion del bloque de seralizacion de L1 que se transmite en el preambulo.
La figura 87 muestra un ejemplo de seralizacion de pre-L1, donde se considera aumento de energia.
La figura 88 muestra un ejemplo de seralizacion de L1.
La figura 89 muestra otro ejemplo de extraccion de la informacion de modulacion y de codigo.
La figura 90 muestra otro ejemplo de extraccion de la informacion de modulacion y de codigo.
La figura 91 muestra un ejemplo de sincronizacion de pre-L1.
La figura 92 muestra un ejemplo de seralizacion de pre-L1.
La figura 93 muestra un ejemplo de seralizacion de L1.
La figura 94 muestra un ejemplo de la ruta de seralizacion de L1.
La figura 95 es otro ejemplo de la seralizacion de L1 transmitida dentro de un encabezado de trama.
La figura 96 es otro ejemplo de la seralizacion de L1 transmitida dentro de un encabezado de trama.
La figura 97 es otro ejemplo de la seralizacion de L1 transmitida dentro de un encabezado de trama.
La figura 98 muestra un ejemplo de seralizacion de L1. La figura 99 es un ejemplo de intercalador de simbolos.
La figura 100 muestra un rendimiento de intercalado del intercalador de tiempo de la figura 99.
La figura 101 es un ejemplo de intercalador de simbolos.
La figura 102 muestra un rendimiento de intercalado del intercalador de tiempo de la figura 101.
La figura 103 es un ejemplo de desintercalador de simbolos.
La figura 104 es otro ejemplo del intercalador de tiempo.
La figura 105 es el resultado del intercalado utilizando el procedimiento mostrado en la figura 104.
La figura 106 es un ejemplo de metodo de direccionamiento de la figura 105.
La figura 107 es otro ejemplo de intercalado de tiempo L1.
La figura 108 es un ejemplo de desintercalador de simbolos.
La figura 109 es otro ejemplo de desintercalador.
La figura 110 es un ejemplo de desintercalador de simbolos.
La figura 111 es un ejemplo de direcciones de fila y columna para el desintercalado de tiempo.
La figura 112 muestra un ejemplo de intercalado general de bloques en un dominio de simbolo de datos donde no se
usan los pilotos. La figura 113 es un ejemplo de un transmisor OFDM que utiliza segmentos de datos. La figura 114 es un ejemplo de un receptor OFDM que utiliza segmento de datos. La figura 115 es un ejemplo de intercalado de tiempo y un ejemplo de desintercalador de tiempo. La figura 116 es un ejemplo de la formacion de simbolos OFDM. La figura 117 es un ejemplo de un intercalador de tiempo (TI). La figura 118 es un ejemplo de un intercalador de tiempo (TI). La figura 119 es un ejemplo de una estructura de preambulo en un transmisor y un ejemplo de un proceso en el
receptor. La figura 120 es un ejemplo de un proceso en el receptor para obtener L1 XFEC FRAME del preambulo. La figura 121 es un ejemplo de una estructura de preambulo en un transmisor y un ejemplo de un proceso en el
receptor. La figura 122 es un ejemplo de un intercalador de tiempo (TI). La figura 123 es un ejemplo de un transmisor OFDM que usa segmentos de datos. La figura 124 es un ejemplo de un receptor OFDM que usa segmentos de datos. La figura 125 es un ejemplo de un intercalador de tiempo (TI). La figura 126 es un ejemplo de un desintercalador de tiempo (TDI). La figura 127 es un ejemplo de un intercalador de tiempo (TI). La figura 128 es un ejemplo de flujo de intercalado y desintercalado de tiempo de preambulo. La figura 129 es un parametro de profundidad de intercalado de tiempo en la seralizacion de encabezado de L1.
La figura 130 es un ejemplo de una seralizacion de encabezado de L1, estructura de L1 y un metodo de relleno. La figura 131 es un ejemplo de seralizacion de L1. La figura 132 es un ejemplo de dslice ti depth. La figura 133 es un ejemplo de dslice type.
5 La figura 134 es un ejemplo de plp type. La figura 135 es un ejemplo de Plp payload type. La figura 136 es un ejemplo de Plp modcod. La figura 137 es un ejemplo de GI. La figura 138 es un ejemplo de PAPR.
10 La figura 139 es un ejemplo de seralizacion de L1. La figura 140 es un ejemplo de plp type. La figura 141 es un ejemplo de seralizacion de L1. La figura 142 es un ejemplo de una seralizacion de encabezado de L1, estructura de L1 y un metodo de relleno. La figura 143 es un ejemplo de seralizacion de L1.
15 La figura 144 muestra ejemplos de los campos de la seralizacion de L1. La figura 145 es un ejemplo de seralizacion de L1. La figura 146 es un ejemplo de plp type.
Descripcion de las realizaciones preferidas
Se hara ahora referencia en detalle a las realizaciones preferidas de la presente invencion, cuyos ejemplos se 20 ilustran en los dibujos adjuntos. Siempre que sea posible, los mismos numeros de referencia se utilizaran a lo largo de los dibujos para referirse a las partes iguales o similares.
En la siguiente descripcion, el termino quot;servicioquot; es indicativo de cualquiera de los contenidos de difusion que se pueden transmitir/recibir mediante el aparato de transmision/recepcion de la seral.
Se utiliza la Modulacion de Amplitud en Cuadratura (QAM), utilizando codigo binario reflejado Gray (BRGC) como 25 modulacion en un entorno de transmision de difusion donde se utiliza modulacion codificada de bit intercalado (BICM) convencional. La figura 1 muestra un ejemplo de 64-QAM utilizado en la DVB-T europea.
El BRGC se puede hacer usando el procedimiento mostrado en la figura 2. Un BRGC de n bit se puede hacer mediante la adicion de un codigo inverso BRGC (es decir, codigo reflejado) de (n-1) bit a una parte trasera de (n-1) bits, mediante la adicion de ceros a una parte delantera de (n-1) bit BRGC original, y mediante la adicion de unos a 30 una parte delantera de codigo reflejado. El codigo BRGC realizado por este metodo tiene una distancia de Hamming entre codigos consecutivos de uno (1). Ademas, cuando se aplica BRGC a la QAM, la distancia de Hamming entre el punto y los cuatro puntos que estan mas proximamente adyacentes al punto, es uno (1) y la distancia de Hamming entre el punto y otros cuatro puntos que son los segundos mas adyacentes al punto, es de dos (2). Estas caracteristicas de las distancias de Hamming entre un punto especifico de la constelacion y otros puntos adyacentes
35 pueden ser denominadas como regla de mapeo de Gray en la QAM.
Para hacer un sistema robusto contra ruido Gaussiano blanco aditivo (AWGN), la distribucion de las serales transmitidas por un transmisor se pueden volver cercanas a la distribucion Gaussiana. Para poder hacer eso, la ubicacion de puntos en la constelacion se puede modificar. La figura 3 muestra una salida proxima a la gaussiana mediante la modificacion de 64-QAM utilizada en DVB-T. Dicha constelacion puede ser denominada como QAM no
40 uniforme (NU-QAM).
Para hacer una constelacion de QAM no uniforme, se puede utilizar la funcion de distribucion acumulativa (CDF) Gaussiana. En el caso de 64, 256 o 1024 QAM, es decir, 2 A N AMS, la QAM se puede dividir en dos N-PAM independientes. Al dividir la CDF Gaussiana en N secciones de probabilidad identica y al permitir a un punto de seral en cada seccion representar a la seccion, se puede hacer una constelacion que tiene una distribucion
45 Gaussiana. En otras palabras, la coordenada xj de N-PAM no uniforme nuevamente definida puede ser definida como sigue: La figura 3 es un ejemplo de transformacion de 64QAM de DVB-T en NU-64QAM utilizando los metodos anteriores. La figura 3 representa un resultado de la modificacion de las coordenadas de cada eje I y eje Q utilizando los metodos anteriores y mapeando los puntos de la constelacion anteriores a las coordenadas nuevamente definidas. En el caso de 32, 128 o 512 QAM, es decir, QAM cruzada, que no es 2 A N QAM, mediante la modificacion de Pj apropiadamente, se puede encontrar una nueva coordenada.
Una realizacion de la presente invencion puede modificar la QAM usando BRGC mediante el uso de las caracteristicas de BRGC. Como se muestra en la figura 4, la distancia de Hamming entre pares reflejados en BRGC es uno, ya que difiere solo en un bit que se arade a la parte delantera de cada codigo. La figura 5 muestra las caracteristicas de la QAM donde el par reflejado existe para cada eje I y eje Q. En esta figura, el par reflejado existe a cada lado de la linea negra de puntos.
Mediante el uso de pares reflejados existentes en la QAM, una potencia media de una constelacion QAM se puede reducir manteniendo una regla de mapeo de Gray en la QAM. En otras palabras, en una constelacion donde se normaliza una potencia media como 1, la distancia euclideana minima en la constelacion se puede aumentar. Cuando esta QAM modificada se aplica a los sistemas de difusion o de comunicacion, es posible implementar ya sea un sistema mas robusto al ruido utilizando la misma energia que un sistema convencional o un sistema con el mismo rendimiento que un sistema convencional, pero que utiliza menos energia.
La figura 6 muestra un metodo de modificacion de la QAM utilizando un par reflejado de BRGC. La figura 6a muestra una constelacion y la figura 6b muestra un diagrama de flujo para la modificacion de la QAM utilizando un par reflejado de BRGC. Primero, hay que encontrar un punto de destino que tiene la mayor potencia entre los puntos de la constelacion. Los puntos candidatos son los puntos en que el punto de destino se puede mover y son los puntos vecinos mas cercanos del par reflejado del punto de destino. Entonces, se necesita encontrar un punto vacio (es decir, un punto que aun no esta tomado por otros puntos) con la menor potencia entre los puntos candidatos y se comparan la potencia del punto de destino y la potencia de un punto candidato. Si la potencia del punto candidato es mas pequera, el punto de destino se mueve hasta el punto candidato. Estos procesos se repiten hasta que una potencia media de los puntos en la constelacion llega a un minimo, manteniendo la regla de mapeo de Gray.
La figura 7 muestra un ejemplo de 64/256/1024/4096-QAM modificada. Los valores de Gray mapeados corresponden a las figuras 8 -31, respectivamente. Ademas de estos ejemplos, se pueden realizar otros tipos de QAM modificada que permiten la optimizacion de identica potencia. Esto se debe a que un punto de destino se puede mover a puntos candidatos multiples. La QAM modificada sugerida se puede aplicar a, no solo la 64/256/1024/4096-QAM, sino tambien una QAM cruzada, una QAM de mayor tamaro, o modulaciones que utilizan BRGC que no sean QAM.
La figura 32 muestra un ejemplo de mapeo de bits de QAM modificada donde 256-QAM se modifica utilizando BRGC. La figura 32a y la figura 32b muestran mapeos de los Bits Mas Significativos (MSB). Puntos designados como circulos rellenos representan mapeos de unos y los puntos designados como circulos en blanco representan mapeos de ceros. En una misma manera, cada bit esta mapeado como se muestra en las figuras de (a) a (h) de la figura 32, hasta que se mapean los Bits Menos Significativos (LSB). Como se muestra en la figura 32, la QAM modificada se puede permitir la decision de bits utilizando solo los ejes I y Q como la QAM convencional, a excepcion de un bit que esta al lado de los MSB (la figura 32c y la figura 32d). Mediante el uso de estas caracteristicas, se puede hacer un receptor simple mediante la modificacion parcial de un receptor de la QAM. Un receptor eficiente se pueden implementar mediante la comprobacion, tanto de los valores I y Q solo cuando la determinacion del bit al lado de los MSB y mediante el calculo solo de I o Q para el resto de bits. Este procedimiento se puede aplicar a LLR aproximada, LLR exacta, o una decision dificil.
Mediante el uso de la QAM modificada o MQAM, que utiliza las caracteristicas de los anteriores BRGC, se puede hacer una constelacion no uniforme o NU-MQAM. En la ecuacion anterior, donde se utiliza CDF Gaussiana, Pj puede ser modificado para adaptarse a la MQAM. Al igual que la QAM, en la MQAM, dos PAMs que tienen eje I y eje Q pueden ser consideradas. Sin embargo, a diferencia de la QAM donde una serie de puntos que corresponden a un valor de cada eje PAM son identicos, el numero de puntos cambia en la MQAM. Si un numero de puntos que corresponde al valor j-esimo de la PAM se define como nj en una MQAM donde existe un total de M puntos de la constelacion, entonces Pj se puede definir de la siguiente manera:
Al utilizar la nueva definicion de Pj, la MQAM se puede transformar en una constelacion no-uniforme. Pj se puede definir de la siguiente manera para el ejemplo de 256-MQAM.
La figura 33 es un ejemplo de transformacion de MQAM en la constelacion no uniforme. La NU-MQAM hecha utilizando estos metodos puede conservar las caracteristicas de los receptores de MQAM con coordenadas modificadas de cada PAM. Por lo tanto, se puede implementar un receptor eficiente. Ademas, se puede implementar un sistema mas robusto al ruido que la anterior NU-QAM. Para un sistema de difusion de transmision mas eficiente, es posible la hibridacion MQAM y NU-MQAM. En otras palabras, un sistema mas robusto al ruido se puede implementar mediante el uso de MQAM para un entorno donde se utiliza un codigo de correccion de errores con el codigo de tasa alto y mediante el uso de NU-MQAM de otra manera. Para tal caso, un transmisor puede dejar que un receptor tenga informacion de la tasa de codigo de un codigo de correccion de errores que se utiliza actualmente y un tipo de modulacion utilizado actualmente de tal manera que el receptor puede demodular de acuerdo con la modulacion que se utiliza actualmente.
La figura 34 muestra un ejemplo de sistema de transmision digital. Las entradas pueden incluir una serie de flujos MPEG-TS o flujos GSE (encapsulacion General de Flujo). Un modulo de procesador de entrada 101 puede aradir parametros de transmision de flujo de entrada y realizar la programacion de un modulo de BICM 102. El modulo de BICM 102 puede agregar redundancia e intercalar datos para la correccion de errores del canal de transmision. Un constructor de trama 103 puede construir tramas mediante la adicion de informacion de seralizacion de la capa fisica y los pilotos. Un modulador 104 puede realizar la modulacion en los simbolos de entrada en metodos eficientes. Un procesador analogico 105 puede llevar a cabo diversos procesos para la conversion de serales digitales de entrada en serales analogicas de salida.
La figura 35 muestra un ejemplo de un procesador de entrada. El flujo MPEG-TS o GSE de entrada se puede transformar mediante el preprocesador de entrada en un total de n flujos que se procesaran de forma independiente. Cada uno de estos flujos pueden ser tanto una trama de TS completa que incluye componentes de servicios multiples o una trama de TS minima que incluye componentes de servicio (es decir, de video o audio). Ademas, cada uno de esos flujos puede ser un flujo de GSE que transmite ya sea servicios multiples o un unico servicio.
El modulo de interfaz de entrada 202-1 puede asignar un numero de bits de entrada igual a la capacidad de campo de datos maxima de una trama de banda base (BB). Un relleno puede ser insertado para completar la capacidad de bloque del codigo LDPC/BCH. El modulo de sincronizacion de corriente de entrada 203-1 puede proporcionar un mecanismo para regenerar, en el receptor, el reloj del Flujo de Transporte (o flujo generico empaquetado), a fin de garantizar las tasas de bits y el retardo de extremo a extremo constantes.
A fin de permitir que el flujo de transporte se recombine sin necesidad de memoria adicional en el receptor, los flujos de transporte de entrada se retardan mediante los compensadores de retardo 204-1 -n teniendo en cuenta los parametros de intercalado de los datos de PLP en un grupo y las PLP comunes correspondientes. Los modulos de eliminacion de paquetes nulos 205-1 -n pueden aumentar la eficiencia de transmision mediante la eliminacion del paquete nulo insertado para el caso de servicio de VBR (tasa variable de bit). Los modulos del codificador de comprobacion de redundancia ciclica (CRC) 206-1 -n pueden agregar la paridad CRC para aumentar la fiabilidad de la transmision de la trama de BB. El encabezado BB insertando los modulos 207-1 -n puede agregar encabezado de trama BB a la parte inicial de la trama de BB. La informacion que puede ser incluida en el encabezado de BB se muestra en la figura 36.
Un modulo de fusion/segmentador 208 puede realizar el segmentado de la trama BB de cada PLP, fusionando las tramas de BB a partir de multiples PLPs, y programar cada trama de BB dentro de una trama de transmision. Por lo tanto, los modulos de fusion/segmentador 208 pueden enviar la informacion de seralizacion L1 que se refiere a la asignacion de la PLP en la trama. Por ultimo, un modulo codificador BB 209 puede aleatorizar flujos de bits de entrada para minimizar la correlacion entre los bits dentro de flujos de bits. Los modulos sombreados de la figura 35 son modulos que se utilizan cuando el sistema de transmision utiliza un unico PLP, los otros modulos de la figura 35 son modulos que se utilizan cuando el dispositivo de transmision utiliza PLPs multiples.
La figura 37 muestra un ejemplo de modulo de BICM. La figura 37a muestra la ruta de datos y la figura 37b muestra la ruta de L1 del modulo BICM. Un modulo codificador externo 301 y un modulo codificador interno 303 pueden aradir redundancia a los flujos de bits de entrada para la correccion de errores. Un modulo intercalador exterior 302 y un modulo intercalador interno 304 pueden intercalar los bits para evitar errores de rafaga. El modulo intercalador exterior 302 se puede omitir si la BICM es especifica para DVB-C2. Un modulo demultiplexor de bit 305 puede controlar la fiabilidad de cada bit de salida desde el modulo intercalador interior 304. Un modulo mapeador de simbolo 306 puede mapear flujos de bits de entrada en flujos de simbolos. En este momento, es posible utilizar cualquiera de una QAM convencional, una MQAM que utiliza el BRGC antes mencionado para mejorar el rendimiento, una NU-QAM, que utiliza la modulacion no uniforme, o una NU-MQAM que utiliza modulacion no uniforme aplicada BRGC para mejorar el rendimiento. Para construir un sistema que sea mas robusto frente al ruido, se pueden considerar combinaciones de modulaciones que utilizan MQAM y/o NU MQAM dependiendo de la tasa de codigo del codigo de correccion de errores y la capacidad de la constelacion. En este momento, el modulo mapeador de simbolo 306 puede utilizar una constelacion adecuada de acuerdo con la tasa de codigo y la capacidad de la constelacion. La figura 39 muestra un ejemplo de tales combinaciones.
El Caso 1 muestra un ejemplo de uso exclusivo de NU-MQAM a una tasa de codigo baja para la implementacion del sistema simplificado. El Caso 2 muestra un ejemplo del uso de la constelacion optima a cada tasa de codigo. El transmisor puede enviar informacion sobre la tasa de codigo del codigo de correccion de errores y la capacidad de la constelacion con el receptor de tal manera que el receptor puede usar una constelacion apropiada. La figura 40 muestra otro ejemplo de los casos en que se considera la compatibilidad entre los sistemas convencionales. Ademas de los ejemplos, son posibles mas combinaciones para optimizar el sistema.
El modulo de insercion de encabezado ModCod 307 mostrado en la figura 37 puede tomar informacion de retroalimentacion de codificacion y modulacion adaptativa (ACM)/codificacion y modulacion variable (VCM) y agregar informacion de los parametros utilizados en la codificacion y la modulacion a un bloque FEC como encabezado. Elencabezado de tipo de modulacion/indice de codigo (ModCod) puede incluir la siguiente informacion:
Tipo FEC (1 bits) - LDPC larga o corta
*
indice de codigo (3 bits)
*
Modulacion (3 bits) - hasta a 64 K QAM
*
PLP identificador (8 bits)
El modulo intercalador de simbolo 308 puede realizar el intercalado en el dominio de simbolo para obtener mayores efectos de intercalado. Procesos similares realizados en la ruta de datos se pueden realizar en la ruta de seralizacion de L1, pero con posibles parametros diferentes (308-1). En este punto, un modulo de codigo reducido/perforado (303-1) se puede utilizar para el codigo interno.
La figura 38 muestra un ejemplo de codificacion LDPC utilizando acortado/perforado. El proceso de acortamiento se puede realizar en los bloques de entrada que tienen menos bits que un numero necesario de bits para la codificacion LDPC como tantos bits cero para codificar LDPC puedan ser rellenados (301c). Los flujos de bits de entrada rellenados con ceros pueden tener bits de paridad a traves de la codificacion LDPC (302c). En este momento, para flujos de bits que corresponden a flujos de bits originales, los ceros se pueden eliminar (303c) y para flujos de bits de paridad, se puede realizar la perforacion (304c) de acuerdo a las tasas de codigo. Estos flujos de bits de informacion procesada y flujos de bits de paridad pueden ser multiplexados en secuencias originales y emitidas (305c).
La figura 41 muestra una estructura de trama que comprende el preambulo para la seralizacion L1 y simbolo de datos para los datos de la PLP. Se puede observar que los simbolos del preambulo y los datos se generan ciclicamente, utilizando una trama como una unidad. Los simbolos de datos comprenden una PLP de tipo 0 que se transmite mediante una modulacion/codificacion fija y una PLP de tipo 1, que se transmite mediante una modulacion/codificacion variable. Para la PLP de tipo 0, la informacion, como la modulacion, el tipo de FEC, y la tasa de codigo FEC se transmiten en el preambulo (ver la figura 42 Insercion de encabezado de trama 401). Para la PLP de tipo 1, la informacion correspondiente se puede transmitir en el encabezado de bloque FEC de un simbolo de datos (ver la figura 37 Insercion de encabezado ModCod 307). Mediante la separacion de los tipos de PLP, la sobrecarga ModCod se puede reducir en un 3 -4% a partir de una tasa de transmision total, para una PLP de tipo 0 que se transmite a una tasa fija. En un receptor, para la modulacion/codificacion fija de PLP de una PLP de tipo 0, el extractor de encabezado de trama r401 que se muestra en la figura 63 puede extraer informacion sobre la modulacion y tasa de codigo FEC y proporcionar la informacion extraida a un modulo de decodificacion BICM. Para la modulacion/codificacion variable de PLP de una PLP de tipo 1, los modulos de extraccion ModCod, r307 y r307-1 que se muestran en la figura 64 se pueden extraer y proporcionar los parametros necesarios para la decodificacion de la BICM.
La figura 42 muestra un ejemplo de un constructor de trama. Un modulo de insercion de encabezado de trama 401 puede formar una trama a partir de los flujos de simbolos de entrada y puede agregar un encabezado de trama en la parte delantera de cada trama transmitida. El encabezado de trama puede incluir la siguiente informacion:
Numero de canales unidos (4 bits)
Intervalo de guarda (2 bits)
*
PAPR (2 bits)
*
Patron Piloto (2 bits)
*
Identificacion del sistema digital (16 bits)
*
Identificacion de la trama (16 bits)
*
Longitud de trama (16 bits) - numero de simbolos por trama de Multiplexacion por Division de Frecuencia Ortogonal (OFDM)
*
Longitud de supertrama (16 bits) -numero de tramas por supertrama
*
Numero de PLPs (8 bits)
*
para cada PLP Identificacion de la PLP (8 bits) Identificacion de union de canales (4 bits) Inicio PLP (9 bits) tipo de PLP (2 bits) - PLP comun u otras tipo de carga util de PLP (5 bits) tipo de MC (1 bit) -modulacion y codificacion fija/variable si tipo de MC == modulacion y codificacion fija
tipo de FEC (1 bits) -LDPC larga o corta
indice de codigo (3 bits)
Modulacion (3 bits) - hasta 64K QAM;
final si;
Numero de canales de muesca (2 bits)
para cada muesca
inicio de muesca (9 bits)
anchura de muesca (9 bits)
final para;
anchura de PLP (9 bits) -numero maximo de bloques FEC de PLP
tipo de intercalado PLP tiempo (2 bits)
final para;
* CRC-32 (32 bits)
El entorno de union de canales se supone para la informacion de L1 transmitida en el encabezado de trama y los datos que corresponden a cada segmento de datos se definen como una PLP. Por lo tanto, la informacion tal como el identificador de la PLP, el identificador de union de canales, y la direccion de inicio de la PLP se requieren para cada canal que se utiliza en la union. Una realizacion de la presente invencion sugiere transmitir el campo ModCod en el encabezado de trama FEC si el tipo de la PLP soporta modulacion/codificacion variable y transmitir el campo ModCod en el encabezado de trama si el tipo de la PLP soporta modificacion/codificacion fija para reducir la sobrecarga de seralizacion. Ademas, si existe una banda de muesca para cada PLP, mediante la transmision de la direccion de inicio de la muesca y su anchura, la decodificacion de los portadores correspondiente en el receptor puede llegar a ser innecesaria.
La figura 43 muestra un ejemplo de Patron Piloto 5 (PP5) que se aplica en un entorno de union de canales. Como se muestra, si las posiciones de SP son coincidentes con las posiciones piloto preambulo, puede producirse una estructura piloto irregular.
La figura 43a muestra un ejemplo de modulo de insercion del piloto 404 como se muestra en la figura 42. Como se representa en la figura 43, si se utiliza una sola banda de frecuencia (por ejemplo, 8 MHz), el ancho de banda disponible es 7,61 MHz, pero si multiples bandas de frecuencia son unidas, las bandas de guarda se pueden eliminar, por lo tanto, la eficiencia de frecuencia puede aumentar en gran medida. La figura 43b es un ejemplo de modulo de insercion de preambulo 504, como se muestra en la figura 51 que se transmite en la parte delantera de la trama e incluso con la union de canales, el preambulo tiene la tasa de repeticion de 7,61 MHz, que es el ancho de banda del bloque de L1. Esta es una estructura que tiene en cuenta el ancho de banda de un sintonizador que realiza la exploracion inicial de canales.
Patrones pilotos existen tanto para el preambulo como para los simbolos de datos. Para el simbolo de datos, se pueden utilizar patrones de piloto disperso (SP). El Patron Piloto 5 (PP5) y el Patron Piloto 7 (PP7) de T2 pueden ser buenos candidatos para el intercalado de solo frecuencia. El PP5 tiene x=12, y=4, z=48 para GI=1/64 y el PP7 tiene x=24, y=4, z=96 para GI=1/128. El intercalado de tiempo adicional tambien es posible para una mejor estimacion del canal. Los patrones piloto para el preambulo pueden cubrir todas las posiciones piloto posibles para la adquisicion inicial de canales. Ademas, las posiciones piloto del preambulo deben ser coincidentes con las posiciones SP y se desea un unico patron de piloto, tanto para el preambulo como para el SP. Los pilotos preambulo tambien se podrian utilizar para el intercalado de tiempo y cada preambulo podria tener un patron piloto identico. Estos requisitos son importantes para la deteccion de C2 en la exploracion y necesarios para la estimacion del desplazamiento de frecuencia con la correlacion de secuencia de aleatorizacion. En un entorno de union de canales, la coincidencia en las posiciones piloto tambien se debe mantener para la union de canales, porque la estructura piloto irregular puede degradar el rendimiento de intercalado.
En concreto, si una distancia z entre los pilotos dispersos (SPs) en un simbolo OFDM es de 48 y si una distancia y entre SPs correspondientes a un portador SP especifico a lo largo del eje del tiempo es de 4, una distancia efectiva x despues del intercalado de tiempo se convierte en 12. Esto es cuando un intervalo de guarda (GI) de la fraccion es 1/64. Si la fraccion de GI es 1/128, se puede utilizar x=24, y=4 y z=96. Si se usa la union de canales, las posiciones SP se pueden hacer coincidir con las posiciones de piloto de preambulo al generar puntos no continuos en la estructura piloto dispersa.
En este momento, las posiciones piloto de preambulo pueden ser coincidentes con todas las posiciones SP de simbolo de datos. Cuando se usa union de canales, segmento de datos donde el servicio se transmite, se puede determinar sin tener en cuenta la granularidad de la amplitud de banda de 8 MHz. Sin embargo, para reducir la sobrecarga para dirigir el segmento de datos, se puede elegir comenzar la transmision a partir de la posicion de SP y terminar en la posicion SP.
Cuando un receptor recibe dichos SPs, si es necesario, el modulo de estimacion de canal r501 que se muestra en la figura 62 puede llevar a cabo el intercalado de tiempo para obtener los pilotos que se muestran en lineas punteadas en la figura 43 y realizar el intercalado de frecuencia. En este momento, para puntos no continuos de los cuales se designan intervalos como 32 en la figura 43, ya sea realizando intercalados en izquierda y derecha por separado o realizando intercalados en un solo lado luego realizando el intercalado en el otro lado mediante el uso de las posiciones piloto ya intercaladas, de las que el intervalo es de 12 como punto de referencia puede ser implementado. En este momento, el ancho de segmento de datos puede variar dentro de 7,61 MHz, por lo tanto, un receptor puede reducir al minimo el consumo de energia mediante la realizacion de estimacion de canal y decodificando solo los subportadores necesarios.
La figura 44 muestra otro ejemplo de PP5 aplicado en el entorno de union de canales o una estructura de SP para el mantenimiento de la distancia efectiva x como 12 para evitar la estructura de SP irregular que se muestra en la figura 43 cuando se utiliza la union de canales. La figura 44a es una estructura de SP para los simbolo de datos y la figura 44b es una estructura de SP para el simbolo de preambulo.
Como se muestra, si la distancia SP se mantiene coherente en el caso de union de canales, no habra ningun problema en el intercalado de la frecuencia, pero las posiciones piloto entre el simbolo de datos y el preambulo no pueden ser coincidentes. En otras palabras, esta estructura no requiere la estimacion de canal adicional para una estructura SP irregular, sin embargo, las posiciones SP utilizadas en la union de canales y posiciones piloto preambulo se vuelven diferentes para cada canal.
La figura 45 muestra una nueva estructura de SP o PP5' para proporcionar una solucion a los dos problemas antes mencionados en el entorno de union de canales. En concreto, a una distancia piloto de x=16 pueden resolver esos problemas. Para conservar la densidad del piloto o para mantener la misma sobrecarga, un PP5' puede tener x=16, y=3, z=48 de GI=1/64 y un PP7' puede tener x=16, y=6, z=96 de GI=1/128. La capacidad de intercalado de solo frecuencia todavia se puede mantener. Las posiciones de piloto se muestran en la figura 45 para la comparacion con la estructura PP5.
La figura 46 muestra un ejemplo de un nuevo patron SP o estructura PP5' en el entorno de union de canales. Como se muestra en la figura 46, tanto si se utiliza un solo canal o union de canales, puede proporcionarse una distancia piloto efectiva de x=16. Ademas, debido a que las posiciones de SP se pueden hacer coincidir con las posiciones de piloto preambulo, el deterioro de estimacion de canal causado por la irregularidad SP o posiciones SP no coincidentes se puede evitar. En otras palabras, no existe posicion SP irregular para el interpolador de frecuencia y se proporciona una coincidencia entre el preambulo y las posiciones de SP.
En consecuencia, los nuevos patrones de SP propuestos pueden ser ventajosos en que el unico patron de SP se puede utilizar tanto para el canal individual como unido; no puede ser causada una estructura piloto irregular, por tanto, es posible una buena estimacion de canal, tanto en las posiciones de preambulo y de piloto SP se pueden mantener coincidentes; se puede mantener la misma densidad piloto que para PP5 y PP7, respectivamente, y la capacidad de intercalado de solo frecuencia tambien puede ser conservada.
Ademas, la estructura del preambulo puede cumplir con los requisitos, tales como que las posiciones de piloto preambulo deberian cubrir todas las posiciones SP posibles para la adquisicion de canal inicial; el numero maximo de portadores debe ser de 3409 (7,61 MHz) para la exploracion inicial; exactamente los mismos patrones de piloto y secuencia de cifrado deben ser utilizados para la deteccion de C2; y es necesario un preambulo especifico de no deteccion como P1 en T2.
En terminos de relacion con la estructura de trama, la granularidad de posicion de segmento de datos puede ser modificada a 16 portadores en lugar de 12, por lo tanto, puede darse menos sobrecarga de direccionamiento de posicion y puede no ser esperado ningun otro problema relacionado con la condicion de segmento de datos, condicion de ranura Nula etc.
Por lo tanto, en el canal del modulo de estimacion r501 de la figura 62, se pueden utilizar pilotos en cada preambulo cuando se lleva a cabo el intercalado de tiempo de SP de los simbolos de datos. Por lo tanto, pueden ser mejoradas la adquisicion del canal y la estimacion de canal en los limites de la trama.
Ahora, con respecto a los requisitos relacionados con el preambulo y la estructura del piloto, hay consenso en que las posiciones de los pilotos de preambulo y SPs deben coincidir con independencia de la union de canales; el numero de portadores en el bloque de L1 debe ser divisible por la distancia del piloto para evitar la estructura irregular en el borde de la banda; los bloques de L1 se deben repetir en el dominio de la frecuencia; y los bloques de L1 deben ser siempre decodificables en una posicion de ventana de sintonizador arbitraria. Requisitos adicionales serian que las posiciones de piloto y los patrones deben ser repetidos en un periodo de 8 MHz; el desplazamiento correcto de frecuencia portadora debe ser estimado sin el conocimiento de union de canales; y la decodificacion de L1 (reordenamiento) es imposible antes de que se compense la frecuencia de desplazamiento.
La figura 47 muestra una relacion entre el simbolo de datos y el preambulo, cuando se utilizan las estructuras de preambulo, como se muestra en la figura 52 y la figura 53. El bloque de L1 se puede repetir en un periodo de 6 MHz. Para la decodificacion de L1, tanto la frecuencia de desplazamiento como el patron de cambio preambulo deben ser encontrados. La decodificacion de L1 no es posible en una posicion arbitraria del sintonizador sin la informacion de union de canales y un receptor no puede diferenciar entre el valor de cambio de preambulo y el desplazamiento de frecuencia.
Por lo tanto, un receptor, especificamente para el extractor de encabezado de trama r401 que se muestra en la figura 63 para llevar a cabo la decodificacion de la seral de L1, necesita obtener la estructura de union de canales. Debido a que se conoce la cantidad de cambio de preambulo esperado en dos regiones sombreadas verticalmente de la figura 47, el modulo de sincronizacion de tiempo/frecuencia r505 en la figura 62 puede estimar el desplazamiento de la frecuencia portadora. Sobre la base de la estimacion, la ruta de seralizacion de L1 (r3081-r301-1) en la figura 64 puede decodificar la L1.
La figura 48 muestra una relacion entre el simbolo de datos y el preambulo, cuando se utiliza la estructura del preambulo, como se muestra en la figura 55. El bloque de L1 se puede repetir en un periodo de 8 MHz. Para la decodificacion de L1, solo es necesario encontrar la frecuencia de desplazamiento y puede no ser requerido conocimiento del canal de union. El desplazamiento de frecuencia se puede estimar facilmente mediante el uso de una secuencia pseudo binaria aleatoria (PRBS) conocida. Como se muestra en la figura 48, el preambulo y los datos de simbolos se alinean, por lo tanto, la busqueda de sincronizacion adicional puede volverse innecesaria. Por lo tanto, para un receptor, especificamente para el modulo extractor de encabezado de trama r401 que se muestra en la figura 63, es posible que solo el pico de correlacion con la secuencia de aleatorizacion piloto deba ser obtenido para realizar la decodificacion de la seral de L1. El modulo de sincronizacion de tiempo/frecuencia r505 en la figura 62 puede estimar la frecuencia del portador desplazada de la posicion de pico.
La figura 49 muestra un ejemplo de perfil de retardo de los canales por cable.
Desde el punto de vista del disero del piloto, el GI actual ya protege en exceso la dispersion del retardo del canal de cable. En el peor de los casos, el redisero del modelo de canal puede ser una opcion. Para repetir el patron exactamente cada 8 MHz, la distancia piloto debe ser un divisor de los portadores 3584 (z=32 o 56). Una densidad de piloto de z=32 puede aumentar la sobrecarga piloto, por lo tanto, se puede elegir z=56. Ligeramente menos cobertura de retardo puede no ser importante en el canal por cable. Por ejemplo, puede ser de 8 !s para PP5' y 4 !s para PP7' frente a 9,3 !s (PP5) y 4,7 !s (PP7). Retardos significativos pueden ser cubiertos por ambos patrones piloto incluso en el peor de los casos. Para la posicion de piloto preambulo, no son necesarias mas que todas las posiciones de SP en el simbolo de datos.
Si la ruta de retardo -40 dB puede ser ignorada, la difusion de retardo real puede llegar a ser 2,5 !s, 1/64 GI= 7 !s, o 1/128 IG=3,5 !s. Esto demuestra que el parametro de distancia piloto, z=56 puede ser un valor lo suficientemente bueno. Ademas, z=56 puede ser un valor conveniente para la estructuracion de patrones piloto que permiten la estructura de preambulo de la figura 48.
La figura 50 muestra la estructura piloto dispersa que utiliza z=56, z=112 que se construye en el modulo de insercion del piloto 404 en la figura 42. Se proponen PP5' (x=14, y=4, z=56) y PP7' (x=28, y=4, z=112). Portadores de borde se podria insertar para cerrar el borde.
Como se muestra en la figura 50, los pilotos se alinean a 8 MHz de cada borde de la banda, cada posicion del piloto y estructura de piloto se puede repetir cada 8 MHz. Por lo tanto, esta estructura puede soportar la estructura de preambulo de la figura 48. Ademas, se puede utilizar una estructura piloto comun entre los simbolos del preambulo y de datos. Por lo tanto, la estimacion de canal del modulo r501 en la figura 62 puede llevar a cabo la estimacion de canal mediante el intercalado de los simbolos del preambulo y de datos, ya que no puede ocurrir ningun patron piloto irregular, independientemente de la posicion de la ventana que se decide mediante ubicaciones de segmento de datos. En este momento, solo el intercalado de la frecuencia puede ser suficiente para compensar la distorsion del canal de la propagacion del retardo. Si se realiza, ademas, el intercalado de tiempo, se puede realizar la estimacion mas precisa del canal.
En consecuencia, en el nuevo patron de piloto propuesto, la posicion y el patron de piloto pueden repetirse sobre la base de un periodo de 8 MHz. Un patron de un solo piloto puede ser utilizado tanto para los simbolos del preambulo como de datos. La decodificacion de L1 siempre puede ser posible sin el conocimiento de union de canales. Ademas, el modelo piloto propuesto puede no afectar a las partes en comun con T2, porque la misma estrategia piloto del patron piloto disperso se puede utilizar; T2 ya utiliza 8 patrones piloto diferentes; y la complejidad del receptor puede no ser incrementada significativamente por patrones piloto modificados. Para una secuencia de cifrado del piloto, el periodo de PRBS puede ser 2047 (secuencia m); la generacion de PRBS se puede restablecer cada 8 MHz, de los cuales el periodo es de 3584; la tasa de repeticion de piloto 56 puede ser tambien coprincipal con 2047; y puede no ser esperado ningun problema de PAPR.
La figura 51 muestra un ejemplo de un modulador basado en OFDM. Unos flujos de simbolos de entrada pueden ser transformados en el dominio del tiempo mediante el modulo IFFT 501. Si es necesario, la relacion de potencia pico respecto al promedio (PAPR) se puede reducir en el modulo 502 de reduccion de PAPR. Para los metodos de PAPR, se puede utilizar la extension de constelacion activa (ACE) o la reserva de tono. El modulo 503 de insercion de GI puede copiar una ultima parte del simbolo efectivo OFDM para llenar el intervalo de guarda en una forma de prefijo ciclico.
El modulo de insercion de preambulo 504 puede insertar el preambulo en la parte delantera de cada trama transmitida de forma que un receptor puede detectar la seral de digital, la trama y adquirir la adquisicion de desplazamiento de tiempo/frecuencia. En este momento, la seral de preambulo puede llevar a cabo la seralizacion de la capa fisica, tal como el tamaro FFT (3 bits) y el tamaro de intervalo de guarda (3 bits). El modulo de insercion del preambulo 504 puede omitirse si el modulador es especifico para DVB-C2.
La figura 52 muestra un ejemplo de una estructura de preambulo para la union de canales, generada en el modulo de insercion de preambulo 504 en la figura 51. Un bloque completo de L1 debe ser quot;siempre decodificablequot; en cualquier posicion arbitraria de ventana de sintonizador 7,61 MHz y no debe producirse perdida de seral de L1 independientemente de la posicion de la ventana del sintonizador. Como se observa, los bloques de L1 se pueden repetir en el dominio de frecuencia en un periodo de 6 MHz. Los simbolos de datos pueden ser de union de canales para cada 8 MHz. Si, para la decodificacion de L1, el receptor utiliza un sintonizador como el sintonizador de r603 representado en la figura 61, que utiliza un ancho de banda de 7,61 MHz, el extractor de encabezado de trama r401 en la figura 63 necesita reorganizar el bloque de L1 cambiado ciclico recibido (figura 53) a su forma original. Este reordenamiento es posible debido a que el bloque de L1 se repite para cada bloque de 6MHz. La figura 53a se puede reordenar en la figura 53b.
La figura 54 muestra un proceso para el disero de un preambulo mas optimizado. La estructura del preambulo de la figura 52 solo utiliza 6MHz de ancho de banda total de sintonizador de 7,61 MHz para la decodificacion de L1. En cuanto a la eficiencia del espectro, el ancho de banda del sintonizador de 7,61 MHz no se utiliza plenamente. Por lo tanto, puede haber una mayor optimizacion en la eficiencia del espectro.
La figura 55 muestra otro ejemplo de la estructura del preambulo o la estructura de los simbolos de preambulo para la eficiencia de espectro total, generada en el modulo de insercion de encabezado de trama 401 en la figura 42. Al igual que el simbolo de datos, los bloques de L1 se pueden repetir en el dominio de la frecuencia en un periodo de 8 MHz. Un bloque completo de L1 sigue siendo quot;siempre decodificablequot; en cualquier posicion de ventana de ajuste arbitraria de 7,61 MHz. Despues la sintonizacion, los datos 7,61 MHz pueden ser considerados como un codigo virtualmente perforado. Tener exactamente el mismo ancho de banda tanto para el preambulo como los simbolos de datos y exactamente la misma estructura piloto tanto en el preambulo como los simbolos de datos puede maximizar la eficiencia del espectro. Otras caracteristicas tales como la propiedad cambiada ciclica y no enviar bloque de L1 en caso de ningun segmento de datos se pueden mantener sin cambios. En otras palabras, el ancho de banda de los simbolos de preambulo puede ser identico al ancho de banda de los simbolos de datos o, como se muestra en la figura 57, el ancho de banda de los simbolos de preambulo puede ser el ancho de banda del sintonizador (en este caso, es de 7,61 MHz). El ancho de banda del sintonizador se puede definir como un ancho de banda que corresponde a un numero total de portadores activos cuando se utiliza un solo canal. Es decir, el ancho de banda del simbolo de preambulo puede corresponder a la cantidad del total de portadores activos (en este caso, es de 7,61 MHz).
La figura 56 muestra un codigo virtualmente perforado. Los datos de 7,61 MHz entre el bloque de L1 de 8 MHz pueden ser considerados como codificados perforados. Cuando un sintonizador r603 mostrado en la figura 61 usa un ancho de banda de 7,61 para la decodificacion de L1, el extractor de encabezado de trama r401 en la figura 63 necesita reorganizar el bloque de L1 recibido, ciclico cambiado a la forma original como se muestra en la figura 56. En este momento, la decodificacion de L1 se realiza utilizando el ancho total de banda del sintonizador. Una vez que el bloque de L1 se reorganiza, un espectro del bloque de L1 reorganizado puede tener una region en blanco dentro del espectro como se muestra en la parte superior derecha de la figura 56, ya que un tamaro original del bloque de L1 es de 8 MHz de ancho de banda.
Una vez que la region en blanco es rellenada de ceros, ya sea despues del desintercalado en el dominio del simbolo mediante el desintercalador de frecuencia r403 en la figura 63 o por el desintercalador de simbolo r308-1 en la figura 64 o despues del desintercalado en el dominio de bits mediante el demapeador de simbolo r306-1, multiplexor de bit r305-1, y el desintercalador interior r304-1 en la figura 64, el bloque puede tener una forma que parece estar perforada como se muestra en la parte inferior derecha de la figura 56.
Este bloque de L1 puede ser decodificado en el modulo de decodificacion perforado/acortado r303-1 en la figura 64. Mediante el uso de estas estructuras preambulo, todo el ancho de banda del sintonizador puede ser utilizado, por lo tanto la eficiencia del espectro y la ganancia de codificacion puede ser aumentada. Ademas, un ancho de banda y la estructura de piloto identicos pueden ser utilizados para los simbolos de preambulo y de los datos.
Ademas, si el ancho de banda del preambulo o el ancho de banda de los simbolos de preambulo se establece como un ancho de banda de sintonizador, como se muestra en la figura 58, (que es 7,61 MHz en el ejemplo), se puede obtener un bloque de L1 completo despues del reordenamiento, incluso sin la perforacion. En otras palabras, para una trama que tenga simbolos de preambulo, en el que los simbolos de preambulo tengan al menos un bloque de capa 1 (L1), se puede decir que, el bloque de L1 tiene 3408 subportadores activos y los 3408 subportadores activos corresponden a 7,61 MHz de 8MHz de banda de radiofrecuencia (RF).
De esta manera, la eficiencia del espectro y el rendimiento de decodificacion de L1 pueden ser maximizados. En otras palabras, en un receptor, la decodificacion se puede realizar en el modulo de decodificacion perforado/acortado r303-1 en la figura 64, despues de realizar solo el desintercalado en el dominio del simbolo.
En consecuencia, la nueva estructura propuesta para el preambulo puede ser ventajosa en que es totalmente compatible con el preambulo utilizado anteriormente, excepto en que el ancho de banda es diferente; los bloques de L1 se repiten en un periodo de 8 MHz; el bloque de L1 puede ser siempre decodificable independientemente de la posicion de ventana del sintonizador; puede utilizarse el ancho de banda completo del sintonizador para decodificar L1; la eficiencia del espectro maxima puede garantizar mas ganancia de codificacion; el bloque de L1 incompleto puede ser considerado como codificado perforado; la misma y sencilla estructura de piloto puede ser utilizada tanto para el preambulo como los datos; y el ancho de banda identico se puede utilizar tanto para el preambulo como los datos.
La figura 59 muestra un ejemplo de un procesador analogico. Un modulo DAC 601 puede convertir la entrada de seral digital en seral analogica. Despues de que el ancho de banda de frecuencia de transmision es convertido ascendentemente (602) y filtrado analogico (603) se puede transmitir la seral.
La figura 60 muestra un ejemplo de un sistema de recepcion digital. La seral recibida se convierte en seral digital en un modulo de proceso analogico r105. Un demodulador r104 puede convertir la seral en dominio de datos de frecuencia. Un programa de analisis de trama r103 puede quitar los pilotos y los encabezados y permitir la seleccion de informacion de servicio que necesita ser decodificada. Un demodulador BICM r102 puede corregir errores en el canal de transmision. Un procesador de salida r101 puede restaurar el flujo de servicio originalmente transmitido y la informacion de tiempo.
La figura 61 muestra un ejemplo de procesador analogico utilizado en el receptor. Un modulo sintonizador/AGC r603 puede seleccionar el ancho de banda de frecuencia deseado de la seral recibida. Un modulo de conversion descendente r602 puede restaurar la banda. Un modulo ADC r601 puede convertir la seral analogica en seral digital.
La figura 62 muestra un ejemplo de demodulador. Una trama de deteccion de modulo r506 puede detectar el preambulo, comprobar si una seral digital correspondiente existe, y detectar el comienzo de una trama. Un modulo de sincronizacion de tiempo/ frecuencia r505 puede realizar la sincronizacion en los dominios de tiempo y de la frecuencia. En este momento, para sincronizacion de tiempo de dominio, se puede utilizar una correlacion de intervalo de guarda. Para la sincronizacion de dominio de la frecuencia, puede ser usada la correlacion o puede ser estimado el desplazamiento a partir de informacion de la fase del subportador que se transmite en el dominio de la frecuencia. Un modulo de extraccion de preambulo r504 puede eliminar el preambulo de la parte delantera de la trama detectada. Un modulo de extraccion de GI r503 puede extraer el intervalo de guarda. Un modulo de FFT r501 puede transformar la seral en el dominio de tiempo en la seral en el dominio de la frecuencia. Un modulo de estimacion/compensacion de canal r501 puede compensar los errores de estimacion de la distorsion en el canal de transmision utilizando el simbolo piloto. El modulo de extraccion del preambulo r504 se puede omitir si el demodulador es especifico para DVB-C2.
La figura 63 muestra un ejemplo de analizador de trama. Un modulo piloto de extraccion r404 puede extraer el simbolo piloto. Un modulo de desintercalado de frecuencia r403 puede realizar el desintercalado en el dominio de frecuencia. Un fusionador de simbolo OFDM r402 puede restaurar las tramas de datos de los flujos de simbolo transmitidos en simbolos OFDM. Un modulo de extraccion de encabezado de trama r401 puede extraer la seralizacion de la capa fisica del encabezado de cada trama transmitida y encabezado eliminado. La informacion obtenida se puede utilizar como parametros para los siguientes procesos en el receptor.
La figura 64 muestra un ejemplo de un demodulador BICM. La figura 64a muestra una ruta de datos y la figura 64b muestra una ruta de seralizacion de L1. Un desintercalador de simbolo r308 puede realizar el desintercalado en el dominio del simbolo. Un extractor ModCod R307 puede extraer parametros ModCod de la parte delantera de cada trama de BB y hacer que los parametros esten disponibles para los siguientes procesos de demodulacion adaptativa/variable y de decodificacion. Un demapeador de simbolo r306 puede demapear flujos de entrada de simbolo en flujos de relacion de probabilidad de registro (LLR). Los flujos LLR de bits de salida se pueden calcular mediante una constelacion utilizada en un mapeador de simbolo 306 del transmisor como punto de referencia. En este punto, cuando se utiliza la MQAM o NU-MQAM mencionada, mediante el calculo de ambos ejes I y el eje Q cuando se calcula el bit mas cercano del MSB y al calcular que el eje I o el eje Q en el calculo del resto de los bits, puede ser implementado un demapeador de simbolos eficiente. Este procedimiento se puede aplicar a, por ejemplo, la decision de LLR aproximada, LLR exacta, o decision dificil.
Cuando se usa una constelacion optimizada de acuerdo a la capacidad de las constelaciones y tasa de codigo de codigo de correccion de errores en el mapeador de simbolo 306 del transmisor, el demapeador de simbolo r306 del receptor puede obtener una constelacion utilizando la tasa de codigo y la informacion de capacidad de la constelacion transmitida desde el transmisor. El multiplexor de bit r305 del receptor puede realizar una funcion inversa del demultiplexor de bit 305 del transmisor. El desintercalador interior r304 y el desintercalador exterior r302 del receptor pueden realizar funciones inversas del intercalador interior 304 y el intercalador exterior 302 del transmisor, respectivamente, para obtener el flujo de bits en su secuencia original. El desintercalador exterior r302 puede omitirse si el demodulador BICM es especifico para DVB-C2.
El decodificador interno r303 y el decodificador externo r301 del receptor pueden llevar a cabo los procesos de decodificacion correspondientes al codificador interno 303 y el codificador externo 301 del transmisor, respectivamente, para corregir errores en el canal de transmision. Procesos similares realizados en el camino de los datos se pueden realizar en el camino de seralizacion de L1, pero con diferentes parametros (r308-1 -r301-1). En este punto, como se explica en la parte del preambulo, un modulo de codigo acortado/perforado r303-1 puede ser usado para la decodificacion de la seral de L1.
La figura 65 muestra un ejemplo de decodificacion LDPC usando acortado /perforado. Un demultiplexor r301a puede dar salida por separado a parte de la informacion y parte de paridad del codigo sistematico de los flujos de bits de entrada. Para la parte de informacion, puede realizarse un relleno con ceros (r302a) de acuerdo a una serie de flujos de bits de entrada del decodificador LDPC, para la parte de paridad, los flujos de entrada de bis (r303a) el decodificador LDPC se pueden generar mediante la desperforacion de la parte perforada. La decodificacion LDPC (r304a) se puede realizar en los flujos de bits generados, los ceros en la parte de informacion se pueden extraer y dar salida (r305a).
La figura 66 muestra un ejemplo de procesador de salida. Un decodificador BB r209 puede restaurar corrientes de bits cifrados (209) en el transmisor. Un divisor r208 puede restaurar las tramas BB que se corresponden con PLP multiples que se multiplexan y se transmiten desde el transmisor de acuerdo a la ruta de PLP. Para cada ruta de PLP, un extractor de encabezado BB r207-1 - n puede extraer el encabezado que se transmite en la parte delantera de la trama BB. Un decodificador CRC r206-1 - n puede llevar a cabo la decodificacion CRC y hacer tramas BB fiables disponibles para su seleccion. Un modulo de insercion de paquete Nulo r205-1 -n puede restaurar paquetes nulos, que fueron extraidos para una eficiencia de transmision mas alta en su ubicacion original. Un modulo de recuperacion de los retardos r204-1 - n puede restaurar un retardo que existe entre cada ruta PLP.
Unos modulos de recuperacion de reloj de salida r203-1 -n pueden restaurar el tiempo original de la corriente de servicios a partir de la informacion de tiempo transmitida desde los modulos de sincronizacion de corriente de entrada 203-1 -n. Unos modulos de interfaz de salida r202-1 -n pueden restaurar los datos en el paquete TS/GS a parir de los flujos de bits de entrada que son segmentados en la trama BB. Unos modulos de salida de postproceso r201-1 -n pueden restaurar varios flujos TS/GS en un flujo TS/GS completo, si es necesario. Los bloques que aparecen sombreados en la figura 66 representan los modulos que se pueden utilizar cuando una unica PLP se procesa a la vez y el resto de los bloques representan los modulos que se pueden utilizar cuando PLPs multiples se procesan al mismo tiempo.
Patrones piloto de preambulo se han diserado cuidadosamente para evitar un aumento de PAPR, por lo tanto, debe considerarse si la tasa de repeticion de L1 puede aumentar las necesidades de PAPR. El numero de bits de informacion de L1 varia dinamicamente de acuerdo con la union de canales, el numero de PLPs, etc. En concreto, es necesario tener en cuenta cosas como que el tamaro de bloque de L1 fijo puede introducir una sobrecarga innecesaria; la seralizacion L1 debe ser protegida mas fuertemente que los simbolos de datos; y el intercalado del tiempo del bloque de L1 puede mejorar la robustez sobre el deterioro del canal, tal como la necesidad ruido impulsivo.
Para una tasa de repeticion de bloque de L1 de 8 MHz, como se muestra en la figura 67, la eficiencia de espectro completo (26,8% de aumento BW) se presenta con la perforacion virtual, pero la PAPR puede ser mayor ya que el ancho de banda de L1 es el mismo que el de los simbolos de datos. Para la tasa de repeticion de 8 MHz, se puede utilizar un intercalado de frecuencia 4K-FFT DVB-T2 para las partes en comun y el mismo patron puede repetirse a si mismo en un periodo de 8 MHz despues del intercalado.
Para una tasa de repeticion de bloque de L1 de 6 MHz, como se muestra en la figura 68, una eficiencia de espectro reducida puede ser exhibida sin perforado virtual. Un problema similar de PAPR que para el caso de 8 MHz puede darse ya que los anchos de banda de la L1 y datos de simbolo comparten LCM=24 MHz. Para la tasa de repeticion de 6 MHz, se puede utilizar el intercalado de frecuencia 4K-FFT DVB-T2 para las partes en comun y el mismo patron puede repetirse en un periodo de 24 MHz despues del intercalado.
La figura 69 muestra una nueva tasa de repeticion del bloque de L1 de 7,61 MHz o de ancho de banda de sintonizador completo. La eficiencia de espectro completo (26,8% de aumento BW) puede obtenerse sin la perforacion virtual. No puede haber ningun problema de PAPR ya que los anchos de banda de L1 y los simbolos de datos comparten LCM : 1704 MHz. Para la tasa de repeticion de 7,61 MHz, se puede utilizar un intercalado de frecuencia 4 K-FFT DVB-T2 para las partes en comun y el mismo patron puede repetirse en periodos de alrededor de 1704 MHz despues del intercalado.
La figura 70 es un ejemplo de seralizacion de L1 que se transmite en el encabezado de trama. Cada informacion en la seralizacion de L1 puede ser transmitida al receptor y se puede utilizar como un parametro de decodificacion. En especial, la informacion puede ser usada en la ruta de la seral L1 que se muestra en la figura 64 y las PLPs se pueden transmitir en cada segmento de datos. Se puede obtener una mayor robustez para cada PLP.
La figura 72 es un ejemplo de un intercalador de simbolo 308-1, como se muestra en la ruta de seralizacion de L1 en la figura 37 y tambien puede ser un ejemplo de su correspondiente desintercalador de simbolo r308-1 como se muestra en la ruta de seralizacion de L1 en la figura 64. Los bloques con lineas inclinadas representan bloques de L1 y los bloques solidos representan los portadores de datos. Los bloques de L1 pueden transmitirse no solo dentro de un preambulo unico, sino que tambien pueden ser transmitidos en multiples bloques OFDM. En funcion de un tamaro del bloque de L1, el tamaro del bloque de intercalado puede variar. En otras palabras, num L1 sym y la extension de L1 pueden ser diferentes el uno respecto al otro. Para minimizar la sobrecarga innecesaria, los datos pueden ser transmitidos en el resto de los portadores de los simbolos OFDM, donde se transmite el bloque de L1. En este punto, la eficiencia del espectro completo puede ser garantizada, ya que el ciclo de repeticion del bloque de L1 es todavia un ancho de banda de sintonizador completo. En la figura 72, el numero en los bloques con lineas inclinadas representa el orden de los bits dentro de un unico bloque LDPC.
En consecuencia, cuando los bits estan escritos en una memoria de intercalado en la direccion de la fila de acuerdo con un indice de simbolos, como se muestra en la figura 72 y se leen en la direccion de la columna de acuerdo con un indice de portador, se puede obtener un efecto de intercalado de bloque. En otras palabras, un bloque LDPC se intercala en el dominio del tiempo y el dominio de la frecuencia y luego se puede transmitir. Num L1 sym puede ser un valor predeterminado, por ejemplo, se puede configurar un numero entre 2-4 como una serie de simbolos OFDM. En este punto, para aumentar la granularidad del tamaro de bloque de L1, se puede utilizar un codigo LDPC perforado/acortado que tenga una longitud minima de la palabra codigo para la proteccion de L1.
La figura 73 es un ejemplo de transmision de un bloque de L1. La figura 73 ilustra la figura 72 en el dominio de la trama. Como se muestra en la figura 73a, los bloques de L1 pueden extenderse en todo el ancho de banda del sintonizador completo o como se muestra en la figura 73b, los bloques de L1 pueden estar parcialmente extendidos y el resto de los portadores se pueden utilizar para portar datos. En cualquier caso, se puede observar que la tasa de repeticion de bloque de L1 puede ser identica a un ancho de banda de sintonizador completo. Ademas, para los simbolos OFDM que utilizan seralizacion de L1, incluyendo el preambulo, solo se puede realizar el intercalado de simbolo mientras que no permite la transmision de datos en esos simbolos OFDM. En consecuencia, para el simbolo OFDM usado para la seralizacion de L1, un receptor puede decodificar la L1 realizando el desintercalado sin decodificacion de datos. En este punto, el bloque de L1 puede transmitir seralizacion de L1 de trama actual o seralizacion de L1 de una trama posterior. En el lado del receptor, los parametros de decodificacion de L1 de la ruta de decodificacion de seralizacion de L1 que se muestra en la figura 64 se pueden utilizar para el proceso de decodificacion de ruta de datos desde el programa de analisis de trama de la trama posterior.
En resumen, en un transmisor, el intercalado de los bloques de la region L1 puede ser realizado escribiendo bloques en una memoria en el sentido de la fila y leyendo los bloques escritos desde la memoria en una direccion de la columna. En un receptor, el desintercalado de los bloques de la region L1 puede ser realizado escribiendo bloques a una memoria en una direccion de la columna y leyendo los bloques escritos desde la memoria en el sentido de la fila. Las instrucciones de lectura y escritura para transmisor y receptor pueden ser intercambiadas.
Cuando la simulacion se lleva a cabo con supuestos tales como CR=1/2 para la proteccion de L1 y las partes en comun con T2; mapeo de simbolo 16-QAM; densidad de piloto de 6 en el preambulo; el numero de LDPC corta implica que se hace la cantidad necesaria de perforacion/acortamiento, los resultados o conclusiones, tales como preambulo solo para la transmision de L1 puede no ser suficiente; el numero de simbolos OFDM depende de la cantidad del tamaro de bloque de L1; palabra de codigo LDPC mas corta (por ejemplo, informacion de 192 bits) entre codigo acortado/ perforado se pueden utilizar para la flexibilidad y granularidad fina; y se puede aradir relleno, si es necesario con una sobrecarga insignificante, se pueden obtener. El resultado se resume en la figura 71.
En consecuencia, para una tasa de repeticion de bloque de L1, un ancho de banda de sintonizador completo sin perforado virtual puede ser una buena solucion y todavia puede no surgir un problema de PAPR con la eficiencia del espectro completo. Para la seralizacion de L1, la estructura de seralizacion eficiente puede permitir la configuracion maxima en un entorno de 8 canales de union, 32 muescas, 256 segmentos de datos, y 256 PLPs. Para la estructura de bloque de L1, la seralizacion de L1 flexible puede ser ejecutada de acuerdo con el tamaro de bloque de L1. El intercalado de tiempo se puede realizar para mejorar la robustez para las partes en comun con T2. Menos sobrecarga puede permitir la transmision de datos en el preambulo.
El intercalado de bloque del bloque de L1 se puede realizar para mejorar la robustez. El intercalado se puede realizar con un numero predefinido fijo de simbolos L1 (num L1 sym) y un numero de portadores extendido por la L1 como un parametro (L1 span). La misma tecnica se utiliza para el intercalado del preambulo P2 en DVB-T2.
Se puede utilizar el bloque de L1 de tamaro variable. El tamaro puede ser adaptable a la cantidad de bits de seralizacion de L1, lo que provoca una reduccion de sobrecarga general. La eficiencia del espectro completo se puede obtener sin problemas de PAPR. Menos de 7,61 MHz de repeticion puede significar que mas redundancia puede ser enviada, pero no utilizada. Pueden no surgir problemas de PAPR debido a la frecuencia de repeticion de 7,61 MHz para el bloque de L1.
La figura 74 es otro ejemplo de la seralizacion de L1 transmitida dentro de un encabezado de trama. Esta figura 74 es diferente de la figura 70 en que el campo L1 span que tiene 12 bits se divide en dos campos. En otras palabras, el campo L1 span se divide en una L1 column que tiene 9 bits y una L1 row con 3 bits. El L1 column representa el indice de transporte que se extiende por L1. Debido a que segmento de datos se inicia y termina cada 12 portadores, que es la densidad del piloto, los 12 bits de sobrecarga general se pueden reducir en 3 bits para llegar a 9 bits.
L1 row representa el numero de simbolos OFDM, donde L1 se extiende cuando se aplica el intercalado de tiempo. En consecuencia, el intercalado de tiempo se puede realizar en un area de L1 columns multiplicada por L1 rows. Por otra parte, un tamaro total de bloques de L1 puede ser transmitido de tal manera que L1 span que se muestra en la figura 70 se puede utilizar cuando el intercalado de tiempo no se realiza. Para tal caso, el tamaro de bloque de L1 es 11.776 x 2 bits en el ejemplo, de esta manera 15 bits es suficiente. En consecuencia, el campo L1 span puede estar compuesto de 15 bits.
La figura 75 es un ejemplo de intercalado/desintercalado de frecuencia o de tiempo. La figura 75 muestra una parte del total de una trama de transmision. La figura 75 tambien muestra la union de varios anchos de banda de 8 MHz. Una trama puede consistir en un preambulo que transmite bloques de L1 y un simbolo de datos que transmite los datos. Los diferentes tipos de simbolos de datos representan segmentos de datos de los diferentes servicios. Como se muestra en la figura 75, en el preambulo transmite bloques de L1 para cada 7,61 MHz.
Para el preambulo, el intercalado de frecuencia o de tiempo que se realiza dentro de los bloques de L1 y no se realiza entre los bloques de L1. Es decir, para el preambulo, se puede decir que el intercalado se realiza a nivel de bloque de L1. Esto permite la decodificacion de los bloques de L1 mediante la transmision de bloques de L1 en un ancho de banda de ventana de sintonizador incluso cuando la ventana del sintonizador se ha trasladado a un lugar aleatorio dentro de un sistema de union de canales.
Para decodificar simbolos de datos en un ancho de banda de ventana del sintonizador aleatorio, no debe darse el intercalado entre los segmentos de datos. Es decir, para segmentos de datos, se puede decir que el intercalado se realiza a nivel de segmento de datos. En consecuencia, el intercalado de frecuencia y tiempo de intercalado se deberia realizar dentro de un segmento de datos. Por lo tanto, un intercalado de simbolo 308 en una ruta de datos de un modulo de BICM del transmisor como se muestra en la figura 37 puede llevar a cabo el intercalado de simbolo para cada segmento de datos. Un intercalado de simbolo 308-1 en una ruta de seral de L1 puede realizar el intercalado de simbolo para cada bloque de L1.
Un intercalador de frecuencia 403 que se muestra en la figura 42 necesita ejecutar el intercalado en el preambulo y los simbolos de datos por separado. Concretamente, para el preambulo, el intercalado de frecuencia se pueden realizar para cada bloque de L1 y para simbolo de datos, el intercalado de frecuencia se pueden realizar para cada segmento de datos. En este punto, el intercalado de tiempo en la ruta de datos o la ruta de la seral L1 puede no ser llevado a cabo teniendo en cuenta el modo de baja latencia.
La figura 76 es una tabla de analisis de sobrecarga de la seralizacion de L1 que se transmite en un encabezado FECFRAME en el modulo de insercion de encabezado ModCod 307 de la ruta de datos del modulo de BICM como se muestra en la figura 37. Como se ve en la figura 76, para el bloque LDPC corta (tamaro = 16200), puede darse una sobrecarga maxima del 3,3% que puede no ser insignificante. En el analisis, 45 simbolos se asumen para la proteccion de FECFRAME y el preambulo es una trama especifica C2 de seralizacion L1 y el encabezado FECFRAME es una FECFRAME de seralizacion especifica de L1, es decir, Mod, Cod, y el identificador de la PLP.
Para reducir la sobrecarga de L1, pueden ser considerados planteamientos de acuerdo a dos tipos de segmentos de datos. Para casos de tipo ACM/MVC y multiples PLP, la trama puede mantenerse igual que para el encabezado FECFRAME. Para casos de tipo ACM/MVC y PLP unica, el identificador de la PLP se puede extraer del encabezado FECFRAME, provocando una reduccion de sobrecarga de hasta el 1,8%. Para casos de tipo de CCM y multiples PLP, el campo de Mod/Cod puede ser eliminado del encabezado FECFRAME, provocando una reduccion de sobrecarga de hasta un 1,5%. Para casos de tipo de CCM y PLP unico, no se requiere encabezado FECFRAME, por lo tanto, se puede obtener hasta el 3,3% de reduccion de sobrecarga.
En una seral de L1 reducida, se puede transmitir o bien la Mod/Cod (7 bits) o bien el identificador de PLP (8 bits), pero puede ser demasiado corto para obtener alguna ganancia de codificacion. Sin embargo, es posible que no requieran sincronizacion porque la PLP puede estar alineada con la trama de transmision de C2; cada ModCod de cada PLP puede ser conocida en el preambulo; y un simple calculo puede permitir la sincronizacion con el FECFRAME especifico.
La figura 77 muestra una estructura para un encabezado FECFRAME para reducir al minimo la sobrecarga. En la figura 77, los bloques con lineas inclinadas y el constructor FECFRAME representan un diagrama de bloques de detalle del modulo de insercion de encabezado de ModCod 307 en la ruta de datos del modulo de BICM como se muestra en la figura 37. Los bloques solidos representan un ejemplo de codigo interno del modulo 303, intercalador interior 304, demultiplexor de bits 305, y el mapeador de simbolo 306 en la ruta de datos del modulo de BICM como se muestra en la figura 37. En este punto, se puede realizar la seralizacion acortada de L1 porque la CCM no requiere un campo de Mod/Cod y la PLP unica no requiere un identificador de PLP. En esta seral de L1 con un numero reducido de bits, la seral de L1 se puede repetir tres veces en el preambulo y se puede realizar la modulacion BPSK, por lo tanto, es posible una seral muy robusta. Por ultimo, el modulo de insercion del encabezado de ModCod 307 puede insertar el encabezado generado en cada trama FEC. La figura 84 se muestra un ejemplo del modulo de extraccion de ModCod r307 en la ruta de datos del modulo de demodulacion BICM que se muestra en la figura 64.
Como se muestra en la figura 84, el encabezado FECFRAME se puede analizar (r301b), entonces los simbolos que transmiten informacion identica en simbolos repetidos puede ser retardada, alineada, y luego combinada (combinacion Ra�e r302b). Finalmente, cuando se lleva a cabo la demodulacion BPSK (r303b), el campo seral de L1 recibido puede ser restaurado y este campo de la seral de L1 restaurado puede ser enviado al controlador del sistema para ser utilizado como parametros para la decodificacion. La FECFRAME analizada puede ser enviada al demapeador de simbolos.
La figura 78 muestra una tasa de error de bit (BER) de la proteccion de L1 antes mencionada. Se puede observar que se obtienen alrededor de 4,8 dB de ganancia SNR a traves de una repeticion de tres veces. La SNR requerida es de 8,7 dB a una BER=1E-11.
En la figura 79 se muestran ejemplos de tramas de transmision y estructuras de trama FEC. Las estructuras de trama FEC mostradas en la parte superior derecha de la figura 79 representan el encabezado FECFRAME insertado mediante el modulo de insercion del encabezado ModCod 307 de la figura 37. Se puede observar que en funcion de distintas combinaciones de condiciones, es decir, tipo CCM o ACM/MVC y PLP unicas o multiples, se pueden insertar encabezados de diferente tamaro. O bien, se puede no insertar un encabezado. Tramas de transmision formadas de acuerdo con los tipos de datos de segmento y que se muestran en la parte inferior izquierda de la figura 79 pueden ser formadas por el modulo de insercion de trama del encabezado 401 del constructor de la trama como se muestra en la figura 42 y el modulo de fusion/segmentador 208 del procesador de entrada que se muestra en la figura 35. En este punto, el FECFRAME puede ser transmitido de acuerdo con los diferentes tipos de segmento de datos. Usando este procedimiento, se pueden reducir un maximo del 3,3% de sobrecarga. En la parte superior derecha de la figura 79, se muestran cuatro tipos diferentes de estructuras, pero un experto en la tecnica entiende que estos son solo ejemplos, y cualquiera de estos tipos o sus combinaciones pueden ser utilizados para el segmentado de datos.
En el lado del receptor, el modulo de extraccion de encabezado de trama r401 del modulo analizador de trama que se muestra en la figura 63 y el modulo de extraccion de ModCod r307 del modulo de demodulacion BICM que se muestra en la figura 64 puede extraer un parametro de campo ModCod que se requiere para la decodificacion. En este punto, de acuerdo con los tipos de segmento de datos se pueden extraer los parametros de la trama de transmision. Por ejemplo, para el tipo de CCM, los parametros se pueden extraer de la seralizacion L1 que se transmite en el preambulo y el tipo ACM/MVC, los parametros se pueden extraer del encabezado FECFRAME.
Como se muestra en la parte superior derecha de la figura 79, la estructura fecframe se puede dividir en dos grupos, en los que el primer grupo es el superior de tres estructuras de trama con encabezado y el segundo es la ultima estructura de trama sin encabezado.
La figura 80 muestra un ejemplo de seralizacion de L1 que puede ser transmitida en el preambulo mediante el modulo de insercion de encabezado de trama 401 del modulo constructor de trama que se muestra en la figura 42. Esta seralizacion de L1 es diferente de la seralizacion de L1 previa en que el tamaro del bloque de L1 se puede transmitir en bits (L1 size, 14 bits), es posible encender/apagar un intercalado de tiempo en el segmento de datos (dslice time intrlv, 1 bit), y mediante la definicion del tipo de segmento de datos (dslice type, 1 bit), la sobrecarga de seralizacion de L1 se reduce. En este punto, cuando el tipo de segmento de datos es CCM, el campo de Mod/Cod puede ser enviado en el preambulo y no en el encabezado FECFRAME (plp mod (3 bits), plp fec type (1 bit), plp cod (3 bits)).
En el lado del receptor, el decodificador interior acortado/perforado r303-1 de la demod BICM que se muestra en la figura 64 puede obtener el primer bloque LDPC, que tiene un tamaro de bloque de L1 fijo, transmitido en el preambulo, a traves de la decodificacion. El numero y el tamaro del resto de los bloques LDPC tambien se puede obtener.
El intercalado de tiempo se puede utilizar cuando se necesitan varios simbolos OFDM para la transmision de L1 o cuando hay un segmento de datos de intercalado de tiempo. Un encendido/apagado de intercalado de tiempo flexible es posible con una marca de intercalado. Para el intercalado de tiempo del preambulo, una marca de intercalado de tiempo (un bit) y una serie de simbolos OFDM intercalados (3 bits) pueden ser necesarios, por lo tanto, un total de 4 bits se pueden proteger mediante una forma similar a un encabezado FECFRAME acortado.
La figura 81 muestra un ejemplo de seralizacion de pre-L1 que se puede realizar en el modulo de insercion de encabezado ModCod 307-1 en la ruta de datos del modulo de BICM que se muestra en la figura 37. Los bloques con lineas inclinadas y el constructor de preambulo, son ejemplos del modulo de insercion del encabezado ModCod 3071 en el camino de seralizacion de la L1 del modulo BICM que se muestra en la figura 37. Los bloques solidos son ejemplos del modulo de insercion de encabezado de trama 401 del constructor de la trama como se muestra en la figura 42.
Ademas, los bloques solidos pueden ser ejemplos de modulo de codigo interno reducido/perforado 303-1, intercalador interior 304-1, demultiplexor de bits 305-1, y mapeador de simbolo 306-1 en la ruta de seralizacion de L1 del modulo BICM que se muestra en la figura 37.
Como se ve en la figura 81, la seral L1 que se transmite en el preambulo se puede proteger mediante codificacion LDPC acortada/perforada. Parametros relacionados se pueden insertar en el encabezado en una forma de pre-L1. En este punto, solo los parametros de intercalado de tiempo pueden ser transmitidos en el encabezado del preambulo. Para garantizar una mayor robustez, se puede realizar una repeticion de cuatro veces. En el lado del receptor, para ser capaz de decodificar la seral de L1 que se transmite en el preambulo, el modulo de extraccion de ModCod r307-1 en la ruta de seralizacion L1 de la demodulacion BICM que se muestra en la figura 64 tiene que utilizar el modulo de decodificacion que se muestra en la figura 84. En este punto, debido a que hay una repeticion de cuatro veces a diferencia del anterior encabezado de decodificacion FECFRAME, es necesario un proceso de recepcion Ra�e, que sincroniza los simbolos repetidos cuatro veces y la adicion de los simbolos.
La figura 82 muestra una estructura de L1 del bloque de seralizacion que se transmite desde el modulo de insercion del encabezado de trama 401 del modulo constructor de la trama como se muestra en la figura 42. Se muestra un caso donde no se usa el intercalado de tiempo en un preambulo. Como se muestra en la figura 82, diferentes clases de bloques LDPC se pueden transmitir en el orden de los portadores. Una vez que un simbolo OFDM se forma y se transmite entonces un siguiente simbolo OFDM se forma y se transmite. Para los ultimos simbolos OFDM que se transmiten, si hay algun portador restante, esos portadores se pueden utilizar para la transmision de datos o puede ser rellenado de forma ficticia. El ejemplo de la figura 82 muestra un preambulo que consta de tres simbolos OFDM. En un lado del receptor, para este caso de no intercalado, se puede omitir el desintercalador de simbolo r308-1 en la ruta de seralizacion de L1 del demodulador BICM como se muestra en la figura 64.
La figura 83 muestra un caso donde se realiza el intercalado de tiempo L1. Como se muestra en la figura 83, el intercalado del bloque se puede realizar de una manera de formacion de un simbolo OFDM para los indices de portador identicos, que forman un simbolo OFDM para los siguientes indices de portador. Al igual que en el caso que no se lleva a cabo el intercalado, si queda algun portador, esos portadores pueden utilizarse para la transmision de datos o pueden ser rellenados de forma ficticia. En un lado del receptor, para este caso de no intercalado, el desintercalador de simbolo r308-1 en la ruta de seralizacion de L1 del demodulador BICM que se muestra en la figura 64 puede llevar a cabo el desintercalado de bloque mediante la lectura de los bloques LDPC en orden creciente de los numeros de los bloques LDPC.
Ademas, puede haber al menos dos tipos de segmentos de datos. El segmento de datos de tipo 1 tiene dslice type=0 en los campos de seralizacion de L1. Este tipo de segmento de datos no tiene encabezado XFECFrame y tiene sus valores mod/Cod en los campos de seralizacion de L1. El segmento de datos de tipo 2 tiene campos de seralizacion dslice type=1 en la L1. Este tipo de segmento de datos tiene el encabezado XFECFrame y tiene sus valores mod/cod en el encabezado de XFECFrame.
XFECFrame significa Trama XFEC (Correccion de Errores sin Canal de Retorno Compleja) y mod/Cod significa el tipo de modulacion/tasa de codigo.
En un receptor, un analizador de trama puede formar una trama de serales demoduladas. La trama tiene los simbolos de datos y los simbolos de datos pueden tener un primer tipo de segmento de datos que tiene una XFECFrame y un encabezado XFECFrame y un segundo tipo de segmento de datos que tiene XFECFrame sin encabezado XFECFrame. Ademas, un receptor puede extraer un campo para indicar si se debe realizar un desintercalado de tiempo en los simbolos de preambulo o no realizar el desintercalado de tiempo en los simbolos de preambulo, a partir de la L1 de los simbolos preambulo.
En un transmisor, un constructor de trama puede construir una trama. Simbolos de datos de la trama comprenden un primer tipo de segmento de datos que tiene una XFECFrame y un encabezado XFECFrame y un segundo tipo de segmento de datos que tiene una XFECFrame sin encabezado XFECFrame. Ademas, un campo para indicar si se debe realizar el intercalado de tiempo en simbolos de preambulo o no llevar a cabo el intercalado de tiempo en simbolos de preambulo se puede insertar en la L1 de los simbolos de preambulo.
Por ultimo, para el codigo abreviado/perforado para el modulo de insercion de encabezado de trama 401 del constructor de trama que se muestra en la figura 42, un tamaro minimo de palabra de codigo que puede obtener ganancia de codificacion puede ser determinado y se puede transmitir en un primer bloque de LDPC. De esta manera, para el resto de tamaros de los bloques LDPC se puede obtener a partir de ese tamaro de bloque de L1 de transmision.
La figura 85 muestra otro ejemplo de la seralizacion de pre-L1 que se puede transmitir desde el modulo de insercion de encabezado ModCod 307-1 en la ruta de seralizacion de L1 del modulo BICM que se muestra en la figura 37. La figura 85 es diferente de la figura 81 en que el mecanismo de proteccion de parte de encabezado se ha modificado. Como se ve en la figura 85, la informacion de tamaro de bloque de L1 L1 size (14 bits) no se transmite en el bloque de L1, sino que se transmite en el encabezado. En el encabezado, tambien se puede transmitir la informacion de intercalado de tiempo de 4 bits. Para un total de 18 bits de entrada, el codigo BCH (45, 18) que produce 45 bits se utiliza y se copia en las dos rutas y, por ultimo, se mapea en QPSK. Para la ruta Q, un cambio ciclico de 1 bit se puede realizar para obtener la ganancia de diversidad y la modulacion PRBS de acuerdo con la palabra de sincronizacion. Un total de 45 simbolos QPSK pueden ser el resultado de estas entradas de ruta de I/Q. En este punto, si la profundidad del intercalado de tiempo se establece como una serie de preambulos que se requiere para transmitir el bloque de L1, L1 span (3bits) que indica la profundidad de intercalado de tiempo puede no necesitar ser transmitida. En otras palabras, solo la marca de encendido/apagado de intercalado de tiempo (1 bit) puede ser transmitida. En un lado del receptor, activando solo un numero de los preambulos transmitidos, sin necesidad de utilizar L1 span, se puede obtener la profundidad de desintercalado de tiempo.
La figura 86 se muestra un ejemplo de programacion del bloque de seralizacion de L1 que se transmite en el preambulo. Si el tamaro de la informacion de L1 que puede ser transmitida en un preambulo es Nmax, cuando el tamaro de L1 es menor que Nmax, un preambulo puede transmitir la informacion. Sin embargo, cuando el tamaro de L1 es mas grande que Nmax, la informacion L1 puede ser igualmente dividida de tal manera que el sub-bloque de L1 dividido es menor que Nmax, el sub-bloque de L1 dividido se puede transmitir en un preambulo. En este punto, para un portador que no se utiliza debido a que la informacion de L1 es mas pequera que Nmax, no se transmiten datos.
En su lugar, como se muestra en la figura 88, la potencia de los portadores donde se transmiten bloque de L1 se puede incrementar hasta mantener una potencia total de la seral de preambulo igual a la potencia del simbolo de datos. El factor de aumento de potencia puede variar dependiendo del tamaro de L1 transmitido y un transmisor y un receptor pueden tener un valor fijado de este factor de aumento de potencia. Por ejemplo, si solo se utilizan la mitad de los portadores totales, el factor de aumento de potencia puede ser de dos.
La figura 87 muestra un ejemplo de seralizacion de pre-L1, donde se considera el aumento de potencia. Cuando se compara con la figura 85, se puede observar que la potencia de los simbolos QPSK se puede incrementar y enviarse al constructor de preambulo.
La figura 89 muestra otro ejemplo de modulo de extraccion de ModCod r307-1 en la ruta de seralizacion de L1 del modulo de demodulacion BICM que se muestra en la figura 64. A partir del simbolo de entrada de preambulo, la seralizacion de L1 FECFRAME se pueden sacar en el demapeador de simbolo y solo parte de los encabezados pueden ser decodificados.
Para el simbolo de encabezado de entrada, el demapeo de QPSK se puede realizar y se puede obtener el valor de relacion de probabilidad logaritmica (LLR). Para la ruta Q, la demodulacion de PRBS de acuerdo con la palabra de sincronizacion se puede realizar y el proceso inverso del cambio ciclico de 1-bit se puede llevar a cabo para la restauracion.
Estos dos valores de ruta alineados I/Q se pueden combinar y se puede obtener ganancia de SNR. La salida de la decision dificil se puede introducir en el decodificador BCH. El decodificador BCH puede restaurar 18 bits de pre-L1 a partir de la entrada de 45 bits.
La figura 90 muestra un extractor ModCod, contraparte de un receptor. Cuando se compara con la figura 89, el control de potencia se puede realizar en los simbolos de entrada del demapeador QPSK para restaurar desde el nivel de energia aumentado por el transmisor a su valor original. En este punto, el control de potencia se puede realizar teniendo en cuenta una serie de portadores utilizados para la seralizacion de L1 en un preambulo y adoptando una relacion inversa del factor de aumento de potencia obtenida de un transmisor. El factor de aumento de potencia establece la potencia del preambulo y la potencia de simbolo de datos identicas entre si.
La figura 91 muestra un ejemplo de sincronizacion pre-L1 que se puede realizar en el modulo de extraccion de ModCod r307-1 en la ruta de seralizacion L1 del modulo de demodulacion BICM que se muestra en la figura 64. Este es un proceso de sincronizacion para obtener una posicion de inicio del encabezado en un preambulo. Los simbolos de entrada pueden ser demapeados QPSK luego para la salida de la ruta Q, se puede realizar un inverso de un cambio ciclico de bit y se puede realizar la alineacion. Dos valores de ruta I/Q se pueden multiplicar y los valores modulados por seralizacion de pre-L1 pueden ser demodulados. Por lo tanto, la salida del multiplicador puede expresar solo una PRBS que es una palabra de sincronizacion. Cuando la salida se correlaciona con una PRBS de secuencia conocida, se puede obtener un pico de correlacion en el encabezado. Por lo tanto, puede ser obtenida una posicion de inicio del encabezado en un preambulo. Si es necesario, el control de potencia que se realiza para restaurar el nivel de potencia original, como se muestra en la figura 90, se puede realizar en la entrada del demapeador QPSK.
La figura 92 muestra otro ejemplo de campo de encabezado del bloque de L1 que se envia al modulo de insercion de encabezado 307-1 en la ruta de seralizacion de L1 del modulo BICM como se muestra en la figura 37. Esta figura 92 es diferente de la figura 85 en que L1 span la cual representa la profundidad de intercalado de tiempo se reduce a 2 bits y los bits reservados se incrementan en 1 bit. Un receptor puede obtener los parametros de intercalado de tiempo de bloque de L1 a partir de la L1 span transmitida.
La figura 93 muestra los procesos de dividir de forma igual un bloque de L1 en tantas partes como una serie de preambulos a continuacion, insertar un encabezado en cada uno de los bloques de L1 divididos y luego asignar bloques de L1 con el encabezado insertado en un preambulo. Esto se puede realizar cuando un intercalado de tiempo se realiza con una serie de preambulos, donde el numero de preambulos es mayor que un numero minimo de preambulos que se requiere para la transmision del bloque de L1. Esto se puede realizar en el bloque de L1 en la ruta de seralizacion de L1 del modulo BICM como se muestra en la figura 37. El resto de los portadores, despues de la transmision de bloques de L1 pueden tener modelos ciclicos repeticion en lugar de ser rellenados con ceros.
La figura 94 muestra un ejemplo del demapeador de simbolo r306-1 del modulo de demodulacion BICM como se muestra en la figura 64. Para un caso en que los bloques FEC de L1 se repiten, como se muestra en la figura 93, cada punto de inicio de bloque FEC de L1 se puede alinear, combinar (r301f), y luego demapear QAM (r302f) para obtener una ganancia de diversidad y ganancia de SNR. En este punto, el combinador puede incluir procesos de alineacion y la adicion de cada bloque FEC de L1 y dividiendo el bloque FEC de L1 aradido. Para el caso en que se repite solo una parte del ultimo bloque FEC, como se muestra en la figura 93, solo la parte repetida se puede dividir en tantos como un numero de encabezado del bloque FEC y la otra parte puede ser dividida por un valor que es uno menos que un numero de encabezado del bloque FEC. En otras palabras, el numero de la division corresponde a un numero de portadores que se arade a cada portador.
La figura 98 muestra otro ejemplo de la programacion del bloque de L1. La figura 98 es diferente de la figura 93 en que, en lugar de realizar el relleno de ceros o repeticion cuando los bloques de L1 no llenan un simbolo OFDM, el simbolo OFDM puede ser llenado con redundancia de paridad mediante la realizacion de menos perforado en el codigo acortado/perforado en el transmisor. En otras palabras, cuando la perforacion de paridad (304c) se realiza en la figura 38, la tasa de codigo efectiva puede ser determinada de acuerdo con la relacion de perforacion, por lo tanto, mediante un perforado en tan pocos bits tengan que ser rellenados a cero, la tasa de codigo efectiva puede disminuirse y se puede obtener una mejor ganancia de codificacion. La paridad del desperforado del modulo r303a de un receptor, como se muestra en la figura 65 puede llevar a cabo el desperforado teniendo en cuenta la redundancia de la paridad menos perforada. En este punto, debido a que un receptor y un transmisor pueden tener informacion sobre el tamaro total del bloque de L1, la proporcion de la perforacion se puede calcular.
La figura 95 muestra otro ejemplo de campo de seralizacion de L1. La figura 95 es diferente de la figura 74 en que, para un caso en que el tipo de segmento de datos es CCM, se puede transmitir una direccion de inicio (21 bits) de la PLP. Esto puede permitir a la FECFRAME de cada PLP formar una trama de transmision, sin que la FECFRAME este alineada con la posicion de inicio de una trama de transmision. Por lo tanto, la sobrecarga de relleno, que puede ocurrir cuando un ancho de segmento de datos esta limitado, puede ser eliminada. Un receptor, cuando un tipo de segmento de datos es CCM, puede obtener informacion de ModCod del preambulo en la ruta de seralizacion de la L1 del demodulador BICM como se muestra en la figura 64, en lugar de obtenerlo del encabezado FECFRAME. Ademas, incluso cuando se produce un zapping en un lugar aleatorio de la trama de la transmision, la sincronizacion de FECFRAME se puede realizar sin retardo, porque la direccion de inicio de la PLP puede ser obtenida ya en el preambulo.
La figura 96 se muestra otro ejemplo de campos de seralizacion de L1 que pueden reducir la PLP que lleva a la sobrecarga.
La figura 97 muestra el numero de simbolos QAM que corresponden a un FECFRAME en funcion de los tipos de modulacion. En este punto, un maximo comun divisor de simbolo QAM es 135, por lo tanto, una sobrecarga de log2
(135) -7 bits se puede reducir. Por lo tanto, la figura 96 es diferente de la figura 95 en que un numero de bits del campo de PLP start se puede reducir de 21 bits a 14 bits. Este es el resultado de considerar 135 simbolos como un solo grupo y dirigir el grupo. Un receptor puede obtener un indice de OFDM en el que la PLP se inicia en una trama de transmision despues de obtener el valor del campo PLP start y multiplicarlo por 135.
La figura 99 y la figura 101 muestran ejemplos de intercalado de simbolo de 308 que pueden intercalar en el tiempo simbolos de datos que se envian desde el modulo de insercion de encabezado ModCod 307 en la ruta de datos del modulo de BICM como se muestra en la figura 37.
La figura 99 es un ejemplo de intercalado de bloque que puede operar sobre una base de segmento de datos. El valor de la fila significa un numero de celdas de carga en cuatro de los simbolos OFDM en un segmento de datos. El intercalado sobre la base de simbolos OFDM puede no ser posible debido a que el numero de celdas puede cambiar entre las celdas OFDM adyacentes. El valor de la columna K significa una profundidad de intercalado de tiempo, que puede ser de 1, 2, 4, 8 o 16 ... La seralizacion de K para cada segmento de datos se puede realizar dentro de la seralizacion de L1. El intercalado de frecuencia 403 como se muestra en la figura 42 se puede realizar antes del intercalado de tiempo 308 como se muestra en la figura 37.
La figura 100 muestra un rendimiento de intercalado del intercalador de tiempo que se muestra en la figura 99. Se supone que un valor de columna es de 2, un valor de la fila es de 8, una anchura de segmento de datos es de 12 celdas de datos, y que no hay pilotos continuos en los segmentos de datos. La figura de la parte superior de la figura 100 es una estructura de simbolo OFDM cuando no se lleva a cabo el intercalado de tiempo y la figura inferior de la figura 100 es una estructura de simbolo OFDM cuando se realiza intercalado de tiempo. Las celdas de color negro representan un piloto disperso y las celdas que no son negras representan celdas de datos. El mismo tipo de celdas de datos representa un simbolo OFDM. En la figura 100, las celdas de datos que corresponden a un solo simbolo OFDM se intercalan en dos simbolos. Se utiliza un intercalado de memoria que corresponde a ocho simbolos OFDM, pero la profundidad de intercalado corresponde a solo dos simbolos OFDM, por lo tanto, no se obtiene la profundidad de intercalado completa.
La figura 101 se sugiere para alcanzar la profundidad total de intercalado. En la figura 101, las celdas de color negro representan los pilotos dispersos y las celdas que no son negras representan las celdas de datos. El intercalado de tiempo como se muestra en la figura 101 se puede implementar en una forma de intercalador de bloque y pueden intercalar segmentos de datos. En la figura 101, un numero de columna, K representa un ancho de segmento de datos, un numero de la fila, N representa la profundidad de intercalado de tiempo y el valor, K pueden ser valores aleatorios es decir, K=1, 2, 3,� El proceso de intercalado incluye escribir la celda de datos de una manera de columna girada y leer en una direccion de la columna, con exclusion de las posiciones del piloto. Es decir, se puede decir que el intercalado se realiza de forma fila-columna girada.
Ademas, en un transmisor, las celdas que se leen de una manera girada de la columna de intercalado de memoria corresponden a un solo simbolo OFDM y las posiciones de piloto de los simbolos OFDM se pueden mantener mientras se intercalan las celdas.
Tambien, en un receptor, las celdas que se leen de una manera de columna girada de la memoria de desintercalado corresponden a un solo simbolo OFDM y las posiciones de piloto de los simbolos OFDM se pueden mantener mientras que se desintercalan en tiempo las celdas.
La figura 102 muestra el rendimiento del intercalado de tiempo de la figura 101. Por comparacion con la figura 99, se supone que un numero de filas es 8, una anchura de segmento de datos es de 12 celdas de datos, y que no hay pilotos continuos en los segmentos de datos. En la figura 102, las celdas de datos que corresponden a un solo simbolo OFDM se intercalan en ocho simbolos OFDM. Como se muestra en la figura 102, se utiliza un intercalado de memoria que corresponde a ocho simbolos OFDM y la profundidad de intercalado resultante corresponde a ocho simbolos OFDM, por lo tanto, se obtiene la profundidad de intercalado completa.
El intercalado de tiempo como se muestra en la figura 101 puede ser ventajoso en que la profundidad de intercalado completa se puede obtener utilizando una memoria identica; la profundidad de intercalado puede ser flexible, a diferencia de la figura 99 y, en consecuencia, una longitud de trama de transmision puede ser demasiado flexible, es decir, las filas no necesitan ser multiplos de cuatro. Ademas, el intercalado de tiempo utilizado para el segmento de datos, puede ser identico al del procedimiento de intercalado utilizado para el preambulo y tambien pueden ser comun con un sistema de transmision digital que utiliza OFDM general. En concreto, el intercalador de tiempo 308 como se muestra en la figura 37 puede ser utilizado antes de que se utilice el intercalador de frecuencia 403 como se muestra en la figura 42. Con respecto a una complejidad del receptor, puede no ser exigida memoria adicional distinta de la logica de control de direccion adicional que puede requerir una complejidad muy pequera.
La figura 103 muestra un desintercalador de simbolo r308 correspondiente en un receptor. Se puede realizar el desintercalado despues de recibir el modulo de extraccion del encabezado de trama r401. En los procesos de desintercalado, en comparacion con la figura 99, los procesos de escritura y lectura de intercalado de bloques se invierten. Mediante el uso de informacion de posicion del piloto, el desintercalador de tiempo puede realizar el desintercalado virtual mediante la no escritura o lectura desde una posicion de piloto en la memoria de intercalado y mediante la escritura o lectura desde una posicion de celda de datos en la memoria del intercalador. La informacion desintercalada puede ser sacada al modulo de extraccion ModCod r307.
La figura 104 muestra un ejemplo del intercalado de tiempo. Se puede realizar la escritura en direccion diagonal y la lectura fila por fila. Al igual que en la figura 101, el intercalado se realiza teniendo en cuenta las posiciones de piloto. La lectura y la escritura no se realizan para las posiciones de piloto, pero se accede a la memoria de intercalado al considerar solo las posiciones de celda de datos.
La figura 105 muestra un resultado del intercalado usando el metodo que se muestra en la figura 104. Cuando se compara con la figura 102, las celdas con los mismos patrones se encuentran dispersos, no solo en el dominio del tiempo, sino tambien en el dominio de la frecuencia. En otras palabras, la profundidad de intercalado completa se puede obtener tanto en el dominio de tiempo como en el de la frecuencia.
La figura 108 muestra un desintercalador de simbolo r308 de un receptor correspondiente. La salida del modulo de extraccion del encabezado de trama r401 puede ser desintercalada. Cuando se compara con la figura 99, el desintercalado ha cambiado el orden de lectura y escritura. El desintercalador de tiempo puede utilizar la informacion de la posicion del piloto para llevar a cabo el desintercalado virtual, de forma que ninguna lectura o escritura se realiza en posiciones de piloto, sino para que la lectura o escritura se puedan realizar solo en las posiciones de celdas de datos. Los datos desintercalados se pueden sacar en el modulo de extraccion ModCod r307.
La figura 106 muestra un ejemplo del metodo de direccionamiento de la figura 105. NT significa profundidad en el intercalado de tiempo y ND significa anchura de segmento de datos. Se supone que un valor de fila, N es de 8, una anchura de segmento de datos es de 12 celdas de datos, y los pilotos no continuos estan en segmentos de datos. La figura 106 representa un metodo de generacion de direcciones para escribir datos en una memoria de intercalado de tiempo, cuando un transmisor realiza el intercalado de tiempo. El direccionamiento se inicia en una primera direccion con la direccion de fila (RA)=0 y la direccion de columna (CA)=0. En cada aparicion de direccionamiento, RA y CA se incrementan. Para la RA, se puede realizar una operacion de modulo con los simbolos OFDM utilizados en el intercalador de tiempo. Para CA, se puede realizar una operacion de modulo con un numero de portadores que corresponde a una anchura de segmento de datos. La RA puede ser incrementada en 1 cuando los portadores que corresponden a un segmento de datos se escriben en una memoria. Se puede realizar la escritura en una memoria solo cuando una ubicacion de la direccion actual no es una ubicacion de un piloto. Si la ubicacion de la direccion actual es una ubicacion de un piloto, solo el valor de la direccion puede ser aumentado.
En la figura 106, un numero de la columna, K representa el ancho del segmento de datos, un numero de la fila, N representa la profundidad del intercalado de tiempo y el valor, K puede ser unos valores aleatorios es decir, K=1, 2, 3, � El proceso de intercalado puede incluir escribir las celdas de datos de una manera de columna girada y la lectura en direccion de la columna, con exclusion de las posiciones del piloto. En otras palabras, la memoria de intercalado virtual puede incluir posiciones de piloto, pero las posiciones piloto se pueden excluir en la intercalado real.
La figura 109 muestra el desintercalado, un proceso inverso de intercalado de tiempo como se muestra en la figura
104. La escritura fila por fila y la lectura en diagonal pueden restaurar las celdas en las secuencias originales.
El metodo de direccionamiento utilizado en un transmisor se puede utilizar en un receptor. El receptor puede escribir los datos recibidos en la memoria del desintercalador de tiempo fila por fila y puede leer los datos escritos utilizando los valores dirigidos generados y la informacion de ubicacion del piloto que se pueden generar de una manera similar a la de un transmisor. Como una manera alternativa, valores de direccion generados y la informacion piloto que se utilizo para escribir se pueden utilizar para la lectura fila por fila.
Estos metodos se pueden aplicar en un preambulo que transmite la L1. Debido a que cada simbolo OFDM que comprende el preambulo puede tener pilotos en lugares identicos, ya sea intercalado con referencia a los valores de las direcciones teniendo en cuenta las ubicaciones piloto o pueden ser realizados intercalando con referencia a los valores de la direccion sin tener en cuenta las ubicaciones piloto. Para el caso de referirse a la direccion de los valores sin tener en cuenta las ubicaciones piloto, el transmisor almacena los datos en una memoria de intercalado cada vez. Para tal caso, un tamaro de memoria necesario para llevar a cabo el intercalado/desintercalado de los preambulos a un receptor o un transmisor es igual a un numero de celdas de carga existentes en los simbolos OFDM utilizados para el intercalado de tiempo.
La figura 107 es otro ejemplo de intercalado de tiempo de L1. En este ejemplo, el intercalado de tiempo puede colocar portadores en todos los simbolos OFDM, mientras que los portadores se encontraran todos en un solo
simbolo OFDM si no se ha realizado el intercalado de tiempo. Por ejemplo, para los datos situados en un primer simbolo OFDM, el primer portador del primer simbolo OFDM se encontrara en su ubicacion original. El segundo portador del primer simbolo OFDM se encontrara en un segundo indice portador del segundo simbolo OFDM. En otras palabras, el i-esimo portador de datos que se encuentra en el n-esimo simbolo OFDM se encuentra en un iesimo indice portador de (i � n) mod N-esimo simbolo OFDM, donde i = 0, 1, 2 � numero del portador-1, n = 0, 1, 2,
� N-1, y N es un numero de simbolos OFDM usado en el intercalado de tiempo de L1. En este metodo de intercalado de tiempo de L1, se puede decir que el intercalado de todos los simbolos OFDM se lleva a cabo de una manera girada, tal como se muestra en la figura 107. A pesar de que las posiciones del piloto no se muestran en la figura 107, tal como se menciono anteriormente, el intercalado se puede aplicar a todos los simbolos OFDM incluyendo los simbolos piloto. Es decir, se puede decir que el intercalado se puede realizar para todos los simbolos OFDM sin tener en cuenta las posiciones piloto o independientemente de si los simbolos son simbolos OFDM piloto
o no.
Si un tamaro de un bloque LDPC utilizado en L1 es mas pequero que el tamaro de un solo simbolo OFDM, los portadores restantes puede tener copias de partes del bloque de LDPC o se pueden rellenar de ceros. En este punto, se puede realizar un mismo intercalado de tiempo como el anterior. Del mismo modo, en la figura 107, un receptor puede realizar el desintercalado mediante el almacenamiento de todos los bloques utilizados en el intercalado de tiempo de L1 en una memoria y la lectura de los bloques en el orden en el que se han intercalado, es decir, en el orden de los numeros escritos en los bloques de la figura 107.
Cuando se utiliza un intercalador de bloques tal como se muestra en la figura 106, se utilizan dos memorias intermedias. Especificamente, mientras que una memoria intermedia almacena simbolos de entrada, previamente los simbolos de entrada se pueden leer en la otra memoria intermedia. Una vez que estos procesos se llevan a cabo para un bloque de intercalado de simbolos, el desintercalado se puede realizar cambiando el orden de lectura y de escritura, para evitar conflictos de acceso a la memoria. Este estilo de desintercalado de quot;ping-pongquot; puede tener una logica de generacion de direcciones simple. Sin embargo, la complejidad del hardware se puede aumentar cuando se utilizan dos memorias intermedias de intercalado de simbolos.
La figura 110 muestra un ejemplo de un desintercalador de simbolos r308 o r308-1 tal como se muestra en la figura
64. Esta realizacion propuesta de la invencion solo puede utilizar una unica memoria intermedia para realizar el desintercalado. Una vez que un valor de direccion es generado por la logica de generacion de direcciones, el valor de direccion se puede enviar desde la memoria intermedia y la operacion de colocacion se puede realizar mediante el almacenamiento de un simbolo que se introduce en la misma direccion. Mediante estos procesos, se puede evitar un conflicto de acceso a memoria, mientras se lee y se escribe. Ademas, el desintercalado de simbolos se puede realizar utilizando solo una unica memoria intermedia. Los parametros pueden ser definidos para explicar esta regla de generacion de direcciones. Tal como se muestra en la figura 106, un numero de filas de una memoria de desintercalado se puede definir como la profundidad del intercalado de tiempo, D y un numero de columnas de la memoria de desintercalado se puede definir como la anchura del segmento de datos, W. Entonces, el generador de direcciones puede generar las siguientes direcciones.
i-esima muestra en el j-esimo bloque, incluyendo el piloto
i = 0, 1, 2, .... N-1;
N = D*W;
Ci,j = i mod W;
Tw = ((Ci,j mod D)*j) mod D;
Ri,j = ((i div W) � Tw) mod D;
Li,j(1) = Ri,j * W � Ci,j;
o
Li,j(2) = Cij*D � Ri,j;
Las direcciones incluyen posiciones piloto, por lo tanto, los simbolos de entrada se supone que incluyen las posiciones piloto. Si los simbolos de entrada que incluyen solo simbolos de datos necesitan ser procesados, puede requerirse una logica de control adicional que salta las direcciones correspondientes. En este punto, i representa un indice de simbolos de entrada, j representa un indice de bloque de intercalado de entrada, y N = D * W representa una longitud de bloque de intercalado. La operacion Mod representa la operacion de modulo que saca el resto despues de la division. La operacion Div representa la operacion de division que saca el cociente despues de la division. Ri,j, Ci,j representan la direccion de la fila y la direccion de la columna del i-esimo simbolo de entrada del jesimo bloque de intercalado, respectivamente. Tw representa valor de girado de la columna para las direcciones donde se encuentran los simbolos. En otras palabras, cada columna se puede considerar como una memoria intermedia donde se realiza el girado independiente, de acuerdo a los valores de Tw. Li,j representa una direccion unica, cuando la unica memoria intermedia se implementa en una memoria secuencial de una dimension, no en dos dimensiones. Li,j puede tener valores de 0 a (N-1). Dos metodos diferentes son posibles. Li,j(1) se utiliza cuando la matriz de la memoria se conecta fila por fila y Li,j(2) se utiliza cuando la matriz de la memoria se conecta columna por columna.
La figura 111 muestra un ejemplo de direcciones de fila y columna para el desintercalado de tiempo cuando D es 8 y W es 12. � empieza desde j = 0 y para cada valor de j, una primera fila puede representar la direccion de la fila y la segunda fila puede representar la direccion de la columna. La figura 111 muestra solo las direcciones de los primeros 24 simbolos. Cada indice de la columna puede ser identico al indice del simbolo de entrada i.
La figura 113 muestra un ejemplo de un transmisor OFDM usando un segmento de datos. Tal como se muestra en la figura 113, el transmisor puede comprender una ruta de PLP de datos, una ruta de seralizacion de L1, un constructor de tramas, y una parte de modulacion OFDM. La ruta de datos de PLP se indica mediante bloques con lineas horizontales y verticales. La ruta de seralizacion de L1 se indica mediante bloques con lineas inclinadas. Los modulos del proceso de entrada 701-0, 701-N, 701-K, y 701-M pueden comprender bloques y secuencias del modulo de interfaz de entrada 202-1, el modulo de sincronizacion de corriente de entrada 203-1, el modulo de compensacion de retardo 204-1, el modulo de eliminacion de paquetes nulos 205-1, el codificador CRC 206-1, el modulo de insercion del encabezado BB 207-1, y codificador de BB 209 realizado para cada PLP tal como se muestra en la figura 35. Los modulos FEC 702-0, 702-N, 702-K, y 702-M pueden comprender bloques y secuencias del codificador exterior 301 y del codificador interior 303 tal como se muestra en la figura 37. Unos modulos de seral FEC 702-L1 utilizados en la ruta de L1 pueden comprender bloques y secuencias del codificador exterior 301-1 y un codificador interno acortado/perforado 303-1 tal como se muestra en la figura 37. El modulo de seral de L1 700-L1 puede generar informacion de L1 necesaria para comprender una trama.
Los modulos de intercalado de bits 703-0, 703-N, 703-K, y 703-M pueden comprender bloques y secuencias del intercalador interior 304 y el demutiplexado de bits 305 tal como se muestra en la figura 37. El intercalador de bits 703-L1 utilizado en la ruta de L1 puede comprender bloques y secuencias del intercalador interior 304-1 y demultiplexado de bits 305-1 tal como se muestra en la figura 37. Los modulos de mapeado de simbolos 704-0, 704-N, 704-K, y 704-M pueden realizar funciones identicas a las funciones del mapeador de simbolos 306 que se muestra en la figura 37. El modulo mapeador de simbolos 704-L1 utilizado en la ruta de L1 puede realizar funciones identicas a las funciones del mapeador de simbolos 306-1 que se muestra en la figura 37. Los modulos de encabezado FEC 705-0, 705-N, 705-K, y 705-M pueden realizar funciones identicas a las funciones del modulo de insercion de encabezado ModCod 307 que se muestra en la figura 37. El modulo de encabezado FEC 705-L1 para la ruta de L1 puede realizar funciones identicas a las funciones del modulo de insercion de encabezado ModCod 307-1 que se muestra en la figura 37.
Los modulos de mapeado de segmentos de datos 706-0 y 706-K pueden programar bloques FEC en segmentos de datos correspondientes y pueden transmitir los bloques FEC programados, donde los bloques FEC corresponden a PLPs que se asignan a cada segmento de datos. El bloque del mapeador de preambulos 707-L1 puede programar la seralizacion de L1 de los bloques de preambulos FEC. Los bloques FEC de seralizacion de L1 se transmiten en preambulos. Los modulos de intercalado de tiempo 708-0 y 708-K pueden realizar funciones identicas a las funciones del intercalador de simbolos 308-1que se muestra en la figura 37, que pueden intercalar segmentos de datos. El intercalador de tiempo 708-L1 utilizado en la ruta de L1 puede realizar funciones identicas a las funciones del intercalador de simbolos 308-1 que se muestra en la figura 37.
Alternativamente, el intercalador de tiempo 708-L1 utilizado en la ruta de L1 puede realizar funciones identicas con el intercalador de simbolos 308-1 que se muestra en la figura 37, pero solo en los simbolos del preambulo.
Los intercaladores de frecuencia 709-0 y 709-K pueden realizar intercalados de frecuencia en segmentos de datos. El intercalador de frecuencia 709-L1 utilizado en la ruta L1 puede llevar a cabo el intercalado del ancho de banda de frecuencia de acuerdo con el preambulo.
El modulo de generacion del piloto 710 puede generar pilotos que son adecuados para el piloto continuo (CP), el piloto disperso (SP), el borde de segmento de datos, y el preambulo. Una trama puede ser construida (711) a partir de la programacion del segmento de datos, en el preambulo, y el piloto. Los bloques del modulo de IFFT 712 y el modulo de insercion GI 713 pueden realizar funciones identicas a las funciones de los bloques del modulo IFFT 501 y el modulo de insercion GI 503 que se muestran en la figura 51, respectivamente. Por ultimo, el modulo DAC 714 puede convertir las serales digitales en serales analogicas y las serales convertidas se pueden transmitir.
La figura 114 muestra un ejemplo de un receptor OFDM que utiliza un segmento de datos. En la figura 114, el sintonizador r700 puede desemperar las funciones del modulo sintonizador/AGC r603 y las funciones del modulo de conversion descendente r602 de la figura 61. El ADC r701 puede convertir las serales analogicas recibidas en serales digitales. El modulo de sincronizacion de tiempo/frecuencia r702 puede realizar funciones identicas a las funciones del modulo de sincronizacion de tiempo/frecuencia r505 que se muestra en la figura 62. El modulo de deteccion de tramas r703 puede realizar funciones identicas a las funciones del modulo de deteccion de tramas r506 que se muestra en la figura 62.
En este punto, despues de realizar una sincronizacion de tiempo/frecuencia, la sincronizacion se puede mejorar mediante el uso de preambulo en cada trama que se envia desde modulo de deteccion de tramas r703 durante el proceso de seguimiento.
El modulo de eliminacion de GI r704 y el modulo FFT r705 pueden realizar funciones identicas a las funciones del modulo de eliminacion de GI r503 y el modulo de FFT r502 que se muestra en la figura 62, respectivamente.
El modulo de estimacion del canal r706 y modulo de ecualizacion del canal r707 pueden realizar una parte de la estimacion de canal y una parte de la ecualizacion del canal del modulo Est/Ec del canal r501, tal como se muestra en la figura 62. El analizador de tramas r708 puede sacar un segmento de datos y un preambulo, donde se transmiten los servicios seleccionados por el usuario. Los bloques indicados por lineas inclinadas procesan un preambulo. Los bloques indicados por lineas horizontales pueden incluir una PLP comun y procesar segmentos de datos. El desintercalador de frecuencia r709-L1 utilizado en la ruta L1 puede realizar el desintercalado de frecuencia dentro del ancho de banda del preambulo. El desintercalador de frecuencia r709 usado en la ruta del segmento de datos puede realizar el desintercalado de frecuencia en el segmento de datos. El decodificador de encabezados FEC r712-L1, el desintercalador de tiempo r710-L1, y demapeador de simbolos r713-L1 utilizados en la ruta de L1 pueden realizar funciones identicas a las funciones del modulo de extraccion ModCod r307-1, el desintercalador de simbolos r308-1, y el demapeador de simbolos r306-1 que se muestran en la figura 64.
El desintercalador de bits r714-L1 puede comprender bloques y secuencias de demultiplexador de bits r305-1 y el desintercalador interior r304-1 tal como se muestra en la figura 64. El decodificador FEC r715-L1 puede comprender bloques y secuencias del codificador interno acortado/perforado r303-1 y un decodificador externo r301-1 que se muestran en la figura 64. En este punto, la salida de la ruta de L1 puede ser informacion de seralizacion de L1 y se puede enviar a un controlador del sistema para restaurar los datos de PLP que se transmiten en segmentos de datos.
El desintercalador de tiempo r710 utilizado en la ruta del segmento de datos puede realizar funciones identicas a las funciones del desintercalador de simbolos r308 que se muestra en la figura 64. El analizador de segmentos de datos r711 puede emitir PLP seleccionadas por el usuario desde los segmentos de datos y, si es necesario, PLP comunes asociadas con las PLP seleccionadas por el usuario. Los decodificadores de encabezados FEC r712-C y r712-K, pueden realizar funciones identicas a las funciones del modulo de extraccion ModCod r307 que se muestra en la figura 64. Los demapeadores de simbolos r713-C y r713-K pueden realizar funciones identicas a las funciones del demapeador de simbolos r306 que se muestra en la figura 64.
El desintercalador de bits r714-C y r714-K pueden comprender bloques y secuencias del demultiplexador de bits r305 y el desintercalador interior r304, tal como se muestra en la figura 64. Los decodificadores FEC r715-C y r715-K pueden comprender bloques y secuencias del decodificador interno r303 y del decodificador externo r301, tal como se muestra en la figura 64. Por ultimo, los modulos de salida del proceso r716-C y r716-K pueden comprender bloques y secuencias del decodificador de BB r209, el modulo de eliminacion de encabezados de BB r207-1, el decodificador CRC r206-1, el modulo de la insercion de paquetes nulos r205-1, el recuperador de retardos r204-1, el recuperador del reloj de salida r203-1, y una interfaz de salida r202-1, que se realizan para cada PLP en la figura 35. Si se utiliza una PLP comun, la PLP comun y la PLP de datos asociados con la PLP comun pueden ser transmitidas a un recombinador de TS y se pueden transformar en una PLP seleccionada por el usuario.
Deberia tenerse en cuenta en la figura 114, que en un receptor, los bloques en la ruta de L1 no estan simetricamente secuenciados en un transmisor opuesto a la ruta de datos donde los bloques son colocados simetricamente o en orden inverso de un transmisor. En otras palabras, para la ruta de datos, se colocan el desintercalador frecuencia r709, el desintercalador de tiempo r710, el analizador de segmentos de datos r711, y la decodificador de encabezados FEC r712-C y r712-K. Sin embargo, para la ruta de L1, se colocan el desintercalador de frecuencia r709-L1, el decodificador de encabezados FEC r712-L1, y el desintercalador de tiempo r710-L1.
La figura 112 muestra un ejemplo de intercalado de bloques general en un dominio de simbolos de datos donde los pilotos no se utilizan. Tal como se ve en la figura 112a, la memoria de intercalado puede ser llenada sin pilotos negros. Para formar una memoria rectangular, se pueden utilizar celdas de relleno si es necesario. En la figura 112a, las celdas de relleno se indican como celdas con lineas inclinadas. En el ejemplo, debido a que un piloto continuo puede solaparse con un tipo de patron piloto disperso, se requieren un total de tres celdas de relleno durante cuatro de la duracion de simbolos OFDM. Finalmente, en la figura 112b se muestran los contenidos de la memoria intercalada.
Al igual que en la figura 112a, se puede realizar o bien escribiendo fila por fila y realizando el girado de la columna; o escribiendo de una manera girada desde el principio. La salida del intercalador puede comprender la lectura fila por fila desde la memoria. Los datos de salida que se han leido pueden ser colocados tal como se muestra en la figura112c, cuando se considera la transmision OFDM. En este momento, por simplicidad, el intercalado de frecuencia puede ser ignorado. Tal como se ve en la figura 112, la diversidad de frecuencia no es tan alta como la de la figura 106, pero se mantiene en un nivel similar. Por encima de todo, puede ser ventajoso que se pueda optimizar la memoria necesaria para llevar a cabo el intercalado y el desintercalado. En el ejemplo, el tamaro de la memoria se puede reducir de W * D a (W-1) * D. A medida que la anchura del segmento de datos se hace mas grande, el tamaro de la memoria puede reducirse aun mas.
5 Para las entradas del desintercalador de tiempo, un receptor debe restaurar el contenido de la memoria intermedia en una forma de la figura media de la figura 112, teniendo en cuenta las celdas de relleno. Basicamente, los simbolos OFDM se pueden leer simbolo por simbolo y se pueden guardar fila por fila. La distorsion correspondiente al girado de columna se puede realizar. La salida del desintercalador se puede emitir en una forma de lectura fila por fila a partir de la memoria de la figura 112a. De esta manera, en comparacion con el metodo que se muestra en la figura 106, la sobrecarga del piloto puede reducirse al minimo, y por lo tanto, la memoria de intercalado/desintercalado puede minimizarse.
La figura 115 muestra el intercalado de tiempo (figura 115a) y el desintercalado de tiempo (figura 115b).
La figura 115a muestra un ejemplo de un intercalador de tiempo 708-L1 para la ruta de L1 de la figura 113. Tal como se muestra en la figura 115a, el intercalado de tiempo en el preambulo, donde se transmite la L1, puede incluir
15 celdas de datos de L1 de intercalado, con exclusion de los pilotos que normalmente se transmiten en el preambulo. El metodo de intercalado puede incluir la escritura de los datos de entrada en una direccion diagonal (lineas continuas) y la lectura de los datos fila por fila (lineas discontinuas), utilizando procedimientos identicos a los que se muestran en referencia a la figura 106.
La figura 115b muestra un ejemplo de un desintercalador de tiempo r712-L1 en la ruta de L1, tal como se muestra en la figura 114. Tal como se muestra en la figura 115b, para un preambulo donde se transmite laL1, la celda de datos de L1 de desintercalado se puede realizar, con la exclusion de los pilotos que se transmiten regularmente en el preambulo. El procedimiento de desintercalado puede ser identico al procedimiento tal como se muestra en la figura 109, donde los datos de entrada se escriben fila por fila (linea continua) y se leen en diagonal (lineas discontinuas). Los datos de entrada no incluyen ningun piloto, por lo tanto, los datos de salida tienen celdas de datos de L1 que no
25 incluyen ningun piloto. Cuando un receptor utiliza una unica memoria intermedia en un desintercalador de tiempo para el preambulo, se puede utilizar la estructura del generador de direcciones que tiene una memoria de desintercalador tal como se muestra en la figura 110.
El desintercalador (r712-L1) se puede realizar utilizando las operaciones de direccion de la siguiente manera:
i-esima muestra en j-esimo bloque, incluyendo el piloto
i = 0, 1, 2, .... N-1;
N = D * W;
Ci,j = i mod W;
Tw = ((Ci, j mod D) * j) mod D;
Ri,j = ((i div W) � Tw) mod D;
Li,j (1) = Ri, j * W � Ci,j;
o
Li,j (2) = Ci,j * D � Ri,j;
En las operaciones anteriores, una longitud de una fila, W es la longitud de una fila de una memoria de intercalado, tal como se muestra en la figura 115. La longitud de la columna D es una profundidad de intercalado de tiempo del preambulo, que es un numero de simbolos OFDM que se requieren para la transmision de los preambulos.
La figura 116 muestra un ejemplo de la formacion de simbolos OFDM mediante pilotos de programacion y los preambulos de entrada desde el constructor de tramas 711 tal como se muestra en la figura 113. Las celdas en blanco forman un encabezado de L1 que es una seral de salida del modulo de encabezado FEC 705-L1 en la ruta 45 de L1, tal como se muestra en la figura 113. Las celdas grises representan los pilotos continuos para el preambulo que se generan por el modulo de generacion de pilotos 710, tal como se muestra en la figura 113. Las celdas con patrones representan las celdas de seralizacion de L1 que son una seral de salida del mapeador de preambulos 707-L1, tal como se muestra en la figura113. La figura 116a representa los simbolos OFDM cuando el intercalado de tiempo esta apagado y la figura 116b representa los simbolos OFDM, cuando el intercalado de tiempo esta encendido. El encabezado de L1 puede ser excluido del intercalado de tiempo porque el encabezado de L1 transmite una longitud de campo de seralizacion de L1 y una informacion de marca de encendido/apagado de intercalado de tiempo. Ello es debido a que el encabezado L1 se agrega antes del intercalado de tiempo. Tal como
se ha mencionado, el intercalado de tiempo se realiza excluyendo las celdas piloto. El resto de las celdas de datos de L1 puede intercalarse tal como se muestra en la figura 115, entonces se pueden asignar a subportadores OFDM.
La figura 117 muestra un ejemplo de intercaladores de tiempo 708-0 -708-K que pueden intercalar simbolos de datos que se envian a partir de mapeadores de segmentos de datos 706-0 -706-K en la ruta de datos de un transmisor OFDM utilizando segmentos de datos que se muestran en la figura 113. El intercalado de tiempo se puede realizar para cada segmento de datos. Los simbolos de tiempo intercalados se pueden emitir en intercaladores de frecuencia 709-0 - 709-K.
La figura 117 tambien muestra un ejemplo de un intercalador de tiempo simple que usa una unica memoria intermedia. La figura 117a muestra una estructura de simbolos OFDM antes del intercalado de tiempo. Los bloques con los mismos patrones que representan el mismo tipo de simbolos OFDM. La figura 117b y la figura 117c muestran estructuras de simbolos OFDM despues del intercalado de tiempo. El metodo de intercalado de tiempo puede ser dividido en tipo 1 y tipo 2. Cada tipo puede realizarse, alternativamente, para simbolos pares y simbolos impares. Un receptor puede realizar el desintercalado en consecuencia. Una de las razones de usar de forma alternativa el tipo 1 y el tipo 2 es la reduccion de la memoria requerida en un receptor mediante el uso de una unica memoria intermedia durante el desintercalado de tiempo.
La figura 117b muestra un intercalado de tiempo con intercalado de tipo 1. Los simbolos de entrada se pueden escribir en direccion diagonal hacia abajo, y se pueden leer en el sentido de la fila. La figura 117c muestra un intercalado de tiempo utilizando el intercalado de tipo 2. Los simbolos de entrada se pueden escribir en direccion diagonal hacia arriba y se pueden leer en el sentido de la fila. La diferencia entre el tipo 1 y tipo 2 es si una direccion de escritura del simbolo de entrada es hacia arriba o hacia abajo. Los dos metodos son diferentes en la manera de escribir los simbolos, sin embargo, los dos metodos son identicos en terminos de exhibir una profundidad de intercalado de tiempo completa y una diversidad de frecuencias completa. Sin embargo, el uso de estos metodos puede causar un problema durante una sincronizacion en un receptor, debido al uso de dos esquemas de intercalado.
Puede haber dos posibles soluciones. La primera solucion puede ser la seralizacion de 1 bit de un tipo de intercalado de un primer bloque de intercalado que llega el primero despues de cada preambulo, a traves de seralizacion de L1 del preambulo. Este metodo es realizar un intercalado correcto a traves de la seralizacion. La segunda solucion puede ser la formacion de una trama que tenga una longitud de un numero par de bloques de intercalado. Usando este metodo, un primer bloque intercalado de cada trama puede ser de un mismo tipo, por lo tanto, el problema de intercalado de sincronizacion de bloques se puede resolver. Por ejemplo, el problema de sincronizacion se puede resolver mediante la aplicacion de un tipo de intercalado a un primer bloque de intercalado y la aplicacion de forma secuencial a los siguientes bloques intercalados en cada trama, a continuacion, acabando un ultimo bloque de cada trama intercalada con intercalado de tipo 2. Este metodo requiere una trama que se compone de dos bloques de intercalado, pero puede ser ventajoso en que no se requiere seralizacion adicional como en el primer metodo.
La figura 122 muestra una estructura de un desintercalador de tiempo r710 de un receptor de la figura 114. El desintercalador de tiempo se puede realizar en las salidas del desintercalador de frecuencia r709. El desintercalador de tiempo de la figura 122 representa un esquema de desintercalado que es un proceso inverso al intercalado de tiempo que se muestra en la figura 117. El desintercalado, en comparacion con la figura 117, tendra una manera opuesta en la lectura y la escritura. En otras palabras, el desintercalador de tipo 1 puede escribir los simbolos de entrada en una direccion de fila y puede leer los simbolos escritos en direccion diagonal hacia abajo. El desintercalador de tipo 2 puede escribir los simbolos de entrada en direccion diagonal hacia abajo, y puede leer los simbolos escritos en el sentido de la fila. Estos procedimientos pueden permitir la escritura de los simbolos recibidos cuando los simbolos son leidos previamente tomando una direccion de escritura de los simbolos del desintercalador de tipo 2 identica a la direccion de lectura de simbolos del desintercalador de tipo 1. Por lo tanto, un receptor puede realizar el desintercalado utilizando una unica memoria intermedia. Ademas, se puede realizar una implementacion simple debido a los procedimientos de desintercalado de tipo 1 y tipo 2 que se llevan a cabo mediante escritura y lectura de simbolos en una direccion diagonal o en una direccion de fila.
Sin embargo, el uso de estos metodos puede causar un problema de sincronizacion en un receptor, por el uso de dos esquemas de intercalado. Por ejemplo, el desintercalado de simbolos intercalados de tipo 1 en una manera de tipo 2 puede causar un deterioro en el rendimiento. Puede haber dos posibles soluciones. La primera solucion puede ser determinar un tipo de un bloque de intercalado que viene despues de un preambulo, usando 1 bit de un tipo de intercalado de una parte de seralizacion de L1 transmitida. La segunda solucion se puede realizar desintercalando utilizando un tipo de acuerdo con un primer bloque intercalado dentro de una trama, si el numero de bloques de intercalado dentro de una trama es un numero par. El simbolo desintercalado se puede sacar a un analizador de segmentos de datos r711.
La figura 118 muestra una logica de generacion de direcciones que se identifica con una logica de generacion de direcciones de una unica memoria intermedia, cuando un intercalador de bloques utiliza dos memorias intermedias como en la figura 106. La logica de generacion de direcciones puede realizar funciones identicas a las funciones que se muestran en la figura 106. Mediante la definicion de una profundidad de intercalado de tiempo D como un numero de filas de una memoria de desintercalado y definiendo una anchura de segmento de datos W como un numero de la columna, las direcciones que se muestran en la figura 118 pueden ser generadas mediante un generador de direcciones. Las direcciones pueden incluir posiciones piloto. Para intercalar en tiempo los simbolos de entrada que incluyen solo simbolos de datos, se puede requerir una logica de control que pueda saltarse las direcciones. Las direcciones que se utilizan en los preambulos de intercalado pueden no exigir posiciones piloto y el intercalado se puede realizar utilizando bloques de L1. La i representa un indice de un simbolo de entrada, N = D * W representa una longitud de bloque intercalado. Ri y Ci representan una direccion de fila y una direccion de columna de un simbolo de una entrada i-esima, respectivamente. Tw representa un valor de girado de columna o parametro de girado desde una direccion donde se encuentra un simbolo. Li representa las direcciones cuando se implementa una memoria unidimensional que tiene una unica memoria intermedia. Los valores de Li pueden ser de 0 a (N-1). En esta una memoria unidimensional, al menos son posibles dos procedimientos. Li (1) es el acoplamiento de una matriz de memoria fila por fila y Li (2) es el acoplamiento de una matriz de memoria de columna por columna. Un receptor puede utilizar la logica de generacion de direcciones en simbolos de lectura durante un desintercalado.
La figura 119 muestra otro ejemplo de un preambulo. Para un caso cuando se utiliza un simbolo OFDM que tiene un tamaro de 4K-FFT en un ancho de banda de 7,61MHz y un sexto portador dentro de un simbolo OFDM y los portadores en ambos extremos se utilizan como pilotos, el numero de portadores que pueden ser utilizados en la seralizacion de L1 se pueden suponer que es 2840. Cuando los multiples canales estan unidos, pueden existir anchos de banda del preambulo. El numero de portadores puede cambiar dependiendo del tipo de pilotos a utilizar, un tamaro de FFT, una serie de canales unidos, y otros factores. Si un tamaro de un L1 XFEC FRAME que incluye L1 header (H) que se va a asignar a un solo simbolo OFDM y bloque FEC L1 (L1 FEC1) es mas pequero que un solo simbolo OFDM (5w-a-1), L1 XFEC FRAME que incluye L1 header puede repetirse para completar una parte restante del unico simbolo OFDM (5w-a-2). Esto es similar a la estructura de preambulo de la figura 93. Para un receptor para recibir un segmento de datos que se encuentra en un determinado ancho de banda de los canales unidos, una ventana de sintonizador del receptor puede estar ubicada en un determinado ancho de banda.
Si una ventana de sintonizador de un receptor se encuentra en 5w-a-3 de la figura 119, un resultado incorrecto puede producirse durante la fusion de L1 XFEC FRAME repetidas. El caso 1 de la figura 119 puede ser un ejemplo. Un receptor encuentra el L1 Header (H) para localizar la posicion de inicio del L1 Header (H) en una ventana del sintonizador, pero el L1 Header encontrado puede ser un encabezado de un L1 XFEC FRAME incompleto (5w-a4). La informacion de seralizacion de L1 no se puede obtener correctamente si una longitud de L1 XFEC FRAME se obtiene sobre la base de que L1 Header y el resto de una parte (5w-a-5) se arade a una posicion inicial de ese L1 Header. Para evitar tal caso, un receptor puede necesitar operaciones adicionales para encontrar un encabezado de una L1 XFEC FRAME completa. La figura 120 muestra este tipo de operaciones. En el ejemplo, para encontrar un encabezado de una L1 XFEC FRAME completo, si existe una L1 XFEC FRAME incompleta en un preambulo, un receptor puede utilizar al menos dos L1 Headers para encontrar una ubicacion de inicio de L1 Header para la fusion de L1 XFEC FRAME. En primer lugar, un receptor puede encontrar el L1 Header de un simbolo OFDM del preambulo (5w-b-1). Luego, utilizando una longitud de una L1 XFEC FRAME en el L1 Header encontrado, el receptor puede comprobar si todas las L1 XFEC FRAME dentro de un simbolo OFDM actual es un bloque completo (5w-b-2). Si no es asi, el receptor puede encontrar otro simbolo de L1 Header del preambulo actual (5w-b-3). A partir de una distancia calculada entre un L1 Header recien descubierto y un L1 Header anterior, se puede determinar si una cierta L1 XFEC FRAME es un bloque completo (5w-b-4). Entonces, un L1 Header de una L1 XFEC FRAME completa se puede utilizar como punto inicial para la fusion. Utilizando el punto inicial, L1 XFEC FRAME se puede combinar (5w-b-5). Usando estos procesos, el caso 2 o la fusion correcta que se muestra en la figura 119 se puede esperar en un receptor. Estos procesos se pueden realizar en decodificador de encabezados FEC r712-L1 en la ruta de la seral de L1 de la figura 114.
La figura 121 es un ejemplo de una estructura del preambulo que puede eliminar las operaciones adicionales mencionadas en el receptor. A diferencia de la estructura del preambulo anterior, cuando el resto de un simbolo OFDM esta lleno, solo L1 FEC1 de una L1 XFEC FRAME, excluyendo el L1 Header (H) se puede llenar en repetidas ocasiones (5w-c-2). De esta manera, cuando un receptor encuentra una posicion inicial de un L1 Header
(H) para fusionar una L1 XFEC FRAME, el L1 Header de solo una L1 XFEC FRAME completa se puede encontrar (5w-c-4), por lo tanto, sin operaciones adicionales, la L1 XFEC FRAME se puede combinar con el L1 Header encontrado. Por lo tanto, procesos tales como 5w-b-2, 5w-b-3 y 5w-4-b que se muestran en la figura 120 pueden ser eliminados en un receptor. Estos procesos y los procesos contrarios de los procesos que se pueden realizar en el decodificador de encabezados FEC r712-L1 en la ruta de la seral de L1 de un receptor de la figura114 y en el encabezado FEC 705-L1 en la ruta de la seral de L1 de un transmisor de la figura 113.
El desintercalador de tiempo r712-L1 en la ruta L1 de un receptor de la figura 114 puede desintercalar las celdas del bloque de L1 o las celdas con patrones, con exclusion de otras celdas, tal como el encabezado del preambulo y las celdas piloto. Las celdas del bloque de L1 estan representadas por las celdas con patrones, tal como se muestra en la figura 116. La figura 123 muestra otro ejemplo de un transmisor OFDM que utiliza segmentos de datos. Este transmisor puede tener una estructura identica y puede realizar la funcion identica a la del transmisor de la figura 113, con la excepcion de los bloques aradidos y modificados. El mapeador de preambulo 1007-L1 puede mapear bloques de L1 y encabezados de bloques de L1 que son salidas del encabezado FEC 705-L1 en simbolos utilizados en el preambulo de una secuencia de transmision. En concreto, el encabezado del bloque de L1 se puede repetir para cada preambulo y el bloque de L1 se puede dividir en tantos como el numero de preambulos utilizados. El intercalador de tiempo 1008-L1 puede intercalar bloques de L1 que se dividen en los preambulos. En este punto, el encabezado del bloque de L1 puede estar incluido en el intercalado o no incluido en el intercalado. Si el encabezado del bloque de L1 se incluye o no, puede no cambiar una estructura de serales de un encabezado del bloque de L1, pero puede cambiar un orden de intercalado y la transmision de bloques de L1. El modulo de repeticion L1 XFEC 1015-L1 puede repetir los bloques L1 XFEC intercalados en tiempo dentro de un ancho de banda del preambulo. En este punto, el encabezado del bloque de L1 puede repetirse en un preambulo o no repetirse dentro de un preambulo.
La figura 124 muestra otro ejemplo de un receptor OFDM que utiliza segmentos de datos. Este receptor tiene una estructura identica y puede realizar la funcion identica a la del receptor de la figura 114, con la excepcion de los bloques aradidos y modificados. El decodificador de encabezado FEC r1012-L1 L1 puede sincronizar los encabezados dentro de un preambulo. Si se repiten los encabezados de L1, los encabezados de L1 se pueden combinar para obtener una ganancia de SNR. Entonces, el decodificador de encabezado FEC r712-L1 de la figura 114 puede realizar una decodificacion FEC. El proceso de sincronizacion puede dar la ubicacion de un encabezado mediante la correlacion de palabras de sincronizacion de un encabezado y un preambulo. Para desplazamientos de frecuencia de multiplos de un entero, un rango de correlacion se puede determinar a partir del direccionamiento circular.
El combinador L1 XFEC r1017-L1 puede combinar bloques L1 XFEC para obtener una ganancia de SNR, cuando los bloques de L1 divididos se reciben dentro de un preambulo. El desintercalador de tiempo r1010-L1 puede medir los bloques de L1 de desintercalado de tiempo en un preambulo. Dependiendo de si los encabezados del bloque de L1 se intercalan en el tiempo en un transmisor o no, los encabezados del bloque de L1 pueden ser desintercalados en un receptor en consecuencia. Un orden de desintercalado de los bloques L1 se puede cambiar en funcion de si los encabezados de los bloques de L1 se intercalan en el tiempo en un transmisor o no. Por ejemplo, cuando el intercalado de tiempo es como en la figura 116, una localizacion de la celda numero 33, que es una primera celda del bloque de L1 dentro de un primer preambulo, se puede cambiar. En otras palabras, cuando los encabezados del bloque de L1 no se incluyen en un intercalado, la seral intercalada con la ubicacion de las celdas tal como se muestra en la figura 116 se recibira. Si los encabezados del bloque de L1 se incluyen en un intercalado, la ubicacion de la celda numero 33 tiene que ser cambiada para desintercalar las celdas que se intercalan en diagonal, con una primera celda del encabezado del primer bloque de L1 dentro de un primer preambulo como referencia. El fusionador L1 FEC r1018-L1 puede combinar bloques de L1 que se dividen en muchos preambulos en un bloque de L1 unico para decodificacion FEC.
Con 1 bit adicional, el campo PLP type de los campos de seralizacion de L1 que se transmiten en un preambulo pueden tener los siguientes valores.
PLP type = 00 (PLP comun)
PLP type = 01 (PLP de datos normal)
PLP type = 10 (PLP de datos demultiplexados)
PLP type = 11 (reservado)
Una PLP de datos normales representa una PLP de datos cuando un unico servicio se transmite en un segmento de datos unico. Una PLP de datos demultiplexados representa una PLP de datos cuando un unico servicio es demultiplexado en multiples segmentos de datos. Cuando un usuario cambia de servicio, si la seralizacion de L1 y la seralizacion L2 se almacenan en un receptor, la espera puede ser eliminada de una informacion de seralizacion de L1 dentro de una trama siguiente. Por lo tanto, un receptor puede cambiar los servicios de manera eficiente y un usuario puede tener un beneficio de menos retardo durante un cambio de servicio. La figura 128 muestra las estructuras de seral del bloque de L1 que se transmite en un preambulo, para el flujo de intercalado de tiempo y el flujo de desintercalado de tiempo. Tal como se ve en la figura 128, el intercalado y el desintercalado no se pueden realizar en un ancho de banda de todo el preambulo, sino en un bloque de L1 dividido.
La figura 129 es un ejemplo de un campo de intercalado de tiempo de L1 de los campos de seralizacion de L1, procesados por el modulo de encabezado FEC 705-L1 en la ruta de L1 que se muestra en la figura 123. Tal como se muestra en la figura 129, un bit o dos bits se pueden utilizar para el parametro de intercalado de tiempo. Si se utiliza un bit, el intercalado no se lleva a cabo cuando el valor del bit es 0 y el intercalado que tiene una profundidad de simbolos OFDM utilizados en los simbolos del preambulo se puede realizar cuando el valor del bit es 1. Si se utilizan dos bits, el intercalado con profundidad de intercalado de 0 o no intercalado se realiza cuando el valor de bit es 00 y el intercalado con la profundidad de los simbolos OFDM utilizados en los simbolos del preambulo se puede realizar cuando el valor de bit es 01. El intercalado con la profundidad de cuatro simbolos OFDM se puede realizar cuando el valor de bit es 10. El intercalado con la profundidad de ocho simbolos OFDM se puede realizar cuando el valor de bit es 11.
Un receptor, especificamente, el decodificador de encabezado FEC r1012-L1 en la ruta de L1 que se muestra en la figura 124 puede extraer los parametros de intercalado de tiempo (TI) mostrados en la figura 129. Utilizando los parametros, el desintercalador de tiempo r1010-L1 puede realizar el desintercalado de acuerdo con la profundidad de intercalado. Los parametros que se transmiten en el encabezado de L1 son el tamaro de la informacion de L1 (15bits), el parametro de intercalado de tiempo (un maximo de 2 bits) y CRC (maximo 2 bits). Si un codigo Reed-Muller RM (16, 32) se utiliza para el campo de seralizacion del encabezado de codificacion de L1, debido a que los bits que pueden ser transmitidos son 16 bits, no hay un numero suficiente de bits. La figura 130 muestra un ejemplo de campo de seralizacion de L1 que se puede utilizar para este caso y un procedimiento de relleno.
La figura 130 muestra procesos realizados en el modulo de encabezado FEC 705-L1 en la ruta de L1 de la figura
123. En la figura 130, L1 () en la columna de los campos de seralizacion representa el tamaro de L1 y TI () representa el tamaro de los parametros de intercalado de tiempo. Para el primer caso, o cuando el tamaro de L1 (15 bits) y TI (1 bit) se transmiten, el relleno adicional puede no ser necesario y se puede obtener un rendimiento de decodificacion sustancial del encabezado de L1, sin embargo, como la informacion de si se realizara una intercalado de tiempo o no se transmite, por un bloque de L1 corto, el efecto del intercalado no se puede obtener.
Para el segundo caso, o cuando el tamaro de L1 se reduce a 1/8 de su tamaro original, la transmision de informacion con numeros de bits, tales como L1 (12 bits), TI (2 bits) y CRC (2 bits) se convierte en posible. Por lo tanto, para el segundo caso, se pueden esperar el mejor rendimiento de decodificacion de L1 y el efecto de intercalado de tiempo. Sin embargo, el segundo caso, requiere el proceso de relleno adicional para hacer el tamaro de L1 un multiplo de ocho, si el tamaro de L1 no es un multiplo de ocho. La figura 130b representa el metodo de relleno que se puede realizar en la seral de L1 (700-L1) de la figura 123. Se muestra que el relleno esta situado despues del bloque de L1 y cubierto con la codificacion CRC. En consecuencia, en un receptor, el modulo BCH/LDPC de decodificacion FEC r715-L1 en la ruta de L1 de la figura 124 puede realizar la decodificacion FEC, entonces si no hay error cuando el campo CRC se comprueba, el analisis de bits de acuerdo con campo de seralizacion L1 se puede realizar, a continuacion, es necesario un proceso que define el resto de bits como relleno o CRC32 y excluyendo el resto de los bits de los parametros.
Para el tercer caso, o cuando el tamaro de L1 se expresa como un numero de celdas QAM mapeadas, no un numero de bits, el numero de bits se puede reducir. Para el cuarto caso, el tamaro de L1 se expresa no como un tamaro de un bloque de L1 entero, sino como un tamaro de L1 para cada simbolo OFDM. Por lo tanto, para un receptor para obtener un tamaro de un bloque de L1 entero, se debe realizar la multiplicacion del tamaro del bloque de L1 en un solo simbolo OFDM por un numero de simbolos OFDM utilizados en el preambulo. En este caso, el tamaro de L1 real necesita excluir el relleno.
Para el quinto caso, expresando el bloque de L1 no como un numero de bits, sino como un numero de celdas asignadas QAM, es posible mas reduccion de bits. Para los casos tercero a quinto, se muestran los parametros de TI, CRC, y un numero de bits de relleno necesario. Para el caso en que se expresa el tamaro de bloque de L1 como un numero de celdas, para un receptor para obtener el tamaro de L1 en bits, el receptor tiene que multiplicar un numero de bits donde las celdas solo se transmiten por un tamaro de L1 recibido. Ademas, un numero de bits de relleno debe ser excluido.
El ultimo caso muestra un aumento en el numero total de bits a 32 bits mediante el uso de dos bloques de codigo en el encabezado de RM. Un total de campos CRC se convierten en cuatro bits, ya que cada bloque de codigo RM necesita dos bits del campo CRC. Un receptor o encabezado de decodificador FEC r1012-L1 en la ruta L1 de la figura 124 debe obtener los parametros necesarios, realizar la decodificacion FEC en un total de dos bloques FEC. Utilizando los parametros obtenidos, un receptor, especificamente el desintercalador de tiempo r1010-L1 en la ruta de L1 de la figura 124, puede determinar si se debe realizar el desintercalado o no, y puede obtener una profundidad de desintercalado, si se determina que el desintercalado que es realizado. Ademas, el modulo BCH/LDPC de decodificacion FEC r715-L1 puede obtener la longitud del bloque LDPC necesaria para realizar la decodificacion FEC y los parametros de acortado/perforacion. Los campos de relleno innecesarios requeridos para enviar la seral de L1 a un controlador del sistema se pueden quitar.
La figura 125 muestra un ejemplo de un intercalado de tiempo del segmento de datos (TI). El proceso de TI asume que todas las posiciones de piloto son conocidas. El TI puede dar salida solamente a las celdas de datos, excluyendo los pilotos. Conocer las posiciones piloto permite el numero correcto de celdas de salida para cada simbolo OFDM. Tambien, la TI puede ser implementada por una unica memoria en el receptor.
La figura 126 muestra un ejemplo de una implementacion eficiente de desintercalado del tiempo en el receptor. La figura 126a muestra cuatro diferentes esquemas de desintercalado de acuerdo con una realizacion de la presente invencion. La figura 126b muestra una unica memoria intermedia que lleva a cabo el desintercalado. La figura 126c muestra un esquema de ejemplo para dirigir los bloques de L1 en una matriz 2D o una secuencia 1D.
Tal como se muestra en las figuras 126a-c, utilizando un solo algoritmo de memoria intermedia puede ser mas eficiente la implementacion del desintercalado de tiempo. El algoritmo puede estar caracterizado por la lectura de celdas de salida desde la primera memoria, y luego escribir las celdas de entrada donde se leen las celdas de salida. El direccionamiento en diagonal puede ser considerado como un direccionamiento circular en cada columna.
Mas especificamente, con referencia a la figura 126a, estos cuatro procedimientos de escritura y lectura se aplican secuencialmente a las tramas C2 que se reciben en un receptor. La primera trama se recibe en un receptor que esta
escrito en la memoria de desintercalado en la figura 126b en la ruta para que el bloque 0 en la figura 126a y leer en la ruta para el primer bloque. La segunda trama recibida se escribe en la memoria del desintercalador en la figura 126c en la ruta para el primer bloque y se lee para el segundo bloque. La tercera trama recibida se escribe en la memoria del desintercalador en la figura 126c en la ruta para el segundo bloque y se lee en la ruta para el tercer bloque. La cuarta trama recibida se escribe en la memoria del desintercalador en la figura 126c en la ruta para el tercer bloque y se lee en la ruta para el bloque 0, y asi sucesivamente. Es decir, los metodos de escritura y lectura de la figura 126a pueden ser secuenciales y se aplican ciclicamente a las tramas C2 que se reciben de forma secuencial.
El proceso de intercalado de tiempo (TI) se puede realizar en los preambulos, tal como se muestra en la figura 127. Las posiciones piloto son periodicas y se quitan facilmente y no es necesario el intercalado para el encabezado del bloque de L1. Esto es porque el encabezado del preambulo lleva parametros TI y el intercalado y no intercalado tienen los mismos resultados debido a la repeticion. Por lo tanto, solo se intercalan celdas de seralizacion de L1. La memoria intermedia unica que se utiliza en el segmento de datos de TI puede ser aplicada.
La figura 128 muestra el flujo de intercalado/desintercalado de tiempo del preambulo. El intercalado se puede realizar dentro de un bloque de L1, en vez de todo el preambulo. En un transmisor, tal como se muestra en la figura
128a, el bloque de L1 se puede codificar , entonces se puede realizar un intercalado dentro del bloque de L1
, y el bloque de L1 intercalado se puede repetir dentro de un preambulo. En un receptor, tal como se muestra en
la figura128b, desde un preambulo recibido , el bloque de L1 se puede combinar o sincronizar y se puede
obtener un unico periodo del bloque de L1 , y el bloque de L1 combinado puede ser desintercalado
.
La figura 129 muestra unos parametros de profundidad de intercalado en la seralizacion de encabezado de L1. Para la estructura de encabezado de L1, RM (16, 32) tiene una capacidad de 16 bits. Un maximo de 2 bits de CRC pueden mejorar el rendimiento de BER de RM. Los campos obligatorios de seralizacion del encabezado de L1 son L1 info size (15 bits) que puede requerir un maximo de 5 simbolos OFDM y TI depth (2 bits o bit 1). Sin embargo, un total de 18 o 19 bits superan la capacidad del encabezado de L1.
La figura 131 muestra un ejemplo de una seralizacion de L1 transmitida en un encabezado de trama. La informacion de seralizacion de L1 se puede utilizar como parametros de decodificacion en el receptor. Especialmente, los modulos en la ruta de la seral de L1 de la figura 124 pueden realizar la decodificacion de serales de L1 y los modulos en la ruta de PLP de la figura 124 pueden utilizar parametros, y asi los servicios pueden ser decodificados. Un receptor puede obtener los parametros de la seralizacion de L1 a partir de las serales de la ruta de L1 que se decodifica de acuerdo con un orden de cada campo y longitud de campo. A continuacion se explica el significado de cada campo y su uso. Un nombre de cada campo, un numero de bits para cada campo, o un ejemplo de cada campo se pueden modificar.
Num chbon: Este campo indica un numero de canales utilizados en una union de canales. Usando este campo, un receptor puede obtener un ancho de banda total de los canales utilizados. Un canal puede tener 6MHz, 7MHz, 8MHz, u otros valores de ancho de banda.
Num dslice: Este campo indica un numero de segmentos de datos existentes en una union de canales. Despues de la decodificacion de serales de L1, un receptor accede a un circuito donde esta contenida la informacion de los segmentos de datos, para obtener informacion de los segmentos de datos. Usando este campo, un receptor puede obtener un tamaro del bucle para la decodificacion.
Num notch: Este campo indica un numero de bandas de muesca existentes en una union de canales. Despues de la decodificacion de serales de L1, un receptor accede a un bucle donde esta contenida la informacion de la banda de muesca, para obtener informacion de la banda de muesca. Usando este campo, un receptor puede obtener un tamaro del bucle para la decodificacion.
Para cada segmento de datos, dslice id, dslice start, dslice width, dslice ti depth, dslice type, dslice pwr allocation, e informacion de PLP se pueden transmitir en un preambulo de un encabezado de trama. El segmento de datos puede ser considerado como un ancho de banda especifico que contiene uno o mas PLPs. Los servicios pueden ser transmitidos en los PLPs. Un receptor necesita tener acceso a un segmento de datos que contiene una PLP especifica, para decodificar un servicio.
Dslice id: Este campo puede ser utilizado para la identificacion del segmento de datos. Cada segmento de datos en una union de canales puede tener un valor unico. Cuando un receptor accede a una PLP para decodificar los servicios, este campo puede ser utilizado por el receptor para diferenciar un segmento de datos donde se encuentra la PLP, a partir de segmentos de datos.
Dslice start: Este campo indica una ubicacion de inicio de un segmento de datos dentro de un canal unido. Usando este campo, un receptor puede obtener una frecuencia donde se inicia el segmento de datos. Ademas, la sintonizacion para acceder a un segmento de datos se puede realizar utilizando este campo.
Dslice width: Este campo indica un ancho de banda de un segmento de datos. Usando este campo, un receptor puede obtener un tamaro de un segmento de datos. Especialmente, este campo puede ser utilizado en el intercalado en el tiempo para permitir la decodificacion. �unto con el campo dslice start, un receptor puede determinar la frecuencia de decodificacion de las serales recibidas del RF. Este proceso se puede realizar en el sintonizador r700 de la figura 124. Informacion como dslice start y dslice width se puede utilizar como seral de control del sintonizador r700.
Dslice ti depth: Este campo indica la profundidad del intercalador tiempo utilizado en segmentos de datos intercalados en el tiempo. �unto con dslice width, un receptor puede obtener un ancho y una profundidad de un desintercalador de tiempo y puede realizar el desintercalado de tiempo. La figura 132 muestra un ejemplo de un dslice ti depth. En el ejemplo, 1, 4, 8 o 16 simbolos OFDM se utilizan en el intercalado de tiempo. Esto se realiza en el desintercalador de tiempo r710 de la figura 124. Dslice width y dslice ti depth se pueden utilizar como seral de control.
Dslice type: Este campo indica el tipo de un segmento de datos. El segmento de datos de tipo 1 tiene una unica PLP dentro del mismo y la PLP es un CCM (codificacion y modulacion constante) aplicado. El segmento de datos de tipo 2 representa todos los otros tipos de segmentos de datos. Usando este campo, un receptor puede realizar la decodificacion de acuerdo con la PLP. Una PLP de tipo 1 no tiene encabezado FECFRAME, por lo que un receptor no mira el encabezado FECFRAME. Para el tipo 2, un receptor busca en el encabezado FECFRAME de PLP para obtener informacion MODCOD. La figura 133 muestra un ejemplo de dslice type. Usando este campo, el analizador de segmento de datos r711 de la figura 124 puede controlar los decodificadores de encabezado FEC R712-c, �.
Dslice pwr allocation: Este campo indica una potencia de un segmento de datos. Cada segmento de datos puede tener una potencia diferente a partir de segmentos de datos. Es para la adaptacion de enlace en el sistema por cable. Un receptor puede utilizar este campo para controlar la potencia del segmento de datos recibido. El sintonizador r700 de la figura 124 puede ajustar la ganancia de la seral utilizando este campo.
Num plp: Este campo indica un numero de PLPs en un segmento de datos. Despues de la decodificacion de seralizacion de L1, un receptor accede a un circuito que incluye informacion de PLP. Usando este campo un receptor puede obtener un tamaro del bucle y decodificar PLPs.
Para cada PLP, plp id, plp type, reprocesamiento PSI/SI, plp payload type, plp modcod y plp start addr se pueden transmitir en un encabezado de trama (Preambulo). Cada PLP puede transmitir uno o mas flujos o los paquetes tales como TS y GSE. Un receptor puede obtener servicios mediante la decodificacion de PLPs, donde los servicios son transmitidos.
Plp id: Este campo es un identificador de PLP y tiene un valor unico para cada PLP en un canal unido. Usando este campo, un receptor puede acceder a una PLP donde existe un servicio para decodificar. Este campo puede servir a un proposito identico al plp id transmitido en un encabezado FECFRAME. Los decodificadores de encabezado FEC r712-c, � de la figura 124 pueden acceder a una PLP necesaria utilizando este campo.
Plp type: Este campo indica si un tipo de PLP es una PLP comun o una PLP de datos. Usando este campo, un receptor puede encontrar PLP comunes y puede obtener la informacion necesaria para la decodificacion de un paquete de TS de la PLP comun. Ademas, el receptor puede decodificar un paquete de TS en una PLP de datos. La figura 134 muestra un ejemplo de plp type.
Reprocesamiento PSI/SI: Este campo indica si un PSI/SI de una seral recibida se vuelve a procesar o no. Usando este campo, un receptor puede determinar si se refiere al PSI/SI de un servicio especifico desde un servicio de transmision. Si el receptor no puede hacer referencia a un PSI/SI de un servicio especifico a partir de un servicio transmitido, PSI/SI que puede ser referido mediante un servicio especifico puede ser transmitido a traves de una PLP comun, por ejemplo. Con esta informacion, un receptor puede decodificar los servicios.
Plp payload type: Este campo indica el tipo de carga util de datos que transmite la PLP. Un receptor puede utilizar este campo antes de la decodificacion de datos dentro de la PLP. Si el receptor no puede decodificar el tipo especifico de datos, se puede evitar la decodificacion de una PLP que contiene ese tipo de datos. La figura 135 muestra un ejemplo de plp payload type. Si un segmento de datos tiene una unica PLP y una CCM se aplica al segmento de datos, es decir, segmento de datos de tipo 1, los campos tales como plp modcod y plp start addr se pueden transmitir de forma adicional.
Plp modcod: Este campo indica el tipo de modulacion y la tasa de codigo FEC usada en la PLP. Usando este campo, un receptor puede realizar demodulacion QAM y decodificacion FEC. La figura 136 muestra un ejemplo de plp modcod. Los valores que se muestran en la figura 136 se pueden utilizar en modcod que se transmite en un encabezado de una FECFRAME. Los demapeadores de simbolo r713-c, � y modulo BCH/LDPC de decodificacion FEC r715-c, � de la figura 124 pueden utilizar este campo para la decodificacion.
Plp start addr: Este campo indica donde un primer FECFRAME de una PLP aparece en una secuencia de transmision. Usando este campo, un receptor puede obtener una ubicacion de inicio de FECFRAME y llevar a cabo la decodificacion FEC. Usando este campo, el analizador de los segmentos de datos r711 de la figura 124 puede sincronizar una FECFRAME para las PLP de tipo 1. Para cada banda de muesca, informacion tal como notch start notch width se puede transmitir en un encabezado de trama (preambulo).
Notch start: Este campo indica una ubicacion de inicio de una banda de muesca. Notch width: Este campo indica una anchura de una banda de muesca. Utilizando notch start y la anchura de la muesca, un receptor puede obtener una ubicacion y un tamaro de una banda de muesca dentro de un canal unido. Ademas, se puede obtener un lugar de sintonizacion para una correcta decodificacion de servicios y la existencia de un servicio dentro de un determinado ancho de banda puede controlarse. El sintonizador r700 de la figura 124 puede realizar la sintonizacion con esta informacion.
GI: Este campo indica la informacion del intervalo de guarda utilizado en un sistema. Un receptor puede obtener informacion del intervalo de guarda con este campo. El modulo de sincronizacion de Tiempo/Frecuencia r702 y el modulo de eliminacion de GI r704 de la figura 124 pueden utilizar este campo. La figura 137 muestra un ejemplo.
Num data symbols: Este campo indica un numero de simbolos OFDM de datos, con excepcion del preambulo, que se utiliza en una trama. Una longitud de trama de transmision puede ser definida mediante este campo. Usando este campo, un receptor puede predecir la ubicacion de un preambulo siguiente, por lo tanto, este campo puede ser utilizado para la decodificacion de serales de L1. El analizador de tramas r708 de la figura 124 puede utilizar este campo y predecir los simbolos OFDM que estan en el preambulo y enviar una seral a la trayectoria de decodificacion del preambulo.
Num c2 frames: Este campo indica un numero de tramas existentes en una supertrama. Usando este campo, un receptor puede obtener un limite de una supertrama y se puede predecir la informacion repetida para cada supertrama.
Frame idx: Este campo es un indice de trama y se reinicia para cada supertrama. Usando este campo, un receptor puede obtener un numero de trama actual y encontrar una ubicacion de la estructura actual dentro de una supertrama. Usando este campo, el analizador de tramas r708 de la figura 124 puede encontrar el numero de tramas por delante de una trama actual en una supertrama. �unto con num c2 frames, se puede predecir el cambio que se produce en una seral de L1 y la decodificacion de L1 se puede controlar.
PAPR: Este campo indica si se utiliza o no una reserva para reducir una PAPR. Usando este campo, el receptor puede procesar en consecuencia. La figura 138 muestra un ejemplo. Por ejemplo, si se utiliza una reserva de tono, un receptor puede excluir portadores que se utilicen en una reserva de tono, a partir de la decodificacion. En concreto, el analizador de segmentos de datos r711 de la figura 124 puede utilizar este campo para excluir los portadores de decodificacion.
Reservado: Este campo es de bits adicionales reservados para uso futuro.
La figura 139 muestra otro ejemplo de la seralizacion de L1 transmitida en un encabezado de trama. En la figura 139, la informacion aradida adicionalmente de la figura 131 puede hacer mas eficiente el servicio de decodificacion mediante un receptor. Los campos siguientes explican solo la informacion adicional. Los otros campos son los mismos que la figura 131.
Networ� id: Este campo indica una red a la que pertenece la seral transmitida. Usando este campo, el receptor puede descubrir una red actual. Cuando un receptor sintoniza otra red para encontrar un servicio en la red, el receptor puede procesar mas rapido porque usar solo la decodificacion de L1 es suficiente para tomar la decision de si la red es una red de sintonizacion deseada o no.
C2 system id: Este campo identifica un sistema al que pertenece una seral transmitida. Usando este campo, un receptor puede determinar el sistema actual. Cuando un receptor sintoniza otro sistema para encontrar un servicio en el sistema, el receptor puede procesar mas rapido porque usar solo la decodificacion de L1 es suficiente para tomar la decision de si el sistema es un sistema de sintonizacion deseado o no.
C2 signal start frequency: Este campo indica una frecuencia inicial de canales unidos. C2 signal stop frequency: Este campo indica una frecuencia final de los canales unidos. Utilizando c2 signal start frequency y c2 signal stop frequency, los anchos de banda de RF de todos los segmentos de datos se pueden encontrar mediante la decodificacion de L1 de cierto ancho de banda dentro de los canales unidos. Ademas, este campo se puede utilizar para obtener una cantidad de cambio de frecuencia requerida en la sincronizacion de L1 XFEC FRAMEs. El combinador L1 XFEC r1017-L1 de la figura 124 puede utilizar este campo. Ademas, cuando el receptor recibe segmentos de datos ubicados en ambos extremos de un canal unido, este campo puede ser utilizado para sintonizar la frecuencia adecuada. El sintonizador r700 de la figura 124 puede utilizar esta informacion.
Plp type: Este campo indica si una PLP es una PLP comun, una PLP de datos normal, o una PLP datos agrupados. Usando este campo, un receptor puede identificar PLP comunes y puede obtener la informacion necesaria para la decodificacion de paquetes de TS de la PLP comun, entonces se puede decodificar un paquete de TS en una PLP de datos agrupados. La figura 140 muestra un ejemplo de este campo. La PLP de datos normal es una PLP de datos que no tiene PLP comun. En este caso, un receptor no necesita encontrar una PLP comun. La PLP comun o PLP agrupada pueden transmitir informacion como plp group id. Para los otros tipos de PLP, es posible una transmision mas eficiente porque no necesita ser transmitida ninguna informacion adicional.
Plp group id: Este campo indica un grupo donde una PLP actual pertenece al mismo. Los datos PLP agrupados pueden transmitir parametros de TS comunes utilizando una PLP comun. Usando este campo, si una PLP actualmente decodificada es una PLP agrupada, un receptor puede encontrar una PLP comun necesaria, obtener los parametros necesarios para paquetes de TS de PLP agrupados y formar un paquete de TS completo.
Reserved 1/reserved 2/reserved 3: Estos campos son bits adicionales reservados para uso futuro de un circuito de segmento de datos, un circuito PLP, y una trama de transmision, respectivamente.
La figura 141 muestra otro ejemplo de la seralizacion de L1 transmitida en un encabezado de trama. En comparacion con la figura 139, se puede transmitir informacion mas optimizada, por lo tanto, se pueden producir menos gastos de seralizacion. En consecuencia, un receptor puede decodificar los servicios de manera eficiente. Especialmente, los modulos en la ruta de seral de L1 de la figura 124 pueden realizar la decodificacion de serales de L1 y los modulos en la trayectoria de PLP de la figura 124 pueden utilizar parametros, y asi los servicios pueden ser decodificados. Un receptor puede obtener los parametros de la seralizacion de L1 a partir de las serales de la ruta de L1 que se decodifica de acuerdo con un orden de cada campo y longitud de campo. Un nombre de cada campo, un numero de bits para cada campo, o un ejemplo de cada campo se pueden modificar. Las descripciones de campos, excepto dslice width son identicas a las descripciones de los campos antes mencionados. Una funcion de dslice width de acuerdo con un ejemplo es la siguiente.
Dslice width: Este campo indica un ancho de banda de un segmento de datos. Usando este campo, un receptor puede obtener un tamaro de un segmento de datos. Especialmente, este campo puede ser utilizado en el desintercalado de tiempo para permitir la decodificacion. �unto con el campo dslice start, un receptor puede determinar que frecuencia decodificar a partir las serales de RF recibidas. Este proceso se puede realizar en el sintonizador r700 de la figura 124. La informacion tal como dslice start y dslice width se puede utilizar como seral de control del sintonizador r700. En este punto, la anchura de un segmento de datos se puede ampliar hasta 64MHz mediante el uso de 12 bits de este campo dslice width. Usando este campo, un receptor puede determinar si un sintonizador disponible actualmente puede decodificar el segmento de datos actual. Si la anchura de un segmento de datos es mas grande que el ancho de banda de un sintonizador legado de un receptor, para decodificar un segmento de datos, un receptor puede utilizar al menos dos sintonizadores legados o un sintonizador con un ancho de banda lo suficientemente grande. En el ejemplo, una granularidad de los valores utilizados en dslice start, dslice width, notch start y notch width puede ser de 12 portadores OFDM (celdas). En otras palabras, un receptor puede encontrar la ubicacion de una celda OFDM real multiplicando los valores transmitidos por 12. En el ejemplo, para una granularidad de Plp start addr, se puede utilizar un portador OFDM (celda). En otras palabras, un receptor puede saber cuantos simbolos OFDM y celdas OFDM estan por delante de una ubicacion de inicio de una PLP dentro de un simbolo OFDM. Dslice start y dslice width se pueden utilizar para este proposito. El analizador de segmentos de datos r711 de la figura 124 puede llevar a cabo este proceso.
La figura 142 muestra un ejemplo de procesos en el modulo de encabezado FEC 705-L1 en la trayectoria de L1 de la figura 123. La figura 142a muestra la estructura FEC de encabezado y la figura 142b muestra ejemplos de la profundidad de TI que se explica en la figura 129. Un total de 16 bits se pueden transmitir en el encabezado FEC de una ruta de L1. Catorce bits pueden ser asignados para L1 info size. Si L1 info size tiene un valor que es la mitad de la longitud del bloque de L1 realmente transmitida, un receptor puede multiplicar por dos el L1 info size recibido y obtener la longitud real del bloque de L1 y empezar a decodificar la L1. Esta longitud obtenida del bloque de L1 es la longitud que incluye el relleno.
Para el bloque de L1 que se determina que no tiene ningun error a traves de la comprobacion del CRC, un receptor puede considerar el resto de bits despues de la decodificacion de L1 como relleno. Los dos ultimos bits, similares a los metodos anteriores, se pueden utilizar para indicar la profundidad de intercalado de tiempo de los preambulos. El mapeador de preambulos 1007-L1 de la figura 123 puede determinar los simbolos OFDM requeridos para transmitir bloques de L1. Despues, el intercalador de tiempo 1008-L1 de la figura 123 puede realizar el intercalado de tiempo. Utilizando una informacion de la profundidad de intercalado de tiempo y L1 info size, un receptor puede averiguar el tamaro del bloque de L1 que se transmite en cuantos simbolos OFDM. La combinacion, fusion, e intercalado de tiempo de los bloques de L1 se pueden realizar en combinador XFEC L1 1017-L1, el combinador L1 FEC 1018-L1, y el intercalador de tiempo 1010-L1 de la figura 124, respectivamente.
En un receptor de la figura 124, una longitud de un bloque XFEC L1 dentro de un simbolo OFDM se obtiene dividiendo una longitud de bloque de L1 total por un numero de simbolos OFDM usado en un preambulo. El numero de simbolos OFDM se puede obtener a partir de un valor definido en ti depth. El XFEC combinador de L1 1017-L1 de un receptor puede obtener el bloque XFEC L1. Entonces, el intercalado de tiempo 1010-L1 se puede realizar utilizando ti depth. Por ultimo, los bloques XFEC L1 se pueden combinar para obtener un bloque de L1 FEC. Despues del combinador L1 FEC 1018-L1, el desintercalador de bits r714-L1, y el decodificador LDPC/BCH r715-L1, se puede obtener el bloque de L1. L1 info size se puede multiplicar por dos, el bloque de L1 se puede comprobar CRC, y L1 se puede decodificar. El relleno innecesario puede ser descartado.
La figura 143 muestra otro ejemplo de la seralizacion de L1 transmitida en un encabezado de trama. En comparacion con la figura 141, el numero de bits para algunos campos han sido modificados y algunos campos se agregan para mejorar la eficiencia de un servicio de decodificacion mediante un receptor. Especialmente, los modulos en la ruta de seral de L1 de la figura 124 puede realizar la decodificacion de serales de L1 y modulos en la trayectoria de PLP de la figura 124 pueden utilizar parametros, y asi los servicios pueden ser decodificados. Un receptor puede obtener los parametros de la seralizacion de L1 a partir de las serales de la ruta de L1 que se decodifican de acuerdo con un orden de cada campo y longitud de campo. Un nombre de cada campo, un numero de bits para cada campo, o un ejemplo de cada campo se pueden modificar. Excepto los campos modificados de las figuras anteriores, las descripciones de los campos son identicas a las descripciones de los campos antes mencionados. RESERVED 1, RESERVED 2, RESERVED 3 y RESERVED 4 son campos reservados para uso futuro. En el ejemplo, PLP START puede indicar informacion identica a la plp start addr mencionada.
El L1 PART2 CHANGE COUNTER indica un numero de tramas a partir de la primera trama a una trama que tenga un cambio en cualquiera de la informacion de seralizacion de L1, excluidos los cambios en PLP START, de las tramas anteriores. Usando este campo, un receptor puede omitir la decodificacion de L1 para cada trama para obtener informacion de L1. En otras palabras, utilizando el valor de L1 PART2 CHAGNE COUNTER, un receptor puede determinar que estructura tiene un cambio en la informacion de L1 de las tramas anteriores, por lo tanto, ninguna decodificacion de L1 se realiza para las tramas antes de que se produzca una trama con cambio en L1, entonces la decodificacion de L1 puede ser realizada mediante la trama que ha cambiado en L1. Por lo tanto, las operaciones innecesarias se pueden omitir. Usando este campo, un receptor puede evitar la redundancia de la operacion de decodificacion de L1. Este valor tambien puede ser calculado mediante un receptor con informacion de L1 ya decodificada.
Si L1 PART2 CHANGE COUNTER es 0, significa que no ha habido un cambio en L1, por lo menos 256 tramas (2A8, 8 es un numero de bits utilizados para L1 PART2 CHANGE COUNTER). En este uno de los mejores casos, un receptor debe decodificar la L1 solo cada 51 segundos. Este proceso se puede realizar en Analizador de tramas r708 de la figura 124. El analizador de tramas puede determinar si el preambulo actual tiene un cambio en L1 y puede controlar los procesos posteriores en la ruta de la seral de L1. Un receptor puede calcular PLP START de una trama especifica a partir de PLP START y PLP MODCOD ya obtenidos, sin realizar decodificacion de L1 para obtener PLP START.
La figura 144 muestra ejemplos de campos que se muestran en la figura 143. Los bloques de un receptor pueden llevar a cabo los procesos de acuerdo con los valores indicados por los campos en los ejemplos.
La figura 145 muestra otro ejemplo de la seralizacion de L1 transmitida en un encabezado de trama. En comparacion con la figura 143, algunos campos han sido modificados y algunos campos se han aradido para mejorar una eficiencia de servicio de decodificacion mediante un receptor. Especialmente, los modulos en la ruta de la seral de L1 de la figura 124 pueden realizar la decodificacion de la seralizacion de L1 y los modulos en la ruta de PLP de la figura 124 pueden utilizar parametros, por lo tanto, los servicios pueden ser decodificados. Un receptor puede obtener los parametros de la seralizacion de L1 a partir de las serales de la trayectoria de L1 que se decodifica de acuerdo con un orden de cada campo y longitud de campo. Un nombre de cada campo, un numero de bits para cada campo, o un ejemplo de cada campo se puede modificar. Excepto los campos modificados a partir de las figuras anteriores, las descripciones de los campos son identicas a las descripciones de los campos antes mencionados.
Las descripciones de DSLICE START, DSLICE WIDTH, NOTCH START y NOTCH WIDTH son identicas a las descripciones anteriores. Sin embargo, el encabezado de seralizacion puede ser minimizado mediante la seralizacion de los campos con un numero minimo de bits, de acuerdo con el modo GI. En consecuencia, se puede decir que la seralizacion de DSLICE START, DSLICE WIDTH, NOTCH START y NOTCH WIDTH se basa en el modo GI. La informacion de L1 se puede obtener de la ruta de la seral de L1 de un receptor de la figura 124. Un controlador de sistema puede determinar el numero de bits utilizados para cada campo de acuerdo con el valor obtenido GI y puede leer los campos en consecuencia. El valor GI debe ser transmitido antes de otros valores.
En lugar de DSLIC START y DSLICE WIDTH, se pueden transmitir 12 bits de la posicion de ajuste que indica una ubicacion optima para obtener el segmento de datos y 11 bits del valor de desplazamiento desde una posicion de ajuste para indicar una anchura de un segmento de datos. En especial, mediante el uso de 11 bits de valor de desplazamiento, se pueden seralar segmentos de datos que ocupan un maximo de 8 canales unidos y puede funcionar adecuadamente un receptor que puede recibir estos segmentos de datos. Un sintonizador r700 de un receptor de la figura 124 puede determinar el ancho de banda de RF usando una posicion de ajuste y puede obtener una anchura de un segmento de datos usando un valor de desplazamiento, para servir a un mismo proposito que la DSLICE WIDTH mencionada.
DSLICE CONST FLAG es un campo para indicar si la configuracion de un segmento de datos especifico se mantiene como una constante. Usando este campo obtenido a partir de una L1 de un determinado ancho de banda, un receptor puede determinar si un segmento de datos especifico tiene una configuracion constante, entonces el receptor puede recibir PLPs del segmento de datos especificos, sin decodificacion de L1 adicional. Este tipo de proceso puede ser util para la recepcion de segmentos de datos que se encuentran en un ancho de banda, donde la decodificacion de L1 no esta disponible.
DSLICE NOTCH FLAG es un campo o una seral para indicar las bandas de muesca en ambos extremos de un segmento de datos especificos. El bit mas significativo (MSB) se puede utilizar como un indicador de la banda de muesca colindante en un ancho de banda bajo y el bit menos significativo (LSB) se puede utilizar como un indicador de la banda de muesca colindante en un ancho de banda alto. Utilizando el campo, cuando el receptor decodifica un segmento de datos especifico, el receptor puede tener en cuenta una banda de muesca encontrando cambios en los portadores activos causados por los pilotos continuos colindantes en ambos extremos de una banda de muesca. Esta informacion tambien se puede obtener a partir de informacion de la muesca transmitida en NOTCH START y NOTCH WIDTH. El desintercalador de tiempo r710 de un receptor de la figura 124 puede utilizar la informacion para encontrar la ubicacion de portadores activos y enviar solo los datos correspondientes a los portadores activos, a un analizador de segmento de datos.
Para PLP T�PE, un bit adicional se agrega a la figura 143. La figura 146 muestra un ejemplo de PLP T�PE de la figura 145. Un valor que indica PLP de datos agrupados puede ser transmitido. Un flujo de TS grande que tiene una alta velocidad de datos puede ser multiplexado en multiples PLPs. El PLP de datos agrupados se puede utilizar para indicar PLPs donde se transmiten los flujos multiplexados. Para un receptor legado que no es capaz de decodificar una PLP especifica, este campo puede evitar que el receptor tenga acceso a la PLP, por lo tanto, un posible mal funcionamiento se puede prevenir.
Como otro procedimiento alternativo, si la dslice width mencionada se usa junto con el campo dslice start y la informacion de la muesca, un receptor puede determinar la frecuencia para decodificar las serales de RF recibidas. Este proceso se puede realizar en el sintonizador r700 de la figura 124. La informacion tal como dslice start, dslice width, notch start y notch width se puede utilizar como seral de control del sintonizador r700. Por lo tanto, puede ser posible la obtencion de un segmento de datos y el ajuste al mismo tiempo de una banda de RF en la que no existen problemas de decodificacion de L1, evitando la muesca.
Usando los procedimientos y dispositivos sugeridos, entre otras ventajas, es posible implementar un transmisor, receptor, y estructura digital eficiente de seralizacion de capa fisica.
Mediante la transmision de la informacion ModCod en cada encabezado de trama BB que es necesaria para ACM/VCM y transmitiendo el resto de la seralizacion de capa fisica en un encabezado de trama, la sobrecarga de seralizacion puede ser minimizada.
Se puede implementar una QAM modificada para una transmision de energia mas eficiente o sistema de transmision digital mas robusto frente al ruido. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
Se puede implementar una QAM no uniforme mejorada para una transmision de energia mas eficiente o un sistema digital de transmision mas robusto frente al ruido. Un metodo de uso tasa de codigo de codigo de correccion de errores de NU-MQAM y MQAM tambien se describe. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
El metodo de seralizacion de L1 sugerido puede reducir la sobrecarga en un 3 -4% minimizando la sobrecarga de seralizacion durante la union de canales.
Sera evidente para los expertos en la tecnica que varias modificaciones y variaciones se pueden hacer en la presente invencion, sin apartarse de la invencion.

Claims (12)

  1. REIVINDICACIONES
    1. Un aparato para transmitir una seral de difusion, el aparato que comprende: un primer codificador BCH (702-L1) configurado para codificar BCH datos de seralizacion de Capa 1; un primer codificador LDPC (702-L1) configurado para codificar LDPC los datos de seralizacion de Capa 1
    codificados en BCH para generar al menos un bit de paridad LDPC; unos medios de perforacion configurados para realizar una perforacion en el bit de paridad LDPC generado; un primer intercalador de bits (703-L1) configurado para intercalar bits en los datos de seralizacion de la Capa 1
    codificados en LDPC sobre los cuales se realiza la perforacion;
    un primer demultiplexor (305-1) configurado para demultiplexar los datos de seralizacion de Capa 1 intercalados con bits en palabras de celda; un primer mapeador QAM (306-1) configurado para mapear los datos de seralizacion de Capa 1 demultiplexados en
    valores de constelacion; y
    un primer intercalador de tiempo (1008-L1) configurado para intercalar en el tiempo los datos de seralizacion de Capa 1 de constelacion mapeada con una profundidad de intercalado de tiempo, caracterizado porque los datos de seralizacion de Capa 1 incluyen un campo de informacion de inicio de muesca
    que indica una posicion de inicio de una banda de muesca asociada, en el que el numero de bits usados para el campo de informacion de inicio de muesca varia con un valor de intervalo de guarda.
  2. 2.
    El aparato de la reivindicacion 1, el aparato que ademas comprende:
    un modulo de repeticion configurado para aradir un encabezado de Capa 1 a los datos de seralizacion de Capa 1 intercalados en tiempo, en el que el encabezado de Capa 1 incluye informacion de intercalado en tiempo de Capa 1 la cual indica la profundidad de intercalado en tiempo.
  3. 3.
    El aparato de la reivindicacion 1, en el que la informacion de intercalado en tiempo de Capa 1 ademas indica que no fue realizado ningun intercalado en tiempo.
  4. 4.
    Un metodo para transmitir una seral de difusion, el metodo que comprende: codificar BCH los datos de seralizacion de Capa 1; codificar LDPC los datos de seralizacion de Capa 1 codificados BCH para generar al menos un bit de paridad
    LDPC; realizar una perforacion en el bit de paridad LDPC generado; intercalar bits en los datos de seralizacion de la Capa 1 codificados LDPC sobre los cuales se realiza la perforacion; demultiplexar los datos de seralizacion de Capa 1 intercalados con bits en palabras de celda; mapear los datos de seralizacion de Capa 1 demultiplexados en valores de constelacion; e intercalar en el tiempo los datos de seralizacion de Capa 1 de constelacion mapeada con una profundidad de
    intercalado de tiempo, caracterizado porque los datos de seralizacion de Capa 1 incluyen un campo de informacion de inicio de muesca que indica una posicion de inicio de una banda de muesca asociada, en el que el numero de bits usados para el campo de informacion de inicio de muesca varia con un valor de intervalo de guarda.
  5. 5.
    El metodo de la reivindicacion 4, el metodo que ademas comprende:
    aradir un encabezado de Capa 1 a los datos de seralizacion de Capa 1 intercalados en tiempo, en el que el encabezado de Capa 1 incluye informacion de intercalado en tiempo de Capa 1 la cual indica la profundidad de intercalado en tiempo.
  6. 6.
    El metodo de la reivindicacion 4, en el que la informacion de intercalado en tiempo de Capa 1 ademas indica que no fue realizado ningun intercalado en tiempo.
  7. 7.
    Un aparato para recibir una seral de difusion, el aparato que comprende:
    un desintercalador en tiempo (r1010-L1) configurado para desintercalar en el tiempo los datos de seralizacion de Capa 1 los cuales estan incluidos en la seral de difusion con una profundidad de intercalado de tiempo;
    un demapeador QAM (r713-L1) configurado para demapear valores de constelacion correspondientes a datos de seralizacion de Capa 1 en las palabras de celda;
    un multiplexor configurado para multiplexar las palabras de celda de constelacion mapeada en datos de seralizacion de Capa 1;
    un desintercalador de bits (r714-L1) configurado para desintercalar bits de los datos de seralizacion de Capa 1 multiplexados;
    unos medios de desperforacion configurados para realizar la desperforacion en los datos de seralizacion de Capa 1 intercalados con bits;
    un decodificador LDPC (r715-L1) configurado para decodificar LDPC los datos de seralizacion de Capa 1 y sobre los cuales se realiza el desperforado; y
    un decodificador BCH (r715-L1) configurado para decodificar BCH los datos de seralizacion de Capa 1 decodificados LDPC,
    caracterizado porque los datos de seralizacion de Capa 1 incluyen un campo de informacion de inicio de muesca que indica una posicion de inicio de una banda de muesca asociada, en el que el numero de bits usados para el campo de informacion de inicio de muesca varia con un valor de intervalo de guarda.
  8. 8.
    El aparato de la reivindicacion 7, el aparato que ademas comprende:
    un modulo de extraccion de encabezado configurado para extraer el encabezado de Capa 1 de los datos de seralizacion de Capa 1, en el que el encabezado de Capa 1 incluye informacion de intercalado en tiempo de Capa 1 la cual indica la profundidad de intercalado en tiempo.
  9. 9.
    El aparato de la reivindicacion 7, en el que la informacion de intercalado en tiempo de Capa 1 ademas indica que no fue realizado ningun intercalado en tiempo.
  10. 10.
    Un metodo para recibir una seral de difusion, el metodo que comprende:
    desintercalar en el tiempo los datos de seralizacion de Capa 1 los cuales estan incluidos en la seral de difusion con una profundidad de intercalado de tiempo; demapear valores de constelacion correspondientes a datos de seralizacion de Capa 1 en las palabras de celda; multiplexar las palabras de celda de constelacion mapeada en datos de seralizacion de Capa 1; desintercalar bits de los datos de seralizacion de Capa 1 multiplexados; realizar la desperforacion en los datos de seralizacion de Capa 1 intercalados con bits; decodificar LDPC los datos de seralizacion de Capa 1 y sobre los cuales se realiza el desperforado; y decodificar BCH los datos de seralizacion de Capa 1 decodificados LDPC, caracterizado porque los datos de seralizacion de Capa 1 incluyen un campo de informacion de inicio de muesca
    que indica una posicion de inicio de una banda de muesca asociada, en el que el numero de bits usados para el campo de informacion de inicio de muesca varia con un valor de intervalo de guarda.
  11. 11.
    El metodo de la reivindicacion 10, el metodo que ademas comprende:
    extraer el encabezado de Capa 1 de los datos de seralizacion de Capa 1, en el que el encabezado de Capa 1 incluye informacion de intercalado en tiempo de Capa 1 la cual indica la profundidad de intercalado en tiempo.
  12. 12.
    El metodo de la reivindicacion 11, en el que la informacion de intercalado de tiempo de Capa 1 ademas indica que no fue realizado ningun intercalado en tiempo.
ES11165281T 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal Active ES2436080T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15032509P 2009-02-06 2009-02-06
US150325P 2009-02-06

Publications (1)

Publication Number Publication Date
ES2436080T3 true ES2436080T3 (es) 2013-12-26

Family

ID=41259021

Family Applications (3)

Application Number Title Priority Date Filing Date
ES11165295.4T Active ES2436880T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES11165281T Active ES2436080T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES09161861T Active ES2374018T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal.

Family Applications Before (1)

Application Number Title Priority Date Filing Date
ES11165295.4T Active ES2436880T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal

Family Applications After (1)

Application Number Title Priority Date Filing Date
ES09161861T Active ES2374018T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal.

Country Status (10)

Country Link
EP (3) EP2216951B1 (es)
CN (2) CN103957373B (es)
AT (1) ATE519311T1 (es)
DK (3) DK2385670T3 (es)
ES (3) ES2436880T3 (es)
HR (2) HRP20131020T1 (es)
PL (3) PL2385669T3 (es)
PT (3) PT2385670E (es)
SI (3) SI2385669T1 (es)
WO (1) WO2010090374A1 (es)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5673311B2 (ja) * 2011-04-06 2015-02-18 ソニー株式会社 受信装置、受信方法、およびプログラム
GB2499050A (en) * 2012-02-06 2013-08-07 British Broadcasting Corp Non-uniform QAM constellations with constellation points at positions of maximum capacity for a selected signal to noise ratio
WO2015023123A1 (en) 2013-08-13 2015-02-19 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR101830744B1 (ko) 2013-11-25 2018-02-21 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법
WO2015089741A1 (zh) 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备
JP6628124B2 (ja) * 2014-05-30 2020-01-08 パナソニックIpマネジメント株式会社 送信装置、受信装置、送信方法および受信方法
US10211853B2 (en) * 2015-08-17 2019-02-19 Lattice Semiconductor Corporation Method of transmitting and receiving audio signals and apparatus thereof
WO2017069508A1 (en) * 2015-10-19 2017-04-27 Samsung Electronics Co., Ltd. Receiving apparatus and decoding method thereof
CN111372298B (zh) * 2020-02-27 2022-03-25 上海金卓科技有限公司 一种无线接入方法、装置、设备及存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3310185B2 (ja) * 1996-11-21 2002-07-29 松下電器産業株式会社 誤り訂正装置
KR100543154B1 (ko) * 2002-07-26 2006-01-20 휴우즈 일렉트로닉스 코오포레이션 저밀도 패리티 검사 코드 생성 방법 및 시스템
CN100373941C (zh) * 2003-10-22 2008-03-05 深圳市研祥智能科技股份有限公司 基于mpeg-1的数字电视广播系统
KR100683879B1 (ko) * 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
CN100584011C (zh) * 2005-09-02 2010-01-20 清华大学 用于地面数字电视广播的纠错编码方法
DE102006026895B3 (de) * 2006-06-09 2007-11-08 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm
EP2089999B1 (en) * 2006-10-03 2019-05-01 ViaSat, Inc. Packet reformatting for downstream links
CN101094025B (zh) * 2006-12-08 2011-06-15 北京新岸线移动通信技术有限公司 T-mmb系统接收端实现多种解调方式的方法

Also Published As

Publication number Publication date
PL2385670T3 (pl) 2014-01-31
HRP20131079T1 (hr) 2013-12-06
ATE519311T1 (de) 2011-08-15
CN103957373A (zh) 2014-07-30
DK2385669T3 (da) 2013-11-25
WO2010090374A1 (en) 2010-08-12
ES2374018T3 (es) 2012-02-13
PT2216951E (pt) 2011-11-21
PL2385669T3 (pl) 2014-03-31
EP2385670A3 (en) 2012-03-21
ES2436880T3 (es) 2014-01-07
EP2385669B1 (en) 2013-08-21
CN102301704A (zh) 2011-12-28
HRP20131020T1 (hr) 2013-12-06
CN103957373B (zh) 2018-01-19
EP2216951A1 (en) 2010-08-11
EP2385670B1 (en) 2013-08-28
EP2385669A2 (en) 2011-11-09
DK2216951T3 (da) 2011-11-21
SI2385670T1 (sl) 2014-02-28
PT2385669E (pt) 2013-11-21
EP2385669A3 (en) 2012-03-14
SI2216951T1 (sl) 2011-12-30
CN102301704B (zh) 2014-04-23
EP2385670A2 (en) 2011-11-09
DK2385670T3 (da) 2013-11-18
PT2385670E (pt) 2013-12-02
EP2216951B1 (en) 2011-08-03
SI2385669T1 (sl) 2014-06-30
PL2216951T3 (pl) 2012-01-31

Similar Documents

Publication Publication Date Title
ES2374135T3 (es) Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES2401949T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2371538T3 (es) Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal.
ES2405781T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2390571T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2440796T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2394756T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2402819T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2403045T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2396920T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2399707T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2394669T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2436080T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2475197T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2374649T3 (es) Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal.
ES2435942T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2529097T3 (es) Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal
ES2445194T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2394793T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2403487T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal