ES2436880T3 - Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal - Google Patents

Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal Download PDF

Info

Publication number
ES2436880T3
ES2436880T3 ES11165295.4T ES11165295T ES2436880T3 ES 2436880 T3 ES2436880 T3 ES 2436880T3 ES 11165295 T ES11165295 T ES 11165295T ES 2436880 T3 ES2436880 T3 ES 2436880T3
Authority
ES
Spain
Prior art keywords
layer
signaling data
signaling
data
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES11165295.4T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Ho Taek Hong
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Application granted granted Critical
Publication of ES2436880T3 publication Critical patent/ES2436880T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Abstract

Un aparato para transmitir una señal de difusión, el aparato que comprende: un primer codificador BCH (702-L1) configurado para codificar a BCH datos de señalización de la Capa 1; un primer codificador LDPC (702-L1) configurado para codificar a LDPC los datos de señalización de laCapa 1 codificados a BCH para generar al menos un bit de paridad LDPC; unos medios de perforación configurados para realizar una perforación en el bit de paridad LDPC generado;un primer intercalador de bits (703-L1) configurado para intercalar bits en los datos de señalización de laCapa 1 codificados a LDPC sobre los cuales se realiza la perforación; un primer demultiplexor (305-1) configurado para demultiplexar los datos de señalización de la Capa 1intercalados con bits en palabras de celda; un primer mapeador QAM (306-1) configurado para mapear las palabras de celda de los datos deseñalización de la Capa 1 en valores de constelación; y constructor de tramas (711) configurado para construir una trama de señal, la trama de señal que incluyelos datos de señalización de la Capa 1 de constelación mapeada, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio demuesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bitsusados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.

Description

Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
Antecedentes de la invención
Campo de la invención
La presente invención se refiere a un método para transmitir y recibir una señal y un aparato para transmitir y recibir una señal, y más particularmente, a un método para transmitir y recibir una señal y un aparato para transmitir y recibir una señal, que son capaces de mejorar la eficiencia de transmisión de datos.
Descripción de la técnica relacionada
A medida que la tecnología digital de difusión se ha desarrollado, los usuarios han recibido una imagen en movimiento de alta definición (HD). Con el desarrollo continuo de un algoritmo de compresión y un alto rendimiento del hardware, se proporcionará un entorno mejor a los usuarios en el futuro. Un sistema de televisión digital (DTV) puede recibir una señal de difusión digital y proporcionar una variedad de servicios complementarios a los usuarios, así como una señal de vídeo y una señal de audio.
La Difusión de Video Digital (DVB)-C2 es la tercera especificación que se une a la familia de DVB de sistemas de transmisión de segunda generación. Desarrollada en 1994, hoy en día DVB-C está desplegada en más de 50 millones de sintonizadores de cable en todo el mundo. En línea con los otros sistemas de DVB de segunda generación, DVB-C2 usa una combinación de códigos de comprobación de paridad de baja densidad (LDPC) y BCH. Esta potente corrección de error sin canal de retorno (FEC) proporciona una mejora de alrededor de 5 dB de relación portadora a ruido sobre DVB-C. Esquemas apropiados de intercalado de bits optimizan la robustez general del sistema de FEC. Extendidos por un encabezado, estas tramas se llaman Conexiones de la Capa Física (PLP). Uno
o más de estos PLP son multiplexados en un segmento de datos. El intercalado de dos dimensiones (en el dominio de tiempo y de frecuencia) se aplica a cada segmento permitiendo al receptor eliminar el impacto de los deterioros de ráfaga y la interferencia de frecuencia selectiva tal como la entrada de una única frecuencia.
Con el desarrollo de estas tecnologías digitales de difusión, se aumenta un requisito para un servicio tal como una señal de vídeo y una señal de audio y se aumenta gradualmente el tamaño de los datos deseados por los usuarios o el número de canales de difusión.
El proyecto DVB “Frame structure channel coding and modulation for a second generation digital terrestrial television broadcasting system (DVB-T2)”, 6 de junio de 2008 (), describe un método de codificación de canal de estructura de trama para televisión digital.
Compendio de la invención
En consecuencia, la presente invención se dirige a un método para transmitir y recibir una señal y un aparato para transmitir y recibir una señal que sustancialmente obvia uno o más problemas debidos a las limitaciones y desventajas de la técnica relacionada.
Un objeto de la presente invención es proporcionar un método para transmitir y recibir una señal y un aparato para transmitir y recibir una señal, que son capaces de mejorar la eficiencia de transmisión de datos.
Otro objeto de la presente invención es proporcionar un método para transmitir y recibir una señal y un aparato para transmitir y recibir una señal, que son capaces de mejorar la capacidad de corrección de errores de bits que configuración un servicio.
Las ventajas, objetos, y rasgos adicionales de la invención se expondrán en parte en la descripción que sigue y en parte llegarán a ser evidentes para los expertos en la técnica tras el examen de lo que sigue. Los objetivos y otras ventajas de la invención se pueden realizar y alcanzar por la estructura particularmente señalada en la descripción escrita y las reivindicaciones de la misma así como los dibujos adjuntos.
Para lograr los objetos, un primer aspecto de la presente invención proporciona un aparato para transmitir una señal de difusión, el aparato que comprende: un primer codificador a BCH configurado para codificar a BCH los datos de señalización de la Capa 1; un primer codificador a LDPC configurado para codificar a LDPC los datos de señalización de la Capa 1 codificados a BCH para generar al menos un bit de paridad LDPC; unos medios de perforación configurados para realizar una perforación en el bit de paridad LDPC generado; un primer intercalador de bits configurado para intercalar bits en los datos de señalización de la Capa 1 codificados a LDPC sobre los cuales se realiza la perforación; un primer demultiplexor configurado para demultiplexar los datos de señalización de la Capa 1 intercalados con bits en palabras de celda; un primer mapeador QAM configurado para mapear las palabras de celda de los datos de señalización de la Capa 1 en valores de constelación; y un constructor de tramas configurado para construir una trama de señal, la trama de señal que incluye los datos de señalización de la Capa 1 de constelación mapeada, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el
número de bits usado para el campo de información de inicio de muesca varía con un valor intervalo de guarda.
En otro aspecto la invención proporciona un método para transmitir una señal de difusión, el método que comprende: codificar a BCH datos de señalización de la Capa 1; codificar a LDPC los datos de señalización de la Capa 1 codificados a BCH para generar al menos un bit de paridad LDPC; realizar una perforación en el bit de paridad LDPC generado; intercalar bits en los datos de señalización de la Capa 1 codificados a LDPC sobre los cuales se realiza la perforación; demultiplexar los datos de señalización de la Capa 1 intercalados con bits en palabras de celda; mapear las palabras de celda de los datos de señalización de la Capa 1 en valores de constelación; y construir una trama de señal, la trama de señal que incluye los datos de señalización de la Capa 1 de constelación mapeada, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usado para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
Un aspecto adicional de la invención proporciona un aparato para recibir una señal de difusión, el aparato que comprende: un analizador de tramas configurado para analizar una trama de señal de la señal de difusión, la trama de señal que incluye datos de señalización de la Capa 1; un demapeador QAM configurado para demapear valores de constelación que corresponden a los datos de señalización de la Capa 1 en palabras de celda; un multiplexor configurado para multiplexar las palabras de celda mapeadas en constelación en datos de señalización de la Capa 1; un desintercalador de bits configurado para desintercalar bits de los datos de señalización de la Capa 1 multiplexados; unos medios de desperforación configurados para realizar una desperforación en al menos un bit de paridad LDPC a los datos de señalización de la Capa 1 intercalados con bits; un decodificador LDPC configurado para decodificar a LDPC los datos de señalización de la Capa 1 y el bit de paridad desperforado; y un decodificador BCH configurado para decodificar a BCH los datos de señalización de la Capa 1 decodificados a LDPC y el bit de paridad LDPC desperforado, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usado para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
Aún un aspecto adicional de la presente invención proporciona un método para recibir una señal de difusión, el método que comprende: analizar una trama de señal de la señal de difusión, la trama de señal que incluye datos de señalización de la Capa 1; demapear valores de constelación correspondientes a los datos de señalización de la Capa 1 en palabras de celda; multiplexar las palabras de celda mapeadas en constelación en datos de señalización de la Capa 1; desintercalar bits de los datos de señalización de la Capa 1 multiplexados; realizar una desperforación de al menos un bit de paridad LDPC a los datos de señalización de la Capa 1 intercalados con bits; decodificar a LDPC los datos de señalización de la Capa 1 y el bit de paridad desperforado; y decodificar a BCH los datos de señalización de la Capa 1 decodificados a LDPC y el bit de paridad LDPC desperforado, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usado para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
Una realización de la invención se refiere a un sistema de transmisión digital y método de señalización de la capa física. Otra realización de la invención se refiere a Modulación de Amplitud en Cuadratura (QAM), en concreto, una combinación de una QAM modificada que usa Código Gray Reflejado Binario (BRGC) y una modificación que usa modulación no uniforme para una modulación eficiente.
Aún otra realización de la invención se refiere a un patrón piloto disperso eficiente y una estructura de preámbulo para estimación de canal y a una estructura de decodificador para realizar el patrón piloto disperso eficiente y estructura de preámbulo en un sistema donde se mejora la eficiencia espectral usando unión de canales.
En concreto, la realización se refiere a una estructura de preámbulo para la mejora de la ganancia de codificación aumentando la eficiencia espectral y un receptor para una decodificación eficiente. Además, se describen patrones piloto dispersos que pueden ser usados en la estructura de preámbulo, y una estructura de receptor. Usando el patrón piloto sugerido, es posible decodificar la señal de L1 transmitida en el preámbulo en una posición de ventana de sintonizador aleatoria, sin usar información en la información de unión de canales.
Aún otra realización de la invención se refiere a señalización de L1 optimizada para reducir la sobrecarga de señalización en el sistema de unión de canales y una estructura de receptor eficiente.
Aún otra realización de la invención se refiere a una estructura de bloque de L1 que puede maximizar la eficiencia espectral sin perforación, es decir, sin deteriorar el rendimiento.
Una realización de la invención se refiere a una estructura para señalización de L1 con una sobrecarga minimizada o una estructura de bloque de L1 adaptativa para eficiencia espectral aumentada en un entorno de unión de canales. La estructura es capaz de adaptarse a un bloque de L1 que puede variar dependiendo de la estructura de unión de canales o el entorno del canal de transmisión.
Una realización de la invención se refiere a una estructura de intercalado apropiada para un sistema de unión de canales. La estructura de intercalado sugerida puede permitir decodificar un servicio requerido por el usuario en una posición de ventana de sintonizador aleatoria.
Aún otra realización de la invención se refiere a transmitir información de tipos de segmento de datos en un encabezado de FECFRAME en un entorno de unión de canales. Los tipos de segmento de datos pueden ser o bien Codificación y Modulación Constante (CCM) o bien Codificación y Modulación Adaptativa/Codificación y Modulación Variable (ACM/VCM). La sobrecarga de señalización de L1 se puede minimizar.
Aún otra realización de la invención se refiere a transmitir parámetros de intercalado en el tiempo de bloque de L1 en un encabezado de un preámbulo. Además, se sugiere un mecanismo de protección para asegurar la robustez para la señalización.
Aún otra realización de la invención se refiere a una estructura de encabezado que puede transmitir información del tamaño de L1 de la señalización de L1 que se transmite en un preámbulo y parámetro de intercalado en el tiempo en una forma de L1 previa.
Aún otra realización de la invención se refiere a una estructura de intercalado en el tiempo eficiente de bloque de L1.
Aún otra realización de la invención se refiere a un método de direccionamiento que puede reducir una sobrecarga de dirección de PLP en la estructura de señalización de L1.
Aún otra realización de la invención se refiere a un intercalador en el tiempo que puede tener una profundidad de intercalado completa en un entorno de ruido de ráfaga.
Aún otra realización de la invención se refiere a preámbulos de intercalado en el tiempo que pueden tener una profundidad de intercalado completa.
Aún otra realización de la invención se refiere a un desintercalador eficiente que puede reducir la memoria requerida para el desintercalado a la mitad a través de realizar un desintercalado de símbolos usando una memoria intermedia única de 2-D.
Aún otra realización de la invención se refiere a una arquitectura de receptor de un sistema OFDM usando un segmento de datos.
Aún otra realización de la invención se refiere a métodos de intercalado en el tiempo y desintercalado en el tiempo para el preámbulo. Intercalando preámbulos excluyendo los pilotos, se pueden maximizar los efectos del intercalado en el tiempo y en la frecuencia y se puede minimizar la memoria requerida para desintercalar.
Aún una realización de la invención se refiere a los campos de señalización y la estructura de encabezado del encabezado de L1 que se transmiten en símbolos de preámbulo.
Aún otra realización de la invención se refiere a una señalización de L1 y un receptor que usa la señalización de L1 para una difusión por cable eficiente.
Aún otra realización de la invención se refiere a una señalización de L1 eficiente y un receptor que usa la señalización de L1 eficiente para una difusión por cable eficiente.
Aún otra realización de la invención se refiere a una señalización de L1 más eficiente y un receptor que usa la señalización de L1 más eficiente para una difusión por cable eficiente.
Descripción de las realizaciones preferidas
Los dibujos anexos, que se incluyen para proporcionar una comprensión adicional de la invención y se incorporan en y constituyen una parte de esta solicitud, ilustran una(s) realización(es) de la invención y junto con la descripción sirven para explicar el principio de la invención. En los dibujos:
La Fig. 1 es un ejemplo de modulación de amplitud en cuadratura -64 (QAM) que se usa en la DVB-T europea. La Fig. 2 es un método de Código Gray Reflejado Binario (BRGC). La Fig. 3 es una salida cerca a Gaussiana modificando una 64-QAM usada en DVB-T. La Fig. 4 es una distancia de Hamming entre un par reflejado en BRGC. La Fig. 5 es características en QAM, donde existe un par reflejado para cada eje I y eje Q. La Fig. 6 es un método para modificar la QAM usando un par reflejado de BRGC. La Fig. 7 es un ejemplo de 64/256/1024/4096-QAM modificada. Las Fig. 8-9 son un ejemplo de 64-QAM modificada usando un par reflejado BRGC. Las Fig. 10-11 son un ejemplo de 256-QAM modificada usando un par reflejado BRGC.
Las Fig. 12-13 son un ejemplo de 1024-QAM modificada usando un par reflejado de BRGC (0 ~ 511). Las Fig. 14-15 son un ejemplo de 1024-QAM modificada usando un par reflejado de BRGC (512 ~ 1.023). Las Fig. 16-17 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (0 ~ 511). Las Fig. 18-19 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (512 a 1.023). Las Fig. 20-21 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (1.024-1.535). Las Fig. 22-23 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (1.536 ~ 2.047). Las Fig. 24-25 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (2.048 ~ 2.559). Las Fig. 26-27 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (2.560 ~ 3.071). Las Fig. 28-29 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (3.072 ~ 3.583). Las Fig. 30-31 son un ejemplo de 4096-QAM modificada usando un par reflejado de BRGC (3.584 ~ 4.095). La Fig. 32 es un ejemplo de mapeo de bits de la QAM modificada en donde 256-QAM se modifica usando BRGC. La Fig. 33 es un ejemplo de transformación de MQAM en constelación no uniforme. La Fig. 34 es un ejemplo de un sistema de transmisión digital. La Fig. 35 es un ejemplo de un procesador de entrada. La Fig. 36 es una información que puede ser incluida en la banda base (BB). La Fig. 37 es un ejemplo de BICM. La Fig. 38 es un ejemplo de codificador acortado/perforado. La Fig. 39 es un ejemplo de la aplicación de varias constelaciones. La Fig. 40 es otro ejemplo de los casos en que se considera la compatibilidad entre los sistemas convencionales. La Fig. 41 es una estructura de trama que comprende el preámbulo para la señalización de L1 y símbolo de datos
para los datos de PLP. La Fig. 42 es un ejemplo de constructor de tramas. La Fig. 43 es un ejemplo de inserción de piloto (404) que se muestra en la Fig. 4. La Fig. 44 es una estructura de SP. La Fig. 45 es una nueva estructura de SP o Patrón Piloto (PP) 5'. La Fig. 46 es una estructura PP5' sugerida. La Fig. 47 es una relación entre el símbolo de datos y el preámbulo. La Fig. 48 es otra relación entre el símbolo de datos y el preámbulo. La Fig. 49 es un ejemplo de perfil de retardo de los canales de cable. La Fig. 50 es una estructura piloto dispersa que usa z=56, z=112. La Fig. 51 es un ejemplo de modulador basado en OFDM. La Fig. 52 es un ejemplo de la estructura del preámbulo. La Fig. 53 es un ejemplo de decodificación de preámbulo. La Fig. 54 es un proceso para el diseño de preámbulo más optimizado. La Fig. 55 es otro ejemplo de la estructura del preámbulo. La Fig. 56 es otro ejemplo de decodificación del Preámbulo. La Fig. 57 es un ejemplo de la estructura del preámbulo.
La Fig. 58 es un ejemplo de decodificación de L1. La Fig. 59 es un ejemplo de procesador analógico. La Fig. 60 es un ejemplo de sistema de receptor digital. La Fig. 61 es un ejemplo de procesador analógico usado en el receptor. La Fig. 62 es un ejemplo de demodulador. La Fig. 63 es un ejemplo de programa de analizador de trama. La Fig. 64 es un ejemplo de demodulador BICM. La Fig. 65 es un ejemplo de decodificación LDPC usando acortamiento/perforación. La Fig. 66 es un ejemplo de procesador de salida. La Fig. 67 es un ejemplo de la tasa de repetición de bloque de L1 de 8 MHz. La Fig. 68 es un ejemplo de la tasa de repetición de bloque de L1 de 8 MHz. La Fig. 69 es una nueva tasa de repetición de bloque de L1 de 7,61 MHz. La Fig. 70 es un ejemplo de señalización de L1 que se transmite en el encabezado de trama. La Fig. 71 es el resultado del preámbulo y la simulación de la estructura de L1. La Fig. 72 es un ejemplo de intercalado de símbolo. La Fig. 73 es un ejemplo de una transmisión de bloque de L1. La Fig. 74 es otro ejemplo de señalización de L1 transmitida dentro de un encabezado de trama. La Fig. 75 es un ejemplo de intercalado/desintercalado en frecuencia o tiempo. La Fig. 76 es una tabla de análisis de sobrecarga de la señalización de L1 que se transmite en el encabezado de
FECFRAME en la Inserción de Encabezado ModCod (307) en la ruta de datos del módulo de BICM que se muestra
en la Fig. 3.
La Fig. 77 está mostrando una estructura de encabezado de FECFRAME para minimizar la sobrecarga.
La Fig. 78 está mostrando una tasa de error de bit (BER) de la protección de L1 antes mencionada.
La Fig. 79 está mostrando ejemplos de una trama de transmisión y una estructura de trama FEC.
La Fig. 80 está mostrando un ejemplo de señalización de L1.
La Fig. 81 está mostrando un ejemplo de señalización de pre-L1.
La Fig. 82 está mostrando una estructura de bloque de señalización de L1.
La Fig. 83 está mostrando un intercalado de tiempo L1.
La Fig. 84 está mostrando un ejemplo de extracción de información de modulación y de código.
La Fig. 85 está mostrando otro ejemplo de la señalización de pre-L1. La Fig. 86 está mostrando un ejemplo de programación del bloque de señalización de L1 que se transmite en el preámbulo.
La Fig. 87 está mostrando un ejemplo de señalización de pre-L1, donde se considera aumento de energía.
La Fig. 88 está mostrando un ejemplo de señalización de L1.
La Fig. 89 está mostrando otro ejemplo de extracción de la información de modulación y de código.
La Fig. 90 está mostrando otro ejemplo de extracción de la información de modulación y de código.
La Fig. 91 está mostrando un ejemplo de sincronización de pre-L1.
La Fig. 92 está mostrando un ejemplo de señalización de pre-L1.
La Fig. 93 está mostrando un ejemplo de señalización de L1.
La Fig. 94 está mostrando un ejemplo de la ruta de señalización de L1.
La Fig. 95 es otro ejemplo de la señalización de L1 transmitida dentro de un encabezado de trama.
La Fig. 96 es otro ejemplo de la señalización de L1 transmitida dentro de un encabezado de trama.
La Fig. 97 es otro ejemplo de la señalización de L1 transmitida dentro de un encabezado de trama.
La Fig. 98 está mostrando un ejemplo de señalización de L1. La Fig. 99 es un ejemplo de intercalador de símbolos.
La Fig. 100 está mostrando un rendimiento de intercalado del intercalador de tiempo de la Fig. 99.
La Fig. 101 es un ejemplo de intercalador de símbolos.
La Fig. 102 está mostrando un rendimiento de intercalado del intercalador de tiempo de la Fig. 101.
La Fig. 103 es un ejemplo de desintercalador de símbolos.
La Fig. 104 es otro ejemplo del intercalador de tiempo.
La Fig. 105 es el resultado del intercalado usando el método mostrado en la Fig. 104.
La Fig. 106 es un ejemplo de método de direccionamiento de la Fig. 105.
La Fig. 107 es otro ejemplo de intercalado de tiempo L1.
La Fig. 108 es un ejemplo de desintercalador de símbolos.
La Fig. 109 es otro ejemplo de desintercalador.
La Fig. 110 es un ejemplo de desintercalador de símbolos.
La Fig. 111 es un ejemplo de direcciones de fila y columna para el desintercalado de tiempo.
La Fig. 112 muestra un ejemplo de intercalado general de bloques en un dominio de símbolo de datos donde no se
usan los pilotos. La Fig. 113 es un ejemplo de un transmisor OFDM que usa segmentos de datos. La Fig. 114 es un ejemplo de un receptor OFDM que usa segmento de datos. La Fig. 115 es un ejemplo de intercalado de tiempo y un ejemplo de desintercalador de tiempo. La Fig. 116 es un ejemplo de la construcción de símbolos OFDM. La Fig. 117 es un ejemplo de un intercalador de tiempo (TI). La Fig. 118 es un ejemplo de un intercalador de tiempo (TI). La Fig. 119 es un ejemplo de una estructura de preámbulo en un transmisor y un ejemplo de un proceso en el
receptor. La Fig. 120 es un ejemplo de un proceso en el receptor para obtener L1_XFEC_FRAME desde el preámbulo. La Fig. 121 es un ejemplo de una estructura de preámbulo en un transmisor y un ejemplo de un proceso en el
receptor. La Fig. 122 es un ejemplo de un intercalador de tiempo (TI). La Fig. 123 es un ejemplo de un transmisor OFDM que usa segmentos de datos. La Fig. 124 es un ejemplo de un receptor OFDM que usa segmentos de datos. La Fig. 125 es un ejemplo de un intercalador de tiempo (TI). La Fig. 126 es un ejemplo de un desintercalador de tiempo (TDI). La Fig. 127 es un ejemplo de un intercalador de tiempo (TI).
La Fig. 128 es un ejemplo de flujo de intercalado y desintercalado de tiempo de preámbulo. La Fig. 129 es un parámetro de profundidad de intercalado de tiempo en la señalización de encabezado de L1. La Fig. 130 es un ejemplo de una señalización de encabezado de L1, estructura de L1 y un método de relleno. La Fig. 131 es un ejemplo de señalización de L1. La Fig. 132 es un ejemplo de dslice_ti_depth. La Fig. 133 es un ejemplo de dslice_type. La Fig. 134 es un ejemplo de plp_type. La Fig. 135 es un ejemplo de Plp_payload_type. La Fig. 136 es un ejemplo de Plp_modcod. La Fig. 137 es un ejemplo de GI. La Fig. 138 es un ejemplo de PAPR. La Fig. 139 es un ejemplo de señalización de L1. La Fig. 140 es un ejemplo de plp_type. La Fig. 141 es un ejemplo de señalización de L1. La Fig. 142 es un ejemplo de una señalización de encabezado de L1, estructura de L1 y un método de relleno. La Fig. 143 es un ejemplo de señalización de L1. La Fig. 144 está mostrando ejemplos de los campos de la señalización de L1. La Fig. 145 es un ejemplo de señalización de L1. La Fig. 146 es un ejemplo de plp_type.
Descripción de las realizaciones preferidas
Se hará ahora referencia en detalle a las realizaciones preferidas de la presente invención, ejemplos de las cuales se ilustran en los dibujos adjuntos. Siempre que sea posible, los mismos números de referencia se usarán a lo largo de los dibujos para referirse a las partes iguales o similares.
En la siguiente descripción, el término "servicio" es indicativo de cualquiera de los contenidos de difusión que se pueden transmitir/recibir mediante el aparato de transmisión/recepción de la señal.
Se usa la Modulación de Amplitud en Cuadratura (QAM) usando código binario reflejado Gray (BRGC) como modulación en un entorno de transmisión de difusión donde se usa modulación codificada de bit intercalado (BICM) convencional. La Fig. 1 muestra un ejemplo de 64-QAM usado en la DVB-T europea.
El BRGC se puede hacer usando el método mostrado en la Fig. 2. Un BRGC de n bit se puede hacer mediante la adición de un código inverso BRGC (es decir, código reflejado) de (n-1) bit a una parte trasera de (n-1) bits, mediante la adición de ceros a una parte delantera de (n-1) bit BRGC original, y mediante la adición de unos a una parte delantera de código reflejado. El código BRGC realizado por este método tiene una distancia de Hamming entre códigos consecutivos de uno (1). Además, cuando se aplica BRGC a la QAM, la distancia de Hamming entre el punto y los cuatro puntos que están más próximamente adyacentes al punto, es uno (1) y la distancia de Hamming entre el punto y otros cuatro puntos que son los segundos más adyacentes al punto, es de dos (2). Tales características de las distancias de Hamming entre un punto específico de la constelación y otros puntos adyacentes pueden ser denominadas como regla de mapeo de Gray en la QAM.
Para hacer un sistema robusto frente al ruido gaussiano blanco aditivo (AWGN), la distribución de las señales transmitidas por un transmisor se pueden hacer cercanas a la distribución Gaussiana. Para poder hacer eso, la ubicación de puntos en la constelación se puede modificar. La Fig. 3 muestra una salida próxima a la gaussiana mediante la modificación de 64-QAM usada en DVB-T. Dicha constelación puede ser denominada como QAM no uniforme (NU-QAM).
Para hacer una constelación de QAM no uniforme, se puede usar la función de distribución acumulativa (CDF) Gaussiana. En el caso de 64, 256 o 1024 QAM, es decir, 2^N AMS, la QAM se puede dividir en dos N-PAM independientes. Al dividir la CDF Gaussiana en N secciones de probabilidad idéntica y al permitir a un punto de
señal en cada sección representar a la sección, se puede hacer una constelación que tiene una distribución Gaussiana. En otras palabras, la coordenada xj de N-PAM no uniforme recién definida puede ser definida como sigue:
La Fig. 3 es un ejemplo de transformación de 64QAM de DVB-T en NU-64QAM usando los métodos anteriores. La Fig. 3 representa un resultado de la modificación de las coordenadas de cada eje I y eje Q usando los métodos anteriores y mapeando los puntos de la constelación anteriores a las coordenadas recién definidas. En el caso de 32, 128 o 512 QAM, es decir, QAM cruzada, que no es 2^N QAM, mediante la modificación de Pj apropiadamente, se puede encontrar una nueva coordenada.
Una realización de la presente invención puede modificar la QAM usando BRGC mediante el uso de las características de BRGC. Como se muestra en la Fig. 4, la distancia de Hamming entre pares reflejados en BRGC es uno debido a que difiere sólo en un bit que se añade a la parte delantera de cada código. La Fig. 5 muestra las características en QAM donde el par reflejado existe para cada eje I y eje Q. En esta figura, el par reflejado existe a cada lado de la línea negra de puntos.
Mediante el uso de pares reflejados existentes en la QAM, una potencia media de una constelación QAM se puede reducir manteniendo una regla de mapeo de Gray en la QAM. En otras palabras, en una constelación donde se normaliza una potencia media como 1, la distancia euclideana mínima en la constelación se puede aumentar. Cuando esta QAM modificada se aplica a los sistemas de difusión o de comunicación, es posible implementar o bien un sistema más robusto al ruido usando la misma energía que un sistema convencional o bien un sistema con el mismo rendimiento que un sistema convencional pero que usa menos energía.
La Fig. 6 muestra un método de modificación de la QAM usando un par reflejado de BRGC. La Fig. 6a muestra una constelación y la Fig. 6b muestra un diagrama de flujo para la modificación de la QAM usando un par reflejado de BRGC. En primer lugar, hay que encontrar un punto de destino que tiene la mayor potencia entre los puntos de la constelación. Los puntos candidatos son los puntos en que el punto de destino se puede mover y son los puntos vecinos más cercanos del par reflejado del punto de destino. Entonces, se necesita encontrar un punto vacío (es decir, un punto que aún no está tomado por otros puntos) con la menor potencia entre los puntos candidatos y se comparan la potencia del punto de destino y la potencia de un punto candidato. Si la potencia del punto candidato es más pequeña, el punto de destino se mueve hasta el punto candidato. Estos procesos se repiten hasta que una potencia media de los puntos en la constelación alcanza un mínimo, manteniendo la regla de mapeo de Gray.
La Fig. 7 muestra un ejemplo de 64/256/1024/4096-QAM modificada. Los valores de Gray mapeados corresponden a las Fig. 8 ~ 31, respectivamente. Además de estos ejemplos, se pueden realizar otros tipos de QAM modificada que permiten la optimización de idéntica potencia. Esto se debe a que un punto de destino se puede mover a puntos candidatos múltiples. La QAM modificada sugerida se puede aplicar a, no sólo la 64/256/1024/4096-QAM, sino también una QAM cruzada, una QAM de mayor tamaño, o modulaciones que usan BRGC que no sean QAM.
La Fig. 32 muestra un ejemplo de mapeo de bits de QAM modificada donde 256-QAM se modifica usando BRGC. La Fig. 32a y la Fig. 32b muestran mapeos de los Bits Más Significativos (MSB). Los puntos designados como círculos rellenos representan mapeos de unos y los puntos designados como círculos en blanco representan mapeos de ceros. En una misma manera, cada bit está mapeado como se muestra en las figuras de (a) a (h) de la Fig. 32, hasta que se mapean los Bits Menos Significativos (LSB). Como se muestra en la Fig. 32, la QAM modificada puede permitir la decisión de bits usando sólo los ejes I y Q como la QAM convencional, a excepción de un bit que está al lado de los MSB (la Fig. 32c y la Fig. 32d). Mediante el uso de estas características, se puede hacer un receptor simple mediante la modificación parcial de un receptor de la QAM. Un receptor eficiente se puede implementar mediante la comprobación, tanto de los valores I y Q sólo cuando la determinación del bit al lado de los MSB y mediante el cálculo sólo de I o Q para el resto de bits. Este método se puede aplicar a LLR aproximada, LLR exacta,
o una decisión difícil.
Mediante el uso de la QAM modificada o MQAM, que usa las características de los anteriores BRGC, se puede hacer una constelación no uniforme o NU-MQAM. En la ecuación anterior, donde se usa CDF Gaussiana, Pj puede ser modificado para adaptarse a la MQAM. Al igual que la QAM, en la MQAM, dos PAM que tienen eje I y eje Q pueden ser consideradas. Sin embargo, a diferencia de la QAM donde una serie de puntos que corresponden a un valor de cada eje PAM son idénticos, el número de puntos cambia en la MQAM. Si un número de puntos que corresponde al valor de orden j de la PAM se define como nj en una MQAM donde existe un total de M puntos de la constelación, entonces Pj se puede definir de la siguiente manera:
Mediante el uso la nueva definición de Pj, la MQAM se puede transformar en una constelación no-uniforme. Pj se puede definir de la siguiente manera para el ejemplo de 256-MQAM.
La Fig. 33 es un ejemplo de transformación de MQAM en una constelación no uniforme. La NU-MQAM hecha usando estos métodos puede conservar las características de los receptores de MQAM con coordenadas modificadas de cada PAM. Por lo tanto, se puede implementar un receptor eficiente. Además, se puede implementar un sistema más robusto al ruido que la NU-QAM previa. Para un sistema de difusión de transmisión más eficiente, es posible la hibridación de MQAM y NU-MQAM. En otras palabras, un sistema más robusto frente al ruido se puede implementar mediante el uso de MQAM para un entorno donde se usa un código de corrección de errores con el código de tasa alto y mediante el uso de NU-MQAM de otra manera. Para tal caso, un transmisor puede dejar que un receptor tenga información de la tasa de código de un código de corrección de errores que se usa actualmente y un tipo de modulación usado actualmente de manera que el receptor puede demodular según la modulación que se usa actualmente.
La Fig. 34 muestra un ejemplo de sistema de transmisión digital. Las entradas pueden incluir una serie de flujos de MPEG-TS o flujos de GSE (Encapsulación General de Flujo). Un módulo de procesador de entrada 101 puede añadir parámetros de transmisión de flujo de entrada y realizar la programación de un módulo de BICM 102. El módulo de BICM 102 puede agregar redundancia e intercalar datos para la corrección de errores del canal de transmisión. Un constructor de trama 103 puede construir tramas mediante la adición de información de señalización de la capa física y pilotos. Un modulador 104 puede realizar la modulación en los símbolos de entrada en métodos eficientes. Un procesador analógico 105 puede llevar a cabo diversos procesos para la conversión de señales digitales de entrada en señales analógicas de salida.
La Fig. 35 muestra un ejemplo de un procesador de entrada. El flujo de MPEG-TS o GSE de entrada se puede transformar mediante el preprocesador de entrada en un total de n flujos que se procesarán de forma independiente. Cada uno de estos flujos pueden ser o bien una trama de TS completa que incluye componentes de servicios múltiples o bien una trama de TS mínima que incluye un componente de servicio (es decir, vídeo o audio). Además, cada uno de esos flujos puede ser un flujo de GSE que transmite o bien servicios múltiples o bien un único servicio.
El módulo de interfaz de entrada 202-1 puede asignar un número de bits de entrada igual a la capacidad de campo de datos máxima de una trama de banda base (BB). Un relleno puede ser insertado para completar la capacidad de bloque del código LDPC/BCH. El módulo de sincronización de flujo de entrada 203-1 puede proporcionar un mecanismo para regenerar, en el receptor, el reloj del Flujo de Transporte (o flujo genérico empaquetado), a fin de garantizar tasas de bits y retardo de extremo a extremo constantes.
A fin de permitir que el flujo de transporte se recombine sin necesidad de memoria adicional en el receptor, los flujos de transporte de entrada se retardan mediante los compensadores de retardo 204-1~n teniendo en cuenta los parámetros de intercalado de los datos de PLP en un grupo y las PLP comunes correspondientes. Los módulos de eliminación de paquetes nulos 205-1~n pueden aumentar la eficiencia de transmisión mediante la eliminación del paquete nulo insertado para el caso de servicio de VBR (tasa variable de bit). Los módulos de codificador de comprobación de redundancia cíclica (CRC) 206-1~n pueden agregar paridad CRC para aumentar la fiabilidad de la transmisión de la trama de BB. Los módulos de inserción de encabezado de BB 207-1~n puede agregar un encabezado de trama de BB a la parte inicial de la trama de BB. La información que puede ser incluida en el encabezado de BB se muestra en la Fig. 36.
Un módulo de fusionador/segmentador 208 puede realizar el segmentado de la trama de BB de cada PLP, fusionando las tramas de BB a partir de múltiples PLP, y programar cada trama de BB dentro de una trama de transmisión. Por lo tanto, los módulos de fusionador/segmentador 208 pueden enviar la información de señalización L1 que se refiere a la asignación de la PLP en la trama. Por último, un módulo codificador en BB 209 puede aleatorizar flujos de bits de entrada para minimizar la correlación entre los bits dentro de flujos de bits. Los módulos sombreados de la Fig. 35 son módulos que se usan cuando el sistema de transmisión usa una única PLP, los otros módulos de la Fig. 35 son módulos que se usan cuando el dispositivo de transmisión usa múltiples PLP.
La Fig. 37 muestra un ejemplo de módulo de BICM. La Fig. 37a muestra la ruta de datos y la Fig. 37b muestra la ruta de L1 del módulo BICM. Un módulo codificador externo 301 y un módulo codificador interno 303 pueden añadir redundancia a los flujos de bits de entrada para la corrección de errores. Un módulo intercalador externo 302 y un
módulo intercalador interno 304 pueden intercalar los bits para evitar errores de ráfaga. El módulo intercalador externo 302 se puede omitir si la BICM es específica para DVB-C2. Un módulo demultiplexor de bit 305 puede controlar la fiabilidad de cada bit de salida desde el módulo intercalador interior 304. Un módulo mapeador de símbolo 306 puede mapear flujos de bits de entrada en flujos de símbolos. En este momento, es posible usar cualquiera de una QAM convencional, una MQAM que usa el BRGC antes mencionado para mejorar el rendimiento, una NU-QAM, que usa la modulación no uniforme, o una NU-MQAM que usa modulación no uniforme aplicada a BRGC para mejorar el rendimiento. Para construir un sistema que sea más robusto frente al ruido, se pueden considerar combinaciones de modulaciones que usan MQAM y/o NU MQAM dependiendo de la tasa de código del código de corrección de errores y la capacidad de la constelación. En este momento, el módulo mapeador de símbolo 306 puede usar una constelación adecuada de acuerdo con la tasa de código y la capacidad de la constelación. La Fig. 39 muestra un ejemplo de tales combinaciones.
El Caso 1 muestra un ejemplo de uso exclusivo de NU-MQAM a una tasa de código baja para la implementación simplificada del sistema. El Caso 2 muestra un ejemplo del uso de una constelación optimizada a cada tasa de código. El transmisor puede enviar información sobre la tasa de código del código de corrección de errores y la capacidad de la constelación con el receptor de tal manera que el receptor pueda usar una constelación apropiada. La Fig. 40 muestra otro ejemplo de los casos en que se considera compatibilidad entre sistemas convencionales. Además de los ejemplos, son posibles más combinaciones para optimizar el sistema.
El módulo de inserción de encabezado ModCod 307 mostrado en la Fig. 37 puede tomar información de retroalimentación de codificación y modulación adaptativa (ACM)/codificación y modulación variable (VCM) y agregar información de los parámetros usados en la codificación y la modulación a un bloque FEC como encabezado. Elencabezado de tipo de modulación/Índice de código (ModCod) puede incluir la siguiente información:
Tipo FEC (1 bit) - LDPC larga o corta
*
Índice de código (3 bits)
*
Modulación (3 bits) - hasta a 64 K QAM
*
Identificador de PLP (8 bits)
El módulo intercalador de símbolo 308 puede realizar el intercalado en el dominio de símbolo para obtener mayores efectos de intercalado. Procesos similares realizados en la ruta de datos se pueden realizar en la ruta de señalización de L1, pero con posibles parámetros diferentes (301-1 ~ 308-1). En este punto, un módulo de código acortado/perforado (303-1) se puede usar para el código interno.
La Fig. 38 muestra un ejemplo de codificación LDPC usando acortamiento/perforación. El proceso de acortamiento se puede realizar en los bloques de entrada que tienen menos bits que un número necesario de bits para la codificación LDPC como tantos bits cero para codificar LDPC puedan ser rellenados (301c). Los flujos de bits de entrada rellenados con ceros pueden tener bits de paridad a través de la codificación LDPC (302c). En este momento, para flujos de bits que corresponden a flujos de bits originales, los ceros se pueden eliminar (303c) y para flujos de bits de paridad, se puede realizar la perforación (304c) según las tasas de código. Estos flujos de bits de información procesada y flujos de bits de paridad pueden ser multiplexados en secuencias originales y emitidos (305c).
La Fig. 41 muestra una estructura de trama que comprende el preámbulo para la señalización L1 y símbolo de datos para los datos de la PLP. Se puede observar que los símbolos del preámbulo y los datos se generan cíclicamente, usando una trama como unidad. Los símbolos de datos comprenden una PLP de tipo 0 que se transmite mediante una modulación/codificación fija y una PLP de tipo 1, que se transmite mediante una modulación/codificación variable. Para la PLP de tipo 0, información tal como la modulación, el tipo de FEC, y la tasa de código FEC se transmiten en el preámbulo (ver la Fig. 42 Inserción de encabezado de trama 401). Para la PLP de tipo 1, la información correspondiente se puede transmitir en el encabezado de bloque FEC de un símbolo de datos (ver la Fig. 37 Inserción de encabezado ModCod 307). Mediante la separación de los tipos de PLP, la sobrecarga ModCod se puede reducir en un 3 ~ 4% a partir de una tasa de transmisión total, para una PLP de tipo 0 que se transmite a una tasa fija. En un receptor, para la modulación/codificación fija de PLP de una PLP de tipo 0, el extractor de encabezado de trama r401 que se muestra en la Fig. 63 puede extraer información sobre la modulación y tasa de código FEC y proporcionar la información extraída a un módulo de decodificación BICM. Para la modulación/codificación variable de PLP de una PLP de tipo 1, los módulos de extracción ModCod, r307 y r307-1 que se muestran en la Fig. 64 se pueden extraer y proporcionar los parámetros necesarios para la decodificación de la BICM.
La Fig. 42 muestra un ejemplo de un constructor de trama. Un módulo de inserción de encabezado de trama 401 puede construir una trama a partir de los flujos de símbolos de entrada y puede agregar un encabezado de trama en la parte delantera de cada trama transmitida. El encabezado de trama puede incluir la siguiente información:
* Número de canales unidos (4 bits)
*
Intervalo de guarda (2 bits)
*
PAPR (2 bits)
*
Patrón Piloto (2 bits)
*
Identificación del sistema digital (16 bits)
*
Identificación de la trama (16 bits)
*
Longitud de trama (16 bits) - número de símbolos de Multiplexación por División de Frecuencia Ortogonal (OFDM) por trama
*
Longitud de supertrama (16 bits) - número de tramas por supertrama
*
Número de PLP (8 bits)
*
para cada PLP Identificación de la PLP (8 bits) Identificación de unión de canales (4 bits) Inicio de PLP (9 bits) Tipo de PLP (2 bits) - PLP común u otras Tipo de carga útil de PLP (5 bits) Tipo de MC (1 bit) - modulación y codificación fija/variable si tipo de MC == modulación y codificación fija
tipo de FEC (1 bits) - LDPC larga o corta
Índice de código (3 bits)
Modulación (3 bits) - hasta 64K QAM;
final si;
Número de canales de muesca (2 bits)
para cada muesca
inicio de muesca (9 bits)
anchura de muesca (9 bits)
final para;
anchura de PLP (9 bits) - número máximo de bloques FEC de PLP
tipo de intercalado PLP tiempo (2 bits)
final para;
* CRC-32 (32 bits)
El entorno de unión de canales se supone para la información de L1 transmitida en el encabezado de trama y los datos que corresponden a cada segmento de datos se definen como una PLP. Por lo tanto, la información tal como el identificador de la PLP, el identificador de unión de canales, y la dirección de inicio de la PLP se requieren para cada canal que se usa en la unión. Una realización de la presente invención sugiere transmitir el campo ModCod en el encabezado de trama de FEC si el tipo de la PLP soporta modulación/codificación variable y transmitir el campo ModCod en el encabezado de trama si el tipo de la PLP soporta modificación/codificación fija para reducir la sobrecarga de señalización. Además, si existe una banda de muesca para cada PLP, mediante la transmisión de la dirección de inicio de la muesca y su anchura, la decodificación de las portadoras correspondiente en el receptor puede llegar a ser innecesaria.
La Fig. 43 muestra un ejemplo de Patrón Piloto 5 (PP5) que se aplica en un entorno de unión de canales. Como se muestra, si las posiciones de SP son coincidentes con las posiciones piloto preámbulo, puede producirse una
estructura piloto irregular.
La Fig. 43a muestra un ejemplo de módulo de inserción del piloto 404 como se muestra en la Fig. 42. Como se representa en la Fig. 43, si se usa una sola banda de frecuencia (por ejemplo, 8 MHz), el ancho de banda disponible es 7,61 MHz, pero si múltiples bandas de frecuencia son unidas, las bandas de guarda se pueden eliminar, por lo tanto, la eficiencia de frecuencia puede aumentar en gran medida. La Fig. 43b es un ejemplo de módulo de inserción de preámbulo 504, como se muestra en la Fig. 51 que se transmite en la parte delantera de la trama e incluso con la unión de canales, el preámbulo tiene la tasa de repetición de 7,61 MHz, que es el ancho de banda del bloque de L1. Esta es una estructura que tiene en cuenta el ancho de banda de un sintonizador que realiza la exploración inicial de canales.
Existen patrones pilotos tanto para el preámbulo como para los símbolos de datos. Para el símbolo de datos, se pueden usar patrones de piloto disperso (SP). El Patrón Piloto 5 (PP5) y el Patrón Piloto 7 (PP7) de T2 pueden ser buenos candidatos para el intercalado de sólo frecuencia. El PP5 tiene x=12, y=4, z=48 para GI=1/64 y el PP7 tiene x=24, y=4, z=96 para GI=1/128. El intercalado de tiempo adicional también es posible para una mejor estimación del canal. Los patrones piloto para el preámbulo pueden cubrir todas las posiciones piloto posibles para la adquisición inicial de canales. Además, las posiciones piloto del preámbulo deben ser coincidentes con las posiciones SP y se desea un único patrón de piloto, tanto para el preámbulo como para el SP. Los pilotos preámbulo también se podrían usar para el intercalado de tiempo y cada preámbulo podría tener un patrón piloto idéntico. Estos requisitos son importantes para la detección de C2 en la exploración y necesarios para la estimación del desplazamiento de frecuencia con la correlación de secuencia de aleatorización. En un entorno de unión de canales, la coincidencia en las posiciones piloto también se debe mantener para la unión de canales, porque la estructura piloto irregular puede degradar el rendimiento de intercalado.
En concreto, si una distancia z entre los pilotos dispersos (SP) en un símbolo OFDM es de 48 y si una distancia y entre SP correspondientes a una portadora SP específica a lo largo del eje del tiempo es de 4, una distancia efectiva x después del intercalado de tiempo llega a ser 12. Esto es cuando un intervalo de guarda (GI) de la fracción es 1/64. Si la fracción de GI es 1/128, se puede usar x=24, y=4, y z=96. Si se usa la unión de canales, las posiciones SP se pueden hacer coincidentes con las posiciones de piloto de preámbulo al generar puntos no continuos en la estructura piloto dispersa.
En este momento, las posiciones piloto de preámbulo pueden ser coincidentes con todas las posiciones SP de símbolo de datos. Cuando se usa unión de canales, un segmento de datos donde se transmite un servicio, se puede determinar sin tener en cuenta la granularidad de la amplitud de banda de 8 MHz. Sin embargo, para reducir la sobrecarga para dirigir el segmento de datos, se puede elegir comenzar la transmisión a partir de la posición de SP y terminar en la posición SP.
Cuando un receptor recibe tales SP, si es necesario, el módulo de estimación de canal r501 que se muestra en la Fig. 62 puede llevar a cabo el intercalado de tiempo para obtener los pilotos que se muestran en líneas punteadas en la Fig. 43 y realizar el intercalado de frecuencia. En este momento, para puntos no continuos de los cuales se designan intervalos como 32 en la Fig. 43, puede ser implementado o bien realizar intercalados en izquierda y derecha por separado o bien realizar intercalados en un solo lado luego realizar el intercalado en el otro lado mediante el uso de las posiciones piloto ya intercaladas, de las que el intervalo es de 12 como punto de referencia. En este momento, el ancho de segmento de datos puede variar dentro de 7,61 MHz, por lo tanto, un receptor puede reducir al mínimo el consumo de energía mediante la realización de estimación de canal y decodificando sólo las subportadoras necesarias.
La Fig. 44 muestra otro ejemplo de PP5 aplicado en el entorno de unión de canales o una estructura de SP para el mantenimiento de la distancia efectiva x como 12 para evitar la estructura de SP irregular que se muestra en la Fig. 43 cuando se usa la unión de canales. La Fig. 44a es una estructura de SP para los símbolos de datos y la Fig. 44b es una estructura de SP para el símbolo de preámbulo.
Como se muestra, si la distancia SP se mantiene coherente en el caso de unión de canales, no habrá ningún problema en el intercalado de la frecuencia, pero las posiciones piloto entre el símbolo de datos y el preámbulo pueden no ser coincidentes. En otras palabras, esta estructura no requiere la estimación de canal adicional para una estructura SP irregular, sin embargo, las posiciones SP usadas en la unión de canales y posiciones piloto preámbulo llegan a ser diferentes para cada canal.
La Fig. 45 muestra una nueva estructura de SP o PP5' para proporcionar una solución a los dos problemas antes mencionados en el entorno de unión de canales. En concreto, una distancia piloto de x=16 pueden resolver esos problemas. Para conservar la densidad del piloto o para mantener la misma sobrecarga, un PP5' puede tener x=16, y=3, z=48 de GI=1/64 y un PP7' puede tener x=16, y=6, z=96 de GI=1/128. La capacidad de intercalado de sólo frecuencia todavía se puede mantener. Las posiciones de piloto se muestran en la Fig. 45 para la comparación con la estructura PP5.
La Fig. 46 muestra un ejemplo de un nuevo patrón SP o estructura PP5' en el entorno de unión de canales. Como se muestra en la Fig. 46, o bien si se usa un solo canal o bien unión de canales, se puede proporcionar una distancia
piloto efectiva de x=16. Además, debido a que las posiciones de SP se pueden hacer coincidentes con las posiciones de piloto preámbulo, el deterioro de estimación de canal causado por la irregularidad de SP o posiciones SP no coincidentes se puede evitar. En otras palabras, no existe posición de SP irregular para el interpolador de frecuencia y se proporciona una coincidencia entre el preámbulo y las posiciones de SP.
En consecuencia, los nuevos patrones de SP propuestos pueden ser ventajosos en que un único patrón de SP se puede usar tanto para el canal único como unido; puede no ser causada una estructura piloto irregular, por lo tanto, es posible una buena estimación de canal, tanto en las posiciones de preámbulo y de piloto SP se pueden mantener coincidentes; se puede mantener la misma densidad piloto que para PP5 y PP7, respectivamente, y la capacidad de intercalado sólo de frecuencia también puede ser conservada.
Además, la estructura del preámbulo puede cumplir con los requisitos, tales como que las posiciones de piloto preámbulo deberían cubrir todas las posiciones SP posibles para la adquisición de canal inicial; el número máximo de portadores debe ser de 3409 (7,61 MHz) para la exploración inicial; exactamente los mismos patrones de piloto y secuencia de cifrado deben ser usados para la detección de C2; y es necesario un preámbulo específico de no detección como P1 en T2.
En términos de relación con la estructura de trama, la granularidad de posición de segmento de datos puede ser modificada a 16 portadoras en lugar de 12, por lo tanto, puede darse menos sobrecarga de direccionamiento de posición y puede no ser esperado ningún otro problema relacionado con la condición de segmento de datos, condición de ranura Nula etc.
Por lo tanto, en el módulo de estimación de canal r501 de la Fig. 62, se pueden usar pilotos en cada preámbulo cuando se realiza el intercalado de tiempo de SP de los símbolos de datos. Por lo tanto, pueden ser mejoradas la adquisición del canal y la estimación de canal en los límites de la trama.
Ahora, con respecto a los requisitos relacionados con el preámbulo y la estructura del piloto, hay consenso en que las posiciones de los pilotos de preámbulo y SP deben coincidir con independencia de la unión de canales; el número de portadoras en el bloque de L1 debe ser divisible por la distancia del piloto para evitar una estructura irregular en el borde de la banda; los bloques de L1 se deben repetir en el dominio de la frecuencia; y los bloques de L1 deben ser siempre decodificables en una posición de ventana de sintonizador arbitraria. Requisitos adicionales serían que las posiciones de piloto y los patrones deben ser repetidos en un período de 8 MHz; el desplazamiento correcto de frecuencia portadora debe ser estimado sin el conocimiento de unión de canales; y la decodificación de L1 (reordenamiento) es imposible antes de que se compense la frecuencia de desplazamiento.
La Fig. 47 muestra una relación entre el símbolo de datos y el preámbulo, cuando se usan las estructuras de preámbulo, como se muestra en la Fig. 52 y la Fig. 53. El bloque de L1 se puede repetir en un período de 6 MHz. Para la decodificación de L1, tanto la frecuencia de desplazamiento como el patrón de cambio preámbulo deberían ser encontrados. La decodificación de L1 no es posible en una posición arbitraria del sintonizador sin la información de unión de canales y un receptor no puede diferenciar entre el valor de cambio de preámbulo y el desplazamiento de frecuencia.
Por lo tanto, un receptor, específicamente para el extractor de encabezado de trama r401 que se muestra en la Fig. 63 para realizar la decodificación de la señal de L1, necesita obtener la estructura de unión de canales. Debido a que se conoce la cantidad de cambio de preámbulo esperado en dos regiones sombreadas verticalmente de la Fig. 47, el módulo de sincronización de tiempo/frecuencia r505 en la Fig. 62 puede estimar el desplazamiento de la frecuencia portadora. Sobre la base de la estimación, la ruta de señalización de L1 (r308-1 ~ r301-1) en la Fig. 64 puede decodificar la L1.
La Fig. 48 muestra una relación entre el símbolo de datos y el preámbulo, cuando se usa la estructura del preámbulo, como se muestra en la Fig. 55. El bloque de L1 se puede repetir en un período de 8 MHz. Para la decodificación de L1, sólo es necesario encontrar la frecuencia de desplazamiento y puede no ser requerido conocimiento de la unión de canal. El desplazamiento de frecuencia se puede estimar fácilmente mediante el uso de una secuencia binaria pseudo aleatoria (PRBS) conocida. Como se muestra en la Fig. 48, el preámbulo y los datos de símbolos se alinean, por lo tanto, la búsqueda de sincronización adicional puede llegar a ser innecesaria. Por lo tanto, para un receptor, específicamente para el módulo extractor de encabezado de trama r401 que se muestra en la Fig. 63, es posible que sólo el pico de correlación con la secuencia de aleatorización piloto deba ser obtenido para realizar la decodificación de la señal de L1. El módulo de sincronización de tiempo/frecuencia r505 en la Fig. 62 puede estimar la frecuencia de la portadora desplazada desde la posición pico.
La Fig. 49 muestra un ejemplo de perfil de retardo de los canales por cable.
Desde el punto de vista del diseño del piloto, el GI actual ya protege en exceso la dispersión del retardo del canal de cable. En el peor de los casos, el rediseño del modelo de canal puede ser una opción. Para repetir el patrón exactamente cada 8 MHz, la distancia piloto debe ser un divisor de 3584 portadoras (z=32 o 56). Una densidad de piloto de z=32 puede aumentar la sobrecarga piloto, por lo tanto, se puede elegir z=56. Ligeramente menos
cobertura de retardo puede no ser importante en el canal por cable. Por ejemplo, puede ser de 8 μs para PP5' y 4 μs
para PP7' frente a 9,3 μs (PP5) y 4,7 μs (PP7). Retardos significativos pueden ser cubiertos por ambos patrones piloto incluso en el peor de los casos. Para la posición de piloto preámbulo, no son necesarias más que todas las posiciones de SP en el símbolo de datos.
Si la ruta de retardo de -40 dB puede ser ignorada, la difusión de retardo real puede llegar a ser 2,5 μs, 1/64 GI= 7
μs, o 1/128 IG=3,5 μs. Esto demuestra que el parámetro de distancia piloto, z=56 puede ser un valor lo suficientemente bueno. Además, z=56 puede ser un valor conveniente para la estructuración de patrones piloto que permiten la estructura de preámbulo de la Fig. 48.
La Fig. 50 muestra una estructura piloto dispersa que usa z=56, z=112 que se construye en el módulo de inserción de piloto 404 en la Fig. 42. Se proponen PP5' (x=14, y=4, z=56) y PP7' (x=28, y=4, z=112). Se podría insertar portadoras de borde para cerrar el borde.
Como se muestra en la Fig. 50, los pilotos se alinean a 8 MHz de cada borde de la banda, cada posición de piloto y estructura de piloto se puede repetir cada 8 MHz. Por lo tanto, esta estructura puede soportar la estructura de preámbulo de la Fig. 48. Además, se puede usar una estructura piloto común entre los símbolos del preámbulo y de datos. Por lo tanto, el módulo de estimación de canal r501 en la Fig. 62 puede llevar a cabo la estimación de canal mediante el intercalado de los símbolos del preámbulo y de datos, ya que no puede ocurrir ningún patrón piloto irregular, independientemente de la posición de la ventana que se decide mediante ubicaciones de segmento de datos. En este momento, sólo el intercalado de frecuencia puede ser suficiente para compensar la distorsión del canal a partir de la propagación del retardo. Si se realiza, además, el intercalado de tiempo, se puede realizar una estimación de canal más precisa.
En consecuencia, en el nuevo patrón de piloto propuesto, la posición y el patrón de piloto pueden repetirse sobre la base de un período de 8 MHz. Un único patrón piloto puede ser usado tanto para los símbolos del preámbulo como de datos. La decodificación de L1 puede ser posible siempre sin el conocimiento de unión de canales. Además, el patrón piloto propuesto puede no afectar a las partes en común con T2, porque la misma estrategia de piloto del patrón piloto disperso se puede usar; T2 ya usa 8 patrones piloto diferentes; y la complejidad del receptor puede no ser incrementada significativamente por patrones piloto modificados. Para una secuencia de cifrado de piloto, el período de PRBS puede ser 2047 (secuencia m); la generación de la PRBS se puede restablecer cada 8 MHz, de los cuales el período es de 3584; la tasa de repetición de piloto 56 puede ser también coprincipal con 2047; y puede no ser esperado ningún problema de PAPR.
La Fig. 51 muestra un ejemplo de un modulador basado en OFDM. Unos flujos de símbolos de entrada pueden ser transformados en el dominio del tiempo mediante el módulo de IFFT 501. Si es necesario, la relación de potencia pico a promedia (PAPR) se puede reducir en el módulo de reducción de PAPR 502. Para los métodos de PAPR, se puede usar la extensión de constelación activa (ACE) o la reserva de tono. El módulo de inserción de GI 503 puede copiar una última parte del símbolo efectivo OFDM para llenar el intervalo de guarda en forma de prefijo cíclico.
El módulo de inserción de preámbulo 504 puede insertar el preámbulo en la parte delantera de cada trama transmitida de forma que un receptor puede detectar la señal de digital, la trama y adquirir la adquisición de desplazamiento de tiempo/frecuencia. En este momento, la señal de preámbulo puede realizar la señalización de la capa física, tal como el tamaño de FFT (3 bits) y el tamaño de intervalo de guarda (3 bits). El módulo de inserción del preámbulo 504 se puede omitir si el modulador es específicamente para DVB-C2.
La Fig. 52 muestra un ejemplo de una estructura de preámbulo para la unión de canales, generada en el módulo de inserción de preámbulo 504 en la Fig. 51. Un bloque completo de L1 debe ser "siempre decodificable" en cualquier posición arbitraria de ventana de sintonizador 7,61 MHz y no debe producirse pérdida de señal de L1 independientemente de la posición de la ventana del sintonizador. Como se observa, los bloques de L1 se pueden repetir en el dominio de frecuencia en un período de 6 MHz. Los símbolos de datos pueden ser de unión de canales para cada 8 MHz. Si, para la decodificación de L1, el receptor usa un sintonizador como el sintonizador r603 representado en la Fig. 61, que usa un ancho de banda de 7,61 MHz, el extractor de encabezado de trama r401 en la Fig. 63 necesita reorganizar el bloque de L1 cambiado cíclico recibido (Fig. 53) a su forma original. Este reordenamiento es posible debido a que el bloque de L1 se repite para cada bloque de 6MHz. La Fig. 53a se puede reordenar en la Fig. 53b.
La Fig. 54 muestra un proceso para el diseño de un preámbulo más optimizado. La estructura del preámbulo de la Fig. 52 sólo usa 6MHz de ancho de banda total de sintonizador de 7,61 MHz para la decodificación de L1. En cuanto a la eficiencia del espectro, el ancho de banda del sintonizador de 7,61 MHz no se usa plenamente. Por lo tanto, puede haber una mayor optimización en la eficiencia espectral.
La Fig. 55 muestra otro ejemplo de una estructura de preámbulo o estructura de los símbolos de preámbulo para la eficiencia espectral total, generada en el módulo de inserción de encabezado de trama 401 en la Fig. 42. Al igual que el símbolo de datos, los bloques de L1 se pueden repetir en el dominio de la frecuencia en un período de 8 MHz. Un bloque completo de L1 sigue siendo "siempre decodificable" en cualquier posición de ventana de sintonización arbitraria de 7,61 MHz. Después la sintonización, los datos de 7,61 MHz pueden ser considerados como un código
virtualmente perforado. Tener exactamente el mismo ancho de banda tanto para el preámbulo como los símbolos de datos y exactamente la misma estructura piloto tanto en el preámbulo como los símbolos de datos puede maximizar la eficiencia espectral. Otras características tales como la propiedad cambiada cíclica y no enviar un bloque de L1 en caso de ningún segmento de datos se pueden mantener sin cambios. En otras palabras, el ancho de banda de los símbolos de preámbulo puede ser idéntico al ancho de banda de los símbolos de datos o, como se muestra en la Fig. 57, el ancho de banda de los símbolos de preámbulo puede ser el ancho de banda del sintonizador (en este caso, es de 7,61 MHz). El ancho de banda del sintonizador se puede definir como un ancho de banda que corresponde a un número total de portadoras activas cuando se usa un único canal. Es decir, el ancho de banda del símbolo de preámbulo puede corresponder a la cantidad del total de portadoras activas (en este caso, es de 7,61 MHz).
La Fig. 56 muestra un código virtualmente perforado. Los datos de 7,61 MHz entre el bloque de L1 de 8 MHz pueden ser considerados como codificados perforados. Cuando un sintonizador r603 mostrado en la Fig. 61 usa un ancho de banda de 7,61 para la decodificación de L1, el extractor de encabezado de trama r401 en la Fig. 63 necesita reorganizar el bloque de L1 cambiado cíclico, recibido a la forma original como se muestra en la Fig. 56. En este momento, la decodificación de L1 se realiza usando el ancho total de banda del sintonizador. Una vez que el bloque de L1 se reorganiza, un espectro del bloque de L1 reorganizado puede tener una región en blanco dentro del espectro como se muestra en la parte superior derecha de la Fig. 56, ya que un tamaño original del bloque de L1 es de 8 MHz de ancho de banda.
Una vez que la región en blanco es rellenada de ceros, o bien después del desintercalado en el dominio del símbolo mediante el desintercalador de frecuencia r403 en la Fig. 63 o bien por el desintercalador de símbolo r308-1 en la Fig. 64 o después del desintercalado en el dominio de bits mediante el demapeador de símbolo r306-1, multiplexor de bit r305-1, y el desintercalador interior r304-1 en la Fig. 64, el bloque puede tener una forma que parece estar perforada como se muestra en la parte inferior derecha de la Fig. 56.
Este bloque de L1 puede ser decodificado en el módulo de decodificación perforado/acortado r303-1 en la Fig. 64. Mediante el uso de estas estructuras preámbulo, todo el ancho de banda del sintonizador puede ser usado, por lo tanto la eficiencia espectral y la ganancia de codificación puede ser aumentada. Además, pueden ser usados un ancho de banda y la estructura de piloto idénticos para los símbolos de preámbulo y de los datos.
Además, si el ancho de banda del preámbulo o el ancho de banda de los símbolos de preámbulo se establece como un ancho de banda de sintonizador, como se muestra en la Fig. 58, (que es 7,61 MHz en el ejemplo), se puede obtener un bloque de L1 completo después del reordenamiento, incluso sin la perforación. En otras palabras, para una trama que tenga símbolos de preámbulo, en donde los símbolos de preámbulo tienen al menos un bloque de capa 1 (L1), se puede decir que, el bloque de L1 tiene 3408 subportadoras activas y las 3408 subportadoras activas corresponden a 7,61 MHz de 8MHz de banda de radiofrecuencia (RF).
De esta manera, la eficiencia espectral y el rendimiento de decodificación de L1 pueden ser maximizados. En otras palabras, en un receptor, la decodificación se puede realizar en el módulo de decodificación perforado/acortado r303-1 en la Fig. 64, después de realizar sólo el desintercalado en el dominio de símbolo.
En consecuencia, la nueva estructura propuesta para el preámbulo puede ser ventajosa en que es totalmente compatible con el preámbulo usado anteriormente, excepto en que el ancho de banda es diferente; los bloques de L1 se repiten en un período de 8 MHz; el bloque de L1 puede ser siempre decodificable independientemente de la posición de ventana del sintonizador; puede usarse el ancho de banda completo del sintonizador para decodificar L1; la eficiencia espectral máxima puede garantizar más ganancia de codificación; el bloque de L1 incompleto puede ser considerado como codificado perforado; la misma y sencilla estructura de piloto puede ser usada tanto para el preámbulo como los datos; y se puede usar un ancho de banda idéntico tanto para el preámbulo como los datos.
La Fig. 59 muestra un ejemplo de un procesador analógico. Un módulo de DAC 601 puede convertir la entrada de señal digital en señal analógica. Después de que el ancho de banda de frecuencia de transmisión es convertido ascendentemente (602) y filtrado analógico (603) se puede transmitir la señal.
La Fig. 60 muestra un ejemplo de un sistema de recepción digital. La señal recibida se convierte en señal digital en un módulo de proceso analógico r105. Un demodulador r104 puede convertir la señal en datos en el dominio de la frecuencia. Un analizador de trama r103 puede quitar los pilotos y los encabezados y permitir la selección de información de servicio que necesita ser decodificada. Un demodulador BICM r102 puede corregir errores en el canal de transmisión. Un procesador de salida r101 puede restaurar el flujo de servicio y la información de tiempo originalmente transmitidos.
La Fig. 61 muestra un ejemplo de procesador analógico usado en el receptor. Un módulo sintonizador/AGC r603 puede seleccionar el ancho de banda de frecuencia deseado de la señal recibida. Un módulo de conversión descendente r602 puede restaurar la banda base. Un módulo de ADC r601 puede convertir la señal analógica en señal digital.
La Fig. 62 muestra un ejemplo de demodulador. Un módulo de detección de trama r506 puede detectar el preámbulo, comprobar si una señal digital correspondiente existe, y detectar el comienzo de una trama. Un módulo
de sincronización de tiempo/ frecuencia r505 puede realizar la sincronización en los dominios de tiempo y de la frecuencia. En este momento, para sincronización en el dominio del tiempo, se puede usar una correlación de intervalo de guarda. Para la sincronización en el dominio de la frecuencia, puede ser usada una correlación o puede ser estimado un desplazamiento a partir de información de la fase de una subportadora que se transmite en el dominio de la frecuencia. Un módulo de extracción de preámbulo r504 puede eliminar el preámbulo de la parte delantera de la trama detectada. Un módulo de extracción de GI r503 puede extraer el intervalo de guarda. Un módulo de FFT r501 puede transformar la señal en el dominio de tiempo en la señal en el dominio de la frecuencia. Un módulo de estimación/compensación de canal r501 puede compensar los errores de estimación de la distorsión en el canal de transmisión usando el símbolo piloto. El módulo de extracción del preámbulo r504 se puede omitir si el demodulador es específicamente para DVB-C2.
La Fig. 63 muestra un ejemplo de analizador de trama. Un módulo de extracción de piloto r404 puede extraer el símbolo piloto. Un módulo de desintercalado de frecuencia r403 puede realizar el desintercalado en el dominio de frecuencia. Un fusionador de símbolo OFDM r402 puede restaurar las tramas de datos de los flujos de símbolo transmitidos en símbolos OFDM. Un módulo de extracción de encabezado de trama r401 puede extraer la señalización de la capa física del encabezado de cada trama transmitida y encabezado eliminado. La información obtenida se puede usar como parámetros para los siguientes procesos en el receptor.
La Fig. 64 muestra un ejemplo de un demodulador BICM. La Fig. 64a muestra una ruta de datos y la Fig. 64b muestra una ruta de señalización de L1. Un desintercalador de símbolo r308 puede realizar el desintercalado en el dominio del símbolo. Un extractor ModCod r307 puede extraer parámetros ModCod de la parte delantera de cada trama de BB y hacer que los parámetros estén disponibles para los siguientes procesos de demodulación adaptativa/variable y de decodificación. Un demapeador de símbolo r306 puede demapear flujos de entrada de símbolo en flujos de relación de verosimilitud logarítmica (LLR). Los flujos de LLR de bits de salida se pueden calcular mediante una constelación usada en un mapeador de símbolo 306 del transmisor como punto de referencia. En este punto, cuando se usa la MQAM o NU-MQAM mencionada, mediante el cálculo tanto el eje I como el eje Q cuando se calcula el bit más cercano del MSB y al calcular o bien el eje I o bien el eje Q cuando se calculan el resto de los bits, puede ser implementado un demapeador de símbolos eficiente. Este método se puede aplicar a, por ejemplo, LLR aproximada, LLR exacta, o decisión difícil.
Cuando se usa una constelación optimizada según la capacidad de constelación y tasa de código del código de corrección de errores en el mapeador de símbolo 306 del transmisor, el demapeador de símbolo r306 del receptor puede obtener una constelación usando la tasa de código y la información de capacidad de la constelación transmitida desde el transmisor. El multiplexor de bit r305 del receptor puede realizar una función inversa del demultiplexor de bit 305 del transmisor. El desintercalador interior r304 y el desintercalador exterior r302 del receptor pueden realizar funciones inversas del intercalador interior 304 y el intercalador exterior 302 del transmisor, respectivamente, para obtener el flujo de bits en su secuencia original. El desintercalador exterior r302 se puede omitir si el demodulador BICM es específicamente para DVB-C2.
El decodificador interno r303 y el decodificador externo r301 del receptor pueden realizar los procesos de decodificación correspondientes al codificador interno 303 y el codificador externo 301 del transmisor, respectivamente, para corregir errores en el canal de transmisión. Procesos similares realizados en el camino de los datos se pueden realizar en el camino de señalización de L1, pero con diferentes parámetros (r308-1 ~ r301-1). En este punto, como se explica en la parte del preámbulo, un módulo de código acortado/perforado r303-1 puede ser usado para la decodificación de la señal de L1.
La Fig. 65 muestra un ejemplo de decodificación LDPC usando acortamiento/perforación. Un demultiplexor r301a puede dar salida por separado a la parte de la información y la parte de paridad del código sistemático de los flujos de bits de entrada. Para la parte de información, se puede realizar un relleno con ceros (r302a) según un número de flujos de bits de entrada del decodificador LDPC, para la parte de paridad, los flujos de bits de entrada (r303a) para el decodificador LDPC se pueden generar mediante la desperforación de la parte perforada. La decodificación LDPC (r304a) se puede realizar en los flujos de bits generados, los ceros en la parte de información se pueden extraer y dar salida (r305a).
La Fig. 66 muestra un ejemplo de procesador de salida. Un decodificador de BB r209 puede restaurar flujos de bits codificados (209) en el transmisor. Un divisor r208 puede restaurar las tramas de BB que corresponden a múltiples PLP que se multiplexan y se transmiten desde el transmisor según la ruta de PLP. Para cada ruta de PLP, un extractor de encabezado de BB r207-1~n puede extraer el encabezado que se transmite en la parte delantera de la trama de BB. Un decodificador de CRC r206-1~n puede realizar la decodificación de CRC y poner a disposición tramas de BB fiables para su selección. Un módulo de inserción de paquete Nulo r205-1~n puede restaurar paquetes nulos que fueron extraídos para una eficiencia de transmisión más alta en su ubicación original. Un módulo de recuperación de los retardos r204-1 ~ n puede restaurar un retardo que existe entre cada ruta PLP.
Unos módulos de recuperación de reloj de salida r203-1 ~ n pueden restaurar la temporización original del flujo de servicios a partir de la información de temporización transmitida desde los módulos de sincronización de corriente de entrada 203-1 ~ n. Unos módulos de interfaz de salida r202-1 ~ n pueden restaurar los datos en el paquete de TS/GS a partir de los flujos de bits de entrada que son segmentados en la trama de BB. Unos módulos de salida de
postproceso r201-1 ~ n pueden restaurar múltiples flujos de TS/GS en un flujo de TS/GS completo, si es necesario. Los bloques que aparecen sombreados en la Fig. 66 representan módulos que se pueden usar cuando una única PLP se procesa a la vez y el resto de los bloques representan los módulos que se pueden usar cuando múltiples PLP se procesan al mismo tiempo.
Los patrones piloto de preámbulo se han diseñado cuidadosamente para evitar un aumento de PAPR, por lo tanto, se debe considerar si la tasa de repetición de L1 puede aumentar la PAPR. El número de bits de información de L1 varía dinámicamente según una unión de canales, el número de PLP, etc. En concreto, es necesario considerar cosas como que el tamaño de bloque de L1 fijo puede introducir una sobrecarga innecesaria; la señalización L1 debe ser protegida más fuertemente que los símbolos de datos; y el intercalado del tiempo del bloque de L1 puede mejorar la robustez sobre el deterioro del canal, tal como la necesidad ruido impulsivo.
Para una tasa de repetición de bloque de L1 de 8 MHz, como se muestra en la Fig. 67, la eficiencia espectral completa (26,8% de aumento de BW) se presenta con perforación virtual, pero la PAPR puede ser mayor ya que el ancho de banda de L1 es el mismo que el de los símbolos de datos. Para una tasa de repetición de 8 MHz, se puede usar un intercalado de frecuencia 4K-FFT DVB-T2 para las partes en común y el mismo patrón puede repetirse a sí mismo en un período de 8 MHz después del intercalado.
Para una tasa de repetición de bloque de L1 de 6 MHz, como se muestra en la Fig. 68, una eficiencia espectral reducida puede ser exhibida sin perforado virtual. Un problema similar de PAPR que para el caso de 8 MHz puede darse ya que los anchos de banda de L1 y datos de símbolo comparten LCM=24 MHz. Para una tasa de repetición de 6 MHz, se puede usar el intercalado de frecuencia 4K-FFT DVB-T2 para las partes en común y el mismo patrón puede repetirse en un período de 24 MHz después del intercalado.
La Fig. 69 muestra una nueva tasa de repetición de bloque de L1 de 7,61 MHz o de ancho de banda de sintonizador completo. La eficiencia espectral completa (26,8% de aumento BW) se puede obtener sin perforación virtual. Puede no haber ningún problema de PAPR ya que los anchos de banda de L1 y los símbolos de datos comparten LCM ≈ 1704 MHz. Para la tasa de repetición de 7,61 MHz, se puede usar un intercalado de frecuencia 4 K-FFT DVB-T2 para las partes en común y el mismo patrón puede repetirse en períodos de alrededor de 1704 MHz después del intercalado.
La Fig. 70 es un ejemplo de señalización de L1 que se transmite en el encabezado de trama. Cada información en la señalización de L1 puede ser transmitida al receptor y se puede usar como un parámetro de decodificación. En especial, la información puede ser usada en la ruta de la señal L1 que se muestra en la Fig. 64 y las PLP se pueden transmitir en cada segmento de datos. Se puede obtener una mayor robustez para cada PLP.
La Fig. 72 es un ejemplo de un intercalador de símbolo 308-1, como se muestra en la ruta de señalización de L1 en la Fig. 37 y también puede ser un ejemplo de su correspondiente desintercalador de símbolo r308-1 como se muestra en la ruta de señalización de L1 en la Fig. 64. Los bloques con líneas inclinadas representan bloques de L1 y los bloques sólidos representan las portadoras de datos. Los bloques de L1 pueden transmitirse no sólo dentro de un único preámbulo, sino que también pueden ser transmitidos en múltiples bloques OFDM. En función de un tamaño del bloque de L1, el tamaño del bloque de intercalado puede variar. En otras palabras, num_L1_sym y la extensión de L1 pueden ser diferentes el uno respecto al otro. Para minimizar una sobrecarga innecesaria, los datos pueden ser transmitidos en el resto de las portadoras de los símbolos OFDM, donde se transmite el bloque de L1. En este punto, puede ser garantizada la eficiencia espectral completa, ya que el ciclo de repetición de bloque de L1 es todavía un ancho de banda de sintonizador completo. En la Fig. 72, el número en los bloques con líneas inclinadas representa el orden de los bits dentro de un único bloque LDPC.
En consecuencia, cuando los bits están escritos en una memoria de intercalado en la dirección de la fila según un índice de símbolos, como se muestra en la Fig. 72 y se leen en la dirección de la columna según un índice de portadora, se puede obtener un efecto de intercalado de bloque. En otras palabras, un bloque LDPC se intercala en el dominio del tiempo y el dominio de la frecuencia y luego se puede transmitir. Num_L1_sym puede ser un valor predeterminado, por ejemplo, se puede configurar un número entre 2~4 como un número de símbolos OFDM. En este punto, para aumentar la granularidad del tamaño de bloque de L1, se puede usar un código LDPC perforado/acortado que tenga una longitud mínima de la palabra código para la protección de L1.
La Fig. 73 es un ejemplo de una transmisión de bloque de L1. La Fig. 73 ilustra la Fig. 72 en el dominio de la trama. Como se muestra en la Fig. 73a, los bloques de L1 se pueden extender en todo el ancho de banda del sintonizador completo o como se muestra en la Fig. 73b, los bloques de L1 pueden estar parcialmente extendidos y el resto de las portadoras se pueden usar para portadora de datos. En cualquier caso, se puede ver que la tasa de repetición de bloque de L1 puede ser idéntica a un ancho de banda de sintonizador completo. Además, para los símbolos OFDM que usan señalización de L1 incluyendo el preámbulo, sólo se puede realizar el intercalado de símbolo mientras que no permite la transmisión de datos en esos símbolos OFDM. En consecuencia, para el símbolo OFDM usado para la señalización de L1, un receptor puede decodificar la L1 realizando el desintercalado sin decodificación de datos. En este punto, el bloque de L1 puede transmitir señalización de L1 de trama actual o señalización de L1 de una trama posterior. En el lado del receptor, los parámetros de decodificación de L1 de la ruta de decodificación de señalización de L1 que se muestra en la Fig. 64 se pueden usar para el proceso de decodificación de ruta de datos
desde el analizador de trama de una trama posterior.
En resumen, en un transmisor, el intercalado de los bloques de la región L1 puede ser realizado escribiendo bloques en una memoria en el sentido de la fila y leyendo los bloques escritos desde la memoria en una dirección de la columna. En un receptor, el desintercalado de los bloques de la región L1 puede ser realizado escribiendo bloques a una memoria en una dirección de la columna y leyendo los bloques escritos desde la memoria en el sentido de la fila. Las instrucciones de lectura y escritura del transmisor y receptor pueden ser intercambiadas.
Cuando la simulación se realiza con supuestos tales como CR=1/2 para la protección de L1 y las partes en común con T2; mapeo de símbolo 16-QAM; densidad de piloto de 6 en el preámbulo; el número de LDPC corta implica que se hace la cantidad necesaria de perforación/acortamiento, los resultados o conclusiones tales como preámbulo sólo para la transmisión de L1 puede no ser suficiente; el número de símbolos OFDM depende de la cantidad del tamaño de bloque de L1; palabra de código LDPC más corta (por ejemplo, información de 192 bits) entre código acortado/ perforado se puede usar para flexibilidad y granularidad fina; y se puede añadir relleno, si es necesario con una sobrecarga insignificante, se pueden obtener. El resultado se resume en la Fig. 71.
En consecuencia, para una tasa de repetición de bloque de L1, un ancho de banda de sintonizador completo sin perforado virtual puede ser una buena solución y todavía puede no surgir un problema de PAPR con la eficiencia espectral completa. Para la señalización de L1, la estructura de señalización eficiente puede permitir la configuración máxima en un entorno de 8 canales de unión, 32 muescas, 256 segmentos de datos, y 256 PLP. Para la estructura de bloque de L1, puede ser ejecutada una señalización de L1 flexible según el tamaño de bloque de L1. El intercalado de tiempo se puede realizar para mejorar la robustez para las partes en común con T2. Menos sobrecarga puede permitir la transmisión de datos en el preámbulo.
El intercalado de bloque del bloque de L1 se puede realizar para mejorar la robustez. El intercalado se puede realizar con un número predefinido fijo de símbolos L1 (num_L1_sym) y un número de portadoras extendido por la L1 como un parámetro (L1_span). La misma técnica se usa para el intercalado del preámbulo P2 en DVB-T2.
Se puede usar un bloque de L1 de tamaño variable. El tamaño puede ser adaptable a la cantidad de bits de señalización de L1, lo que provoca una reducción de sobrecarga. La eficiencia espectral completa se puede obtener sin problemas de PAPR. Menos de 7,61 MHz de repetición puede significar que más redundancia puede ser enviada, pero no usada. Pueden no surgir problemas de PAPR debido a la frecuencia de repetición de 7,61 MHz para el bloque de L1.
La Fig. 74 es otro ejemplo de señalización de L1 transmitida dentro de un encabezado de trama. Esta Fig. 74 es diferente de la Fig. 70 en que el campo L1_span que tiene 12 bits se divide en dos campos. En otras palabras, el campo L1_span se divide en una L1_column que tiene 9 bits y una L1_row con 3 bits. El L1_column representa el índice de portadora que se extiende la L1. Debido a que segmento de datos se inicia y termina cada 12 portadoras, que es la densidad del piloto, los 12 bits de sobrecarga general se pueden reducir en 3 bits para alcanzar 9 bits.
L1_row representa el número de símbolos OFDM, donde L1 se extiende cuando se aplica el intercalado de tiempo. En consecuencia, el intercalado de tiempo se puede realizar en un área de L1_columns multiplicada por L1_rows. Por otra parte, un tamaño total de bloques de L1 puede ser transmitido de tal manera que L1_span que se muestra en la Fig. 70 se puede usar cuando el intercalado de tiempo no se realiza. Para tal caso, el tamaño de bloque de L1 es 11.776 x 2 bits en el ejemplo, de esta manera 15 bits es suficiente. En consecuencia, el campo L1_span puede estar compuesto de 15 bits.
La Fig. 75 es un ejemplo de intercalado/desintercalado de frecuencia o de tiempo. La Fig. 75 muestra una parte del total de una trama de transmisión. La Fig. 75 también muestra la unión de múltiples anchos de banda de 8 MHz. Una trama puede constar de un preámbulo que transmite bloques de L1 y un símbolo de datos que transmite los datos. Los diferentes tipos de símbolos de datos representan segmentos de datos de los diferentes servicios. Como se muestra en la Fig. 75, el preámbulo transmite bloques de L1 para cada 7,61 MHz.
Para el preámbulo, el intercalado de frecuencia o de tiempo que se realiza dentro de los bloques de L1 y no se realiza entre bloques de L1. Es decir, para el preámbulo, se puede decir que el intercalado se realiza a nivel de bloque de L1. Esto permite la decodificación de los bloques de L1 mediante la transmisión de bloques de L1 en un ancho de banda de ventana de sintonizador incluso cuando la ventana del sintonizador se ha trasladado a un lugar aleatorio dentro de un sistema de unión de canales.
Para decodificar símbolos de datos en un ancho de banda de ventana del sintonizador aleatoria, no debería darse intercalado entre los segmentos de datos. Es decir, para segmentos de datos, se puede decir que el intercalado se realiza a nivel de segmento de datos. En consecuencia, el intercalado de frecuencia y tiempo de intercalado se debería realizar dentro de un segmento de datos. Por lo tanto, un intercalado de símbolo 308 en una ruta de datos de un módulo de BICM del transmisor como se muestra en la Fig. 37 puede realizar el intercalado de símbolo para cada segmento de datos. Un intercalado de símbolo 308-1 en una ruta de señal de L1 puede realizar el intercalado de símbolo para cada bloque de L1.
Un intercalador de frecuencia 403 que se muestra en la Fig. 42 necesita realizar el intercalado en el preámbulo y los
símbolos de datos por separado. Concretamente, para el preámbulo, el intercalado de frecuencia se pueden realizar para cada bloque de L1 y para un símbolo de datos, el intercalado de frecuencia se pueden realizar para cada segmento de datos. En este punto, el intercalado de tiempo en la ruta de datos o la ruta de la señal de L1 puede no ser realizado teniendo en cuenta el modo de baja latencia.
La Fig. 76 es una tabla de análisis de sobrecarga de la señalización de L1 que se transmite en un encabezado de FECFRAME en el módulo de inserción de encabezado ModCod 307 de la ruta de datos del módulo de BICM como se muestra en la Fig. 37. Como se ve en la Fig. 76, para el bloque de LDPC corta (tamaño = 16200), puede darse una sobrecarga máxima del 3,3% que puede no ser insignificante. En el análisis, se asumen 45 símbolos para la protección de FECFRAME y el preámbulo es una trama específica C2 de señalización L1 y el encabezado de FECFRAME es una FECFRAME de señalización específica de L1, es decir, Mod, Cod, y el identificador de la PLP.
Para reducir la sobrecarga de L1, pueden ser considerados planteamientos según dos tipos de segmentos de datos. Para casos de tipo ACM/VCM y múltiples PLP, la trama puede mantenerse igual que para el encabezado de FECFRAME. Para casos de tipo ACM/VCM y única PLP, el identificador de la PLP se puede extraer del encabezado de FECFRAME, provocando una reducción de sobrecarga de hasta el 1,8%. Para casos de tipo de CCM y múltiples PLP, el campo de Mod/Cod puede ser eliminado del encabezado de FECFRAME, provocando una reducción de sobrecarga de hasta un 1,5%. Para casos de tipo de CCM y única PLP, no se requiere encabezado de FECFRAME, por lo tanto, se puede obtener hasta un 3,3% de reducción de sobrecarga.
En una señalización de L1 acortada, se puede transmitir o bien la Mod/Cod (7 bits) o bien el identificador de PLP (8 bits), pero puede ser demasiado corta para obtener alguna ganancia de codificación. Sin embargo, es posible que no requieran sincronización porque la PLP puede estar alineada con la trama de transmisión de C2; cada ModCod de cada PLP puede ser conocida en el preámbulo; y un simple cálculo puede permitir la sincronización con la FECFRAME específica.
La Fig. 77 muestra una estructura para un encabezado de FECFRAME para reducir al mínimo la sobrecarga. En la Fig. 77, los bloques con líneas inclinadas y el constructor FECFRAME representan un diagrama de bloques de detalle del módulo de inserción de encabezado de ModCod 307 en la ruta de datos del módulo de BICM como se muestra en la Fig. 37. Los bloques sólidos representan un ejemplo de módulo de codificación interno 303, intercalador interior 304, demultiplexor de bits 305, y mapeador de símbolo 306 en la ruta de datos del módulo de BICM como se muestra en la Fig. 37. En este punto, se puede realizar la señalización acortada de L1 porque la CCM no requiere un campo de Mod/Cod y la PLP única no requiere un identificador de PLP. En esta señal de L1 con un número reducido de bits, la señal de L1 se puede repetir tres veces en el preámbulo y se puede realizar una modulación BPSK, por lo tanto, es posible una señal muy robusta. Por último, el módulo de inserción de encabezado de ModCod 307 puede insertar el encabezado generado en cada trama de FEC. La Fig. 84 está mostrando un ejemplo del módulo de extracción de ModCod r307 en la ruta de datos del módulo de demodulación BICM que se muestra en la Fig. 64.
Como se muestra en la Fig. 84, el encabezado de FECFRAME se puede analizar (r301b), entonces los símbolos que transmiten información idéntica en símbolos repetidos pueden ser retardados, alineados, y luego combinados (combinación Rake r302b). Finalmente, cuando se realiza la demodulación BPSK (r303b), el campo señal de L1 recibida puede ser restaurado y este campo de señal de L1 restaurado puede ser enviado al controlador del sistema para ser usado como parámetros para la decodificación. La FECFRAME analizada puede ser enviada al demapeador de símbolos.
La Fig. 78 muestra una tasa de error de bit (BER) de la protección de L1 antes mencionada. Se puede observar que se obtienen alrededor de 4,8 dB de ganancia de SNR a través de una repetición de tres veces. La SNR requerida es de 8,7 dB a una BER=1E-11.
En la Fig. 79 está mostrando ejemplos de tramas de transmisión y estructuras de trama de FEC. Las estructuras de trama de FEC mostradas en la parte superior derecha de la Fig. 79 representan el encabezado de FECFRAME insertado mediante el módulo de inserción de encabezado de ModCod 307 de la Fig. 37. Se puede observar que en función de distintas combinaciones de condiciones, es decir, tipo CCM o ACM/VCM y PLP únicas o múltiples, se pueden insertar encabezados de diferente tamaño. O bien, se puede no insertar un encabezado. Se pueden formar tramas de transmisión formadas según los tipos de datos de segmento y que se muestran en la parte inferior izquierda de la Fig. 79 por el módulo de inserción de encabezado de trama 401 del constructor de la trama como se muestra en la Fig. 42 y el módulo de fusionador/segmentador 208 del procesador de entrada que se muestra en la Fig. 35. En este punto, la FECFRAME puede ser transmitida según los diferentes tipos de segmento de datos. Usando este método, se puede reducir un máximo del 3,3% de sobrecarga. En la parte superior derecha de la Fig. 79, se muestran cuatro tipos diferentes de estructuras, pero un experto en la técnica entendería que éstos son sólo ejemplos, y cualquiera de estos tipos o sus combinaciones pueden ser usados para el segmento de datos.
En el lado del receptor, el módulo de extracción de encabezado de trama r401 del módulo analizador de trama que se muestra en la Fig. 63 y el módulo de extracción de ModCod r307 del módulo de demodulación BICM que se muestra en la Fig. 64 puede extraer un parámetro de campo de ModCod que se requiere para la decodificación. En este punto, según los tipos de segmento de datos se pueden extraer parámetros de la trama de transmisión. Por
ejemplo, para el tipo de CCM, los parámetros se pueden extraer de la señalización L1 que se transmite en el preámbulo y para el tipo ACM/VCM, los parámetros se pueden extraer del encabezado de FECFRAME.
Como se muestra en la parte superior derecha de la Fig. 79, la estructura de fecframe se puede dividir en dos grupos, en los que el primer grupo es el superior de tres estructuras de trama con encabezado y el segundo es la última estructura de trama sin encabezado.
La Fig. 80 está mostrando un ejemplo de señalización de L1 que puede ser transmitida dentro del preámbulo mediante el módulo de inserción de encabezado de trama 401 del módulo constructor de trama que se muestra en la Fig. 42. Esta señalización de L1 es diferente de la señalización de L1 previa en que el tamaño del bloque de L1 se puede transmitir en bits (L1_size, 14 bits), es posible encender/apagar un intercalado de tiempo en el segmento de datos (dslice_time_intrlv, 1 bit); y mediante la definición del tipo de segmento de datos (dslice_type, 1 bit), la sobrecarga de señalización de L1 se reduce. En este punto, cuando el tipo de segmento de datos es CCM, el campo de Mod/Cod puede ser transmitido dentro del preámbulo y no en el encabezado de FECFRAME (plp_mod (3 bits), plp_fec_type (1 bit), plp_cod (3 bits)).
En el lado del receptor, el decodificador interior acortado/perforado r303-1 de la demodulación BICM que se muestra en la Fig. 64 puede obtener el primer bloque de LDPC, que tiene un tamaño de bloque de L1 fijo, transmitido en el preámbulo, a través de la decodificación. El número y el tamaño del resto de los bloques de LDPC también se pueden obtener.
El intercalado de tiempo se puede usar cuando se necesitan varios símbolos OFDM para la transmisión de L1 o cuando hay un segmento de datos de intercalado de tiempo. Un encendido/apagado de intercalado de tiempo flexible es posible con una marca de intercalado. Para el intercalado de tiempo del preámbulo, se pueden requerir una marca de intercalado de tiempo (1 bit) y un número de símbolos OFDM intercalados (3 bits), por lo tanto, un total de 4 bits se pueden proteger de una forma similar a un encabezado de FECFRAME acortado.
La Fig. 81 muestra un ejemplo de señalización de pre-L1 que se puede realizar en el módulo de inserción de encabezado de ModCod 307-1 en la ruta de datos del módulo BICM que se muestra en la Fig. 37. Los bloques con líneas inclinadas y el constructor de preámbulo son ejemplos del módulo de inserción de encabezado de ModCod 307-1 en la ruta de señalización de la L1 del módulo BICM que se muestra en la Fig. 37. Los bloques sólidos son ejemplos del módulo de inserción de encabezado de trama 401 del constructor de la trama como se muestra en la Fig. 42.
También, los bloques sólidos pueden ser ejemplos de módulo de código interno acortado/perforado 303-1, intercalador interior 304-1, demultiplexor de bits 305-1, y mapeador de símbolo 306-1 en la ruta de señalización de L1 del módulo BICM que se muestra en la Fig. 37.
Como se ve en la Fig. 81, la señal L1 que se transmite en el preámbulo se puede proteger mediante codificación LDPC acortada/perforada. Se pueden insertar parámetros relacionados en el encabezado en una forma de pre-L1. En este punto, sólo los parámetros de intercalado de tiempo pueden ser transmitidos en el encabezado del preámbulo. Para garantizar una mayor robustez, se puede realizar una repetición de cuatro veces. En el lado del receptor, para ser capaz de decodificar la señal de L1 que se transmite en el preámbulo, el módulo de extracción de ModCod r307-1 en la ruta de señalización L1 de la demodulación BICM que se muestra en la Fig. 64 tiene que usar el módulo de decodificación que se muestra en la Fig. 84. En este punto, debido a que hay una repetición de cuatro veces a diferencia del anterior de decodificación de encabezado de FECFRAME, es necesario un proceso de recepción Rake que sincroniza los símbolos repetidos cuatro veces y la adición de los símbolos.
La Fig. 82 muestra una estructura de L1 del bloque de señalización que se transmite desde el módulo de inserción de encabezado de trama 401 del módulo constructor de trama como se muestra en la Fig. 42. Se muestra un caso donde no se usa el intercalado de tiempo en un preámbulo. Como se muestra en la Fig. 82, diferentes clases de bloques de LDPC se pueden transmitir en el orden de las portadoras. Una vez que un símbolo OFDM se forma y se transmite entonces un siguiente símbolo OFDM se forma y se transmite. Para los últimos símbolos OFDM que se transmiten, si hay alguna portadora restante, esas portadoras se pueden usar para la transmisión de datos o pueden ser rellenadas de forma ficticia. El ejemplo de la Fig. 82 muestra un preámbulo que consta de tres símbolos OFDM. En un lado del receptor, para este caso de no intercalado, se puede omitir el desintercalador de símbolo r308-1 en la ruta de señalización de L1 del demodulador BICM como se muestra en la Fig. 64.
La Fig. 83 muestra un caso donde se realiza el intercalado de tiempo de L1. Como se muestra en la Fig. 83, el intercalado del bloque se puede realizar de una manera de formación de un símbolo OFDM para índices de portadora idénticos, que forman un símbolo OFDM para los siguientes índices de portadora. Como en el caso donde no se realiza intercalado, si queda alguna portadora, esas portadoras pueden usarse para la transmisión de datos o pueden ser rellenadas de forma ficticia. En un lado del receptor, para este caso de no intercalado, el desintercalador de símbolo r308-1 en la ruta de señalización de L1 del demodulador BICM que se muestra en la Fig. 64 puede realizar el desintercalado de bloque mediante la lectura de los bloques de LDPC en orden creciente de los números de los bloques de LDPC.
Además, puede haber al menos dos tipos de segmentos de datos. El segmento de datos de tipo 1 tiene
dslice_type=0 en los campos de señalización de L1. Este tipo de segmento de datos no tiene encabezado de XFECFrame y tiene sus valores mod/Cod en los campos de señalización de L1. El segmento de datos de tipo 2 tiene campos de señalización dslice_type=1 en la L1. Este tipo de segmento de datos tiene el encabezado de XFECFrame y tiene sus valores mod/cod en el encabezado de XFECFrame.
XFECFrame significa Trama de XFEC (Corrección de Errores sin Canal de Retorno Compleja) y mod/Cod significa el tipo de modulación/tasa de código.
En un receptor, un analizador de trama puede formar una trama de señales demoduladas. La trama tiene los símbolos de datos y los símbolos de datos pueden tener un primer tipo de segmento de datos que tiene una XFECFrame y un encabezado de XFECFrame y un segundo tipo de segmento de datos que tiene una XFECFrame sin encabezado de XFECFrame. También, un receptor puede extraer un campo para indicar si se debe realizar un desintercalado de tiempo en los símbolos de preámbulo o no realizar un desintercalado de tiempo en los símbolos de preámbulo, a partir de la L1 de los símbolos preámbulo.
En un transmisor, un constructor de trama puede construir una trama. Los símbolos de datos de la trama comprenden un primer tipo de segmento de datos que tiene una XFECFrame y un encabezado de XFECFrame y un segundo tipo de segmento de datos que tiene una XFECFrame sin encabezado de XFECFrame. Además, un campo para indicar si se debe realizar el intercalado de tiempo en símbolos de preámbulo o no llevar a cabo el intercalado de tiempo en símbolos de preámbulo se puede insertar en la L1 de los símbolos de preámbulo.
Por último, para el código acortado/perforado para el módulo de inserción de encabezado de trama 401 del constructor de trama que se muestra en la Fig. 42, un tamaño mínimo de palabra de código que puede obtener ganancia de codificación puede ser determinado y se puede transmitir en un primer bloque de LDPC. De esta manera, para el resto de bloques de LDPC se puede obtener tamaños a partir de ese tamaño de bloque de L1 de transmisión.
La Fig. 85 está mostrando otro ejemplo de la señalización de pre-L1 que se puede transmitir desde el módulo de inserción de encabezado de ModCod 307-1 en la ruta de señalización de L1 del módulo BICM que se muestra en la Fig. 37. La Fig. 85 es diferente de la Fig. 81 en que el mecanismo de protección de parte de encabezado se ha modificado. Como se ve en la Fig. 85, la información de tamaño de bloque de L1 L1_size (14 bits) no se transmite en el bloque de L1, sino que se transmite en el encabezado. En el encabezado, también se puede transmitir la información de intercalado de tiempo de 4 bits. Para un total de 18 bits de entrada, el código BCH (45, 18) que saca 45 bits se usa y se copia en las dos rutas y, por último, se mapea en QPSK. Para la ruta Q, un cambio cíclico de 1 bit se puede realizar para obtener la ganancia de diversidad y la modulación PRBS según la palabra de sincronización. Un total de 45 símbolos QPSK se pueden sacar de estas entradas de ruta de I/Q. En este punto, si la profundidad del intercalado de tiempo se establece como un número de preámbulos que se requiere para transmitir el bloque de L1, L1_span (3bits) que indica la profundidad de intercalado de tiempo puede no necesitar ser transmitida. En otras palabras, sólo la marca de encendido/apagado de intercalado de tiempo (1 bit) puede ser transmitida. En un lado del receptor, activando sólo un número de los preámbulos transmitidos, sin necesidad de usar L1_span, se puede obtener la profundidad de desintercalado de tiempo.
La Fig. 86 está mostrando un ejemplo de programación del bloque de señalización de L1 que se transmite en el preámbulo. Si el tamaño de la información de L1 que puede ser transmitida en un preámbulo es Nmax, cuando el tamaño de L1 es menor que Nmax, un preámbulo puede transmitir la información. Sin embargo, cuando el tamaño de L1 es más grande que Nmax, la información L1 puede ser dividida por igual de tal manera que el sub-bloque de L1 dividido es menor que Nmax, entonces el sub-bloque de L1 dividido se puede transmitir en un preámbulo. En este punto, para una portadora que no se usa debido a que la información de L1 es más pequeña que Nmax, no se transmiten datos.
En su lugar, como se muestra en la Fig. 88, la potencia de las portadoras donde se transmiten bloques de L1 se puede aumentar hasta mantener una potencia total de la señal de preámbulo igual a la potencia del símbolo de datos. El factor de aumento de potencia puede variar dependiendo del tamaño de L1 transmitido y un transmisor y un receptor pueden tener un valor fijo de este factor de aumento de potencia. Por ejemplo, si sólo se usan la mitad de las portadoras totales, el factor de aumento de potencia puede ser de dos.
La Fig. 87 está mostrando un ejemplo de señalización de pre-L1, donde se considera el aumento de potencia. Cuando se compara con la Fig. 85, se puede observar que la potencia de los símbolos QPSK se puede aumentar y enviarse al constructor de preámbulo.
La Fig. 89 está mostrando otro ejemplo de módulo de extracción de ModCod r307-1 en la ruta de señalización de L1 del módulo de demodulación BICM que se muestra en la Fig. 64. A partir del símbolo de entrada de preámbulo, la FECFRAME de señalización de L1 se pueden sacar en el demapeador de símbolo y sólo parte del encabezado puede ser decodificado.
Para el símbolo de encabezado de entrada, el demapeo QPSK se puede realizar y se puede obtener el valor de Relación de Verosimilitud Logarítmica (LLR). Para la ruta Q, la demodulación de PRBS de acuerdo con la palabra de sincronización se puede realizar y un proceso inverso del cambio cíclico de 1 bit se puede realizar para la
restauración.
Estos dos valores de ruta alineados I/Q se pueden combinar y se puede obtener una ganancia de SNR. La salida de la decisión difícil se puede introducir en el decodificador BCH. El decodificador BCH puede restaurar 18 bits de pre-L1 a partir de la entrada de 45 bits.
La Fig. 90 está mostrando un extractor de ModCod, homólogo de un receptor. Cuando se compara con la Fig. 89, el control de potencia se puede realizar sobre los símbolos de entrada del demapeador QPSK para restaurar desde el nivel de energía aumentado por el transmisor a su valor original. En este punto, el control de potencia se puede realizar teniendo en cuenta un número de portadoras usadas para la señalización de L1 en un preámbulo y adoptando una relación inversa del factor de aumento de potencia obtenido de un transmisor. El factor de aumento de potencia fija la potencia del preámbulo y la potencia de símbolo de datos idénticas entre sí.
La Fig. 91 está mostrando un ejemplo de sincronización pre-L1 que se puede realizar en el módulo de extracción de ModCod r307-1 en la ruta de señalización de L1 del módulo de demodulación BICM que se muestra en la Fig. 64. Este es un proceso de sincronización para obtener una posición de inicio del encabezado en un preámbulo. Los símbolos de entrada pueden ser demapeados QPSK luego para la salida de la ruta Q, se puede realizar un inverso de un cambio cíclico de 1 bit y se puede realizar la alineación. Dos valores de ruta I/Q se pueden multiplicar y los valores modulados por señalización de pre-L1 pueden ser demodulados. Por lo tanto, la salida del multiplicador puede expresar sólo una PRBS que es una palabra de sincronización. Cuando la salida se correlaciona con una PRBS de secuencia conocida, se puede obtener un pico de correlación en el encabezado. Por lo tanto, puede ser obtenida una posición de inicio del encabezado en un preámbulo. Si es necesario, el control de potencia que se realiza para restaurar el nivel de potencia original, como se muestra en la Fig. 90, se puede realizar en la entrada del demapeador QPSK.
La Fig. 92 está mostrando otro ejemplo de campo de encabezado del bloque de L1 que se envía al módulo de inserción de encabezado 307-1 en la ruta de señalización de L1 del módulo BICM como se muestra en la Fig. 37. Esta Fig. 92 es diferente de la Fig. 85 en que L1_span la cual representa la profundidad de intercalado de tiempo se reduce a 2 bits y los bits reservados se incrementan en 1 bit. Un receptor puede obtener los parámetros de intercalado de tiempo de bloque de L1 a partir de la L1_span transmitida.
La Fig. 93 está mostrando los procesos de dividir por igual un bloque de L1 en tantas partes como una serie de preámbulos entonces insertar un encabezado en cada uno de los bloques de L1 divididos y luego asignar bloques de L1 con el encabezado insertado en un preámbulo. Esto se puede realizar cuando un intercalado de tiempo se realiza con una serie de preámbulos, donde el número de preámbulos es mayor que un número mínimo de preámbulos que se requiere para la transmisión del bloque de L1. Esto se puede realizar en el bloque de L1 en la ruta de señalización de L1 del módulo BICM como se muestra en la Fig. 37. El resto de las portadoras, después de la transmisión de bloques de L1 pueden tener patrones de repetición cíclica en lugar de ser rellenados con ceros.
La Fig. 94 está mostrando un ejemplo del demapeador de símbolo r306-1 del módulo de demodulación BICM como se muestra en la Fig. 64. Para un caso en que los bloques de FEC de L1 se repiten, como se muestra en la Fig. 93, cada punto de inicio de bloque de FEC de L1 se puede alinear, combinar (r301f), y luego demapear QAM (r302f) para obtener una ganancia de diversidad y ganancia de SNR. En este punto, el combinador puede incluir procesos de alineación y la adición de cada bloque de FEC de L1 y dividir el bloque FEC de L1 añadido. Para el caso en que se repite sólo una parte del último bloque de FEC, como se muestra en la Fig. 93, sólo la parte repetida se puede dividir en tantos como un número de encabezado del bloque de FEC y la otra parte puede ser dividida por un valor que es uno menos que un número de encabezado del bloque de FEC. En otras palabras, el número de división corresponde a un número de portadoras que se añade a cada portadora.
La Fig. 98 está mostrando otro ejemplo de programación del bloque de L1. La Fig. 98 es diferente de la Fig. 93 en que, en lugar de realizar el relleno de ceros o repetición cuando los bloques de L1 no llenan un símbolo OFDM, el símbolo OFDM puede ser llenado con redundancia de paridad mediante la realización de menos perforación en el código acortado/perforado en el transmisor. En otras palabras, cuando la perforación de paridad (304c) se realiza en la Fig. 38, la tasa de código efectiva puede ser determinada según la relación de perforación, por lo tanto, mediante una perforación de cuantos menos bits tengan que ser rellenados a cero, la tasa de código efectiva se puede disminuir y se puede obtener una mejor ganancia de codificación. El módulo de desperforado de paridad r303a de un receptor, como se muestra en la Fig. 65 puede realizar el desperforado teniendo en cuenta la redundancia de paridad menos perforada. En este punto, debido a que un receptor y un transmisor pueden tener información sobre el tamaño total del bloque de L1, la relación de perforación se puede calcular.
La Fig. 95 está mostrando otro ejemplo de campo de señalización de L1. La Fig. 95 es diferente de la Fig. 74 en que, para un caso en que el tipo de segmento de datos es CCM, se puede transmitir una dirección de inicio (21 bits) de la PLP. Esto puede permitir a la FECFRAME de cada PLP formar una trama de transmisión, sin que la FECFRAME esté alineada con una posición de inicio de una trama de transmisión. Por lo tanto, la sobrecarga de relleno, que puede ocurrir cuando un ancho de segmento de datos está limitado, puede ser eliminada. Un receptor, cuando un tipo de segmento de datos es CCM, puede obtener información de ModCod del preámbulo en la ruta de señalización de L1 del demodulador BICM como se muestra en la Fig. 64, en lugar de obtenerla del encabezado de FECFRAME.
Además, incluso cuando se produce un zapeo en un lugar aleatorio de la trama de la transmisión, la sincronización de FECFRAME se puede realizar sin retardo, porque la dirección de inicio de la PLP puede ser obtenida ya en el preámbulo.
La Fig. 96 está mostrando otro ejemplo de campos de señalización de L1 que pueden reducir la sobrecarga de direccionamiento de PLP.
La Fig. 97 está mostrando los números de símbolos QAM que corresponden a una FECFRAME dependiendo de los tipos de modulación. En este punto, un máximo común divisor de símbolo QAM es 135, por lo tanto, una sobrecarga de log2 (135) ≈ 7 bits se puede reducir. Por lo tanto, la Fig. 96 es diferente de la Fig. 95 en que el número de bits del campo de PLP_start se puede reducir de 21 bits a 14 bits. Este es el resultado de considerar 135 símbolos como un solo grupo y dirigir el grupo. Un receptor puede obtener un índice de OFDM en el que la PLP se inicia en una trama de transmisión después de obtener el valor del campo PLP_start y multiplicarlo por 135.
La Fig. 99 y la Fig. 101 muestran ejemplos del intercalador de símbolo de 308 que pueden intercalar en el tiempo símbolos de datos que se envían desde el módulo de inserción de encabezado de ModCod 307 en la ruta de datos del módulo BICM como se muestra en la Fig. 37.
La Fig. 99 es un ejemplo de intercalador de bloque que puede operar sobre una base de segmento de datos. El valor de la fila significa un número de celdas de carga en cuatro de los símbolos OFDM en un segmento de datos. El intercalado sobre la base de símbolos OFDM puede no ser posible debido a que el número de celdas puede cambiar entre las celdas OFDM adyacentes. El valor de la columna K significa una profundidad de intercalado de tiempo, que puede ser de 1, 2, 4, 8, o 16 ... La señalización de K para cada segmento de datos se puede realizar dentro de la señalización de L1. El intercalador de frecuencia 403 como se muestra en la Fig. 42 se puede realizar anterior al intercalador de tiempo 308 como se muestra en la Fig. 37.
La Fig. 100 muestra un rendimiento de intercalado del intercalador de tiempo que se muestra en la Fig. 99. Se supone que un valor de columna es de 2, un valor de la fila es de 8, una anchura de segmento de datos es de 12 celdas de datos, y que no hay pilotos continuos en los segmentos de datos. La figura de la parte superior de la Fig. 100 es una estructura de símbolo OFDM cuando no se realiza un intercalado de tiempo y la figura inferior de la Fig. 100 es una estructura de símbolo OFDM cuando se realiza un intercalado de tiempo. Las celdas de color negro representan un piloto disperso y las celdas que no son negras representan celdas de datos. El mismo tipo de celdas de datos representa un símbolo OFDM. En la Fig. 100, las celdas de datos que corresponden a un único símbolo OFDM se intercalan en dos símbolos. Se usa un intercalado de memoria que corresponde a ocho símbolos OFDM, pero la profundidad de intercalado corresponde sólo a dos símbolos OFDM, por lo tanto, no se obtiene la profundidad de intercalado completa.
La Fig. 101 se sugiere para lograr la profundidad total de intercalado. En la Fig. 101, las celdas de color negro representan pilotos dispersos y las celdas que no son negras representan celdas de datos. El intercalador de tiempo como se muestra en la Fig. 101 se puede implementar en forma de intercalador de bloque y puede intercalar segmentos de datos. En la Fig. 101, un número de columna, K representa un ancho de segmento de datos, un número de la fila, N representa la profundidad de intercalado de tiempo y el valor, K pueden ser valores aleatorios es decir, K=1, 2, 3,… El proceso de intercalado incluye escribir la celda de datos de una manera de columna girada y leer en una dirección de la columna, con exclusión de las posiciones de piloto. Es decir, se puede decir que el intercalado se realiza de forma fila-columna girada.
Además, en un transmisor, las celdas que se leen de una manera girada de la columna de intercalado de memoria corresponden a un único símbolo OFDM y las posiciones de piloto de los símbolos OFDM se pueden mantener mientras se intercalan las celdas.
También, en un receptor, las celdas que se leen de una manera de columna girada de la memoria de desintercalado corresponden a un único símbolo OFDM y las posiciones de piloto de los símbolos OFDM se pueden mantener mientras que se desintercalan en tiempo las celdas.
La Fig. 102 muestra el rendimiento del intercalado de tiempo de la Fig. 101. Para comparación con la Fig. 99, se supone que un número de filas es 8, una anchura de segmento de datos es de 12 celdas de datos, y que no hay pilotos continuos en los segmentos de datos. En la Fig. 102, las celdas de datos que corresponden a un solo símbolo OFDM se intercalan en ocho símbolos OFDM. Como se muestra en la Fig. 102, se usa un intercalado de memoria que corresponde a ocho símbolos OFDM y la profundidad de intercalado resultante corresponde a ocho símbolos OFDM, por lo tanto, se obtiene la profundidad de intercalado completa.
El intercalador de tiempo como se muestra en la Fig. 101 puede ser ventajoso en que la profundidad de intercalado completa se puede obtener usando una memoria idéntica; la profundidad de intercalado puede ser flexible, a diferencia de la Fig. 99; en consecuencia, una longitud de trama de transmisión puede ser demasiado flexible, es decir, las filas no necesitan ser múltiplos de cuatro. Además, el intercalado de tiempo usado para el segmento de datos, puede ser idéntico al del método de intercalado usado para el preámbulo y también puede ser común con un sistema de transmisión digital que usa OFDM general. En concreto, el intercalador de tiempo 308 como se muestra en la Fig. 37 puede ser usado antes de que se utilice el intercalador de frecuencia 403 como se muestra en la Fig.
42. Con respecto a una complejidad del receptor, puede no ser exigida memoria adicional distinta de la lógica de control de dirección adicional que puede requerir una complejidad muy pequeña.
La Fig. 103 muestra un desintercalador de símbolo r308 correspondiente en un receptor. Se puede realizar el desintercalado después de recibir el módulo de extracción de encabezado de trama r401. En los procesos de desintercalado, en comparación con la Fig. 99, los procesos de escritura y lectura de intercalado de bloques se invierten. Mediante el uso de información de posición de piloto, el desintercalador de tiempo puede realizar el desintercalado virtual mediante la no escritura o lectura desde una posición de piloto en la memoria de intercalado y mediante la escritura o lectura desde una posición de celda de datos en la memoria del intercalador. La información desintercalada puede ser sacada al módulo de extracción ModCod r307.
La Fig. 104 muestra un ejemplo de intercalado de tiempo. Se puede realizar la escritura en dirección diagonal y la lectura fila por fila. Al igual que en la Fig. 101, el intercalado se realiza teniendo en cuenta las posiciones de piloto. La lectura y la escritura no se realizan para las posiciones de piloto, pero se accede a la memoria de intercalado al considerar sólo las posiciones de celda de datos.
La Fig. 105 muestra un resultado de intercalado usando el método que se muestra en la Fig. 104. Cuando se compara con la Fig. 102, las celdas con los mismos patrones están dispersas, no sólo en el dominio del tiempo, sino también en el dominio de la frecuencia. En otras palabras, la profundidad de intercalado completa se puede obtener tanto en el dominio de tiempo como de la frecuencia.
La Fig. 108 muestra un desintercalador de símbolo r308 de un receptor correspondiente. La salida del módulo de extracción de encabezado de trama r401 puede ser desintercalada. Cuando se compara con la Fig. 99, el desintercalado ha cambiado el orden de lectura y escritura. El desintercalador de tiempo puede usar la información de la posición de piloto para realizar el desintercalado virtual, de forma que ninguna lectura o escritura se realiza en posiciones de piloto, sino para que la lectura o escritura se puedan realizar sólo en las posiciones de celdas de datos. Los datos desintercalados se pueden sacar en el módulo de extracción de ModCod r307.
La Fig. 106 muestra un ejemplo del método de direccionamiento de la Fig. 105. NT significa profundidad de intercalado de tiempo y ND significa anchura de segmento de datos. Se supone que un valor de fila, N es de 8, una anchura de segmento de datos es de 12 celdas de datos, y los pilotos no continuos están en segmentos de datos. La Fig. 106 representa un método de generación de direcciones para escribir datos en una memoria de intercalado de tiempo, cuando un transmisor realiza el intercalado de tiempo. El direccionamiento se inicia en una primera dirección con la Dirección de Fila (RA) = 0 y la Dirección de Columna (CA) = 0. En cada aparición de direccionamiento, RA y CA se incrementan. Para la RA, se puede realizar una operación de módulo con los símbolos OFDM usados en el intercalador de tiempo. Para CA, se puede realizar una operación de módulo con un número de portadoras que corresponde a una anchura de segmento de datos. La RA puede ser aumentada en 1 cuando las portadoras que corresponden a un segmento de datos se escriben en una memoria. Se puede realizar la escritura en una memoria sólo cuando una ubicación de la dirección actual no es una ubicación de un piloto. Si la ubicación de la dirección actual es una ubicación de un piloto, sólo puede ser aumentado el valor de la dirección.
En la Fig. 106, un número de la columna, K representa el ancho del segmento de datos, un número de la fila, N representa la profundidad del intercalado de tiempo y el valor, K puede ser unos valores aleatorios es decir, K=1, 2, 3, … El proceso de intercalado puede incluir escribir las celdas de datos de una manera de columna girada y la lectura en dirección de la columna, con exclusión de las posiciones del piloto. En otras palabras, la memoria de intercalado virtual puede incluir posiciones de piloto, pero las posiciones piloto se pueden excluir en el intercalado real.
La Fig. 109 muestra el desintercalado, un proceso inverso del intercalado de tiempo como se muestra en la Fig. 104. La escritura fila por fila y la lectura en diagonal pueden restaurar las celdas en las secuencias originales.
El método de direccionamiento usado en un transmisor se puede usar en un receptor. El receptor puede escribir los datos recibidos en la memoria del desintercalador de tiempo fila por fila y puede leer los datos escritos usando los valores dirigidos generados y la información de ubicación del piloto que se pueden generar de una manera similar a la de un transmisor. Como una manera alternativa, los valores de dirección generados y la información piloto que se usó para escribir se pueden usar para la lectura fila por fila.
Estos métodos se pueden aplicar en un preámbulo que transmite la L1. Debido a que cada símbolo OFDM que comprende el preámbulo puede tener pilotos en lugares idénticos, o bien sea intercalado con referencia a los valores de las direcciones teniendo en cuenta las ubicaciones piloto o bien pueden ser realizados intercalando con referencia a los valores de dirección sin tener en cuenta las ubicaciones piloto. Para el caso de referirse a valores de dirección sin tener en cuenta las ubicaciones piloto, el transmisor almacena los datos en una memoria de intercalado cada vez. Para tal caso, un tamaño de memoria necesario para llevar a cabo el intercalado/desintercalado de los preámbulos en un receptor o un transmisor es igual a un número de celdas de carga existentes en los símbolos OFDM usados para el intercalado de tiempo.
La Fig. 107 es otro ejemplo de intercalado de tiempo de L1. En este ejemplo, el intercalado de tiempo puede colocar portadoras en todos los símbolos OFDM, mientras que las portadoras se situarán todas en un solo símbolo OFDM si
no se ha realizado el intercalado de tiempo. Por ejemplo, para los datos situados en un primer símbolo OFDM, la primera portadora del primer símbolo OFDM se situará en su ubicación original. La segunda portadora del primer símbolo OFDM se encontrará en un segundo índice portadora del segundo símbolo OFDM. En otras palabras, la portadora de datos de orden i que se sitúa en el símbolo OFDM de orden n se situará en el índice portadora de orden n del símbolo OFDM de orden n mod (i + n), donde i = 0, 1, 2 … número de la portadora-1, n = 0, 1, 2, … N-1, y N es un número de símbolos OFDM usado en el intercalado de tiempo de L1. En este método de intercalado de tiempo de L1, se puede decir que el intercalado de todos los símbolos OFDM se lleva a cabo de una manera girada, tal como se muestra en la Fig. 107. Incluso aunque las posiciones de piloto no se muestran en la Fig. 107, tal como se mencionó anteriormente, el intercalado se puede aplicar a todos los símbolos OFDM incluyendo los símbolos piloto. Es decir, se puede decir que el intercalado se puede realizar para todos los símbolos OFDM sin tener en cuenta las posiciones piloto o independientemente de si los símbolos son símbolos OFDM piloto o no.
Si un tamaño de un bloque LDPC usado en L1 es más pequeño que el tamaño de un solo símbolo OFDM, las portadoras restantes puede tener copias de partes del bloque de LDPC o se pueden rellenar de ceros. En este punto, se puede realizar un mismo intercalado de tiempo como el anterior. Del mismo modo, en la Fig. 107, un receptor puede realizar el desintercalado mediante el almacenamiento de todos los bloques usados en el intercalado de tiempo de L1 en una memoria y la lectura de los bloques en el orden en el que se han intercalado, es decir, en el orden de los números escritos en los bloques de la Fig. 107.
Cuando se usa un intercalador de bloques tal como se muestra en la Fig. 106, se usan dos memorias intermedias. Específicamente, mientras que una memoria intermedia almacena símbolos de entrada, previamente los símbolos de entrada se pueden leer en la otra memoria intermedia. Una vez que estos procesos se realizan para un bloque de intercalado de símbolos, el desintercalado se puede realizar cambiando el orden de lectura y de escritura, para evitar conflictos de acceso a la memoria. Este desintercalado de estilo de "ping-pong" puede tener una lógica de generación de direcciones simple. Sin embargo, la complejidad del hardware se puede aumentar cuando se usan dos memorias intermedias de intercalado de símbolos.
La Fig. 110 muestra un ejemplo de un desintercalador de símbolos r308 o r308-1 tal como se muestra en la Fig. 64. Esta realización propuesta de la invención sólo puede usar una única memoria intermedia para realizar el desintercalado. Una vez que un valor de dirección es generado por la lógica de generación de direcciones, el valor de dirección se puede enviar desde la memoria intermedia y la operación de colocación se puede realizar mediante el almacenamiento de un símbolo que se introduce en la misma dirección. Mediante estos procesos, se puede evitar un conflicto de acceso a memoria, mientras se lee y se escribe. Además, el desintercalado de símbolos se puede realizar usando sólo una única memoria intermedia. Pueden ser definidos parámetros para explicar esta regla de generación de direcciones. Tal como se muestra en la Fig. 106, un número de filas de una memoria de desintercalado se puede definir como la profundidad del intercalado de tiempo, D y un número de columnas de la memoria de desintercalado se puede definir como la anchura del segmento de datos, W. Entonces, el generador de direcciones puede generar las siguientes direcciones.
muestra de orden i en el bloque de orden j, incluyendo el piloto
i = 0, 1, 2, .... N-1;
N = D*W;
Ci,j = i mod W;
Tw = ((Ci,j mod D)*j) mod D;
Ri,j = ((i div W) + Tw) mod D;
Li,j(1) = Ri,j * W + Ci,j;
o
Li,j(2) = Cij*D + Ri,j;
Las direcciones incluyen posiciones de piloto, por lo tanto, los símbolos de entrada se supone que incluyen las posiciones de piloto. Si los símbolos de entrada que incluyen sólo símbolos de datos necesitan ser procesados, puede requerirse una lógica de control adicional que salta las direcciones correspondientes. En este punto, i representa un índice de símbolos de entrada, j representa un índice de bloque de intercalado de entrada, y N = D*W representa una longitud de bloque de intercalado. La operación Mod representa la operación de módulo que saca el resto después de la división. La operación Div representa la operación de división que saca el cociente después de la división. Ri,j, Ci,j representan la dirección de la fila y la dirección de la columna de la entrada de símbolo de orden i del bloque de intercalado de orden j, respectivamente. Tw representa el valor de girado de columna para las
direcciones donde se encuentran los símbolos. En otras palabras, cada columna se puede considerar como una memoria intermedia donde se realiza el girado independiente, de acuerdo a los valores de Tw. Li,j representa una dirección única, cuando la única memoria intermedia se implementa en una memoria secuencial de una dimensión, no en dos dimensiones. Li,j puede tener valores de 0 a (N-1). Dos métodos diferentes son posibles. Li,j(1) se usa cuando la matriz de la memoria se conecta fila por fila y Li,j(2) se usa cuando la matriz de la memoria se conecta columna por columna.
La Fig. 111 muestra un ejemplo de direcciones de fila y columna para el desintercalado de tiempo cuando D es 8 y W es 12. J empieza desde j = 0 y para cada valor de j, una primera fila puede representar la dirección de la fila y la segunda fila puede representar la dirección de la columna. La Fig. 111 muestra sólo las direcciones de los primeros 24 símbolos. Cada índice de la columna puede ser idéntico al índice del símbolo de entrada i.
La Fig. 113 muestra un ejemplo de un transmisor OFDM usando un segmento de datos. Como se muestra en la Fig. 113, el transmisor puede comprender una ruta de PLP de datos, una ruta de señalización de L1, un constructor de tramas, y una parte de modulación OFDM. La ruta de datos de PLP se indica mediante bloques con líneas horizontales y verticales. La ruta de señalización de L1 se indica mediante bloques con líneas inclinadas. Los módulos del proceso de entrada 701-0, 701-N, 701-K, y 701-M pueden comprender bloques y secuencias del módulo de interfaz de entrada 202-1, el módulo de sincronización de flujo de entrada 203-1, el módulo de compensación de retardo 204-1, el módulo de eliminación de paquetes nulos 205-1, el codificador CRC 206-1, el módulo de inserción de encabezado de BB 207-1, y codificador de BB 209 realizado para cada PLP tal como se muestra en la Fig. 35. Los módulos de FEC 702-0, 702-N, 702-K, y 702-M pueden comprender bloques y secuencias del codificador exterior 301 y del codificador interior 303 tal como se muestra en la Fig. 37. Unos módulos de señal de FEC 702-L1 usados en la ruta de L1 pueden comprender bloques y secuencias del codificador exterior 301-1 y un codificador interior acortado/perforado 303-1 tal como se muestra en la Fig. 37. El módulo de señal de L1 700-L1 puede generar información de L1 requerida para comprender una trama.
Los módulos de intercalado de bits 703-0, 703-N, 703-K, y 703-M pueden comprender bloques y secuencias del intercalador interior 304 y el demutiplexador de bits 305 como se muestra en la Fig. 37. El intercalador de bits 703-L1 usado en la ruta de L1 puede comprender bloques y secuencias del intercalador interior 304-1 y el demultiplexor de bits 305-1 tal como se muestra en la Fig. 37. Los módulos de mapeado de símbolos 704-0, 704-N, 704-K, y 704-M pueden realizar funciones idénticas a las funciones del mapeador de símbolos 306 que se muestra en la Fig. 37. El módulo mapeador de símbolos 704-L1 usado en la ruta de L1 puede realizar funciones idénticas a las funciones del mapeador de símbolos 306-1 que se muestra en la Fig. 37. Los módulos de encabezado FEC 705-0, 705-N, 705-K, y 705-M pueden realizar funciones idénticas a las funciones del módulo de inserción de encabezado de ModCod 307 que se muestra en la Fig. 37. El módulo de encabezado de FEC 705-L1 para la ruta de L1 puede realizar funciones idénticas a las funciones del módulo de inserción de encabezado de ModCod 307-1 que se muestra en la Fig. 37.
Los módulos de mapeador de segmentos de datos 706-0 y 706-K pueden programar bloques de FEC en segmentos de datos correspondientes y pueden transmitir los bloques de FEC programados, donde los bloques de FEC corresponden a las PLP que se asignan a cada segmento de datos. El bloque del mapeador de preámbulos 707-L1 puede programar la señalización de L1 de los bloques de preámbulos de FEC. Los bloques de FEC de señalización de L1 se transmiten en preámbulos. Los módulos de intercalador de tiempo 708-0 y 708-K pueden realizar funciones idénticas a las funciones del intercalador de símbolos 308 que se muestra en la Fig. 37 que puede intercalar segmentos de datos. El intercalador de tiempo 708-L1 usado en la ruta de L1 puede realizar funciones idénticas a las funciones del intercalador de símbolos 308-1 que se muestra en la Fig. 37.
Alternativamente, el intercalador de tiempo 708-L1 usado en la ruta de L1 puede realizar funciones idénticas al intercalador de símbolos 308-1 que se muestra en la Fig. 37, pero sólo en los símbolos del preámbulo.
Los intercaladores de frecuencia 709-0 y 709-K pueden realizar intercalados de frecuencia en segmentos de datos. El intercalador de frecuencia 709-L1 usado en la ruta L1 puede llevar a cabo el intercalado de frecuencia según el ancho de banda del preámbulo.
El módulo de generación de piloto 710 puede generar pilotos que son adecuados para el piloto continuo (CP), el piloto disperso (SP), el borde de segmento de datos, y el preámbulo. Una trama puede ser construida (711) a partir de la programación del segmento de datos, en el preámbulo, y el piloto. Los bloques del módulo de IFFT 712 y el módulo de inserción de GI 713 pueden realizar funciones idénticas a las funciones de los bloques del módulo de IFFT 501 y el módulo de inserción de GI 503 que se muestran en la Fig. 51, respectivamente. Por último, el módulo de DAC 714 puede convertir las señales digitales en señales analógicas y las señales convertidas se pueden transmitir.
La Fig. 114 muestra un ejemplo de un receptor OFDM que usa un segmento de datos. En la Fig. 114, el sintonizador r700 puede desempeñar las funciones del módulo de sintonizador/AGC r603 y las funciones del módulo de conversión descendente r602 de la Fig. 61. El ADC r701 puede convertir las señales analógicas recibidas en señales digitales. El módulo de sincronización de tiempo/frecuencia r702 puede realizar funciones idénticas a las funciones del módulo de sincronización de tiempo/frecuencia r505 que se muestra en la Fig. 62. El módulo de detección de tramas r703 puede realizar funciones idénticas a las funciones del módulo de detección de tramas r506 que se
muestra en la Fig. 62.
En este punto, después de realizar una sincronización de tiempo/frecuencia, la sincronización se puede mejorar mediante el uso de un preámbulo en cada trama que se envía desde el módulo de detección de tramas r703 durante el proceso de seguimiento.
El módulo de eliminación de GI r704 y el módulo de FFT r705 pueden realizar funciones idénticas a las funciones del módulo de eliminación de GI r503 y el módulo de FFT r502 que se muestra en la Fig. 62, respectivamente.
El módulo de estimación del canal r706 y el módulo de ecualización del canal r707 pueden realizar una parte de la estimación del canal y una parte de la ecualización del canal del módulo de Est/Ec de canal r501 tal como se muestra en la Fig. 62. El analizador de tramas r708 puede sacar un segmento de datos y un preámbulo donde se transmiten los servicios seleccionados por el usuario. Los bloques indicados por líneas inclinadas procesan un preámbulo. Los bloques indicados por líneas horizontales pueden incluir una PLP común y procesar segmentos de datos. El desintercalador de frecuencia r709-L1 usado en la ruta L1 puede realizar el desintercalado de frecuencia dentro del ancho de banda del preámbulo. El desintercalador de frecuencia r709 usado en la ruta del segmento de datos puede realizar el desintercalado de frecuencia en el segmento de datos. El decodificador de encabezado de FEC r712-L1, el desintercalador de tiempo r710-L1, y demapeador de símbolos r713-L1 usados en la ruta de L1 pueden realizar funciones idénticas a las funciones del módulo de extracción de ModCod r307-1, el desintercalador de símbolos r308-1, y el demapeador de símbolos r306-1 que se muestran en la Fig. 64.
El desintercalador de bits r714-L1 puede comprender bloques y secuencias del demultiplexor de bits r305-1 y el desintercalador interior r304-1 tal como se muestra en la Fig. 64. El decodificador de FEC r715-L1 puede comprender bloques y secuencias del codificador interno acortado/perforado r303-1 y un decodificador externo r3011 que se muestran en la Fig. 64. En este punto, la salida de la ruta de L1 puede ser información de señalización de L1 y se puede enviar a un controlador del sistema para restaurar los datos de PLP que se transmiten en segmentos de datos.
El desintercalador de tiempo r710 usado en la ruta del segmento de datos puede realizar funciones idénticas a las funciones del desintercalador de símbolos r308 que se muestra en la Fig. 64. El analizador de segmentos de datos r711 puede emitir PLP seleccionadas por el usuario desde los segmentos de datos y, si es necesario, PLP comunes asociadas con las PLP seleccionadas por el usuario. Los decodificadores de encabezados de FEC r712-C y r712-K, pueden realizar funciones idénticas a las funciones del módulo de extracción de ModCod r307 que se muestra en la Fig. 64. Los demapeadores de símbolos r713-C y r713-K pueden realizar funciones idénticas a las funciones del demapeador de símbolos r306 que se muestra en la Fig. 64.
El desintercalador de bits r714-C y r714-K pueden comprender bloques y secuencias del demultiplexor de bits r305 y el desintercalador interior r304 tal como se muestra en la Fig. 64. Los decodificadores de FEC r715-C y r715-K pueden comprender bloques y secuencias del decodificador interno r303 y del decodificador externo r301 tal como se muestra en la Fig. 64. Por último, los módulos de proceso de salida r716-C y r716-K pueden comprender bloques y secuencias del decodificador de BB r209, el módulo de eliminación de encabezado de BB r207-1, el decodificador CRC r206-1, el módulo de inserción de paquetes nulos r205-1, el recuperador de retardos r204-1, el recuperador de reloj de salida r203-1, y una interfaz de salida r202-1 que se realizan para cada PLP en la Fig. 35. Si se usa una PLP común, la PLP común y la PLP de datos asociados con la PLP común pueden ser transmitidas a un recombinador de TS y se pueden transformar en una PLP seleccionada por el usuario.
Se debería señalar a partir de la Fig. 114, que en un receptor, los bloques en la ruta de L1 no están simétricamente secuenciados en un transmisor opuesto a la ruta de datos donde los bloques son colocados simétricamente o en secuencia inversa de un transmisor. En otras palabras, para la ruta de datos, se colocan el desintercalador frecuencia r709, el desintercalador de tiempo r710, el analizador de segmentos de datos r711, y el decodificador de encabezado de FEC r712-C y r712-K. Sin embargo, para la ruta de L1, se colocan el desintercalador de frecuencia r709-L1, el decodificador de encabezado de FEC r712-L1, y el desintercalador de tiempo r710-L1.
La Fig. 112 muestra un ejemplo de intercalado de bloques general en un dominio de símbolos de datos donde los pilotos no se usan. Tal como se ve en la Fig. 112a, la memoria de intercalado puede ser llenada sin pilotos negros. Para formar una memoria rectangular, se pueden usar celdas de relleno si es necesario. En la Fig. 112a, las celdas de relleno se indican como celdas con líneas inclinadas. En el ejemplo, debido a que un piloto continuo puede solaparse con un tipo de patrón piloto disperso, se requieren un total de tres celdas de relleno durante cuatro de la duración de símbolos OFDM. Finalmente, en la Fig. 112b, se muestran los contenidos de la memoria intercalada.
Al igual que en la Fig. 112a, se puede realizar o bien escribir fila por fila y realizar el girado de la columna; o bien escribir de una manera girada desde el principio. La salida del intercalador puede comprender la lectura fila por fila desde la memoria. Los datos de salida que se han leído pueden ser colocados tal como se muestra en la Fig.112c, cuando se considera la transmisión OFDM. En este momento, por simplicidad, el intercalado de frecuencia puede ser ignorado. Tal como se ve en la Fig. 112, la diversidad de frecuencia no es tan alta como la de la Fig. 106, pero se mantiene en un nivel similar. Por encima de todo, puede ser ventajoso que se pueda optimizar la memoria necesaria para realizar el intercalado y el desintercalado. En el ejemplo, el tamaño de la memoria se puede reducir
de W*D a (W-1)*D. A medida que la anchura del segmento de datos se hace más grande, el tamaño de la memoria puede reducirse aún más.
Para las entradas del desintercalador de tiempo, un receptor debería restaurar el contenido de la memoria intermedia en una forma de la figura del medio de la Fig. 112 teniendo en cuenta las celdas de relleno. Básicamente, los símbolos OFDM se pueden leer símbolo por símbolo y se pueden guardar fila por fila. El desgirado correspondiente al girado de columna se puede realizar entonces. La salida del desintercalador se puede emitir en una forma de lectura fila por fila a partir de la memoria de la Fig. 112a. De esta manera, cuando se compara con el método que se muestra en la Fig. 106, la sobrecarga del piloto se puede minimizar, y en consecuencia la memoria de intercalado/desintercalado se puede minimizar.
La Fig. 115 muestra un intercalado de tiempo (Fig. 115a) y un desintercalado de tiempo (Fig. 115b).
La Fig. 115a muestra un ejemplo de un intercalador de tiempo 708-L1 para la ruta de L1 de la Fig. 113. Tal como se muestra en la Fig. 115a, el intercalado de tiempo en el preámbulo, donde se transmite la L1, puede incluir intercalar celdas de datos de L1, con exclusión de los pilotos que normalmente se transmiten en el preámbulo. El método de intercalado puede incluir la escritura de datos de entrada en una dirección diagonal (líneas continuas) y la lectura de los datos fila por fila (líneas discontinuas), usando métodos idénticos a los que se muestran en referencia a la Fig.
106.
La Fig. 115b muestra un ejemplo de un desintercalador de tiempo r712-L1 en la ruta de L1, tal como se muestra en la Fig. 114. Tal como se muestra en la Fig. 115b, para un preámbulo donde se transmite la L1, se puede realizar el desintercalado de la celda de datos de L1, con la exclusión de los pilotos que se transmiten regularmente en el preámbulo. El método de desintercalado puede ser idéntico al método que se muestra en la Fig. 109 donde los datos de entrada se escriben fila por fila (línea continua) y se leen en dirección diagonal (líneas discontinuas). Los datos de entrada no incluyen ningún piloto, por lo tanto, los datos de salida tienen celdas de datos de L1 que no incluyen ningún piloto. Cuando un receptor usa una única memoria intermedia en un desintercalador de tiempo para el preámbulo, se puede usar la estructura del generador de direcciones que tiene una memoria de desintercalador tal como se muestra en la Fig. 110.
El desintercalador (r712-L1) se puede realizar usando las operaciones de dirección de la siguiente manera:
muestra de orden i en bloque de orden j, incluyendo el piloto
i = 0, 1, 2, .... N-1;
N = D * W;
Ci,j = i mod W;
Tw = ((Ci, j mod D) * j) mod D;
Ri,j = ((i div W) + Tw) mod D;
Li,j (1) = Ri, j * W + Ci,j;
o
Li,j (2) = Ci,j * D + Ri,j;
En las operaciones anteriores, una longitud de una fila, W es la longitud de una fila de una memoria de intercalado, tal como se muestra en la Fig. 115. La longitud de la columna D es una profundidad de intercalado de tiempo de preámbulo, que es un número de símbolos OFDM que se requieren para la transmisión de los preámbulos.
La Fig. 116 muestra un ejemplo de formación de símbolos OFDM mediante pilotos de programación y los preámbulos de entrada desde el constructor de tramas 711 tal como se muestra en la Fig. 113. Las celdas en blanco forman un encabezado de L1 que es una señal de salida del módulo de encabezado de FEC 705-L1 en la ruta de L1, tal como se muestra en la Fig. 113. Las celdas grises representan los pilotos continuos para el preámbulo que se generan por el módulo de generación de pilotos 710 tal como se muestra en la Fig. 113. Las celdas con patrones representan las celdas de señalización de L1 que son una señal de salida del mapeador de preámbulos 707-L1 tal como se muestra en la Fig.113. La Fig. 116a representa los símbolos OFDM cuando el intercalado de tiempo está apagado y la Fig. 116b representa los símbolos OFDM, cuando el intercalado de tiempo está encendido. El encabezado de L1 puede ser excluido del intercalado de tiempo porque el encabezado de L1 transmite una longitud de campo de señalización de L1 y una información de marca de encendido/apagado de intercalado de tiempo. Ello es debido a que el encabezado de L1 se añade antes del intercalado de tiempo. Como se mencionó anteriormente,
el intercalado de tiempo se realiza excluyendo las celdas piloto. El resto de las celdas de datos de L1 se puede intercalar tal como se muestra en la Fig. 115, entonces se pueden asignar a subportadoras OFDM.
La Fig. 117 muestra un ejemplo de intercaladores de tiempo 708-0 ~ 708-K que pueden intercalar símbolos de datos que se envían a partir de los mapeadores de segmentos de datos 706-0 ~ 706-K en la ruta de datos de un transmisor OFDM usando segmentos de datos que se muestran en la Fig. 113. El intercalado de tiempo se puede realizar para cada segmento de datos. Los símbolos intercalados en el tiempo se pueden emitir en los intercaladores de frecuencia 709-0 ~ 709-K.
La Fig. 117 también muestra un ejemplo de un intercalador de tiempo simple que usa una única memoria intermedia. La Fig. 117a muestra una estructura de símbolos OFDM antes del intercalado de tiempo. Los bloques con los mismos patrones que representan el mismo tipo de símbolos OFDM. La Fig. 117b y la Fig. 117c muestran estructuras de símbolos OFDM después del intercalado de tiempo. El método de intercalado de tiempo puede ser dividido en tipo 1 y tipo 2. Cada tipo se puede realizar, alternativamente, para símbolos pares y símbolos impares. Un receptor puede realizar el desintercalado en consecuencia. Una de las razones de usar de forma alternativa el tipo 1 y el tipo 2 es la reducción de la memoria requerida en un receptor mediante el uso de una única memoria intermedia durante el desintercalado de tiempo.
La Fig. 117b muestra un intercalado de tiempo con intercalado de tipo 1. Los símbolos de entrada se pueden escribir en dirección diagonal hacia abajo, y se pueden leer en el sentido de la fila. La Fig. 117c muestra un intercalado de tiempo usando el intercalado de tipo 2. Los símbolos de entrada se pueden escribir en dirección diagonal hacia arriba y se pueden leer en el sentido de la fila. La diferencia entre el tipo 1 y tipo 2 es si una dirección de escritura del símbolo de entrada es hacia arriba o hacia abajo. Los dos métodos son diferentes en la manera de escribir los símbolos, sin embargo, los dos métodos son idénticos en términos de exhibir una profundidad de intercalado de tiempo completa y una diversidad de frecuencia completa. Sin embargo, el uso de estos métodos puede causar un problema durante una sincronización en un receptor debido al uso de dos esquemas de intercalado.
Puede haber dos posibles soluciones. La primera solución puede ser la señalización de 1 bit de un tipo de intercalado de un primer bloque de intercalado que llega el primero después de cada preámbulo, a través de señalización de L1 de preámbulo. Este método está realizando un intercalado correcto a través de la señalización. La segunda solución puede ser la formación de una trama que tenga una longitud de un número par de bloques de intercalado. Usando este método, un primer bloque de intercalado de cada trama puede ser de un mismo tipo, por lo tanto, el problema de sincronización de bloques de intercalado se puede resolver. Por ejemplo, el problema de sincronización se puede resolver mediante la aplicación de un tipo de intercalado a un primer bloque de intercalado y la aplicación de forma secuencial a los siguientes bloques de intercalado dentro de cada trama, a continuación acabando un último bloque de intercalado de cada trama con intercalado de tipo 2. Este método requiere que una trama se componga de dos bloques de intercalado pero puede ser ventajoso en que no se requiere señalización adicional como en el primer método.
La Fig. 122 muestra una estructura de un desintercalador de tiempo r710 de un receptor mostrado en la Fig. 114. El desintercalador de tiempo se puede realizar en las salidas del desintercalador de frecuencia r709. El desintercalador de tiempo de la Fig. 122 representa un esquema de desintercalado que es un proceso inverso al intercalado de tiempo que se muestra en la Fig. 117. El desintercalado, en comparación con la Fig. 117, tendrá una manera opuesta en la lectura y la escritura. En otras palabras, el desintercalador de tipo 1 puede escribir los símbolos de entrada en una dirección de fila y puede leer los símbolos escritos en una dirección diagonal hacia abajo. El desintercalador de tipo 2 puede escribir los símbolos de entrada en dirección diagonal hacia abajo y puede leer los símbolos escritos en la dirección de la fila. Estos métodos pueden permitir la escritura de los símbolos recibidos donde los símbolos son leídos previamente tomando una dirección de escritura de símbolos del desintercalador de tipo 2 idéntica a la dirección de lectura de símbolos del desintercalador de tipo 1. Por lo tanto, un receptor puede realizar el desintercalado usando una única memoria intermedia. Además, se puede realizar una implementación simple debido a que los métodos de desintercalado de tipo 1 y tipo 2 que se realizan mediante escritura y lectura de símbolos en una dirección diagonal o en una dirección de fila.
Sin embargo, el uso de estos métodos puede causar un problema de sincronización en un receptor, por el uso de dos esquemas de intercalado. Por ejemplo, el desintercalado de símbolos intercalados de tipo 1 en una manera de tipo 2 puede causar un deterioro en el rendimiento. Puede haber dos posibles soluciones. La primera solución puede ser determinar un tipo de un bloque de intercalado que viene después de un preámbulo, usando 1 bit de un tipo de intercalado de una parte de señalización de L1 transmitida. La segunda solución se puede realizar el desintercalado usando un tipo según un primer bloque de intercalado dentro de una trama, si el número de bloques de intercalado dentro de una trama es un número par. El símbolo desintercalado se puede sacar a un analizador de segmentos de datos r711.
La Fig. 118 muestra una lógica de generación de direcciones que es idéntica a una lógica de generación de direcciones de una única memoria intermedia, cuando un intercalador de bloques usa dos memorias intermedias como en la Fig. 106. La lógica de generación de direcciones puede realizar funciones idénticas a las funciones que se muestran en la Fig. 106. Mediante la definición de una profundidad de intercalado de tiempo D como un número de filas de una memoria de desintercalado y definiendo una anchura de segmento de datos W como un número de
la columna, las direcciones que se muestran en la Fig. 118 pueden ser generadas mediante un generador de direcciones. Las direcciones pueden incluir posiciones de piloto. Para intercalar en tiempo símbolos de entrada que incluyen sólo símbolos de datos, se puede requerir una lógica de control que pueda saltarse direcciones. Las direcciones usadas en los preámbulos de intercalado pueden no requerir posiciones piloto y el intercalado se puede realizar usando bloques de L1. La i representa un índice de un símbolo de entrada, N = D*W representa una longitud de bloque intercalado. Ri y Ci representan una dirección de fila y una dirección de columna de un símbolo de entrada de orden i, respectivamente. Tw representa un valor de girado de columna o parámetro de girado a partir de una dirección donde se sitúa un símbolo. Li representa las direcciones cuando se implementa una memoria unidimensional que tiene una única memoria intermedia. Los valores de Li pueden ser de 0 a (N-1). En esta memoria unidimensional, al menos son posibles dos métodos. Li (1) está acoplando una matriz de memoria fila por fila y Li (2) está acoplando una matriz de memoria columna por columna. Un receptor puede usar la lógica de generación de direcciones en leer símbolos durante un desintercalado.
La Fig. 119 muestra otro ejemplo de un preámbulo. Para un caso cuando se usa un símbolo OFDM que tiene un tamaño de 4K-FFT en un ancho de banda de 7,61MHz y una sexta portadora dentro de un símbolo OFDM y las portadoras en ambos extremos se usan como pilotos, el número de portadoras que pueden ser usadas en la señalización de L1 se puede suponer que es 2840. Cuando están unidos múltiples canales, pueden existir múltiples anchos de banda del preámbulo. El número de portadoras puede cambiar dependiendo del tipo de pilotos a usar, un tamaño de FFT, una serie de canales unidos, y otros factores. Si un tamaño de una L1_XFEC_FRAME que incluye L1_header (H) que se va a asignar a un único símbolo OFDM y bloque de FEC de L1 (L1_FEC1) es más pequeño que un único símbolo OFDM (5w-a-1), la L1_XFEC_ FRAME que incluye un L1_header se puede repetir para completar una parte restante del único símbolo OFDM (5w-a-2). Esto es similar a la estructura de preámbulo de la Fig. 93. Para un receptor para recibir un segmento de datos que se encuentra en un determinado ancho de banda de los canales unidos, una ventana de sintonizador del receptor puede estar situada en un cierto ancho de banda.
Si una ventana de sintonizador de un receptor se sitúa en 5w-a-3 de la Fig. 119, un resultado incorrecto puede darse durante la fusión de L1_XFEC_FRAME repetidas. El caso 1 de la Fig. 119 puede ser un ejemplo. Un receptor encuentra el L1_Header (H) para localizar la posición de inicio del L1_Header (H) en una ventana del sintonizador, pero el L1_Header encontrado puede ser un encabezado de una L1_XFEC_FRAME incompleta (5w-a-4). La información de señalización de L1 no se puede obtener correctamente si una longitud de L1_XFEC_FRAME se obtiene en base a que el L1_Header y el resto de una parte (5w-a-5) se añaden a una posición inicial de ese L1_Header. Para evitar tal caso, un receptor puede necesitar operaciones adicionales para encontrar un encabezado de una L1_XFEC_FRAME completa. La Fig. 120 muestra este tipo de operaciones. En el ejemplo, para encontrar un encabezado de una L1_XFEC_FRAME completa, si existe una L1_XFEC_FRAME incompleta en un preámbulo, un receptor puede usar al menos dos L1_Headers para encontrar una ubicación de inicio del L1_Header para la fusión de L1_XFEC_FRAME. En primer lugar, un receptor puede encontrar el L1_Header de un símbolo OFDM del preámbulo (5w-b-1). Luego, usando una longitud de una L1_XFEC_FRAME en el L1_Header encontrado, el receptor puede comprobar si todas las L1_XFEC_FRAME dentro de un símbolo OFDM actual es un bloque completo (5w-b-2). Si no es así, el receptor puede encontrar otro L1_Header a partir del símbolo de preámbulo actual (5w-b-3). A partir de una distancia calculada entre un L1_Header recién descubierto y un L1_Header previo, se puede determinar si una cierta L1_XFEC_FRAME es un bloque completo (5w-b-4). Entonces, un L1_Header de una L1_XFEC_FRAME completa se puede usar como punto inicial para la fusión. Usando el punto inicial, L1_XFEC_FRAME se puede combinar (5w-b-5). Usando estos procesos, el caso 2 o la fusión correcta que se muestra en la Fig. 119 se puede esperar en un receptor. Estos procesos se pueden realizar en el decodificador de encabezado de FEC r712-L1 en la ruta de la señal de L1 de la Fig. 114.
La Fig. 121 es un ejemplo de una estructura del preámbulo que puede eliminar las operaciones adicionales mencionadas en el receptor. A diferencia de la estructura del preámbulo anterior, cuando una parte restante de un símbolo OFDM está llena, sólo L1_FEC1 de una L1_XFEC_FRAME, excluyendo el L1_Header (H) se puede llenar en repetidas ocasiones (5w-c-2). De esta manera, cuando un receptor encuentra una posición inicial de un L1_Header (H) para fusionar una L1_XFEC_FRAME, el L1_Header de sólo una L1_XFEC_FRAME completa se puede encontrar (5w-c-4), por lo tanto, sin operaciones adicionales, la L1_XFEC_FRAME se puede combinar con el L1_Header encontrado. Por lo tanto, procesos tales como 5w-b-2, 5w-b-3 y 5w-4-b que se muestran en la Fig. 120 pueden ser eliminados en un receptor. Estos procesos y los procesos contrarios de los procesos que se pueden realizar en el decodificador de encabezado de FEC r712-L1 en la ruta de la señal de L1 de un receptor de la Fig.114 y en el encabezado de FEC 705-L1 en la ruta de la señal de L1 de un transmisor de la Fig. 113.
El desintercalador de tiempo r712-L1 en la ruta L1 de un receptor de la Fig. 114 puede desintercalar las celdas del bloque de L1 o las celdas con patrones, con exclusión de otras celdas tal como el encabezado de preámbulo y las celdas piloto. Las celdas del bloque de L1 están representadas por las celdas con patrones, tal como se muestra en la Fig. 116. La Fig. 123 muestra otro ejemplo de un transmisor OFDM que usa segmentos de datos. Este transmisor puede tener una estructura idéntica y puede realizar una función idéntica a la del transmisor de la Fig. 113, con la excepción de los bloques añadidos y modificados. El mapeador de preámbulo 1007-L1 puede mapear bloques de L1 y encabezados de bloques de L1 que son salidas del encabezado de FEC 705-L1 en símbolos usados en el preámbulo de una secuencia de transmisión. En concreto, el encabezado del bloque de L1 se puede repetir para cada preámbulo y el bloque de L1 se puede dividir en tantos como el número de preámbulos usados. El intercalador de tiempo 1008-L1 puede intercalar bloques de L1 que se dividen en los preámbulos. En este punto, el encabezado
del bloque de L1 puede estar incluido en el intercalado o no incluido en el intercalado. Si el encabezado del bloque de L1 se incluye o no, puede no cambiar una estructura de señales de un encabezado del bloque de L1, pero puede cambiar un orden de intercalado y la transmisión de bloques de L1. El módulo de repetición de L1_XFEC 1015-L1 puede repetir los bloques de L1_XFEC intercalados en tiempo dentro de un ancho de banda del preámbulo. En este punto, el encabezado del bloque de L1 se puede repetir o bien dentro de un preámbulo o bien no repetirse dentro de un preámbulo.
La Fig. 124 muestra otro ejemplo de un receptor OFDM que usa segmentos de datos. Este receptor tiene una estructura idéntica y puede realizar la función idéntica a la del receptor de la Fig. 114, con la excepción de los bloques añadidos y modificados. El decodificador de encabezado FEC r1012-L1 L1 puede sincronizar los encabezados dentro de un preámbulo. Si se repiten los encabezados de L1, los encabezados de L1 se pueden combinar para obtener una ganancia de SNR. Entonces, el decodificador de encabezado de FEC r712-L1 de la Fig. 114 puede realizar una decodificación FEC. El proceso de sincronización puede dar la ubicación de un encabezado mediante la correlación de palabras de sincronización de un encabezado y un preámbulo. Para desplazamientos de frecuencia de múltiplos de un entero, un intervalo de correlación se puede determinar a partir del direccionamiento circular.
El combinador L1_XFEC r1017-L1 puede combinar bloques de L1_XFEC para obtener una ganancia de SNR, cuando los bloques de L1 divididos se reciben dentro de un preámbulo. El desintercalador de tiempo r1010-L1 puede medir los bloques de L1 de desintercalado de tiempo en un preámbulo. Dependiendo de si los encabezados del bloque de L1 se intercalan en el tiempo en un transmisor o no, los encabezados del bloque de L1 pueden ser desintercalados en un receptor en consecuencia. Un orden de desintercalado de los bloques L1 se puede cambiar en función de si los encabezados de los bloques de L1 se intercalan en el tiempo en un transmisor o no. Por ejemplo, cuando el intercalado de tiempo está ENCENDIDO como en la Fig. 116, una localización de la celda número 33, que es una primera celda del bloque de L1 dentro de un primer preámbulo, se puede cambiar. En otras palabras, cuando los encabezados del bloque de L1 no se incluyen en un intercalado, la señal intercalada que tiene la ubicación de las celdas tal como se muestra en la Fig. 116 se recibirá. Si los encabezados del bloque de L1 se incluyen en un intercalado, la ubicación de la celda número 33 tiene que ser cambiada para desintercalar las celdas que se intercalan en diagonal, usando una primera celda del encabezado del primer bloque de L1 dentro de un primer preámbulo como referencia. El fusionador de L1_FEC r1018-L1 puede fusionar bloques de L1 que se dividen en muchos preámbulos en un bloque de L1 único para decodificación FEC.
Con 1 bit adicional, el campo PLP_type de los campos de señalización de L1 que se transmiten en un preámbulo pueden tener los siguientes valores.
PLP_type = 00 (PLP común)
PLP_type = 01 (PLP de datos normal)
PLP_type = 10 (PLP de datos demultiplexados)
PLP_type = 11 (reservado)
Una PLP de datos normales representa una PLP de datos cuando un único servicio se transmite en un segmento de datos único. Una PLP de datos demultiplexados representa una PLP de datos cuando un único servicio es demultiplexado en múltiples segmentos de datos. Cuando un usuario cambia de servicio, si la señalización de L1 y la señalización de L2 se almacenan en un receptor, puede ser eliminada la espera de una información de señalización de L1 dentro de una trama siguiente. Por lo tanto, un receptor puede cambiar los servicios de manera eficiente y un usuario puede tener un beneficio de menos retardo durante un cambio de servicio. La Fig. 128 muestra las estructuras de señal del bloque de L1 que se transmite en un preámbulo, para el flujo de intercalado de tiempo y el flujo de desintercalado de tiempo. Tal como se ve en la Fig. 128, el intercalado y el desintercalado no se pueden realizar en un ancho de banda de todo el preámbulo, sino en un bloque de L1 dividido.
La Fig. 129 es un ejemplo de un campo de intercalado de tiempo de L1 de los campos de señalización de L1, procesados por el módulo de encabezado de FEC 705-L1 en la ruta de L1 que se muestra en la Fig. 123. Tal como se muestra en la Fig. 129, un bit o dos bits se pueden usar para el parámetro de intercalado de tiempo. Si se usa un bit, el intercalado no se realiza cuando el valor del bit es 0 y el intercalado que tiene una profundidad de símbolos OFDM usados en los símbolos del preámbulo se puede realizar cuando el valor del bit es 1. Si se usan dos bits, el intercalado con profundidad de intercalado de 0 o no intercalado se realiza cuando el valor de bit es 00 y el intercalado con la profundidad de los símbolos OFDM usados en los símbolos del preámbulo se puede realizar cuando el valor de bit es 01. El intercalado con la profundidad de cuatro símbolos OFDM se puede realizar cuando el valor de bit es 10. El intercalado con la profundidad de ocho símbolos OFDM se puede realizar cuando el valor de bit es 11.
Un receptor, específicamente, el decodificador de encabezado de FEC r1012-L1 en la ruta de L1 que se muestra en la Fig. 124 puede extraer los parámetros de intercalado de tiempo (TI) mostrados en la Fig. 129. Usando los parámetros, el desintercalador de tiempo r1010-L1 puede realizar el desintercalado según la profundidad de intercalado. Los parámetros que se transmiten en el encabezado de L1 son el tamaño de la información de L1
(15bits), el parámetro de intercalado de tiempo (un máximo de 2 bits) y CRC (máximo 2 bits). Si un código Reed-Muller RM (16, 32) se usa para el campo de señalización del encabezado de codificación de L1, debido a que los bits que pueden ser transmitidos son 16 bits, no existe un número suficiente de bits. La Fig. 130 muestra un ejemplo de campo de señalización de L1 que se puede usar para este caso y un método de relleno.
La Fig. 130 muestra procesos realizados en el módulo de encabezado de FEC 705-L1 en la ruta de L1 de la Fig.
123. En la Fig. 130, L1 () en la columna de los campos de señalización representa el tamaño de L1 y TI () representa el tamaño de los parámetros de intercalado de tiempo. Para el primer caso, o cuando el tamaño de L1 (15 bits) y TI (1 bit) se transmiten, un relleno adicional puede no ser necesario y se puede obtener un rendimiento de decodificación sustancial del encabezado de L1, sin embargo, como la información de si realizar o no un intercalado de tiempo se transmite, para un bloque de L1 corto, el efecto del intercalado no se puede obtener.
Para el segundo caso, o cuando el tamaño de L1 se reduce a 1/8 de su tamaño original, la transmisión de información con números de bits, tales como L1 (12 bits), TI (2 bits) y CRC (2 bits) llega a ser posible. Por lo tanto, para el segundo caso, se pueden esperar el mejor rendimiento de decodificación de L1 y el efecto de intercalado de tiempo. Sin embargo, el segundo caso, requiere un proceso de relleno adicional para hacer el tamaño de L1 un múltiplo de ocho si el tamaño de L1 no es un múltiplo de ocho. La Fig. 130b representa el método de relleno que se puede realizar en la señal de L1 (700-L1) de la Fig. 123. Se muestra que el relleno se sitúa después del bloque de L1 y cubre con la codificación CRC. En consecuencia, en un receptor, el módulo BCH/LDPC de decodificación FEC r715-L1 en la ruta de L1 de la Fig. 124 puede realizar la decodificación FEC, entonces si no hay error cuando el campo CRC se comprueba, el análisis de bits según el campo de señalización L1 se puede realizar, entonces se requiere un proceso que define el resto de bits como relleno o CRC32 y que excluye el resto de los bits de los parámetros.
Para el tercer caso, o cuando el tamaño de L1 se expresa como un número de celdas mapeadas QAM, no un número de bits, el número de bits se puede reducir. Para el cuarto caso, el tamaño de L1 se expresa no como un tamaño de un bloque de L1 entero, sino como un tamaño de L1 para cada símbolo OFDM. Por lo tanto, para un receptor para obtener un tamaño de un bloque de L1 entero, se debe realizar la multiplicación del tamaño del bloque de L1 en un único símbolo OFDM por un número de símbolos OFDM usados en el preámbulo. En este caso, el tamaño de L1 real necesita excluir el relleno.
Para el quinto caso, expresando el bloque de L1 no como un número de bits sino como un número de celdas mapeadas QAM, es posible más reducción de bits. Para los casos tercero a quinto, se muestran los parámetros de TI, CRC, y un número de bits de relleno necesarios. Para el caso donde el tamaño de bloque de L1 se expresa como un número de celdas, para un receptor para obtener el tamaño de L1 en bits, el receptor tiene que multiplicar un número de bits donde sólo se transmiten celdas por un tamaño de L1 recibido. Además, un número de bits de relleno debe ser excluido.
El último caso muestra un aumento en el número total de bits a 32 bits mediante el uso de dos bloques de código en el encabezado de RM. Un total de campos CRC llega a ser cuatro bits ya que cada bloque de código RM necesita dos bits del campo CRC. Un receptor o decodificador de encabezado de FEC r1012-L1 en la ruta L1 de la Fig. 124, debe obtener los parámetros necesarios realizando la decodificación FEC en un total de dos bloques de FEC. Usando los parámetros obtenidos, un receptor, específicamente el desintercalador de tiempo r1010-L1 en la ruta de L1 de la Fig. 124, puede determinar si se debe realizar o no el desintercalado y puede obtener una profundidad de desintercalado, si se determina que el desintercalado es realizado. Además, el módulo BCH/LDPC de decodificación FEC r715-L1 puede obtener la longitud del bloque LDPC necesaria para realizar la decodificación FEC y los parámetros de acortamiento/perforación. Los campos de relleno innecesarios requeridos para enviar la señal de L1 a un controlador del sistema se pueden quitar.
La Fig. 125 muestra un ejemplo de un intercalado de tiempo del segmento de datos (TI). El proceso de TI asume que todas las posiciones de piloto son conocidas. El TI puede dar salida solamente a las celdas de datos, excluyendo los pilotos. Conocer las posiciones piloto permite un número correcto de celdas de salida para cada símbolo OFDM. También, la TI puede ser implementada por una única memoria intermedia en un receptor.
La Fig. 126 muestra un ejemplo de una implementación eficiente de desintercalado del tiempo en un receptor. La Fig. 126a muestra cuatro esquemas de desintercalado diferentes según una realización de la presente invención. La Fig. 126b muestra una única memoria intermedia que realiza el desintercalado. La Fig. 126c muestra un esquema ejemplar para dirigir los bloques de L1 en una matriz 2D o una secuencia de 1D.
Tal como se muestra en las Fig. 126a-c, usando un único algoritmo de memoria intermedia puede ser más eficiente la implementación del desintercalado de tiempo. El algoritmo puede estar caracterizado por la lectura de celdas de salida desde la primera memoria, y luego escribir las celdas de entrada donde se leen las celdas de salida. El direccionamiento en diagonal puede ser considerado como un direccionamiento circular en cada columna.
Más específicamente, con referencia a la Fig. 126a, estos cuatro métodos de escritura y lectura se aplican secuencialmente a las tramas C2 que se reciben en un receptor. La primera trama recibida en un receptor que está escrita en la memoria de desintercalado en la Fig. 126b en el camino para el bloque 0 en la Fig. 126a y se lee en el
camino para el primer bloque. La segunda trama recibida se escribe en la memoria del desintercalador en la Fig. 126b en el camino para el primer bloque y se lee para el segundo bloque. La tercera trama recibida se escribe en la memoria del desintercalador en la Fig. 126b en el camino para el segundo bloque y se lee en el camino para el tercer bloque. La cuarta trama recibida se escribe en la memoria del desintercalador en la Fig. 126b en el camino para el tercer bloque y se lee en el camino para el bloque 0, y así sucesivamente. Es decir, los métodos de escritura y lectura de la Fig. 126a se pueden aplicar secuencial y cíclicamente a las tramas C2 que se reciben de forma secuencial.
El proceso de intercalado de tiempo (TI) se puede realizar en los preámbulos, tal como se muestra en la Fig. 127. Las posiciones piloto son periódicas y se quitan fácilmente y no es necesario intercalado para el encabezado del bloque de L1. Esto es porque el encabezado del preámbulo lleva parámetros TI y tanto el intercalado como el no intercalado tienen los mismos resultados debido a la repetición. Por lo tanto, sólo se intercalan celdas de señalización de L1. La memoria intermedia única usada en el segmento de datos de TI puede ser aplicada.
La Fig. 128 muestra el flujo de intercalado/desintercalado de tiempo del preámbulo. El intercalado se puede realizar dentro de un bloque de L1, en lugar de todo el preámbulo. En un transmisor, tal como se muestra en la Fig. 128a, el
bloque de L1 se puede codificar entonces se puede realizar un intercalado dentro del bloque de L1 , y el bloque de L1 intercalado se puede repetir dentro de un preámbulo. En un receptor, tal como se muestra en la
Fig.128b, a partir de un preámbulo recibido , el bloque de L1 se puede combinar o sincronizar y se puede
obtener un único período del bloque de L1 , y el bloque de L1 combinado puede ser desintercalado .
La Fig. 129 muestra unos parámetros de profundidad de intercalado en la señalización de encabezado de L1. Para la estructura de encabezado de L1, RM (16, 32) tiene una capacidad de 16 bits. Un máximo de 2 bits de CRC pueden mejorar el rendimiento de BER de RM. Los campos de señalización requeridos de encabezado de L1 son L1_info_size (15 bits) que puede requerir un máximo de 5 símbolos OFDM y TI_depth (2 bits o bit 1). Sin embargo, un total de 18 ó 19 bits superan la capacidad del encabezado de L1.
La Fig. 131 muestra un ejemplo de una señalización de L1 transmitida en un encabezado de trama. La información de señalización de L1 se puede usar como parámetros de decodificación en el receptor. Especialmente, los módulos en la ruta de la señal de L1 de la Fig. 124 pueden realizar la decodificación de señales de L1 y los módulos en la ruta de PLP de la Fig. 124 pueden usar parámetros, de esta manera, pueden ser decodificados los servicios. Un receptor puede obtener los parámetros de la señalización de L1 a partir de las señales de la ruta de L1 que se decodifica según el orden de cada campo y la longitud de campo. A continuación se explica el significado de cada campo y su uso. Un nombre de cada campo, un número de bits para cada campo, o un ejemplo de cada campo se pueden modificar.
Num_chbon: Este campo indica un número de canales usados en una unión de canales. Usando este campo, un receptor puede obtener un ancho de banda total de los canales usados. Un canal puede tener 6MHz, 7MHz, 8MHz, u otros valores de ancho de banda.
Num_dslice: Este campo indica un número de segmentos de datos existentes en una unión de canales. Después de la decodificación de señales de L1, un receptor accede a un circuito donde está contenida la información de los segmentos de datos, para obtener información de los segmentos de datos. Usando este campo, un receptor puede obtener un tamaño del bucle para la decodificación.
Num_notch: Este campo indica un número de bandas de muesca existentes en una unión de canales. Después de la decodificación de señales de L1, un receptor accede a un bucle donde está contenida la información de la banda de muesca, para obtener información de la banda de muesca. Usando este campo, un receptor puede obtener un tamaño del bucle para la decodificación.
Para cada segmento de datos, dslice_id, dslice_start, dslice_width, dslice_ti_depth, dslice_type, dslice_pwr_allocation, e información de PLP se pueden transmitir en un preámbulo de un encabezado de trama. El segmento de datos puede ser considerado como un ancho de banda específico que contiene una o más PLP. Los servicios pueden ser transmitidos en las PLP. Un receptor necesita tener acceso a un segmento de datos que contiene una PLP específica, para decodificar un servicio.
Dslice_id: Este campo puede ser usado para identificación del segmento de datos. Cada segmento de datos en una unión de canales puede tener un valor único. Cuando un receptor accede a una PLP para decodificar los servicios, este campo puede ser usado por el receptor para diferenciar un segmento de datos donde se encuentra la PLP, de otros segmentos de datos.
Dslice_start: Este campo indica una ubicación de inicio de un segmento de datos dentro de un canal unido. Usando este campo, un receptor puede obtener una frecuencia donde se inicia el segmento de datos. Además, la sintonización para acceder a un segmento de datos se puede realizar usando este campo.
Dslice_width: Este campo indica un ancho de banda de un segmento de datos. Usando este campo, un receptor puede obtener un tamaño de un segmento de datos. Especialmente, este campo puede ser usado en el desintercalado en el tiempo para permitir la decodificación. Junto con el campo dslice_start, un receptor puede determinar qué frecuencia decodificar a partir de las señales de RF recibidas. Este proceso se puede realizar en el sintonizador r700 de la Fig. 124. Información como dslice_start y dslice_width se puede usar como señal de control del sintonizador r700.
Dslice_ti_depth: Este campo indica la profundidad del intercalador tiempo usado en segmentos de datos intercalados en el tiempo. Junto con dslice_width, un receptor puede obtener una anchura y una profundidad de un desintercalador de tiempo y puede realizar el desintercalado de tiempo. La Fig. 132 muestra un ejemplo de un dslice_ti_depth. En el ejemplo, 1, 4, 8 ó 16 símbolos OFDM se usan en el intercalado de tiempo. Esto se realiza en el desintercalador de tiempo r710 de la Fig. 124. Dslice_width y dslice_ti_depth se pueden usar como señal de control.
Dslice_type: Este campo indica el tipo de un segmento de datos. El segmento de datos de tipo 1 tiene una única PLP dentro del mismo y la PLP es una CCM (codificación y modulación constante) aplicada. El segmento de datos de tipo 2 representa todos los otros tipos de segmentos de datos. Usando este campo, un receptor puede realizar la decodificación según la PLP. Una PLP de tipo 1 no tiene encabezado de FECFRAME, por lo que un receptor no busca el encabezado de FECFRAME. Para el tipo 2, un receptor busca el encabezado de FECFRAME de PLP para obtener información de MODCOD. La Fig. 133 muestra un ejemplo de dslice_type. Usando este campo, el analizador de segmento de datos r711 de la Fig. 124 puede controlar los decodificadores de encabezado de FEC r712-c, k.
Dslice_pwr_allocation: Este campo indica una potencia de un segmento de datos. Cada segmento de datos puede tener una potencia diferente de otros segmentos de datos. Es para la adaptación de enlace en el sistema por cable. Un receptor puede usar este campo para controlar la potencia del segmento de datos recibido. El sintonizador r700 de la Fig. 124 puede ajustar la ganancia de señal usando este campo.
Num_plp: Este campo indica un número de PLP en un segmento de datos. Después de la decodificación de la señalización de L1, un receptor accede a un bucle que incluye información de PLP. Usando este campo un receptor puede obtener un tamaño del bucle y decodificar las PLP.
Para cada PLP, plp_id, plp_type, reprocesamiento PSI/SI, plp_payload_type, plp_modcod y plp_start_addr se pueden transmitir en un encabezado de trama (preámbulo). Cada PLP puede transmitir uno o más flujos o paquetes tales como TS y GSE. Un receptor puede obtener servicios mediante la decodificación de PLP, donde se transmiten los servicios.
Plp_id: Este campo es un identificador de PLP y tiene un valor único para cada PLP en un canal unido. Usando este campo, un receptor puede acceder a una PLP donde existe un servicio para decodificar. Este campo puede servir a un propósito idéntico al plp_id transmitido en un encabezado de FECFRAME. Los decodificadores de encabezado de FEC r712-c, k de la Fig. 124 pueden acceder a una PLP necesaria usando este campo.
Plp_type: Este campo indica si un tipo de PLP es una PLP común o una PLP de datos. Usando este campo, un receptor puede encontrar una PLP común y puede obtener la información requerida para la decodificación de un paquete de TS a partir de la PLP común. Además, el receptor puede decodificar un paquete de TS dentro de una PLP de datos. La Fig. 134 muestra un ejemplo de plp_type.
Reprocesamiento PSI/SI: Este campo indica si un PSI/SI de una señal recibida se vuelve a procesar o no. Usando este campo, un receptor puede determinar si se refiere al PSI/SI de un servicio específico a partir de un servicio de transmisión. Si el receptor no puede hacer referencia a un PSI/SI de un servicio específico a partir de un servicio transmitido, PSI/SI que puede ser referido mediante un servicio específico puede ser transmitido a través de una PLP común, por ejemplo. Con esta información, un receptor puede decodificar los servicios.
Plp_payload_type: Este campo indica el tipo de carga útil de datos que transmite la PLP. Un receptor puede usar este campo antes de la decodificación de datos dentro de la PLP. Si el receptor no puede decodificar el tipo específico de datos, se puede evitar la decodificación de una PLP que contiene ese tipo de datos. La Fig. 135 muestra un ejemplo de plp_payload_type. Si un segmento de datos tiene una única PLP y una CCM se aplica al segmento de datos es decir, segmento de datos de tipo 1, los campos tales como plp_modcod y plp_start_addr se pueden transmitir de forma adicional.
Plp_modcod: Este campo indica el tipo de modulación y la tasa de código FEC usada en la PLP. Usando este campo, un receptor puede realizar una demodulación QAM y decodificación FEC. La Fig. 136 muestra un ejemplo de plp_modcod. Los valores que se muestran en la Fig. 136 se pueden usar en modcod que se transmite en un encabezado de una FECFRAME. Los demapeadores de símbolo r713-c, k y módulo BCH/LDPC de decodificación FEC r715-c, k de la Fig. 124 pueden usar este campo para la decodificación.
Plp_start_addr: Este campo indica dónde una primera FECFRAME de una PLP aparece en una secuencia de transmisión. Usando este campo, un receptor puede obtener una ubicación de inicio de FECFRAME y realizar la
decodificación FEC. Usando este campo, el analizador de segmento de datos r711 de la Fig. 124 puede sincronizar las FECFRAME para PLP de tipo 1. Para cada banda de muesca, información tal como notch_start y notch_width se puede transmitir en un encabezado de trama (preámbulo).
Notch_start: Este campo indica una ubicación de inicio de una banda de muesca. Notch_width: Este campo indica una anchura de una banda de muesca. Usando notch_start y la anchura de la muesca, un receptor puede obtener una ubicación y un tamaño de una banda de muesca dentro de un canal unido. Además, se puede obtener una ubicación de sintonización para una correcta decodificación de servicios y se puede controlar una existencia de un servicio dentro de un cierto ancho de banda. El sintonizador r700 de la Fig. 124 puede realizar la sintonización usando esta información.
GI: Este campo indica la información del intervalo de guarda usado en un sistema. Un receptor puede obtener información del intervalo de guarda con este campo. El módulo de sincronización de Tiempo/Frecuencia r702 y el módulo de eliminación de GI r704 de la Fig. 124 pueden usar este campo. La Fig. 137 muestra un ejemplo.
Num_data_symbols: Este campo indica un número de símbolos OFDM de datos, con excepción del preámbulo, que se usa en una trama. Una longitud de trama de transmisión puede ser definida mediante este campo. Usando este campo, un receptor puede predecir la ubicación de un preámbulo siguiente, por lo tanto, este campo puede ser usado para la decodificación de señales de L1. El analizador de tramas r708 de la Fig. 124 puede usar este campo y predecir los símbolos OFDM que están en el preámbulo y enviar una señal a la ruta de decodificación del preámbulo.
Num_c2_frames: Este campo indica un número de tramas existentes en una supertrama. Usando este campo, un receptor puede obtener un límite de una supertrama y se puede predecir información repetida por cada supertrama.
Frame_idx: Este campo es un índice de trama y se reinicia para cada supertrama. Usando este campo, un receptor puede obtener un número de trama actual y encontrar una ubicación de la trama actual dentro de una supertrama. Usando este campo, el analizador de tramas r708 de la Fig. 124 puede averiguar cuántas de tramas están por delante de una trama actual en una supertrama. Junto con num_c2_frames, se puede predecir el cambio que se produce en una señal de L1 y la decodificación de L1 se puede controlar.
PAPR: Este campo indica si se usa o no una reserva para reducir una PAPR. Usando este campo, el receptor puede procesar en consecuencia. La Fig. 138 muestra un ejemplo. Por ejemplo, si se usa una reserva de tono, un receptor puede excluir portadoras que se usan en una reserva de tono, de la decodificación. En concreto, el analizador de segmento de datos r711 de la Fig. 124 puede usar este campo para excluir portadoras de la decodificación.
Reservado: Este campo es de bits adicionales reservados para uso futuro.
La Fig. 139 muestra otro ejemplo de señalización de L1 transmitida en un encabezado de trama. En la Fig. 139, la información añadida adicionalmente de la Fig. 131 puede hacer más eficiente el servicio de decodificación mediante un receptor. Los campos siguientes explican sólo la información adicional. Los otros campos son los mismos que la Fig. 131.
Network_id: Este campo indica una red a la que pertenece la señal transmitida. Usando este campo, el receptor puede descubrir una red actual. Cuando un receptor sintoniza otra red para encontrar un servicio en la red, el receptor puede procesar más rápido porque usar sólo la decodificación de L1 es suficiente para tomar la decisión de si la red es o no una red de sintonización deseada.
C2_system_id: Este campo identifica un sistema al que pertenece una señal transmitida. Usando este campo, un receptor puede averiguar el sistema actual. Cuando un receptor sintoniza otro sistema para encontrar un servicio en el sistema, el receptor puede procesar más rápido porque usar sólo la decodificación de L1 es suficiente para tomar la decisión de si el sistema es un sistema de sintonización deseado o no.
C2_signal_start_frequency: Este campo indica una frecuencia inicial de canales unidos. C2_signal_stop_frequency: Este campo indica una frecuencia final de canales unidos. Usando c2_signal_start_frequency y c2_signal_stop_frequency, los anchos de banda de RF de todos los segmentos de datos se pueden encontrar mediante la decodificación de L1 de cierto ancho de banda dentro de los canales unidos. Además, este campo se puede usar para obtener una cantidad de cambio de frecuencia requerida en la sincronización de las L1_XFEC_FRAME. El combinador deL1 XFEC r1017-L1 de la Fig. 124 puede usar este campo. Además, cuando el receptor recibe segmentos de datos ubicados en ambos extremos de un canal unido, este campo puede ser usado para sintonizar la frecuencia adecuada. El sintonizador r700 de la Fig. 124 puede usar esta información.
Plp_type: Este campo indica si una PLP es una PLP común, una PLP de datos normal, o una PLP datos agrupados. Usando este campo, un receptor puede identificar PLP comunes y puede obtener información requerida para la decodificación de un paquete de TS de la PLP común, entonces se puede decodificar un paquete de TS en una PLP de datos agrupados. La Fig. 140 muestra un ejemplo de este campo. La PLP de datos normal es una PLP de datos que no tiene PLP común. En este caso, un receptor no necesita encontrar una PLP común. La PLP común o PLP agrupada pueden transmitir información tal como plp_group_id. Para los otros tipos de PLP, es posible una
transmisión más eficiente porque no necesita ser transmitida ninguna información adicional.
Plp_group_id: Este campo indica un grupo a donde pertenece una PLP actual. La PLP de datos agrupados puede transmitir parámetros de TS comunes usando una PLP común. Usando este campo, si una PLP actualmente decodificada es una PLP agrupada, un receptor puede encontrar una PLP común necesaria, obtener los parámetros requeridos para paquetes de TS de PLP agrupados, y formar un paquete de TS completo.
Reserved_1/reserved_2/reserved_3: Estos campos son bits adicionales reservados para uso futuro de un bucle de segmento de datos, un bucle de PLP, y una trama de transmisión, respectivamente.
La Fig. 141 muestra otro ejemplo de la señalización de L1 transmitida en un encabezado de trama. En comparación con la Fig. 139, se puede transmitir información más optimizada, por lo tanto, puede darse menos sobrecarga de señalización. En consecuencia, un receptor puede decodificar los servicios de manera eficiente. Especialmente, los módulos en la ruta de señal de L1 de la Fig. 124 pueden realizar la decodificación de señalización de L1 y los módulos en la ruta de PLP de la Fig. 124 pueden usar parámetros, de esta manera, los servicios pueden ser decodificados. Un receptor puede obtener los parámetros de la señalización de L1 a partir de las señales de la ruta de L1 que se decodifica según un orden de cada campo y longitud de campo. Un nombre de cada campo, un número de bits para cada campo, o un ejemplo de cada campo se pueden modificar. Las descripciones de campos, excepto dslice_width son idénticas a las descripciones de los campos antes mencionados. Una función de dslice_width de acuerdo con un ejemplo es la siguiente.
Dslice_width: Este campo indica un ancho de banda de un segmento de datos. Usando este campo, un receptor puede obtener un tamaño de un segmento de datos. Especialmente, este campo puede ser usado en el desintercalado de tiempo para permitir la decodificación. Junto con el campo dslice_start, un receptor puede determinar qué frecuencia decodificar a partir las señales de RF recibidas. Este proceso se puede realizar en el sintonizador r700 de la Fig. 124. Información tal como dslice_start y dslice_width se puede usar como señal de control del sintonizador r700. En este punto, la anchura de un segmento de datos se puede ampliar hasta 64MHz mediante el uso de 12 bits de este campo dslice_width. Usando este campo, un receptor puede determinar si un sintonizador disponible actualmente puede decodificar el segmento de datos actual. Si la anchura de un segmento de datos es más grande que el ancho de banda de un sintonizador legado de un receptor, para decodificar un segmento de datos, un receptor puede usar al menos dos sintonizadores legados o un sintonizador con un ancho de banda lo suficientemente grande. En el ejemplo, una granularidad de valores usados en dslice_start, dslice_width, notch_start, y notch_width puede ser de 12 portadoras OFDM (celdas). En otras palabras, un receptor puede encontrar una ubicación de una celda OFDM real multiplicando los valores transmitidos por 12. En el ejemplo, para una granularidad de Plp_start_addr, se puede usar una portadora OFDM (celda). En otras palabras, un receptor puede saber cuántos símbolos OFDM y celdas OFDM están por delante de una ubicación de inicio de una PLP dentro de un símbolo OFDM. Dslice_start y dslice_width se pueden usar para este propósito. El analizador de segmento de datos r711 de la Fig. 124 puede llevar a cabo este proceso.
La Fig. 142 muestra un ejemplo de procesos en el módulo de encabezado de FEC 705-L1 en la ruta de L1 de la Fig.
123. La Fig. 142a muestra la estructura de encabezado de FEC y la Fig. 142b muestra ejemplos de la profundidad de TI que se explica en la Fig. 129. Un total de 16 bits se pueden transmitir en el encabezado de FEC de una ruta de L1. Catorce bits pueden ser asignados para L1_info_size. Si L1_info_size tiene un valor que es la mitad de la longitud del bloque de L1 realmente transmitida, un receptor puede multiplicar por dos el L1_info_size recibido y obtener la longitud real del bloque de L1 y empezar a decodificar la L1. Esta longitud obtenida del bloque de L1 es una longitud que incluye el relleno.
Para el bloque de L1 que se determina que no tiene ningún error a través de la comprobación CRC, un receptor puede considerar el resto de bits después de la decodificación de L1 como relleno. Los dos últimos bits, similares a los métodos previos, se pueden usar para indicar la profundidad de intercalado de tiempo de los preámbulos. El mapeador de preámbulos 1007-L1 de la Fig. 123 puede determinar los símbolos OFDM requeridos para transmitir bloques de L1. Después, el intercalador de tiempo 1008-L1 de la Fig. 123 puede realizar el intercalado de tiempo. Usando una información de la profundidad de intercalado de tiempo y L1_info_size, un receptor puede averiguar qué tamaño del bloque de L1 se transmite en cuántos símbolos OFDM. La combinación, fusión, y desintercalado de tiempo de los bloques de L1 se pueden realizar en el combinador de XFEC de L1 1017-L1, el fusionador de L1_FEC 1018-L1, y el intercalador de tiempo 1010-L1 de la Fig. 124, respectivamente.
En un receptor de la Fig. 124, una longitud de un bloque de XFEC de L1 dentro de un símbolo OFDM se obtiene dividiendo una longitud de bloque de L1 total por un número de símbolos OFDM usado en un preámbulo. El número de símbolos OFDM se puede obtener a partir de un valor definido en ti_depth. El combinador de XFEC de L1 1017-L1 de un receptor puede obtener el bloque de XFEC de L1. Entonces, el desintercalado de tiempo 1010-L1 se puede realizar usando ti_depth. Por último, los bloques de XFEC de L1 se pueden fusionar para obtener un bloque de L1_FEC. Después del fusionador de L1_FEC 1018-L1, el desintercalador de bits r714-L1, y el decodificador LDPC/BCH r715-L1, se puede obtener el bloque de L1. L1_info_size se puede multiplicar por dos, el bloque de L1 se puede comprobar CRC, y L1 se puede decodificar. El relleno innecesario puede ser descartado.
La Fig. 143 muestra otro ejemplo de señalización de L1 transmitida en un encabezado de trama. En comparación
con la Fig. 141, el número de bits para algunos campos han sido modificados y algunos campos se agregan para mejorar la eficiencia de un servicio de decodificación mediante un receptor. Especialmente, los módulos en la ruta de señal de L1 de la Fig. 124 puede realizar la decodificación de señales de L1 y módulos en la ruta de PLP de la Fig. 124 pueden usar parámetros, de esta manera, los servicios pueden ser decodificados. Un receptor puede obtener parámetros de señalización de L1 a partir de las señales de la ruta de L1 que se decodifican según un orden de cada campo y longitud de campo. Un nombre de cada campo, un número de bits para cada campo, o un ejemplo de cada campo se pueden modificar. Excepto los campos modificados de las figuras previas, las descripciones de los campos son idénticas a las descripciones de los campos antes mencionados. RESERVED_1, RESERVED_2, RESERVED_3 y RESERVED_4 son campos reservados para uso futuro. En el ejemplo, PLP_START puede indicar una información idéntica a la plp_start_addr mencionada.
El L1_PART2_CHANGE_COUNTER indica un número de tramas desde la primera trama a una trama que tenga un cambio en cualquiera de la información de señalización de L1, excluidos los cambios en PLP_START, de las tramas previas. Usando este campo, un receptor puede omitir la decodificación de L1 para cada trama para obtener información de L1. En otras palabras, usando el valor de L1_PART2_CHANGE_COUNTER, un receptor puede determinar qué trama tiene un cambio en la información de L1 a partir de las tramas previas, por lo tanto, ninguna decodificación de L1 se realiza para las tramas antes de darse una trama con cambio en L1, entonces la decodificación de L1 puede ser realizada para la trama que ha cambiado en L1. Por lo tanto, las operaciones innecesarias se pueden omitir. Usando este campo, un receptor puede evitar la operación de decodificación de L1 redundante. Este valor también puede ser calculado mediante un receptor con información de L1 ya decodificada.
Si L1_PART2_CHANGE_COUNTER es 0, significa que no ha habido un cambio en L1 durante al menos 256 tramas (2^8, 8 es un número de bits usados para L1_PART2_CHANGE_COUNTER). En este uno de los mejores casos, un receptor debe decodificar la L1 sólo cada 51 segundos. Este proceso se puede realizar en el analizador de tramas r708 de la Fig. 124. El analizador de tramas puede determinar si el preámbulo actual tiene un cambio en L1 y puede controlar los procesos posteriores en la ruta de la señal de L1. Un receptor puede calcular PLP_START de una trama específica a partir de PLP_START y PLP_MODCOD ya obtenidos, sin realizar decodificación de L1 para obtener PLP_START.
La Fig. 144 muestra ejemplos de campos que se muestran en la Fig. 143. Los bloques de un receptor pueden realizar procesos según los valores indicados por los campos en los ejemplos.
La Fig. 145 muestra otro ejemplo de la señalización de L1 transmitida en un encabezado de trama. En comparación con la Fig. 143, algunos campos han sido modificados y algunos campos se han añadido para mejorar una eficiencia de servicio de decodificación mediante un receptor. Especialmente, los módulos en la ruta de la señal de L1 de la Fig. 124 pueden realizar la decodificación de señalización de L1 y los módulos en la ruta de PLP de la Fig. 124 pueden usar parámetros, por lo tanto, los servicios pueden ser decodificados. Un receptor puede obtener los parámetros de señalización de L1 a partir de las señales de la ruta de L1 que se decodifican según un orden de cada campo y longitud de campo. Un nombre de cada campo, un número de bits para cada campo, o un ejemplo de cada campo se puede modificar. Excepto los campos modificados a partir de las figuras previas, las descripciones de los campos son idénticas a las descripciones de los campos antes mencionados.
Las descripciones de DSLICE_START, DSLICE_WIDTH, NOTCH_START y NOTCH_WIDTH son idénticas a las descripciones previas. Sin embargo, el encabezado de señalización puede ser minimizado mediante la señalización de los campos con un número mínimo de bits, de acuerdo con el modo GI. En consecuencia, se puede decir que la señalización de DSLICE_START, DSLICE_WIDTH, NOTCH_START y NOTCH_WIDTH se basa en el modo GI. La información de L1 se puede obtener de la ruta de la señal de L1 de un receptor de la Fig. 124. Un controlador de sistema puede determinar el número de bits usados para cada campo según el valor obtenido GI y puede leer los campos en consecuencia. El valor GI debe ser transmitido antes de otros valores.
En lugar de DSLIC_START y DSLICE_WIDTH, se pueden transmitir 12 bits de posición de ajuste que indica una ubicación optimizada para obtener el segmento de datos y 11 bits de valor de desplazamiento desde una posición de ajuste para indicar una anchura de un segmento de datos. En especial, mediante el uso de 11 bits de valor de desplazamiento, se pueden señalar segmentos de datos que ocupan un máximo de 8 canales unidos y puede funcionar adecuadamente un receptor que puede recibir tales segmentos de datos. Un sintonizador r700 de un receptor de la Fig. 124 puede determinar el ancho de banda de RF usando una posición de sintonización y puede obtener una anchura de un segmento de datos usando un valor de desplazamiento, para servir a un mismo propósito que la DSLICE_WIDTH antes mencionada.
DSLICE_CONST_FLAG es un campo para indicar si una configuración de un segmento de datos específico se mantiene como una constante. Usando este campo obtenido a partir de una L1 de un cierto ancho de banda, un receptor puede determinar si un segmento de datos específico tiene una configuración constante, entonces el receptor puede recibir unas PLP del segmento de datos específico sin decodificación de L1 adicional. Este tipo de proceso puede ser útil para la recepción de segmentos de datos que están situados en un ancho de banda donde la decodificación de L1 no está disponible.
DSLICE_NOTCH_FLAG es un campo o una marca para indicar las bandas de muesca en ambos bordes de un
segmento de datos específico. El bit más significativo (MSB) se puede usar como un indicador de la banda de muesca colindante a un ancho de banda bajo y el bit menos significativo (LSB) se puede usar como un indicador de la banda de muesca colindante a un ancho de banda alto. Usando el campo, cuando el receptor decodifica un segmento de datos específico, el receptor puede tener en cuenta una banda de muesca averiguando cambios en las portadoras activas causados por los pilotos continuos colindantes en ambos extremos de una banda de muesca. Esta información también se puede obtener a partir de la información de la muesca transmitida en NOTCH_START y NOTCH_WIDTH. El desintercalador de tiempo r710 de un receptor de la Fig. 124 puede usar la información para encontrar la ubicación de portadoras activas y enviar sólo los datos correspondientes a las portadoras activas, a un analizador de segmento de datos.
Para PLP_TYPE, un bit adicional se agrega a la Fig. 143. La Fig. 146 muestra un ejemplo de PLP_TYPE de la Fig.
145. Un valor que indica PLP de datos agrupados puede ser transmitido. Un flujo de TS grande que tiene una alta tasa de datos puede ser multiplexado en múltiples PLP. La PLP de datos agrupados se puede usar para indicar las PLP dónde se transmiten los flujos multiplexados. Para un receptor legado que no es capaz de decodificar una PLP específica, este campo puede evitar que el receptor tenga acceso a la PLP, por lo tanto, un posible mal funcionamiento se puede evitar.
Aún como un método alternativo, si la dslice_width antes mencionada se usa junto con el campo dslice_start y la información de la muesca, un receptor puede determinar qué frecuencia decodificar a partir de las señales de RF recibidas. Este proceso se puede realizar en el sintonizador r700 de la Fig. 124. Una información tal como dslice_start, dslice_width, notch_start y notch_width se puede usar como señal de control del sintonizador r700. Por lo tanto, puede llegar a ser posible la obtención de un segmento de datos y sintonizar simultáneamente a una banda de RF en la que no existen problemas de decodificación de L1, evitando la muesca.
Usando los métodos y dispositivos sugeridos, entre otras ventajas es posible implementar un transmisor, receptor, y estructura digital eficientes de señalización de capa física.
Mediante la transmisión de la información de ModCod en cada encabezado de trama de BB que es necesaria para ACM/VCM y transmitiendo el resto de la señalización de capa física en un encabezado de trama, la sobrecarga de señalización puede ser minimizada.
Se puede implementar una QAM modificada para una transmisión más eficiente energéticamente o un sistema de difusión digital más robusto frente al ruido. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
Se puede implementar una QAM no uniforme mejorada para una transmisión más eficiente energéticamente o un sistema de difusión digital más robusto frente al ruido. Un método de uso tasa de código del código de corrección de errores de NU-MQAM y MQAM también se describe. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
El método de señalización de L1 sugerido puede reducir la sobrecarga en un 3 ~ 4% minimizando la sobrecarga de señalización durante la unión de canales.
Será evidente para los expertos en la técnica que diversas modificaciones y variaciones se pueden hacer en la presente invención sin apartarse de la invención.

Claims (8)

  1. REIVINDICACIONES
    1. Un aparato para transmitir una señal de difusión, el aparato que comprende: un primer codificador BCH (702-L1) configurado para codificar a BCH datos de señalización de la Capa 1; un primer codificador LDPC (702-L1) configurado para codificar a LDPC los datos de señalización de la
    Capa 1 codificados a BCH para generar al menos un bit de paridad LDPC; unos medios de perforación configurados para realizar una perforación en el bit de paridad LDPC generado; un primer intercalador de bits (703-L1) configurado para intercalar bits en los datos de señalización de la
    Capa 1 codificados a LDPC sobre los cuales se realiza la perforación;
    un primer demultiplexor (305-1) configurado para demultiplexar los datos de señalización de la Capa 1 intercalados con bits en palabras de celda; un primer mapeador QAM (306-1) configurado para mapear las palabras de celda de los datos de
    señalización de la Capa 1 en valores de constelación; y
    constructor de tramas (711) configurado para construir una trama de señal, la trama de señal que incluye los datos de señalización de la Capa 1 de constelación mapeada, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de
    muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
  2. 2.
    El aparato de la reivindicación 1, en donde los datos de señalización de la Capa 1 incluyen información del número de muescas que indica un número de bandas de muesca.
  3. 3.
    Un método para transmitir una señal de difusión, el método que comprende: codificar a BCH los datos de señalización de la Capa 1; codificar a LDPC los datos de señalización de la Capa 1 codificados a BCH para generar al menos un bit de
    paridad LDPC; realizar una perforación en el bit de paridad LDPC generado; intercalar bits en los datos de señalización de la Capa 1 codificados a LDPC sobre los cuales se realiza la
    perforación; demultiplexar los datos de señalización de la Capa 1 intercalados con bits en palabras de celda; mapear las palabras de celda de los datos de señalización de la Capa L1 en valores de constelación; y construir una trama de señal, la trama de señal que incluye los datos de señalización de la Capa 1 de
    constelación mapeada, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
  4. 4.
    El método de la reivindicación 3, en donde los datos de señalización de la Capa 1 incluyen información del número de muescas que indica un número de bandas de muesca.
  5. 5.
    Un aparato para recibir una señal de difusión, el aparato que comprende:
    un analizador de trama (r708) configurado para analizar una trama de señal de la señal de difusión, la trama de señal que incluye los datos de señalización de la Capa 1; un demapeador QAM (r713-L1) configurado para demapear valores de constelación correspondientes a
    datos de señalización de la Capa 1 en las palabras de celda;
    un multiplexor configurado para multiplexar las palabras de celda de constelación mapeada en datos de señalización de la Capa 1; un desintercalador de bits (r714-L1) configurado para desintercalar bits de los datos de señalización de la
    Capa 1 multiplexados; unos medios de desperforación configurados para realizar la desperforación de al menos un bit de paridad
    LDPC de los datos de señalización de la Capa 1 intercalados con bits;
    un decodificador LDPC (r715-L1) configurado para decodificar de LDPC los datos de señalización de la Capa 1 y el bit de paridad desperforado; y
    un decodificador BCH (r715-L1) configurado para decodificar de BCH los datos de señalización de la Capa 5 1 decodificados de LDPC,
    caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de muesca que indica una posición de inicio de una banda de muesca asociada, en donde el número de bits usados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
  6. 6. El aparato de la reivindicación 5, en donde los datos de señalización de la Capa 1 incluyen información del 10 número de muescas que indica un número de bandas de muesca.
  7. 7. Un método para recibir una señal de difusión, el método que comprende:
    analizar una trama de señal de la señal de difusión, la trama de señal que incluye datos de señalización de la Capa 1; demapear valores de constelación correspondientes a los datos de señalización de la Capa 1 en las
    15 palabras de celda; multiplexar las palabras de celda de constelación mapeada en datos de señalización de la Capa 1; desintercalar bits de los datos de señalización de la Capa 1 multiplexados; realizar la desperforación de al menos un bit de paridad a los datos de señalización de la Capa 1
    intercalados con bits; 20 decodificar de LDPC los datos de señalización de la Capa 1 y el bit de paridad desperforado; y
    decodificar de BCH los datos de señalización de la Capa 1 decodificados de LDPC y el bit de paridad LDPC desperforado, caracterizado por que los datos de señalización de la Capa 1 incluyen un campo de información de inicio de
    muesca que indica una posición de inicio de una banda de muesca asociada, en el que el número de bits 25 usados para el campo de información de inicio de muesca varía con un valor de intervalo de guarda.
  8. 8. El método de la reivindicación 7, en donde los datos de señalización de la Capa 1 incluyen información del número de muescas que indica un número de bandas de muesca.
ES11165295.4T 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal Active ES2436880T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15032509P 2009-02-06 2009-02-06
US150325P 2009-02-06

Publications (1)

Publication Number Publication Date
ES2436880T3 true ES2436880T3 (es) 2014-01-07

Family

ID=41259021

Family Applications (3)

Application Number Title Priority Date Filing Date
ES09161861T Active ES2374018T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal.
ES11165295.4T Active ES2436880T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES11165281T Active ES2436080T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal

Family Applications Before (1)

Application Number Title Priority Date Filing Date
ES09161861T Active ES2374018T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y procedimiento de transmisión y recepción de una señal.

Family Applications After (1)

Application Number Title Priority Date Filing Date
ES11165281T Active ES2436080T3 (es) 2009-02-06 2009-06-03 Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal

Country Status (10)

Country Link
EP (3) EP2216951B1 (es)
CN (2) CN103957373B (es)
AT (1) ATE519311T1 (es)
DK (3) DK2385669T3 (es)
ES (3) ES2374018T3 (es)
HR (2) HRP20131020T1 (es)
PL (3) PL2216951T3 (es)
PT (3) PT2385670E (es)
SI (3) SI2216951T1 (es)
WO (1) WO2010090374A1 (es)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5673311B2 (ja) * 2011-04-06 2015-02-18 ソニー株式会社 受信装置、受信方法、およびプログラム
GB2499050A (en) * 2012-02-06 2013-08-07 British Broadcasting Corp Non-uniform QAM constellations with constellation points at positions of maximum capacity for a selected signal to noise ratio
WO2015023123A1 (en) 2013-08-13 2015-02-19 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR101830744B1 (ko) 2013-11-25 2018-02-21 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법
WO2015089741A1 (zh) 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备
JP6628124B2 (ja) * 2014-05-30 2020-01-08 パナソニックIpマネジメント株式会社 送信装置、受信装置、送信方法および受信方法
CN106470092B (zh) * 2015-08-17 2021-02-26 美国莱迪思半导体公司 传输及接收音频信号的方法及其装置
US9960944B2 (en) * 2015-10-19 2018-05-01 Samsung Electronics Co., Ltd. Receiving apparatus and decoding method thereof
CN111372298B (zh) * 2020-02-27 2022-03-25 上海金卓科技有限公司 一种无线接入方法、装置、设备及存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3310185B2 (ja) * 1996-11-21 2002-07-29 松下電器産業株式会社 誤り訂正装置
KR100543154B1 (ko) * 2002-07-26 2006-01-20 휴우즈 일렉트로닉스 코오포레이션 저밀도 패리티 검사 코드 생성 방법 및 시스템
CN100373941C (zh) * 2003-10-22 2008-03-05 深圳市研祥智能科技股份有限公司 基于mpeg-1的数字电视广播系统
KR100683879B1 (ko) * 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
CN100584011C (zh) * 2005-09-02 2010-01-20 清华大学 用于地面数字电视广播的纠错编码方法
DE102006026895B3 (de) * 2006-06-09 2007-11-08 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm
WO2008097368A2 (en) * 2006-10-03 2008-08-14 Viasat, Inc. Packet reformatting for downstream links
CN101094025B (zh) * 2006-12-08 2011-06-15 北京新岸线移动通信技术有限公司 T-mmb系统接收端实现多种解调方式的方法

Also Published As

Publication number Publication date
ES2374018T3 (es) 2012-02-13
CN103957373B (zh) 2018-01-19
SI2216951T1 (sl) 2011-12-30
EP2385670A3 (en) 2012-03-21
CN102301704B (zh) 2014-04-23
SI2385670T1 (sl) 2014-02-28
EP2385670A2 (en) 2011-11-09
EP2216951B1 (en) 2011-08-03
PL2385670T3 (pl) 2014-01-31
WO2010090374A1 (en) 2010-08-12
PL2385669T3 (pl) 2014-03-31
ES2436080T3 (es) 2013-12-26
ATE519311T1 (de) 2011-08-15
PT2385669E (pt) 2013-11-21
PL2216951T3 (pl) 2012-01-31
PT2216951E (pt) 2011-11-21
EP2216951A1 (en) 2010-08-11
DK2385670T3 (da) 2013-11-18
DK2216951T3 (da) 2011-11-21
EP2385669A2 (en) 2011-11-09
EP2385669B1 (en) 2013-08-21
EP2385670B1 (en) 2013-08-28
DK2385669T3 (da) 2013-11-25
PT2385670E (pt) 2013-12-02
EP2385669A3 (en) 2012-03-14
SI2385669T1 (sl) 2014-06-30
CN102301704A (zh) 2011-12-28
HRP20131079T1 (hr) 2013-12-06
HRP20131020T1 (hr) 2013-12-06
CN103957373A (zh) 2014-07-30

Similar Documents

Publication Publication Date Title
ES2374135T3 (es) Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal.
ES2427164T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2371538T3 (es) Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal.
ES2405781T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2394756T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2429351T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2440796T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2399707T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2491790T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2429030T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal
ES2446392T3 (es) Aparato y método para transmitir y recibir una señal de difusión
ES2436880T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2406070T3 (es) Aparato y método para transmitir y recibir una sañal de difusión
ES2374649T3 (es) Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal.
ES2529097T3 (es) Aparato para transmitir y recibir una señal y procedimiento para transmitir y recibir una señal
ES2445194T3 (es) Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal
ES2394793T3 (es) Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal