PT2216951E - Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal - Google Patents

Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal Download PDF

Info

Publication number
PT2216951E
PT2216951E PT09161861T PT09161861T PT2216951E PT 2216951 E PT2216951 E PT 2216951E PT 09161861 T PT09161861 T PT 09161861T PT 09161861 T PT09161861 T PT 09161861T PT 2216951 E PT2216951 E PT 2216951E
Authority
PT
Portugal
Prior art keywords
data
plp
receiver
ldpc
signaling
Prior art date
Application number
PT09161861T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Ho Taek Hong
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of PT2216951E publication Critical patent/PT2216951E/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Error Detection And Correction (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

ΡΕ2216951 - 1 -
DESCRIÇÃO "APARELHO PARA TRANSMISSÃO E RECEPÇÃO DE UM SINAL E PROCESSO PARA TRANSMISSÃO E RECEPÇÃO DE UM SINAL" ANTECEDENTES DA INVENÇÃO Domínio da Invenção A presente invenção diz respeito a um processo para transmissão e recepção de um sinal, e a um aparelho para transmissão e recepção de um sinal e, mais em particular, a um processo para transmissão e recepção de um sinal e a um aparelho para transmissão e recepção de um sinal que sejam capazes de melhorar a eficiência de transmissão de dados.
Descrição da Tecnologia Correlacionada À medida que uma tecnologia de transmissão de difusão vem sendo desenvolvida, os utilizadores vêm recebendo uma imagem em movimento com alta definição (HD). Com o desenvolvimento continuado de um algoritmo de compressão e com um elevado desempenho do hardware, no futuro será disponibilizado aos utilizadores um melhor ambiente de trabalho. Um sistema de televisão digital (DTV) pode receber um sinal digital de difusão e proporcionar aos utilizadores uma diversidade de serviços suplementares, assim como um sinal de vídeo e um sinal de áudio. A codificação e modulação do canal estrutural de Trama de -2- ΡΕ2216951
Projecto DVB ("DVB" - "Digital Video Broadcasting") para uma segunda geração do sistema de difusão de televisão digital terrestre (DVB - T2), citação da Internet em Junho de 2008, descrevem a codificação e a modulação de canal para os serviços de televisão digital. A Difusão Digital de Video (DVB)-C2 é a terceira especificação para se juntar à família DVB's dos sistemas de transmissão de segunda geração. Desenvolvida em 1994, a DVB-C está hoje implantada em mais de 50 milhões de sintonizadores de televisão por cabo em todo o mundo. Em linha com os outros sistemas DVB de segunda geração, o DVB-C2 utiliza uma combinação de códigos de verificação de paridade de baixa densidade (LDPC) ("LDPC - Low Density
Parity-Check") e códigos BCH ("Bose and Ray-Chaudhuri") . Esta poderosa correcção de erro em antecipação ("FEC -Forward Error Correction") proporciona cerca de 5dB de melhoria da razão portadora-ruído relativamente a DVB-C. Esquemas apropriados de intercalação de bit optimizam a robustez geral do sistema FEC. Expandidas por um cabeçalho, essas tramas são chamadas Tubos de Camada Física ("PLP -Physical Layer Pipes"). Um ou mais destes PLP's são multiplexados numa fatia de dados. Duas intercalações dimensionais (nos domínios de tempo e de frequência) são aplicadas a cada fatia, permitindo que o receptor elimine o impacto das deteriorações por rajada e da interferência de frequência selectiva como o ingresso de uma única frequência. -3- ΡΕ2216951
Com o desenvolvimento destas tecnologias de difusão digital, aumentaram os requisitos para um serviço, tal como um sinal de video e um sinal de áudio, e o tamanho dos dados desejados pelos utilizadores ou o número de canais de difusão aumentou gradualmente.
RESUMO DA INVENÇÃO
Nestas circunstâncias, a presente invenção é direccionada a um processo para transmissão e recepção de um sinal, e a um aparelho para transmissão e recepção de um sinal, que essencialmente façam evitar um ou mais dos problemas devidos às limitações e desvantagens da tecnologia correlacionada.
Uma finalidade da presente invenção consiste em apresentar um processo para transmissão e recepção de um sinal, e um aparelho para transmissão e recepção de um sinal, os quais sejam capazes de melhorar a eficiência de transmissão de dados.
Uma outra finalidade da presente invenção consiste em apresentar um processo para transmissão e recepção de um sinal, e um aparelho para transmissão e recepção de um sinal, os quais sejam capazes de melhorar a capacidade de correcção de erros de bits configurando um serviço.
Outras vantagens, objectivos e caracteristicas da invenção serão parcialmente estabelecidos na descrição que -4- ΡΕ2216951 se segue e, em parte, tornar-se-ão evidentes para aqueles que têm competências comuns na matéria após a análise do que se segue. Os objectivos e outras vantagens da invenção podem ser realizados e alcançados pela estrutura particularmente visada na descrição escrita e nas reivindicações aqui apresentadas, bem como nos desenhos em anexo.
Para alcançar as finalidades, uma primeira vertente da presente invenção proporciona um transmissor para transmissão de dados de difusão para um receptor, sendo o transmissor constituído por: (i) um primeiro codificador BCH configurado para codificar em BCH os dados de sinalização da Camada 1; (ii) um primeiro codificador LDPC configurado para codificar em LDPC os dados de sinalização da Camada 1 codificados em BCH, para gerar pelo menos um bit de paridade LDPC; (iii) meios de perfuração configurados para executar perfuração sobre o bit de paridade gerado por LDPC; (iv) um primeiro intercalador de bit configurado para intercalar bits nos dados de sinalização da Camada 1 codificados em LDPC, e no bit de paridade de LDPC perfurado; e (v) um primeiro mapeador de QAM ("QAM - Quadrature Amplitude Modulation" - "Modulação de Amplitude em Quadratura") configurado para desmultiplexar os intercalados dados de sinalização da Camada 1 em palavras de célula e mapear as palavras de célula em valores de constelação; o transmissor está configurado para processar os dados de sinalização da Camada 1, em que tais dados de sinalização da camada 1 -5- ΡΕ2216951 incluem informação de inicio de entalhe indicando uma posição inicial de uma banda de entalhe associada, sendo uma largura de bit da informação de inicio de entalhe baseada em informação de intervalo de guarda.
Numa outra vertente para a presente invenção, é disponibilizado um receptor para processamento de dados de difusão, sendo o receptor constituído por: (i) um desmapeador de QAM configurado para desmapear valores de constelação correspondentes aos dados de sinalização de Camada 1 dentro das palavras de célula, e para multiplexar as palavras de célula mapeadas dentro de dados de sinalização de Camada 1; (ii) um desintercalador de bit configurado para desintercalar bits dos dados de sinalização de Camada 1 multiplexados e pelo menos um bit de paridade LDPC; (iii) meios de desperfuração configurados para executar desperfuração sobre o bit de paridade LDPC; (iv) um descodificador LDPC configurado para descodificar em LDPC os dados de sinalização de Camada 1, e o bit de paridade desperfurado; e (v) um descodificador BCH configurado para descodificar em BCH os dados de sinalização de Camada 1 descodificado em LDPC de dados de sinalização, e o bit de paridade LDPC desperfurado; o receptor é configurado para processar dados de sinalização de Camada 1 apresentando informação de inicio de entalhe que indicam uma posição inicial de uma banda de entalhe associada, baseando-se uma largura de bit da informação de início de entalhe em informação de intervalo de guarda. -6- ΡΕ2216951
Uma outra vertente da invenção proporciona um processo de transmissão de dados de difusão para um receptor, sendo o processo constituído por: (i) codificação em BCH de dados de sinalização de Camada 1; (ii) codificação em LDPC dos dados de sinalização de Camada 1 codificados em BCH, para gerar pelo menos um bit de paridade LDPC; (iii) execução de perfuração sobre o bit de paridade LDPC gerado; (iv) intercalação de bit nos dados de sinalização de Camada 1 codificados em LDPC, e no bit de paridade LDPC perfurado; (v) desmultiplexagem dos dados de sinalização de Camada 1 intercalados dentro de palavras de célula; e (vi) mapeamento das palavras de célula dentro de valores de constelação; os dados de sinalização de Camada 1 incluem informação de início de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que uma largura de bit da i nformação de início de entalhe baseia-se em informação de intervalo de guarda.
Ainda uma outra vertente para a presente invenção disponibiliza um processo para recepção de dados de difusão, sendo o processo constituído por: (i) desmapeamento de valores de constelação correspondentes a dados de sinalização de Camada 1 dentro das palavras de célula; (ii) multiplexagem das palavras de célula desmapeadas dentro de dados de sinalização de Camada 1; (iii) desintercalação de bit dos dados de sinalização de Camada 1 multiplexados e, pelo menos, de um bit de paridade LDPC; (iv) execução da desperfuração sobre o bit de paridade LDPC; (v) descodificação em LDPC dos dados de -7- ΡΕ2216951 sinalização de Camada 1, e do bit de paridade LDPC desperfurado; e (vi) descodificação em BCH dos dados de sinalização de Camada 1 descodificados em LDPC, e do bit de paridade LDPC desperfurado; os dados de sinalização de Camada 1 incluem informação de inicio de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que uma largura de bit da informação de inicio de entalhe se baseia em informação de intervalo de guarda.
Um modelo de realização para a invenção diz respeito a um sistema de transmissão digital e a um processo de sinalização de camada física. Um outro modelo de realização para a invenção diz respeito à Modulação de Amplitude em Quadratura (QAM), especificamente a uma combinação de uma QAM modificada usando o Código Binário Reflectido de Gray ("BRGC - Binary Reflected Gray Code") com uma modificação usando modulação Não uniforme para uma modulação eficiente.
Ainda um outro modelo de realização para a invenção diz respeito a um padrão piloto espalhado de modo eficiente e a uma estrutura de preâmbulo para estimação de canal, e a uma estrutura de descodificador para realizar o padrão piloto espalhado de modo eficiente e a estrutura de preâmbulo, num sistema em que a eficiência do espectro é melhorada usando ligação de canais.
Especificamente, o modelo de realização diz respeito a uma estrutura de preâmbulo para melhorar o ganho - 8- ΡΕ2216951 de codificação ao aumentar a eficiência de espectro, e a um receptor para uma eficiente descodificação. Para além disso, são descritos os padrões piloto espalhados que possam ser usados na estrutura de preâmbulo e uma estrutura de receptor. Pela utilização do padrão piloto sugerido, é possível descodificar o sinal de LI transmitido no preâmbulo numa posição aleatória da janela do sintonizador, sem o uso de informação na informação de ligação de canais.
Ainda um outro modelo de realização para a invenção diz respeito à sinalização de LI optimizada, para reduzir a sobrecarga de sinalização no sistema de ligação de canais, e a uma estrutura de receptor eficiente.
Ainda um outro modelo de realização para a invenção diz respeito à estrutura de blocos de Ll, a qual pode maximizar a eficiência de espectro sem perfuração, ou seja, sem deterioração do desempenho.
Um modelo de realização para a invenção diz respeito a uma estrutura para sinalização de Ll com uma sobrecarga minimizada, ou a uma estrutura de blocos adaptativa Ll para o aumento da eficiência do espectro num ambiente de ligação de canais. A estrutura é capaz de se adaptar a um bloco Ll, o qual pode variar dependendo da estrutura de ligação de canais ou do ambiente de canal de transmissão. -9- ΡΕ2216951
Um modelo de realização para a invenção diz respeito a uma estrutura de intercalação apropriada para um sistema de ligação de canais. A estrutura de intercalação sugerida pode permitir a descodificação de um serviço solicitado por um utilizador numa posição aleatória da janela do sintonizador.
Ainda um outro modelo de realização para a invenção diz respeito à transmissão de informação de tipos de fatia de dados num cabeçalho de FECFRAME, num ambiente de ligação de canais. Os tipos de fatia de dados tanto podem ser de Codificação e Modulação Constantes ("CCM-Constant Coding and Modulation") como de Codificação e Modulação Adaptáveis/Codificação e Modulação Variáveis ("ACM/VCM - Adaptive Coding and Modulation/Variable Coding and Modulation"). A sobrecarga de sinalização de LI poderá ser minimizada.
Ainda um outro modelo de realização para a invenção diz respeito à transmissão de parâmetros de intercalação de temporização de bloco LI num cabeçalho de um preâmbulo. Para além disso, é sugerido um mecanismo de protecção para garantir robustez para a sinalização.
Ainda um outro modelo de realização para a invenção diz respeito a uma estrutura de cabeçalho que pode transmitir informação do tamanho de Ll, da sinalização de LI que é transmitida num preâmbulo, e do parâmetro de intercalação de temporização numa pré-forma de Ll. - 10- ΡΕ2216951
Ainda um outro modelo de realização para a invenção diz respeito a uma estrutura eficiente de intercalação de temporização do bloco Ll.
Ainda um outro modelo de realização para a invenção diz respeito a um processo de endereçamento, o qual pode reduzir uma sobrecarga de endereço de PLP na estrutura de sinalização de Ll.
Ainda um outro modelo de realização para a invenção diz respeito a um intercalador de temporização que pode apresentar uma completa profundidade de intercalação num ambiente de ruído de rajada.
Ainda um outro modelo de realização para a invenção diz respeito a preâmbulos de intercalação de temporização que podem apresentar uma completa profundidade de intercalação.
Ainda um outro modelo de realização para a invenção diz respeito a um desintercalador eficiente, o qual possa reduzir para metade a memória necessária para a desintercalação por meio da execução de desintercalação de símbolos que usam um único buffer 2-D.
Ainda um outro modelo de realização para a invenção diz respeito a uma arquitectura de receptor para um sistema OFDM utilizando fatia de dados. - 11 - ΡΕ2216951
Ainda um outro modelo de realização para a invenção diz respeito a processos de intercalação de temporização e de desintercalação de temporização para o preâmbulo. Pela intercalação de preâmbulos excluindo os pilotos, os efeitos de tempo e de frequência de intercalação podem ser maximizados, e a memória necessária para desintercalação pode ser minimizada.
Ainda um outro modelo de realização para a invenção diz respeito a campos de sinalização e estrutura de cabeçalho para cabeçalhos de LI que sejam transmitidos em símbolos de preâmbulo.
Ainda um outro modelo de realização para a invenção diz respeito à sinalização de Ll, e a um receptor utilizando a sinalização de Ll para uma eficaz difusão por cabo.
Ainda um outro modelo de realização para a invenção diz respeito a uma eficiente sinalização de Ll, e a um receptor utilizando a eficiente sinalização de Ll para uma eficaz difusão por cabo.
Ainda um outro modelo de realização para a invenção diz respeito a uma mais eficiente sinalização de Ll, e a um receptor utilizando a mais eficiente sinalização de Ll para uma eficaz difusão por cabo. - 12- ΡΕ2216951
BREVE DESCRIÇÃO DOS DESENHOS
Os desenhos em anexo, os quais são disponibilizados para proporcionar uma maior compreensão da invenção e que são aqui incorporadas constituindo uma parte deste pedido de patente, ilustra(m) modelo(s) de realização para a invenção e, conjuntamente com a descrição, servem para explicar os princípios da invenção. Nos desenhos: A Figura 1 é um exemplo de uma Modulação de Amplitude em Quadratura 64 (QAM) usada em DVB-T Europeu. A Figura 2 é um processo do Código Binário Reflectido de Gray (BRGC). A Figura 3 é uma saída próxima da Gaussiana, por modificação da 64-QAM usada em DVB-T. A Figura 4 é a distância de Hamming entre par Reflectido em BRGC. A Figura 5 mostra as características em QAM, onde existe par Reflectido tanto para o eixo I como para o eixo Q. A Figura 6 é um processo para modificar QAM utilizando par Reflectido em BRGC. A Figura 7 é um exemplo de 64/256/1024/4096-QAM modificada. - 13 - ΡΕ2216951
As Figuras 8 e 9 são um exemplo de 64-QAM modificada, utilizando Par Reflectido de BRGC. As Figuras 10 e 11 são um exemplo de 256-QAM modificada, utilizando Par Reflectido de BRGC. As Figuras 12 e 13 são um exemplo de 1024-QAM modificada, utilizando Par Reflectido de BRGC (0 a 511) . As Figuras 14 e 15 são um exemplo de 1024-QAM modificada, utilizando Par Reflectido de BRGC (512 a 1023). As Figuras 16 e 17 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (0 a 511) . As Figuras 18 e 19 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (512 a 1023). As Figuras 20 e 21 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (1024 a 1535). As Figuras 22 e 23 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (1536 a 2047). As Figuras 24 e 25 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (2048 a 2559). - 14- ΡΕ2216951
As Figuras 26 e 27 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (2560 a 3071). As Figuras 28 e 29 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (3072 a 3583). As Figuras 30 e 31 são um exemplo de 4096-QAM modificada, utilizando Par Reflectido de BRGC (3584 a 4095). A Figura 32 é um exemplo de mapeamento de Bits de QAM-Modificada, onde 256-QAM é modificada usando BRGC. A Figura 33 é um exemplo de transformação de MQAM em constelação Não uniforme. A Figura 34 é um exemplo de sistema de transmissão digital. A Figura 35 é um exemplo de um processador de entrada. A Figura 36 é uma informação que pode ser incluída na banda de base ("BB - Base band"). A Figura 37 é um exemplo de BICM. - 15- ΡΕ2216951 A Figura 38 é um exemplo de codificador encurtado/perfurado. A Figura 39 é um exemplo de aplicação de diversas constelações. A Figura 40 é um outro exemplo de casos em que é considerada a compatibilidade entre sistemas convencionais. A Figura 41 é uma estrutura de trama que inclui preâmbulos para sinalização de LI e símbolos de dados para dados PLP. A Figura 42 é um exemplo de construtor de tramas. A Figura 43 é um exemplo da inserção de piloto (404) mostrada na Figura. 4. A Figura 44 é uma estrutura de SP. A Figura 45 é uma nova estrutura de SP ou Padrão piloto ("PP - Pilot Pattern") 5'. A Figura 46 é uma estrutura de PP5' sugerida. A Figura 47 é uma relação entre símbolos de dados e preâmbulo. A Figura 48 é uma outra relação entre símbolos de dados e preâmbulo. - 16- ΡΕ2216951 A Figura 49 é um exemplo de perfil de atraso de canal de cabo. A Figura 50 é a estrutura de piloto espalhado que usa z = 56 e z = 112 . A OFDM. Figura 51 é um exemplo de modulador baseado em A preâmbulo. Figura 52 é um exemplo de estrutura de A Preâmbulo. Figura 53 é um exemplo de descodificação de A Figura 54 é um processo para concepção de preâmbulo mais optimizado. A preâmbulo Figura 55 é um outro exemplo de estrutura de A Preâmbulo. Figura 56 é outro exemplo de descodificação de A Preâmbulo. Figura 57 é um exemplo de estrutura de A Figura 58 é um exemplo de descodificação de LI. - 17- ΡΕ2216951 A Figura 59 é um exemplo de processador analógico. A Figura 60 é um exemplo de sistema receptor digital. A Figura 61 é um exemplo de processador analógico utilizado no receptor. A Figura 62 é um exemplo de desmodulador. A Figura 63 é um exemplo de analisador sintáctico de trama. A Figura 64 é um exemplo de desmodulador de BICM. A Figura 65 é um exemplo de descodificação LDPC usando encurtamento/perfuração. A Figura 66 é um exemplo de um processador de saida. A Figura 67 é um exemplo de taxa de repetição de bloco LI de 8 MHz. A Figura 68 é um exemplo taxa de repetição de bloco LI de 8 MHz. - 18- ΡΕ2216951 A Figura 69 é uma nova taxa de repetição de bloco LI de 7,61 MHz. A Figura 70 é um exemplo de sinalização de LI que é transmitida em cabeçalho de trama. A Figura 71 é o resultado de simulação de preâmbulo e estrutura de Ll. A Figura 72 é um exemplo de intercalador de símbolo. A Figura 7 3 é um exemplo de uma transmissão de bloco Ll. A Figura 74 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. A Figura 75 é um exemplo de intercalação/desintercalação em frequência ou em tempo. A Figura 76 é uma tabela analisando a sobrecarga de sinalização de Ll, a qual é transmitida no cabeçalho de FECFRAME em Inserção de Cabeçalho ModCod ("Modulação
Codificação") (307) para o encaminhamento de dados do módulo de BICM mostrado na Figura 3. A Figura 77 mostra uma estrutura para cabeçalho de FECFRAME para minimização de sobrecarga. - 19- ΡΕ2216951 A Figura 78 mostra um desempenho da taxa de erro de bit ("BER - Bit Error Rate") da protecção de LI atrás mencionada. A Figura 79 mostra exemplos de uma trama de transmissão e de uma estrutura de trama FEC. A Figura 80 mostra um exemplo de sinalização de LI. A Figura 81 mostra um exemplo de pré-sinalização de LI. A Figura 82 mostra uma estrutura de bloco de sinalização de LI. A Figura 83 mostra uma intercalação de temporização de Ll. A Figura 84 mostra um exemplo de extracção de modulação e de informação de código. A Figura 85 mostra um outro exemplo de pré-sinalização de Ll. A Figura 86 mostra um exemplo de programação de bloco de sinalização de Ll que é transmitida no preâmbulo. -20- ΡΕ2216951 A Figura 87 mostra um exemplo de pré-sinalização de LI onde é considerado o reforço de potência. A Figura 88 mostra um exemplo de sinalização de LI. A Figura 89 mostra um outro exemplo de extracção de modulação e de informação de código. A Figura 90 mostra um outro exemplo de extracção de modulação e informação de código. A Figura 91 mostra um exemplo de pré-sincronização de Ll. A Figura 92 mostra um exemplo de pré-sinalização de Ll. A Figura 93 mostra um exemplo de sinalização de
Ll. A Figura 94 mostra um exemplo de encaminhamento de sinalização de Ll. A Figura 95 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. A Figura 96 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. -21 - ΡΕ2216951 A Figura 97 é um outro exemplo de sinalização de LI transmitida dentro de um cabeçalho de trama. A Figura 98 mostra um exemplo de sinalização de LI. A Figura 99 é um exemplo de intercalador de símbolo. A Figura 100 mostra um desempenho de intercalação do intercalador de temporização da Figura 99. A Figura 101 é um exemplo de intercalador de símbolo. A Figura 102 mostra um desempenho intercalação do intercalador de temporização da Figura 101. A Figura 103 é um exemplo de desintercalador de símbolo. A Figura 104 é um outro exemplo de intercalação de temporização. A Figura 105 é um resultado de intercalação utilizando o método mostrado na Figura 104. A Figura 106 é um exemplo do método de endereçamento da Figura 105. -22- ΡΕ2216951 A Figura 107 é um outro exemplo de intercalação de temporização de LI. A Figura 108 é um exemplo de desintercalador de símbolo. A Figura 109 é um outro exemplo de desintercalador. A Figura 110 é um exemplo de desintercalador de símbolo. A Figura 111 é um exemplo de endereços de linha e coluna para desintercalação de temporização. A Figura 112 mostra um exemplo de intercalação de bloco genérico num domínio de símbolo de dados onde não sejam usados pilotos.
A Figura 113 é um exemplo de um transmissor OFDM o qual usa fatias de dados. A Figura 114 é um exemplo de um receptor OFDM que usa fatias de dados. A Figura 115 é um exemplo de intercalador de temporização e um exemplo de desintercalador de temporização. ΡΕ2216951 -23- A Figura 116 é um exemplo de formação de símbolos OFDM. A Figura 117 é um exemplo de um Intercalador de temporização ("TI - Time Interleaver"). A Figura 118 é um exemplo de um Intercalador de temporização (TI). A Figura 119 é um exemplo de uma estrutura de preâmbulo num transmissor e um exemplo de um processo num receptor. A Figura 12 0 é um exemplo de um processo num receptor para obter L1_XFEC_FRAME a partir do preâmbulo. A Figura 121 é um exemplo de uma estrutura de preâmbulo num transmissor e um exemplo de um processo num receptor. A Figura 122 é um exemplo de um Intercalador de temporização (TI). A Figura 123 é um exemplo de um transmissor OFDM que utiliza fatias de dados. A Figura 124 é um exemplo de um receptor OFDM que utiliza fatias de dados. -24- ΡΕ2216951 A Figura 125 é um exemplo de um Intercalador de temporização (TI). A Figura 126 é um exemplo de um Desintercalador de temporização ("TDI - Time De-Interleaver"). A Figura 127 é um exemplo de um Intercalador de temporização (TI). A Figura 128 é um exemplo de fluxo de intercalação e desintercalação de temporização de preâmbulo. A Figura 129 é um parâmetro de profundidade de Intercalação de temporização em sinalização cabeçalho de LI . A Figura 130 é um exemplo de uma sinalização cabeçalho de Ll, estrutura de Ll, e de um método de preenchimento. A Figura 131 é um exemplo de sinalização de Ll. A Figura 132 é um exemplo de dslice_ti_depth. A Figura 133 é um exemplo de dslice_type. A Figura 134 é um exemplo de plp type. -25- ΡΕ2216951 A Figura 135 é um exemplo de plp_payload_type. A Figura 136 é um exemplo de Plp_modcod. A Figura 137 é um exemplo de GI. A Figura 138 é um exemplo de PAPR. A Figura 139 é um exemplo de sinalização de Ll. A Figura 140 é um exemplo de plp_type. A Figura 141 é um exemplo de sinalização de Ll. A Figural42 é um exemplo de uma sinalização cabeçalho de Ll, estrutura de Ll, e de um método de preenchimento. A Figura 143 é um exemplo de sinalização de Ll. A Figura 144 mostra exemplos de campos de sinalização de Ll. A Figura 145 é um exemplo de sinalização de Ll. A Figura 146 é um exemplo de plp_type.
DESCRIÇÃO DOS MODELOS DE REALIZAÇÃO PREFERIDOS
Passa-se agora a fazer referência em maior detalhe aos modelos de realização preferidos para a -26- ΡΕ2216951 presente invenção, exemplos dos quais estão ilustrados nos desenhos anexos. Sempre que possível, os mesmos números de referência serão usados em todos os desenhos para identificarem a mesma peça ou peças semelhantes.
Na descrição que se segue, o termo "serviço" é indicativo de quaisquer conteúdos de difusão os quais podem ser transmitidos/recebidos pelo aparelho de transmissão/recepção de sinal. A Modulação de Amplitude em Quadratura (QAM) utilizando Código Binário Reflectido de Gray (BRGC) é usada como modulação, num ambiente de transmissão de difusão onde seja usada a convencional Modulação Codificada Intercalada de Bits) ("BICM" - Bit Interleaved Coded Modulation"). A Figura 1 mostra um exemplo de 64-QAM usado no DVB-T Europeu. 0 BRGC pode ser executado usando o método mostrado na Figura 2. Um bit n de BRGC pode ser obtido pela adição de um código de inversão de bits (n-1) de BRGC (ou seja, código reflectido) a um reverso de bits (n-1), pela adição de Os ("zeros") a uma frente de originais bits (n-1) de BRGC, e pela adição de ls ("uns") a uma frente de código reflectido. 0 código BRGC feito por este método apresenta uma distância de Hamming de um (1) entre códigos adjacentes. Para além disso, quando se aplica BRGC a QAM, será igual a um (1) a distância de Hamming entre um ponto e os quatro pontos que estejam mais estreitamente adjacentes -27- ΡΕ2216951 a esse ponto, e a distância de Hamming entre o ponto e um conjunto de outros quatro pontos que estejam secundariamente mais próximos de forma adjacente ao ponto é igual a dois (2). Tais caracteristicas de distâncias de Hamming entre um especifico ponto de constelação e outros pontos adjacentes podem ser apelidadas como regra de mapeamento de Gray, em QAM.
Para tornar um sistema robusto contra o Aditivo Ruido Branco Gaussiano ("AWGN - Additive White Gaussian Noise"), a distribuição de sinais transmitidos a partir de um transmissor pode ser feita aproximada a uma distribuição de Gauss. Para ser capaz de fazer isso, as localizações de pontos em constelação podem ser modificadas. A Figura 3 mostra uma saída aproximada da Gaussiana por modificação 64-QAM, usada em DVB-T. Uma tal constelação pode ser apelidada como QAM Não uniforme ("NU-QAM - Non-uniform QAM").
Para fazer uma constelação de QAM Não uniforme, pode ser usada a Função de Distribuição Cumulativa ("CDF -Cumulative Distribution Function") de Gauss. No caso de QAM de 64, 256, ou 1024 - ou seja, 2n AM's - a QAM pode ser dividida em duas N-PAM independentes. Ao dividir a CDF de Gauss em N secções de probabilidade idêntica, e ao permitir que um ponto de sinal em cada secção represente a secção, pode ser executada uma constelação que tenha distribuição Gaussiana. Por outras palavras, a coordenada xj da N-PAM recém-definida não uniforme pode ser definida da seguinte forma: -28- ΡΕ2216951 ' — < dx = Pp ““WZs·
1 2JI-
# *** # (Eq. 1) A Figura 3 é um exemplo da transformação de 64QAM de DVB-T em NU-64QAM, usando os métodos antecedentes. A Figura 3 representa um resultado da modificação de coordenadas tanto do eixo I como do eixo Q usando os métodos antecedentes e mapeando os prévios pontos de constelação para coordenadas definidas de novo. No caso de QAM de 32, 128, ou 512 - ou seja, QAM cruzada que não é QAM 2n - uma nova coordenada pode ser encontrada pela modificação de Pj de forma apropriada.
Um modelo de realização para a presente invenção pode modificar QAM usando BRGC, recorrendo às caracteristicas de BRGC. Tal como se mostra na Figura 4, é igual a um a distância de Hamming entre par Reflectido em BRGC, porque ela difere em apenas um bit, o qual é adicionado à frente de cada código. A Figura 5 mostra as caracteristicas em QAM onde exista par Reflectido tanto para o eixo I como para o eixo Q. Nesta Figura, existe par Reflectido em cada um dos lados da linha preta ponteada.
Pela utilização de pares Reflectidos existentes em QAM, poderá ser baixada a potência média de uma constelação de QAM, ao mesmo tempo que se mantém a regra de mapeamento de Gray em QAM. Por outras palavras, numa -29- ΡΕ2216951 constelação em que esteja normalizada no valor 1 a potência média, a distância Euclidiana mínima na constelação pode ser aumentada. Quando esta QAM modificada é aplicada a sistemas de difusão ou de comunicação, torna-se possível implementar quer um sistema com maior robustez ao ruído utilizando a mesma energia que um sistema convencional, quer um sistema com o mesmo desempenho que um sistema convencional mas cujo consumo de energia é menor. A Figura 6 mostra um método de modificação QAM pela utilização de par Reflectido de BRGC. A Figura 6a mostra uma constelação e a Figura 6b mostra um fluxograma para modificação QAM utilizando par Reflectido de BRGC. Inicialmente, precisa de ser encontrado um ponto alvo que tenha a maior potência entre os pontos da constelação. Os pontos candidatos são pontos onde esse ponto alvo se pode mover, e são os pontos vizinhos mais aproximados do par reflectido do ponto alvo. Em seguida, precisa de ser encontrado entre os pontos candidatos um ponto vazio (ou seja, um ponto que ainda não esteja tomado por outros pontos) apresentando a menor potência, e a potência do ponto alvo e a potência de um ponto candidato serão comparadas. Se a potência do ponto candidato for mais pequena, o ponto de alvo move-se para o ponto candidato. Estes processos são repetidos até que uma potência média dos pontos na constelação atinja um valor mínimo, ao mesmo tempo que se mantém a regra de mapeamento de Gray. -30- ΡΕ2216951 A Figura 7 mostra um exemplo da QAM de 64/256/1024/4096 Modificada. Os valores mapeados de Gray correspondem respectivamente às Figuras 8 a 31. Para além destes exemplos, podem ser imaginados outros tipos de QAM Modificada que permitam idêntica optimização de potência. Isto é possível porque um ponto alvo se pode mover para múltiplos pontos candidatos. A QAM Modificada que foi sugerida pode ser aplicada, não só para QAM de 64/256/1024/4096, mas também para QAM cruzada, QAM de maior tamanho, ou para modulações utilizando outros BRGC diferentes de QAM. A Figura 32 mostra um exemplo de mapeamento de Bit de QAM Modificada, onde 256-QAM é modificada usando BRGC. A Figura 32a e a Figura 32b mostram o mapeamento dos Bits Mais Significativos ("MSB - Most Significant Bits").
Os pontos identificados por círculos preenchidos representam mapeamentos de uns ("1's"), e os pontos identificados por círculos em branco representam os mapeamentos de zeros ("0' s") . De uma mesma maneira, cada bit é mapeado como se mostra nos desenhos de (a) a (h) na Figura 32, até que sejam mapeados os Bits Menos Significativos ("LSB - Less Significant Bits") . Como se mostra na Figura 32, a QAM Modificada pode possibilitar a decisão sobre bits, usando somente os eixos I ou Q como na QAM convencional, à excepção de um bit que se segue a MSB (Figura 32c e Figura 32d) . Pela utilização destas características, um receptor simples pode ser feito ao modificar parcialmente um receptor para QAM. Um receptor -31 - ΡΕ2216951 eficiente pode ser implementado através da verificação de ambos os valores de I e de Q apenas quando houver a determinação do bit que se seque MSB, e apenas calculando I ou Q para os restantes bits. Este método pode ser aplicado a LLR ("LLR - Log- Likelihood Ratio") Aproximada, a LLR Exacta, ou a decisão Firme ("Hard decision").
Ao usar a QAM Modificada - ou MQAM - que utiliza as caracteristicas do BRGC atrás mencionado, pode ser construída uma constelação Não uniforme - ou NU-MQAM. Na equação anterior onde foi usada a CDF de Gauss, os Pj podem ser modificados para se ajustarem com MQAM. Tal como na QAM, em MQAM podem ser considerados dois PAM' s tendo eixo de I e eixo de eixo Q. No entanto, e ao contrário da QAM onde é idêntico um número de pontos correspondente a um valor para cada eixo de PAM, na MQAM o número de pontos varia. Se um número de pontos que corresponde ao valor de ordem j de PAM for definido como nj numa MQAM onde existe um total de M pontos da constelação, então Pj pode ser definido da seguinte forma: a = Λ
Ff =- (Eq. 2)
Usando o Pj recém-def inido, a MQAM pode ser transformada em constelação Não uniforme. Os Pj podem ser definidos da seguinte maneira para o exemplo de 256-MQAM. _ç2,s is* m sé si m imiis^sjhs&s-ís*ira ímzmzze 158¾¾
iii'· iiif1 liiiiiiii 2ÍÍ2M ^HSP -32- ΡΕ2216951 A Figura 33 é um exemplo da transformação de MQAM em constelação Não uniforme. A NU-MQAM construída pela utilização destes métodos pode reter as características de receptores de MQAM com coordenadas modificadas de cada PAM. Nestas circunstâncias, pode ser implementado um receptor eficiente. Para além disso, pode ser implementado um sistema de maior robustez ao ruido do que o anterior NU-QAM. Para um mais eficiente sistema de transmissão de difusão, é possível tornar híbridas a MQAM e a NU-MQAM. Por outras palavras, pode ser implementado um sistema de maior robustez ao ruído usando MQAM para um ambiente onde seja usado um código de correcção de erro com alta taxa de código, e pela utilização de NU-MQAM por outro lado. Para um tal caso, um transmissor pode deixar que um receptor receba informação da taxa de código para um código de correcção de erro nesse momento utilizado, e para um tipo de modulação nesse momento utilizada, de tal forma que o receptor possa desmodular de acordo com a modulação nesse momento utilizada. A Figura 34 mostra um exemplo do sistema de transmissão digital. As entradas podem incluir um número de fluxos de MPEG-TS ou fluxos de GSE ("General Encapsulation Stream") . Um módulo de processador de entrada 101 pode adicionar parâmetros de transmissão ao fluxo de entrada e realizar a programação para um módulo BICM 102. 0 módulo BICM 102 pode adicionar redundância e dados de intercalação para correcção de erros de canal de transmissão. Um construtor de tramas 103 pode construir tramas por adicionamento de informação de sinalização da camada física -33- ΡΕ2216951 e pilotos. Um modulador 104 pode realizar modulação sobre símbolos de entrada com métodos eficientes. Um processador analógico 105 pode executar vários processamentos para converter sinais digitais de entrada em sinais analógicos de saída. A Figura 35 mostra um exemplo de um processador de entrada. O fluxo de entrada MPEG-TS ou GSE pode ser transformado pelo pré-processador de entrada num total de n fluxos, os quais serão processados independentemente. Cada um daqueles fluxos tanto pode ser uma trama TS completa que inclui múltiplos componentes de serviço, como uma trama TS mínima que inclui um componente de serviço (por exemplo, vídeo ou áudio). Para além disso, cada uma daqueles fluxos pode ser um fluxo GSE que tanto transmite serviços múltiplos como um único serviço. 0 módulo de interface de entrada 202-1 pode alocar um número de bits de entrada igual à capacidade máxima de campo de dados de uma trama de Banda de base (BB) . Pode ser inserido um preenchimento para completar a capacidade do bloco de código LDPC/BCH. O módulo de sincronização de fluxo de entrada 203-1 pode disponibilizar um mecanismo para fazer a regeneração, no receptor, do relógio do Fluxo de Transporte (ou Fluxo Genérico empacotado) , a fim de garantir, de ponta a ponta, taxas de bits e de atraso constantes. -34- ΡΕ2216951 A fim de permitir a recombinação do Fluxo de Transporte sem a necessidade de memória adicional no receptor, os Fluxos de Transporte de entrada são retardados por compensadores de atraso 204-1 an, considerando parâmetros de intercalação dos PLP's de dados num grupo, e o correspondente PLP comum. Os módulos de eliminação de pacote nulo 205-1 an podem aumentar a eficiência de transmissão ao remover o pacote nulo inserido, para uma situação de serviço de Taxa de Bits Variável ("VBR -"Variable Bit Rate"). Os módulos codificadores de Verificação de Redundância Cíclica ("CRC - "Cyclic Redundancy Check") 206-1 an podem adicionar paridade de CRC para aumentar a fiabilidade de transmissão da trama de BB. Os módulos de inserção de cabeçalho de BB 207-1 a n podem adicionar cabeçalho de trama de BB numa parte inicial da trama de BB. A informação que pode ser incluída no cabeçalho de BB é mostrada na Figura 36.
Um módulo de incorporação/separação em fatias 208 pode executar a separação em fatias da trama de BB a partir de cada PLP, incorporar tramas BB a partir de múltiplos PLP's, e programar cada trama de BB no seio de uma trama de transmissão. Consequentemente, o módulo de incorporação/separação em fatias 208 pode produzir informação de sinalização de Ll que diz respeito a alocação de PLP em trama. Por último, um módulo misturador de BB 209 pode tornar aleatórios os fluxos de bits de entrada, para minimizar a correlação entre bits no seio do fluxo de bits. Os módulos sombreados na Figura 35 são módulos usados -35- ΡΕ2216951 quando o sistema de transmissão utiliza um único PLP, e os outros módulos da Figura 35 são módulos usados quando o dispositivo de transmissão utiliza PLP's múltiplos. A Figura 37 mostra um exemplo de módulo BICM. A Figura 37a mostra o encaminhamento de dados e a Figura 37b mostra o encaminhamento de LI do módulo BICM. Um módulo codificador externo 301 e um módulo codificador interno 303 podem adicionar redundância aos fluxos de bits de entrada para correcção de erros. Um módulo intercalador externo 302 e um módulo intercalador interno 304 podem intercalar bits para evitar rajadas de erros. 0 módulo intercalador externo 302 pode ser omitido se o BICM for especificamente destinado a DVB-C2. Um módulo demux de bits 305 pode controlar a fiabilidade de cada saída de bit proveniente do módulo intercalador interno 304. Um módulo mapeador de símbolo 306 pode mapear os fluxos de bits de entrada em fluxos de símbolos. Neste ponto, é possível usar qualquer uma das seguintes QAM: uma QAM convencional, uma MQAM que utiliza o atrás mencionado BRGC para melhoria de desempenho, uma NU-QAM que utiliza a modulação Não uniforme, ou uma NU-MQAM que utiliza a modulação Não uniforme aplicada em BRGC para melhoria do desempenho. Para construir um sistema que seja mais robusto contra o ruído, poderão ser consideradas combinações de modulações usando MQAM e/ou NU-MQAM, em função da taxa de código do código de correcção de erros e da capacidade de constelação. Neste ponto, o módulo mapeador de símbolo 306 pode usar uma constelação apropriada, de acordo com a taxa de código e a -36- ΡΕ2216951 capacidade de constelação. A Figura 39 mostra um exemplo de tais combinações. 0 Caso 1 mostra um exemplo de utilização de NU-MQAM apenas para taxa de código baixa, na implementação de um sistema simplificado. 0 Caso 2 mostra um exemplo de utilização da constelação optimizada em cada taxa de código. 0 transmissor pode enviar informação para o receptor acerca da taxa de código do código de correcção de erros, e da capacidade de constelação, de tal forma que o receptor possa usar uma constelação apropriada. A Figura 40 mostra um outro exemplo de casos em que é considerada a compatibilidade entre sistemas convencionais. Para além das exemplificadas, serão possíveis outras combinações para optimização do sistema. O módulo de inserção de Cabeçalho ModCod 307 mostrado na Figura 37 pode receber informação de retorno de Codificação e Modulação Adaptáveis (ACM) /Codificação e Modulação Variáveis (VCM), e adicionar informação de parâmetros usada em codificação e modulação para um bloco de FEC sob a forma de cabeçalho. 0 cabeçalho tipo de modulação/Taxa de código (ModCod) pode incluir a seguinte informação: * tipo de FEC (1 bit) - LDPC longo ou curto * Taxa de código (3 bits)
* Modulação (3 bits) - até à 64K QAM * Identificador de PLP (8 bits) -37- ΡΕ2216951 0 módulo intercalador de símbolo 308 pode executar intercalação no domínio de símbolo, para obter efeitos adicionais de intercalação. Os processos semelhantes realizados para o encaminhamento de dados podem ser executados para encaminhamento de sinalização de Ll, mas com parâmetros possivelmente diferentes (308-1). Neste ponto, pode ser usado para código interno um módulo de código encurtado/perfurado (303-1). A Figura 38 mostra um exemplo de codificação LDPC usando encurtamento/perfuração. O processo de encurtamento pode ser realizado sobre blocos de entrada que tenham menos bits do que um número de bits requerido para codificação LDPC, já que podem ser preenchidos (301c) muitos bits de zero necessários para codificação LDPC. Os fluxos de bits entrados Preenchidos com Zeros podem ter bits de paridade através da codificação LDPC (302c). Neste ponto, para fluxos de bits que correspondam a fluxos de bits originais os zeros podem ser removidos (303c), e para fluxos de bits de paridade pode ser realizada a perfuração (304c) de acordo com as taxas de código. Estes fluxos de bits de informação processada e fluxos de bits de paridade podem ser multiplexados em sequências originais e colocados na saída (305c). A Figura 41 mostra uma estrutura de trama a qual compreende preâmbulo para sinalização de Ll e símbolo de dados para dados PLP. Pode ser observado que preâmbulo e símbolos de dados são gerados de forma cíclica, usando uma -38- ΡΕ2216951 trama como unidade. Os símbolos de dados incluem PLP tipo 0 que é transmitido usando uma modulação/ codificação fixa, e PLP tipo 1 que é transmitido usando uma modulação/codif icação variável. Para o PLP tipo 0, as informações tais como modulação, tipo de FEC e taxa de código FEC são transmitidas em preâmbulo (ver Figura 42, Inserção de cabeçalho de trama 401) . Para o PLP tipo 1, a informação correspondente pode ser transmitida em cabeçalho de bloco de FEC de um símbolo de dados (ver Figura 37, Inserção de cabeçalho ModCod 307). Pela separação dos tipos de PLP, pode ser reduzida em 3% a 4% a sobrecarga de ModCod relativamente a uma taxa de transmissão total, para o PLP tipo 0 que é transmitido a uma taxa de bits fixa. Num receptor, para PLP de modulação/codificação fixa - PLP tipo 0 - o dispositivo de remoção de cabeçalho de trama r401 mostrado na Figura 63 pode extrair informação acerca da Modulação e da taxa de código de FEC, e fornecer a informação extraída para um módulo de descodificação BICM. Para PLP de modulação/codif icação variável - PLP tipo 1 -os módulos de extracção ModCod r307 e r307-l mostrados na Figura 64 podem extrair e fornecer os parâmetros necessários para descodificação BICM. A Figura 42 mostra um exemplo de um construtor de trama. Um módulo de inserção de cabeçalho de trama 401 pode formar uma trama a partir de fluxos de símbolos de entrada, e pode adicionar o cabeçalho de trama na frente de cada trama transmitida. O cabeçalho de trama pode incluir a seguinte informação: -39- ΡΕ2216951 * Número de canais vinculados (4 bits) * Intervalo de guarda (2 bits) * PAPR (2 bits) * Padrão piloto (2 bits) * Identificação de Sistema Digital (16 bits) * Identificação de trama (16 bits) * Comprimento de trama (16 bits) - número de simbolos de Multiplexagem por Divisão de Frequência Ortogonal ("OFDM - Orthogonal Frequency Division Multiplexing") por trama * Comprimento de Supertrama (16 bits) - número de tramas por supertrama * Número de PLP's (8 bits)
* for cada PLP
Identificação de PLP (8 bits) id de ligação de canal (4 bits)
Inicio de PLP (9 bits)
Tipo de PLP (2 bits) - PLP comum ou outros Tipo de carga útil de PLP (5 bits)
Tipo de MC (1 bit) - modulação e codificação fixa/variável if tipo MC = = modulação e codificação fixa
Tipo de FEC (1 bits) - LDPC longo ou curto Taxa de código (3 bits)
Modulação (3 bits) - up-to 64K QAM end if; Número de canais de entalhe (2 bits) -40- ΡΕ2216951 for cada entalhe
Inicio de entalhe (9 bits)
Largura de entalhe (9 bits) end for;
Largura de PLP (9 bits) - número máximo de blocos
FEC de PLP
Tipo de intercalação de temporização de PLP (2 bits) end for; * CRC-32 (32 bits) 0 ambiente de ligação de canais é assumido para informação de LI transmitida no cabeçalho de Trama, e os dados que correspondem a cada fatia de dados são definidos como PLP. Nestas circunstâncias, são requeridas informações tais como identificador de PLP, identificador de ligação de canais e endereço de inicio de PLP, para cada canal utilizado na ligação. Num modelo de realização para esta invenção, para reduzir a sobrecarga de sinalização é sugerida a transmissão de campo de ModCod no cabeçalho de trama FEC se o tipo de PLP suportar modulação/codificação variável, e a transmissão de campo de ModCod no cabeçalho de trama se o tipo PLP suportar modulação/codificação fixa. Para além disso, se existir uma banda de Entalhe para cada PLP, ao transmitir o endereço inicial de Entalhe e a respectiva largura, pode tornar-se desnecessária a descodificação das correspondentes portadoras no receptor. -41 - ΡΕ2216951 A Figura 43 mostra um exemplo de Padrão piloto 5 (PP5) aplicado num ambiente de ligação de canais. Como se mostra, se as posições de SP forem coincidentes com as posições piloto de preâmbulo, pode ocorrer uma estrutura de piloto irregular. A Figura 43a mostra um exemplo de módulo de inserção de piloto 404 como mostrado na Figura 42. Como representado na Figura 43, se for usada uma banda de frequência única (por exemplo, 8 MHz) a largura de banda disponível é de 7,61 MHz, mas se estiverem ligadas múltiplas bandas de frequência, as bandas de guarda podem ser removidas, podendo assim aumentar significativamente a eficiência de frequência. A Figura 43b é um exemplo de módulo de inserção de preâmbulo 504 como mostrado na Figura 51, o qual é transmitido na parte da frente da trama e, mesmo com ligação de canais, o preâmbulo tem taxa de repetição de 7,61 MHz que é a largura de banda do bloco LI. Esta é uma estrutura que tem em consideração a largura de banda de um sintonizador que realiza o varrimento do canal inicial.
Os Padrões Piloto tanto existem para Preâmbulo como para símbolo de dados. Para o símbolo de dados, podem ser usados padrões piloto espalhado ("SP - Scattered Pilot") . O Padrão Piloto 5 (PP5) e o padrão piloto 7 (PP7) de T2 podem ser bons candidatos para a interpolação somente de frequência. Ο PP5 tem x=12, y=4, z = 48 para GI = l/64, e ο PP7 tem x = 24, y=4, z = 96 para GI = 1/128. Para uma -42- ΡΕ2216951 melhor estimação de canal, também é possível uma adicional interpolação de temporização. Os padrões piloto para o preâmbulo podem cobrir todas as posições de piloto possíveis para a angariação canal inicial. Para além disso, as posições de piloto de preâmbulo devem ser coincidentes com as posições de SP, e é desejado um padrão piloto único tanto para o preâmbulo como para o SP. Os pilotos de preâmbulo também poderiam ser usados para interpolação de temporização e cada um dos preâmbulos poderá ter um padrão piloto idêntico. Estes requisitos são importantes para a detecção de C2 no varrimento, e necessários para a estimação do desvio de frequência com correlação de sequência de mistura. Num ambiente de ligação de canais, a coincidência em posições piloto também deve ser mantida para ligação de canais, pois uma estrutura piloto irregular pode degradar o desempenho da interpolação.
Em detalhe, se uma distância z entre pilotos espalhados (SP's) num símbolo OFDM for de 48, e se uma distância y entre SP's correspondendo a uma específica portadora SP ao longo do eixo do tempo for igual a 4, uma distância efectiva x passa a ser igual a 12 após a interpolação de temporização. Isto acontece quando uma fracção de intervalo guarda ("GI - Guard Interval") for 1/64. Se a fracção GI for 1/128, pode-se usar x = 24, y=4 e z = 96. Se for usada ligação de canais, as posições de SP podem ser tornadas coincidentes com as posições de piloto de preâmbulo, ao gerar pontos não contínuos na estrutura de pilotos espalhados. -43 - ΡΕ2216951
Neste ponto, as posições de piloto de preâmbulo podem ser coincidentes com quaisquer posições de SP de símbolo de dados. Quando é usada ligação de canais, pode ser determinada a fatia de dados onde um serviço é transmitido, independentemente da granularidade da largura de banda de 8 MHz. No entanto, para redução de sobrecarga no endereçamento da fatia de dados, pode ser escolhida uma transmissão iniciando-se a partir da posição de SP e terminando na posição de SP.
Quando um receptor recebe tais SP's, se necessário, o módulo de estimação de canal r501 mostrado na Figura 62 pode realizar interpolação de temporização para obter os pilotos mostrados na Figura 43 em linhas ponteadas, e executar a interpolação de frequência. Neste ponto, para pontos não contínuos, cujos intervalos estão identificados pelo número de referência 32 na Figura 43, podem ser implementadas quer a realização de interpolações à esquerda e à direita separadamente, quer a realização de interpolações em apenas um lado seguida da realização de interpolação no outro lado com utilização - como ponto de referência - das posições de piloto já interpoladas cujo intervalo é 12. Neste ponto, a largura da fatia de dados pode variar dentro de 7,61 MHz, podendo assim um receptor minimizar o consumo de energia através da realização de estimação de canais e a descodificação apenas das necessárias subportadoras. -44- ΡΕ2216951 A Figura 44 mostra um outro exemplo de PP5 aplicado em ambiente de ligação de canais, ou uma estrutura de SP para manutenção de uma distância efectiva x igual a 12, para evitar a estrutura irregular de SP mostrada na Figura 43 quando for usada ligação de canais. A Figura 44a é uma estrutura de SP para símbolo de dados e a Figura 44b é uma estrutura de SP para o símbolo de preâmbulo.
Como foi mostrado, se a distância de SP for mantida consistente, em caso de ligação de canais, não haverá problema em interpolação de frequência mas as posições piloto entre símbolo de dados e preâmbulo podem não ser coincidentes. Por outras palavras, esta estrutura não necessita de adicional estimação de canal para uma estrutura de SP irregular, embora as posições SP usadas em ligação de canais e posições piloto de preâmbulo se tornem diferentes para cada canal. A Figura45 mostra uma nova estrutura de SP - ou PP5' - para fornecer uma solução para os dois problemas atrás mencionados em ambiente de ligação canal de. Especificamente, uma distância de piloto de x=16 pode solucionar esses problemas. Para preservar a densidade de piloto ou para manter a mesma sobrecarga, um PP5' pode apresentar x=16, y=3, z = 48 para GI = l/64, e uma PP7'
pode apresentar x= 16, y=6, z = 96 para GI = 1/128. A capacidade de interpolação somente de frequência ainda pode ser mantida. As Posições piloto são ilustradas na Figura 45 para comparação com a estrutura PP5. -45- ΡΕ2216951 A Figura 4 6 mostra um exemplo de um novo padrão de SP - ou estrutura PP5' - em ambiente de ligação de canais. Como mostrado na Figura 46, quer seja usado o canal único ou a ligação de canais, uma efectiva distância piloto x= 16 pode ser disponibilizada. Para além disso, dado que as posições de SP podem ser tornadas coincidentes com as posições de piloto de preâmbulo, consegue-se evitar a deterioração da estimação de canal provocada pela irregularidade de SP ou por posições não coincidentes de SP. Por outras palavras, não existe qualquer posição irregular de SP para interpolador de frequência e é proporcionada coincidência entre posições de preâmbulo e de SP.
Por conseguinte, os novos padrões de SP propostos podem ser vantajosos, pelo facto de poder ser usado esse padrão único de SP tanto para o canal único como para o canal ligado; nenhuma estrutura piloto irregular pode ser provocada, pelo que é possível uma boa estimação de canal; ambas as posições de preâmbulo e de piloto de SP podem ser mantidas coincidentes; a densidade piloto pode ser mantida respectivamente igual à de PP5 e PP7; e a capacidade de interpolação somente da frequência também pode ser preservada.
Para além disso, a estrutura de preâmbulo pode cumprir os requisitos, tais como: (i) as posições de piloto de preâmbulo deverem cobrir todas as posições possíveis de SP para a aquisição de canal inicial; (ii) o número máximo -46- ΡΕ2216951 de portadoras dever ser 3409 (7, 61 MHz) para o varrimento inicial; (iii) deverem ser utilizados exactamente os mesmos padrões piloto e sequência de mistura para a detecção C2; e (iv) não ser necessária qualquer preâmbulo de detecção especifico como PI em T2.
Em termos de relação com a estrutura de trama, a granularidade da posição da fatia de dados pode ser alterada para 16 portadoras, em vez de 12, podendo assim ocorrer uma menor sobrecarga no endereçamento de posição, e não se devendo esperar qualquer outro problema dizendo respeito à condição de fatia de dados, condição de impulso Nulo, etc.
Nestas circunstâncias, no módulo de estimação de canal r501 da Figura 62 podem ser usados os pilotos em cada preâmbulo, quando é realizada interpolação de temporização de SP de símbolo de dados. Como consequência, podem ser melhoradas a aquisição de canal e estimação de canal nos limites de trama.
Agora, no que diz respeito aos requisitos relacionados com o preâmbulo e a estrutura de piloto, existe consenso em que: (i) as posições dos pilotos de preâmbulo e dos SP's deverão coincidir, independentemente da ligação de canais; (ii) o número de portadoras totais no bloco LI deve ser divisível pela distância de piloto para evitar uma estrutura irregular na borda de banda; (iii) os blocos de LI devem ser repetidos no domínio da frequência; -47- ΡΕ2216951 e (iv) os blocos de LI devem ser sempre descodificáveis em posição arbitrária de janela do sintonizador. Os requisitos adicionais serão: (i) as posições e os padrões de piloto devem ser repetidos pelo período de 8 MHz; (ii) o correcto desvio de frequência da portadora deve ser estimado sem conhecimento da ligação de canais; e (iii) a descodificação de LI (reordenação) é impossível antes que o desvio de frequência seja compensado. A Figura 47 mostra uma relação entre símbolo de dados e preâmbulo, quando são usadas estruturas de preâmbulo como as mostradas na Figura 52 e na Figura 53. 0 bloco LI pode ser repetido pelo período de 6 MHz. Para a descodificação de Ll, tanto o desvio de frequência como o padrão de desvio de Preâmbulo deverão ser encontrados. A descodificação de Ll não é possível em posição de sintonizador arbitrária sem informação de ligação de canais, e um receptor não pode diferenciar entre o valor de desvio de preâmbulo e o desvio de frequência.
Nestas circunstâncias, precisa de ser obtida estrutura de ligação de canais num receptor, especificamente para o dispositivo de remoção de cabeçalho de trama r401 mostrado na Figura 63 para realizar a descodificação do sinal de Ll. Uma vez que é conhecido o valor de desvio de preâmbulo esperado em duas regiões verticalmente sombreadas na Figura 47, o módulo de sincronização tempo/frequência r505 na Figura 62 pode estimar o desvio de frequência da portadora. Com base na -48- ΡΕ2216951 estimação, o encaminhamento de sinalização de LI (r308-l a r301-l) na Figura 64 pode descodificar LI. A Figura 48 mostra uma relação entre símbolo de dados e preâmbulo quando é usada a estrutura de preâmbulo mostrada na Figura 55. 0 bloco LI pode ser repetido pelo período de 8 MHz. Para a descodificação de Ll, apenas precisa de ser encontrado o desvio de frequência, podendo não ser requerido conhecimento da ligação de canais. 0 desvio de frequência pode ser facilmente estimado usando a conhecida Sequência Binária Pseudo Aleatória ("PRBS -Pseudo Random Binary Sequence"). Como se mostra na Figura 48 o preâmbulo e os símbolos de dados estão alinhados, pelo que a busca adicional de sincronização pode tornar-se desnecessária. Como consequência, torna-se possível para um receptor, especificamente para o módulo do dispositivo de remoção de cabeçalho de trama r401 mostrado na Figura 63, que apenas precise de ser obtido o pico de correlação com a sequência de mistura de piloto, para executar a descodificação de sinal de Ll. 0 módulo de sincronização tempo/frequência r505 na Figura 62 pode estimar o desvio de frequência de portadora a partir da posição de pico. A Figura 49 mostra um exemplo de perfil de atraso de canal de cabo.
Do ponto de vista do projecto de piloto, o actual GI já protege suficientemente a propagação de atraso do canal de cabo. No pior dos casos, redesenhar o modelo de -49- ΡΕ2216951 canal pode ser uma opção. Para repetir o padrão exactamente a cada 8 MHz, a distância de piloto deverá ser um divisor de 3584 portadoras (z = 32 ou 56) . Uma densidade de piloto de z = 32 pode aumentar a sobrecarga de piloto, pelo que z = 56 poderá ser escolhido. Uma ligeiramente menor cobertura de atraso pode não ser importante no canal de cabo. Por exemplo, poderá ser de 8 ps para PP5' e de 4 ps para PP7', em comparação com os 9,3 ps (PP5) e os 4,7 ps (PP7). Atrasos mais significativos podem ser cobertos por ambos os padrões piloto, mesmo num caso pior. Para a posição de piloto de preâmbulo, não são necessárias mais do que todas as posições de SP em símbolo de dados.
Se o encaminhamento de atraso de -40 dB puder ser ignorado, a actual dispersão do atraso pode tornar-se em 2,5 ps, 1/64 GI=7 ps, ou 1/128 GI=3,5 ps. Isso mostra que o parâmetro de distância piloto z = 56 pode ser um valor bastante bom. Para além disso, z = 56 pode ser um valor conveniente para estruturação do padrão piloto que permita a estrutura de preâmbulo mostrada na Figura 48. A Figura 50 mostra a estrutura piloto espalhada que utiliza z = 56 e z = 112, a qual é construída no módulo de inserção de piloto 404 na Figura 42. São propostos PP5' (x = 14, y = 4, z = 56) e PP7' (x = 28, y=4, z = 112).
Portadoras de borda poderão ser inseridas para borda de fecho. -50- ΡΕ2216951
Como se mostra na Figura 50, os pilotos são alinhados para 8 MHz a partir de cada borda da banda, podendo cada posição de piloto e estrutura de piloto ser repetida a cada 8MHz. Nestas circunstâncias, esta estrutura pode suportar a estrutura de preâmbulo mostrada na Figura 48. Para além disso, pode ser usada uma estrutura de piloto comum entre preâmbulo e símbolo de dados. Como consequência, o módulo de estimação de canal r501 na Figura 62 pode realizar a estimação de canal utilizando a interpolação sobre preâmbulo e símbolo de dados, pois não poderá ocorrer qualquer padrão piloto irregular, independentemente da posição da janela que for decidida pelas localizações da fatia de dados. Neste ponto, o uso de apenas a interpolação de frequência pode ser suficiente para compensar a distorção de canal relativamente à dispersão de atraso. Se for adicionalmente feita interpolação de temporização, poderá ser realizada uma estimação de canal mais precisa.
Por conseguinte, no novo padrão piloto proposto, a posição de piloto e o padrão podem ser repetidos com base num período de 8 MHz. Um único padrão piloto pode ser usado tanto para preâmbulo como para símbolo de dados. A descodificação de LI pode ser sempre possível sem o conhecimento da ligação de canais. Para além disso, o padrão piloto proposto pode não afectar a uniformização com T2, porque: (i) pode ser usada a mesma estratégia piloto de padrão piloto espalhado; (ii) T2 já usa 8 padrões piloto diferentes; e (iii) não poderá ser aumentada de forma significativa a complexidade de receptor por padrões piloto -51 - ΡΕ2216951 modificados. Para uma sequência de mistura de piloto: (i) o período de PRBS pode ser 2047 (sequência m); (ii) a geração de PRBS pode ser redefinida a cada 8 MHz, da qual o período é de 3584; (iii) a taxa de repetição de piloto de 56 pode ser também ser primo com 2047; e (iv) não será de esperar qualquer problema PAPR. A Figura 51 mostra um exemplo de um modulador baseado em OFDM. Os fluxos de símbolo de entrada podem ser transformados em domínio do tempo pelo módulo IFFT 501. Se necessário, a relação de potência de pico/potência média ("PAPR - peak-to-average power ratio") pode ser reduzida no módulo de redução de PAPR 502. Como métodos para PAPR, podem ser usados a Extensão activa de constelação ("ACE-Active constellation extension"), ou a reserva de tonalidade. O módulo de inserção de GI 503 pode copiar pelo menos uma parte do símbolo OFDM efectivo para preencher o intervalo de guarda segundo uma forma de prefixo cíclico. 0 módulo de inserção de preâmbulo 504 pode inserir o preâmbulo na frente de cada trama transmitida, de tal forma que um receptor possa detectar o sinal digital, a trama, e conseguir a obtenção do desvio tempo/frequência. Neste ponto, o sinal de preâmbulo pode realizar a sinalização de camada física, por exemplo com tamanho FFT (3 bits) e tamanho de intervalo de Guarda (3 bits). 0 módulo de inserção de preâmbulo 504 pode ser omitido se o modulador se destinar especificamente a DVB-C2. -52- ΡΕ2216951 A Figura 52 mostra um exemplo de uma estrutura de preâmbulo para ligação de canais, gerada no módulo de inserção de preâmbulo 504 na Figura 51. Um bloco completo de LI deve ser "sempre descodificável" em qualquer posição arbitrária da janela de sintonia de 7,61 MHz, e não deverá ocorrer qualquer perda de sinalização de Ll, independentemente da posição da janela do sintonizador. Como se mostra, os blocos de Ll podem ser repetidos no domínio da frequência pelo período de 6 MHz. Os símbolos de dados podem consistir em canais ligados para cada 8 MHz. Se, para a descodificação de Ll, um receptor utiliza um sintonizador, tal como o sintonizador r603 representado na Figura 61 que utiliza uma largura de banda de 7,61 MHz, o Dispositivo de remoção de cabeçalho de rama r401 na Figura 63 precisa rearranjar para a sua forma original o bloco Ll desviado ciclicamente (Figura 53) que foi recebido. Este rearranjo é possível porque o bloco Ll é repetido para cada bloco de 6MHz. A Figura 53a pode ser reordenada dentro da Figura 53b. A Figura 54 mostra um processo para concepção de um preâmbulo mais optimizado. A estrutura de preâmbulo da Figura 52 usa apenas 6MHz da largura de banda do total dos 7,61 MHz do sintonizador, para a descodificação de Ll. Em termos de eficiência de espectro, a largura de banda de sintonizador de 7,61 MHz não é completamente utilizada. Poderá portanto haver uma maior optimização na eficiência de espectro. -53- ΡΕ2216951 A Figura 55 mostra um outro exemplo de estrutura de preâmbulo, ou estrutura de símbolo de preâmbulo, para completa eficiência de espectro, gerado no módulo de Inserção de Cabeçalho de Trama 401 na Figura 42. Tal como os símbolos de dados, os blocos de LI podem ser repetidos no domínio de frequência pelo período de 8 MHz. Um bloco LI completo continua a ser "sempre descodificável" em qualquer posição arbitrária de janela de sintonização de 7,61 MHz. Após sintonização, os dados de 7,61 MHz podem ser considerados como um código virtualmente perfurado. Tendo exactamente a mesma largura de banda tanto para preâmbulo como para símbolo de dados, e exactamente a mesma estrutura de piloto tanto para preâmbulo como para símbolo de dados, eles podem maximizar a eficiência de espectro. Poder-se-ão manter inalteradas outras características, tais como a propriedade de desvio cíclico e o não envio do bloco Ll, em caso de inexistência de fatia de dados. Por outras palavras, a largura de banda de símbolo de preâmbulo pode ser idêntica à largura de banda de símbolo de dados, ou então, como se mostra na Figura 57, a largura de banda de símbolo de preâmbulo poder ser a largura de banda do sintonizador (que aqui é de 7,61 MHz) . A largura de banda do sintonizador pode ser definida como uma largura banda que corresponde a um certo número de portadoras activas totais, quando é usado um único canal. Isto é, a largura de banda do símbolo de preâmbulo pode corresponder ao número de portadoras activas totais (que aqui é de 7,61 MHz). -54- ΡΕ2216951 A Figura 56 mostra um código virtualmente perfurado. Os dados de 7,61 MHz entre o bloco LI de 8 MHz podem ser considerados como codificados perfurados. Quando um sintonizador r603 mostrado na Figura 61 usar a largura de banda de 7,61 MHz para descodificação de Ll, o dispositivo de remoção de cabeçalho trama r401 na Figura 63 necessita de rearranjar para a sua forma original o bloco Ll desviado ciclicamente que foi recebido, como se mostra na Figura 56. Neste ponto, a descodificação de Ll é realizada usando toda a largura de banda do sintonizador. Assim que o bloco Ll estiver rearranjado, um espectro do bloco Ll rearranjado pode apresentar uma região em branco dentro do espectro, como se mostra no lado superior direito da Figura 56, porque um tamanho original do bloco Ll é de 8 MHz de largura de banda.
Uma vez que a região em branco seja preenchida com zeros - quer após desintercalação no domínio de símbolo pelo desintercalador de frequência r403 na Figura 63 ou pelo desintercalador de símbolo r308-l na Figura 64, quer após desintercalação no domínio de bit pelo desmapeador de símbolo r306-l, pelo mux de bit r305-l e pelo desintercalador interno r304-l na Figura 64 -, o bloco pode ter uma forma que parece ser a de perfurado, como se mostra na parte inferior direita da Figura 56.
Este bloco Ll pode ser descodificado no módulo descodificador perfurado/encurtado r303-l na Figura 64. Ao utilizar esta estrutura de preâmbulo, toda a largura de -55- ΡΕ2216951 banda do sintonizador pode ser utilizada, podendo portanto ser aumentada a eficiência de espectro e o ganho de codificação. Para além disso, podem ser usadas uma largura de banda idêntica e uma estrutura piloto para preâmbulo e símbolo de dados.
Para além disso, se a largura de banda de preâmbulo, ou a largura de banda de símbolo de preâmbulo, forem estabelecidas sob a forma de uma largura de banda de sintonizador, como se mostra na Figura 58, (no exemplo, é de 7,61 MHz) , pode ser obtido um bloco LI completo após o rearranjo, mesmo sem perfuração. Por outras palavras, para uma trama apresentando símbolo de preâmbulo, em que o símbolo de preâmbulo têm pelo menos um bloco de camada 1 (Ll), pode ser dito que o bloco LI tem 3408 subportadoras activas, e as 3408 subportadoras activas correspondem a 7,61 MHz dos 8MHz da banda de Radiofrequência (RF).
Podem assim ser maximizadas a eficiência de espectro e o desempenho de descodificação de Ll. Por outras palavras, para um receptor, a descodificação pode ser realizada no módulo descodificador perfurado/encurtado r303-l na Figura 64, após realização apenas de desintercalação no domínio de símbolo.
Por consequência, a nova estrutura de preâmbulo proposta poderá ser vantajosa, na medida em que: (i) é totalmente compatível com o preâmbulo utilizado anteriormente, excepto quanto à largura de banda é -56- ΡΕ2216951 diferente; (ii) os blocos LI são repetidos pelo período de 8 MHz; (iii) o bloco LI pode ser sempre descodif icável, independentemente da posição da janela do sintonizador; (iv) toda a largura de banda do sintonizador pode ser usada para descodificação de Ll; (v) uma máxima eficiência de espectro pode garantir mais ganho de codificação; (vi) o bloco Ll incompleto pode ser considerado como perfurado codificado; (vii) pode ser usada uma simples e mesma estrutura de piloto tanto para o preâmbulo como para os dados; e (viii) pode ser usada uma largura de banda idêntica tanto para o preâmbulo como para os dados. A Figura 59 mostra um exemplo de um processador analógico. Um módulo DAC 601 pode converter o sinal digital de entrada em sinal analógico. Após transmissão, a largura de banda de frequência é ascendentemente convertida (602) e o sinal analógico filtrado (603) pode ser transmitido. A Figura 60 mostra um exemplo de um sistema receptor digital. 0 sinal recebido é convertido em sinal digital num módulo de processamento analógico rl05. Um desmodulador rl04 pode converter o sinal em dados no domínio da frequência. Um analisador sintáctico de trama rl03 pode remover pilotos e cabeçalhos e permitir a selecção da informação de serviço que precisa de ser descodificado. Um desmodulador BICM rl02 pode corrigir erros no canal de transmissão. Um processador de saída rlOl pode restabelecer o fluxo de serviço e informação de temporização originalmente transmitidos. -57- ΡΕ2216951 A Figura 61 mostra um exemplo de processador analógico utilizado no receptor. Um módulo Sintonizador/AGC r603 pode seleccionar a largura de banda de frequência desejada a partir do sinal recebido. Um módulo conversor descendente r602 pode restabelecer a banda de base. Um módulo ADC r601 pode converter o sinal analógico em sinal digital. A Figura 62 mostra um exemplo de desmodulador. Um módulo detector de trama r506 pode detectar o preâmbulo, verificar se existe um sinal digital correspondente, e detectar um inicio de um trama. Um módulo de sincronização tempo/frequência r505 pode executar a sincronização em domínios de tempo e frequência. Neste ponto, para sincronização em domínio de tempo, pode ser usada uma correlação de intervalo de guarda. Para sincronização em domínio de frequência, pode ser usada correlação ou pode ser estimado o desvio a partir da informação de fase de uma subportadora que é transmitida no domínio da frequência. Um módulo de remoção de preâmbulo r504 pode remover o preâmbulo da frente da trama detectada. Um módulo de remoção de GI r503 pode remover o intervalo de guarda. Um módulo FFT r501 pode transformar o sinal em domínio de tempo num sinal em domínio de frequência. Um módulo de estimação/igualização de canal r501 pode compensar erros ao estimar a distorção no canal de transmissão, usando símbolo piloto. 0 módulo de remoção de preâmbulo r504 poderá ser omitido se o desmodulador se destinar especificamente a DVB-C2. -58- ΡΕ2216951 A Figura 63 mostra um exemplo de analisador sintáctico de trama. Um módulo de remoção de piloto r404 pode remover o símbolo de piloto. Um módulo desintercalador de frequência r403 pode executar a desintercalação no domínio da frequência. Um incorporador de símbolo OFDM r402 pode restabelecer a trama de dados a partir dos fluxos de símbolos transmitidos em símbolos OFDM. Um módulo de remoção de cabeçalho de trama r401 pode extrair a sinalização de camada física relativamente ao cabeçalho de cada trama transmitida, e remover o cabeçalho. A informação extraída pode ser usada como parâmetros para os processos seguintes no receptor. A Figura 64 mostra um exemplo de um desmodulador BI CM. A Figura 64a mostra um encaminhamento de dados e a Figura 64b mostra um encaminhamento de sinalização de LI.
Um desintercalador de símbolo r308 pode executar a desintercalação no domínio de símbolo. Um módulo de extracção ModCod r307 pode extrair parâmetros ModCod da frente de cada trama BB e tornar os parâmetros disponíveis para os processos seguintes de desmodulação adaptável/variável e de descodificação. Um desmapeador de símbolo r306 pode desmapear fluxos de símbolos de entrada em fluxos de bits Log- Likelihood Ratio (LLR). Os fluxos de bits LLR de saída podem ser calculados usando uma constelação que é usada num mapeador de símbolo 306 do transmissor como ponto de referência. Neste ponto, quando forem usadas as atrás mencionadas MQAM ou NU-MQAM, poderá ser implementado um eficiente desmapeador de símbolo, por -59- ΡΕ2216951 intermédio do cálculo tanto do eixo I como do eixo Q quando se determina o bit mais próximo relativamente a MSB, do cálculo tanto do eixo I como do eixo Q quando se determinam os restantes bits. Este método pode por exemplo ser aplicado para LLR Aproximada, LLR Exacta, ou decisão Firme.
Quando for usada constelação optimizada de acordo com a capacidade das constelações, e taxa de código do código de correcção de erro no mapeador de símbolo 306 do transmissor, o desmapeador de símbolo r306 do receptor pode obter uma constelação usando informação da taxa de código e da capacidade de constelação transmitida a partir do transmissor. O mux de bit r305 do receptor pode executar uma função inversa do demux de bit 305 do transmissor. O desintercalador interno r304 e desintercalador externo r302 do receptor podem executar funções respectivamente inversas às do intercalador interno 304 e intercalador externo 302 do transmissor, para obter o fluxo de bits na sua sequência original. 0 desintercalador externo r302 poderá ser omitido se o desmodulador BICM se destinar especificamente a DVB-C2 . 0 descodificador interno r303 e o descodificador externo r301 do receptor podem executar processos de descodificação respectivamente correspondentes aos do codificador interno 303 e codificador externo 301 do transmissor, para corrigir erros no canal de transmissão. Processos semelhantes realizados para o encaminhamento de dados podem ser realizados para o encaminhamento de -60- ΡΕ2216951 sinalização de Ll, mas com parâmetros diferentes (r308-l a r301-l). Neste ponto, como explicado na parte de preâmbulo, pode ser usado um módulo codificador encurtado/perfurado r303-l para de descodificação de sinal de Ll. A Figura 65 mostra um exemplo de descodificação LDPC usando encurtamento/perfuração. Um demux r301a pode produzir separadamente parte de informação e parte de paridade do código sistemático, a partir dos fluxos de bits de entrada. Para a parte de informação, pode ser realizado um preenchimento com zeros (r302a) de acordo com um número de fluxos de bits de entrada do descodificador LDPC; para a parte de paridade, podem ser gerados fluxos de bits de entrada (r303a) para o descodificador LDPC por desperfuração da parte perfurada. A descodificação LDPC (r304a) pode ser executada nos fluxos de bits gerados, os zeros na parte de informação podem ser removidos e enviados para fora (r305a). A Figura 66 mostra um exemplo de processador de saida. Um desmisturador de aleatoriedade BB r209 pode restabelecer os fluxos de bit misturados (209) no transmissor. Um divisor r208 pode restabelecer as tramas BB que correspondem a múltiplos PLP que são multiplexados e transmitidos a partir do transmissor, de acordo com o encaminhamento de PLP. Para cada encaminhamento de PLP, um dispositivo de remoção de cabeçalho BB r207-l a n pode remover o cabeçalho que é transmitido na frente da trama do BB. Um descodif icador CRC r206-l a n pode executar a -61 - ΡΕ2216951 descodificação CRC e construir fiáveis tramas de BB, disponíveis para selecção. Módulos de inserção de pacote Nulo r205-l a n podem restabelecer pacotes nulos, os quais terão sido removidos para maior eficiência de transmissão da sua localização original. Módulos recuperadores de atraso r204-l a n podem restabelecer um atraso que exista entre cada encaminhamento de PLP. Módulos recuperadores de relógio de saída r203-l a n podem restabelecer o calendário inicial do fluxo de serviço, a partir de informação de temporização transmitida com origem nos módulos de sincronização do fluxo de entrada 203-1 a n. Módulos de interface de saída r202-l a n podem restabelecer dados no pacote TS/GS a partir de fluxos de bits de entrada que são separados em fatias na trama BB. Módulos de pós-processamento de saída r201-l a n podem restabelecer múltiplos fluxos TS/GS num fluxo TS/GS completo, se necessário. Os blocos sombreados mostrados na Figura 66 representam módulos que podem ser usados quando é processado um único PLP num determinado momento, e os restantes blocos representam módulos que podem ser usados quando múltiplos PLP's são processados em simultâneo.
Os padrões piloto de preâmbulo foram cuidadosamente projectados para evitar o aumento de PAPR, assim, pelo que PAPR precisa de ser considerado se a taxa de repetição de LI puder aumentar. 0 número de bits de informação de Ll varia dinamicamente de acordo com a ligação de canais, o número de PLP's, etc. Em detalhe, é -62- ΡΕ2216951 necessário considerar coisas tais como: (i) o tamanho fixo de bloco LI poder introduzir sobrecarga desnecessária; (ii) a sinalização de LI dever ser protegida mais fortemente do que os símbolos de dados; e (iii) a intercalação de temporização do bloco LI poder melhorar a robustez relativamente à deterioração de canal, bem como a necessidade de ruído impulsivo.
Para uma taxa de repetição de bloco LI de 8 MHz, como se mostra na Figura 67, a eficiência de espectro total (26,8% de aumento de BW) é exibida com perfuração virtual, mas o PAPR pode ser aumentado pois a largura de banda de LI é a mesma que a dos símbolos de dados. Para a taxa de repetição de 8 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de 8 MHz, após a intercalação.
Para uma taxa de repetição de bloco LI de 6 MHz, como se mostra na Figura 68, a eficiência de espectro reduzido pode ser exibida sem haver perfuração virtual. Pode ocorrer um problema semelhante de PAPR como acontecia para o caso de 8 MHz, pois as larguras de banda de LI e de símbolo de dados partilham LCM=24 MHz. Para a taxa de repetição de 6 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de 24 MHz, após intercalação. -63- ΡΕ2216951 A Figura 69 mostra uma nova taxa de repetição de bloco LI de 7,61 MHz, ou largura de banda total de sintonizador. Uma eficiência de espectro completo (26,8% de aumento BW) pode ser obtida sem haver perfuração virtual. Não poderá ocorrer nenhum problema PAPR, pois as larguras de banda de Ll e de símbolo de dados partilham LCM»1704 MHz. Para a taxa de repetição de 7,61 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de cerca de 1704 MHz, após intercalação. A Figura 70 é um exemplo de sinalização de Ll que é transmitida no cabeçalho de trama. Cada informação na sinalização de Ll pode ser transmitida para o receptor e pode ser usada como um parâmetro de descodificação. Em particular, a informação pode ser usada no encaminhamento de sinal de Ll mostrado na Figura 64, e os PLP's podem ser transmitidos em cada fatia de dados. Consegue-se obter uma maior robustez para cada PLP. A Figura 72 é um exemplo de um intercalador de símbolo 308-1 como mostrado no encaminhamento de sinalização de Ll na Figura 37, e também pode ser um exemplo do seu correspondente desintercalador de símbolo r308-l como mostrado no encaminhamento de sinalização de Ll na Figura 64. Os blocos com linhas tracejadas representam blocos Ll e os blocos pontilhados representam as portadoras de dados. Os blocos Ll podem ser transmitidos não só dentro -64- ΡΕ2216951 de um preâmbulo único, mas podendo também ser transmitidos dentro de múltiplos blocos de OFDM. Dependendo do tamanho do bloco Ll, o tamanho do bloco de intercalação pode variar. Por outras palavras, o num_Ll_sym e a abrangência de Ll podem ser diferentes entre si. Para minimizar a sobrecarga desnecessária, os dados podem ser transmitidos dentro das restantes portadoras dos símbolos de OFDM onde o bloco Ll é transmitido. Neste ponto, pode ser garantida uma completa eficiência de espectro porque o ciclo de repetição de bloco Ll ainda consiste numa completa largura de banda de sintonizador. Na Figura 72, os números nos blocos com linhas tracejadas representam a ordem de bit dentro de um único bloco de LDPC.
Por conseguinte, quando os bits são escritos numa memória de intercalação segundo a direcção da linha de acordo com um índice de símbolo, como se mostra na Figura 72, e lidos segundo a direcção da coluna de acordo com um índice de portadora, poder-se-á obter um efeito de intercalação de bloco. Por outras palavras, um bloco de LDPC pode ser intercalado no domínio do tempo e no domínio da frequência, e pode ser então transmitido. 0 Num_Ll sym pode ser um valor pré-determinado, por exemplo pode ser estabelecido um número entre 2 e 4 como um número de símbolos de OFDM. Neste ponto, para aumentar a granularidade do tamanho de bloco Ll, pode ser usado para protecção de Ll um código perfurado/encurtado de LDPC apresentando um comprimento mínimo da palavra de código. -65- ΡΕ2216951 A Figura 73 é um exemplo de uma transmissão de bloco LI. A Figura 73 ilustra a Figura72 em domínio de trama. Como se mostra na Figura 73a, os blocos LI podem ser abrangidos por toda a largura de banda de sintonizador ou, como se mostra na Figura 73b, os blocos LI podem ser parcialmente abrangidos e as restantes portadoras podem ser usadas para portadoras de dados. Em ambos os casos, pode ser observado que a taxa de repetição de bloco Ll pode ser idêntica a uma completa largura de banda de sintonizador. Para além disso, para símbolos OFDM que usam sinalização de Ll incluindo preâmbulo, apenas pode ser executada intercalação de símbolo, ao mesmo tempo que não é permitida transmissão de dados nesses símbolos de OFDM. Consequentemente, para símbolos de OFDM usados para sinalização de Ll, um receptor pode descodificar Ll ao realizar intercalação sem descodificação de dados. Neste ponto, o bloco Ll pode transmitir a sinalização de Ll da actual trama, ou a sinalização de Ll de uma trama subsequente. No lado do receptor, os parâmetros de Ll descodificados a partir do encaminhamento de descodificação de sinalização de Ll mostrado na Figura 64 podem ser usados para processamento de descodificação, para encaminhamento de dados provenientes do analisador sintáctico de trama da trama seguinte.
Em resumo, num transmissor, os blocos de intercalação da região de Ll podem ser executados pela escrita dos blocos para uma memória segundo uma direcção de linhas e pela leitura dos blocos escritos provenientes da -66- ΡΕ2216951 memória segundo uma direcção de colunas. Num receptor, os blocos de desintercalação da região de LI podem ser executados pela escrita dos blocos para uma memória segundo uma direcção de colunas, e pela leitura dos blocos escritos provenientes da memória segundo uma direcção de linhas. As direcções de leitura e escrita do transmissor e do receptor podem ser permutadas.
Quando a simulação é realizada com pressupostos tais como: (i) CR=l/2 para protecção de LI e para uniformização de T2; (ii) mapeamento de símbolo 16-QAM; (iii) densidade de piloto igual a 6 no preâmbulo; (iv) número de LDPC curto implica que seja feita a quantidade necessária de perfuração/encurtamento, podendo não ser suficientes os resultados ou conclusões, por exemplo apenas o preâmbulo para transmissão de Ll; (v) o número de símbolos de OFDM depende do quantitativo de tamanho do bloco Ll; (vi) pode ser usada a mais curta palavra de código de LDPC (por exemplo, informação de 192 bits) entre código encurtado/perfurado para flexibilidade e granularidade fina; e (vii) se necessário pode ser obtido o preenchimento que pode ser adicionado com sobrecarga negligenciável. 0 resultado está resumido na Figura 71.
Como consequência, para uma taxa de repetição de bloco Ll, a completa largura de banda do sintonizador sem haver perfuração virtual pode ser uma boa solução, e ainda com a eficiência do espectro total nenhum problema de PAPR pode surgir. Para sinalização de Ll, uma eficiente -67- ΡΕ2216951 estrutura de sinalização pode permitir a configuração máxima num ambiente de ligação de 8 canais, 32 entalhes, 256 fatias de dados, e 256 PLP's. Para a estrutura do bloco Ll, pode ser implementada sinalização flexível de LI de acordo com o tamanho do bloco Ll. A intercalação de temporização pode ser realizada para melhor robustez para uniformização de T2. Menos sobrecarga pode permitir transmissão de dados no preâmbulo. A intercalação de bloco do bloco Ll pode ser realizada para melhor robustez. A intercalação pode ser realizada com um número fixo pré-definido de símbolos de Ll (num_Ll_sym), e um número de portadoras abrangidas por Ll sob a forma de um parâmetro (Ll_span) . A mesma técnica é usada para intercalação de preâmbulo P2 em DVB-T2.
Pode ser usado bloco Ll de tamanho variável. 0 tamanho pode ser adaptável à quantidade de bits de sinalização de Ll, donde resulta uma sobrecarga reduzida. A eficiência de espectro completo pode ser obtida sem problemas de PAPR. Uma repetição com menos de 7,61 MHz pode significar a possibilidade de ser enviada mais redundância mas não utilizada. Nenhum problema de PAPR poderá surgir por causa da taxa de repetição de 7,61 MHz para o bloco Ll. A Figura 74 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. Esta Figura 74 é diferente da Figura 70 pelo facto de o campo Ll_span tendo 12 bits ser dividido em dois campos. Mais -68- ΡΕ2216951 concretamente, o campo LI span é dividido em LI column tendo 9 bits e em LI row tendo 3 bits. 0 LI column representa o índice de portadora abrangido por LI. Dado que a fatia de dados tem início e termina em cada 12 portadoras, que constitui a densidade de piloto, os 12 bits de sobrecarga podem ser reduzidos em 3 bits para chegar a 9 bits. 0 Llrow representa o número de símbolos OFDM em que LI fica abrangido quando é aplicada a intercalação de temporização. Consequentemente, a intercalação de temporização pode ser executada dentro de uma área de Ll_columns multiplicada por Ll_rows. Em alternativa, pode ser transmitido um tamanho total de blocos LI de tal forma que o LI span mostrado na Figura70 possa ser usado quando a intercalação de temporização não for realizada. Para um tal caso, o tamanho de bloco LI será igual a 11,776x2 bits no exemplo, sendo portanto suficientes 15 bits. Como consequência, o campo Ll_span pode ser composto por um número de bits até 15. A Figura 75 é um exemplo de intercalação/desintercalação de frequência ou de temporização. A Figura 75 mostra uma parte de uma trama de transmissão completa. A Figura 75 também mostra a ligação de múltiplas larguras de banda de 8 MHz. Uma trama pode consistir num preâmbulo que transmite blocos LI e num símbolo de dados que transmite dados. Os diferentes tipos de símbolos de dados representam fatias de dados para -69- ΡΕ2216951 diferentes serviços. Como se mostra na Figura 75, o preâmbulo transmite blocos LI a cada 7,61 MHz.
Para o preâmbulo, a intercalação de frequência ou de temporização é executada dentro de blocos LI e não é executada entre blocos LI. Isto é, para o preâmbulo pode-se dizer que a intercalação é executada ao nivel do bloco LI. Isto permite descodificar os blocos Ll pela transmissão de blocos Ll dentro de uma largura de banda de janela de sintonizador, mesmo quando a janela de sintonizador se tenha movido para uma localização aleatória dentro de um sistema de ligação de canais.
Para descodificação de símbolo de dados numa largura de banda aleatória de janela de sintonizador, a intercalação entre fatias de dados não deverá ocorrer. Ou seja, pode-se dizer para as fatias de dados que a intercalação de dados é realizada ao nível da fatia de dados. Consequentemente, a intercalação de frequência e a intercalação de temporização deverão ser executadas dentro de uma fatia de dados. Portanto, um intercalador de símbolo 308 num encaminhamento de dados de um módulo BICM, do transmissor como mostrado na Figura 37, pode executar a intercalação de símbolo para cada fatia de dados. Um intercalador de símbolo 308-1 num encaminhamento de sinal de Ll poderá executar a intercalação de símbolo para cada bloco Ll. -70- ΡΕ2216951
Um intercalador de frequência 403 mostrado na Figura 42 precisa executar separadamente a intercalação sobre o preâmbulo e sobre os símbolos de dados. Especificamente, a intercalação de frequência para o preâmbulo pode ser executada para cada bloco Ll, e a intercalação de frequência para símbolo de dados pode ser executada para cada fatia de dados. Neste ponto, a intercalação de temporização no encaminhamento de dados, ou no encaminhamento do sinal de Ll, pode não ser realizada considerando o modo de baixa latência. A Figura 76 é uma tabela que analisa a sobrecarga da sinalização de Ll que é transmitida num cabeçalho de FECFRAME no módulo de Inserção de cabeçalho ModCod 307, para o encaminhamento de dados do módulo BICM como mostrado na Figura 37. Como se observa na Figura 7 6, para bloco de LDPC curto (tamanho = 16 200), pode ocorrer uma sobrecarga máxima de 3,3% que não deve ser negligenciável. Na análise, são assumidos 45 símbolos para protecção de FECFRAME e o preâmbulo é uma sinalização de Ll de trama específica C2, e o cabeçalho de FECFRAME é uma sinalização de Ll de FECFRAME específico, ou seja, Mod, Cod, e identificador de PLP.
Para reduzir a sobrecarga de Ll, podem ser consideradas abordagens de acordo com dois tipos de fatias de dados. Para o tipo ACM/VCM e casos de PLP múltiplos, a trama pode ser mantida a mesma que a do cabeçalho de FECFRAME. Para o tipo ACM/VCM e casos de PLP único, o identificador de PLP pode ser removido do cabeçalho de -71 - ΡΕ2216951 FECFRAME, resultando numa redução de sobrecarga até aos 1,8%. Para o tipo CCM e casos de PLP múltiplos, o campo Mod/Cod pode ser removido do cabeçalho FECFRAME, resultando numa redução de sobrecarga até aos 1,5%. Para o tipo CCM e casos de PLP único, nenhum cabeçalho de FECFRAME é requerido, podendo então ser obtida uma redução de sobrecarga até aos 3,3%.
Numa sinalização de LI encurtada, pode ser transmitido ou Mod/Cod (7 bits) ou identificador de PLP (8 bits), mas pode ser demasiado curto para obter qualquer ganho de codificação. No entanto, é possível não requerer a sincronização porque: (i) os PLP's podem estar alinhados com a trama de transmissão C2; (ii) todos os ModCod para cada PLP podem ser conhecidos a partir do preâmbulo; e (iii) um simples cálculo pode permitir a sincronização com o FECFRAME especifico. A Figura 77 mostra uma estrutura para um cabeçalho de FECFRAME para minimização de sobrecarga. Na Figura 77, os blocos com linhas tracejadas e o Construtor de FECFRAME representam um detalhado diagrama de blocos do módulo de Inserção de Cabeçalho ModCod 307 sobre encaminhamento de dados do módulo BICM, como foi mostrado na Figura 37. Os blocos pontilhados representam um exemplo para módulo de codificação interna 303, intercalador interno 304, demux de bits 305 e mapeador de símbolo 306, para o encaminhamento de dados do módulo BICM como mostrado na Figura 37. Neste ponto, pode ser executada sinalização -72- ΡΕ2216951 de LI encurtada porque CCM não requer um campo Mod/Cod e o PLP único não requer um identificador de PLP. Neste sinal de LI com um número reduzido de bits, o sinal de LI pode ser repetido três vezes no preâmbulo e pode ser executada modulação BPSK ("Binary Phase Shift Keying"), sendo assim possível uma muito robusta sinalização. Por último, o módulo de Inserção de Cabeçalho ModCod 307 pode inserir o cabeçalho gerado dentro cada trama de FEC. A Figura 84 mostra um exemplo do módulo de extracção ModCod r307 para o encaminhamento de dados do módulo de demod BICM mostrado na Figura 64.
Como mostrado na Figura 84, o cabeçalho de FECFRAME pode ser analisado sintacticamente (r301b), podendo depois os símbolos que transmitem informação idêntica em símbolos repetidos ser atrasados, alinhados, e então combinados (combinação de Rake r302b). Finalmente, quando a desmodulação BPSK (r303b) é executada, poderá ser restabelecido o campo do sinal de LI recebido, e este campo do sinal de LI restabelecido pode ser enviado para o controlador de sistema para ser usado como parâmetros para a descodificação. O FECFRAME analisado sintacticamente pode ser enviado para o desmapeador de símbolo. A Figura 78 mostra um desempenho de taxa de erro de bit (BER) para a protecção de LI atrás mencionada. Pode ser observado que cerca de 4,8 dB de ganho SNR é obtido através da repetição por três vezes. A SNR requerida é de 8,7 dB para BER = 1E-11. -73 - ΡΕ2216951 A Figura 79 mostra exemplos de tramas de transmissão e estruturas de tramas de FEC. As estruturas de tramas de FEC mostradas no lado superior direito da Figura 79 representam o cabeçalho de FECFRAME inserido pelo módulo de Inserção de Cabeçalho ModCod 307 na Figura 37. Pode ser observado que - dependendo de várias combinações de condições, ou seja, do tipo ser CCM ou ACM/VCM e de haver um PLP único ou múltiplo - poderão ser inseridos diferentes tamanhos de cabeçalhos. Ou, poder não ser inserido qualquer cabeçalho. As tramas de transmissão formadas de acordo com os tipos de fatia de dados e mostradas no lado inferior esquerdo da Figura 79 podem ser formadas pelo módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas, como foi mostrado na Figura 42, e pelo módulo incorporador/separador em fatias 208 do processador de entrada mostrado na Figura 35. Neste ponto, o FECFRAME pode ser transmitido de acordo com diferentes tipos de fatia de dados. Usando este método, poderá ser reduzido um máximo de 3,3% de sobrecarga. No lado superior direito da Figura79, são mostrados quatro diferentes tipos de estruturas, mas uma pessoa com competência na matéria poderá compreender que estes são apenas exemplos, e que poderá ser utilizado qualquer um desses tipos, ou respectivas combinações, para a fatia de dados.
No lado do receptor, o módulo de remoção de cabeçalho de Trama r401 do módulo analisador sintáctico de trama, como mostrado na Figura 63, e o módulo de extracção ModCod r307 do módulo de demod BICM, mostrado na Figura 64, -74- ΡΕ2216951 podem extrair um parâmetro de campo ModCod o que seja necessário para a descodificação. Neste ponto, podem ser extraídos parâmetros de acordo com os tipos de fatia de dados da trama de transmissão. Por exemplo, para o tipo CCM, podem ser extraídos parâmetros a partir da sinalização de LI que é transmitida no preâmbulo e, para o tipo ACM/VCM, podem ser extraídas parâmetros a partir do cabeçalho de FECFRAME.
Como mostrado no lado superior direito da Figura 79, a estrutura de FECFRAME pode ser dividida em dois grupos, em que o primeiro grupo consiste nas três estruturas de trama superiores com cabeçalho e o segundo grupo consiste na última estrutura de trama sem cabeçalho. A Figura 80 mostra um exemplo de sinalização de LI que pode ser transmitida dentro do preâmbulo pelo módulo de inserção de cabeçalho de Trama 401 do módulo construtor de Trama mostrado na Figura 42. Esta sinalização de LI é diferente da precedente sinalização de LI pelos seguintes factos: (i) o tamanho do bloco LI poder ser transmitido em bits (Ll_size, 14 bits); (ii) ser possível ligar/desligar a intercalação de temporização na fatia de dados (dslice_time_intrlv, 1 bit) ; e (iii) ao definir o tipo de fatia dados (dslice_type, 1 bit), a sobrecarga de sinalização de LI ser reduzida. Neste ponto, quando o tipo de fatia de dados for CCM, o campo Mod/Cod poderá ser transmitido dentro do preâmbulo e não dentro do cabeçalho -75- ΡΕ2216951 de FECFRAME (plp_mod (3 bits), plp_fec_type (1 bit), plp_cod (3 bits)).
No lado do receptor, o descodificador interno encurtado/perfurado r303-l do demod BICM, como mostrado na Figura 64, pode obter o primeiro bloco LDPC, o qual tem um tamanho de bloco LI fixo, transmitido dentro do preâmbulo, através da descodificação. Os números e tamanho dos restantes blocos de LDPC também podem ser obtidos. A intercalação de temporização pode ser usada quando são necessários múltiplos símbolos de OFDM para transmissão de Ll, ou quando há uma fatia de dados intercalada com temporização. É possível uma certa flexibilidade para ligar/desligar a intercalação de temporização, com uma bandeira de intercalação. Para a intercalação de temporização de preâmbulo, pode ser necessária uma bandeira de intercalação de temporização (1 bit) e um certo número de símbolos de OFDM intercalados (3 bits), podendo assim ficar protegido um total de 4 bits de uma maneira idêntica à de um cabeçalho de FECFRAME encurtado. A Figura 81 mostra um exemplo de pré-sinalização de Ll que pode ser executada no módulo de Inserção de Cabeçalho ModCod 307-1, para o encaminhamento de dados do módulo BICM mostrado na Figura 37. Os blocos com linhas tracejadas e o Construtor de Preâmbulo são exemplos do módulo de Inserção de Cabeçalho ModCod 307-1, para o -76- ΡΕ2216951 encaminhamento de dados do módulo BICM mostrado na Figura 37. Os blocos pontilhados são exemplos do módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas que foi mostrado na Figura 42.
Da mesma maneira, os blocos pontilhados podem ser exemplos do módulo de código interno encurtado/perfurado 303-1, do intercalador interno 304-1, do demux de bits 305-1 e do mapeador de símbolo 306-1 para o encaminhamento de sinalização de LI do módulo BICM mostrado na Figura 37.
Como se observa na Figura 81, o sinal de LI que é transmitido no preâmbulo pode ser protegido usando a codificação de LDPC encurtado/perfurado. Os parâmetros relacionados podem ser inseridos dentro do cabeçalho sob uma forma de pré-Ll. Neste ponto, só podem ser transmitidos parâmetros de intercalação de temporização no Cabeçalho do preâmbulo. Para garantir maior robustez, pode ser realizada uma repetição por quatro vezes. No lado do receptor, para ser capaz de descodificar o sinal de LI que é transmitido no preâmbulo, o módulo de extracção ModCod r307-l para o encaminhamento da sinalização de LI do demod BICM, como foi mostrado na Figura 64, precisa de usar o módulo de descodificação mostrado na Figura 84. Neste ponto, porque existe uma repetição por quatro vezes, ao contrário da precedente descodificação de cabeçalho FECFRAME, é necessário um processo de recepção de Rake que sincronize os símbolos quatro vezes repetidos e adicione os símbolos. -77- ΡΕ2216951 A Figura 82 mostra uma estrutura de bloco de sinalização de LI que é transmitida a partir do módulo de inserção de cabeçalho de Trama 401 do módulo construtor de Tramas, como foi mostrado na Figura 42. Ilustra-se um caso em que não é usada qualquer intercalação de temporização num preâmbulo. Como se mostra na Figura 82, diferentes tipos de blocos de LDPC podem ser transmitidos na ordem das portadoras. Assim que um símbolo OFDM tenha sido formado e transmitido, será formado e transmitido um símbolo OFDM seguinte. Para o último símbolo OFDM a ser transmitido, se ficarem algumas portadoras disponíveis, essas portadoras podem ser usadas para transmissão de dados, ou podem ser preenchidas virtualmente. O exemplo na Figura 82 mostra um preâmbulo que compreende três símbolos OFDM. Num lado do receptor, para este caso de não intercalação, poderá ser ignorado o desintercalador de símbolo r308-l para o encaminhamento de sinalização de LI do desmodulador BICM, como foi mostrado na Figura 64. A Figura 83 mostra um caso em que é executada a intercalação de temporização de LI. Como se mostra na Figura 83, a intercalação de bloco pode ser executada de maneira a formar um símbolo OFDM para índices de portadora idênticos, formando depois símbolos OFDM para os índices de portadora seguintes. Tal como no caso em que não é executada intercalação, se ficarem algumas portadoras disponíveis, essas portadoras podem ser usadas para transmissão de dados, ou podem ser preenchidas virtualmente. Num lado do receptor, para este caso de não intercalação, o desintercalador de símbolo r308-l para o -78- ΡΕ2216951 encaminhamento de sinalização de LI do desmodulador BICM mostrado na Figura 64 pode executar a desintercalação de bloco, pela leitura de blocos LDPC por ordem crescente dos números dos blocos LDPC.
Para além disso, podem existir pelo menos dois tipos de fatias de dados. A fatia de dados do tipo 1 apresenta dslice_type=0 nos campos de sinalização de LI. Este tipo de fatia de dados não tem nenhum cabeçalho XFECFrame e tem os seus valores mod/cod em campos de sinalização de Ll. A fatia de dados do tipo 2 apresenta dslice_type=1 nos campos de sinalização de Ll. Este tipo de fatia de dados tem cabeçalho XFECFrame e tem os seus valores mod/cod no cabeçalho XFECFrame. 0 acrónimo XFECFrame significa Trama de correcção de erros em antecipação ("XFEC - compleX Forward Error Correction") e a abreviatura mod/cod significa tipo de modulação/taxa de código.
Num receptor, um analisador sintáctico de trama pode formar uma trama a partir de sinais desmodulados. A trama possui símbolos de dados e os símbolos de dados podem apresentar um primeiro tipo de fatia de dados, o qual tem uma XFECFrame e um cabeçalho XFECFrame, e um segundo tipo de fatia de dados que tem XFECFrame sem cabeçalho XFECFrame. Além disso, um receptor pode extrair um campo para indicar se se deseja executar a desintercalação de temporização para os símbolos de preâmbulo, ou se não se -79- ΡΕ2216951 deseja executar a desintercalação de temporização sobre os símbolos de preâmbulo, a partir dos símbolos preâmbulo de LI.
Num transmissor, um construtor de tramas pode construir uma trama. Os símbolos de dados da trama compreendem um primeiro tipo de fatia de dados, o qual tem uma XFECFrame e um cabeçalho XFECFrame, e um segundo tipo de fatia de dados que tem XFECFrame sem cabeçalho XFECFrame. Além disso, pode ser inserido no LI dos símbolos de preâmbulo um campo para indicar se se deseja executar a intercalação de temporização sobre símbolos de preâmbulo, ou se não se deseja executar a intercalação de temporização sobre símbolos de preâmbulo.
Por último, para código encurtado/perfurado para o módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas mostrado na Figura 42, pode ser determinado e pode ser transmitido num primeiro bloco LDPC um tamanho mínimo de palavra-chave que possa obter ganho de codificação. Desta forma, para os restantes blocos LDPC, podem ser obtidos tamanhos da partir daquele tamanho de bloco LI que foi transmitido. A Figura 85 mostra um outro exemplo de pré-sinalização de LI que pode ser transmitida a partir do módulo de Inserção de Cabeçalho ModCod 307-1 para o encaminhamento de sinalização de LI do módulo BICM mostrado na Figura 37. A Figura 85 é diferente da Figura 81 pelo - 80- ΡΕ2216951 facto de ter sido modificado o mecanismo de protecção de parte Cabeçalho. Como se observa na Figura 85, a informação de tamanho de bloco LI Ll_size (14 bits) não é transmitida no bloco Ll, mas transmitida no Cabeçalho. No Cabeçalho, pode igualmente ser transmitida a informação de intercalação de temporização de 4 bits. Para um total de 18 bits de entrada, o código BCH (45, 18) que gera 45 bits é usado e copiado para os dois encaminhamentos, sendo finalmente mapeado QPSK. Para o encaminhamento Q, pode ser executado um desvio cíclico de 1 bit para ganho em termos de diversidade, e pode ser executada a modulação PRBS de acordo com a palavra sync. Um total de 45 símbolos QPSK pode ser gerado a partir dessas entradas de encaminhamento I/Q. Neste ponto, se a profundidade de intercalação de temporização for estabelecida como um número de preâmbulos que é necessário para transmitir o bloco Ll, pode não precisar de ser transmitido o Ll_span (3bits) que indica a profundidade de intercalação de temporização. Por outras palavras, só poderá ser transmitida a bandeira on/off (1 bit) de intercalação de temporização. Num lado do receptor, ao verificar apenas um número de preâmbulos transmitidos, sem usar Llspan, pode ser obtida profundidade de intercalação de temporização. A Figura 86 mostra um exemplo de programação do bloco de sinalização de Ll que é transmitida em preâmbulo. Se for Nmax um tamanho de informação de Ll que pode ser transmitida num preâmbulo, quando o tamanho de Ll é menor do que Nmax um preâmbulo poderá transmitir a informação. No - 81 - ΡΕ2216951 entanto, quando o tamanho de LI é maior do que Nmax, a informação de LI poderá ser igualmente dividida de tal forma que o sub-bloco dividido de LI seja menor do que Nmax, podendo então o sub-bloco dividido de LI ser transmitido num preâmbulo. Neste ponto, para uma portadora que não seja usada pelo facto de a informação de LI ser menor do que Nmax, não serão transmitidos quaisquer dados.
Em vez disso, como se mostra na Figura 88, a potência das portadoras onde é transmitido o bloco Ll pode ser reforçada para manter uma potência total de sinal de preâmbulo igual à potência do símbolo dados. 0 factor de reforço de potência pode variar dependendo do tamanho de Ll transmitido, e um transmissor e um receptor podem ter um valor estabelecido para este factor de reforço potência. Por exemplo, se apenas for usado metade do total de portadoras, o factor de reforço de potência pode ser igual a dois. A Figura 87 mostra um exemplo de pré-sinalização de Ll onde é considerado o reforço de potência. Quando comparada com a Figura 85, pode observar-se que a potência de símbolo QPSK pode ser reforçada e enviada para o construtor de preâmbulo. A Figura 89 mostra um outro exemplo do módulo de extracção de ModCod r307—1 para o encaminhamento da sinalização de Ll do módulo de demod BICM mostrado na Figura 64. A partir do símbolo de preâmbulo de entrada, a -82- ΡΕ2216951 sinalização de LI FECFRAME pode ser gerada para dentro do desmapeador de símbolo e apenas parte do cabeçalho pode ser descodificada.
Para o símbolo de cabeçalho de entrada, pode ser executado o desmapeamento QPSK e pode ser obtido o valor do Log-Likelihood Ratio (LLR). Para o encaminhamento Q, a desmodulação de PRBS pode ser executada de acordo com a palavra sync pode ser executada, e pode ser realizado para restabelecimento um processo inverso de desvio cíclico de 1-bit.
Estes dois valores alinhados de encaminhamento I/Q podem ser combinados e pode ser obtido um ganho de SNR. A saída de decisão firme pode constituir a entrada para o descodificador BCH. 0 descodificador BCH pode restabelecer 18 bits de pré-Ll a partir da entrada de 45 bits. A Figura 90 mostra um homólogo, o dispositivo de extracção de ModCod de um receptor. Em comparação com a Figura 89, pode ser executado controlo de potência sobre os símbolos de entrada do desmapeador de QPSK para restabelecimento do nível de potência para o seu valor original, a partir do reforço proporcionado pelo transmissor. Neste ponto, o controlo de potência pode ser executado pela consideração de um número de portadoras utilizadas para sinalização de LI num preâmbulo, e tomando o inverso do factor de reforço de potência de um transmissor que foi obtido. O factor de reforço de potência - 83 - ΡΕ2216951 estabelece que a potência de preâmbulo e a potência de símbolo de dados sejam idênticas uma à outra. A Figura 91 mostra um exemplo de sincronização de pré-Ll que pode ser executada no módulo de extracção ModCod r307-l para o encaminhamento de sinalização de LI do módulo de demod BICM mostrado na Figura 64. Este é um processo de sincronização para obter uma posição inicial de cabeçalho num preâmbulo. Os símbolos de entrada podem ser desmapeados por QPSK, podendo em seguida ser executado um processo inverso de desvio cíclico de 1-bit para o encaminhamento Q de saída, e o alinhamento pode ser executado. Os dois valores de encaminhamentos I/Q podem ser multiplicados, e os valores modulados pela sinalização de pré-Ll podem ser desmodulados. Nestas circunstância, a saída do multiplicador apenas pode expressar PRBS que seja uma palavra sync. Quando a saída está correlacionada com uma sequência PRBS conhecida, pode ser obtido um pico de correlação no Cabeçalho. Consegue-se assim obter uma posição inicial de Cabeçalho num preâmbulo. Se necessário, o controlo de potência que é executado para restabelecer o nível de potência original, como se mostra na Figura 90, pode ser executado na entrada de desmapeador QPSK. A Figura 92 mostra um outro exemplo de campo de cabeçalho de bloco Ll, o qual é enviado para o módulo de inserção de Cabeçalho 307-1 para o encaminhamento de sinalização de Ll do módulo de BICM, como foi mostrado na Figura 37. Esta Figura 92 é diferente da Figura 85 pelo -84- ΡΕ2216951 facto ser reduzido para 2 bits o Ll_span, que representa a profundidade de intercalação de temporização, e os bits reservados serem aumentados de 1 bit. Um receptor pode obter o parâmetro de intercalação de temporização do bloco Ll, a partir do Ll_span transmitido. A Figura 93 mostra processos de divisão equitativa de um bloco Ll num número de troços igual ao número de preâmbulos, inserindo em seguida um cabeçalho dentro de cada um dos blocos de Ll divididos, e atribuindo depois num preâmbulo o cabeçalho de blocos Ll inserido. Isto pode ser realizado quando uma intercalação de temporização é executada com um determinado número de preâmbulos, em que tal número de preâmbulos é maior do que um número minimo de preâmbulos que é o requerido para transmissão de blocos Ll. Isto pode ser executado no bloco Ll para o encaminhamento de sinalização de Ll do módulo BI CM como mostrado na Figura 37. As restantes portadoras podem ter padrões de repetição cíclica, após a transmissão de blocos de Ll, em vez de ser preenchido com zeros. A Figura 94 mostra um exemplo do Desmapeador de Símbolo r306-l do módulo demod BICM que foi mostrado na Figura 64. Para um caso onde os blocos FEC de Ll são repetidos, como se mostra na Figura 93, cada ponto inicial de bloco FEC de Ll pode ser alinhado, combinado (r301f) e depois desmapeado por QAM (r302f), para obter um ganho em termos de diversidade e ganho de SNR. Neste ponto, o combinador pode incluir processos de alinhamento e de -85- ΡΕ2216951 adição de cada bloco FEC de Ll, e de divisão do bloco FEC de Ll adicionado. Para um caso em que apenas uma parte do último bloco FEC é repetida, como se mostra na Figura93, apenas a parte repetida pode ser dividida num número igual ao número de cabeçalho de bloco FEC, e a outra parte pode ser dividida por um valor que é inferior numa unidade a um número de cabeçalho do bloco FEC. Por outras palavras, o número do divisor corresponde a um número de portadoras que é adicionado a cada portadora. A Figura 98 mostra um outro exemplo de programação de bloco Ll. A Figura 98 é diferente da Figura 93 pelo facto de, em vez de se realizar o preenchimento com zeros ou a repetição quando os blocos de Ll não encherem um símbolo OFDM, o símbolo OFDM pode ser cheio com redundância de paridade através da realização de menos perfuração no código encurtado/perfurado no transmissor. Por outras palavras, quando a perfuração de paridade (304c) é executada na Figura 38, a taxa de código efectiva pode ser determinada de acordo com o ratio de perfuração, dado que, com a perfuração, menos bits têm de ser preenchidos com zeros, podendo então a taxa de código efectiva ser reduzida e conseguindo-se obter um melhor ganho de codificação. O módulo de desperfuração de paridade r303a de um receptor como mostrado na Figura 65 pode executar a desperfuração considerando a redundância de paridade menos perfurada. Neste ponto, o ratio de perfuração pode ser calculado dado que um receptor e um transmissor podem ter informação quanto ao tamanho total do bloco Ll. -86- ΡΕ2216951 A Figura 95 mostra um outro exemplo de campo de sinalização de LI. A Figura 95 é diferente da Figura 74 pelo facto de, para um caso em que é CCM o tipo de fatia de dados, poder ser transmitido um endereço inicial (21 bits) sobre o PLP. Isso pode permitir que a FECFRAME de cada PLP forma uma trama de transmissão, sem a FECFRAME estar alinhada com uma posição inicial de uma trama de transmissão. Nestas circunstâncias, pode ser eliminada a sobrecarga de preenchimento, a qual pode ocorrer quando uma largura de fatia de dados é estreita. Um receptor, quando for CCM o tipo de fatia de dados, pode obter informação de ModCod a partir do preâmbulo no encaminhamento de sinalização de LI do desmodulador BICM que foi mostrado na Figura 64, em vez de a obter a partir do cabeçalho de FECFRAME. Para além disso, mesmo quando ocorre um zapping para uma alocação aleatória de trama de transmissão, a sincronização de FECFRAME pode ser executada sem atraso porque o endereço inicial do PLP pode já ter sido obtido a partir do preâmbulo. A Figura 96 mostra um outro exemplo de campos de sinalização de LI que podem reduzir a sobrecarga de endereçamento de PLP. A Figura 97 mostra o número de símbolos de QAM que correspondem a um FECFRAME em função dos tipos de modulação. Neste ponto, um máximo divisor comum de símbolo QAM é igual a 135, pelo que pode ser reduzida uma sobrecarga de log2 (135) «7 bits. Portanto, a Figura 96 é - 87- ΡΕ2216951 diferente da Figura 95 pelo facto de poder ser reduzido de 21 bits para 14 bits um número de bits do campo PLP_start. Isto resulta de se considerarem 135 símbolos como um único grupo e do endereçamento do grupo. Um receptor pode obter um Índice de portadora OFDM onde o PLP tem inicio numa trama de transmissão após obtenção do valor do campo PLP_start e da sua multiplicação por 135. A Figura 99 e a Figura 101 mostram exemplos de intercaladores de símbolo 308 que podem intercalar temporizadamente símbolos de dados, os quais são enviados a partir do módulo de Inserção de Cabeçalho ModCod 307 para o encaminhamento de dados do módulo BICM que foi mostrado na Figura 37. A Figura 99 é um exemplo de intercalador de bloco que pode operar numa base de fatia de dados. O valor de linha representa um conjunto de células de carga útil em quatro dos símbolos OFDM, dentro de uma fatia de dados. A intercalação numa base de símbolo OFDM pode não ser possível porque o número de células podem variar entre células OFDM adjacentes. O valor de coluna K representa uma profundidade intercalação de temporização, a qual pode ser 1, 2, 4, 8, ou 16, .... A sinalização de K para cada fatia de dados pode ser feita dentro da sinalização de LI. O intercalador de frequência 403 que foi mostrado na Figura 42 pode ser executado antes do intercalador de temporização 308 que foi mostrado na Figura 37. -88- ΡΕ2216951 A Figura 100 mostra um desempenho de intercalação do intercalador de temporização que foi mostrado na Figura 99. É assumido que o valor de coluna é igual a 2, o valor de linha é igual a 8, a largura de fatia de dados é igual a 12 células de dados, e que não se encontram pilotos contínuos na fatia de dados. O desenho superior da Figura 100 representa uma estrutura de símbolo OFDM quando a intercalação de temporização não é executada, e o desenho inferior da Figura 100 representa uma estrutura de símbolo OFDM quando a intercalação de temporização é executada. As células pretas representam piloto espalhado e as células que não são pretas representam células de dados. O mesmo tipo de células de dados representa um símbolo OFDM. Na Figura 100, as células de dados que correspondem a um único símbolo OFDM são intercaladas dentro de dois símbolos. É usada uma memória de intercalação que corresponde a oito símbolos OFDM, mas a profundidade de intercalação corresponde a apenas dois símbolos OFDM, não sendo portanto obtida uma completa profundidade de intercalação. A Figura 101 é sugerida para se conseguir a profundidade de intercalação completa. Na Figura 101, as células pretas representam pilotos espalhados e as células que não são pretas representam células de dados. O intercalador de temporização que é mostrado na Figura 101 pode ser implementado sob uma forma de intercalador de bloco, e pode intercalar fatias de dados. Na Figura 101, um número de coluna K representa uma largura de fatia de dados, um número de linha N representa profundidade de -89- ΡΕ2216951 intercalação de temporização, e o valor K pode assumir valores aleatórios, por exemplo, K = 1,2,3,.... 0 processo de intercalação inclui a escrita de células de dados num modo de coluna torcida e a leitura segundo uma direcção de coluna, excluindo posições piloto. Ou seja, pode dizer-se que a intercalação é executada num modo linha-coluna torcida.
Para além disso, num transmissor, as células que são lidas num modo de coluna torcida da memória de intercalação correspondem a um único símbolo OFDM, e as posições piloto dos símbolos OFDM podem ser mantidas enquanto se intercalam as células.
De forma idêntica, num receptor, as células que são lidas num modo de coluna torcida da memória de desintercalação correspondem a um único símbolo OFDM, e as posições piloto dos símbolos OFDM podem ser mantidas enquanto se desintercalam temporizadamente as células. A Figura 102 mostra o desempenho de intercalação de temporização da Figura 101. Para comparação com a Figura 99, é assumido que o número de linhas é igual a 8, a largura de fatia de dados é igual a 12 células de dados, e que não se encontram pilotos contínuos na fatia de dados. Na Figura 102, as células de dados que correspondem a um único símbolo OFDM são intercaladas em oito símbolos OFDM. Como se mostra na Figura 102, é usada uma memória de intercalação que corresponde a oito símbolos OFDM, e a -90- ΡΕ2216951 resultante de profundidade de intercalação corresponde a oito símbolos OFDM, sendo assim é obtida uma completa profundidade de intercalação. O intercalador de temporização que mostra na Figura 101 pode ser vantajoso pelos seguintes factos: (i) poder ser obtida uma completa profundidade de intercalação usando uma memória idêntica; (ii) a profundidade de intercalação pode ser flexível, ao contrário do que acontecia na Figura 99; (iii) consequentemente, um comprimento da trama de transmissão também poder ser flexível, ou seja, as linhas não precisam de ser múltiplos de quatro. Para além disso, o intercalador de temporização usado para a fatia de dados pode ser idêntico ao método de intercalação usado para o preâmbulo, e também pode ter uniformização com um sistema de transmissão digital que utilize genericamente OFDM. Especificamente, o intercalador de temporização 308 que foi mostrado na Figura 37 pode ser usado antes de ser usado o intercalador de frequência 403 que foi mostrado na Figura 42. No que diz respeito à complexidade de um receptor, não pode ser requerida nenhuma memória adicional para além da lógica de controlo de endereçamento adicional, a qual pode exigir uma muito pequena complexidade. A Figura 103 mostra um correspondente desintercalador de símbolo r308 num receptor. Ele pode executar desintercalação depois de receber a produção proveniente do módulo de Remoção de Cabeçalho de Trama -91 - ΡΕ2216951 r401. Nos processos de desintercalação, em comparação com a Figura 99, os processos de escrita e de leitura de intercalação bloco são invertidos. Pela utilização de informação de posição piloto, o desintercalador de temporização pode executar a desintercalação virtual pela não escrita numa posição piloto - ou pela não leitura a partir de uma posição de piloto - na memória do intercalador, e pela escrita numa posição de célula de dados - ou pela leitura a partir de uma posição de célula de dados - na memória do intercalador. A informação desintercalada pode constituir a saida para o módulo de Extracção ModCod r307 . A Figura 104 mostra um outro exemplo de intercalação de temporização. Pode ser executada escrita em direcção diagonal e leitura linha a linha. Como na Figura 101, a intercalação é executada tendo em conta as posições piloto. A leitura e a escrita não são executadas para posições piloto, mas a memória de intercalação é acedida pela consideração de apenas posições de células de dados. A Figura 105 mostra um resultado de intercalação usando o método mostrado na Figura 104. Em comparação com a Figura 102, as células com os mesmos padrões estão dispersas, não apenas em domínio de temporização mas também em domínio da frequência. Por outras palavras, uma completa profundidade de intercalação pode ser obtida em ambos os domínios de temporização e de frequência. -92- ΡΕ2216951 A Figura 108 mostra um desintercalador de símbolo r308 de um correspondente receptor. A saída do módulo de Remoção de Cabeçalho de Trama r401 pode ser desintercalada. Quando comparada com a Figura 99, a desintercalação trocou a ordem de leitura e de escrita. O desintercalador de temporização pode usar a informação de posição piloto para executar desintercalação virtual, de tal modo que não seja executada qualquer leitura ou escrita em posições piloto, e que a leitura ou a escrita apenas possam ser executadas em posições de células de dados. Os dados desintercalados podem constituir a saída para o módulo de Extracção ModCod r307. A Figura 106 mostra um exemplo do método de endereçamento da Figura 105. NT representa profundidade de intercalação de temporização e ND representa largura de fatia de dados. É assumido que o valor de linha N é igual a 8, a largura de fatia de dados é igual a 12 células de dados, e não se encontram pilotos contínuos na fatia de dados. A Figura 106 representa um método de geração de endereços para escrever dados numa memória de intercalação de temporização, enquanto um transmissor executa intercalação de temporização. O endereçamento inicia-se a partir de um primeiro endereço com endereço de linha ("RA -Row Address") = 0 e endereço de coluna ("CA - Column
Address") = 0. Para cada ocorrência de endereçamento, RA e CA são incrementados. Para RA, pode ser executada uma operação de módulo com os símbolos OFDM usados no intercalador de temporização. Para CA, pode ser executada -93- ΡΕ2216951 uma operação de módulo com um número de portadoras que corresponde a uma largura de fatia de dados. RA pode ser incrementado por 1 quando as portadoras que correspondem a uma fatia de dados são escritas numa memória. A escrita numa memória apenas pode ser realizada quando uma localização de endereço actual não for uma localização de um piloto. Se a actual localização de endereço for uma localização de um piloto, apenas o valor de endereço pode ser aumentado.
Na Figura 106, um número de coluna K representa a largura de fatia de dados, um número de linha N representa a profundidade de intercalação de temporização, podendo o valor K ser um valor aleatório, por exemplo K = 1,2,3,.... O processo de intercalação pode incluir a escrita de células de dados num modo de coluna torcida e a leitura segundo a direcção de coluna, excluindo posições piloto. Por outras palavras, a memória de intercalação virtual pode incluir posições piloto, mas as posições piloto podem ser excluídas na actual intercalação. A Figura 109 mostra uma desintercalação, um processo inverso da intercalação de temporização que foi mostrada na Figura 104. A escrita linha a linha e a leitura na direcção diagonal pode restabelecer as células nas sequências originais. O método de endereçamento usado num transmissor pode ser usado num receptor. O receptor pode escrever os -94- ΡΕ2216951 dados recebidos numa memória de desintercalador de temporização linha a linha, e pode ler os dados escritos usando valores de endereço gerados e informação de posição de piloto que pode ser gerada de forma semelhante à de um transmissor. Como uma forma alternativa, os valores de endereço gerado e a informação de piloto que foram utilizados para a escrita podem ser usados para a leitura linha a linha.
Estes métodos podem ser aplicados num preâmbulo que transmite LI. Dado que cada um dos símbolos OFDM que compreende preâmbulo pode ter pilotos em localizações idênticas, poder-se-ão executar quer a intercalação que se refere a valores de endereço tendo em conta as localizações de piloto, quer a intercalação que se refere a valores de endereço sem levar em conta as localizações de piloto. Para o caso de se referir a valores de endereço sem levar em conta as localizações piloto, o transmissor irá de cada vez armazenar dados numa memória de intercalação de temporização. Para um tal caso, um tamanho requerido de memória para executar preâmbulos de intercalação/desintercalação num receptor ou num transmissor torna-se idêntico a um número de células de carga útil existentes nos símbolos OFDM, utilizadas para intercalação de temporização. A Figura 107 constitui um outro exemplo de intercalação de temporização de LI. Neste exemplo, a intercalação de temporização pode colocar portadoras para -95- ΡΕ2216951 todos os símbolos OFDM, ao passo que as portadoras estariam todas localizadas num único símbolo OFDM se não fosse executada qualquer intercalação de temporização. Por exemplo, para dados localizados num primeiro símbolo OFDM, a primeira portadora do primeiro símbolo OFDM estará localizada na sua posição original. A segunda portadora do primeiro símbolo OFDM estará localizada num índice de segunda portadora do segundo símbolo OFDM. Mais genericamente, a portadora de dados de ordem i que está localizada no símbolo OFDM de ordem n irá ficar localizada num índice de portadora de ordem i do símbolo OFDM de ordem (i + n) mod N, onde i = 0, 1, 2, ..., número de portadoras-1, n = 0, 1, 2, ..., N-l, sendo N um número de símbolos OFDM usado em intercalação de temporização de Ll. Neste método de intercalação de temporização de Ll, pode dizer-se que a intercalação para todos os símbolos OFDM é realizada em modo torcido, como mostrado na Figura 107. Embora as posições piloto não estejam ilustradas na Figura 107, como foi atrás mencionado, a intercalação pode ser aplicada a todos os símbolos OFDM incluindo símbolos piloto. Ou seja, pode-se dizer que a intercalação poderá ser executada para todos os símbolos OFDM sem considerar posições piloto ou independentemente do facto de os símbolos OFDM serem ou não símbolos piloto.
Se um tamanho de um bloco LDPC usado em Ll for menor que o tamanho de um símbolo OFDM único, as portadoras restantes podem ter cópias de partes do bloco LDPC, ou pode ser preenchidas com zeros. Neste ponto, pode ser executada -96- ΡΕ2216951 uma mesma intercalação de temporização como anteriormente. Da mesma maneira, na Figura 107, um receptor pode executar desintercalação pelo armazenamento numa memória de todos os blocos utilizados na intercalação de temporização de Ll, e pela leitura dos blocos segundo a ordem pela qual tenham sido intercalados, ou seja, seguindo a ordem de números escritos em blocos mostrados na Figura 107.
Quando for utilizado um bloco intercalador como se mostra na Figura 106, serão usados dois buffers. Especificamente, enquanto um buffer está a armazenar símbolos de entrada, os símbolos previamente entrados podem ser lidos a partir do outro buffer. Uma vez que estes processos são executados para um bloco de intercalação de símbolo, a desintercalação pode ser executada por comutação da ordem de leitura e escrita, para evitar conflitos de acesso à memória. Esse estilo de "pingue-pongue" de intercalação pode ter uma simples lógica de geração de endereços. No entanto, a complexidade do hardware pode ser aumentada quando se utilizam dois buffers de intercalação de símbolo. A Figura 110 mostra um exemplo de um desintercalador de símbolo r308 ou r308-l como foi mostrado na Figura 64. Este modelo de realização proposto para a invenção pode apenas usar um único buffer para executar a desintercalação. Assim que for gerado um valor de endereço pela lógica de geração de endereços, o valor de endereço pode sair da memória de buffer e pode ser executada a -97- ΡΕ2216951 operação de recolocação ao armazenar um símbolo que é introduzido no mesmo endereço. Com estes processos, pode ser evitado um conflito de acesso à memória durante a leitura e a escrita. Para além disso, a desintercalação de símbolo pode ser executada utilizando apenas um único buffer. Podem ser definidos parâmetros para explicar esta regra de geração de endereço. Como se mostra na Figura 106, um número de linhas de uma memória de desintercalação pode ser definido como profundidade de intercalação de temporização D, e um número de colunas de memória de intercalação pode ser definido como largura de fatia de dados W. Em seguida, o gerador de endereços pode gerar os seguintes endereços. i-th sample on j-th block, including pilot (amostra de ordem i sobre bloco de ordem j, incluindo piloto) i = 0,1,2, . . ., N-l; N = D*W;
Ci, j=i mod W;
Tw= ( (Ci, j mod D) * j) mod D; Rí,j=((i div W) + Tw) mod D;
Li, j (1)=Rí, j*W+Ci, j;
Or (Ou)
Li, j (2) = Ci, j *D+ Ri, j;
Os endereços incluem posições piloto, pelo que se -98- ΡΕ2216951 assume que os símbolos de entrada incluam posições piloto. Se os símbolos de entrada que incluem apenas símbolos de dados precisarem de ser processados, poderá ser requerida uma adicional lógica de controlo que salte os correspondentes endereços. Neste ponto, i representa um índice de símbolo de entrada, j representa um índice de bloco intercalação de entrada, e N = D * W representa um comprimento de bloco de intercalação. A abreviatura mod operation representa operação de módulo que proporciona os restos após a divisão. A abreviatura div operation representa a operação de divisão que proporciona o quociente após a divisão. As letras Ri,j e Ci,j representam respectivamente o endereço de linha e o endereço de coluna da entrada de símbolo de ordem i do bloco de intercalação de ordem j . Tw representa o valor de coluna torcida para endereços onde estão localizados os símbolos. Por outras palavras, cada coluna pode ser considerada como um buffer onde é realizada torção independente, de acordo com valores Tw. Li,j representa um endereço quando é implementado um único buffer numa memória sequencial unidimensional, não em duas dimensões. Li,j pode assumir valores de 0 a (N-l). São possíveis dois métodos diferentes. Li,j (1) é usado quando a matriz de memória está ligada linha a linha e Li,j (2) é usado quando a matriz de memória está ligada em coluna por coluna. A Figura 111 mostra um exemplo de endereços de linha e coluna para desintercalação de temporização quando D for igual a 8 e W igual a 12. 0 índice j começa a partir -99- ΡΕ2216951 de j = 0 e, para cada valor de j, uma primeira linha pode representar o endereço de linha e uma segunda linha pode representar o endereço de coluna. A Figura 111 apenas mostra endereços dos primeiros 24 símbolos. Cada índice de coluna pode ser idêntico ao índice i de símbolo de entrada. A Figura 113 mostra um exemplo de um transmissor OFDM usando uma fatia de dados. Como mostra a Figura 113, o transmissor pode incluir um encaminhamento de PLP de dados, um encaminhamento de sinalização de Ll, um construtor de trama, e uma parte de modulação OFDM. O encaminhamento de PLP de dados é identificado por blocos com linhas horizontais e linhas verticais. O encaminhamento de sinalização de Ll é identificado por blocos com linhas tracejadas. Os módulos de processamento de entrada 701-0, 701-N, 701-K, e 701-M podem incluir blocos e sequências do módulo de interface de entrada 202-1, módulo de sincronização de fluxo de entrada 203-1, módulo de compensação de atraso 204-1, módulo de eliminação de pacote nulo 205-1, codificador de CRC 206-1, módulo de inserção de cabeçalho BB 207-1, e misturador de BB 209, que são executados para cada PLP como se mostra na Figura 35. Os módulos de FEC 702-0, 702-N, 702-K, e 702-M podem incluir blocos e sequências de codificador externo 301 e codificador interno 303, como se mostra na Figura 37. Um módulo de FEC 702-L1 utilizado no encaminhamento de Ll pode incluir blocos e sequências de codificador externo 301-1 e codificador interno encurtado/perfurado 303-1, como se mostra na Figura 37. 0 módulo de sinal de Ll 700-L1 pode - 100- ΡΕ2216951 gerar a informação de LI necessária para integrar uma trama.
Os módulos de intercalação de bit 703-0, 703-N, 703-K e 703—M podem incluir blocos e sequências de intercaladores internos 304 e demux de bit 305, como se mostra na Figura 37. O intercalação de bit 703-L1 usado para o encaminhamento de LI pode incluir blocos e sequências de intercaladores internos 304-1 e demux de bit 305-1, como se mostra na Figura 37. Os módulos de mapeador de símbolo 704-0, 704-N, 704-K, e 704-M podem executar funções idênticas às funções do mapeador de símbolo 306 mostrado na Figura 37. O módulo de mapeador de símbolo 704-L1 utilizado para o encaminhamento de LI pode executar funções idênticas às funções do mapeador de símbolo 306-1 mostrado na Figura 37. Os módulos de cabeçalho de FEC 705-0, 705-N, 705-K e 705-M podem executar funções idênticas às funções do módulo de inserção de cabeçalhos ModCod 307 mostrado na Figura. 37. 0 módulo de cabeçalho de FEC 705-L1 para o encaminhamento de LI pode executar funções idênticas às funções do módulo de inserção de cabeçalhos ModCod 307-1 mostrado na Figura 37.
Os módulos mapeadores de fatia de dados 706-0 e 706-K podem programar blocos de FEC para correspondentes fatias de dados e podem transmitir os blocos de FEC programados, em que os blocos de FEC correspondem a PLP' s que estão atribuídos a cada fatia de dados. 0 bloco mapeador de preâmbulo 707-L1 pode programar blocos de FEC - 101 - ΡΕ2216951 de sinalização de LI para preâmbulos. Os blocos de FEC de sinalização de LI são transmitidos em preâmbulos. Os módulos intercaladores de temporização 708-0 e 708-K podem executar funções idênticas às funções do intercalador de símbolo mostrado na Figura 37, o qual pode intercalar fatias de dados. O intercalador de temporização 708-L1 utilizado para o encaminhamento de LI pode realizar funções idênticas às funções do intercalador de símbolo 308-1 mostrado na Figura 37.
Como alternativa, o intercalador de temporização 708-L1 utilizado para o encaminhamento de LI pode executar funções idênticas às do intercalador de símbolo 308-1 mostrado na Figura 37, mas apenas sobre símbolos de preâmbulo.
Os intercaladores de frequência 709-0 e 709-K podem executar intercalação de frequência sobre fatias de dados. 0 intercalador de frequência 709-L1 utilizado para o encaminhamento de LI pode executar intercalação de frequência de acordo com a largura de banda de preâmbulo. 0 módulo de geração de piloto 710 pode gerar pilotos que são adequados para pilotos contínuos ("continuous pilot - CP"), pilotos espalhados ("scattered pilot - SP"), borda de fatia de dados e preâmbulo. Uma trama pode ser construída (711) a partir de programação da fatia de dados, preâmbulo, e piloto. 0 módulo de IFFT 712 e os módulos de inserção de GI 713 podem desempenhar funções - 102- ΡΕ2216951 idênticas respectivamente às funções do módulo de IFFT 501 e dos blocos 503 do módulo de inserção de GI mostrado na Figura 51. Por último, o módulo DAC 714 pode converter sinais digitais em sinais analógicos, e os sinais convertidos podem ser transmitidos. A Figura 114 mostra um exemplo de um receptor OFDM que utiliza fatia de dados. Na Figura 114, o sintonizador r700 pode executar as funções do módulo de sintonizador/AGC r603, e as funções do módulo de conversão descendente r602 mostrado na Figura 61. 0 ADC r701 pode converter os sinais analógicos recebidos em sinais digitais. 0 módulo de sincronização tempo/freq r702 pode executar funções idênticas às funções do módulo de sincronização tempo/freq r505 mostrado na Figura 62. 0 módulo de detecção de trama r703 pode executar funções idênticas às funções do módulo de detecção de trama r506 mostrado na Figura 62.
Neste ponto, após ter sido realizada a sincronização tempo/frequência, a sincronização pode ser melhorada pela utilização de preâmbulo em cada trama que é enviada a partir do módulo de detecção de trama r703 durante o processo de monitorização. 0 módulo de remoção de GI r704 e o módulo de FFT r705 podem executar funções idênticas respectivamente às funções do módulo de remoção de GI r503 e do módulo de FFT r502 mostrados na Figura 62. - 103 - ΡΕ2216951 O módulo de estimação de canal r706 e o módulo de Igualização de canal r707 podem executar uma parte de estimação de canal e uma parte de igualização de canal do módulo Est/Eq de canal r501, como se mostra na Figura 62. 0 analisador sintáctico de trama r708 pode produzir uma fatia de dados e preâmbulo, em que são transmitidos os serviços seleccionados por um utilizador. Os blocos identificados por linhas tracejadas processam um preâmbulo. Os blocos identificados por linhas horizontais, os quais podem incluir PLP comum, processam fatias de dados. 0 desintercalador de frequência r709-Ll utilizado para o encaminhamento de LI pode executar desintercalação de frequência dentro da largura de banda do preâmbulo. O desintercalador de frequência r709 utilizado para o encaminhamento de fatia de dados pode executar desintercalação de frequência dentro da fatia de dados. 0 descodificador de cabeçalho de FEC r712-Ll, o desintercalador de temporização r710-Ll, e o desmapeador de símbolo r713-Ll usados para o encaminhamento de LI podem realizar funções idênticas às funções do módulo de extracção de ModCod r307-l, desintercalador de símbolo r308-l, e desmapeador de símbolo r306-l mostrados na Figura 64 . 0 desintercalador de bit r714-Ll pode incluir blocos e sequências de demux de bit r305-l e do desintercalador interno r304-l, como se mostra na Figura 64. 0 descodificador de FEC r715-Ll pode incluir blocos e sequências do codificador externo r303-l encurtado/ - 104- ΡΕ2216951 perfurado e descodificador externo r301-l mostrados na Figura 64. Neste ponto, a salda do encaminhamento de LI pode consistir em informação de sinalização de LI e pode ser enviada para um controlador de sistema para restabelecimento de dados PLP que são transmitidos em fatias de dados. 0 desintercalador de temporização r710 usado para o encaminhamento de fatia de dados pode executar funções idênticas às funções do desintercalador de símbolo r308 mostrado na Figura 64. 0 analisador sintáctico de fatias de dados r711 pode produzir um PLP seleccionado pelo utilizador a partir de fatias de dados e, se necessário um PLP comum associado com o PLP seleccionado pelo utilizador. Os descodificadores de cabeçalho de FEC r712-C e r712-K podem realizar funções idênticas às funções do módulo de extracção de ModCod r307 mostrado na Figura 64. Os desmapeadores de símbolos r713-C e r713-K podem realizar funções idênticas às funções do desmapeador de símbolo r306 mostrado na Figura 64.
Os desintercaladores de bit r714-C e r714-K podem incluir blocos e sequências de demux de bit r305 e desintercalador interno r304, como se mostra na Figura 64. Os descodificadores de FEC r715-C e r715-K podem incluir blocos e sequências de descodificador interno r303 e descodificador externo r301, como se mostra na Figura 64. Por último, os módulos de processamento de saída r716-C e r716-K podem incluir blocos e sequências de desmisturador - 105 - ΡΕ2216951 de BB r209, módulo de remoção de cabeçalho de BB r207-l, descodificador de CRC r206-l, módulo de inserção de pacote nulo r205-l, recuperador de atraso r204-l, recuperador de relógio de saida r203-l, e uma interface de saida r202-l, os quais são executados para cada PLP na Figura 35. Se for usado um PLP comum, o PLP comum e o PLP de dados associado com o PLP comum podem ser transmitidos para um recombinador de TS e podem ser transformados num PLP seleccionado pelo utilizador.
Deve-se observar na Figura 114 que, num receptor, os blocos para o encaminhamento de LI não são simetricamente sequenciados para um transmissor, em oposição ao encaminhamento de dados onde os blocos são simetricamente posicionados, ou em sequência oposta de um transmissor. Por outras palavras, para o encaminhamento de dados, encontram-se posicionados o Desintercalador de frequência r709, o Desintercalador de temporização r710, o Analisador sintáctico de fatia de dados r711 e o Descodificador de cabeçalho de FEC r712-C e r712—K. No entanto, para o encaminhamento de LI estão posicionados o Desintercalador de frequência r709-Ll, o descodificador de cabeçalho de FEC r712-Ll e o desintercalador de temporização r710-Ll. A Figura 112 mostra um exemplo de intercalação de bloco genérica num domínio de símbolos de dados onde não são usados pilotos. Como pode ser observado na Figura 112a, a memória de intercalação pode ser preenchida sem pilotos - 106- ΡΕ2216951 pretos. Para formar uma memória rectangular, podem ser usadas células de preenchimento se necessário. Na Figura 112a, as células de preenchimento estão identificadas como células com linhas tracejadas. No exemplo, dado que um piloto continuo pode sobrepor-se a um tipo de padrão piloto espalhado, é requerido um total de três células de preenchimento no decurso da duração de quatro dos símbolos OFDM. Por último, é mostrado na Figura 112b o conteúdo da memória intercalada.
De acordo com a Figura 112a, tanto pode ser realizada a escrita linha a linha e executada a torção de coluna, como a escrita de uma forma distorcida desde o inicio. A saida do intercalador pode incluir a leitura linha a linha a partir da memória. Os dados de saída que tenham sido lidos podem ser colocados como se mostra na Figura 112c, quando for considerada a transmissão de OFDM. Neste ponto, por uma questão de simplicidade, poderá ser ignorado o intercalamento de frequência. Como pode ser visto na Figura 112, a diversidade de frequência não é tão elevada como a da Figura 10 6, mas é mantida num nível semelhante. Acima de tudo, pode ser vantajoso na medida em que a memória necessária para executar intercalação e desintercalação pode ser optimizada. No exemplo, o tamanho de memória pode ser reduzido de WxD para (W-l) xD. À medida que a largura de fatia de dados se torna maior, o tamanho da memória poderá ser cada vez mais reduzido. - 107- ΡΕ2216951
Como entradas do desintercalador de temporização, um receptor deve restabelecer o conteúdo do buffer de memória em conformidade com o desenho do meio da Figura 112, ao mesmo tempo que considera células de preenchimento. Basicamente, os símbolos OFDM podem ser lidos símbolo a símbolo e podem ser gravados linha a linha. Poderá então ser realizada a distorção correspondente à torção de coluna. A saída do desintercalador pode ser produzida sob uma forma de leitura linha a linha, a partir da memória da Figura 112a. Desta maneira, quando comparado com o processo mostrado na Figura 106, poder-se-á minimizar a sobrecarga de piloto e, consequentemente, pode ser minimizada a memória de intercalação/desintercalação. A Figura 115 ilustra intercalação de temporização (Figura 115a) e desintercalação de temporização (Figura 115b) . A Figura 115a mostra um exemplo de um intercalador de temporização 708-L1 para encaminhamento de LI da Figura 113. Como mostrado na Figura 115a, uma intercalação de temporização para o preâmbulo onde LI é transmitido pode incluir intercalação de células de dados Ll, excluindo os pilotos que são normalmente transmitidos no preâmbulo. O processo de intercalação pode incluir a escrita de dados de entrada segundo uma direcção diagonal (linhas a traço cheio) e a leitura dos dados linha a linha (linhas ponteadas) , usando processos idênticos aos que são mostrados fazendo referência à Figura 106. - 108 - ΡΕ2216951 A Figura 115b mostra um exemplo de um desintercalador de temporização r712-Ll para o encaminhamento de Ll, como foi mostrado na Figura 114. Como se mostra na Figura 115b, para um preâmbulo onde Ll é transmitido, pode ser executada desintercalação de célula de dados Ll, excluindo os pilotos que são regularmente transmitidos no preâmbulo. 0 processo de desintercalação pode ser idêntico ao processo que foi mostrado na Figura 109, onde os dados de entrada são escritos linha a linha (linhas a traço cheio) e lidos segundo uma direcção diagonal (linhas ponteadas). Os dados de entrada não incluem qualquer piloto, consequentemente os dados de saida têm células de dados de Ll que também não incluem piloto. Quando um receptor utiliza um único buffer num desintercalador de temporização para o preâmbulo, pode ser usada a estrutura geradora de endereço que tem uma memória de desintercalador como a que foi mostrada na Figura 110. A desintercalação (r712-Ll) pode ser realizada através de operações de endereçamento, da seguinte forma: i-th sample on j-th block, including pilot (amostra de ordem i sobre bloco de ordem j, incluindo piloto) i = 0,1,2, ..., N-l; N = D*W;
Ci,j=i mod W;
Tw=((Ci, j mod D) * j) mod D;
Ri,j=((i div W) + Tw) mod D; - 109 - ΡΕ2216951
Li, j (1)=Ri, j *W+Ci,j;
Or
Li, j (2)= Ci,j *D+ Ri,j;
Nas operações anteriores, um comprimento de uma linha W consiste num comprimento de uma linha de uma memória de intercalação, como se mostra na Figura 115. Um comprimento de coluna D é uma profundidade de intercalação de temporização de preâmbulo, que representa um número de símbolos OFDM que são necessários para a transmissão de preâmbulos. A Figura 116 mostra um exemplo de formação de símbolos OFDM por intermédio da programação de pilotos e preâmbulos de entrada a partir da construtora de trama 711, como se mostra na Figura 113. Células em branco formam um cabeçalho de Ll, que é um sinal de saída do módulo de cabeçalho de FEC 705-L1 para o encaminhamento de Ll, como se mostra na Figura 113. Células a cinza representam pilotos contínuos para o preâmbulo, que são gerados pelo módulo de geração de piloto 710, como se mostra na Figura 113. Células com padrões representam células de sinalização de Ll, as quais constituem um sinal de saída do mapeador de preâmbulo 707-L1, como se mostra na Figura 113. A Figura 116a representa símbolos de OFDM quando a intercalação de temporização está desligada, e a Figura 116b representa símbolos de OFDM quando a intercalação de temporização está ligada. O cabeçalho de Ll pode ser excluído da intercalação de temporização, porque o cabeçalho de Ll transmite um comprimento do campo de sinalização de Ll, e uma bandeira - 110 - ΡΕ2216951 para informação de intercalação ligada/desligada. Isso é devido a que o cabeçalho de LI é adicionado antes da intercalação de temporização. Como atrás mencionado, a intercalação de temporização é executada excluindo células-piloto. As restante células de dados de LI podem ser intercaladas, como se mostra na Figura 115, podendo então ser atribuídas a subportadoras de OFDM. A Figura 117 mostra um exemplo de Intercaladores de temporização 708-0 a 708-K que podem intercalar símbolos de dados que sejam enviados a partir de Mapeadores de Fatias de Dados 706-0 a 706-K sobre encaminhamentos de dados de um transmissor OFDM, utilizando a fatia de dados mostrada na Figura 113. A intercalação de temporização pode ser realizada para cada fatia de dados. Os símbolos temporizadamente intercalados podem ser gerados dentro de Intercaladores de Frequência 709-0 a 709-K. A Figura 117 também mostra um exemplo de um intercalador de temporização simples, usando um único buffer. A Figura 117 mostra uma estrutura de símbolos OFDM antes de Intercalação de temporização. Os blocos com os mesmos padrões representam mesmo tipo de símbolos OFDM. A Figura 117b e a Figura 117c mostram estruturas de símbolos OFDM após Intercalação de temporização. Os processos de Intercalação de temporização podem ser divididos em Tipo 1 e Tipo 2. Cada tipo pode ser alternativamente executado para símbolos pares e símbolos ímpares. Um receptor poderá realizar desintercalação em conformidade. Uma das razões - 111 - ΡΕ2216951 para usar alternativamente o tipo 1 e tipo 2 é a de reduzir a memória requerida num receptor, usando um único buffer durante a desintercalação de temporização. A Figura 117b mostra uma intercalação de temporização onde se usa intercalação do tipo 1. Os símbolos de entrada podem ser escritos no sentido diagonal descendente e podem ser lidos segundo uma direcção em linha. A Figura 117c mostra uma intercalação de temporização onde se usa intercalação do tipo 2. Os símbolos de entrada podem ser escritos no sentido diagonal ascendente e podem ser lidos segundo uma direcção em linha. A diferença entre tipo 1 e tipo 2 reside no facto de o sentido de escrita do símbolo de entrada ser ascendente ou descendente. Os dois processos são diferentes em relação à maneira de escrever símbolos, no entanto os dois processos são idênticos em termos de exibição de completa profundidade de intercalação de temporização e completa diversidade de frequência. No entanto, o recurso a estes processos pode causar um problema durante uma sincronização num receptor, por causa da utilização de dois esquemas de intercalação. realizar
Poderão existir duas soluções possíveis. A primeira solução pode consistir em sinalizar o 1 bit de um tipo de intercalação, de um primeiro bloco de intercalador que vem em primeiro lugar depois de cada preâmbulo, através de sinalização de LI de preâmbulo. Este processo consiste em realizar uma correcta intercalação através de - 112- ΡΕ2216951 sinalização. A segunda solução pode consistir em formar uma trama que apresente o comprimento de um número par de blocos de intercalação. Usando este processo, um primeiro bloco intercalação de cada trama pode ter um tipo idêntico, podendo portanto ser resolvido o problema de sincronização de bloco de intercalação. Por exemplo, o problema de sincronização pode ser resolvido através da aplicação de intercalação do tipo 1 para um primeiro bloco de intercalação, e sequencialmente aplicar aos blocos de intercalação no seio de cada trama, concluindo em seguida um último bloco de intercalação de cada trama com intercalação do tipo 2. Este processo requer que uma trama seja composto por dois blocos de intercalação, mas pode ser vantajoso pelo facto de não ser necessária qualquer sinalização adicional, como acontecia no primeiro processo. A Figura 122 mostra uma estrutura de um desintercalador de temporização r710 de um receptor mostrado na Figura 114. A Desintercalação de temporização pode ser realizada em saídas de desintercalador de
Frequência r709. A Desintercalação de temporização da Figura 122 representa um esquema de desintercalação que é um processo inverso de uma intercalação de temporização mostrada na Figura 117. A desintercalação, em comparação com a Figura 117, terá uma maneira oposta em termos de leitura e escrita. Por outras palavras, o desintercalador do tipo 1 pode escrever símbolos de entrada segundo uma direcção em linha e pode ler os símbolos escritos em sentido diagonal descendente. 0 desintercalador do tipo 2 - 113- ΡΕ2216951 pode escrever símbolos de entrada no sentido diagonal descendente e pode ler os símbolos escritos segundo uma direcção em linha. Estes processos podem possibilitar a escrita de símbolos recebidos, em que os símbolos são previamente lidos fazendo com que um sentido de escrita de símbolos do desintercalador do tipo 2 seja idêntico a um sentido de leitura de símbolos do desintercalador do tipo 1. Nestas circunstâncias, um receptor pode realizar desintercalação usando um único buffer. Além disso, pode-se realizar uma implementação simples, dado que os processos de intercalação de tipo 1 e tipo 2 são executados escrevendo e lendo símbolos quer numa direcção diagonal quer numa direcção em linha.
No entanto, a utilização destes processos pode originar um problema em termos de sincronização num receptor, por causa do uso de dois esquemas de intercalação. Por exemplo, a desintercalação de símbolos intercalados pelo tipo 1 através de um modo do tipo 2 pode causar uma deterioração no desempenho. Podem existir duas soluções possíveis. A primeira solução pode consistir em determinar um tipo de um bloco de intercalação que venha depois de um preâmbulo, usando o 1 bit de um tipo de intercalação de uma parte de sinalização de LI transmitida. A segunda solução pode consistir na realização de intercalação usando um tipo de acordo com um primeiro bloco de intercalação no seio de uma trama, se o número de blocos de intercalação no seio de uma trama for um número par. 0 símbolo desintercalado pode ser enviado para o Analisador - 114- ΡΕ2216951
Sintáctico de Fatias de Dados r711. A Figura 118 mostra uma lógica de geração de endereços que é idêntica a uma lógica de geração de endereços de um único buffer, quando um intercalador de bloco usa dois buffers de memória, como acontece na Figura 106. A lógica de geração de endereços pode desempenhar funções idênticas às funções mostradas na Figura 106. Ao definir uma profundidade de intercalação de temporização D como um número de linhas de uma memória de desintercalação, e definindo uma largura de fatia de dados W como um número de coluna, os endereços mostrados na Figura 118 podem ser gerados por um gerador de endereços. Os endereços podem incluir posições de piloto. Poderá ser requerida uma lógica de controlo que possa saltar endereços, para os símbolos de entrada temporizadamente intercalados que apenas incluam símbolos de dados. Os endereços usados em preâmbulos de intercalação poderão não exigir posições de piloto, e a intercalação poderá ser realizada utilizando blocos Ll. A letra i representa um índice de um símbolo de entrada, N = DxW representa um comprimento de bloco intercalação. R± e Ci representam respectivamente um endereço de linha e um endereço de coluna de um símbolo de entrada de ordem i. Tw representa um valor de torção de coluna, ou parâmetro de torção, relativo a um endereço onde está localizado um símbolo. Li representa endereços onde esteja implementada uma memória unidimensional apresentando um único buffer. Os valores de Li podem ir desde 0 até (N-l) . Nesta memória unidimensional, são possíveis pelo menos dois processos. - 115 - ΡΕ2216951
Li (1) consiste em acoplar uma matriz de memória linha a linha, e Li(2) consiste em acoplar uma matriz de memória coluna a coluna. Um receptor pode usar a lógica de geração de endereços na leitura de símbolos durante uma desintercalação. A Figura 119 mostra outro exemplo de um preâmbulo. Para uma situação em que é usado um símbolo OFDM tendo um tamanho de 4K-FFT na largura de banda 7,61MHz, e uma sexta portadora no seio de um símbolo OFDM e portadoras em ambas as extremidades são usadas como pilotos, pode ser assumido como sendo igual a 2840 um número de portadoras que podem ser usados em sinalização de LI. Quando múltiplos canais são ligados, podem existir múltiplas larguras de banda de preâmbulo. O número de portadoras pode mudar, dependendo de um tipo de pilotos a ser utilizado, de um tamanho FFT, de um número de canais ligados, e doutros factores. Se um tamanho de uma L1_XFEC_FRAME que inclui Ll_header (H) que deverá ser atribuído a um único símbolo OFDM, e se o bloco FEC de LI (L1_FEC1) for menor do que um único símbolo OFDM (5w-a-l), a L1_XFEC_FRAME incluindo Ll_header pode ser repetida para preencher uma parte remanescente do símbolo OFDM único (5w-a-2) . Isto é semelhante à estrutura de preâmbulo da Figura 93. Para que um receptor receba uma fatia de dados que está localizado dentro de uma determinada largura de banda de canais ligados, uma janela de sintonia do receptor pode ficar localizada numa determinada largura de banda. - 116 - ΡΕ2216951
Se uma janela de sintonia de um receptor for localizada como 5w-a-3 da Figura 119, pode ocorrer um resultado incorrecto durante a incorporação de L1_XFEC_FRAME' s repetidas. 0 caso 1 da Figura 119 pode constituir um destes exemplos. Um receptor encontra Ll_Header (H) para localizar uma posição inicial de um Ll_Header (H) dentro de uma janela de sintonia, mas o Ll_Header encontrado pode ser um cabeçalho de um L1_XFEC_FRAME incompleto (5w-a-4). A informação de sinalização de LI poderá não ser obtida correctamente se um comprimento de L1_XFEC_FRAME for obtido com base nesse Ll_Header, e uma parte restante (5w-a-5) é adicionada a uma posição inicial desse Ll_Header. Para evitar tal situação, um receptor pode necessitar de operações adicionais para encontrar um cabeçalho de uma L1_XFEC FRAME completa. A Figura 120 mostra tais operações. No exemplo, para encontrar um cabeçalho de uma L1_XFEC_FRAME completa, caso existe uma L1_XFEC_FRAME incompleta num preâmbulo, um receptor pode usar pelo menos dois Ll_Header's para encontrar uma localização inicial de LI Header para incorporação de L1_XFEC_FRAME. Em primeiro lugar, um receptor pode encontrar Ll_Header a partir de um símbolo OFDM de preâmbulo (5w-b-l). Em seguida, utilizando um comprimento de uma L1_XFEC_FRAME dentro do Ll_Header encontrado, o receptor pode verificar se cada uma das L1_XFEC_FRAME no seio de um actual símbolo OFDM é um bloco completo (5w-b-2) . Se não for, o receptor pode encontrar outro Ll_Header a partir do actual símbolo OFDM de preâmbulo (5w-b-3) . A partir de uma distância calculada - 117- ΡΕ2216951 entre um Ll_Header que acabou de ser encontrado e um Ll_Header precedente, pode ser determinado (5w-b-4) se uma certa L1_XFEC_FRAME é um bloco completo. Pode depois ser usado um Ll_Header de uma L1_XFEC_FRAME completa como um ponto para estabelecimento da incorporação. Usando o ponto de estabelecimento, a L1_XFEC_FRAME pode ser incorporada (5w-b-5). Usando estes processos, pode ser esperado num receptor o caso 2 ou a incorporação correcta mostrada na Figura 119. Estes processos podem ser realizados no Descodificador de Cabeçalho de FEC r712-Ll para o encaminhamento de sinal de LI da Figura 114. A Figura 121 é um exemplo de uma estrutura de preâmbulo que pode eliminar as atrás mencionadas operações adicionais num receptor. Em oposição à estrutura de preâmbulo anterior, quando uma parte remanescente de um símbolo OFDM é preenchida, somente o L1_FEC1 de uma L1_XFEC_FRAME, excluindo Ll_Header (H) , poderá ser repetidamente preenchido (5w-c-2). Desta forma, quando um receptor encontra uma posição inicial de um Ll_Header (H) para incorporar L1_XFEC_FRAME, pode ser encontrado (5w-c-4) o Ll_Header apenas de L1_XFEC_FRAME completa, pelo que poderá ser incorporada a L1_XFEC_FRAME com o Ll_Header encontrado, sem operações adicionais. Como consequência, os processos tais como 5w-b-2, 5w-b-3 e 5w-b-4 mostrados na Figura 120 podem ser eliminados num receptor. Estes processamentos, e processos de contrapartida dos processamentos, podem ser realizados no Descodificador de Cabeçalho de FEC r712-Ll para o encaminhamento de sinal de - 118 - ΡΕ2216951 LI da Figura 114, e no Cabeçalho de FEC 705-L1 para o encaminhamento de sinal de LI de um transmissor da Figura 113.
0 desintercalador de temporização r712-Ll para o encaminhamento de LI de um receptor da Figura 114 pode desintercalar células de bloco LI ou células com padrões, com exclusão de outras células tais como células de cabeçalho de preâmbulo e de piloto. As células de bloco LI são representadas por células com padrões, como se mostra na Figura 116. A Figura 123 mostra outro exemplo de um transmissor OFDM que usa fatias de dados. Este transmissor pode ter estrutura idêntica e pode realizar uma função idêntica à do transmissor da Figura 113, excepto quanto aos blocos adicionados e modificados. 0 mapeador de preâmbulo 1007-L1 pode mapear blocos LI e cabeçalhos de bloco LI que constituem saídas do cabeçalho de FEC Ll-705 para dentro de símbolos de preâmbulo usados numa trama de transmissão. Especificamente, o cabeçalho de bloco LI pode ser repetido para cada preâmbulo, e o bloco LI pode ser dividido num número de vezes igual ao número de preâmbulos usados. 0 intercalador de temporização 1008-L1 pode intercalar blocos LI que estejam divididos em preâmbulos. Neste ponto, o cabeçalho de bloco LI poderá ou não ser incluído na intercalação. Quer o cabeçalho de bloco LI seja ou não incluído, isso não poderá mudar uma estrutura de sinal de um cabeçalho de bloco Ll, mas poderá mudar uma ordem de intercalação e transmissão de blocos Ll. 0 módulo de repetição de Ll XFEC 1015-L1 pode repetir os blocos Ll XFEC - 119 - ΡΕ2216951 temporizadamente intercalados dentro de uma largura de banda de preâmbulo. Neste ponto, o cabeçalho de bloco LI tanto pode ser repetido dentro de um preâmbulo, como não ser repetido dentro de um preâmbulo. A Figura 124 mostra outro exemplo de um receptor OFDM utilizando fatias de dados. Este receptor tem estrutura idêntica e pode realizar função idêntica à do receptor da Figura 114, excepto quanto aos blocos adicionados e modificados. 0 descodificador de cabeçalho de FEC rl012-Ll pode sincronizar cabeçalhos de LI dentro de um preâmbulo. Se forem repetidos cabeçalhos de Ll, os cabeçalhos de Ll podem ser combinados para obter um ganho de SNR. Consequentemente, o descodificador de cabeçalho de FEC r712-Ll da Figura 114 pode executar uma descodificação de FEC. 0 processo de sincronização pode dar uma localização de um cabeçalho ao correlacionar a palavra sync de um cabeçalho e preâmbulos. Para desvios de frequência em valores múltiplos de um número inteiro, pode ser determinado um intervalo de correlação a partir de endereçamento circular. 0 combinador de L1_XFEC rl017-Ll pode combinar blocos de L1_XFEC para obter um ganho SRN, quando são recebidos blocos Ll divididos dentro de um preâmbulo. 0 desintercalador de temporização rlOlO-Ll pode desintercalar temporizadamente blocos dentro de um preâmbulo. Dependendo do facto de os cabeçalhos de bloco Ll serem ou não temporizadamente intercalados num transmissor, os - 120 - ΡΕ2216951 cabeçalhos de bloco LI poderão ser correspondentemente desintercalados num receptor. Uma ordem de intercalação de blocos LI pode ser alterada dependendo do facto de os cabeçalhos de bloco LI serem ou não temporizadamente intercalados num transmissor. Por exemplo, quando a intercalação de temporização está em ON como na Figura 116, poderá mudar uma localização da célula número 33 que é uma primeira célula de bloco Ll dentro de um primeiro preâmbulo. Por outras palavras, quando os cabeçalhos de bloco Ll não estiverem incluídos numa intercalação, irão ser recebidos sinais intercalados apresentando as localizações de células como se mostra na Figura 116. Se os cabeçalhos de bloco Ll estiverem incluídos numa intercalação, precisa de ser alterada uma localização da célula número 33 para desintercalar células que estejam diagonalmente intercalados, usando uma primeira célula de um primeiro cabeçalho de bloco Ll, dentro de um primeiro preâmbulo considerado como referência. O incorporador de L1_FEC rl018-Ll pode incorporar blocos Ll que estejam divididos em muitos preâmbulos para dentro de um único bloco Ll para descodificação de FEC.
Com um adicional 1 bit, o campo PLP_type dos campos de sinalização de Ll que são transmitidos num preâmbulo pode ter os seguintes valores. PLP_type = 00 (PLP comum) PLP_type = 01 (PLP de dados normais) PLP_type = 10 (PLP de dados desmultiplexados) PLP type = 11 (reservado) - 121 - ΡΕ2216951
Um PLP de dados normais representa um PLP de dados quando é transmitida um único serviço numa fatia de dados única. Um PLP de dados desmultiplexados representa um PLP de dados quando um único serviço é desmultiplexado em múltiplas fatias de dados. Quando um utilizador muda de serviço, se a sinalização de LI e a sinalização de L2 forem armazenadas num receptor, poderá ser eliminada a espera de uma informação de sinalização de Ll no seio de uma trama seguinte. Como consequência, um receptor pode alterar os serviços de forma eficiente e um utilizador pode tirar beneficio de um menor atraso durante uma troca de serviço. A Figura 128 mostra estruturas de sinal de bloco Ll que é transmitido num preâmbulo, para fluxo de intercalação de temporização e fluxo de desintercalação de temporização. Como pode ser observado na Figura 128, a intercalação e intercalação podem ser realizadas não numa completa largura de banda preâmbulo, mas num bloco Ll dividido. A Figura 129 é um exemplo de um campo de intercalação de temporização Ll de campos de sinalização de Ll, processados pelo módulo de cabeçalho de FEC 705-L1 para o encaminhamento de Ll mostrado na Figura 123. Como se mostra na Figura 129, podem ser usados um bit ou dois bits como parâmetros de intercalação de temporização. Se for usado um bit, a intercalação não é executada quando o valor de bit for 0, e poderá ser executada intercalação com profundidade de símbolos OFDM usada em símbolos de preâmbulo quando o valor de bit for igual a 1. Quando são usados dois bits, uma intercalação com profundidade de - 122- ΡΕ2216951 intercalação igual a 0 ou nenhuma intercalação será realizada quando o valor de bit for 00, e poderá ser executada intercalação com profundidade de símbolos OFDM usada em símbolos de preâmbulo quando o valor de bit for 01. Uma intercalação com profundidade de quatro símbolos OFDM pode ser realizada quando o valor de bit for 10. Uma intercalação com profundidade de oito símbolos OFDM pode ser realizada quando o valor de bit for 11.
Um receptor, em particular o descodificador de cabeçalho de FEC rl012-Ll para o encaminhamento de LI mostrado na Figura 124, pode extrair parâmetros de intercalação de temporização ("Time Interleaving - TI") mostrados na Figura 129. Usando os parâmetros, o desintercalador de temporização rlOlO-Ll pode realizar desintercalação de acordo com a profundidade de intercalação. Os parâmetros que são transmitidos no cabeçalho de LI são os seguintes: tamanho de informação de LI (15bits), parâmetro de intercalação de temporização (máximo de 2 bits) e CRC (máx. 2 bits) . Se for usado o código RM Reed-Muller (16, 32) para codificação do campo de sinalização de cabeçalho de Ll, não existe um número suficiente de bits porque os bits que podem ser transmitidas são 16 bits. A Figura 130 mostra um exemplo de campo de sinalização de Ll que pode ser usados num tal caso, e um processo de preenchimento. A Figura 130 mostra processos realizados no módulo de cabeçalho de FEC 705-L1 no encaminhamento de Ll - 123 - ΡΕ2216951 da Figura 123. Na Figura 130a, Ll() na coluna de campos de sinalização representa o tamanho de Ll, e TI() representa o tamanho para parâmetros de intercalação de temporização. Para o primeiro caso, ou quando são transmitidos o tamanho de Ll (15 bits) e TI (1 bit) , pode não ser necessário um adicional preenchimento e poderá ser obtido um substancial desempenho de descodificação do cabeçalho de Ll, no entanto, e dado que a informação quanto à realização ou não de uma intercalação de temporização é transmitida durante um bloco Ll curto, não se conseguirá obter o efeito de intercalação.
Para o segundo caso, ou quando o tamanho de Ll for reduzido a 1/8 do tamanho original, torna-se possível a transmissão de informação com números de bits tais como Ll (12 bits), TI (2 bits) e CRC (2 bits). Nestas circunstâncias, e para o segundo caso, pode ser esperado o melhor desempenho para descodificação de Ll e efeito de intercalação de temporização. No entanto, o segundo caso requer processo adicional de preenchimento para tornar o tamanho de Ll num múltiplo de oito, se o tamanho de Ll não for um múltiplo de oito. A Figura 130b representa um processo de preenchimento que pode ser realizado no sinal de Ll (700-L1) da Figura 123. Isso mostra que o preenchimento fica localizado após o bloco Ll e coberto com codificação CRC. Consequentemente, num receptor, o módulo BCH/LDPC de descodificação de FEC r715-Ll para o encaminhamento de Ll da Figura 124 pode executar descodificação de FEC, podendo então ser executada a - 124- ΡΕ2216951 análise sintáctica de bit de acordo com o campo de sinalização de Ll, se não houver erro quando o campo CRC é verificado, sendo em seguida requerido um processo definindo os restantes bits como preenchimento ou CRC32, e excluindo os restantes bits relativos aos parâmetros.
Para o terceiro caso, ou quando o tamanho de Ll é expresso como um número de células mapeadas de QAM, e não como um número de bits, poderá ser reduzido o número de bits. Para o quarto caso, o tamanho de Ll é expresso não como um tamanho de um bloco Ll global, mas como um tamanho de Ll por cada símbolo OFDM. Nestas circunstâncias, para que um receptor obtenha um tamanho de um bloco Ll global precisa de ser realizada a multiplicação do tamanho do bloco Ll num símbolo OFDM único por um certo número de símbolos OFDM usados em preâmbulo. Neste caso, o actual tamanho de Ll precisa de excluir o preenchimento.
Para o quinto caso, ao expressar o bloco Ll não como um número de bits mas como um número de células mapeadas de QAM, será possível uma maior redução em bits. Para os terceiro, quarto e quinto casos, são mostrados parâmetros de TI, CRC e um certo número de necessários bits de preenchimento. Para um caso em que o tamanho de bloco Ll seja expresso como um certo número de células para que um receptor possa obter o tamanho de Ll em bits, o receptor precisa de multiplicar um número de bits onde apenas são transmitidas as células por um tamanho de Ll recebido. Além disso, precisa de ser excluído um número de bits de - 125 - ΡΕ2216951 preenchimento . 0 último caso mostra um número total de bits aumentado para 32 bits, utilizando dois blocos de código RM em cabeçalho. Um total de campos de CRC torna-se em quatro bits porque cada bloco de código RM precisa de dois bits de campo CRC. Um receptor ou descodificador de cabeçalho de FEC rl012-Ll para o encaminhamento de Ll da Figura 124 precisa obter os parâmetros necessários realizando descodificação de FEC sobre um total de dois blocos de FEC. Usando os parâmetros obtidos, um receptor, em particular o desintercalador de temporização rlOlO-Ll para o encaminhamento de Ll mostrado na Figura 124, pode determinar se executa ou não a desintercalação, e pode obter uma profundidade de desintercalação se for determinada a realização da desintercalação. Além disso, o módulo BCH/LDPC de descodificação FEC r715-Ll pode obter o comprimento de bloco LDPC necessário para realizar a descodificação de FEC e parâmetros de encurtamento/perfuração Poderão ser removidos os desnecessários campos de preenchimento requeridos para enviar o sinal de Ll para um controlador de sistema. A Figura 125 mostra um exemplo de uma
Intercalação de Temporização (TI) de fatia de dados. 0 processamento de TI assume que todas as posições de piloto são conhecidas. A TI pode produzir apenas células de dados, excluindo pilotos. 0 conhecimento das posições de piloto possibilita corrigir o número de células de saida para cada - 126 - ΡΕ2216951 símbolo OFDM. Além disso, a TI pode ser implementada por um único buffer num receptor. A Figura 126 mostra um exemplo de uma eficiente implementação de um desintercalador de temporização num receptor. A Figura 126 mostra quatro diferentes esquemas de desintercalação de acordo com um modelo de realização para a presente invenção. A Figura 126b mostra um único buffer que executa a desintercalação. A Figura 126c mostra um esquema exemplificativo para endereçar blocos LI numa matriz 2D ou numa sequência 1D.
Como se mostra nas Figuras 126a a 126c, pela utilização de um único algoritmo de buffer poderá ser mais eficiente uma implementação de desintercalador de temporização. 0 algoritmo pode ser caracterizado começando por ler células de saída a partir da memória, escrevendo em seguida células de entrada onde as células de saída são lidas. 0 endereçamento diagonal pode ser considerado como um endereçamento circular em cada coluna.
Mais especificamente, fazendo referência à Figura 126a, estes quatro processos de escrita e leitura aplicam-se sequencialmente às tramas C2 que são recebidas num receptor. A primeira trama recebida num receptor é escrita dentro da memória do desintercalador na Figura 126b dirigindo-se para o bloco de ordem 0 na Figura 126a, e lida em direcção ao Io bloco. A segunda trama recebida é escrita dentro da memória do desintercalador na Figura 126b - 127- ΡΕ2216951 dirigindo-se para o 1° bloco, e lida para o 2o bloco. A terceira trama recebida é escrita dentro da memória do desintercalador na Figura 126b dirigindo- se para o 2o bloco, e lida em direcção ao 2o bloco. A quarta trama recebida é escrita dentro da memória do desintercalador na Figura 126b dirigindo-se para o 3o bloco, e lida em direcção ao bloco de ordem zero, e assim por diante. Ou seja, os processos de escrita e leitura na Figura 126a podem ser sequencialmente e ciclicamente aplicados às tramas C2 que são recebidas sequencialmente.
Os processos de Intercalação de temporização (TI) podem ser realizados sobre preâmbulos, como se mostra na Figura 127. As posições de piloto são periódica e facilmente removidas e não é necessária qualquer intercalação para cabeçalho de bloco Ll. É por essa razão que o cabeçalho de preâmbulo transporta parâmetros de TI, e tanto a intercalação como a desintercalação apresentam os mesmos resultados devido à repetição. Nestas circunstâncias, apenas as células de sinalização de Ll são intercaladas. Pode ser aplicado o buffer único usado na fatia de dados TI. A Figura 128 mostra um fluxo de Intercalação/Desintercalação de temporização de preâmbulo. A intercalação pode ser realizada dentro de um bloco Ll, em vez de em todo o preâmbulo. Num transmissor, como se mostra na Figura 128a, pode ser codificado © o bloco Ll, podendo ser realizada em seguida uma intercalação dentro do bloco - 128 - ΡΕ2216951 LI ©, e o bloco LI intercalado pode ser repetido dentro de um preâmbulo. Num receptor, como se mostra na Figura 128b, a partir de um preâmbulo recebido ©, o bloco LI pode ser combinado ou sincronizado e pode ser obtido um único período de bloco LI ©, e o bloco LI combinado pode ser desintercalado ©. A Figura 129 mostra parâmetros de profundidade de intercalação de temporização em sinalização de cabeçalho de LI. Para a estrutura de cabeçalho de Ll, RM (16, 32) tem capacidade para 16 bits. Um máximo de 2 bits de CRC pode melhorar o desempenho BER RM. Os campos de sinalização requeridos do cabeçalho de Ll são Ll_info_size (15 bits), que pode necessitar de um máximo de 5 símbolos OFDM, e TI depth (2 bits ou 1 bit) . No entanto, um total de 18 ou 19 bits excedem a capacidade do cabeçalho de Ll. A Figura 131 mostra um exemplo de uma sinalização de Ll transmitida num cabeçalho de trama. A informação de sinalização de Ll pode ser usada como parâmetros de descodificação num receptor. Em particular, os módulos sobre encaminhamento de sinal de Ll da Figura 124 pode realizar sinalização de descodificação de Ll, e os módulos para o encaminhamento PLP da Figura 124 podem usar parâmetros, podendo portanto ser descodificados os serviços. Um receptor pode obter parâmetros da sinalização de Ll a partir de sinais do encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento de campo. No que se segue, explica-se o - 129 - ΡΕ2216951 significado de cada campo e respectiva utilização. Poderá ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo.
Num_chbon: Este campo indica um número de canais utilizado numa ligação de canais. Usando este campo, um receptor pode obter uma largura de banda total de canais utilizados. Os canais podem ter 6MHz, 7MHz, 8MHz, ou outros valores de largura de banda.
Num_dslice: Este campo indica um número de fatias de dados existentes num canal ligado. Após descodificação de sinalização de Ll, um receptor acede a um anel onde está contida a informação de fatias de dados, para obter informação de fatia de dados. Usando este campo, um receptor pode obter um tamanho do anel para descodificação.
Num_notch: Este campo indica um número de bandas de entalhe existentes num canal ligado. Após descodificação de sinalização de Ll, um receptor acede a um anel onde está contida a informação de banda de entalhe, para obter informação da banda de entalhe. Usando este campo, um receptor pode obter um tamanho do anel para descodificação.
Para cada fatia de dados, dslice_id, dslice_start, dslice_width, dslice_ti_depth, dslice_type, dslice_pwr_allocation e informação de PLP podem ser transmitidos para um preâmbulo de um cabeçalho de trama. A fatia de dados pode ser considerada como uma largura de banda especifica que contém um ou mais PLP's. Podem ser - 130 - ΡΕ2216951 transmitidos serviços no PLP. Um receptor precisa de aceder a fatias de dados que contenham um PLP especifico, para descodificar um serviço.
Dslice_id: Este campo pode ser usado para identificação de fatia de dados. Cada fatia de dados num canal ligado pode ter um único valor. Quando um receptor acede a um dos PLP's para descodificar serviços, este campo pode ser usado para que o receptor diferencie uma fatia de dados onde o PLP esteja localizado, a partir de outras fatias de dados.
Dslice_start: Este campo indica uma localização inicial de uma fatia de dados dentro de um canal ligado. Usando este campo, um receptor pode obter uma frequência em que a fatia de dados começa. Além disso, pode ser efectuada sintonização para aceder a uma fatia de dados usando este campo.
Dslice_width: Este campo indica uma largura de banda de uma fatia de dados. Usando este campo, um receptor pode obter um tamanho de uma fatia de dados. Em particular, este campo pode ser usado em desintercalação de temporização para permitir a descodificação. Conjuntamente com o campo dslice_start, um receptor pode determinar qual a frequência a descodificar a partir de sinais de RF recebidos. Este processo pode ser realizado no Sintonizador r700 da Figura 124. A informação tal como dslice_start e dslice width pode ser usada como sinal de comando para o - 131 - ΡΕ2216951
Sintonizador r700.
Dslice_ti_depth: Este campo indica a profundidade de intercalação de temporização usada em fatias de dados de intercalação de temporização. Conjuntamente com dslice_width, um receptor pode obter uma largura e uma profundidade de um desintercalador de temporização e pode executar desintercalação de temporização. A Figura 132 mostra um exemplo de um dslice_ti_depth. No exemplo, são usados 1, 4, 8 ou 16 símbolos de OFDM em intercalação de temporização. Esta é executada no intercalador de temporização r710 da Figura 124. Dslice_width dslice_ti_depth podem ser usados como sinais de controlo.
Dslice_type: Este campo indica um tipo de uma fatia de dados. A fatia de dados do tipo 1 apresenta um único PLP dentro dela e o PLP é um CCM (codificação e modulação constante) aplicado. A fatia de dados do tipo 2 representa todas as outras espécies de fatias de dados. Usando este campo, um receptor pode realizar a descodificação de acordo com o PLP. 0 PLP do tipo 1 não tem cabeçalho de FECFRAME, pelo que um receptor não procura por cabeçalho de FECFRAME. Para o tipo 2, um receptor olha para o cabeçalho de FECFRAME do PLP para obter informação MODCOD. A Figura 133 mostra um exemplo de dslice_type. Usando este campo, o analisador sintáctico de fatia de dados r711 da Figura 124 pode controlar os descodificadores de cabeçalho de FEC r712-c,k. - 132 - ΡΕ2216951
Dslice_pwr_allocation: Este campo indica uma potência de uma fatia de dados. Cada fatia de dados pode ter uma potência diferente relativamente a outras fatias de dados. Serve para adaptação de ligação no sistema de cabo. Um receptor pode usar este campo para controlar a potência de fatias de dados recebidas. 0 Sintonizador r700 da Figura 124 pode ajustar o ganho de sinal usando este campo.
Num_plp: Este campo indica um número de PLP's numa fatia de dados. Após descodificação da sinalização de Ll, um receptor acede a um anel que inclui informação de PLP. Usando este campo, um receptor pode obter um tamanho do anel e descodificar PLP's.
Para cada PLP, plp_id, plp_type, o reprocessamento de PSI/SI, plp_payload_type, plp_modcod e plp_start_addr podem ser transmitidos num cabeçalho de trama (preâmbulo) . Cada PLP pode transmitir um ou mais fluxos ou pacotes, tais como TS e GSE. Um receptor pode obter serviços por descodificação de PLP's, onde tais serviços forem transmitidos.
Plp_id: Este campo é um identificador de PLP e tem um único valor para cada PLP num canal ligado. Usando este campo, um receptor pode aceder a PLP onde existir um serviço a descodificar. Este campo pode servir a um propósito idêntico ao do plp_id transmitido num cabeçalho de FECFRAME. Os descodificadores de cabeçalho de FEC r712-c,k da Figura 124 podem aceder ao PLP necessário usando - 133 - ΡΕ2216951 este campo.
Plp_type: Este campo indica se um determinado tipo de PLP constitui um PLP comum ou um PLP de dados. Usando este campo, um receptor pode encontrar um PLP comum, e pode obter a informação necessária para a descodificação de um pacote TS a partir do PLP comum. Além disso, o receptor pode descodificar um pacote TS no seio de um PLP de dados. A Figura 134 mostra um exemplo de plp_type.
Reprocessamento de PSI/SI: Este campo indica se é ou não reprocessado um PSI/SI de um sinal recebido. Usando este campo, um receptor pode determinar se deverá fazer referência a PSI/SI de um serviço especifico a partir de um serviço transmitido. Se um receptor não se puder referir a PSI/SI de um serviço especifico a partir de um serviço transmitido, o PSI/SI que podem ser referido por um serviço especifico poderá ser por exemplo transmitido através de PLP comum. Usando esta informação, um receptor pode descodificar serviços.
Plp_payload_type: Este campo indica o tipo de carga útil de dados que o PLP transmite. Um receptor pode usar este campo antes da descodificação de dados no seio de PLP's. Se um receptor não puder descodificar específicos tipos de dados, pode ser evitada a descodificação de um PLP que contenha esse tipo especifico de dados. A Figura 135 mostra um exemplo de ofplp_payload_type. Se uma fatia de dados tiver um único PLP e for aplicada uma CCM à fatia de dados, por exemplo uma fatia de dados do tipo 1, poderão - 134 - ΡΕ2216951 ser adicionalmente transmitidos campos tais como plp_modcod e plp_start_addr.
Plp_modcod: Este campo indica tipo de modulação e taxa de código de FEC usado no PLP. Usando este campo, um receptor pode executar desmodulação de QAM e descodificação de FEC. A Figura 136 mostra um exemplo de plp_modcod. Os valores mostrados na Figura 136 podem ser usados em modcod que é transmitido num cabeçalho de uma FECFRAME. Os Desmapeadores de Símbolo r713-c,k e os módulos BCH/LDPC Descodificadores de FEC 3715-c,k da Figura 124 podem usar este campo para descodificação.
Plp_start_addr: Este campo indica onde aparece uma primeira FECFRAME de um PLP numa trama de transmissão. Usando este campo, um receptor pode obter uma localização inicial da FECFRAME e executar descodificação de FEC. Usando este campo, o Analisador Sintáctico de fatias de dados r711 da Figura 124 pode sincronizar FECFRAME's para PLP's do tipo 1. Para cada banda de entalhe, pode ser transmitida informação tal como notch_start e notch_width num cabeçalho de trama (preâmbulo).
Notch_start: Este campo indica uma localização inicial de uma banda de entalhe. Notch_width: Este campo indica uma largura de uma banda de entalhe. Usando notch_start e notch_width, um receptor pode obter uma localização e um tamanho de uma banda de entalhe dentro de um canal ligado. Além disso, pode ser obtida uma - 135- ΡΕ2216951 localização de sintonia para uma correcta descodificação de serviço, e pode ser verificada a existência de um serviço dentro de uma determinada largura de banda. 0 Sintonizador r700 da Figura 124 pode executar a sintonia utilizando esta informação. GI: Este campo indica informação do intervalo de guarda utilizado num sistema. Um receptor pode obter informação do intervalo de guarda usando este campo. 0 módulo Sincronizador Tempo/Freq r702 e o módulo de remoção de GI r704 da Figura 124 podem utilizar este campo. A Figura 137 mostra um exemplo.
Num_data_symbols: Este campo indica um número de símbolos de dados OFDM, à excepção do preâmbulo, usados numa trama. Um comprimento de trama de transmissão pode ser definido por este campo. Usando este campo, um receptor pode prever a localização de um preâmbulo seguinte, podendo portanto este campo ser usado para descodificar sinalização de LI. 0 Analisador Sintáctico de Trama r708 da Figura 124 pode usar este campo e prever quais os símbolos OFDM que são preâmbulo, e enviar sinal para o encaminhamento de descodificação de preâmbulo.
Num_c2_frames: Este campo indica um número de tramas existente numa super trama. Usando este campo, um receptor pode obter um limite para uma super trama, e pode prever a informação a ser repetida por cada super trama. - 136 - ΡΕ2216951
Frame_idx: Este campo é um índice de trama e é restabelecida para cada super trama. Usando este campo, um receptor pode obter um número de trama actual e encontrar a localização da trama actual no seio de uma super trama. Usando este campo, o Analisador Sintáctico de Trama r708 da Figura 124 consegue descobrir quantos tramas estão à frente, relativamente a uma trama actual numa super trama. Conjuntamente com num_c2_frames, poder-se-á prever a mudança que ocorre numa sinalização de Ll, e pode ser controlada a descodificação de Ll. PAPR: Este campo indica se é ou não usada uma reserva de tonalidade para reduzir uma PAPR. Usando este campo, um receptor pode fazer o processo em conformidade. A Figura 138 mostra um exemplo. Por exemplo, se for utilizada uma reserva de tonalidade, um receptor pode excluir portadoras usadas numa reserva de tonalidade, relativamente à descodificação. Especificamente, o Analisador Sintáctico de fatias de dados r711 da Figura 124 pode usar este campo para excluir portadoras relativamente à descodificação.
Reservado: Este campo consiste em bits adicionais reservados para posterior utilização. A Figura 139 mostra outro exemplo de sinalização de Ll transmitida num cabeçalho de trama. Na Figura 139, a informação adicionalmente acrescentada à Figura 131 pode tornar mais eficiente o serviço de descodificação efectuado por um receptor. Os campos que se seguem explicam apenas a - 137 - ΡΕ2216951 informação adicional. Os outros campos são os mesmos que os da Figura 131.
Network_id: Este campo indica uma rede a que pertence o sinal transmitido. Usando este campo, um receptor pode descobrir uma rede actual. Quando um receptor faz a sintonização para outra rede para encontrar um serviço na rede, o receptor pode fazer o processo de forma mais rápida, porque apenas a utilização de descodificação de LI é suficiente para tomar a decisão se a rede sintonizada é ou não uma rede desejada. C2_system_id: Este campo identifica um sistema a que pertence um sinal transmitido. Usando este campo, um receptor pode descobrir um sistema actual. Quando um receptor faz a sintonização para outro sistema para encontrar um serviço no sistema, o receptor pode fazer o processo de forma mais rápida, porque apenas a utilização de descodificação de LI é suficiente para tomar a decisão se o sistema sintonizado é ou não um sistema desejado. C2_signal_start_frequency: Este campo indica uma frequência inicial de canais ligados. C2_signal_stop_frequency: Este campo indica uma frequência final de canais ligados. Usando c2_signal_start_frequency e c2_signal_stop_frequency, poderão ser encontradas larguras de banda RF de todas as fatias de dados, por descodificação LI de certas larguras de banda no seio de canais ligados. Além disso, este campo pode ser usado para obter um - 138 - ΡΕ2216951 quantitativo do desvio de frequência exigido na sincronização de Ll_XFEC_FRAMEs. 0 Combinador de XFEC de LI rl017-Ll da Figura 124 pode utilizar este campo. Por outro lado, quando um receptor recebe fatias de dados localizadas em ambas as extremidades de um canal de ligado, este campo pode ser usado para sintonizar uma frequência apropriada. 0 Sintonizador r700 da Figura 124 pode utilizar esta informação.
Plp_type: Este campo indica se um PLP consiste num PLP comum, num PLP de dados normais, ou num PLP de dados agrupados. Usando este campo, um receptor pode identificar um PLP comum e pode obter a informação necessária para descodificação de pacotes TS provenientes do PLP comum, podendo depois descodificar pacotes TS dentro de um PLP de dados agrupados. A Figura 140 mostra um exemplo deste campo. Um PLP de dados normais é um PLP de dados que não tem PLP comum. Neste caso, um receptor não precisa encontrar um PLP comum. O PLP comum ou o PLP agrupado podem transmitir informação tal como plp_group_id. Para os outros tipos de PLP, é possível uma transmissão mais eficiente porque não precisa ser transmitida qualquer informação adicional.
Plp_group_id: Este campo indica um grupo a que pertence um PLP actual. O PLP de dados agrupados pode transmitir parâmetros de TS comuns usando o PLP comum. Usando este campo, se um PLP actualmente descodificado constitui um PLP agrupado, um receptor pode encontrar um - 139 - ΡΕ2216951 necessário PLP comum, obter os parâmetros requeridos para pacote de TS de PLP agrupado, e formar um pacote de TS completo.
Reserved_l/reserved_2/reserved_3: Estes campos constituem bits adicionais reservados para posterior utilização, destinados respectivamente a um anel de fatia de dados, um anel de PLP, e uma trama de transmissão. A Figura 141 mostra outro exemplo de sinalização de LI transmitida num cabeçalho de trama. Comparando com a Figura 139, podem ser transmitidas mais informação optimizadas, pelo que pode ocorrer menos sobrecarga de sinalização. Nestas circunstâncias, um receptor pode descodificar serviços de forma eficiente. Em particular, os módulos sobre encaminhamento de sinal de LI da Figura 124 podem realizar sinalização de LI de descodificação, e os módulos para o encaminhamento PLP da Figura 124 podem usar parâmetros, podendo portanto ser descodificados os serviços. Um receptor pode obter parâmetros de sinalização de LI a partir de sinais de encaminhamento de LI que são descodificados de acordo com uma ordem de cada campo e de comprimento de campo. Poderá ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. As descrições dos campos, à excepção de dslice_width são idênticas às descrições de campos atrás mencionadas. A função de dslice_width de acordo com um exemplo é a seguir descrita. - 140 - ΡΕ2216951
Dslice_width: Este campo indica uma largura de banda de uma fatia de dados. Usando este campo, um receptor pode obter um tamanho de uma fatia de dados. Em particular, este campo pode ser usado em desintercalação de temporização para possibilitar a descodificação. Em conjunto com o campo dslice_start, um receptor pode determinar qual a frequência a descodificar a partir de sinais de RF recebidos. Este processo pode ser realizado no Sintonizador r700 da Figura 124. Informação como dslice_start e dslice_width podem ser usadas como sinal de controlo do Sintonizador r700. Neste ponto, a largura de uma fatia de dados pode ser estendida até 64MHz usando 12 bits para este campo dslice_width. Usando este campo, um receptor pode determinar se um sintonizador nesse momento disponível pode descodificar a presente fatia de dados. Se a largura de uma fatia de dados for maior do que uma largura de banda de um sintonizador legado de um receptor, para descodificar uma tal fatia de dados um receptor tanto pode usar pelo menos dois sintonizadores legados como um sintonizador com uma largura de banda suficientemente grande. No exemplo, uma granularidade de valores utilizada em dslice_start, dslice_width, notch_start e notch_width pode ser 12 portadoras OFDM (células). Por outras palavras, um receptor pode encontrar uma localização de uma presente célula OFDM multiplicando por 12 os valores transmitidos. No exemplo, para uma granularidade de Plp_start_addr pode ser usado um transportador OFDM (célula). Por outras palavras, um receptor pode descobrir quantos símbolos OFDM e células OFDM estão à frente de uma localização de início - 141 - ΡΕ2216951 de um PLP no seio de um símbolo OFDM. Para esta finalidade, podem ser usados Dslice_start e dslice_width. 0 analisador sintáctico de fatia de dados r711 da Figura 124 pode realizar um tal processo. A Figura 142 mostra um exemplo de processos no módulo cabeçalho FEC 705-L1 no encaminhamento de LI da Figura 123. A Figura 142a mostra a estrutura de cabeçalho FEC e a Figura 142b mostra exemplos de profundidade TI explanados na Figura 129. Pode ser transmitido um total de 16 bits no cabeçalho FEC de um encaminhamento de LI. Catorze bits podem ser alocados a Ll_info_size. Se Ll_info_size tiver um valor que seja metade do comprimento de um bloco LI realmente transmitido, um receptor pode multiplicar por dois o LI info size recebido e obter o real comprimento do bloco LI e começar a descodificação de LI. Este comprimento obtido para o bloco LI é um comprimento que inclui preenchimento.
Para o bloco LI que está determinado a não ter erros através de verificação CRC, um receptor pode considerar os restantes bits após descodificação de LI como preenchimento. Os dois últimos bits, tal como nos processos anteriores, podem ser usados para indicar profundidade de intercalação de temporização de preâmbulos. 0 mapeador de preâmbulos 1007-L1 da Figura 123 pode determinar os símbolos OFDM necessários para transmitir blocos LI. Depois disso, o intercalador de temporização 1008-L1 da Figura 123 pode executar a intercalação de temporização. Usando a - 142- ΡΕ2216951 informação da profundidade de intercalação de temporização e o Ll_info_size, um receptor pode descobrir que tamanho de bloco LI é transmitido em quantos símbolos OFDM. Podem ser executados blocos LI por combinação, por incorporação e por desintercalação de temporização, respectivamente no combinador de LI XFEC 1017-L1, Incorporador de L1_FEC 1018-L1 e Desintercalador de temporização 1010-L1 da Figura 124.
Num receptor existente na Figura 124, um comprimento de um bloco LI XFEC no seio de um símbolo OFDM pode ser obtido ao dividir um comprimento total de bloco LI por um certo número de símbolos OFDM usados num preâmbulo. 0 número de símbolos OFDM pode ser obtido a partir de um valor definido ti_depth. 0 combinador de XFEC de LI 1017-L1 de um receptor pode obter o bloco XFEC de LI. Seguidamente, o desintercalador de temporização 1010-L1 pode ser executado utilizando ti_depth. Por último, os blocos LI XFEC podem ser incorporados para obter um bloco L1_FEC. Depois do Incorporador de L1_FEC 1018-Ll, desintercalação de bit r714-Ll e descodificador de LDPCBCH r715-Ll, pode ser obtido o bloco LI. 0 Ll_info_size pode ser multiplicado por dois, o bloco LI pode ser verificado por CRC, e LI pode ser descodificado. Não é preciso considerar o desnecessário preenchimento. A Figura 143 mostra outro exemplo de sinalização de LI transmitida num cabeçalho de trama. Comparando com a Figura 141, estão modificados os números de bits para alguns campos, e alguns campos foram adicionados para - 143 - ΡΕ2216951 melhorar a eficiência de descodificação de serviço por um receptor. Em particular, os módulos para o encaminhamento de sinal de Ll da Figura 124 podem executar descodificação de sinalização de Ll, e os módulos para o encaminhamento PLP da Figura 124 podem usar parâmetros, pelo que os serviços podem ser descodificados. Um receptor pode obter parâmetros de sinalização de Ll a partir de sinais de encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento de campo. Pode ser modificado um nome de cada campo, um certo número de bits para cada campo, ou um exemplo de cada campo. À excepção dos campos modificados relativamente a valores prévios, as descrições de campos são idênticas às descrições de campos anteriores. RESERVED_1, RESERVED_2, RESERVED 3, e RESERVED 4 são campos reservados para posterior utilização. No exemplo, PLP_START pode indicar informação idêntica ao atrás mencionado plp_start_addr. L1_PART2_CHANGE_C0UNTER indica um número de tramas, desde a primeira trama até uma trama que tenha uma mudança em qualquer uma das informações de sinalização de Ll, excluindo a mudança na PLP_START, relativamente a tramas anteriores. Usando este campo, um receptor pode saltar a descodificação Ll para cada trama, para obter informação Ll. Por outras palavras, ao usar o valor de L1_PART2_CHAGNE_ CONTADOR, um receptor pode determinar qual a trama que tem uma mudança na informação Ll relativamente a tramas anteriores, donde, nenhuma descodificação Llé realizada para tramas antes que surja uma trama com mudança - 144- ΡΕ2216951 em Ll, pelo que a descodificação LI pode ser realizada para a trama que tenha mudança em Ll. Consequentemente, podem ser iqnoradas operações desnecessárias. Usando este campo, um receptor pode evitar a redundante operação de descodificação de Ll. Este valor também pode ser calculado por um receptor com informação Ll já descodificada.
Se Ll_PART2_CHANGE_C0UNTER for iqual a 0, isso significa que não terá havido uma mudança em Ll durante pelo menos 256 tramas (28, sendo 8 o número de bits usados para Ll_PART2_CHANGE_COUNTER) . Neste caso, que é um dos melhores, um receptor apenas precisa de descodificar Ll a cada 51 segundos. Este processo pode ser realizado no Analisador sintáctico de trama r708 da Figura 124. O Analisador sintáctico de trama pode determinar se o presente preâmbulo tem uma mudança em Ll, e pode controlar os subsequentes processos para o encaminhamento de sinal de Ll. Um receptor pode calcular PLP_START para trama especifico a partir dos já obtidos PLP_START e PLP_MODCOD, sem realização de descodificação de Ll, para obter PLP START. A Figura 144 mostra exemplos de campos mostrados na Figura 143. Blocos de um receptor podem executar processos de acordo com os valores identificados pelos campos nos exemplos. A Figura 145 mostra outro exemplo de sinalização de Ll transmitida num cabeçalho de trama. Comparando com a - 145 - ΡΕ2216951
Figura 143, alguns campos estão modificados e alguns campos foram adicionados para melhorar a eficiência de descodificação de serviço por um receptor. Em particular, os módulos para o encaminhamento de sinal de LI da Figura 124 podem realizar descodificação de sinalização de Ll, e os módulos para o encaminhamento PLP da Figura 124 podem usar parâmetros, pelo que os serviços podem ser descodificados. Um receptor pode obter parâmetros de sinalização de Ll a partir de sinais de encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento do campo. Pode ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. À excepção dos campos modificados dos desenhos precedentes, as descrições dos campos são idênticas às descrições de campos atrás mencionadas.
As descrições de DSLICE_START, DSLICE_WIDTH, NOTCH_START e NOTCH_WIDTH são idênticas às descrições anteriores. No entanto, a sobrecarga de sinalização pode ser minimizada ao sinalizar os campos com um número mínimo de bits de acordo com o modo de GI. Nestas circunstâncias, pode-se dizer que a sinalização de DSLICE_START, DSLICE_WIDTH, NOTCH_START, e NOTCH_WIDTH é baseada em modo de GI. A informação de Ll pode ser obtida a partir do encaminhamento de sinal de Ll de um receptor da Figura 124. Um controlador de sistema pode determinar um número de bits usado para cada campo de acordo com o valor de GI obtido, e pode ler os campos em conformidade. 0 valor de GI precisa ser transmitido antes de outros valores. - 146 - ΡΕ2216951
Em vez de DSLIC_START e DSLICE_WIDTH, podem ser transmitidos 12 bits da posição de sintonia que indica uma localização optimizada para obter a fatia de dados, e 11 bits de valor de desvio em relação a uma posição de sintonia para indicar a largura de uma fatia de dados. Em particular, ao usar 11 bits de valor de desvio, podem ser sinalizadas fatias de dados que ocupem um máximo de 8 canais ligados, e um receptor que possa receber tais fatias de dados pode operar de forma apropriada. Um sintonizador r700 de um receptor da Figura 124 pode determinar a largura de banda RF usando uma posição de sintonia e pode obter uma largura de fatia de dados usando o valor de desvio, para servir à mesma finalidade que o atrás mencionado DSLICEJÀTIDTH. DSLICE_CONST_FLAG é um campo para indicar se se mantém constante uma configuração de uma específica fatia de dados. Usando este campo, obtido de um LI a partir de uma determinada largura de banda, um receptor pode determinar se uma fatia de dados especifica apresenta uma configuração constante, podendo então o receptor receber PLP's da fatia de dados especifica, sem adicional descodificação de LI. Este tipo de processo pode-se mostrar útil para receber uma fatia de dados que esteja localizada numa largura de banda onde não esteja disponível descodificação de LI. DSLICE_NOTCH_FLAG é um campo ou uma bandeira para indicar bandas de entalhe em ambas as bordas de uma fatia - 147- ΡΕ2216951 de dados específica. 0 bit mais significativo ("Most
Significant Bit MSB") pode ser usado como um identificador para a vizinhança de banda de entalhe numa largura de banda baixa, e o bit menos significativo (" 'Less Significant Bit LSB") pode ser usado como um identificador para a vizinhança de banda de entalhe numa largura de banda elevada. Usando este i campo, quando um receptor descodifica uma fatia de dados específica, o receptor pode tomar em consideração uma banda de entalhe ao descobrir mudanças em portadoras activas provocadas pela vizinhança de pilotos contínuos em ambas as extremidades de uma banda de entalhe. Essa informação também pode ser obtida a partir de informação de entalhe transmitida em NOTCH_START e NOTCH _WIDTH. 0 desintercalador de temporização r710 de um receptor da Figura 124 pode utilizar a informação para encontrar localização de portadoras activas, e enviar dados apenas correspondentes às portadoras activas para um analisador sintáctico de fatia de dados.
Para PLP_TYPE, é adicionado um bit adicional à Figura 143. A Figura 14 6 mostra um exemplo do PLP_TYPE da Figura 145. Um valor que indica dados PLP em acumulação pode ser transmitido. Um grande fluxo de TS apresentando uma elevada taxa de dados pode ser multiplexado em múltiplos PLP's. Os dados PLP em acumulação podem ser usados para indicação de PLP's onde são transmitidos fluxos multiplexados. Para um receptor legado que não seja capaz de descodificar um PLP especifico, este campo pode impedir - 148 - ΡΕ2216951 que o receptor aceda ao PLP, podendo ser assim evitado um possível mau funcionamento.
No entanto, e como processo alternativo, se o atrás mencionado dslice_width for usado em conjunto com o campo dslice_start e informação de entalhe, um receptor pode determinar qual a frequência a descodificar de entre os sinais de RF recebidos. Este processo pode ser realizado no sintonizador r700 da Figura 124. Informação tais como dslice_start, dslice_width, notch_start e notch_width podem ser usadas como sinal de controlo para o sintonizador r700. Nestas circunstâncias, pode-se tornar possível a obtenção de uma fatia de dados e, simultaneamente, a sintonia para uma banda de RF onde não existam quaisquer problemas de descodificação de Ll, ao evitar entalhes
Utilizando os processos e dispositivos propostos, entre outras vantagens, torna-se possível implementar um eficiente transmissor digital, receptor, e estrutura para sinalização de camada física.
Ao transmitir informação de ModCod em cada cabeçalho de trama BB que seja necessário para ACM/VCM, transmitindo a restante sinalização física de camada num cabeçalho de trama, pode ser minimizada a sobrecarga de sinalização.
Podem ser implementados QAM modificados para uma transmissão mais eficiente de energia, ou um sistema de - 149 - ΡΕ2216951 difusão digital mais resistente ao ruído. 0 sistema pode incluir transmissor e receptor para cada exemplo assinalado, e as respectivas combinações.
Um melhorado QAM não uniforme para uma transmissão mais eficiente de energia, ou um sistema de difusão digital mais resistente ao ruído, pode ser implementado. Também se descreve um processo para utilizar taxa de código de código de correcção de erros de NU-MQAM e MQAM. 0 sistema pode incluir transmissor e receptor para cada exemplo assinalado, e as respectivas combinações. 0 processo de sinalização de LI sugerido pode reduzir a sobrecarga em 3% a 4%, ao minimizar a sobrecarga de sinalização durante a ligação de canal.
Será perceptível para as pessoas especializadas nesta tecnologia que poderão ser introduzias diversas modificações e variações na presente invenção, sem nos afastarmos do âmbito da invenção.
Lisboa, 3 de Novembro de 2011

Claims (14)

  1. ΡΕ2216951 - 1 - REIVINDICAÇÕES 1. Um transmissor para transmissão de dados de difusão para um receptor, sendo o transmissor constituído por: um primeiro codificador BCH (702-Ll) configurado para codificar em BCH dados de sinalização de Camada 1; um primeiro codificador LDPC (702-Ll) configurado para codificar em LDPC os dados de sinalização de Camada 1 codificados em BCH, para gerar pelo menos um bit de paridade LDPC; meios de perfuração configurados para executar perfuração sobre o bit de paridade LDPC gerado; um primeiro intercalador de bit (703-L1) configurado para intercalar bits nos dados de sinalização de Camada 1 codificados em LDPC e no bit de paridade LDPC perfurado; e um primeiro mapeador de QAM (704-L1) configurado para desmultiplexar os dados de sinalização de Camada 1 intercalados dentro de palavras de célula, e para mapear as palavras de célula em valores de constelação, caracterizado por os dados de sinalização de Camada 1 incluírem um campo de informação de início de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que o número de bits usado para o campo de informação de início de entalhe varia com um valor de intervalo de guarda.
  2. -2- ΡΕ2216951 2. 0 transmissor da reivindicação 1, sendo ainda constituído por: um segundo codificador BCH (702-0) configurado para codificar em BCH dados PLP, para gerar dados protegidos de erro; um segundo codificador LDPC (702-0) configurado para codificar em LDPC os dados PLP codificados em BCH; um segundo intercalador de bit (703-0) configurado para intercalar bits nos dados PLP codificados em LDPC; um segundo mapeador de QAM (704-0) configurado para desmultiplexar os dados PLP intercalados dentro de palavras de célula, e para mapear as palavras de célula dentro de valores constelação; e um intercalador tempo-frequência (708-0, 709-0) configurado para intercalar em tempo-frequência os valores de constelação mapeados.
  3. 3. O transmissor da reivindicação 1 ou 2, ainda configurado para processar dados de sinalização de Camada 1, em que tais dados de sinalização de Camada 1 incluem informação de largura de entalhe indicando uma largura da banda de entalhe associada.
  4. 4. 0 transmissor de reivindicação 3, ainda configurado para processar os dados de sinalização de Camada 1, em que uma largura de bit da informação de largura de entalhe é baseada em informação de intervalo de guarda. -3- ΡΕ2216951
  5. 5. Um receptor para processamento de dados de difusão, sendo o receptor constituído por: um desmapeador de QAM (r713-Ll) configurado para desmapear valores de constelação correspondentes a dados de sinalização de Camada 1 dentro de palavras de célula, e para multiplexar as palavras de célula mapeadas dentro de dados de sinalização de Camada 1; um desintercalador de bit (r714-Ll) configurado para desintercalar bits dos dados de sinalização de Camada 1 multiplexados e, pelo menos, um bit de paridade LDPC; meios de desperfuração configurados para executar desperfuração sobre o bit de paridade LDPC; um descodificador LDPC (r713-Ll) configurado para descodificar em LDPC os dados de sinalização de Camada 1 e 0 bit de paridade desperfurado; e um descodificador BCH (r713-Ll) configurado para descodificar em BCH os dados de sinalização de Camada 1 descodificados em LDPC, e o bit de paridade LDPC desperfurado, caracterizado por o receptor ser configurado para processar dados de sinalização de Camada 1 apresentando um campo de informação de início de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que o número de bits usado para o campo de informação de início de entalhe varia com um valor de intervalo de guarda.
  6. 6. 0 receptor da reivindicação 5, sendo ainda constituído por: -4- ΡΕ2216951 um desintercalador tempo-frequência (r709) configurado para desintercalar em tempo-frequência valores de constelação correspondentes a dados PLP; um desmapeador de QAM (r712-C) configurado para desmapear os valores de constelação desintercalados dentro de palavras de célula, e para multiplexar as palavras de célula desmapeadas dentro de dados PLP; um desintercalador de bit (r714-C) configurado para desintercalar bits dos dados PLP multiplexados; um descodificador LDPC (r715-C) configurado para descodificar em LDPC os dados PLP desintercalados em bits; e um descodificador BCH (r715-C) configurado para descodificar em BCH os dados PLP descodificados em LDPC.
  7. 7. 0 receptor da reivindicação 5 ou 6, ainda configurado para processar dados de sinalização de Camada 1, em que tais dados de sinalização de Camada 1 incluem ainda informação de largura de entalhe indicando uma largura da banda de entalhe associada.
  8. 8. 0 receptor de qualquer uma das reivindicações 5 a 7, em que uma largura de bit da informação de largura de entalhe é baseada em informação de intervalo de guarda.
  9. 9. Um processo para transmissão de dados de difusão para um receptor, sendo o processo constituído por: -5- ΡΕ2216951 codificação em BCH de dados de sinalização de Camada 1; codificação em LDPC dos dados de sinalização de Camada 1 codificados em BCH, para gerar pelo menos um bit de paridade LDPC; execução de perfuração sobre o bit de paridade LDPC gerado; intercalação de bit nos dados de sinalização de Camada 1 codificados em LDPC e no bit de paridade LDPC perfurado; desmultiplexagem dos dados de sinalização de Camada 1 intercalados dentro de palavras de célula; e mapeamento das palavras de célula dentro de valores de constelação, caracterizado por os dados de sinalização de Camada 1 incluírem um campo de informação de início de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que o número de bits usado para o campo de informação de início de entalhe varia com um valor de intervalo de guarda.
  10. 10. O processo da reivindicação 9, sendo ainda constituído por: codificação em BCH de dados PLP, para gerar dados protegidos de erro; codificação em LDPC dos dados PLP codificados em BCH; intercalação de bit nos dados PLP codificados em LDPC; -6- ΡΕ2216951 desmultiplexagem dos dados PLP intercalados dentro de palavras de célula, e mapeamento das palavras de célula dentro de valores constelação; e intercalação em tempo-frequência dos valores de constelação mapeados.
  11. 11. 0 processo da reivindicação 9 ou 10 em que os dados de sinalização de camada 1 incluem ainda informação de largura de entalhe, indicando uma largura da banda de entalhe associada.
  12. 12. Um processo para recepção de dados de difusão, sendo o processo constituído por: desmapeamento de valores de constelação correspondentes a dados de sinalização de Camada 1 dentro de palavras de célula; multiplexagem das palavras de célula desmapeadas dentro de dados de sinalização de Camada 1; desintercalação de bit dos dados de sinalização de Camada 1 multiplexados e, pelo menos, de um bit de paridade LDPC; execução da desperfuração sobre o bit de paridade LDPC; descodificação em LDPC dos dados de sinalização de Camada 1 e do bit de paridade LDPC desperfurado; e descodificação em BCH dos dados de sinalização de Camada 1 descodificados em LDPC, e do bit de paridade LDPC desperfurado, -7- ΡΕ2216951 caracterizado por os dados de sinalização de Camada 1 incluírem um campo de informação de início de entalhe indicando uma posição inicial de uma banda de entalhe associada, em que o número de bits usado para 0 campo de informação de início de entalhe varia com um valor de intervalo de guarda.
  13. 13. 0 processo da reivindicação 12, constituído por: desintercalação em tempo-frequência de valores de constelação correspondentes a dados PLP; desmapeamento dos valores de constelação desintercalados dentro de palavras de célula, e multiplexagem das palavras de célula desmapeadas dentro de dados PLP; desintercalação de bit dos dados PLP multiplexados ; descodificação em LDPC dos dados PLP desintercalados de bit; e descodificação em BCH dos dados PLP descodificados em LDPC.
  14. 14. 0 processo da reivindicação de 12 ou 13, em que os dados de sinalização de camada 1 incluem ainda informação de largura de entalhe, indicando uma largura da banda de entalhe associada. - 8- ΡΕ2216951 15. 0 processo de qualquer uma das reivindicações 12 a 14, em que uma largura de bit da informação de largura do entalhe é baseada em informação de intervalo de guarda. Lisboa, 3 de Novembro de 2011
PT09161861T 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal PT2216951E (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US15032509P 2009-02-06 2009-02-06

Publications (1)

Publication Number Publication Date
PT2216951E true PT2216951E (pt) 2011-11-21

Family

ID=41259021

Family Applications (3)

Application Number Title Priority Date Filing Date
PT111652954T PT2385670E (pt) 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal
PT111652814T PT2385669E (pt) 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal
PT09161861T PT2216951E (pt) 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal

Family Applications Before (2)

Application Number Title Priority Date Filing Date
PT111652954T PT2385670E (pt) 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal
PT111652814T PT2385669E (pt) 2009-02-06 2009-06-03 Aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal

Country Status (10)

Country Link
EP (3) EP2216951B1 (pt)
CN (2) CN103957373B (pt)
AT (1) ATE519311T1 (pt)
DK (3) DK2385670T3 (pt)
ES (3) ES2436880T3 (pt)
HR (2) HRP20131020T1 (pt)
PL (3) PL2385669T3 (pt)
PT (3) PT2385670E (pt)
SI (3) SI2385669T1 (pt)
WO (1) WO2010090374A1 (pt)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5673311B2 (ja) * 2011-04-06 2015-02-18 ソニー株式会社 受信装置、受信方法、およびプログラム
GB2499050A (en) * 2012-02-06 2013-08-07 British Broadcasting Corp Non-uniform QAM constellations with constellation points at positions of maximum capacity for a selected signal to noise ratio
WO2015023123A1 (en) 2013-08-13 2015-02-19 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR101830744B1 (ko) 2013-11-25 2018-02-21 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법
WO2015089741A1 (zh) 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备
JP6628124B2 (ja) * 2014-05-30 2020-01-08 パナソニックIpマネジメント株式会社 送信装置、受信装置、送信方法および受信方法
US10211853B2 (en) * 2015-08-17 2019-02-19 Lattice Semiconductor Corporation Method of transmitting and receiving audio signals and apparatus thereof
WO2017069508A1 (en) * 2015-10-19 2017-04-27 Samsung Electronics Co., Ltd. Receiving apparatus and decoding method thereof
CN111372298B (zh) * 2020-02-27 2022-03-25 上海金卓科技有限公司 一种无线接入方法、装置、设备及存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3310185B2 (ja) * 1996-11-21 2002-07-29 松下電器産業株式会社 誤り訂正装置
KR100543154B1 (ko) * 2002-07-26 2006-01-20 휴우즈 일렉트로닉스 코오포레이션 저밀도 패리티 검사 코드 생성 방법 및 시스템
CN100373941C (zh) * 2003-10-22 2008-03-05 深圳市研祥智能科技股份有限公司 基于mpeg-1的数字电视广播系统
KR100683879B1 (ko) * 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
CN100584011C (zh) * 2005-09-02 2010-01-20 清华大学 用于地面数字电视广播的纠错编码方法
DE102006026895B3 (de) * 2006-06-09 2007-11-08 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm
EP2089999B1 (en) * 2006-10-03 2019-05-01 ViaSat, Inc. Packet reformatting for downstream links
CN101094025B (zh) * 2006-12-08 2011-06-15 北京新岸线移动通信技术有限公司 T-mmb系统接收端实现多种解调方式的方法

Also Published As

Publication number Publication date
PL2385670T3 (pl) 2014-01-31
HRP20131079T1 (hr) 2013-12-06
ATE519311T1 (de) 2011-08-15
CN103957373A (zh) 2014-07-30
DK2385669T3 (da) 2013-11-25
WO2010090374A1 (en) 2010-08-12
ES2374018T3 (es) 2012-02-13
PL2385669T3 (pl) 2014-03-31
EP2385670A3 (en) 2012-03-21
ES2436880T3 (es) 2014-01-07
EP2385669B1 (en) 2013-08-21
CN102301704A (zh) 2011-12-28
HRP20131020T1 (hr) 2013-12-06
CN103957373B (zh) 2018-01-19
EP2216951A1 (en) 2010-08-11
EP2385670B1 (en) 2013-08-28
ES2436080T3 (es) 2013-12-26
EP2385669A2 (en) 2011-11-09
DK2216951T3 (da) 2011-11-21
SI2385670T1 (sl) 2014-02-28
PT2385669E (pt) 2013-11-21
EP2385669A3 (en) 2012-03-14
SI2216951T1 (sl) 2011-12-30
CN102301704B (zh) 2014-04-23
EP2385670A2 (en) 2011-11-09
DK2385670T3 (da) 2013-11-18
PT2385670E (pt) 2013-12-02
EP2216951B1 (en) 2011-08-03
SI2385669T1 (sl) 2014-06-30
PL2216951T3 (pl) 2012-01-31

Similar Documents

Publication Publication Date Title
KR101819525B1 (ko) 신호 송수신 장치 및 방법
KR101556169B1 (ko) 신호 송수신 장치 및 방법
KR101556168B1 (ko) 신호 송수신 장치 및 방법
KR101556167B1 (ko) 신호 송수신 장치 및 방법
PT2387193E (pt) Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal
EP2503724B1 (en) Apparatus and method for transmitting and receiving a broadcast signal
PT2375599E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT2207295E (pt) ¿aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal
PT2216951E (pt) Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal
PT2200196E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
EP2624515B1 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal