PT2387193E - Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal - Google Patents
Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal Download PDFInfo
- Publication number
- PT2387193E PT2387193E PT11165507T PT11165507T PT2387193E PT 2387193 E PT2387193 E PT 2387193E PT 11165507 T PT11165507 T PT 11165507T PT 11165507 T PT11165507 T PT 11165507T PT 2387193 E PT2387193 E PT 2387193E
- Authority
- PT
- Portugal
- Prior art keywords
- data
- header
- type
- plp
- partition
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/022—Site diversity; Macro-diversity
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2602—Signal structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/22—Parsing or analysis of headers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Security & Cryptography (AREA)
- Multimedia (AREA)
- Error Detection And Correction (AREA)
- Radar Systems Or Details Thereof (AREA)
- General Physics & Mathematics (AREA)
- Discrete Mathematics (AREA)
- Mathematical Physics (AREA)
- Physics & Mathematics (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Time-Division Multiplex Systems (AREA)
- Communication Control (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Description
ΡΕ2387193 - 1 -
DESCRIÇÃO "APARELHO PARA TRANSMISSÃO E RECEPÇÃO DE UM SINAL E PROCESSO PARA TRANSMISSÃO E RECEPÇÃO DE UM SINAL"
ANTECEDENTES DA INVENÇÃO
Domínio da Invenção A presente invenção diz respeito a um processo para transmissão e recepção de um sinal, e a um aparelho para transmissão e recepção de um sinal e, mais em particular, a um processo para transmissão e recepção de um sinal e a um aparelho para transmissão e recepção de um sinal que sejam capazes de melhorar a eficiência de transmissão de dados.
Descrição da Tecnologia Correlacionada "Digital Video À medida que uma tecnologia de transmissão de difusão tem sido desenvolvida, os utilizadores têm acedido a imagens em movimento de alta definição (HD). Com o desenvolvimento continuado de um algoritmo de compressão e com um elevado desempenho do hardware, no futuro será disponibilizado aos utilizadores um melhor ambiente de trabalho. Um sistema de televisão digital (DTV) pode receber um sinal digital de difusão e proporcionar aos utilizadores uma diversidade de serviços suplementares, assim como um sinal de video e um sinal de áudio. A codificação e modulação do canal de estrutura de Trama de Radiodifusão de Video Digital ("DVB" - 2- ΡΕ2387193
Broadcasting") ETSI para uma segunda geração do sistema de difusão de televisão digital terrestre (DVB - T2) - 6 de Junho de 2008 - descrevem a codificação e a modulação de canal para serviços de televisão digital. A Difusão Digital de Video (DVB)-C2 é a terceira especificação a juntar-se à familia DVB's dos sistemas de transmissão de segunda geração. Desenvolvida em 1994, a DVB-C está hoje implantada em mais de 50 milhões de sintonizadores de televisão por cabo em todo o mundo. Em linha com os outros sistemas DVB de segunda geração, o DVB-C2 utiliza uma combinação de códigos de verificação de paridade de baixa densidade (LDPC) ("LDPC - Low Density Parity-Check") e códigos BCH. Esta poderosa correcção de erro em antecipação (FEC) ("FEC - Forward Error Correction") proporciona cerca de 5dB de melhoria da razão portadora-ruido relativamente a DVB-C. Esquemas apropriados de intercalação de bit optimizam a robustez geral do sistema FEC. Expandidas por um cabeçalho, essas tramas são chamadas Tubos de Camada Fisica (PLP) ("PLP - Physical Layer Pipes"). Um ou mais destes PLP's são multiplexados numa partição de dados. Uma intercalação em duas dimensões (nos dominios de tempo e de frequência) é aplicada a cada partição, permitindo que o receptor elimine o impacto das deteriorações por rajada e da interferência da selectividade de frequência, tal como o ingresso de frequência única. -3- ΡΕ2387193
Com o desenvolvimento destas tecnologias de difusão digital, aumentaram os requisitos para um serviço, tal como um sinal de video e um sinal de áudio, e aumentou gradualmente a dimensão dos dados desejados pelos utilizadores ou o número de canais de difusão. 0 documento A122 de DVB de Junho de 2008 descreve sistemas de difusão DVB-T2.
SUMÁRIO DA INVENÇÃO
Nestas circunstâncias, a presente invenção está direccionada para um processo de transmissão e recepção de um sinal, e para um aparelho de transmissão e recepção de um sinal, que contribuam para evitar de forma significativa um ou mais dos problemas devidos às limitações e desvantagens da tecnologia correlacionada.
Uma finalidade da presente invenção consiste em proporcionar um processo de transmissão e recepção de um sinal, e um aparelho de transmissão e recepção de um sinal, os quais sejam capazes de melhorar a eficiência de transmissão de dados.
Uma outra finalidade da presente invenção consiste em apresentar um processo de transmissão e recepção de um sinal, e um aparelho de transmissão e recepção de um sinal, os quais sejam capazes de melhorar a capacidade de correcção de erros de bits configurando um serviço. -4- ΡΕ2387193
Outras vantagens, objectivos e características da invenção serão parcialmente estabelecidos na descrição que se segue e, em parte, tornar-se-ão evidentes para aqueles que têm conhecimentos básicos nesta tecnologia, após a análise do que se segue. Os objectivos e outras vantagens da invenção podem ser realizados e alcançados pela estrutura particularmente visada na descrição escrita e nas reivindicações aqui apresentadas, bem como nos desenhos em anexo.
Para alcançar as finalidades, uma primeira vertente da presente invenção proporciona um processo para transmissão de pelo menos uma trama de sinal de difusão compreendendo dados de PLP (Tubo de Camada Fisica) e dados de preâmbulo, sendo o processo constituído por: (i) codificação dos dados de PLP e dos dados de preâmbulo; (ii) mapeamento dos dados de PLP codificados dentro de simbolos de dados de PLP, e mapeamento dos dados de preâmbulo codificados dentro de simbolos de dados do preâmbulo; (iii) inserção selectiva de cabeçalhos na frente dos simbolos de dados de PLP; (iv) construção de pelo menos uma partição de dados, cujo tipo será um de uma multiplicidade de tipos baseados nos simbolos de dados de PLP mapeados, e um cabeçalho, em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; (v) construção de uma trama de sinal baseada na partição de dados e nos simbolos de dados do preâmbulo, em que os simbolos de dados do preâmbulo apresentam informação FEC_HEADER_TYPE que indica o tipo do -5- ΡΕ2387193 cabeçalho, aparecendo tal informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partição de dados; (vi) modelação da trama de sinal por uma Multiplexagem por Divisão de Frequências Ortogonais (OFDM -"Orthogonal Frequency Division Multiplexing) ; e (vii) transmissão da trama de sinal modulado.
Uma outra vertente da presente invenção proporciona um processo de recepção de sinais de difusão, sendo o processo constituído por: (i) desmodulação do sinal recebido através da utilização de um método de
Multiplexagem por Divisão de Frequências Ortogonais (OFDM); (ii) obtenção de uma trama de sinal a partir dos sinais desmodulados, compreendendo esta trama de sinal símbolos de preâmbulo e partições de dados, e sendo as partições de dados idênticas a um grupo de símbolos de dados; (iii) desintercalação temporizada dos símbolos de dados ao nível da partição de dados; e (iv) detecção de cabeçalho a partir da partição de dados temporizadamente intercalada, em que tal partição de dados apresenta uma multiplicidade de tipos em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; os símbolos de preâmbulo apresentam informação FEC_HEADER_TYPE indicando o tipo do cabeçalho, aparecendo tal informação FEC_HEADER_TYPE quando a partição de dados pertence ao segundo tipo de partições de dados. -6- ΡΕ2387193
Ainda uma outra vertente da presente invenção proporciona um transmissor para transmitir pelo menos uma trama de sinal de difusão compreendendo dados de PLP (Tubo de Camada Fisica) e dados de preâmbulo, sendo o transmissor constituído por: (i) um codificador configurado para codificar os dados de PLP e os dados de preâmbulo; (ii) um mapeador configurado para mapear os dados de PLP codificados dentro de símbolos de dados de PLP, e os dados de preâmbulo codificados dentro de símbolos de dados de preâmbulo; (iii) um módulo de inserção de cabeçalho configurado para inserir selectivamente o cabeçalho na frente dos símbolos de dados de PLP; (iv) um construtor de partições de dados configurado para construir pelo menos uma partição de dados - cujo tipo é um de uma multiplicidade de tipos baseados nos símbolos de dados de PLP mapeados e no cabeçalho, em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; (v) um construtor de trama, configurado para construir uma trama de sinal baseada na partição de dados e nos símbolos de dados de preâmbulo, em que os símbolos de dados de preâmbulo apresentam informação FEC_HEADER_TYPE indicando o tipo do cabeçalho, aparecendo tal informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados; (vi) um modulador configurado para modular a trama de sinal através de um método de
Multiplexagem por Divisão de Frequências Ortogonais (OFDM); e (vii) uma unidade de transmissão configurada para transmitir a trama de sinal modulado. -7- ΡΕ2387193
Ainda uma outra vertente da presente invenção proporciona um receptor para receber um sinal de difusão, sendo o receptor constituído por: (i) um desmodulador configurado para desmodular o sinal recebido através de um método de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); (ii) um analisador sintáctico de trama, configurado para obter uma trama de sinal a partir dos sinais desmodulados, compreendendo a trama de sinal símbolos do preâmbulo e partições de dados, e sendo as partições de dados idênticas a um grupo de símbolos de dados cujo tipo é um de uma multiplicidade de tipos; (iii) um desintercalador de temporização configurado para desintercalar temporizadamente os símbolos de dados ao nível da partição de dados; e (iv) uma unidade de detecção de cabeçalho configurada para detecção de cabeçalho a partir da partição de dados temporizadamente intercalada, em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; os símbolos de preâmbulo apresentam informação FEC_HEADER_TYPE indicando o tipo do cabeçalho, aparecendo tal informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados.
DESCRIÇÃO DOS MODELOS DE REALIZAÇÃO PREFERIDOS
Os desenhos em anexo, os quais são disponibilizados para proporcionar uma maior compreensão da invenção e que são aqui incorporados constituindo uma parte deste pedido de patente, ilustra(m) modelo(s) de realização -8- ΡΕ2387193 para a invenção e, conjuntamente com a descrição, servem para explicar os princípios da invenção. Nos desenhos: A Figura 1 é um exemplo de sistema de transmissão digital. A Figura 2 é um exemplo de um processador de entrada. A Figura 3 é uma informação gue pode ser incluída na banda de base ("BB - Base band"). A Figura 4 é um exemplo de módulo de BICM. A Figura 5 é um exemplo de codificador encurtado/perfurado. A Figura 6 é um exemplo de aplicação de diversas constelações. A Figura 7 é um outro exemplo de casos em que é considerada a compatibilidade entre sistemas convencionais. A Figura 8 é uma estrutura de trama que inclui preâmbulos para sinalização de LI e símbolo de dados para dados de PLP. A Figura 9 é um exemplo de construtor de tramas. -9- ΡΕ2387193 A Figura 10 é um exemplo do módulo de inserção de piloto 404 mostrado na Figura. 4. A Figura 11 é uma estrutura de SP. A Figura 12 é uma nova estrutura de SP ou Padrão Piloto (PP 5') . A Figura 13 é uma estrutura de PP5' sugerida. A Figura 14 é uma relação entre símbolos de dados e preâmbulo. A Figura 15 é uma outra relação entre símbolo de dados e preâmbulo. A Figura 16 é um exemplo de perfil de atraso de canal de cabo. A Figura 17 é uma estrutura de piloto espalhado que usa z = 56 e z = 112. A Figura 18 é um exemplo de modulador baseado em OFDM. A Figura 19 é um exemplo de estrutura de preâmbulo. A Figura 20 é um exemplo de descodificação de
Preâmbulo. - 10- ΡΕ2387193 A Figura 21 é um processo para concepção de um preâmbulo mais optimizado. A Figura 22 é um outro exemplo de estrutura de preâmbulo A Figura 23 é um outro exemplo de descodificação de Preâmbulo. A Figura 24 é um exemplo de estrutura de
Preâmbulo. A Figura 25 é um exemplo de descodificação de LI. A Figura 26 é um exemplo de processador analógico. A Figura 27 é um exemplo de sistema receptor digital. A Figura 28 é um exemplo de processador analógico utilizado no receptor. A Figura 29 é um exemplo de desmodulador. A Figura 30 é um exemplo de analisador sintáctico de trama. A Figura 31 é um exemplo de desmodulador de BICM. - 11 - ΡΕ2387193 A Figura 32 é um exemplo de descodificação LDPC usando encurtamento/perfuração. A Figura 33 é um exemplo de processador de saida. A Figura 34 é um exemplo de taxa de repetição de bloco LI de 8 MHz. A Figura 35 é um exemplo taxa de repetição de bloco LI de 8 MHz. A Figura 36 é uma nova taxa de repetição de bloco LI de 7,61 MHz. A Figura 37 é um exemplo de sinalização de LI que é transmitida no cabeçalho de trama. A Figura 38 é o resultado de simulação de preâmbulo e estrutura de LI. A Figura 3 9 é um exemplo de intercalador de simbolo. A Figura 40 é um exemplo de uma transmissão de bloco Ll. A Figura 41 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. - 12- ΡΕ2387193 A Figura 42 é um exemplo de intercalação/desintercalação em frequência ou em tempo. A Figura 43 é uma tabela analisando a sobrecarga de sinalização de Ll, a qual é transmitida no cabeçalho de FECFRAME no módulo de Inserção de Cabeçalho de ModCod ("Modulação Codificação") 307, para o encaminhamento de dados do módulo de BICM mostrado na Figura 3. A Figura 44 mostra uma estrutura para cabeçalho de FECFRAME para minimização de sobrecarga. A Figura 45 mostra um desempenho da taxa de erro de bit ("BER - Bit Error Rate") da protecção de Ll atrás mencionada. A Figura 46 mostra exemplos de uma estrutura de trama de transmissão e de trama de FEC. A Figura 47 mostra um exemplo de sinalização de
Ll. A Figura 48 mostra um exemplo de pré-sinalização de Ll. A Figura 49 mostra uma estrutura de bloco de sinalização de Ll. - 13- ΡΕ2387193 A Figura 50 mostra uma intercalação de temporização de LI. A Figura 51 mostra um exemplo de informação de extracção, modulação e codificação. A Figura 52 mostra um outro exemplo de pré- sinalização de Ll. A Figura 53 mostra um exemplo de programação de bloco de sinalização de Ll que é transmitida no preâmbulo. A Figura 54 mostra um exemplo de pré-sinalização de Ll onde é considerado o reforço de potência. A Figura 55 mostra um exemplo de sinalização de
Ll . A Figura 56 mostra um outro exemplo de informação de extracção, modulação e codificação. A Figura 57 mostra um outro exemplo de informação de extracção, modulação e codificação. A Figura 58 mostra um exemplo de pré-sincronização de Ll. A Figura 59 mostra um exemplo de pré-sinalização de Ll. - 14- ΡΕ2387193 A Figura 60 mostra um exemplo de sinalização de LI. A Figura 61 mostra um exemplo de encaminhamento de sinalização de LI. A Figura 62 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. A Figura 63 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. A Figura 64 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. A Figura 65 mostra um exemplo de sinalização de
Ll. A Figura 66 é um exemplo de intercalador de simbolo. A Figura 67 mostra um desempenho de intercalação do intercalador de temporização da Figura 66. A Figura 68 é um exemplo de intercalador de simbolo. A Figura 69 mostra um desempenho de intercalação do intercalador de temporização da Figura 68. - 15- ΡΕ2387193 A Figura 70 é um exemplo de desintercalador de símbolo. A Figura 71 é um outro exemplo de intercalação de temporização. A Figura 72 é um resultado de intercalação utilizando o método mostrado na Figura 71. A Figura 7 3 é um exemplo do método de endereçamento da Figura 72. A Figura 74 é um outro exemplo de intercalação de temporização de Ll. A Figura 75 é um exemplo de desintercalador de símbolo. A Figura 7 6 é um outro exemplo de desintercalador. A Figura 77 é um exemplo de desintercalador de símbolo. A Figura 78 é um exemplo de endereços de linha e coluna para desintercalação de temporização. - 16- ΡΕ2387193 A Figura 79 mostra um exemplo de intercalação de bloco genérico num dominio de simbolo de dados onde não sejam usados pilotos. A Figura 80 é um exemplo de um transmissor OFDM que usa partições de dados. A Figura 81 é um exemplo de um receptor OFDM que usa partições de dados. A Figura 82 é um exemplo de intercalador de temporização, e um exemplo de desintercalador de temporização. A Figura 83 é um exemplo de formação de simbolos de OFDM. A Figura 84 é um exemplo de um Intercalador de temporização ("TI - Time Interleaver"). A Figura 85 é um exemplo de um Intercalador de temporização (TI). A Figura 8 6 é um exemplo de uma estrutura de preâmbulo num transmissor, e um exemplo de um processamento num receptor. A Figura 87 é um exemplo de um processamento num receptor para obter LI XFEC FRAME a partir do preâmbulo. - 17- ΡΕ2387193 A Figura 88 é um exemplo de uma estrutura de preâmbulo num transmissor, e um exemplo de um processamento num receptor. A Figura 8 9 é um exemplo de um Intercalador de temporização (TI). A Figura 90 é um exemplo de um transmissor OFDM que utiliza partições de dados. A Figura 91 é um exemplo de um receptor OFDM que utiliza partições de dados. A Figura 92 é um exemplo de um Intercalador de temporização (TI). A Figura 93 é um exemplo de um Desintercalador de temporização ("TDI - Time De-Interleaver"). A Figura 94 é um exemplo de um Intercalador de temporização (TI). A Figura 95 é um exemplo de fluxo de intercalação e desintercalação de temporização de preâmbulo. A Figura 96 é um parâmetro de profundidade de Intercalação de temporização em sinalização de cabeçalho de ΡΕ2387193 - 18- A Figura cabeçalho de Ll, preenchimento. A Figura A Figura A Figura A Figura A Figura A Figura A Figura A Figura A Figura A Figura A Figura A Figura 97 é um exemplo de uma sinalização de estrutura de Ll, e de um método de 98 é um exemplo de sinalização de Ll. 99 é um exemplo de dslice_ti_depth. 100 é um exemplo de dslice_type. 101 é um exemplo de plp_type. 102 é um exemplo de plp_payload_type. 103 é um exemplo de Plp modcod. 104 é um exemplo de GI. 105 é um exemplo de PAPR. 106 é um exemplo de sinalização de Ll. 107 é um exemplo de plp_type. 108 é um exemplo de sinalização de Ll. 109 é um exemplo de uma sinalização cabeçalho de Ll, estrutura de Ll, e de um método de preenchimento. - 19- ΡΕ2387193 A Figura 110 é um exemplo de sinalização de LI. A Figura 111 mostra exemplos de campos de sinalização de Ll. A Figura 112 é um exemplo de sinalização de Ll. A Figura 113 é um exemplo de plp_type. A Figura 114 é um exemplo de sinalização de Ll e sinalização de L2 para tipos de PLP normal e em acumulação. A Figura 115 é um exemplo de fluxo de acção de descodificação de Ll e L2 de um convencional receptor DVB- C2 com sintonizador único de 8 MHz. A Figura 116 é um exemplo de fluxo de acção de descodificação de Ll e L2 de um receptor DVB-C2 majorado ("premium"), com múltiplos sintonizadores ou um único sintonizador de banda larga. A Figura 117 é um exemplo de uma sinalização de L2 para C2. A Figura 118 é um exemplo de duração do simbolo de OFDM activo. A Figura 119 é um exemplo de valores de intervalo de guarda. -20- ΡΕ2387193 A Figura 120 é um exemplo de sinalização de LI. A Figura 121 é um exemplo de intercalação de temporização de bloco Ll. A Figura 122 é um exemplo de um transmissor OFDM usando partição de dados. A Figura 123 é um exemplo de um receptor OFDM usando partição de dados. A Figura 124 é um exemplo de um fluxo de processamento de dados de Ll de um transmissor • A Figura 125 é um exemplo de um fluxo de processamento de dados de Ll de um receptor. A Figura 126 é um exemplo de um processo de intercalação de temporização de Ll de um transmissor. A Figura 127 é um exemplo de um processo de intercalação de temporização de Ll de um receptor. A Figura 128 é um exemplo de um PLP_MODCOD. A Figura 12 9 é um exemplo de uma sinalização de -21 - ΡΕ2387193 A Figura 130 é um exemplo de campos de sinalização de LI.
DESCRIÇÃO DOS MODELOS DE REALIZAÇÃO PREFERIDOS
Passa-se agora a fazer referência em maior detalhe aos modelos de realização preferidos para a presente invenção, exemplos dos quais estão ilustrados nos desenhos anexos. Sempre que possível, os mesmos números de referência serão usados em todos os desenhos para identificarem a mesma peça ou peças semelhantes.
Na descrição que se segue, o termo "serviço" é indicativo de quaisquer conteúdos de difusão os quais podem ser transmitidos/recebidos pelo aparelho de transmissão/recepção de sinal. A Figura 1 mostra um exemplo de sistema de transmissão digital, de acordo com um modelo de realização para a presente invenção. As entradas podem incluir um número de fluxos de MPEG-TS, ou de fluxos de GSE ("General Encapsulation Stream"). Um módulo de processador de entrada 101 pode adicionar parâmetros de transmissão ao fluxo de entrada e realizar a programação para um módulo BICM 102. 0 módulo BICM 102 pode adicionar redundância e dados de intercalação para correcção de erros de canal de transmissão. Um construtor de tramas 103 pode construir tramas por adicionamento de informação de sinalização da camada física e de pilotos. Um modulador 104 pode realizar - 22- ΡΕ2387193 modulação sobre símbolos de entrada com métodos eficientes. Um processador analógico 105 pode executar vários processamentos para converter sinais digitais de entrada em sinais analógicos de saída. A Figura 2 mostra um exemplo de um processador de entrada. 0 fluxo de entrada MPEG-TS ou GSE pode ser transformado pelo pré-processador de entrada num total de n fluxos, os quais serão processados independentemente. Cada um daqueles fluxos tanto pode ser uma trama TS completa que inclui múltiplos componentes de serviço, como uma trama TS mínima que inclui um componente de serviço (por exemplo, vídeo ou áudio) . Para além disso, cada um daqueles fluxos pode ser um fluxo GSE que tanto transmite serviços múltiplos como um único serviço. 0 módulo de interface de entrada 202-1 pode alocar um número de bits de entrada igual à capacidade máxima de campo de dados de uma trama de Banda de base (BB) . Pode ser inserido um preenchimento para completar a capacidade do bloco de código LDPC/BCH. 0 módulo de sincronização de fluxo de entrada 203-1 pode disponibilizar um mecanismo para fazer a regeneração, no receptor, do relógio do Fluxo de Transporte (ou Fluxo Genérico em acumulação) , a fim de garantir, de ponta a ponta, taxas de bits e de atraso constantes. A fim de permitir a recombinação do Fluxo de Transporte sem necessidade de memória adicional no -23- ΡΕ2387193 receptor, os Fluxos de Transporte de entrada são retardados por compensadores de atraso 204-1 an, considerando parâmetros de intercalação dos PLP's de dados num grupo, e o correspondente PLP comum. Os módulos de eliminação de pacote nulo 205—1 an podem aumentar a eficiência de transmissão ao remover o pacote nulo inserido, para uma situação de serviço de Taxa de Bits Variável ("VBR -"Variable Bit Rate"). Os módulos codificadores de Verificação de Redundância Cíclica ("CRC - "Cyclic Redundancy Check") 206—lan podem adicionar paridade de CRC para aumentar a fiabilidade de transmissão da trama de BB. Os módulos de inserção de cabeçalho de BB 207—lan podem adicionar cabeçalho de trama de BB numa parte inicial da trama de BB. A informação que pode ser incluída no cabeçalho de BB é mostrada na Figura 3.
Um módulo de incorporação/separação em partições 208 pode executar a separação em partições da trama de BB a partir de cada PLP, incorporar tramas BB a partir de múltiplos PLP's, e programar cada trama de BB no seio de uma trama de transmissão. Consequentemente, o módulo de incorporação/separação em partições 208 pode produzir informação de sinalização de LI que diz respeito a alocação de PLP em trama. Por último, um módulo misturador de BB 209 pode tornar aleatórios os fluxos de bits de entrada, para minimizar a correlação entre bits no seio do fluxo de bits. Os módulos sombreados na Figura 2 são módulos usados quando o sistema de transmissão utiliza um único PLP, e os outros -24- ΡΕ2387193 módulos da Figura 2 são módulos usados quando o dispositivo de transmissão utiliza múltiplos PLP's. A Figura 4 mostra um modelo de realização para o módulo BICM em conformidade com a presente invenção. A Figura 4a mostra um BICM para um encaminhamento de dados e a Figura 4b mostra um BICM para encaminhamento de sinalização de Ll.
Fazendo referência à Figura 4a, um codificador externo 301 e um codificador interno 303 podem adicionar redundância aos fluxos de bits de entrada para correcção de erros. Um intercalador externo 302 e um intercalador interno 304 podem intercalar bits para evitar rajadas de erros. 0 intercalador externo 302 pode ser omitido se o BICM for especificamente destinado a DVB-C2. Um demux de bits 305 pode controlar a fiabilidade de cada saida de bit proveniente do intercalador interno 304. Um mapeador de símbolo 306 pode mapear fluxos de bits de entrada dentro de fluxos de símbolos . Neste ponto , é possível usar qualquer uma das seguintes QAM: uma QAM convencional , uma MQAM que utiliza o atrás mencionado BRGC para melhoria de desempenho, uma NU-QAM que utiliza a modulação Não uniforme, ou uma NU-MQAM que utiliza a modulação Não uniforme aplicada em BRGC para melhoria do desempenho. Para construir um sistema que seja mais robusto contra o ruído, poderão ser consideradas combinações de modulações usando MQAM e/ou NU-MQAM, em função da taxa de código do código de correcção de erros e da capacidade de constelação. Neste -25- ΡΕ2387193 ponto, o mapeador de símbolo 306 pode usar uma constelação apropriada, de acordo com a taxa de código e a capacidade de constelação. A Figura 6 mostra um exemplo de tais combinações. 0 Caso 1 mostra um exemplo de utilização de NU-MQAM apenas para taxa de código baixa, na implementação de um sistema simplificado. 0 Caso 2 mostra um exemplo de utilização da constelação optimizada em cada taxa de código. 0 transmissor pode enviar informação para o receptor acerca da taxa de código do código de correcção de erros, e da capacidade de constelação, de tal forma que o receptor possa usar uma constelação apropriada. A Figura 7 mostra um outro exemplo de casos em que é considerada a compatibilidade entre sistemas convencionais. Para além das exemplificadas, serão possíveis outras combinações para optimização do sistema. 0 módulo de inserção de Cabeçalho ModCod 307 mostrado na Figura 4 pode receber informação de retorno de Codificação e Modulação Adaptáveis (ACM)/Codificação e Modulação Variáveis (VCM), e adicionar informação de parâmetros usada em codificação e modulação para um bloco de FEC sob a forma de cabeçalho. 0 cabeçalho do tipo modulação/Taxa de código (ModCod) pode incluir a seguinte informação: * Tipo de FEC (1 bit) - LDPC longo ou curto * Taxa de código (3 bits) -26- ΡΕ2387193
* Modulação (3 bits) - até à 64K QAM * Identificador de PLP (8 bits) 0 intercalador de símbolo 308 pode executar intercalação no domínio de símbolo, para obter efeitos adicionais de intercalação. Os processos semelhantes realizados para o encaminhamento de dados podem ser executados para encaminhamento de sinalização de Ll, mas com parâmetros possivelmente diferentes 301-1 a 308-1. Neste ponto, pode ser usado para código interno um codificador encurtado/perfurado 303—1. A Figura 5 mostra um exemplo de codificação LDPC usando encurtamento/perfuração. 0 processo de encurtamento pode ser realizado sobre blocos de entrada que tenham menos bits do que um número de bits requerido para codificação LDPC, já que podem ser preenchidos muitos bits de zeros necessários para codificação LDPC pelo módulo de preenchimento de zeros 301c. Os fluxos de bits entrados preenchidos com zeros podem ter bits de paridade através do codificador LDPC 302c. Neste ponto, para fluxos de bits que correspondam a fluxos de bits originais os zeros podem ser removidos (303c) , e para fluxos de bits de paridade pode ser realizada a perfuração de acordo com as taxas de código por intermédio do módulo de perfuração de paridade 304c. Estes fluxos de bits de informação processada e fluxos de bits de paridade podem ser multiplexados dentro de sequências originais e colocados na saída pelo Mux 305c. - 27 - ΡΕ2387193 A Figura 8 mostra uma estrutura de trama a qual compreende preâmbulo para sinalização de LI e símbolo de dados para dados de PLP. Pode ser observado que preâmbulo e símbolos de dados são gerados de forma cíclica, usando uma trama como unidade. Os símbolos de dados incluem PLP tipo 0 que é transmitido usando uma modulação/codificação fixa, e PLP tipo 1 que é transmitido usando uma modulação/codificação variável. Para o PLP tipo 0, as informações tais como modulação, tipo de FEC e taxa de código FEC são transmitidas em preâmbulo (ver Figura 9 para módulo de inserção de cabeçalho de trama 401) . Para o PLP tipo 1, a informação correspondente pode ser transmitida em cabeçalho de bloco de FEC de um símbolo de dados (ver Figura 3 para módulo de inserção de cabeçalho ModCod 307). Pela separação dos tipos de PLP, pode ser reduzida em 3% a 4% a sobrecarga de ModCod relativamente a uma taxa de transmissão total, para o PLP tipo 0 que é transmitido a uma taxa de bits fixa. Num receptor, para PLP de modulação/codificação fixa - PLP tipo 0 - o dispositivo de remoção de cabeçalho de trama r401 mostrado na Figura 30 pode extrair informação acerca da Modulação e da taxa de código de FEC, e fornecer a informação extraída para um módulo de descodificação BICM. Para PLP de modulação/codificação variável - PLP tipo 1 - os módulos de extracção ModCod r307 e r307-l mostrados na Figura 31 podem extrair e fornecer os parâmetros necessários para descodificação BICM. -28- ΡΕ2387193 A Figura 9 mostra um exemplo de um construtor de trama. Um módulo de inserção de cabeçalho de trama 401 pode formar uma trama a partir de fluxos de símbolos de entrada, e pode adicionar o cabeçalho de trama na frente de cada trama transmitida. 0 cabeçalho de trama pode incluir a seguinte informação: * Número de canais ligados (4 bits) * Intervalo de guarda (2 bits) * PAPR (2 bits) * Padrão piloto (2 bits) * Identificação de Sistema Digital (16 bits) * Identificação de trama (16 bits) * Comprimento de trama (16 bits) - número de símbolos de Multiplexagem por Divisão de Frequências Ortogonais ("OFDM Orthogonal Frequency Division Multiplexing") por trama * Comprimento de Supertrama (16 bits) - número de tramas por supertrama * Número de PLP's (8 bits)
* for cada PLP
Identificação de PLP (8 bits) id de ligação de canal (4 bits)
Início de PLP (9 bits)
Tipo de PLP (2 bits) - PLP comum ou outros
Tipo de carga útil de PLP (5 bits)
Tipo de MC (1 bit) - modulação e codificação fixa/variável if tipo MC = modulação e codificação fixa
Tipo de FEC (1 bits) - LDPC longo ou curto ΡΕ2387193 -29-
Taxa de código (3 bits)
Modulação (3 bits) - até à 64K QAM end i f; Número de canais de entalhe (2 bits) for cada entalhe
Inicio de entalhe (9 bits) Largura de entalhe (9 bits) end for;
Largura de PLP (9 bits) - número máximo de blocos FEC de
PLP
Tipo de intercalação de temporização de PLP (2 bits) end for; * CRC-32 (32 bits) 0 ambiente de ligação de canais é assumido para informação de LI transmitida no cabeçalho de Trama, e os dados que correspondem a cada partição de dados são definidos como PLP. Nestas circunstâncias, são requeridas informações tais como identificador de PLP, identificador de ligação de canais e endereço de inicio de PLP, para cada canal utilizado na ligação. Num modelo de realização para esta invenção, para reduzir a sobrecarga de sinalização é sugerida a transmissão de campo de ModCod no cabeçalho de trama de FEC se o tipo de PLP suportar modulação/codificação variável, e a transmissão de campo de ModCod no cabeçalho de trama se o tipo PLP suportar -30- ΡΕ2387193 modulação/codificação fixa. Para além disso, se existir uma banda de Entalhe para cada PLP, ao transmitir o endereço inicial de Entalhe e a respectiva largura, pode tornar-se desnecessária a descodificação das correspondentes portadoras no receptor. A Figura 10 mostra um exemplo de Padrão piloto (PP5) aplicado num ambiente de ligação de canais. Como se mostra, se as posições de SP forem coincidentes com as posições piloto de preâmbulo, pode ocorrer uma estrutura de piloto irregular. A Figura 10a mostra um exemplo de módulo de inserção de piloto 404 como mostrado na Figura 9. Como representado na Figura 10a, se for usada uma banda de frequência única (por exemplo, 8 MHz) a largura de banda disponível é de 7,61 MHz, mas se estiverem ligadas múltiplas bandas de frequência, as bandas de guarda podem ser removidas, podendo assim aumentar significativamente a eficiência de frequência. A Figura 10b é um exemplo de módulo de inserção de preâmbulo 504 como mostrado na Figura 18, o qual é transmitido na parte da frente da trama e, mesmo com ligação de canais, o preâmbulo tem taxa de repetição de 7,61 MHz que é a largura de banda do bloco LI. Esta é uma estrutura que tem em consideração a largura de banda de um sintonizador que realiza o varrimento do canal inicial. -31 - ΡΕ2387193
Os Padrões Piloto tanto existem para Preâmbulo como para simbolo de dados. Para o simbolo de dados, podem ser usados padrões de piloto espalhado ("SP - Scattered Pilot") . 0 Padrão Piloto 5 (PP5) e o padrão piloto 7 (PP7) de T2 podem ser bons candidatos para a interpolação somente de frequência. 0 PP5 tem x=12, y = 4, z = 48 para GI = l/64, e ο PP7 tem x = 24, y=4, z = 96 para GI = 1/128. Para uma melhor estimação de canal, também é possível uma adicional interpolação de temporização. Os padrões piloto para o preâmbulo podem cobrir todas as posições piloto possíveis para a angariação canal inicial. Para além disso, as posições piloto de preâmbulo devem ser coincidentes com as posições de SP, e é desejado um padrão piloto único tanto para o preâmbulo como para o SP. Os pilotos de preâmbulo também poderiam ser usados para interpolação de temporização e cada um dos preâmbulos poderá ter um padrão piloto idêntico. Estes requisitos são importantes para a detecção de C2 no varrimento, e necessários para a estimação do desvio de frequência com correlação de sequência de mistura. Num ambiente de ligação de canais, a coincidência em posições piloto também deve ser mantida para ligação de canais, pois uma estrutura piloto irregular pode degradar o desempenho da interpolação.
Em detalhe, se uma distância z entre pilotos espalhados (SP's) num símbolo de OFDM for de 48, e se uma distância y entre SP' s correspondendo a uma específica portadora SP ao longo do eixo do tempo for igual a 4, uma distância efectiva x passa a ser igual a 12 após a -32- ΡΕ2387193 interpolação de temporização. Isto acontece quando uma fracção de intervalo guarda ("GI - Guard Interval") for 1/64. Se a fracção GI for 1/128, pode-se usar x = 24, y=4 e z = 96. Se for usada ligação de canais, as posições de SP podem ser tornadas coincidentes com as posições piloto de preâmbulo, ao gerar pontos não contínuos na estrutura de pilotos espalhados.
Neste momento, as posições piloto de preâmbulo podem ser coincidentes com quaisquer posições de SP de símbolo de dados. Quando é usada ligação de canais, pode ser determinada a partição de dados onde um serviço é transmitido, independentemente da granularidade da largura de banda de 8 MHz. No entanto, para redução de sobrecarga no endereçamento da partição de dados, pode ser escolhida uma transmissão iniciando-se a partir da posição de SP e terminando na posição de SP.
Quando um receptor recebe tais SP's, se necessário, a estimação de canal (r501) mostrada na Figura 29 pode realizar interpolação de temporização para obter os pilotos mostrados nas Figuras 10 e 10 em linhas a traço interrompido, e executar a interpolação de frequência. Neste ponto, para pontos não contínuos cujos intervalos estão identificados pelo número de referência 32 na Figura 10a, podem ser implementadas quer a realização de interpolações à esquerda e à direita separadamente, quer a realização de interpolações em apenas um lado seguida da realização de interpolação no outro lado, com utilização - -33- ΡΕ2387193 como ponto de referência - das posições piloto já interpoladas cujo intervalo é 12. Neste ponto, a largura da partição de dados pode variar dentro de 7,61 MHz, podendo assim um receptor minimizar o consumo de energia através da realização de estimação de canais e a descodificação apenas das necessárias subportadoras. A Figura 11 mostra um outro exemplo de PP5 aplicado em ambiente de ligação de canais, ou uma estrutura de SP para manutenção de uma distância efectiva x igual a 12, para evitar a estrutura irregular de SP mostrada na Figura 10 quando for usada ligação de canais. Como foi mostrado, se a distância de SP for mantida consistente, em caso de ligação de canais, não haverá problema em interpolação de frequência mas as posições piloto entre simbolo de dados e preâmbulo podem não ser coincidentes.
Por outras palavras, , esta estrutura não necessita de adicional estimação de canal para uma estrutura de SP irregular, embora as posições SP usadas em ligação de canais e posições piloto de preâmbulo se tornem diferentes para cada canal. A Figura 12 mostra uma nova estrutura de SP - ou PP5' - para fornecer uma solução para os dois problemas atrás mencionados em ambiente de ligação canal. Especificamente, uma distância de piloto de x=16 pode solucionar esses problemas. Para preservar a densidade de piloto ou para manter a mesma sobrecarga, um PP5' pode apresentar x=16, y = 3, z = 48 para GI = l/64, e um PP7' pode -34- ΡΕ2387193 apresentar x= 16, y=6, z = 96 para GI = 1/128. A capacidade de interpolação somente de frequência ainda pode ser mantida. As Posições piloto são ilustradas na Figura 12 para comparação com a estrutura PP5. A Figura 13 mostra um exemplo de um novo padrão de SP - ou estrutura PP5' - em ambiente de ligação de canais. Como mostrado na Figura 46, quer seja usado o canal único ou a ligação de canais, uma efectiva distância piloto x= 16 pode ser disponibilizada. Para além disso, dado que as posições de SP podem ser tornadas coincidentes com as posições piloto de preâmbulo, consegue-se evitar a deterioração da estimação de canal provocada pela irregularidade de SP ou por posições não coincidentes de SP. Por outras palavras, não existe qualquer posição irregular de SP para o interpolador de frequência e é proporcionada coincidência entre posições de preâmbulo e de SP.
Por conseguinte, os novos padrões de SP propostos podem ser vantajosos, pelos seguintes factos: (i) poder ser usado padrão único de SP tanto para o canal único como para o canal ligado; (ii) nenhuma estrutura de piloto irregular poder ser provocada, pelo que é possivel uma boa estimação de canal; (iii) ambas as posições de preâmbulo e de piloto de SP poderem ser mantidas coincidentes; (iv) a densidade piloto poder ser mantida respectivamente igual à de PP5 e PP7; e (v) a capacidade de interpolação somente da frequência também poder ser preservada. -35- ΡΕ2387193
Para além disso, a estrutura de preâmbulo pode cumprir os requisitos, tais como: (i) as posições piloto de preâmbulo deverem cobrir todas as posições possiveis de SP para aquisição de canal inicial; (ii) o número máximo de portadoras dever ser 3409 (7,61 MHz) para o varrimento inicial; (iii) deverem ser utilizados exactamente os mesmos padrões piloto e sequência de mistura para detecção C2; e (iv) não ser necessário qualquer preâmbulo de detecção especifico, tal como PI em T2.
Em termos de relação com a estrutura de trama, a granularidade da posição da partição de dados pode ser alterada para 16 portadoras, em vez de 12, podendo assim ocorrer uma menor sobrecarga no endereçamento de posição, e não se devendo esperar qualquer outro problema dizendo respeito à condição de partição de dados, condição de impulso Nulo, etc.
Nestas circunstâncias, no módulo de estimação de canal r501 da Figura 62 podem ser usados os pilotos em cada preâmbulo, quando é realizada interpolação de temporização de SP de símbolo de dados. Como consequência, podem ser melhoradas a aquisição de canal e estimação de canal nos limites de trama.
Agora, no que diz respeito aos requisitos relacionados com o preâmbulo e a estrutura de piloto, existe consenso em que: (i) as posições dos pilotos de preâmbulo e dos SP's deverão coincidir, independentemente -36- ΡΕ2387193 da ligação de canais; (ii) o número de portadoras totais no bloco LI deve ser divisível pela distância de piloto para evitar uma estrutura irregular na borda de banda; (iii) os blocos LI devem ser repetidos no domínio da frequência; e (iv) os blocos LI devem ser sempre descodificáveis em posição arbitrária de janela do sintonizador. Os requisitos adicionais serão: (i) as posições e os padrões de piloto devem ser repetidos pelo período de 8 MHz; (ii) o correcto desvio de frequência da portadora deve ser estimado sem conhecimento da ligação de canais; e (iii) a descodificação de LI (reordenação) é impossível antes que o desvio de frequência seja compensado. A Figura 14 mostra uma relação entre símbolo de dados e preâmbulo, quando são usadas estruturas de preâmbulo como as mostradas na Figura 19 e na Figura 20. O bloco LI pode ser repetido pelo período de 6 MHz. Para a descodificação de Ll, tanto o desvio de frequência como o padrão de desvio de Preâmbulo deverão ser encontrados. A descodificação de Ll não é possível em posição de sintonizador arbitrária sem informação de ligação de canais, e um receptor não pode diferenciar entre o valor de desvio de preâmbulo e o desvio de frequência.
Nestas circunstâncias, precisa de ser obtida estrutura de ligação de canais num receptor, especificamente para o dispositivo de remoção de cabeçalho de trama (r401) mostrado na Figura 30, para realizar a descodificação do sinal de Ll. Uma vez que é conhecido o -37- ΡΕ2387193 valor de desvio de preâmbulo esperado em duas regiões verticalmente sombreadas na Figura 30, o módulo de sincronização tempo/frequência r505 na Figura 29 pode estimar o desvio de frequência da portadora. Com base na estimação, o encaminhamento de sinalização de LI r308-l a r301-l na Figura 31 pode descodificar LI. A Figura 15 mostra uma relação entre símbolo de dados e preâmbulo quando é usada a estrutura de preâmbulo mostrada na Figura 22. O bloco LI pode ser repetido pelo período de 8 MHz. Para a descodificação de Ll, apenas precisa ser encontrado o desvio de frequência, podendo não ser requerido conhecimento da ligação de canais. O desvio de frequência pode ser facilmente estimado usando a conhecida Sequência Binária Pseudo Aleatória ("PRBS -Pseudo Random Binary Sequence"). Como se mostra na Figura 48, o preâmbulo e os símbolos de dados estão alinhados, pelo que a busca adicional de sincronização pode tornar-se desnecessária. Como consequência, torna-se possível para um receptor, especificamente para o módulo do dispositivo de remoção de cabeçalho de trama r401 mostrado na Figura 63, que apenas precise de ser obtido o pico de correlação com a sequência de mistura de piloto, para executar a descodificação de sinal de Ll. O sincronizador tempo/frequência r505 na Figura 29 pode estimar o desvio de frequência de portadora a partir da posição de pico. A Figura 16 mostra um exemplo de perfil de atraso de canal de cabo. -38- ΡΕ2387193
Do ponto de vista do projecto de piloto, o actual GI já protege suficientemente a propagação de atraso do canal de cabo. No pior dos casos, redesenhar o modelo de canal pode ser uma opção. Para repetir o padrão exactamente a cada 8 MHz, a distância de piloto deverá ser um divisor de 3584 portadoras (z = 32 ou 56). Uma densidade de piloto de z = 32 pode aumentar a sobrecarga de piloto, pelo que z = 56 poderá ser escolhido. Uma ligeiramente menor cobertura de atraso pode não ser importante no canal de cabo. Por exemplo, poderá ser de 8 ps para PP5' e de 4 ys para PP7' , em comparação com os 9,3ys (PP5) e os 4,7ys (PP7) . Atrasos mais significativos podem ser cobertos por ambos os padrões piloto, mesmo num caso pior. Para a posição de piloto de preâmbulo, serão necessárias não mais do que todas as posições de SP em simbolo de dados.
Se o encaminhamento de atraso de -40 dB puder ser ignorado, a actual dispersão do atraso pode tornar-se em 2,5ys, 1/64 GI = 7 ys, ou 1/128 GI = 3,5ys. Isso mostra que o parâmetro de distância piloto z = 56 pode ser um valor bastante bom. Para além disso, z = 56 pode ser um valor conveniente para uma estruturação do padrão piloto que permita a estrutura de preâmbulo mostrada na Figura 48. A Figura 17 mostra a estrutura de piloto espalhado que utiliza z = 56 e z = 112, a qual é construída no módulo de inserção de piloto 404 na Figura 42. São propostos PP5 ' (x = 14, y=4, z = 56) e PP7 ' (x = 28, y = 4, -39- ΡΕ2387193 ζ = 112) . Portadoras de borda poderão ser inseridas para borda de fecho.
Como se mostra na Figura 50, os pilotos são alinhados para 8 MHz a partir de cada borda da banda, podendo cada posição de piloto e estrutura de piloto ser repetida a cada 8MHz. Nestas circunstâncias, esta estrutura pode suportar a estrutura de preâmbulo mostrada na Figura 48. Para além disso, pode ser usada uma estrutura de piloto comum entre preâmbulo e símbolo de dados. Como consequência, o módulo de estimação de canal r501 na Figura 29 pode realizar a estimação de canal utilizando a interpolação sobre preâmbulo e símbolo de dados, pois não poderá ocorrer qualquer padrão piloto irregular, independentemente da posição da janela que for decidida pelas localizações da partição de dados. Neste ponto, o uso de apenas a interpolação de frequência pode ser suficiente para compensar a distorção de canal relativamente à dispersão de atraso. Se for adicionalmente feita interpolação de temporização, poderá ser realizada uma estimação de canal mais precisa.
Por conseguinte, no novo padrão piloto proposto, a posição de piloto e o padrão podem ser repetidos com base num período de 8 MHz. Um único padrão piloto pode ser usado tanto para preâmbulo como para símbolo de dados. A descodificação de LI pode ser sempre possível sem o conhecimento da ligação de canais. Para além disso, o padrão piloto proposto pode não afectar a uniformização com -40- ΡΕ2387193 Τ2, porque: (i) pode ser usada a mesma estratégia piloto de padrão piloto espalhado; (ii) T2 já usa 8 padrões piloto diferentes; e (iii) não poderá ser aumentada de forma significativa a complexidade de receptor por padrões piloto modificados. Para uma sequência de mistura de piloto: (i) o periodo de PRBS pode ser 2047 (sequência m); (ii) a geração de PRBS pode ser redefinida a cada 8 MHz, da qual o periodo é de 3584; (iii) a taxa de repetição de piloto de 56 pode ser também primo com 2047; e (iv) não será de esperar qualquer problema PAPR. A Figura 18 mostra um exemplo de um modulador baseado em OFDM. Os fluxos de simbolos de entrada podem ser transformados em dominio do tempo pelo módulo IFFT 501. Se necessário, a relação de potência de pico/potência média ("PAPR - peak-to-average power ratio") pode ser reduzida no módulo de redução de PAPR 502. Como métodos para PAPR, podem ser usados a Extensão de constelação activa ("ACE-Active constellation extension"), ou a reserva de tonalidade. O módulo de inserção de GI 503 pode copiar pelo menos uma parte do simbolo de OFDM efectivo para preencher o intervalo de guarda segundo uma forma de prefixo ciclico.
0 módulo de inserção de preâmbulo 504 pode inserir o preâmbulo na frente de cada trama transmitida, de tal forma que um receptor possa detectar o sinal digital, a trama, e conseguir a obtenção do desvio tempo/frequência. Neste ponto, o sinal de preâmbulo pode realizar a sinalização de camada fisica, por exemplo com tamanho FFT -41 - ΡΕ2387193 (3 bits) e tamanho de intervalo de Guarda (3 bits) . 0 módulo de inserção de preâmbulo 504 pode ser omitido se o modulador se destinar especificamente a DVB-C2. A Figura 19 mostra um exemplo de uma estrutura de preâmbulo para ligação de canais, gerada no módulo de inserção de preâmbulo 504 na Figura 51. Um bloco completo de Ll deve ser "sempre descodificável" em qualquer posição arbitrária da janela de sintonização de 7,61 MHz, e não deverá ocorrer qualquer perda de sinalização de Ll, independentemente da posição da janela do sintonizador. Como se mostra, os blocos Ll podem ser repetidos no dominio da frequência pelo periodo de 6 MHz. Os simbolos de dados podem consistir em canais ligados para cada 8 MHz. Se, para descodificação de Ll, um receptor utilizar um sintonizador, tal como o sintonizador r603 representado na Figura 28 que utiliza uma largura de banda de 7,61 MHz, o Dispositivo de remoção de cabeçalho de trama r401 na Figura 30 precisa rearranjar para a sua forma original o bloco Ll desviado ciclicamente (Figura 20) que foi recebido. Este rearranjo é possivel porque o bloco Ll é repetido para cada bloco de 6MHz. A Figura 21 mostra um processo para concepção de um preâmbulo mais optimizado. A estrutura de preâmbulo da Figura 19 usa apenas 6MHz da largura de banda do total dos 7,61 MHz do sintonizador, para a descodificação de Ll. Em termos de eficiência de espectro, a largura de banda de sintonizador de 7,61 MHz não é completamente utilizada. -42- ΡΕ2387193
Poderá portanto haver uma maior optimização na eficiência de espectro. A Figura 22 mostra um outro exemplo de estrutura de preâmbulo, ou estrutura de simbolo de preâmbulo, para completa eficiência de espectro, gerado no módulo de Inserção de Cabeçalho de Trama 401 na Figura 42. Tal como os símbolos de dados, os blocos Ll podem ser repetidos no domínio de frequência pelo período de 8 MHz. Um bloco Ll completo continua a ser "sempre descodificável" em qualquer posição arbitrária de janela de sintonização de 7,61 MHz. Após sintonização, os dados de 7,61 MHz podem ser considerados como um código virtualmente perfurado. Tendo exactamente a mesma largura de banda tanto para preâmbulo como para símbolo de dados, e exactamente a mesma estrutura de piloto tanto para preâmbulo como para símbolo de dados, eles podem maximizar a eficiência de espectro. Poder-se-ão manter inalteradas outras características, tais como a propriedade de desvio cíclico e o não envio do bloco Ll, em caso de inexistência de partição de dados. Por outras palavras, a largura de banda de símbolo de preâmbulo pode ser idêntica à largura de banda de símbolo de dados, ou então, como se mostra na Figura 57, a largura de banda de símbolo de preâmbulo poder ser a largura de banda do sintonizador (que aqui é de 7,61 MHz) . A largura de banda do sintonizador pode ser definida como uma largura banda que corresponde a um certo número de portadoras activas totais, quando é usado um único canal. Isto é, a largura de -43 - ΡΕ2387193 banda do símbolo de preâmbulo pode corresponder ao número de portadoras activas totais (que aqui é de 7,61 MHz). A Figura 23 mostra um código virtualmente perfurado. Os dados de 7,61 MHz entre o bloco LI de 8 MHz podem ser considerados como codificados perfurados. Quando um sintonizador r603 mostrado na Figura 28 usar a largura de banda de 7,61 MHz para descodificação de Ll, o dispositivo de remoção de cabeçalho de trama r401 na Figura 30 necessita de rearranjar para a sua forma original o bloco Ll desviado ciclicamente que foi recebido, como se mostra na Figura 56. Neste momento, a descodificação de Ll é realizada usando toda a largura de banda do sintonizador. Assim que o bloco Ll estiver rearranjado, um espectro do bloco Ll rearranjado pode apresentar uma região em branco dentro do espectro, como se mostra no lado superior direito da Figura 23, porque um tamanho original do bloco Ll é de 8 MHz de largura de banda.
Uma vez que a região em branco seja preenchida com zeros - quer após desintercalação no domínio de símbolo pelo desintercalador de frequência r403 na Figura 30 ou pelo desintercalador de símbolo r308-l na Figura 31, quer após desintercalação no domínio de bit pelo desmapeador de símbolo r306-l, pelo mux de bit r305-l e pelo desintercalador interno r304-l na Figura 31 -, o bloco pode ter uma forma que parece ser a de perfurado, como se mostra na parte inferior direita da Figura 23. -44- ΡΕ2387193
Este bloco LI pode ser descodificado no módulo descodificador perfurado/encurtado r303-l na Figura 31. Ao utilizar esta estrutura de preâmbulo, toda a largura de banda do sintonizador pode ser utilizada, podendo portanto ser aumentada a eficiência de espectro e o ganho de codificação. Para além disso, podem ser usadas uma idêntica largura de banda e estrutura piloto para o preâmbulo e simbolos de dados.
Para além disso, se a largura de banda de preâmbulo, ou a largura de banda de simbolo de preâmbulo, forem estabelecidas sob a forma de uma largura de banda de sintonizador, como se mostra na Figura 25, (no exemplo, é de 7,61 MHz) , pode ser obtido um bloco LI completo após o rearranjo, mesmo sem perfuração. Por outras palavras, para uma trama apresentando símbolos de preâmbulo, em que os símbolos de preâmbulo têm pelo menos um bloco de camada 1 (Ll), pode ser dito que o bloco LI tem 3408 subportadoras activas, e as 3408 subportadoras activas correspondem a 7,61 MHz dos 8MHz da banda de Radiofrequência (RF).
Podem assim ser maximizadas a eficiência de espectro e o desempenho de descodificação de Ll. Por outras palavras, para um receptor, a descodificação pode ser realizada no módulo descodificador perfurado/encurtado r303-l na Figura 31, após realização apenas de desintercalação no domínio de símbolo. -45- ΡΕ2387193
Por consequência, a nova estrutura de preâmbulo proposta poderá ser vantajosa, na medida em que: (i) é totalmente compatível com o preâmbulo utilizado anteriormente, excepto quanto à largura de banda que é diferente; (ii) os blocos Ll são repetidos pelo período de 8 MHz; (iii) o bloco Ll pode ser sempre descodif icável, independentemente da posição da janela do sintonizador; (iv) toda a largura de banda do sintonizador pode ser usada para descodificação de Ll; (v) uma máxima eficiência de espectro pode garantir mais ganho de codificação; (vi) o bloco Ll incompleto pode ser considerado como perfurado codificado; (vii) pode ser usada uma simples e mesma estrutura de piloto tanto para o preâmbulo como para os dados; e (viii) pode ser usada uma largura de banda idêntica tanto para o preâmbulo como para os dados. A Figura 26 mostra um exemplo de um processador analógico. Um DAC (601) pode converter o sinal digital de entrada em sinal analógico. Após transmissão, a largura de banda de frequência é ascendentemente convertida no conversor ascendente 602, e pode ser transmitido o sinal analógico filtrado através do filtro analógico 603. A Figura 27 mostra um exemplo de um sistema receptor digital de acordo com um modelo de realização para a presente invenção. 0 sinal recebido é convertido em sinal digital num módulo de processamento analógico rl05. Um desmodulador rl04 pode converter o sinal em dados no domínio da frequência. Um analisador sintáctico de trama -46- ΡΕ2387193 rl03 pode remover pilotos e cabeçalhos e permitir a selecção da informação de serviço que precisa de ser descodificado. Um desmodulador BICM rl02 pode corrigir erros no canal de transmissão. Um processador de sarda rlOl pode restabelecer o fluxo de serviço e a informação de temporização originalmente transmitidos. A Figura 28 mostra um exemplo de processador analógico utilizado no receptor. Um módulo Sintonizador/AGC (Controlador automático de ganho "Auto gain controller- AGC") r603 pode seleccionar a largura de banda de frequência desejada a partir do sinal recebido. Um conversor descendente r602 pode restabelecer a banda de base. Um ADC r601 pode converter o sinal analógico em sinal digital. A Figura 29 mostra um exemplo de desmodulador. Um detector de trama r506 pode detectar o preâmbulo, verificar se existe um sinal digital correspondente e detectar um inicio de um trama. Um sincronizador tempo/frequência r505 pode executar a sincronização em dominios de tempo e frequência. Neste ponto, para sincronização em dominio de tempo, pode ser usada uma correlação de intervalo de guarda. Para sincronização em dominio de frequência, pode ser usada correlação ou pode ser estimado o desvio a partir da informação de fase de uma subportadora que é transmitida no dominio da frequência. Um dispositivo de remoção de preâmbulo r504 pode remover o preâmbulo da frente da trama detectada. Um dispositivo de remoção de GI r503 pode -47- ΡΕ2387193 remover o intervalo de guarda. Um módulo FFT r501 pode transformar o sinal em domínio de tempo num sinal em domínio de frequência. Um módulo de estimação/igualização de canal r501 pode compensar erros ao estimar a distorção no canal de transmissão, usando símbolo piloto. 0 dispositivo de remoção de preâmbulo r504 poderá ser omitido se o desmodulador se destinar especificamente a DVB-C2. A Figura 30 mostra um exemplo de analisador sintáctico de trama. Um dispositivo de remoção de piloto r404 pode remover o símbolo de piloto. Um desintercalador de frequência r403 pode executar a desintercalação no domínio da frequência. Um incorporador de símbolo de OFDM r402 pode restabelecer a trama de dados a partir dos fluxos de símbolos transmitidos em símbolos de OFDM. Um dispositivo de remoção de cabeçalho de trama r401 pode extrair a sinalização de camada física relativamente ao cabeçalho de cada trama transmitida, e remover o cabeçalho. A informação extraída pode ser usada como parâmetros para os processos seguintes no receptor. de seguintes processos para A Figura 31 mostra um exemplo de um desmodulador BICM. A Figura 31a mostra um encaminhamento de dados e a Figura 64b mostra um encaminhamento de sinalização de LI. Um desintercalador de símbolo r308 pode executar a desintercalação no domínio de símbolo. Um dispositivo de extracção ModCod r307 pode extrair parâmetros ModCod da frente de cada trama BB e tornar os parâmetros disponíveis os processos seguintes de desmodulação -48- ΡΕ2387193 adaptável/variável e de descodificação. Um desmapeador de símbolo r306 pode desmapear fluxos de símbolos de entrada em fluxos de bits Log-Likelihood Ratio (LLR). Os fluxos de bits LLR de saída podem ser calculados usando uma constelação que é usada num mapeador de símbolo 306 do transmissor como ponto de referência. Neste ponto, quando forem usadas as atrás mencionadas MQAM ou NU-MQAM, poderá ser implementado um eficiente desmapeador de símbolo, por intermédio do cálculo tanto do eixo I como do eixo Q quando se determina o bit mais próximo relativamente a MSB, do cálculo tanto do eixo I como do eixo Q quando se determinam os restantes bits. Este método pode por exemplo ser aplicado para LLR Aproximada, LLR Exacta, ou decisão Firme.
Quando for usada constelação optimizada de acordo com a capacidade das constelações, e taxa de código do código de correcção de erro no mapeador de símbolo 306 do transmissor, o desmapeador de símbolo r306 do receptor pode obter uma constelação usando informação da taxa de código e da capacidade de constelação transmitida a partir do transmissor. 0 mux de bit r305 do receptor pode executar uma função inversa do demux de bit 305 do transmissor. 0 desintercalador interno r304 e desintercalador externo r302 do receptor podem executar funções respectivamente inversas as do intercalador interno (304) e intercalador externo 302 do transmissor, para obter o fluxo de bits na sua sequência original. 0 desintercalador externo r302 poderá ser omitido se o desmodulador BICM se destinar especificamente a DVB- C2. -49- ΡΕ2387193 0 descodificador interno r303 e o descodificador externo r301 do receptor podem executar processos de descodificação respectivamente correspondentes aos do codificador interno 303 e codificador externo 301 do transmissor, para corrigir erros no canal de transmissão. Processos semelhantes realizados para o encaminhamento de dados podem ser realizados para o encaminhamento de sinalização de Ll, mas com parâmetros diferentes (r308-l a r301-l). Neste ponto, como explicado na parte de preâmbulo, pode ser usado um módulo codificador encurtado/perfurado r303-l para descodificação de sinal de Ll. A Figura 32 mostra um exemplo de descodificação LDPC usando o módulo de encurtamento/perfuração r303-l. Um demux r301a pode produzir separadamente parte de informação e parte de paridade do código sistemático, a partir dos fluxos de bits de entrada. Para a parte de informação, um módulo de preenchimento com zeros r302a pode realizar preenchimento com zeros de acordo com um número de fluxos de bits de entrada do descodificador LDPC; para a parte de paridade, podem ser gerados fluxos de bits de entrada para o descodificador LDPC por desperfuração da parte perfurada, no módulo de desperfuração de paridade r303a. Pode ser executada descodificação LDPC, pelo módulo r304a, nos fluxos de bits gerados, e os zeros na parte de informação podem ser removidos pelo dispositivo de remoção de zeros r305a e enviados para fora. -50- ΡΕ2387193 A Figura 33 mostra um exemplo de processador de saída. Um desmisturador de aleatoriedade BB r209 pode restabelecer os fluxos de bit misturados no transmissor. Um divisor r208 pode restabelecer as tramas BB que correspondem a múltiplos PLP que são multiplexados e transmitidos a partir do transmissor, de acordo com o encaminhamento de PLP. Para cada encaminhamento de PLP, um dispositivo de remoção de cabeçalho BB r207-lan pode remover o cabeçalho que é transmitido na frente da trama do BB. Um descodificador CRC r206-lan pode executar a descodificação CRC e construir fiáveis tramas de BB, disponíveis para selecção. Módulos de inserção de pacote Nulo r205-l a n podem restabelecer pacotes nulos, os quais terão sido removidos para maior eficiência de transmissão da sua localização original. Um módulo recuperador de atraso r204-la n podem restabelecer um atraso que exista entre cada encaminhamento de PLP.
Um módulo recuperador de relógio de saída r203-lan pode restabelecer o calendário inicial do fluxo de serviço, a partir de informação de temporização transmitida com origem no sincronizador de fluxo de entrada 203-1 an. Um módulo de interface de saída r202-la n pode restabelecer dados no pacote TS/GS a partir de fluxos de bits de entrada que são separados em partições na trama BB. Um módulo de pós-processamento de saída r201- 1 a n pode restabelecer múltiplos fluxos TS/GS num fluxo TS/GS completo, se necessário. Os blocos sombreados mostrados na Figura 33 representam módulos que podem ser usados quando é -51 - ΡΕ2387193 processado um único PLP num determinado momento, e os restantes blocos representam módulos que podem ser usados quando múltiplos PLP's são processados em simultâneo.
Os padrões piloto de preâmbulo foram cuidadosamente projectados para evitar o aumento de PAPR, assim sendo, para o caso de a taxa de repetição de LI poder aumentar, PAPR precisa ser considerado. 0 número de bits de informação de LI varia dinamicamente de acordo com a ligação de canais, o número de PLP's, etc. Em detalhe, é necessário considerar coisas tais como: (i) o tamanho fixo de bloco LI poder introduzir sobrecarga desnecessária; (ii) a sinalização de LI dever ser protegida mais fortemente do que os símbolos de dados; e (i ii) a intercalação de temporização do bloco LI poder melhorar a robustez relativamente à deterioração de canal, bem como à necessidade de ruído impulsivo.
Para uma taxa de repetição de bloco LI de 8 MHz, como se mostra na Figura 34, a eficiência de espectro total (26,8% de aumento de BW) é exibida com perfuração virtual, mas o PAPR pode ser aumentado pois a largura de banda de LI é a mesma que a dos simbolos de dados. Para a taxa de repetição de 8 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de 8 MHz, após a intercalação. -52- ΡΕ2387193
Para uma taxa de repetição de bloco LI de 6 MHz, como se mostra na Figura 35, a eficiência de espectro reduzido pode ser exibida sem haver perfuração virtual. Pode ocorrer um problema semelhante de PAPR como acontecia para o caso de 8 MHz, pois as larguras de banda de LI e de símbolo de dados partilham LCM=24 MHz. Para a taxa de repetição de 6 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de 24 MHz, após intercalação. A Figura 36 mostra uma nova taxa de repetição de bloco LI de 7,61 MHz, ou largura de banda total de sintonizador. Uma eficiência de espectro completo (26,8% de aumento BW) pode ser obtida sem haver perfuração virtual. Não poderá ocorrer nenhum problema de PAPR, pois as larguras de banda de LI e de símbolo de dados partilham LCMs:1704 MHz. Para a taxa de repetição de 7,61 MHz, a intercalação de frequência 4K-FFT DVB-T2 pode ser usada para uniformização, e o mesmo padrão pode repetir-se a si próprio por um período de cerca de 1704 MHz, após intercalação. A Figura 37 é um exemplo de sinalização de LI que é transmitida no cabeçalho de trama. Cada informação na sinalização de LI pode ser transmitida para o receptor e pode ser usada como um parâmetro de descodificação. Em particular, a informação pode ser usada no encaminhamento de sinal de LI mostrado na Figura 31, e os PLP's podem ser -53- ΡΕ2387193 transmitidos em cada partição de dados. Consegue-se obter uma maior robustez para cada PLP. A Figura 39 é um exemplo de um intercalador de símbolo 308-1 como mostrado no encaminhamento de sinalização de LI na Figura 4, e também pode ser um exemplo do seu correspondente desintercalador de símbolo r308-l como mostrado no encaminhamento de sinalização de Ll na Figura 31. Os blocos sombreados representam blocos Ll e os blocos pontilhados representam as portadoras de dados. Os blocos Ll podem ser transmitidos não só dentro de um preâmbulo único, como também podem ser transmitidos dentro de múltiplos blocos de OFDM. Dependendo do tamanho do bloco Ll, o tamanho do bloco de intercalação pode variar. Por outras palavras, o num_Ll_sym e a abrangência de Ll podem ser diferentes entre si. Para minimizar a sobrecarga desnecessária, os dados podem ser transmitidos dentro das restantes portadoras dos símbolos de OFDM onde o bloco Ll é transmitido. Neste ponto, pode ser garantida uma completa eficiência de espectro porque o ciclo de repetição de bloco Ll ainda consiste numa completa largura de banda de sintonizador. Na Figura 39, os números nos blocos sombreados representam a ordem de bit dentro de um único bloco de LDPC.
Por conseguinte, quando os bits são escritos numa memória de intercalação segundo a direcção da linha de acordo com um índice de símbolo, como se mostra na Figura 72, e lidos segundo a direcção da coluna de acordo com um -54- ΡΕ2387193 índice de portadora, poder-se-á obter um efeito de intercalação de bloco. Por outras palavras, um bloco de LDPC pode ser intercalado de temporização e no domínio da frequência, e pode ser então transmitido. 0 Num_Ll_sym pode ser um valor pré-determinado, por exemplo pode ser estabelecido um número entre 2 e 4 como um número de símbolos de OFDM. Neste ponto, para aumentar a granularidade do tamanho de bloco Ll, pode ser usado para protecção de Ll um código perfurado/encurtado de LDPC apresentando um comprimento mínimo da palavra de código. A Figura 40 é um exemplo de uma transmissão de bloco Ll. A Figura 40 ilustra a Figura 39 em domínio de trama. Como se mostra no lado esquerdo da Figura 40, os blocos Ll podem ser abrangidos por toda a largura de banda de sintonizador ou, como se mostra no lado direito da Figura 40, os blocos Ll podem ser parcialmente abrangidos e as restantes portadoras podem ser usadas para portadoras de dados. Em ambos os casos, pode ser observado que a taxa de repetição de bloco Ll pode ser idêntica a uma completa largura de banda de sintonizador. Para além disso, para símbolos de OFDM que usam sinalização de Ll incluindo preâmbulo, apenas pode ser executada intercalação de símbolo, ao mesmo tempo que não é permitida transmissão de dados nesses símbolos de OFDM. Consequentemente, para símbolos de OFDM usados para sinalização de Ll, um receptor pode descodificar Ll ao realizar intercalação sem descodificação de dados. Neste ponto, o bloco Ll pode transmitir a sinalização de Ll da actual trama, ou a -55- ΡΕ2387193 sinalização de LI de uma trama subsequente. No lado do receptor, os parâmetros de Ll descodificados a partir do encaminhamento de descodificação de sinalização de Ll mostrado na Figura 31 podem ser usados para processamento de descodificação, para encaminhamento de dados provenientes do analisador sintáctico de trama da trama seguinte.
Em resumo, num transmissor, os blocos de intercalação da região de Ll podem ser executados pela escrita dos blocos para uma memória segundo uma direcção de linhas e pela leitura dos blocos escritos provenientes da memória segundo uma direcção de colunas. Num receptor, os blocos de desintercalação da região de Ll podem ser executados pela escrita dos blocos para uma memória segundo uma direcção de colunas, e pela leitura dos blocos escritos provenientes da memória segundo uma direcção de linhas. As direcções de leitura e escrita do transmissor e do receptor podem ser permutadas.
Quando a simulação é realizada com pressupostos tais como: (i) CR=l/2 para protecção de Ll e para uniformização de T2; (ii) mapeamento de simbolo 16-QAM; (iii) densidade de piloto igual a 6 no preâmbulo; (iv) número de LDPC curto implica que seja feita a quantidade necessária de perfuração/encurtamento, podendo não ser suficientes os resultados ou conclusões, por exemplo apenas o preâmbulo para transmissão de Ll; (v) o número de símbolos de OFDM depende do quantitativo de tamanho do -56- ΡΕ2387193 bloco Ll; (vi) pode ser usada a mais curta palavra de código de LDPC (por exemplo, informação de 192 bits) entre código encurtado/perfurado para flexibilidade e granularidade fina; e (vii) se necessário pode ser obtido o preenchimento que pode ser adicionado com sobrecarga negligenciável. 0 resultado está resumido na Figura 38.
Como consequência, para uma taxa de repetição de bloco Ll, a completa largura de banda do sintonizador sem haver perfuração virtual pode ser uma boa solução, e ainda com a eficiência do espectro total nenhum problema de PAPR pode surgir. Para sinalização de Ll, uma eficiente estrutura de sinalização pode permitir a configuração máxima num ambiente de ligação de 8 canais, 32 entalhes, 256 partições de dados, e 256 PLP's. Para a estrutura do bloco Ll, pode ser implementada sinalização flexível de Ll de acordo com o tamanho do bloco Ll. A intercalação de temporização pode ser realizada para melhor robustez para uniformização de T2. Menos sobrecarga pode permitir transmissão de dados no preâmbulo. A intercalação de bloco do bloco Ll pode ser realizada para melhor robustez. A intercalação pode ser realizada com um número fixo pré-definido de símbolos de Ll (num_Ll_sym) , e um número de portadoras abrangidas por Ll sob a forma de um parâmetro (Ll_span) . A mesma técnica é usada para intercalação de preâmbulo P2 em DVB-T2. -57- ΡΕ2387193
Pode ser usado bloco LI de tamanho variável. 0 tamanho pode ser adaptável à quantidade de bits de sinalização de Ll, donde resulta uma sobrecarga reduzida. A eficiência de espectro completo pode ser obtida sem problemas de PAPR. Uma repetição com menos de 7,61 MHz pode significar a possibilidade de ser enviada mais redundância mas não utilizada. Nenhum problema de PAPR poderá surgir por causa da taxa de repetição de 7,61 MHz para o bloco Ll. A Figura 41 é um outro exemplo de sinalização de Ll transmitida dentro de um cabeçalho de trama. Esta Figura 41 é diferente da Figura 37 pelo facto de o campo Llspan tendo 12 bits ser dividido em dois campos. Mais concretamente, o campo Ll span é dividido em Ll column tendo 9 bits e em Ll row tendo 3 bits. 0 Ll column representa o indice de portadora abrangido por Ll. Dado que a partição de dados tem inicio e termina em cada 12 portadoras, que constitui a densidade de piloto, os 12 bits de sobrecarga podem ser reduzidos em 3 bits para chegar a 9 bits. 0 Ll_row representa o número de símbolos de OFDM em que Ll fica abrangido quando é aplicada a intercalação de temporização. Consequentemente, a intercalação de temporização pode ser executada dentro de uma área de Ll_columns multiplicada por Ll_rows. Em alternativa, pode ser transmitido um tamanho total de blocos Ll de tal forma que o Ll span mostrado na Figura 37 possa ser usado quando a intercalação de temporização não for realizada. Para um -58- ΡΕ2387193 tal caso, o tamanho de bloco LI será igual a 11,776x2 bits no exemplo, sendo portanto suficientes 15 bits. Como consequência, o campo Ll_span pode ser composto por um número de bits até 15. A Figura 42 é um exemplo de intercalação/desintercalação de frequência ou de temporização. A Figura 42 mostra uma parte de uma trama de transmissão completa. A Figura 42 também mostra a ligação de múltiplas larguras de banda de 8 MHz. Uma trama pode consistir num preâmbulo que transmite blocos LI e num simbolo de dados que transmite dados. Os diferentes tipos de simbolos de dados representam partições de dados para diferentes serviços. Como se mostra na Figura 42, o preâmbulo transmite blocos LI a cada 7,61 MHz.
Para o preâmbulo, a intercalação de frequência ou de temporização é executada dentro de blocos LI e não é executada entre blocos Ll. Isto é, para o preâmbulo pode-se dizer que a intercalação é executada ao nivel do bloco Ll. Isto permite descodificar os blocos Ll pela transmissão de blocos Ll dentro de uma largura de banda de janela de sintonizador, mesmo quando a janela de sintonizador se tenha movido para uma localização aleatória dentro de um sistema de ligação de canais.
Para descodificação de símbolo de dados numa largura de banda aleatória de janela de sintonizador, a intercalação entre partições de dados não deverá ocorrer. -59- ΡΕ2387193
Ou seja, pode-se dizer para as partições de dados que a intercalação de dados é realizada ao nivel da partição de dados. Consequentemente, a intercalação de frequência e a intercalação de temporização deverão ser executadas dentro de uma partição de dados. Portanto, um intercalador de simbolo 308 num encaminhamento de dados de um módulo BICM, do transmissor como mostrado na Figura 4, pode executar a intercalação de simbolo para cada partição de dados. Um intercalador de simbolo 308-1 num encaminhamento de sinal de LI poderá executar a intercalação de simbolo para cada bloco Ll.
Um intercalador de frequência 403 mostrado na Figura 9 precisa executar separadamente a intercalação sobre o preâmbulo e sobre os símbolos de dados. Especificamente, a intercalação de frequência para o preâmbulo pode ser executada para cada bloco Ll, e a intercalação de frequência para simbolo de dados pode ser executada para cada partição de dados. Neste ponto, a intercalação de temporização no encaminhamento de dados, ou no encaminhamento do sinal de Ll, pode não ser realizada considerando o modo de baixa latência. A Figura 43 é uma tabela que analisa a sobrecarga da sinalização de Ll que é transmitida num cabeçalho de FECFRAME no Dispositivo de inserção de cabeçalho de ModCod (307), para o encaminhamento de dados do módulo BICM como mostrado na Figura 37. Como se observa na Figura 7 6, para bloco de LDPC curto (tamanho = 16 200) , pode ocorrer uma -60- ΡΕ2387193 sobrecarga máxima de 3,3% que não deve ser negligenciável. Na análise, são assumidos 45 símbolos para protecção de FECFRAME e o preâmbulo é uma sinalização de LI de trama específica C2, e o cabeçalho de FECFRAME é uma sinalização de LI de FECFRAME específico, ou seja, Mod, Cod, e identificador de PLP.
Para reduzir a sobrecarga de Ll, podem ser consideradas abordagens de acordo com dois tipos de partições de dados. Para o tipo ACM/VCM e casos de PLP múltiplo, a trama pode ser mantida a mesma que a do cabeçalho de FECFRAME. Para o tipo ACM/VCM e casos de PLP único, o identificador de PLP pode ser removido do cabeçalho de FECFRAME, resultando numa redução de sobrecarga até aos 1,8%. Para o tipo CCM e casos de PLP múltiplo, o campo Mod/Cod pode ser removido do cabeçalho FECFRAME, resultando numa redução de sobrecarga até aos 1,5%. Para o tipo CCM e casos de PLP único, nenhum cabeçalho de FECFRAME é requerido, podendo então ser obtida uma redução de sobrecarga até aos 3,3%.
Numa sinalização de LI encurtada, pode ser transmitido ou Mod/Cod (7 bits) ou identificador de PLP (8 bits), mas pode ser demasiado curto para obter qualquer ganho de codificação. No entanto, é possível não requerer a sincronização porque: (i) os PLP's podem estar alinhados com a trama de transmissão C2; (ii) todos os ModCod para cada PLP podem ser conhecidos a partir do preâmbulo; e -61 - ΡΕ2387193 (iii) um simples cálculo pode permitir a sincronização com o FECFRAME especifico. A Figura 44 mostra uma estrutura para um cabeçalho de FECFRAME para minimização de sobrecarga. Na Figura 44, os blocos sombreados e o Construtor de FECFRAME representam um detalhado diagrama de blocos do módulo de Inserção de Cabeçalho ModCod 307 sobre encaminhamento de dados do módulo BICM, como foi mostrado na Figura 4. Os blocos pontilhados representam um exemplo para módulo de codificação interna 303, intercalador interno 304, demux de bits 305 e mapeador de simbolo 306, para o encaminhamento de dados do módulo BICM como mostrado na Figura 4. Neste ponto, pode ser executada sinalização de LI encurtada porque CCM não requer um campo Mod/Cod e o PLP único não requer um identificador de PLP. Neste sinal de LI com um número reduzido de bits, o sinal de LI pode ser repetido três vezes no preâmbulo e pode ser executada modulação BPSK ("Binary Phase Shift Keying"), sendo assim possível uma muito robusta sinalização. Por último, o módulo de Inserção de Cabeçalho ModCod 307 pode inserir o cabeçalho gerado dentro cada trama de FEC. A Figura 51 mostra um exemplo do dispositivo de extracção ModCod r307 para o encaminhamento de dados do módulo de demod BICM mostrado na Figura 31.
Como mostrado na Figura 51, o cabeçalho de FECFRAME pode ser analisado sintacticamente no analisador sintáctico r301b, podendo depois os símbolos que transmitem informação idêntica em símbolos repetidos ser atrasados, -62- ΡΕ2387193 alinhados, e então combinados no módulo de combinação de Rake r302b. Finalmente, quando a desmodulação BPSK for executada no módulo r303b, poderá ser restabelecido o campo do sinal de LI recebido, e este campo do sinal de LI restabelecido pode ser enviado para o controlador de sistema para ser usado como parâmetros para a descodificação. 0 FECFRAME analisado sintacticamente pode ser enviado para o desmapeador de simbolo. A Figura 45 mostra um desempenho de taxa de erro de bit (BER) para a protecção de LI atrás mencionada. Pode ser observado que cerca de 4,8 dB de ganho SNR é obtido através da repetição por três vezes. A SNR requerida é de 8,7 dB para BER = 1E"11. A Figura 46 mostra exemplos de tramas de transmissão e estruturas de tramas de FEC. As estruturas de tramas de FEC mostradas no lado superior direito da Figura 46 representam o cabeçalho de FECFRAME inserido pelo módulo de Inserção de Cabeçalho ModCod 307 na Figura 4. Pode ser observado que - dependendo de várias combinações de condições, ou seja, do tipo ser CCM ou ACM/VCM e de haver um PLP único ou múltiplo - poderão ser inseridos diferentes tamanhos de cabeçalhos. Ou, poderá não ser inserido qualquer cabeçalho. As tramas de transmissão formadas de acordo com os tipos de partição de dados e mostradas no lado inferior esquerdo da Figura 46 podem ser formadas pelo módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas, como foi mostrado na Figura 9, e pelo módulo -63- ΡΕ2387193 incorporador/separador em partições 208 do processador de entrada mostrado na Figura 2. Neste ponto, o FECFRAME pode ser transmitido de acordo com diferentes tipos de partição de dados. Usando este método, poderá ser reduzido um máximo de 3,3% de sobrecarga. No lado superior direito da Figura 79, são mostrados quatro diferentes tipos de estruturas, mas uma pessoa com competência na matéria poderá compreender que estes são apenas exemplos, e que poderá ser utilizado qualquer um desses tipos, ou respectivas combinações, para a partição de dados.
No lado do receptor, o dispositivo de remoção de cabeçalho de Trama r401 do módulo analisador sintáctico de trama, como mostrado na Figura 30, e o módulo de extracção ModCod r307 do módulo de demod BICM, mostrado na Figura 31, podem extrair um parâmetro de campo ModCod que seja requerido para descodificação. Neste ponto, podem ser extraídos parâmetros de acordo com os tipos de partição de dados da trama de transmissão. Por exemplo, para o tipo CCM, podem ser extraídos parâmetros a partir da sinalização de LI que é transmitida no preâmbulo e, para o tipo ACM/VCM, podem ser extraídos parâmetros a partir do cabeçalho de FECFRAME.
Como mostrado no lado superior direito da Figura 7 9, a estrutura de FECFRAME pode ser dividida em dois grupos, em que o primeiro grupo consiste nas três estruturas de trama superiores com cabeçalho e o segundo grupo consiste na última estrutura de trama sem cabeçalho. -64- ΡΕ2387193 A Figura 47 mostra um exemplo de sinalização de LI que pode ser transmitida dentro do preâmbulo pelo módulo de inserção de cabeçalho de Trama 401 do módulo construtor de Trama mostrado na Figura 42. Esta sinalização de LI é diferente da precedente sinalização de LI pelos seguintes factos: (i) o tamanho do bloco LI poder ser transmitido em bits (Ll_size, 14 bits); (ii) ser possivel ligar/desligar a intercalação de temporização na partição de dados (dslice_time_intrlv, 1 bit) ; e (iii) ao definir o tipo de partição dados (dslice_type, 1 bit), a sobrecarga de sinalização de LI ser reduzida. Neste ponto, quando o tipo de partição de dados for CCM, o campo Mod/Cod poderá ser transmitido dentro do preâmbulo e não dentro do cabeçalho de FECFRAME (plp_mod (3 bits), plp_fec_type (1 bit), plp_cod (3 bits)).
No lado do receptor, o módulo descodificador interno encurtado/perfurado r303—1 do demod BICM, como mostrado na Figura 31, pode obter o primeiro bloco LDPC, o qual tem um tamanho de bloco LI fixo, transmitido dentro do preâmbulo, através da descodificação. Os números e tamanho dos restantes blocos de LDPC também podem ser obtidos. A intercalação de temporização pode ser usada quando são necessários múltiplos símbolos de OFDM para transmissão de Ll, ou quando há uma partição de dados intercalada com temporização. É possível uma certa flexibilidade para ligar/desligar a intercalação de temporização, com uma bandeira de intercalação. Para a -65- ΡΕ2387193 intercalação de temporização de preâmbulo, pode ser necessária uma bandeira de intercalação de temporização (1 bit) e um certo número de simbolos de OFDM intercalados (3 bits), podendo assim ficar protegido um total de 4 bits de uma maneira idêntica à de um cabeçalho de FECFRAME encurtado. A Figura 48 mostra um exemplo de pré-sinalização de LI que pode ser executada no módulo de Inserção de Cabeçalho ModCod 307-1, para o encaminhamento de dados do módulo BICM mostrado na Figura 4. Os blocos sombreados e o Construtor de Preâmbulo são exemplos do módulo de Inserção de Cabeçalho ModCod 307—1, para o encaminhamento de dados do módulo BICM mostrado na Figura 4. Os blocos pontilhados são exemplos do módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas que foi mostrado na Figura 42.
Da mesma maneira, os blocos pontilhados podem ser exemplos do módulo de codificação interno encurtado/perfurado 303-1, do intercalador interno 304-1, do demux de bits 305-1 e do mapeador de símbolo 306—1 para o encaminhamento de sinalização de LI do módulo BICM mostrado na Figura 4.
Como se observa na Figura 48, o sinal de LI que é transmitido no preâmbulo pode ser protegido usando a codificação de LDPC encurtado/perfurado. Os parâmetros relacionados podem ser inseridos dentro do cabeçalho sob uma forma de pré-sinalização de LI. Neste ponto, só podem -66- ΡΕ2387193 ser transmitidos parâmetros de intercalação de temporização no Cabeçalho do preâmbulo. Para garantir maior robustez, pode ser realizada uma repetição por quatro vezes. No lado do receptor, para ser capaz de descodificar o sinal de Ll que é transmitido no preâmbulo, o dispositivo de extracção ModCod r307-l para o encaminhamento da sinalização de Ll do demod BICM, como foi mostrado na Figura 31, precisa de usar o módulo de descodificação mostrado na Figura 18. Neste ponto, porque existe uma repetição por quatro vezes, ao contrário da precedente descodificação de cabeçalho FECFRAME, é necessário um processo de recepção de Rake que sincronize os símbolos quatro vezes repetidos e adicione os símbolos. A Figura 4 9 mostra uma estrutura de bloco de sinalização de Ll que é transmitida a partir do módulo de inserção de cabeçalho de Trama 401 do módulo construtor de Tramas, como foi mostrado na Figura 42. Ilustra-se um caso em que não é usada qualquer intercalação de temporização num preâmbulo. Como se mostra na Figura 49, diferentes tipos de blocos de LDPC podem ser transmitidos na ordem das portadoras. Assim que um símbolo de OFDM tenha sido formado e transmitido, será formado e transmitido um símbolo de OFDM seguinte. Para o último símbolo de OFDM a ser transmitido, se ficarem algumas portadoras disponíveis, essas portadoras podem ser usadas para transmissão de dados, ou podem ser preenchidas virtualmente. 0 exemplo na Figura 49 mostra um preâmbulo que compreende três símbolos de OFDM. Num lado do receptor, para este caso de não -67- ΡΕ2387193 intercalação, poderá ser ignorado o desintercalador de simbolo r308—1 para o encaminhamento de sinalização de LI do demod BICM, como foi mostrado na Figura 31. A Figura 50 mostra um caso em que é executada a intercalação de temporização de LI. Como se mostra na Figura 50, a intercalação de bloco pode ser executada de maneira a formar um simbolo de OFDM para índices de portadora idênticos, formando depois simbolos de OFDM para os indices de portadora seguintes. Tal como no caso em que não é executada intercalação, se ficarem algumas portadoras disponíveis, essas portadoras podem ser usadas para transmissão de dados, ou podem ser preenchidas virtualmente. Num lado do receptor, para este caso de não intercalação, o desintercalador de símbolo r308-l para o encaminhamento de sinalização de LI do desmodulador BICM mostrado na Figura 31 pode executar a desintercalação de bloco, pela leitura de blocos LDPC por ordem crescente dos números dos blocos LDPC.
Para além disso, podem existir pelo menos dois tipos de partições de dados. A partição de dados do tipo 1 apresenta dslice_type = 0 nos campos de sinalização de LI. Este tipo de partição de dados não tem nenhum cabeçalho XFECFrame e tem os seus valores mod/cod em campos de sinalização de Ll. A partição de dados do tipo 2 apresenta dslice type = 1 nos campos de sinalização de Ll. Este tipo de partição de dados tem cabeçalho XFECFrame e tem os seus valores mod/cod no cabeçalho XFECFrame. -68- ΡΕ2387193 0 acrónimo XFECFrame significa Trama de correcção de erros em antecipação ("XFEC - compleX Forward Error Correction") e a abreviatura mod/cod significa tipo de modulação/taxa de código.
Num receptor, um analisador sintáctico de trama pode formar uma trama a partir de sinais desmodulados. A trama possui simbolos de dados e os simbolos de dados podem apresentar um primeiro tipo de partição de dados, o qual tem uma XFECFrame e um cabeçalho XFECFrame, e um segundo tipo de partição de dados que tem XFECFrame sem cabeçalho XFECFrame. Além disso, um receptor pode extrair um campo para indicar se se deseja executar a desintercalação de temporização para os símbolos de preâmbulo, ou se não se deseja executar a desintercalação de temporização sobre os símbolos de preâmbulo, a partir dos símbolos de preâmbulo de LI.
Num transmissor, um construtor de tramas pode construir uma trama. Os símbolos de dados da trama compreendem um primeiro tipo de partição de dados, o qual tem uma XFECFrame e um cabeçalho XFECFrame, e um segundo tipo de partição de dados que tem XFECFrame sem cabeçalho XFECFrame. Além disso, pode ser inserido no LI dos símbolos de preâmbulo um campo para indicar se se deseja executar a intercalação de temporização sobre símbolos de preâmbulo, ou se não se deseja executar a intercalação de temporização sobre símbolos de preâmbulo. -69- ΡΕ2387193
Por último, para código encurtado/perfurado para o módulo de inserção de cabeçalho de Trama 401 do construtor de Tramas mostrado na Figura 9, pode ser determinado e pode ser transmitido num primeiro bloco LDPC um tamanho minimo de palavra de código que possa obter ganho de codificação. Desta forma, para os restantes blocos LDPC, podem ser obtidos tamanhos da partir daquele tamanho de bloco Ll que foi transmitido. A Figura 52 mostra um outro exemplo de pré-sinalização de Ll que pode ser transmitida a partir do módulo de Inserção de Cabeçalho ModCod 307-1 para o encaminhamento de sinalização de Ll do módulo BICM mostrado na Figura 4. A Figura 52 é diferente da Figura 48 pelo facto de ter sido modificado o mecanismo de protecção de parte Cabeçalho. Como se observa na Figura 52, a informação de tamanho de bloco Ll, Llsize (14 bits) , não é transmitida no bloco Ll, mas transmitida no Cabeçalho. No Cabeçalho, pode igualmente ser transmitida a informação de intercalação de temporização de 4 bits. Para um total de 18 bits de entrada, o código BCH (45, 18) que gera 45 bits é usado e copiado para os dois encaminhamentos, sendo finalmente mapeado QPSK. Para o encaminhamento Q, pode ser executado um desvio cíclico de 1 bit para ganho em termos de diversidade, e pode ser executada a modulação PRBS de acordo com a palavra sync. Um total de 45 símbolos QPSK pode ser gerado a partir dessas entradas de encaminhamento I/Q. Neste ponto, se a profundidade de intercalação de temporização for estabelecida como um número de preâmbulos -70- ΡΕ2387193 que é necessário para transmitir o bloco Ll, pode não precisar de ser transmitido o Ll_span (3bits) que indica a profundidade de intercalação de temporização. Por outras palavras, poderá ser transmitida apenas a bandeira on/off (1 bit) de intercalação de temporização. Num lado do receptor, ao verificar apenas um número de preâmbulos transmitidos, sem usar Llspan, pode ser obtida profundidade de intercalação de temporização. A Figura 53 mostra um exemplo de programação do bloco de sinalização de Ll que é transmitida em preâmbulo. Se for Nmax um tamanho de informação de Ll que pode ser transmitida num preâmbulo, quando o tamanho de Ll for menor do que Nmax, um preâmbulo poderá transmitir a informação. No entanto, quando o tamanho de Ll for maior do que Nmax, a informação de Ll poderá ser igualmente dividida de tal forma que o sub-bloco dividido de Ll seja menor do que Nmax, podendo então o sub-bloco dividido de Ll ser transmitido num preâmbulo. Neste ponto, para uma portadora que não seja usada pelo facto de a informação de Ll ser menor do que Nmax, não serão transmitidos quaisquer dados.
Em vez disso, como se mostra na Figura 55, a potência das portadoras onde é transmitido o bloco Ll pode ser reforçada para manter uma potência total de sinal de preâmbulo igual à potência do simbolo dados. 0 factor de reforço de potência pode variar dependendo do tamanho de Ll transmitido, e um transmissor e um receptor podem ter um valor estabelecido para este factor de reforço de potência. -71 - ΡΕ2387193
Por exemplo, se apenas for usado metade do total de portadoras, o factor de reforço de potência pode ser igual a dois. A Figura 54 mostra um exemplo de pré-sinalização de LI onde é considerado o reforço de potência. Quando comparada com a Figura 52, pode observar-se que a potência de símbolo QPSK pode ser reforçada e enviada para o construtor de preâmbulo. A Figura 56 mostra um outro exemplo de dispositivo de extracção de ModCod r307-l para o encaminhamento da sinalização de Ll do módulo de demod BICM mostrado na Figura 31. A partir do símbolo de preâmbulo de entrada, a sinalização de Ll FECFRAME pode ser gerada para dentro do desmapeador de símbolo e apenas parte do cabeçalho pode ser descodificada.
Para o símbolo de cabeçalho de entrada, pode ser executado o desmapeamento QPSK e pode ser obtido o valor do Log-Likelihood Ratio (LLR). Para o encaminhamento Q, a desmodulação de PRBS pode ser executada de acordo com a palavra sync, e pode ser realizado para restabelecimento um processo inverso de desvio cíclico de 1-bit.
Estes dois valores alinhados de encaminhamento I/Q podem ser combinados e pode ser obtido um ganho de SNR. A saída de decisão firme pode constituir a entrada para o -72- ΡΕ2387193 descodificador BCH. 0 descodificador BCH pode restabelecer 18 bits de pré-Ll a partir da entrada de 45 bits. A Figura 57 mostra um homólogo, o dispositivo de extracção de ModCod de um receptor. Em comparação com a Figura 56, pode ser executado controlo de potência sobre os simbolos de entrada do desmapeador de QPSK para restabelecimento do nivel de potência para o seu valor original, a partir do reforço proporcionado pelo transmissor. Neste ponto, o controlo de potência pode ser executado pela consideração de um número de portadoras utilizadas para sinalização de LI num preâmbulo, e tomando o inverso do factor de reforço de potência de um transmissor que foi obtido. 0 factor de reforço de potência estabelece que a potência de preâmbulo e a potência de símbolo de dados sejam idênticas uma à outra. A Figura 58 mostra um exemplo de sincronização de pré-Ll que pode ser executada no dispositivo de extracção ModCod r307-l para o encaminhamento de sinalização de LI do módulo de desmodulação BICM mostrado na Figura 31. Este é um processo de sincronização para obter uma posição inicial de cabeçalho num preâmbulo. Os símbolos de entrada podem ser desmapeados por QPSK, podendo em seguida ser executado um processo inverso de desvio cíclico de 1 bit para o encaminhamento Q de saída, e o alinhamento pode ser executado. Os dois valores de encaminhamentos I/Q podem ser multiplicados, e os valores modulados pela sinalização de pré-sinalização de LI podem ser desmodulados. Nestas -73 - ΡΕ2387193 circunstâncias, a salda do multiplicador apenas pode expressar PRBS que seja uma palavra sync. Quando a saida está correlacionada com uma sequência PRBS conhecida, pode ser obtido um pico de correlação no Cabeçalho. Consegue-se assim obter uma posição inicial de Cabeçalho num preâmbulo. Se necessário, o controlo de potência que é executado para restabelecer o nível de potência original, como se mostra na Figura 57, pode ser executado na entrada de desmapeador QPSK. A Figura 59 mostra um outro exemplo de campo de cabeçalho de bloco Ll, o qual é enviado para o módulo de inserção de Cabeçalho 307-1 sobre o encaminhamento de sinalização de Ll do módulo de BICM, como foi mostrado na Figura 4. A Figura 59 é diferente da Figura 52 pelo facto ser reduzido para 2 bits o Ll_span, que representa a profundidade de intercalação de temporização, e os bits reservados serem aumentados de 1 bit. Um receptor pode obter o parâmetro de intercalação de temporização do bloco Ll, a partir do Ll_span transmitido. A Figura 60 mostra processos de divisão equitativa de um bloco Ll num número de troços igual ao número de preâmbulos, inserindo em seguida um cabeçalho dentro de cada um dos blocos Ll divididos, e atribuindo depois a um preâmbulo o cabeçalho de blocos Ll inserido. Isto pode ser realizado quando uma intercalação de temporização é executada com um determinado número de preâmbulos, em que tal número de preâmbulos é maior do que -74- ΡΕ2387193 um número mínimo de preâmbulos que é o requerido para transmissão de blocos LI. Isto pode ser executado no bloco LI para o encaminhamento de sinalização de LI do módulo BICM como mostrado na Figura 37. As restantes portadoras podem ter padrões de repetição cíclica, após a transmissão de blocos Ll, em vez de ser preenchido com zeros. A Figura 61 mostra um exemplo do Desmapeador de Símbolo r306-l do módulo desmodulação BICM que foi mostrado na Figura 31. Para um caso onde os blocos FEC de Ll são repetidos, como se mostra na Figura 60, cada ponto inicial de bloco FEC de Ll pode ser alinhado, combinado no módulo r301f, e depois desmapeado por QAM no desmapeador de QAM r302f, para obter um ganho em termos de diversidade e ganho de SNR. Neste ponto, o combinador pode incluir processos de alinhamento e de adição de cada bloco FEC de Ll, e de divisão do bloco FEC de Ll adicionado. Para um caso em que apenas uma parte do último bloco FEC é repetida, como se mostra na Figura 60, apenas a parte repetida pode ser dividida num número igual ao número de cabeçalho de bloco FEC, e a outra parte pode ser dividida por um valor que é inferior numa unidade a um número de cabeçalho do bloco FEC. Por outras palavras, o número do divisor corresponde a um número de portadoras que é adicionado a cada portadora. A Figura 65 mostra um outro exemplo de programação de bloco Ll. A Figura 65 é diferente da Figura 60 pelo facto de, em vez de se realizar o preenchimento com zeros ou a repetição quando os blocos Ll não encherem um -75- ΡΕ2387193 símbolo de OFDM, o símbolo de OFDM pode ser cheio com redundância de paridade através da realização de menos perfuração no código encurtado/perfurado no transmissor. Por outras palavras, quando é executado o módulo de perfuração de paridade 304c na Figura 5, a taxa de código efectiva pode ser determinada de acordo com o ratio de perfuração, dado que, com a perfuração, menos bits têm de ser preenchidos com zeros, podendo então a taxa de código efectiva ser reduzida e conseguindo-se obter um melhor ganho de codificação. 0 módulo de desperfuração de paridade r303a de um receptor, como foi mostrado na Figura 32, pode executar a desperfuração considerando a redundância de paridade menos perfurada. Neste ponto, o ratio de perfuração pode ser calculado dado que um receptor e um transmissor podem ter informação quanto ao tamanho total do bloco Ll. A Figura 62 mostra um outro exemplo de campo de sinalização de Ll. A Figura 62 é diferente da Figura 41 pelo facto de, para um caso em que é CCM o tipo de partição de dados, poder ser transmitido um endereço inicial (21 bits) sobre o PLP. Isso pode permitir que a FECFRAME de cada PLP forme uma trama de transmissão, sem a FECFRAME estar alinhada com uma posição inicial de uma trama de transmissão. Nestas circunstâncias, pode ser eliminada a sobrecarga de preenchimento, a qual pode ocorrer quando uma largura de partição de dados é estreita. Um receptor, quando for CCM o tipo de partição de dados, pode obter informação de ModCod a partir do preâmbulo no -76- ΡΕ2387193 encaminhamento de sinalização de LI do módulo de demod BICM que foi mostrado na Figura 31, em vez de a obter a partir do cabeçalho de FECFRAME. Para além disso, mesmo quando ocorre um zapping para uma alocação aleatória de trama de transmissão, a sincronização de FECFRAME pode ser executada sem atraso porque o endereço inicial do PLP pode já ter sido obtido a partir do preâmbulo. A Figura 63 mostra um outro exemplo de campos de sinalização de LI que podem reduzir a sobrecarga de endereçamento de PLP. A Figura 64 mostra o número de símbolos de QAM que correspondem a um FECFRAME em função dos tipos de modulação. Neste ponto, um máximo divisor comum de símbolo QAM é igual a 135, pelo que pode ser reduzida uma sobrecarga de log2 (135) ~7 bits. Portanto, a Figura 63 é diferente da Figura 62 pelo facto de poder ser reduzido de 21 bits para 14 bits um número de bits do campo PLP_start. Isto resulta de se considerarem 135 símbolos como um único grupo e de se endereçar o grupo. Um receptor pode obter um índice de portadora OFDM, onde o PLP tem início numa trama de transmissão após obtenção do valor do campo PLP_start e da sua multiplicação por 135. A Figura 66 e a Figura 68 mostram exemplos de intercaladores de símbolo 308 que podem intercalar temporizadamente símbolos de dados, os quais são enviados a partir do módulo de Inserção de Cabeçalho ModCod 307 para o -77- ΡΕ2387193 encaminhamento de dados do módulo BICM que foi mostrado na Figura 4. A Figura 66 é um exemplo de intercalador de bloco para intercalação de temporização que pode operar numa base de partição de dados. 0 valor de linha representa um conjunto de células de carga útil em quatro dos símbolos de OFDM, dentro de uma partição de dados. A intercalação numa base de símbolo de OFDM pode não ser possível porque o número de células podem variar entre células OFDM adjacentes. 0 valor de coluna K representa uma profundidade de intercalação de temporização, a qual pode ser 1, 2, 4, 8, ou 16, .... A sinalização de K para cada partição de dados pode ser feita dentro da sinalização de Ll. 0 intercalador de frequência 403 que foi mostrado na Figura 9 pode ser executado antes do intercalador de temporização 308 que foi mostrado na Figura 4. A Figura 67 mostra um desempenho de intercalação do intercalador de temporização que foi mostrado na Figura 66. É assumido que o valor de coluna é igual a 2, o valor de linha é igual a 8, a largura de partição de dados é igual a 12 células de dados, e que não se encontram pilotos contínuos na partição de dados. A imagem superior da Figura 67 representa uma estrutura de símbolo de OFDM quando a intercalação de temporização não é executada, e a imagem inferior representa uma estrutura de símbolo de OFDM quando a intercalação de temporização é executada. As células pretas representam piloto espalhado e as células que não -78- ΡΕ2387193 são pretas representam células de dados. 0 mesmo tipo de células de dados representa um símbolo de OFDM. Na Figura 100, as células de dados que correspondem a um único símbolo de OFDM são intercaladas dentro de dois símbolos. É usada uma memória de intercalação que corresponde a oito símbolos de OFDM, mas a profundidade de intercalação corresponde a apenas dois símbolos de OFDM, não sendo portanto obtida uma completa profundidade de intercalação. A Figura 68 é sugerida para se conseguir uma profundidade de intercalação completa. Na Figura 68, as células pretas representam pilotos espalhados e as células que não são pretas representam células de dados. O intercalador de temporização que é mostrado na Figura 68 pode ser implementado sob uma forma de intercalador de bloco, e pode intercalar partições de dados. Na Figura 68, um número de coluna K representa uma largura de partição de dados, um número de linha N representa profundidade de intercalação de temporização, e o valor K pode assumir valores aleatórios, por exemplo, K = 1,2,3,.... O processo de intercalação inclui a escrita de células de dados num modo de coluna torcida e a leitura segundo uma direcção de coluna, excluindo posições piloto. Ou seja, pode dizer-se que a intercalação é executada num modo linha-coluna torcida.
Para além disso, num transmissor, as células que são lidas num modo de coluna torcida da memória de intercalação correspondem a um único símbolo de OFDM, e as -79- ΡΕ2387193 posições piloto dos símbolos de OFDM podem ser mantidas enquanto se intercalam as células.
De forma idêntica, num receptor, as células que são lidas num modo de coluna torcida da memória de desintercalação correspondem a um único símbolo de OFDM, e as posições piloto dos símbolos de OFDM podem ser mantidas enquanto se desintercalam temporizadamente as células. A Figura 69 mostra o desempenho de intercalação de temporização da Figura 68. Para comparação com a Figura 66, é assumido que o número de linhas é igual a 8, a largura de partição de dados é igual a 12 células de dados, e que não se encontram pilotos contínuos na partição de dados. Na Figura 69, as células de dados que correspondem a um único símbolo de OFDM são intercaladas em oito simbolos de OFDM. Como se mostra na Figura 102, é usada uma memória de intercalação que corresponde a oito símbolos de OFDM, e a resultante profundidade de intercalação corresponde a oito símbolos de OFDM, sendo assim obtida uma completa profundidade de intercalação. O intercalador de temporização que se mostra na Figura 68 pode ser vantajoso pelos seguintes factos: (i) poder ser obtida uma completa profundidade de intercalação usando uma memória idêntica; (i i) a profundidade de intercalação poder ser flexível, ao contrário do que acontecia na Figura 66; (iii) consequentemente, um comprimento da trama de transmissão também poder ser - 80- ΡΕ2387193 flexível, ou seja, as linhas não precisam de ser múltiplos de quatro. Para além disso, o intercalador de temporização usado para a partição de dados pode ser idêntico ao método de intercalação usado para o preâmbulo, e também pode ter uniformização com um sistema de transmissão digital que utilize genericamente OFDM. Especificamente, o intercalador de temporização 308 que foi mostrado na Figura 4 pode ser usado antes de ser usado o intercalador de frequência 403 que foi mostrado na Figura 9. No que diz respeito à complexidade de um receptor, não pode ser requerida nenhuma memória adicional para além da lógica de controlo de endereçamento adicional, a qual pode exigir uma muito pequena complexidade. A Figura 70 mostra um correspondente desintercalador de símbolo r308 num receptor. Ele pode executar desintercalação depois de receber a saída do dispositivo de Remoção de Cabeçalho de Trama r401. Nos processos de desintercalação, em comparação com a Figura 66, os processos de escrita e de leitura de intercalação de bloco são invertidos. Pela utilização de informação de posição piloto, o desintercalador de temporização pode executar a desintercalação virtual pela não escrita numa posição piloto - ou pela não leitura a partir de uma posição piloto - na memória do intercalador, e pela escrita numa posição de célula de dados - ou pela leitura a partir de uma posição de célula de dados - na memória do intercalador. A informação desintercalada pode constituir a saída para o dispositivo de Extracção ModCod r307. - 81 - ΡΕ2387193 A Figura 71 mostra um outro exemplo de intercalação de temporização. Pode ser executada escrita em direcção diagonal e leitura linha a linha. Como na Figura 68, a intercalação é executada tendo em conta as posições piloto. A leitura e a escrita não são executadas para posições piloto, mas a memória de intercalação é acedida pela consideração de apenas posições de células de dados. A Figura 72 mostra um resultado de intercalação usando o método mostrado na Figura 71. Em comparação com a Figura 69, as células com os mesmos padrões estão dispersas, não apenas em domínio de tempo mas também em domínio da frequência. Por outras palavras, uma completa profundidade de intercalação pode ser obtida em ambos os domínios de tempo e de frequência. A Figura 75 mostra um desintercalador de símbolo r308 de um correspondente receptor. A saída do dispositivo de Remoção de Cabeçalho de Trama r401 pode ser desintercalada. Quando comparada com a Figura 66, a desintercalação trocou a ordem de leitura e de escrita. 0 desintercalador de temporização pode usar a informação de posição piloto para executar desintercalação virtual, de tal modo que não seja executada qualquer leitura ou escrita em posições piloto, e que a leitura ou a escrita apenas possam ser executadas em posições de células de dados. Os dados desintercalados podem constituir a saída para o dispositivo de Extracção de ModCod r307. -82- ΡΕ2387193 A Figura 73 mostra um exemplo do método de endereçamento da Figura 72. NT representa profundidade de intercalação de temporização e ND representa largura de partição de dados. É assumido que o valor de linha N é igual a 8, a largura de partição de dados é igual a 12 células de dados, e não se encontram pilotos contínuos na partição de dados. A Figura 73 representa um método de geração de endereços para escrever dados numa memória de intercalação de temporização, enquanto um transmissor executa intercalação de temporização. 0 endereçamento inicia-se a partir de um primeiro endereço com endereço de linha ("RA - Row Address") = 0 e endereço de coluna ("CA -Column Address") = 0. Para cada ocorrência de endereçamento, RA e CA são incrementados. Para RA, pode ser executada uma operação de módulo com os simbolos de OFDM usados no intercalador de temporização. Para CA, pode ser executada uma operação de módulo com um número de portadoras que corresponde a uma largura de partição de dados. RA pode ser incrementado por 1 quando as portadoras que correspondem a uma partição de dados são escritas numa memória. A escrita numa memória apenas pode ser realizada quando uma localização de endereço actual não for uma localização de um piloto. Se a actual localização de endereço for uma localização de um piloto, apenas o valor de endereço pode ser aumentado.
Na Figura 73, um número de coluna K representa a largura de partição de dados, um número de linha N representa a profundidade de intercalação de temporização, - 83 - ΡΕ2387193 podendo o valor K ser um valor aleatório, por exemplo K = 1,2,3,.... 0 processo de intercalação pode incluir a escrita de células de dados num modo de coluna torcida e a leitura segundo a direcção de coluna, excluindo posições piloto. Por outras palavras, a memória de intercalação virtual pode incluir posições piloto, mas as posições piloto podem ser excluídas na actual intercalação. A Figura 76 mostra uma desintercalação, um processo inverso da intercalação de temporização gue foi mostrada na Figura 71. A escrita linha a linha e a leitura na direcção diagonal pode restabelecer as células nas seguências originais. 0 método de endereçamento usado num transmissor pode ser usado num receptor. 0 receptor pode escrever os dados recebidos numa memória de desintercalador de temporização linha a linha, e pode ler os dados escritos usando valores de endereço gerados e informação de posição de piloto que pode ser gerada de forma semelhante à de um transmissor. Como uma forma alternativa, os valores de endereço gerado e a informação de piloto que foram utilizados para a escrita podem ser usados para a leitura linha a linha.
Estes métodos podem ser aplicados num preâmbulo que transmite Ll. Dado que cada um dos símbolos de OFDM que compreende preâmbulo pode ter pilotos em localizações idênticas, poder-se-ão executar quer a intercalação que se - 84- ΡΕ2387193 refere a valores de endereço tendo em conta as localizações de piloto, quer a intercalação que se refere a valores de endereço sem levar em conta as localizações de piloto. Para o caso de se referir a valores de endereço sem levar em conta as localizações piloto, o transmissor irá de cada vez armazenar dados numa memória de intercalação de temporização. Para um tal caso, um tamanho requerido de memória para executar preâmbulos de intercalação/desintercalação num receptor ou num transmissor torna-se idêntico a um número de células de carga útil existentes nos simbolos de OFDM, utilizadas para intercalação de temporização. A Figura 74 constitui um outro exemplo de intercalação de temporização de LI. Neste exemplo, a intercalação de temporização pode colocar portadoras para todos os simbolos de OFDM, ao passo que as portadoras estariam todas localizadas num único símbolo de OFDM se não fosse executada qualquer intercalação de temporização. Por exemplo, para dados localizados num primeiro símbolo de OFDM, a primeira portadora do primeiro símbolo de OFDM estará localizada na sua posição original. A segunda portadora do primeiro símbolo de OFDM estará localizada num índice de segunda portadora do segundo símbolo de OFDM. Mais genericamente, a portadora de dados de ordem i que está localizada no símbolo de OFDM de ordem n irá ficar localizada num índice de portadora de ordem i do símbolo de OFDM de ordem (i + n) mod N, onde i = 0, 1, 2, ..., número de portadoras-1, n = 0, 1, 2, ..., N-l, sendo N um número de -85- ΡΕ2387193 símbolos de OFDM usado em intercalação de temporização de LI. Neste método de intercalação de temporização de Ll, pode dizer-se que a intercalação para todos os simbolos de OFDM é realizada em modo torcido, como mostrado na Figura 107. Embora as posições piloto não estejam ilustradas na Figura 107, como foi atrás mencionado, a intercalação pode ser aplicada a todos os simbolos de OFDM incluindo simbolos piloto. Ou seja, pode-se dizer que a intercalação poderá ser executada para todos os simbolos de OFDM sem considerar posições piloto ou independentemente do facto de os simbolos de OFDM serem ou não simbolos piloto.
Se um tamanho de um bloco LDPC usado em Ll for menor que o tamanho de um símbolo de OFDM único, as portadoras restantes podem ter cópias de partes do bloco LDPC, ou podem ser preenchidas com zeros. Neste ponto, pode ser executada uma mesma intercalação de temporização como anteriormente. Da mesma maneira, na Figura 74, um receptor pode executar desintercalação pelo armazenamento numa memória de todos os blocos utilizados na intercalação de temporização de Ll, e pela leitura dos blocos segundo a ordem pela qual tenham sido intercalados, ou seja, seguindo a ordem de números escritos em blocos mostrados na Figura 74.
Quando for utilizado um bloco intercalador como se mostra na Figura 73, serão usados dois buffers. Especificamente, enquanto um buffer está a armazenar símbolos de entrada, os símbolos previamente entrados podem -86- ΡΕ2387193 ser lidos a partir do outro buffer. Uma vez que estes processos são executados para um bloco de intercalação de símbolo, a desintercalação pode ser executada por comutação da ordem de leitura e escrita, para evitar conflitos de acesso à memória. Esse estilo de "pingue-pongue" de intercalação pode ter uma simples lógica de geração de endereços. No entanto, a complexidade do hardware pode ser aumentada quando se utilizam dois buffers de intercalação de símbolo. A Figura 77 mostra um exemplo de um desintercalador de símbolo r308 ou r308-l como foi mostrado na Figura 31. Este modelo de realização proposto para a invenção pode apenas usar um único buffer para executar a desintercalação. Assim que for gerado um valor de endereço pela lógica de geração de endereços, o valor de endereço pode sair da memória de buffer e pode ser executada a operação de recolocação ao armazenar um símbolo que é introduzido no mesmo endereço. Com estes processos, pode ser evitado um conflito de acesso à memória durante a leitura e a escrita. Para além disso, a desintercalação de símbolo pode ser executada utilizando apenas um único buffer. Podem ser definidos parâmetros para explicar esta regra de geração de endereço. Como se mostra na Figura 73, um número de linhas de uma memória de desintercalação pode ser definido como profundidade de intercalação de temporização D, e um número de colunas de memória de intercalação pode ser definido como largura de partição de -87- ΡΕ2387193 dados W. Em seguida, o gerador de endereços pode gerar os seguintes endereços. i-th sample on j-th block, including pilot (amostra de ordem i sobre bloco de ordem j, incluindo piloto) i = 0,1,2, . . ., N-l; N = D*W;
Ci, j=i mod W;
Tw=((Ci,j mod D) * j) mod D;
Ri,j=((i div W) + Tw) mod D;
Li, j (l)=Ri, j *W+Ci, j;
Or (Ou)
Li, j (2) = Ci,j*D+ Ri, j;
Os endereços incluem posições piloto, pelo gue se assume que os simbolos de entrada incluam posições piloto. Se os simbolos de entrada que incluem apenas simbolos de dados precisarem de ser processados, poderá ser requerida uma adicional lógica de controlo que salte os correspondentes endereços. Neste ponto, i representa um indice de símbolo de entrada, j representa um índice de bloco de intercalação de entrada, e N = D*W representa um comprimento de bloco de intercalação. 0 operador mod representa a operação de módulo que proporciona os restos após a divisão. 0 operador div representa a operação de divisão que proporciona o quociente após a divisão. As -88- ΡΕ2387193 letras Ri,j e Ci,j representam respectivamente o endereço de linha e o endereço de coluna da entrada de símbolo de ordem i do bloco de intercalação de ordem j. Tw representa o valor de coluna torcida para endereços onde estão localizados os símbolos. Por outras palavras, cada coluna pode ser considerada como um buffer onde é realizada torção independente, de acordo com valores Tw. Li,j representa um endereço quando é implementado um único buffer numa memória sequencial unidimensional, não em duas dimensões. Li,j pode assumir valores de 0 a (N-l) . São possíveis dois métodos diferentes. Li,j (1) é usado quando a matriz de memória está ligada linha a linha, e Li,j (2) é usado quando a matriz de memória está ligada em coluna por coluna. A Figura 78 mostra um exemplo de endereços de linha e coluna para desintercalação de temporização quando D for igual a 8 e W igual a 12. 0 índice j começa a partir de j =0 e, para cada valor de j, uma primeira linha pode representar o endereço de linha e uma segunda linha pode representar o endereço de coluna. A Figura 78 apenas mostra endereços dos primeiros 24 símbolos. Cada índice de coluna pode ser idêntico ao índice i de símbolo de entrada. A Figura 80 mostra um exemplo de um transmissor OFDM usando uma partição de dados. Como mostra a Figura 80, o transmissor pode incluir um encaminhamento de PLP de dados, um encaminhamento de sinalização de Ll, um construtor de trama e uma parte de modulação OFDM. O encaminhamento de PLP de dados é identificado por blocos -89- ΡΕ2387193 com linhas horizontais e linhas verticais. 0 encaminhamento de sinalização de LI é identificado por blocos sombreados. Os módulos de processamento de entrada 701-0, 701-N, 701-K, e 701—M podem incluir blocos e sequências do módulo de interface de entrada 202-1, sincronizador de fluxo de entrada 203-1, compensador de atraso 204-1, módulo de eliminação de pacote nulo 205-1, codificador de CRC 206-1, módulo de inserção de cabeçalho BB 207-1, e misturador de BB 209, que são executados para cada PLP como se mostra na Figura 2. Os módulos de FEC 702-0, 702-N, 702-K, e 702-M podem incluir blocos e sequências de codificador externo 301 e codificador interno 303, como se mostra na Figura 4. Um módulo de FEC 702-Ll utilizado no encaminhamento de LI pode incluir blocos e sequências de módulo de codificação externo 301—1 e módulo de codificação interno encurtado/perfurado 303-1, como se mostra na Figura 4. O módulo de sinal de LI 700-L1 pode gerar a informação de Ll necessária para integrar uma trama.
Os módulos de intercalação de bit 703-0, 703-N, 703-K e 703—M podem incluir blocos e sequências de intercalador interno 304 e demux de bit 305, como se mostra na Figura 37. O módulo de intercalação de bit 703-L1 usado para o encaminhamento de Ll pode incluir blocos e sequências de módulo de intercalação interno 304-1 e demux de bit 305-1, como se mostra na Figura 4. Os módulos de mapeador de símbolo 704-0, 704-N, 704-K, e 704-M podem executar funções idênticas às funções do mapeador de símbolo 306 mostrado na Figura 4. O módulo de mapeador de -90- ΡΕ2387193 símbolo 704-Ll utilizado para o encaminhamento de LI pode executar funções idênticas às funções do mapeador de simbolo 306-1 mostrado na Figura 4. Os módulos de cabeçalho de FEC 705-0, 705-N, 705-K e 705-M podem executar funções idênticas às funções do módulo de inserção de cabeçalhos ModCod 307 mostrado na Figura. 4. O módulo de cabeçalho de FEC 705-Ll para o encaminhamento de LI pode executar funções idênticas às funções do módulo de inserção de cabeçalhos ModCod 307-1 mostrado na Figura 4.
Os módulos mapeadores de partição de dados 706—0 e 706-K podem programar blocos de FEC para correspondentes partições de dados e podem transmitir os blocos de FEC programados, em que os blocos de FEC correspondem a PLP's que estão atribuídos a cada partição de dados. O bloco mapeador de preâmbulo 707-Ll pode programar blocos de FEC de sinalização de LI para preâmbulos. Os blocos de FEC de sinalização de LI são transmitidos em preâmbulos. Os módulos intercaladores de temporização 708-0 e 708-K podem executar funções idênticas às funções do intercalador de simbolo 308 mostrado na Figura 4, o qual pode intercalar partições de dados. O intercalador de temporização 708-Ll utilizado para o encaminhamento de Ll pode realizar funções idênticas às funções do intercalador de simbolo 308-1 mostrado na Figura 4.
Como alternativa, o intercalador de temporização 708-Ll utilizado para o encaminhamento de Ll pode executar funções idênticas às do intercalador de simbolo 308-1 -91 - ΡΕ2387193 mostrado na Figura 3, mas apenas sobre símbolos de preâmbulo.
Os blocos intercaladores de frequência 709-0 e 709-K podem executar intercalação de frequência sobre partições de dados. 0 intercalador de frequência 709-L1 utilizado para o encaminhamento de LI pode executar intercalação de frequência de acordo com a largura de banda de preâmbulo. 0 módulo de geração de piloto 710 pode gerar pilotos que são adequados para pilotos contínuos ("continuous pilot - CP"), pilotos espalhados ("scattered pilot - SP"), borda de partição de dados e preâmbulo. Uma trama pode ser construída a partir de programação da partição de dados, preâmbulo, e piloto no módulo 711. 0 módulo de IFFT 712 e os módulos de inserção de GI 713 podem desempenhar funções idênticas respectivamente às funções do módulo de IFFT 501 e dos blocos 503 do módulo de inserção de GI mostrado na Figura 18. Por último, DAC 714 pode converter sinais digitais em sinais analógicos, e os sinais convertidos podem ser transmitidos. A Figura 81 mostra um exemplo de um receptor OFDM que utiliza partição de dados. Na Figura 81, o sintonizador r700 pode executar as funções do sintonizador/AGC r603, e as funções do conversor descendente r602 mostrado na Figura 61. 0 ADC r701 pode converter os sinais analógicos recebidos em sinais digitais. 0 sincronizador -92- ΡΕ2387193 tempo/frequência r702 pode executar funções idênticas às funções do sincronizador tempo/frequência r505 mostrado na Figura 62. 0 detector de trama r703 pode executar funções idênticas às funções do detector de trama r506 mostrado na Figura 62.
Neste ponto, após ter sido realizada a sincronização tempo/frequência, a sincronização pode ser melhorada pela utilização de preâmbulo em cada trama que é enviada a partir do detector de trama r703 durante o processo de monitorização. 0 dipositivo de remoção de GI r704 e o módulo de FFT r705 podem executar funções idênticas respectivamente às funções do dispositivo de remoção de GI r503 e do módulo de FFT r502 mostrados na Figura 62. 0 dispositivo de estimação de canal r706 e o IEQ de canal r707 podem executar uma parte de estimação de canal e uma parte de igualização de canal do Est/Eq de canal r501, como se mostra na Figura 62. 0 analisador sintáctico de trama r708 pode produzir uma partição de dados e preâmbulo, em que são transmitidos os serviços seleccionados por um utilizador. Os blocos identificados por linhas inclinadas processam um preâmbulo. Os blocos identificados por linhas horizontais, os quais podem incluir PLP comum, processam partições de dados. 0 desintercalador de frequência r709—Ll utilizado para o encaminhamento de Ll pode executar desintercalação de -93- ΡΕ2387193 frequência dentro da largura de banda do preâmbulo. 0 desintercalador de frequência r709 utilizado para o encaminhamento de partição de dados pode executar desintercalação de frequência dentro da partição de dados. 0 módulo de descodificação de cabeçalho de FEC r712-Ll, o desintercalador de temporização r710-Ll, e o desmapeador de simbolo r713-Ll usados para o encaminhamento de LI podem realizar funções idênticas às funções do dispositivo de extracção de ModCod r307-l, desintercalador de simbolo r308-l, e desmapeador de simbolo r306-l mostrados na Figura 31. 0 desintercalador de bit r714-Ll pode incluir blocos e sequências de demux de bit r305-l e do desintercalador interno r304-l, como se mostra na Figura 31. 0 módulo de descodificação de FEC r715-Ll pode incluir blocos e sequências do módulo de codificação interno r303-l encurtado/ perfurado e módulo de descodificação externo r301-l mostrados na Figura 31. Neste ponto, a saida do encaminhamento de LI pode consistir em informação de sinalização de LI e pode ser enviada para um controlador de sistema para restabelecimento de dados de PLP que são transmitidos em partições de dados. 0 desintercalador de temporização r710 usado para o encaminhamento de partição de dados pode executar funções idênticas às funções do desintercalador de simbolo r308 mostrado na Figura 31. 0 analisador sintáctico de partições de dados r711 pode produzir um PLP seleccionado pelo -94- ΡΕ2387193 utilizador a partir de partições de dados e, se necessário, um PLP comum associado com o PLP seleccionado pelo utilizador. Os módulos de descodificação de cabeçalho de FEC r712-C e r712-K podem realizar funções idênticas às funções do dispositivo de extracção de ModCod r307 mostrado na Figura 31. Os desmapeadores de simbolos r713-C e r713-K podem realizar funções idênticas às funções do desmapeador de simbolo r306 mostrado na Figura 31.
Os desintercaladores de bit r714-C e r714-K podem incluir blocos e sequências de demux de bit r305 e desintercalador interno r304, como se mostra na Figura 31. Os módulos de descodificação de FEC r715-C e r715-K podem incluir blocos e sequências de módulo de descodificação interno r303 e módulo de descodificação externo r301, como se mostra na Figura 31. Por último, os processadores de saida r716-C e r716-K podem incluir blocos e sequências de desmisturador de BB r209, dispositivo de remoção de cabeçalho de BB r207-l, descodificador de CRC r206- -1, módulo de inserção de pacote nulo r205-l, recuperador de atraso r204-l, módulo de recuperação de relógio de sarda r203-l e módulo de interface de sarda r202-l, os quais são executados para cada PLP na Figura 2. Se for usado um PLP comum, o PLP comum e o PLP de dados associado com o PLP comum podem ser transmitidos para um recombinador de TS e podem ser transformados num PLP seleccionado pelo utilizador. -95- ΡΕ2387193
Deve-se observar na Figura 81 que, num receptor, os blocos para o encaminhamento de LI não são simetricamente sequenciados para um transmissor, em oposição ao encaminhamento de dados onde os blocos são simetricamente posicionados, ou em sequência oposta de um transmissor. Por outras palavras, para o encaminhamento de dados, encontram-se posicionados o Desintercalador de frequência r709, o Desintercalador de temporização r710, o Analisador sintáctico de partição de dados r711 e o módulo de descodificação de cabeçalho de FEC r712-C e r712-K. No entanto, para o encaminhamento de LI estão posicionados o Desintercalador de frequência r709-Ll, o módulo de descodificação de cabeçalho de FEC r712-Ll e o desintercalador de temporização r710-Ll. A Figura 79 mostra um exemplo de intercalação de bloco genérica num dominio de símbolos de dados onde não são usados pilotos. Como pode ser observado a partir da imagem do lado esquerdo, a memória de intercalação pode ser preenchida sem pilotos pretos. Para formar uma memória rectangular, podem ser usadas células de preenchimento se necessário. Na imagem do lado esquerdo, as células de preenchimento estão identificadas como células sombreadas. No exemplo, dado que um piloto contínuo pode sobrepor-se a um tipo de padrão piloto espalhado, é requerido um total de três células de preenchimento no decurso da duração de quatro dos símbolos de OFDM. Por último, é mostrado na imagem do meio o conteúdo da memória intercalada. -96- ΡΕ2387193
De acordo com a imagem do lado esquerdo da Figura 79, tanto pode ser realizada a escrita linha a linha e executada a torção de coluna, como a escrita de uma forma distorcida desde o inicio. A saida do intercalador pode incluir a leitura linha a linha a partir da memória. Os dados de saida que tenham sido lidos podem ser colocados como se mostra na imagem do lado direito, quando for considerada a transmissão de OFDM. Neste ponto, por uma questão de simplicidade, poderá ser ignorada a intercalação de frequência. Como pode ser visto na imagem, a diversidade de frequência não é tão elevada como a da Figura 73, mas é mantida num nível semelhante. Acima de tudo, pode ser vantajoso na medida em que a memória necessária para executar intercalação e desintercalação pode ser optimizada. No exemplo, o tamanho de memória pode ser reduzido de WxD para (W-l) xD. À medida que a largura de partição de dados se torna maior, o tamanho da memória poderá ser cada vez mais reduzido.
Como entradas do desintercalador de temporização, um receptor deve restabelecer o conteúdo do buffer de memória em conformidade com a imagem do meio, ao mesmo tempo que considera células de preenchimento. Basicamente, os símbolos de OFDM podem ser lidos símbolo a símbolo e podem ser gravados linha a linha. Poderá então ser realizada a distorção correspondente à torção de coluna. A saída do desintercalador pode ser produzida sob uma forma de leitura linha a linha, a partir da memória da imagem do lado esquerdo. Desta maneira, quando comparado com o -97- ΡΕ2387193 processo mostrado na Figura 73, poder-se-á minimizar a sobrecarga de piloto e, consequentemente, pode ser minimizada a memória de intercalação/desintercalação. A Figura 82 mostra um exemplo de um intercalador de temporização 708-Ll para encaminhamento de LI da Figura 80. Como mostrado na Figura 82, uma intercalação de temporização para o preâmbulo onde Ll é transmitido pode incluir intercalação de células de dados Ll, excluindo os pilotos que são normalmente transmitidos no preâmbulo. O processo de intercalação pode incluir a escrita de dados de entrada segundo uma direcção diagonal (linhas a traço continuo) e a leitura dos dados linha a linha (linhas a traço interrompido), usando processos idênticos aos que são mostrados fazendo referência à Figura 73. A Figura 82 mostra um exemplo de um desintercalador de temporização r712-Ll para o encaminhamento de Ll, como foi mostrado na Figura 81. Como se mostra na Figura 82, para um preâmbulo onde Ll é transmitido, pode ser executada desintercalação de célula de dados Ll, excluindo os pilotos que são regularmente transmitidos no preâmbulo. O método de desintercalação pode ser idêntico ao processo que foi mostrado na Figura 76, onde os dados de entrada são escritos linha a linha (linhas a traço continuo) e lidos segundo uma direcção diagonal (linhas a traço interrompido). Os dados de entrada não incluem qualquer piloto, consequentemente os dados de saida têm células de dados de Ll que também não incluem piloto. -98- ΡΕ2387193
Quando um receptor utiliza um único buffer num desintercalador de temporização para o preâmbulo, pode ser usada a estrutura geradora de endereço que tem uma memória de desintercalador como a que foi mostrada na Figura 77. A desintercalação r712-Ll pode ser realizada através de operações de endereçamento, da seguinte forma: i-th sample on j-th block, including pilot (amostra de ordem i sobre bloco de ordem j, incluindo piloto) i = 0,1,2, . . ., N-l; N = D*W;
Ci, j=i mod W;
Tw=((Ci, j mod D) * j) mod D;
Ri,j=((i div W) + Tw) mod D;
Li, j (1) =Ri, j*W+Ci,j;
Or
Li, j (2) = Ci, j *D+ Ri, j;
Nas operações anteriores, um comprimento de uma linha W consiste num comprimento de uma linha de uma memória de intercalação, como se mostra na Figura 82. Um comprimento de coluna D é uma profundidade de intercalação de temporização de preâmbulo, que representa um número de simbolos de OFDM que são necessários para a transmissão de preâmbulos. -99- ΡΕ2387193 A Figura 83 mostra um exemplo de formação de símbolos de OFDM por intermédio da programação de pilotos e preâmbulos de entrada a partir da construtora de trama 711, como se mostra na Figura 80. Células em branco formam um cabeçalho de Ll, que é um sinal de saída do cabeçalho de FEC 705-Ll para o encaminhamento de Ll, como se mostra na Figura 80. Células a cinza representam pilotos contínuos para o preâmbulo, que são gerados pelo módulo de geração de piloto 710, como se mostra na Figura 80. Células com padrões representam células de sinalização de Ll, as quais constituem um sinal de saída do mapeador de preâmbulo 707-Ll, como se mostra na Figura 80. A imagem do lado esquerdo representa símbolos de OFDM quando a intercalação de temporização está desligada, e a imagem do lado direito representa símbolos de OFDM quando a intercalação de temporização está ligada. O cabeçalho de Ll pode ser excluído da intercalação de temporização, porque o cabeçalho de Ll transmite um comprimento do campo de sinalização de Ll, e uma bandeira para informação de intercalação ligada/desligada. Isso é devido a que o cabeçalho de Ll é adicionado antes da intercalação de temporização. Como atrás mencionado, a intercalação de temporização é executada excluindo células-piloto. As restantes células de dados de Ll podem ser intercaladas, como se mostra na Figura 82, podendo então ser atribuídas a subportadoras de OFDM. A Figura 84 mostra um exemplo de Intercaladores de temporização 708-0 a 708-K que podem intercalar simbolos - 100 - ΡΕ2387193 de dados que sejam enviados a partir de Mapeadores de Partições de Dados 706-0 a 706-K sobre encaminhamentos de dados de um transmissor OFDM, utilizando a partição de dados mostrada na Figura 80. A intercalação de temporização pode ser realizada para cada partição de dados. Os símbolos temporizadamente intercalados podem ser gerados dentro de Intercaladores de Frequência 709-0 a 709-K. A Figura 84 também mostra um exemplo de um intercalador de temporização simples, usando um único buffer. A Figura 84a mostra uma estrutura de símbolos de OFDM antes de Intercalação de temporização. Os blocos com os mesmos padrões representam o mesmo tipo de símbolos de OFDM. A Figura 84b e a Figura 84c mostram estruturas de símbolos de OFDM após Intercalação de temporização. Os processos de Intercalação de temporização podem ser divididos em Tipo 1 e Tipo 2. Cada tipo pode ser alternativamente executado para símbolos pares e símbolos ímpares. Um receptor poderá realizar desintercalação em conformidade. Uma das razões para usar alternativamente o tipo 1 e tipo 2 é a de reduzir a memória requerida num receptor, usando um único buffer durante a desintercalação de temporização. A Figura 84b mostra uma intercalação de temporização onde se usa intercalação do tipo 1. Os símbolos de entrada podem ser escritos no sentido diagonal descendente e podem ser lidos segundo uma direcção em linha. A Figura 84c mostra uma intercalação de temporização - 101 - ΡΕ2387193 onde se usa intercalação do tipo 2. Os simbolos de entrada podem ser escritos no sentido diagonal ascendente e podem ser lidos segundo uma direcção em linha. A diferença entre tipo 1 e tipo 2 reside no facto de o sentido de escrita do simbolo de entrada ser ascendente ou descendente. Os dois métodos são diferentes em relação à maneira de escrever simbolos, no entanto os dois métodos são idênticos em termos de exibição de completa profundidade de intercalação de temporização e completa diversidade de frequência. No entanto, o recurso a estes métodos pode causar um problema durante uma sincronização num receptor, por causa da utilização de dois esquemas de intercalação.
Poderão existir duas soluções possíveis. A primeira solução pode consistir em sinalizar o 1 bit de um tipo de intercalação, de um primeiro bloco de intercalador que vem em primeiro lugar depois de cada preâmbulo, através de sinalização de LI de preâmbulo. Este processo consiste em realizar uma correcta intercalação através de sinalização. A segunda solução pode consistir em formar uma trama que apresente o comprimento de um número par de blocos de intercalação. Usando este método, um primeiro bloco de intercalação de cada trama pode ter um tipo idêntico, podendo portanto ser resolvido o problema de sincronização de bloco de intercalação. Por exemplo, o problema de sincronização pode ser resolvido através da aplicação de intercalação do tipo 1 para um primeiro bloco de intercalação, e sequencialmente aplicar aos blocos de intercalação no seio de cada trama, concluindo em seguida - 102 - ΡΕ2387193 um último bloco de intercalação de cada trama com intercalação do tipo 2. Este método requer que uma trama seja composta por dois blocos de intercalação, mas pode ser vantajoso pelo facto de não ser necessária qualquer sinalização adicional, como acontecia no primeiro método. A Figura 89 mostra uma estrutura de um desintercalador de temporização r710 de um receptor mostrado na Figura 81. A Desintercalação de temporização pode ser realizada em saldas de desintercalador de Frequência r709. A Desintercalação de temporização da Figura 122 representa um esquema de desintercalação que é um processo inverso de uma intercalação de temporização mostrada na Figura 84. A desintercalação, em comparação com a Figura 84, terá uma maneira oposta em termos de leitura e escrita. Por outras palavras, o desintercalador do tipo 1 pode escrever símbolos de entrada segundo uma direcção em linha e pode ler os símbolos escritos em sentido diagonal descendente. 0 desintercalador do tipo 2 pode escrever símbolos de entrada no sentido diagonal descendente e pode ler os símbolos escritos segundo uma direcção em linha. Estes métodos podem possibilitar a escrita de símbolos recebidos, em que os símbolos são previamente lidos fazendo com que um sentido de escrita de símbolos do desintercalador do tipo 2 seja idêntico a um sentido de leitura de símbolos do desintercalador do tipo 1. Nestas circunstâncias, um receptor pode realizar desintercalação usando um único buffer. Além disso, pode-se realizar uma implementação simples, dado que os processos de - 103 - ΡΕ2387193 intercalação de tipo 1 e tipo 2 são executados escrevendo e lendo simbolos quer numa direcção diagonal quer numa direcção em linha.
No entanto, a utilização destes métodos pode originar um problema em termos de sincronização num receptor, por causa do uso de dois esquemas de intercalação. Por exemplo, a desintercalação de simbolos intercalados pelo tipo 1 através de um modo do tipo 2 pode causar uma deterioração no desempenho. Podem existir duas soluções possíveis. A primeira solução pode consistir em determinar um tipo de um bloco de intercalação que venha depois de um preâmbulo, usando o 1 bit de um tipo de intercalação de uma parte de sinalização de LI transmitida. A segunda solução pode consistir na realização de intercalação usando um tipo de acordo com um primeiro bloco de intercalação no seio de uma trama, se o número de blocos de intercalação no seio de uma trama for um número par. O símbolo desintercalado pode ser enviado para o Analisador Sintáctico de Partições de Dados r711. A Figura 85 mostra uma lógica de geração de endereços que é idêntica a uma lógica de geração de endereços de um único buffer, quando um intercalador de bloco usa dois buffers de memória, como acontece na Figura 73. A lógica de geração de endereços pode desempenhar funções idênticas às funções mostradas na Figura 73. Ao definir uma profundidade de intercalação de temporização D como um número de linhas de uma memória de desintercalação, - 104- ΡΕ2387193 e definindo uma largura de partição de dados W como um número de coluna, os endereços mostrados na Figura 85 podem ser gerados por um gerador de endereços. Os endereços podem incluir posições piloto. Poderá ser requerida uma lógica de controlo que possa saltar endereços, para os símbolos de entrada temporizadamente intercalados que apenas incluam símbolos de dados. Os endereços usados em preâmbulos de intercalação poderão não exigir posições piloto, e a intercalação poderá ser realizada utilizando blocos Ll. A letra i representa um índice de um símbolo de entrada, N = DxW representa um comprimento de bloco intercalação. Ri e Ci representam respectivamente um endereço de linha e um endereço de coluna de um símbolo de entrada de ordem i. Tw representa um valor de torção de coluna, ou parâmetro de torção, relativo a um endereço onde está localizado um símbolo. Li representa endereços onde esteja implementada uma memória unidimensional apresentando um único buffer. Os valores de L± podem ir desde 0 até (N-l) . Nesta memória unidimensional, são possíveis pelo menos dois processos. Li(l) consiste em acoplar uma matriz de memória linha a linha, e Li(2) consiste em acoplar uma matriz de memória coluna a coluna. Um receptor pode usar a lógica de geração de endereços na leitura de símbolos durante uma desintercalação. A Figura 86 mostra outro exemplo de um preâmbulo. Para uma situação em que é usado um símbolo de OFDM tendo um tamanho de 4K-FFT na largura de banda 7,61MHz, e uma sexta portadora no seio de um símbolo de OFDM e portadoras -105- ΡΕ2387193 em ambas as extremidades são usadas como pilotos, pode ser assumido como sendo igual a 2840 o número de portadoras que podem ser usadas em sinalização de LI. Quando múltiplos canais são ligados, podem existir múltiplas larguras de banda de preâmbulo. O número de portadoras pode mudar, dependendo de um tipo de pilotos a ser utilizado, de um tamanho FFT, de um número de canais ligados, e doutros factores. Se um tamanho de uma Ll_XFEC_FRAME que inclui LI header (H) que deverá ser atribuído a um único símbolo de OFDM, e se o bloco FEC de Ll (L1_FEC1) for menor do que um único símbolo de OFDM (5w-a-l), a L1_XFEC_FRAME incluindo Ll_header pode ser repetida para preencher uma parte remanescente do símbolo de OFDM único (5w-a-2). Isto é semelhante à estrutura de preâmbulo da Figura 60. Para que um receptor receba uma partição de dados que está localizada dentro de uma determinada largura de banda de canais ligados, uma janela de sintonização do receptor pode ficar localizada numa determinada largura de banda.
Se uma janela de sintonização de um receptor for localizada como 5w-a-3 da Figura 86, pode ocorrer um resultado incorrecto durante a incorporação de Ll XFEC FRAME' s repetidas. O caso 1 da Figura 86 pode constituir um destes exemplos. Um receptor encontra Ll_Header (H) para localizar uma posição inicial de um Ll Header (H) dentro de uma janela de sintonização, mas o Ll Header encontrado pode ser um cabeçalho de um L1_XFE C_FRAME incompleto (5w-a-4) . A informação de sinalização de Ll poderá não ser obtida correctamente se um - 106 - ΡΕ2387193 comprimento de LI XFEC_FRAME for obtido com base nesse Ll_Header, e uma parte restante (5w-a-5) é adicionada a uma posição inicial desse Ll_Header. Para evitar tal situação, um receptor pode necessitar de operações adicionais para encontrar um cabeçalho de uma L1_XFEC_FRAME completa. A Figura 87 mostra tais operações. No exemplo, para encontrar um cabeçalho de uma L1_XFEC_FRAME completa, caso exista uma Ll_XFEC_FRAME incompleta num preâmbulo, um receptor pode usar pelo menos dois Ll_Header's para encontrar uma localização inicial de Ll_Header para incorporação de L1_XFEC_FRAME. Em primeiro lugar, um receptor pode encontrar Ll_Header a partir de um simbolo de OFDM de preâmbulo (5w-b-l). Em seguida, utilizando um comprimento de uma L1_XFE C_FRAME dentro do Ll_Header encontrado, o receptor pode verificar se cada uma das L1_XFEC_FRAME' s no seio de um actual simbolo de OFDM é um bloco completo (5w-b-2). Se não for, o receptor pode encontrar outro Ll_Header a partir do actual simbolo de OFDM de preâmbulo (5w-b-3). A partir de uma distância calculada entre um Ll_Header que acabou de ser encontrado e um Ll_Header precedente, pode ser determinado (5w-b-4) se uma certa L1_XFEC_FRAME for um bloco completo. Pode depois ser usado um Ll_Header de uma L1_XFEC_FRAME completa como um ponto para estabelecimento da incorporação. Usando o ponto de estabelecimento, a L1_XFEC_FRAME pode ser incorporada (5w-b-5). Usando estes processos, pode ser esperado num receptor o caso 2 ou a incorporação correcta mostrada na Figura 86. Estes processos podem ser realizados no Descodificador de Cabeçalho de FEC r712-Ll para o encaminhamento de sinal de - 107 - ΡΕ2387193
Ll da Figura 81. A Figura 88 é um exemplo de uma estrutura de preâmbulo que pode eliminar as atrás mencionadas operações adicionais num receptor. Em oposição à estrutura de preâmbulo anterior, quando uma parte remanescente de um simbolo de OFDM é preenchida, somente o L1_FEC1 de uma Ll XFEC_FRAME, excluindo Ll_Header (H) , poderá ser repetidamente preenchido (5w-c-2). Desta forma, quando um receptor encontra uma posição inicial de um Ll_Header (H) para incorporar L1_XFEC_FRAME, pode ser encontrado (5w-c-4) o Ll_Header apenas de L1_XFEC_FRAME completa, pelo que poderá ser incorporada a L1_XFEC_FRAME com o Ll_Header encontrado, sem operações adicionais. Como consequência, os processos tais como (5w-b-2), (5w-b-3) e (5w-b-4) mostrados na Figura 87 podem ser eliminados num receptor. Estes processos, e processamentos de contrapartida dos processos, podem ser realizados no Descodificador de Cabeçalho de FEC 712-Ll para o encaminhamento de sinais de Ll de um receptor da Figura 81, e no Cabeçalho de FEC 705-Ll para o encaminhamento de sinal de Ll de um transmissor da Figura 80 . O desintercalador de temporização r712-Ll para o encaminhamento de Ll de um receptor da Figura 81 pode desintercalar células de bloco Ll ou células com padrões, com exclusão de outras células tais como células de cabeçalho de preâmbulo e células-piloto. As células de bloco Ll são representadas por células com padrões, como se mostra na Figura 83. A Figura 90 mostra outro exemplo de um - 108 - ΡΕ2387193 transmissor OFDM que usa partições de dados. Este transmissor pode ter estrutura idêntica e pode realizar uma função idêntica à do transmissor da Figura 80, excepto quanto aos blocos adicionados e modificados. 0 mapeador de preâmbulo 1007-Ll pode mapear blocos LI e cabeçalhos de bloco LI que constituem sardas do cabeçalho de FEC Ll-705 para dentro de simbolos de preâmbulo usados numa trama de transmissão. Especificamente, o cabeçalho de bloco Ll pode ser repetido para cada preâmbulo, e o bloco Ll pode ser dividido num número de vezes igual ao número de preâmbulos usados. 0 intercalador de temporização 1008-Ll pode intercalar blocos Ll que estejam divididos em preâmbulos. Neste ponto, o cabeçalho de bloco Ll poderá ou não ser incluido na intercalação. Quer o cabeçalho de bloco Ll seja ou não incluido, isso não poderá mudar uma estrutura de sinal de um cabeçalho de bloco Ll, mas poderá mudar uma ordem de intercalação e transmissão de blocos Ll. O repetidor de L1_XFEC 1015-Ll pode repetir os blocos L1_XFEC temporizadamente intercalados dentro de uma largura de banda de preâmbulo. Neste ponto, o cabeçalho de bloco Ll tanto pode ser repetido dentro de um preâmbulo, como não ser repetido dentro de um preâmbulo. A Figura 91 mostra outro exemplo de um receptor OFDM utilizando partições de dados. Este receptor tem estrutura idêntica e pode realizar função idêntica à do receptor da Figura 81, excepto quanto aos blocos adicionados e modificados. O módulo de descodificação de cabeçalho de FEC r!012-Ll pode sincronizar cabeçalhos de Ll - 109- ΡΕ2387193 dentro de um preâmbulo. Se forem repetidos cabeçalhos de Ll, os cabeçalhos de LI podem ser combinados para obter um ganho de SNR. Consequentemente, o módulo de descodificação de cabeçalho de FEC r712-Ll da Figura 81 pode executar uma descodificação de FEC. 0 processo de sincronização pode dar uma localização de um cabeçalho ao correlacionar a palavra sync de um cabeçalho e preâmbulos. Para desvios de frequência em valores múltiplos de um número inteiro, pode ser determinado um intervalo de correlação a partir de endereçamento circular. 0 módulo de combinação de L1_XFEC rl017-Ll pode combinar blocos L1_XFEC para obter um ganho SRN, quando são recebidos blocos Ll divididos dentro de um preâmbulo. 0 desintercalador de temporização rlOlO—Ll pode desintercalar temporizadamente blocos dentro de um preâmbulo. Dependendo do facto de os cabeçalhos de bloco Ll serem ou não temporizadamente intercalados num transmissor, os cabeçalhos de bloco Ll poderão ser correspondentemente desintercalados num receptor. Uma ordem de intercalação de blocos Ll pode ser alterada dependendo do facto de os cabeçalhos de bloco Ll serem ou não temporizadamente intercalados num transmissor. Por exemplo, quando a intercalação de temporização está em ON como na Figura 83, poderá mudar uma localização da célula número 33 que é uma primeira célula de bloco Ll dentro de um primeiro preâmbulo. Por outras palavras, quando os cabeçalhos de bloco Ll não estiverem incluídos numa intercalação, irão ser recebidos sinais intercalados apresentando as - 110 - ΡΕ2387193 localizações de células como se mostra na Figura 83. Se os cabeçalhos de bloco LI estiverem incluidos numa intercalação, precisa de ser alterada uma localização da célula número 33 para desintercalar células que estejam diagonalmente intercalados, usando uma primeira célula de um primeiro cabeçalho de bloco Ll, dentro de um primeiro preâmbulo considerado como referência. 0 incorporador de L1_FEC rl018—Ll pode incorporar blocos Ll que estejam divididos em muitos preâmbulos para dentro de um único bloco Ll para descodificação de FEC.
Com um adicional 1 bit, o campo PLP_type dos campos de sinalização de Ll que são transmitidos num preâmbulo pode ter os seguintes valores. PLP_type = 00 (PLP comum) PLP_type = 01 (PLP de dados normais) PLP_type = 10 (PLP de dados desmultiplexados) PLP_type = 11 (reservado)
Um PLP de dados normais representa um PLP de dados quando é transmitido um único serviço numa partição de dados única. Um PLP de dados desmultiplexados representa um PLP de dados quando um único serviço é desmultiplexado em múltiplas partições de dados. Quando um utilizador muda de serviço, se a sinalização de Ll e a sinalização de L2 forem armazenadas num receptor, poderá ser eliminada a espera de uma informação de sinalização de Ll dentro de uma trama seguinte. Como consequência, um receptor pode alterar - 111 - ΡΕ2387193 os serviços de forma eficiente e um utilizador pode tirar beneficio de um menor atraso durante uma troca de serviço. A Figura 95 mostra estruturas de sinal de bloco LI que é transmitido num preâmbulo, para fluxo de intercalação de temporização e fluxo de desintercalação de temporização. Como pode ser observado na Figura 95, a intercalação e desintercalação podem ser realizadas não numa completa largura de banda preâmbulo, mas num bloco Ll dividido. A Figura 96 é um exemplo de um campo de intercalação de temporização de Ll, de campos de sinalização de Ll, processado pelo cabeçalho de FEC 705-L1 para o encaminhamento de Ll mostrado na Figura 90. Como se mostra na Figura 96, podem ser usados um bit ou dois bits como parâmetros de intercalação de temporização. Se for usado um bit, a intercalação não é executada quando o valor de bit for 0, e poderá ser executada intercalação com profundidade de simbolos de OFDM usada em símbolos de preâmbulo quando o valor de bit for igual a 1. Quando são usados dois bits, uma intercalação com profundidade de intercalação igual a 0 ou nenhuma intercalação será realizada quando o valor de bit for 00, e poderá ser executada intercalação com profundidade de simbolos de OFDM usada em símbolos de preâmbulo quando o valor de bit for 01. Uma intercalação com profundidade de quatro símbolos de OFDM pode ser realizada quando o valor de bit for 10. Uma intercalação com profundidade de oito símbolos de OFDM pode ser realizada quando o valor de bit for 11. - 112- ΡΕ2387193
Um receptor, em particular o descodificador de cabeçalho de FEC rl012-Ll para o encaminhamento de LI mostrado na Figura 91, pode extrair parâmetros de intercalação de temporização ("Time Intercalação - TI") mostrados na Figura 96. Usando os parâmetros, o desintercalador de temporização rlOlO-Ll pode realizar desintercalação de acordo com a profundidade de intercalação. Os parâmetros que são transmitidos no cabeçalho de LI são os seguintes: tamanho de informação de LI (15bits), parâmetro de intercalação de temporização (máximo de 2 bits) e CRC (máx. 2 bits) . Se for usado o código RM Reed-Muller (16, 32) para codificação do campo de sinalização de cabeçalho de Ll, não existe um número suficiente de bits porque os bits que podem ser transmitidos são 16 bits. A Figura 97 mostra um exemplo de campo de sinalização de LI que pode ser usado num tal caso. A Figura 97 mostra processos realizados no cabeçalho de FEC 705-L1 no encaminhamento de LI da Figura 90. Na Figura 97a, Ll() na coluna de campos de sinalização representa o tamanho de Ll, e TI () representa o tamanho para parâmetros de intercalação de temporização. Para o primeiro caso, ou quando são transmitidos o tamanho de Ll (15 bits) e TI (1 bit), pode não ser necessário um adicional preenchimento e poderá ser obtido um substancial desempenho de descodificação do cabeçalho de Ll, no entanto, e dado que a informação quanto à realização ou não de uma intercalação de temporização é transmitida durante um bloco Ll curto, não se conseguirá obter o efeito de - 113 - ΡΕ2387193 intercalação .
Para o segundo caso, ou quando o tamanho de LI for reduzido a 1/8 do tamanho original, torna-se possível a transmissão de informação com números de bits tais como LI (12 bits), TI (2 bits) e CRC (2 bits). Nestas circunstâncias, e para o segundo caso, pode ser esperado o melhor desempenho para descodificação de Ll e efeito de intercalação de temporização. No entanto, o segundo caso requer um processo adicional de preenchimento para tornar o tamanho de Ll num múltiplo de oito, se o tamanho de Ll não for um múltiplo de oito. A Figura 97b representa um método de preenchimento que pode ser realizado no sinal de Ll 700— Ll da Figura 90. Isso mostra que o preenchimento fica localizado após o bloco Ll e coberto com codificação CRC. Consequentemente, num receptor, o dispositivo BCH/LDPC de descodificação FEC r715-Ll para o encaminhamento de Ll da Figura 91 pode executar descodificação de FEC, podendo então ser executada a análise sintáctica de bit de acordo com o campo de sinalização de Ll, se não houver erro quando o campo CRC é verificado, sendo em seguida requerido um processo definindo os restantes bits como preenchimento ou CRC32, e excluindo os restantes bits relativos aos parâmetros.
Para o terceiro caso, ou quando o tamanho de Ll é expresso como um número de células mapeadas de QAM, e não como um número de bits, poderá ser reduzido o número de bits. Para o quarto caso, o tamanho de Ll é expresso não - 114- ΡΕ2387193 como um tamanho de um bloco LI global, mas como um tamanho de LI por cada símbolo de OFDM. Nestas circunstâncias, para que um receptor obtenha um tamanho de um bloco LI global precisa de ser realizada a multiplicação do tamanho do bloco LI num símbolo de OFDM único por um certo número de símbolos de OFDM usados em preâmbulo. Neste caso, o actual tamanho de LI precisa de excluir o preenchimento.
Para o quinto caso, ao expressar o bloco LI não como um número de bits mas como um número de células mapeadas de QAM, será possível uma maior redução em bits. Para os terceiro, quarto e quinto casos, são mostrados parâmetros de TI, CRC e um certo número de necessários bits de preenchimento. Para um caso em que o tamanho de bloco LI seja expresso como um certo número de células para que um receptor possa obter o tamanho de LI em bits, o receptor precisa de multiplicar um número de bits onde apenas são transmitidas as células por um tamanho de LI recebido. Além disso, precisa de ser excluído um número de bits de preenchimento. 0 último caso mostra um número total de bits aumentado para 32 bits, utilizando dois blocos de código RM em cabeçalho. Um total de campos de CRC torna-se em quatro bits porque cada bloco de código RM precisa de dois bits de campo CRC. Um receptor ou descodificador de cabeçalho de FEC rl012-Ll para o encaminhamento de LI da Figura 91 precisa obter os parâmetros necessários realizando descodificação de FEC sobre um total de dois blocos de FEC. - 115 - ΡΕ2387193
Usando os parâmetros obtidos, um receptor, em particular o desintercalador de temporização rlOlO-Ll para o encaminhamento de LI mostrado na Figura 91, pode determinar se executa ou não a desintercalação, e pode obter uma profundidade de desintercalação se for determinada a realização da desintercalação. Além disso, o dispositivo BCH/LDPC de descodificação FEC r715-Ll pode obter o comprimento de bloco LDPC necessário para realizar a descodificação de FEC e parâmetros de encurtamento/perfuração. Poderão ser removidos os desnecessários campos de preenchimento requeridos para enviar o sinal de LI para um controlador de sistema. A Figura 92 mostra um exemplo de uma Intercalação de Temporização (TI) de partição de dados. 0 processamento de TI assume que todas as posições piloto são conhecidas. A TI pode produzir apenas células de dados, excluindo pilotos. 0 conhecimento das posições piloto possibilita corrigir o número de células de sarda para cada simbolo de OFDM. Além disso, a TI pode ser implementada por um único buffer num receptor. A Figura 93 mostra um exemplo de uma eficiente implementação de um desintercalador de temporização num receptor. A Figura 93a mostra quatro diferentes esquemas de desintercalação de acordo com um modelo de realização para a presente invenção. A Figura 93b mostra um único buffer que executa a desintercalação. A Figura 93c mostra um esquema exemplificativo para endereçar blocos LI numa - 116- ΡΕ2387193 matriz 2D ou numa sequência 1D.
Como se mostra nas Figuras 93a a 93c, pela utilização de um único algoritmo de buffer poderá ser mais eficiente uma implementação de desintercalador de temporização. 0 algoritmo pode ser caracterizado começando por ler células de sarda a partir da memória, escrevendo em seguida células de entrada onde as células de sarda são lidas. 0 endereçamento diagonal pode ser considerado como um endereçamento circular em cada coluna.
Mais especificamente, fazendo referência à Figura 93a, estes quatro processos de escrita e leitura aplicam-se sequencialmente às tramas C2 que são recebidas num receptor. A primeira trama recebida num receptor é escrita dentro da memória do desintercalador na Figura 93b dirigindo-se para o bloco de ordem 0 na Figura 93a, e lida em direcção ao Io bloco. A segunda trama recebida é escrita dentro da memória do desintercalador na Figura 93b dirigindo-se para o Io bloco, e lida para o 2o bloco. A terceira trama recebida é escrita dentro da memória do desintercalador na Figura 93b dirigindo-se para o 2o bloco, e lida em direcção ao 2o bloco. A quarta trama recebida é escrita dentro da memória do desintercalador na Figura 93b dirigindo-se para o 3o bloco, e lida em direcção ao bloco de ordem zero, e assim por diante. Ou seja, os métodos de escrita e leitura na Figura 93a podem ser sequencialmente e ciclicamente aplicados às tramas C2 que são recebidas sequencialmente. - 117 - ΡΕ2387193
Os processos de Intercalação de temporização (TI) podem ser realizados sobre preâmbulos, como se mostra na Figura 94. As posições piloto são periódica e facilmente removidas e não é necessária qualquer intercalação para cabeçalho de bloco Ll. É por essa razão que o cabeçalho de preâmbulo transporta parâmetros de TI, e tanto a intercalação como a desintercalação apresentam os mesmos resultados devido à repetição. Nestas circunstâncias, apenas as células de sinalização de Ll são intercaladas. Pode ser aplicado o buffer único usado na partição de dados TI . A Figura 95 mostra um fluxo de Intercalação/Desintercalação de temporização de preâmbulo. A intercalação pode ser realizada dentro de um bloco Ll, em vez de o ser em todo o preâmbulo. Num transmissor, como se mostra na Figura 128a, pode ser codificado © o bloco Ll, podendo ser realizada em seguida uma intercalação dentro do bloco Ll (D, e o bloco Ll intercalado pode ser repetido dentro de um preâmbulo. Num receptor, como se mostra na Figura 128b, a partir de um preâmbulo recebido ©, o bloco
Ll pode ser combinado ou sincronizado e pode ser obtido um único periodo de bloco Ll ©, e o bloco Ll combinado pode ser desintercalado ©. A Figura 96 mostra parâmetros de profundidade de intercalação de temporização em sinalização de cabeçalho de Ll. Para a estrutura de cabeçalho de Ll, RM (16, 32) tem - 118 - ΡΕ2387193 capacidade para 16 bits. Um máximo de 2 bits de CRC pode melhorar o desempenho BER RM. Os campos de sinalização requeridos do cabeçalho de LI são Ll_info_size (15 bits), que pode necessitar de um máximo de 5 símbolos de OFDM, e Tl_depth (2 bits ou 1 bit) . No entanto, um total de 18 ou 19 bits excedem a capacidade do cabeçalho de LI. A Figura 97 mostra um exemplo de sinalização de cabeçalho de Ll, e uma estrutura e um método de preenchimento. A Figura 98 mostra um exemplo de uma sinalização de Ll transmitida num cabeçalho de trama. A informação de sinalização de Ll pode ser usada como parâmetros de descodificação num receptor. Em particular, os módulos sobre encaminhamento de sinal de Ll da Figura 91 podem realizar sinalização de descodificação de Ll, e os módulos para o encaminhamento PLP da Figura 91 podem usar parâmetros, podendo portanto ser descodificados os serviços. Um receptor pode obter parâmetros da sinalização de Ll a partir de sinais do encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento de campo. No que se segue, explica-se o significado de cada campo e respectiva utilização. Poderá ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo.
Num_chbon: Este campo indica um número de canais utilizado numa ligação de canais. Usando este campo, um - 119 - ΡΕ2387193 receptor pode obter uma largura de banda total de canais utilizados. Os canais podem ter 6MHz, 7MHz, 8MHz, ou outros valores de largura de banda.
Num_dslice: Este campo indica um número de partições de dados existentes num canal ligado. Após descodificação de sinalização de Ll, um receptor acede a um anel onde está contida a informação de partições de dados, para obter informação de partição de dados. Usando este campo, um receptor pode obter um tamanho do anel para descodificação.
Num_notch: Este campo indica um número de bandas de entalhe existentes num canal ligado. Após descodificação de sinalização de Ll, um receptor acede a um anel onde está contida a informação de banda de entalhe, para obter informação da banda de entalhe. Usando este campo, um receptor pode obter um tamanho do anel para descodificação.
Para cada partição de dados, dslice_id, dslice_start, dslice_width, dslice_ti_depth, dslice_type, dslice pwr_allocation e informação de PLP podem ser transmitidos para um preâmbulo de um cabeçalho de trama. A partição de dados pode ser considerada como uma largura de banda específica que contém um ou mais PLP's. Podem ser transmitidos serviços no PLP. Um receptor precisa de aceder a partições de dados que contenham um PLP específico, para descodificar um serviço. - 120 - ΡΕ2387193
Dslice_id: Este campo pode ser usado para identificação de partição de dados. Cada partição de dados num canal ligado pode ter um único valor. Quando um receptor acede a um dos PLP's para descodificar serviços, este campo pode ser usado para que o receptor diferencie uma partição de dados onde o PLP esteja localizado, a partir de outras partições de dados.
Dslice_start: Este campo indica uma localização inicial de uma partição de dados dentro de um canal ligado. Usando este campo, um receptor pode obter uma frequência em que a partição de dados começa. Além disso, pode ser efectuada sintonização para aceder a uma partição de dados usando este campo.
Dslice width: Este campo indica uma largura de banda de uma partição de dados. Usando este campo, um receptor pode obter um tamanho de uma partição de dados. Em particular, este campo pode ser usado em desintercalação de temporização para permitir a descodificação. Conjuntamente com o campo dslice_start, um receptor pode determinar qual a frequência a descodificar a partir de sinais de RF recebidos. Este processo pode ser realizado no Sintonizador r700 da Figura 91. A informação tal como dslice_start e dslice_width pode ser usada como sinal de comando para o Sintonizador r700.
Dslice_ti_depth: Este campo indica a profundidade de intercalação de temporização usada em partições de dados - 121 - ΡΕ2387193 de intercalação de temporização. Conjuntamente com dslice_width, um receptor pode obter uma largura e uma profundidade de um desintercalador de temporização e pode executar desintercalação de temporização. A Figura 99 mostra um exemplo de um dslice_ti_depth. No exemplo, são usados 1, 4, 8 ou 16 símbolos de OFDM em intercalação de temporização. Esta é executada no intercalador de temporização r710 da Figura 91. Dslice_width dslice_ti_depth podem ser usados como sinais de controlo.
Dslice_type: Este campo indica um tipo de uma partição de dados. A partição de dados do tipo 1 apresenta um único PLP dentro dela e o PLP é um CCM (codificação e modulação constante) aplicado. A partição de dados do tipo 2 representa todas as outras espécies de partições de dados. Usando este campo, um receptor pode realizar a descodificação de acordo com o PLP. 0 PLP do tipo 1 não tem cabeçalho de FECFRAME, pelo que um receptor não procura por cabeçalho de FECFRAME. Para o tipo 2, um receptor olha para o cabeçalho de FECFRAME do PLP para obter informação MODCOD. A Figura 100 mostra um exemplo de dslice_type. Usando este campo, o analisador sintáctico de partição de dados r711 da Figura 91 pode controlar os descodificadores de cabeçalho de FEC r712-c,k.
Dslice_pwr_allocation: Este campo indica uma potência de uma partição de dados. Cada partição de dados pode ter uma potência diferente relativamente a outras partições de dados. Serve para adaptação de ligação no - 122 - ΡΕ2387193 sistema de cabo. Um receptor pode usar este campo para controlar a potência de partições de dados recebidas. 0 Sintonizador r700 da Figura 91 pode ajustar o ganho de sinal usando este campo.
Num_plp: Este campo indica um número de PLP's numa partição de dados. Após descodificação da sinalização de Ll, um receptor acede a um anel que inclui informação de PLP. Usando este campo, um receptor pode obter um tamanho do anel e descodificar PLP's.
Para cada PLP, plp_id, plp_type, o reprocessamento de PSI/SI, plp_payload_type, plp_modcod e plp_start_addr podem ser transmitidos num cabeçalho de trama (preâmbulo) . Cada PLP pode transmitir um ou mais fluxos ou pacotes, tais como TS e GSE. Um receptor pode obter serviços por descodificação de PLP's, onde tais serviços forem transmitidos.
Plp_id: Este campo é um identificador de PLP e tem um único valor para cada PLP num canal ligado. Usando este campo, um receptor pode aceder a PLP onde existir um serviço a descodificar. Este campo pode servir a um propósito idêntico ao do plp_id transmitido num cabeçalho de FECFRAME. Os descodificadores de cabeçalho de FEC r712-c,k da Figura 91 podem aceder ao PLP necessário usando este campo.
Plp type: Este campo indica se um determinado - 123 - ΡΕ2387193 tipo de PLP constitui um PLP comum ou um PLP de dados. Usando este campo, um receptor pode encontrar um PLP comum, e pode obter a informação necessária para a descodificação de um pacote TS a partir do PLP comum. Além disso, o receptor pode descodificar um pacote TS dentro de um PLP de dados. A Figura 101 mostra um exemplo de plp_type.
Reprocessamento de PSI/SI: Este campo indica se é ou não reprocessado um PSI/SI de um sinal recebido. Usando este campo, um receptor pode determinar se deverá fazer referência a PSI/SI de um serviço especifico a partir de um serviço transmitido. Se um receptor não se puder referir a PSI/SI de um serviço especifico a partir de um serviço transmitido, um PSI/SI que possa ser referido por um serviço especifico poderá ser, por exemplo, transmitido através de PLP comum. Usando esta informação, um receptor pode descodificar serviços.
Plp_payload_type: Este campo indica o tipo de carga útil de dados que o PLP transmite. Um receptor pode usar este campo antes da descodificação de dados dentro de PLP's. Se um receptor não puder descodificar específicos tipos de dados, pode ser evitada a descodificação de um PLP que contenha esse tipo específico de dados. A Figura 102 mostra um exemplo de plp_payload_type. Se uma partição de dados tiver um único PLP e for aplicada uma CCM à partição de dados, por exemplo uma partição de dados do tipo 1, poderão ser adicionalmente transmitidos campos tais como plp modcod e plp start addr. - 124- ΡΕ2387193
Plp_modcod: Este campo indica tipo de modulação e taxa de código de FEC usado no PLP. Usando este campo, um receptor pode executar desmodulação de QAM e descodificação de FEC. A Figura 103 mostra um exemplo de plp_modcod. Aqueles valores mostrados na imagem podem ser usados em modcod que é transmitido num cabeçalho de uma FECFRAME. Os Desmapeadores de Simbolo r713-c,k e os módulos BCH/LDPC de descodificação FEC 3715-c,k da Figura 91 podem usar este campo para descodificação.
Plp_start_addr: Este campo indica onde aparece uma primeira FECFRAME de um PLP numa trama de transmissão. Usando este campo, um receptor pode obter uma localização inicial da FECFRAME e executar descodificação de FEC. Usando este campo, o Analisador Sintáctico de partições de dados r711 da Figura 91 pode sincronizar FECFRAME' s para PLP's do tipo 1. Para cada banda de entalhe, pode ser transmitida informação tal como notch_start e notch_width num cabeçalho de trama (preâmbulo).
Notch_start: Este campo indica uma localização inicial de uma banda de entalhe. Notch_width: Este campo indica uma largura de uma banda de entalhe. Usando notch_start e notch_width, um receptor pode obter uma localização e um tamanho de uma banda de entalhe dentro de um canal ligado. Além disso, pode ser obtida uma localização de sintonização para uma correcta descodificação de serviço, e pode ser verificada a existência de um serviço dentro de uma determinada largura - 125 - ΡΕ2387193 de banda. 0 Sintonizador r700 da Figura 91 pode executar a sintonização utilizando esta informação. GI: Este campo indica informação do intervalo de guarda utilizado num sistema. Um receptor pode obter informação do intervalo de guarda usando este campo. 0 Sincronizador Tempo/frequência r702 e o dispositivo de remoção de GI r704 da Figura 91 podem utilizar este campo. A Figura 104 mostra um exemplo.
Num_data_symbols: Este campo indica um número de símbolos de dados OFDM, à excepção do preâmbulo, usados numa trama. Um comprimento de trama de transmissão pode ser definido por este campo. Usando este campo, um receptor pode prever a localização de um preâmbulo seguinte, podendo portanto este campo ser usado para descodificar sinalização de LI. O Analisador Sintáctico de Trama r708 da Figura 91 pode usar este campo e prever quais os símbolos de OFDM que são preâmbulo, e enviar sinal para o encaminhamento de descodificação de preâmbulo.
Num c2 frames: Este campo indica um número de tramas existente numa supertrama. Usando este campo, um receptor pode obter um limite para uma supertrama, e pode prever a informação a ser repetida por cada supertrama.
Frame_idx: Este campo é um índice de trama e é restabelecida para cada supertrama. Usando este campo, um receptor pode obter um número de trama actual e encontrar a - 126- ΡΕ2387193 localização da trama actual no seio de uma supertrama. Usando este campo, o Analisador Sintáctico de Trama r708 da Figura 91 consegue descobrir quantas tramas estão à frente, relativamente a uma trama actual numa supertrama. Conjuntamente com num_c2_frames, poder-se-á prever a mudança que ocorre numa sinalização de Ll, e pode ser controlada a descodificação de Ll. PAPR: Este campo indica se é ou não usada uma reserva de tonalidade para reduzir uma PAPR. Usando este campo, um receptor pode fazer o processo em conformidade. A Figura 105 mostra um exemplo. Por exemplo, se for utilizada uma reserva de tonalidade, um receptor pode excluir portadoras usadas numa reserva de tonalidade, relativamente à descodificação. Especificamente, o Analisador Sintáctico de partições de dados r711 da Figura 91 pode usar este campo para excluir portadoras relativamente à descodificação.
Reservado: Este campo consiste em bits adicionais reservados para posterior utilização. A Figura 106 mostra outro exemplo de sinalização de Ll transmitida num cabeçalho de trama. Na Figura 106, a informação adicionalmente acrescentada à Figura 98 pode tornar mais eficiente o serviço de descodificação efectuado por um receptor. Os campos que se seguem explicam apenas a informação adicional. Os outros campos são os mesmos que os da Figura 98. - 127- ΡΕ2387193
Network id: Este campo indica uma rede a que pertence o sinal transmitido. Usando este campo, um receptor pode descobrir uma rede actual. Quando um receptor faz a sintonização para outra rede para encontrar um serviço na rede, o receptor pode fazer o processo de forma mais rápida, dado que apenas a utilização de descodificação de LI é suficiente para tomar a decisão se a rede sintonizada é ou não uma rede desejada. C2 system_id: Este campo identifica um sistema a que pertence um sinal transmitido. Usando este campo, um receptor pode descobrir um sistema actual. Quando um receptor faz a sintonização para outro sistema para encontrar um serviço no sistema, o receptor pode fazer o processo de forma mais rápida, dado que apenas a utilização de descodificação de LI é suficiente para tomar a decisão se o sistema sintonizado é ou não um sistema desejado. C2 signal_start_frequency: Este campo indica uma frequência inicial de canais ligados. C2_signal_stop_frequency: Este campo indica uma frequência final de canais ligados. Usando c2_signal_start_frequency e c2_signal_stop_frequency, poderão ser encontradas larguras de banda RF de todas as partições de dados, por descodificação LI de certas larguras de banda dentro de canais ligados. Além disso, este campo pode ser usado para obter um quantitativo do desvio de frequência exigido na sincronização de LI XFEC FRAMEs. 0 Combinador de XFEC de Ll - 128 - ΡΕ2387193 rl017-Ll da Figura 91 pode utilizar este campo. Por outro lado, quando um receptor recebe partições de dados localizadas em ambas as extremidades de um canal de ligado, este campo pode ser usado para sintonizar uma frequência apropriada. 0 Sintonizador r700 da Figura 91 pode utilizar esta informação.
Plp_type: Este campo indica se um PLP consiste num PLP comum, num PLP de dados normais, ou num PLP de dados agrupados. Usando este campo, um receptor pode identificar um PLP comum e pode obter a informação necessária para descodificação de pacotes TS provenientes do PLP comum, podendo depois descodificar pacotes TS dentro de um PLP de dados agrupados. Aqui, o PLP comum pode ser um PLP que contenha dados partilhados por múltiplos PLP's. A Figura 107 mostra um exemplo deste campo. Um PLP de dados normais é um PLP de dados que não tem PLP comum. Neste caso, um receptor não precisa encontrar um PLP comum. O PLP comum ou o PLP agrupado podem transmitir informação tal como plp_group_id. Para os outros tipos de PLP, é possível uma transmissão mais eficiente porque não precisa ser transmitida qualquer informação adicional.
Plp_group_id: Este campo indica um grupo a que pertence um PLP actual. O PLP de dados agrupados pode transmitir parâmetros de TS comuns usando o PLP comum. Usando este campo, se um PLP actualmente descodificado constitui um PLP agrupado, um receptor pode encontrar um necessário PLP comum, obter os parâmetros requeridos para - 129 - ΡΕ2387193 pacote de TS de PLP agrupado, e formar um pacote de TS completo.
Reserved_l/reserved_2/reserved_3: Estes campos constituem bits adicionais reservados para posterior utilização, destinados respectivamente a um anel de partição de dados, um anel de PLP, e uma trama de transmissão. A Figura 108 mostra outro exemplo de sinalização de LI transmitida num cabeçalho de trama. Comparando com a Figura 106, podem ser transmitidas mais informação optimizadas, pelo que pode ocorrer menos sobrecarga de sinalização. Nestas circunstâncias, um receptor pode descodificar serviços de forma eficiente. Em particular, os módulos para o encaminhamento de sinal de LI da Figura 91 podem realizar sinalização de LI de descodificação, e os módulos para o encaminhamento PLP da Figura 91 podem usar parâmetros, podendo portanto ser descodificados os serviços. Um receptor pode obter parâmetros de sinalização de LI a partir de sinais de encaminhamento de LI que são descodificados de acordo com uma ordem de cada campo e de comprimento de campo. Poderá ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. As descrições dos campos, à excepção de dslice_width são idênticas às descrições de campos atrás mencionadas. A função de dslice_width de acordo com um exemplo é a seguir descrita. - 130 - ΡΕ2387193
Dslice_width: Este campo indica uma largura de banda de uma partição de dados. Usando este campo, um receptor pode obter um tamanho de uma partição de dados. Em particular, este campo pode ser usado em desintercalação de temporização para possibilitar a descodificação. Em conjunto com o campo dslice_start, um receptor pode determinar qual a frequência a descodificar a partir de sinais de RF recebidos. Este processo pode ser realizado no Sintonizador r700 da Figura 91. Informação como dslice_start e dslice_width podem ser usadas como sinal de controlo do Sintonizador r700. Neste ponto, a largura de uma partição de dados pode ser estendida até 64MHz usando 12 bits para este campo dslice_width. Usando este campo, um receptor pode determinar se um sintonizador nesse momento disponível pode descodificar a presente partição de dados. Se a largura de uma partição de dados for maior do que uma largura de banda de um sintonizador legado de um receptor, para descodificar uma tal partição de dados um receptor tanto pode usar pelo menos dois sintonizadores legados como um sintonizador com uma largura de banda suficientemente grande. No exemplo, uma granularidade de valores utilizada em dslice_start, dslice_width, notch_start e notch_width pode ser 12 portadoras OFDM (células). Por outras palavras, um receptor pode encontrar uma localização de uma presente célula OFDM multiplicando por 12 os valores transmitidos. No exemplo, para uma granularidade de Plp_start_addr pode ser usado um transportador OFDM (célula). Por outras palavras, um receptor pode descobrir quantos simbolos de OFDM e células OFDM estão à frente de uma localização de -131 - ΡΕ2387193 início de um PLP no seio de um símbolo de OFDM. Para esta finalidade, podem ser usados Dslice_start e dslice_width. 0 analisador sintáctico de partição de dados r711 da Figura 91 pode realizar um tal processo. A Figura 109 mostra um exemplo de processamento no cabeçalho de FEC 705-L1 para o encaminhamento de LI da Figura 90. Pode ser transmitido um total de 16 bits no cabeçalho de FEC de um encaminhamento de Ll. Catorze bits podem ser alocados a Ll_info_size. Se Ll_info_size tiver um valor que seja metade do comprimento de um bloco Ll realmente transmitido, um receptor pode multiplicar por dois o Ll_info_size recebido e obter o real comprimento do bloco Ll e começar a descodificação de Ll. Este comprimento obtido para o bloco Ll é um comprimento que inclui preenchimento.
Para o bloco Ll que está determinado a não ter erros através de verificação CRC, um receptor pode considerar os restantes bits após descodificação de Ll como preenchimento. Os dois últimos bits, tal como nos processos anteriores, podem ser usados para indicar profundidade de intercalação de temporização de preâmbulos. O mapeador de preâmbulos 1007-Ll da Figura 90 pode determinar os simbolos de OFDM necessários para transmitir blocos Ll. Depois disso, o intercalador de temporização 1008-Ll da Figura 90 pode executar a intercalação de temporização. Usando a informação da profundidade de intercalação de temporização e o Ll info size, um receptor pode descobrir que tamanho de - 132 - ΡΕ2387193 bloco LI é transmitido em quantos símbolos de OFDM. Podem ser executados blocos LI por combinação, por incorporação e por desintercalação de temporização, respectivamente no combinador de LI XFEC 1017-L1, Incorporador de LI FEC 1018-Ll e Desintercalador de temporização 1010-L1 da Figura 91.
Num receptor existente na Figura 91, um comprimento de um bloco Ll XFEC no seio de um símbolo de OFDM pode ser obtido ao dividir um comprimento total de bloco Ll por um certo número de símbolos de OFDM usados num preâmbulo. 0 número de símbolos de OFDM pode ser obtido a partir de um valor definido ti_depth. O combinador de XFEC de Ll 12417-L1 de um receptor pode obter o bloco XFEC de Ll. Seguidamente, o desintercalador de temporização 12410-Ll pode ser executado utilizando ti depth. Por último, os blocos Ll XFEC podem ser incorporados para obter um bloco L1_FEC. Depois do Incorporador de L1_FEC 12418-L1, da desintercalação de bit r714-Ll e da descodificação em LDPCBCH r715-Ll, pode ser obtido o bloco Ll. 0 Ll_info_size pode ser multiplicado por dois, o bloco Ll pode ser verificado por CRC, e Ll pode ser descodificado. Não é preciso considerar o desnecessário preenchimento. A Figura 110 mostra outro exemplo de sinalização de Ll transmitida num cabeçalho de trama. Comparando com a Figura 108, estão modificados os números de bits para alguns campos, e alguns campos foram adicionados para melhorar a eficiência de descodificação de serviço por um receptor. Em particular, os módulos para o encaminhamento - 133 - ΡΕ2387193 de sinal de LI da Figura 91 podem executar descodificação de sinalização de Ll, e os módulos para o encaminhamento PLP da Figura 91 podem usar parâmetros, pelo que os serviços podem ser descodificados. Um receptor pode obter parâmetros de sinalização de Ll a partir de sinais de encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento de campo. Pode ser modificado um nome de cada campo, um certo número de bits para cada campo, ou um exemplo de cada campo. À excepção dos campos modificados relativamente a valores prévios, as descrições de campos são idênticas às descrições de campos anteriores. RESERVED_1, RESERVED_2, RESERVED_3, e RESERVED_4 são campos reservados para posterior utilização. No exemplo, PLP_START pode indicar informação idêntica ao atrás mencionado plp start_addr. L1_PART2_CHANGE_C0UNTER indica um número de tramas, desde a primeira trama até uma trama que tenha uma mudança em qualquer uma das informações de sinalização de Ll, excluindo a mudança na PLP_START, relativamente a tramas anteriores. Ou seja, este campo indica o número de tramas onde, adiante, a configuração irá mudar. Usando este campo, um receptor pode saltar a descodificação Ll para cada trama, para obter informação Ll. Por outras palavras, ao usar o valor de L1_PART2_CHAGNE_ CONTADOR, um receptor pode determinar qual a trama que tem uma mudança na informação Ll relativamente a tramas anteriores, donde, nenhuma descodificação Llé realizada para tramas antes que surja uma trama com mudança em Ll, pelo que a - 134- ΡΕ2387193 descodificação Ll pode ser realizada para a trama que tenha mudança em Ll. Consequentemente, podem ser ignoradas operações desnecessárias. Usando este campo, um receptor pode evitar a redundante operação de descodificação de Ll. Este valor também pode ser calculado por um receptor com informação Ll já descodificada.
Se L1_PART2_CHANGE_C0UNTER for igual a 0, isso significa que não terá havido uma mudança em Ll durante pelo menos 256 tramas (28, sendo 8 o número de bits usados para Ll_PART2_CHANGE_COUNTER). Neste caso, que é um dos melhores, um receptor apenas precisa de descodificar Ll a cada 51 segundos. Este processo pode ser realizado no
Analisador sintáctico de trama r708 da Figura 91. 0 Analisador sintáctico de trama pode determinar se o presente preâmbulo tem uma mudança em Ll , e pode controlar os subsequentes processos para o encaminhamento de sinal de Ll. Um receptor pode calcular PLP_START para trama especifico a partir dos já obtidos PLP_START e PLP_MODCOD, sem realização de descodificação de Ll, para obter PLP START. A Figura 111 mostra exemplos de campos mostrados na Figura 110. Blocos de um receptor podem executar processos de acordo com os valores identificados pelos campos nos exemplos. A Figura 112 mostra outro exemplo de sinalização de Ll transmitida num cabeçalho de trama. Comparando com a - 135 - ΡΕ2387193
Figura 110, alguns campos estão modificados e alguns campos foram adicionados para melhorar a eficiência de descodificação de serviço por um receptor. Em particular, os módulos para o encaminhamento de sinal de LI da Figura 91 podem realizar descodificação de sinalização de Ll, e os módulos para o encaminhamento PLP da Figura 91 podem usar parâmetros, pelo que os serviços podem ser descodificados. Um receptor pode obter parâmetros de sinalização de Ll a partir de sinais de encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento do campo. Pode ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. À excepção dos campos modificados dos desenhos precedentes, as descrições dos campos são idênticas às descrições de campos atrás mencionadas.
As descrições de DSLICE_START, DSLICE_WIDTH, NOTCH_START e NOTCH_WIDTH são idênticas às descrições anteriores. No entanto, a sobrecarga de sinalização pode ser minimizada ao sinalizar os campos com um número minimo de bits de acordo com o modo de GI. Nestas circunstâncias, pode-se dizer que a sinalização de DSLICE_START, DSLICE_WIDTH, NOTCH_START, e NOTCH_WIDTH é baseada em modo de GI. A informação de Ll pode ser obtida a partir do encaminhamento de sinal de Ll de um receptor da Figura 91. Um controlador de sistema pode determinar um número de bits usado para cada campo de acordo com o valor de GI obtido, e pode ler os campos em conformidade. O valor de GI precisa ser transmitido antes de outros valores. - 136 - ΡΕ2387193
Em vez de DSLIC_START e DSLICE_WIDTH, podem ser transmitidos 12 bits da posição de sintonização que indica uma localização optimizada para obter a partição de dados, e 11 bits de valor de desvio em relação a uma posição de sintonização para indicar a largura de uma partição de dados. Em particular, ao usar 11 bits de valor de desvio, podem ser sinalizadas partições de dados que ocupem um máximo de 8 canais ligados, e um receptor que possa receber tais partições de dados pode operar de forma apropriada. Um sintonizador r700 de um receptor da Figura 91 pode determinar a largura de banda RF usando uma posição de sintonização e pode obter uma largura de partição de dados usando o valor de desvio, para servir à mesma finalidade que o atrás mencionado DSLICE_WIDTH. DSLICE_CONST FLAG é um campo para indicar se se mantém constante uma configuração de uma especifica partição de dados. Usando este campo, obtido de um LI a partir de uma determinada largura de banda, um receptor pode determinar se uma partição de dados especifica apresenta uma configuração constante, podendo então o receptor receber PLP's da partição de dados especifica, sem adicional descodificação de LI. Este tipo de processo pode-se mostrar útil para receber uma partição de dados que esteja localizada numa largura de banda onde não esteja disponível descodificação de LI. - 137 - ΡΕ2387193 DSLICE_NOTCH_FLAG é um campo ou uma bandeira para indicar bandas de entalhe em ambas as bordas de uma partição de dados especifica. 0 bit mais significativo ("Most Significant Bit - MSB") pode ser usado como um identificador para a vizinhança de banda de entalhe numa largura de banda baixa, e o bit menos significativo ("Less Significant Bit - LSB") pode ser usado como um identificador para a vizinhança de banda de entalhe numa largura de banda elevada. Usando este campo, quando um receptor descodifica uma partição de dados específica, o receptor pode tomar em consideração uma banda de entalhe ao descobrir mudanças em portadoras activas provocadas pela vizinhança de pilotos contínuos em ambas as extremidades de uma banda de entalhe. Essa informação também pode ser obtida a partir de informação de entalhe transmitida em NOTCH_START e NOTCH _WIDTH. 0 desintercalador de temporização r710 de um receptor da Figura 91 pode utilizar a informação para encontrar localização de portadoras activas, e enviar dados apenas correspondentes às portadoras activas para um analisador sintáctico de partição de dados.
Para PLP_TYPE, é adicionado um bit adicional à Figura 110. A Figura 113 mostra um exemplo do PLP_TYPE da Figura 112. Um valor que indica dados PLP em acumulação pode ser transmitido. Um grande fluxo de TS apresentando uma elevada taxa de dados pode ser multiplexado em múltiplos PLP's. Os dados PLP em acumulação podem ser usados para indicação de PLP's onde são transmitidos fluxos - 138- ΡΕ2387193 multiplexados. Para um receptor legado que não seja capaz de descodificar um PLP específico, este campo pode impedir que o receptor aceda ao PLP, podendo ser assim evitado um possível mau funcionamento.
No entanto, e como processo alternativo, se o atrás mencionado dslice_width for usado em conjunto com o campo dslice_start e informação de entalhe, um receptor pode determinar qual a frequência a descodificar de entre os sinais de RF recebidos. Este processo pode ser realizado no sintonizador (r700) da Figura 91. Informação tais como dslice_start, dslice_width, notch_start e notch_width podem ser usadas como sinal de controlo para o sintonizador r700. Nestas circunstâncias, pode-se tornar possível a obtenção de uma partição de dados e, simultaneamente, a sintonização para uma banda de RF onde não existam quaisquer problemas de descodificação de Ll, ao evitar entalhes.
No que respeita à sinalização de Ll da Figura 112, a Figura 114 mostra uma relação entre a sinalização de Ll e a sinalização de L2 quando o PLP é do tipo acumulado. Além disso, a Figura 114 também mostra uma acção que pode ser realizada por um receptor num tal caso. 0 TS1 pode ser mapeado em PLP37 através da c2dsd de L2. Este TSl corresponde a um PLP normal de Ll, podendo portanto o PLP ser descodificado por um receptor normal (único sintonizador de 8MHz) e por um receptor majorado (sintonizador múltiplo ou sintonizador de banda larga (> 8MHz) ) . Os TS2 e TS3 são mapeados dentro de PLP39 e PLP44 - 139 - ΡΕ2387193 respectivamente, através de c2dsd. Estes correspondem a PLP de LI acumulado, podendo por isso estes PLP's ser descodificadas por um receptor majorado (sintonizador múltiplo ou sintonizador de banda larga (> 8MHz)), mas não por um receptor normal (único sintonizador de 8MHz). Consequentemente, de acordo com a informação de Ll, um receptor pode verificar se o TS correspondente é recebido ou não. A Figura 115 e a Figura 116 são fluxogramas que descrevem as acções de descodificação de Ll e de descodificação de L2 para PLP do tipo acumulado e PLP do tipo normal, respectivamente num receptor normal e num receptor majorado. A Figura 117 mostra um exemplo da estrutura e sintaxe de c2_delivery_system_descriptor para sinalização de L2, tendo em conta a Figura 112. Este descritor pode mapear TS_id dentro de plp_id, como se mostra na Figura 114. A informação acumulada pode ser processada em Ll, pelo que não precisa de ser sinalizada em L2. As variáveis mostradas na Figura 117 são descritas em seguida.
Plp_id: Este campo de 8 bits identifica exclusivamente um PLP de dados dentro de um sistema C2. C2_system_id: E-ste campo de 16 bits identifica exclusivamente um sistema C2. A parte restante deste descritor, imediatamente após o campo C2_system_id, apenas está presente uma vez em cada sistema C2, porque os parâmetros são exclusivamente aplicáveis a todas as - 140 - ΡΕ2387193 partições de dados transportadas por um sistema C2 em particular. A presença ou ausência dessa parte pode ser deduzida a partir do campo de comprimento do descritor. Na ausência da parte restante, este comprimento é igual a 0x07, caso contrário é-lhe atribuido um valor maior. C2_System_tuning_frequency: Este campo de 32 bits indica um valor de frequência. A gama de codificação pode estar compreendida desde um minimo de 1 Hz (0x00000001) até um máximo de 4, 2 94, 967, 2 95 Hz (OxFFFFFFFF) . Este campo de dados pode dar uma frequência de sintonização onde é transmitido um Preâmbulo completo dentro da janela de sintonização. Geralmente a C2_System_tuning_frequency é a frequência central de um C2_System, mas pode desviar-se da frequência central no caso de existirem entalhes nesta área.
Active_OFDM_symbol_duration: Este campo de 3 bits indica uma duração do simbolo de OFDM activo. Um exemplo é mostrado na Figura 118.
Guard_interval: Este campo 3-bit indica um intervalo de guarda. Um exemplo é mostrado na Figura 119.
Nos exemplos anteriores de intercalação/desintercalação de temporização de Ll, para os casos em TI_DEPTH seja "10" ou "11", o Mapeador de Preâmbulo 1007-Ll da Figura 90 pode dividir uniformemente o bloco Ll original em quatro ou oito sub-blocos. No entanto, - 141 - ΡΕ2387193 se um tamanho de sub-bloco for menor do que um tamanho mínimo necessário para executar uma codificação de FEC, a codificação de FEC poderá não ser realizada de forma adequada. Uma possível solução pode ser o estabelecimento de um valor limite. Se um tamanho de um bloco LI for menor do que um valor limite estabelecido, o bloco Ll pode ser repetido durante quatro ou oito vezes para casos em que TI DEPTH é "10" ou "11". Se um tamanho de um bloco Ll é maior do que um valor limite estabelecido, o bloco Ll pode ser dividido de forma uniforme em quatro ou oito sub-blocos. O valor limite pode ser estabelecido como quatro ou oito vezes um tamanho mínimo necessário para executar uma codificação de FEC.
Além disso, o estabelecimento de TI_DEPTH em "10" ou "ll" é para casos em que não é obtido o efeito de intercalação de temporização devido a um bloco Ll de tamanho pequeno. Nestas circunstâncias, o valor limite pode ser definido como um tamanho de bits de informação que podem ser transmitidos por um único símbolo de preâmbulo. Por exemplo, se for assumida uma codificação de FEC de Ll idêntica a DVB-T2, um valor limite será 4772 bits.
Para os casos em que TI_DEPTH é "10" ou "11", usando a informação do comprimento de Ll, da profundidade de TI, e um valor limite partilhado entre um transmissor e um receptor, os módulos de um receptor - desde o descodificador de cabeçalho de FEC rl012-Ll até ao Ll FEC Merger r!018-Ll da Figura 91 - podem determinar um - 142- ΡΕ2387193 tamanho de um sub-bloco Ll, combinando e incorporando os sub-blocos Ll que são transmitidos num simbolo de OFDM de um preâmbulo.
Se um tamanho de Ll for menor que um valor limite, o Ll FEC_Merqer rl018-Ll da Fiqura 91 não necessita de incorporar os sub-blocos divididos, porque o bloco Ll original é transmitido repetidamente em quatro ou oito símbolos de OFDM, de acordo com um TI_DEPTH. No entanto, se um tamanho de Ll for maior do que um valor limite, porque é usado um número de símbolos que é superior a um número de símbolos de OFDM necessários para transmitir o bloco Ll, o descodificador de cabeçalho de FEC rl012-Ll da Figura 91 pode obter um tamanho de um sub-bloco utilizando o TI DEPTH. Então, o combinador L1_FEC rl017-Ll pode combinar blocos de FEC de Ll, e o desintercalador de temporização rlOlO-Ll pode realizar uma desintercalação. Finalmente, o incorporador L1_FEC rl018-Ll pode incorporar os blocos L1_FEC para restaurar o bloco Ll original. A Figura 120 mostra outro exemplo de sinalização de Ll que é transmitida num cabeçalho de trama. Comparando com a Figura 112, alguns campos estão modificados e alguns campos foram adicionados para melhorar a eficiência de uma descodificação de serviço por um receptor. Em particular, os módulos para o encaminhamento de sinal de Ll da Figura 91 podem realizar a descodificação da sinalização de Ll, e os módulos para o encaminhamento de PLP da Figura 91 podem usar parâmetros, podendo assim ser descodificados serviços. - 143 - ΡΕ2387193
Um receptor pode obter parâmetros de sinalização de LI a partir de sinais do encaminhamento de LI que são descodificados de acordo com uma ordem de cada campo e comprimento de campo. Poderá ser modificado um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. À excepção dos campos modificados relativamente à imagem precedente, as descrições dos campos são idênticas às descrições dos campos atrás mencionadas. 0 campo DSLICE_TUNE_POS indica uma posição de sintonização para um receptor, de modo a obter uma partição de dados. Dependendo de um modo GI, este valor pode ser expresso em 12 ou 11 bits. 0 campo DSLICE_DESVIO_RIGHT e o campo DSLICE_DESVIO_LEFT, que indicam o valor de desvio em relação a uma posição de sintonização ou uma largura de uma partição de dados, podem ser expressos em 9 ou 8 bits, dependendo de um modo GI. Se o desvio puder assumir um valor com sinal, ou seja um valor positivo ou negativo, também poderá ser expressa uma posição e uma largura de uma partição de dados apresentando uma banda estreita. 0 sintonizador r700 de um receptor na Figura 91 pode determinar uma banda de RF usando uma posição de sintonização, pelo que poderá ser obtida a largura da partição de dados utilizando esse valor de desvio com sinal. Nestas circunstâncias, este campo pode servir a um mesmo propósito do atrás mencionado DSLICE_WIDTH. Um receptor pode obter a largura de Bits usando um valor GI. - 144- ΡΕ2387193 0 campo DSLICE NOTCH_FLAG é uma bandeira que indica que uma determinada partição de dados é adjacente a uma banda de entalhe. Ele pode servir um mesmo propósito que os exemplos atrás mencionados, mas aqui apenas é usado 1 bit para este campo por cada partição de dados. Usando esta informação de 1 bit, um receptor pode executar a mesma função que os exemplos atrás mencionados. 0 campo PLP_BUNDLED_FLAG indica que um PLP consiste num PLP de dados acumulados. Isto é, o campo PLP_BUNDLED_FLAG indica se um PLP está ou não acumulado com outros PLP's dentro de um sistema de difusão. Este campo pode servir para um mesmo propósito que o PLP de dados acumulados do campo PLP_TYPE da Figura 112 atrás mencionado. 0 campo PLP_TYPE é mostrado na Figura 110. A Figura 121 mostra outros dois exemplos de intercalação de temporização que podem ser usados para o encaminhamento de Ll da Figura 90. Como foi visto, na intercalação de temporização ΟΝ (1), a intercalação apenas pode ser intercalação de blocos. Em comparação com o método mostrado na Figura 83, a performance da intercalação de frequência pode não ser tão boa quanto a do método mostrado na Figura 83. No entanto, para os casos em que TI_ DEPTH é "10" ou "11", sem repetição ou divisão dos blocos LI de acordo com um valor limite, os blocos Ll podem ser espalhados num sentido de tempo independentemente do tamanho dos blocos Ll, e podem em seguida ser repetidos num preâmbulo se existir algum espaço no preâmbulo, pelo que - 145 - ΡΕ2387193 este método pode ser vantajoso no sentido em que o controlo pode ser simplificado. A intercalação pode ser realizada através da escrita de fluxos de simbolos de entrada num sentido de tempo, e da leitura dos fluxos de simbolos escritos num sentido de frequência. 0 desintercalador de temporização rl010-Ll para o encaminhamento de LI de um receptor da Figura 91 pode executar uma desintercalação escrevendo fluxos de simbolos de entrada num sentido de frequência, e lendo os fluxos de simbolos escritos num sentido de tempo.
Um segundo exemplo, ou a intercalação de temporização ON (2) da Figura 121, inclui um processo adicional em relação à intercalação de temporização ΟΝ (1), o qual consiste num desvio circular segundo uma direcção de linha. Através deste processo, para além das vantagens da intercalação de temporização ΟΝ (1), pode ser obtido um efeito de espalhamento num domínio de frequência. 0 desintercalador de temporização rlOlO- -Ll para 0 encaminhamento de Ll de um receptor da Figura 91 precisa de executar uma repetição do desvio circular segundo uma direcção de linha, antes de executar o processo da intercalação de temporização ΟΝ (1). A Figura 122 mostra um outro exemplo de um transmissor OFDM utilizando partição de dados. Este difere do da Figura 90 nos blocos para o encaminhamento de Ll. A Figura 124 e a Figura 126 são fornecidas para uma descrição detalhada dos diferentes blocos. O módulo de sinalização de - 146- ΡΕ2387193
Ll 700-Ll pode desempenhar funções idênticas às funções do mesmo bloco na Figura 90. O codificador em LDPC/BCH de FEC 1902-Ll pode realizar a partição e codificação de LI mostradas na Figura 124. Usando bits de informação de LI que podem ser transmitidos por um único símbolo de preâmbulo OFDM como uma referência, se necessário, LI pode ser particionado, e o LI particionado pode ser codificado por FEC. O intercalador de bits 703-Ll e o mapeador de símbolo 704-Ll podem realizar funções idênticas às funções dos mesmos blocos da Figura 80 ou da Figura 90. Ou seja, o intercalador de bits 703-11 intercala o bloco de sinalização de Ll, e o mapeador de símbolo desmultiplexa o bloco de sinalização de Ll intercalado por bits dentro de palavras de célula, e executa o mapeamento das palavras de célula para valores de constelação correspondentes ao símbolo da informação de sinalização da Camada 1. Neste caso, o mapeador de símbolos pode ser um mapeador de QAM. O intercalador de temporização 1908-Ll pode intercalar temporizadamente símbolos de preâmbulo com uma profundidade de intercalação de temporização como se mostra na Figura 124. Dependendo da profundidade de intercalação de temporização, tal intercalação de temporização pode ser realizada como na Figura 126. Para um caso sem intercalação de temporização (Ll_TI_MODE = "00") , a intercalação de temporização não é realizada. Para um caso em que a profundidade de intercalação de temporização seja um número mínimo de símbolos de OFDM necessários para transmitir os dados de Ll (Ll TI MODE="01"), é realizada a intercalação - 147 - ΡΕ2387193 de temporização de acordo com um número de símbolos de OFDM. Para um caso em que a profundidade de intercalação de temporização seja superior a um número minimo de simbolos de OFDM necessários para transmitir os dados de LI (LI TI MODE = "10" e profundidade = 4 simbolos de OFDM) , o tamanho de um bloco de intercalação de temporização pode ter um número de linhas que atinge um valor de uma profundidade de intercalação temporizada, e um número de colunas igual ao quociente que resulta de se dividir o número de simbolos de QAM necessários para transmitir os dados de LI pela profundidade de intercalação de temporização. Uma intercalação de temporização pode ser realizada sobre a memória de uma matriz linha-coluna apresentando a dimensão do bloco de intercalação de temporização. O módulo de inserção do cabeçalho de Ll 1905-Ll pode inserir o cabeçalho de Ll no bloco Ll que é temporizadamente intercalado para cada simbolo de OFDM dentro de um preâmbulo, como se mostra na Figura. 124. O mapeador do preâmbulo 1907-Ll pode mapear o cabeçalho de Ll e o bloco Ll dentro de predeterminados simbolos de OFDM num preâmbulo. Para cada simbolo de OFDM, o módulo de repetição de Ll 1915—Ll pode repetir o cabeçalho de Ll e o bloco Ll para preencher a largura de banda de preâmbulo. Por último, o intercalador de frequência 709-Ll pode executar funções idênticas às funções do mesmo bloco da Figura 90.
A Figura 123 mostra um outro exemplo de um receptor OFDM utilizando partição de dados. Este difere do da Figura 91, nos blocos para o encaminhamento de Ll. A - 148 - ΡΕ2387193
Figura 125 e a Figura 127 são fornecidas para uma descrição detalhada dos diferentes blocos. 0 desintercalador de frequência r709-Ll pode realizar funções idênticas às funções do mesmo bloco na Figura 91. 0 combinador de LI rl917-Ll pode sincronizar blocos LI como se mostra na Figura 125. Além disso, pode ser obtido ganho de SNR ao combinar o cabeçalho de LI e o bloco LI repetido numa largura de banda de preâmbulo. 0 descodificador de cabeçalho de LI rl912-Ll pode obter um ganho adicional de SNR combinando cabeçalhos de LI que são repetidamente transmitidos num sentido de tempo, ao referenciar a profundidade de intercalação de temporização de LI. Além disso, os parâmetros de intercalação de temporização de LI e o tamanho dos dados de LI podem ser obtidos a partir da descodificação FEC do cabeçalho de LI. 0 desintercalador de temporização rl910-Ll pode realizar os processos mostrados na Figura 125 e na Figura 127, os quais são processos inversos dos processos realizados num transmissor como o que é mostrado na Figura 124 e na Figura 126. 0 desmapeador de simbolo r713-Ll pode calcular LLR de bit a partir dos simbolos de entrada e disponibilizar à sarda LLR de bit. Usando o comprimento dos dados de LI e a profundidade de intercalação de temporização de LI transmitidos no cabeçalho de Ll, e tendo em conta um número de bloco Ll que tenha feito partição de dados de Ll e um número de simbolos de OFDM onde os blocos Ll estão espalhados, o incorporador de Ll rl918-Ll pode restaurar os blocos Ll necessários para realizar - 149- ΡΕ2387193 descodificação FEC. 0 desintercalador de bit r714-Ll e o dispositivo BCH/LDPC de descodificação FEC r715-Ll podem realizar funções idênticas às funções dos mesmos blocos na Figura 91. A Figura 128 constitui um outro exemplo de PLP_MODCOD mostrado na Figura 110. Como pode ser observado na Figura 128, a não utilização de "000000" pode reduzir a possibilidade de uma descodificação incorrecta de PLP_MODCOD por um receptor relativamente a ruidos. A Figura 12 9 mostra um outro exemplo de sinalização Ll transmitida em cabeçalho de trama. Em comparação com a Figura 120, alguns campos foram modificados e alguns campos foram adicionados para melhorar a eficiência de descodificação do serviço por parte de um receptor. Em particular, os módulos para o encaminhamento do sinal de LI da Figura 123 podem realizar descodificação da sinalização de Ll, e os módulos para o encaminhamento de PLP da Figura 123 podem usar parâmetros, podendo assim ser descodificados serviços. Um receptor pode obter parâmetros da sinalização de Ll a partir de sinais do encaminhamento de Ll, os quais são descodificados de acordo com uma ordem de cada campo e comprimento do campo. Podem ser modificados um nome de cada campo, um número de bits para cada campo, ou um exemplo de cada campo. Com excepção dos campos modificados relativamente à imagem precedente, as descrições dos campos são idênticas às descrições dos campos atrás mencionadas. - 150 - ΡΕ2387193 O campo NUM_CH pode realizar funções idênticas às funções do atrás mencionado campo NUM_CHB0N. Apesar de já ter uma largura de bit estendida de 3 bits para 5 bits, ainda pode ser usada uma maior largura de banda. Da mesma forma, os campos DSLICE_TUNE_POS e NOTCH_START podem ter 14 bits ou 13 bits dependendo do GI. Assim, quando é usada uma maior largura de banda, as localizações das partições de dados podem ser transmitidas e um receptor pode encontrar as partições de dados de forma apropriada.
Se um tipo de uma partição de dados for um PLP único e não for aplicado qualquer CCM à partição de dados, ou se o PLP da partição de dados tiver FEC_FRAME_HEADER, pode ser transmitido um tipo de uma modulação aplicada ao campo FEC_FRAME_HEADER. Neste ponto, quando um tipo de uma partição de dados for um PLP único e não for aplicado qualquer CCM à partição de dados, um receptor pode descodificar o campo FEC_HEADER_TYPE para encontrar o FEC_FRAME_HEADER apropriado. 0 descodificador de cabeçalho de FEC r712—C,... K da Figura 123 pode realizar estes processos.
Quando um tipo de uma partição de dados for um PLP único e for aplicado um CCM ao PLP, podem ser sinalizadas a modulação, a taxa de código e o tipo de FEC do PLP. Os campos PLP_M0D, o PLP_C0D e PLP_FEC_TYPE da Figura 130 mostram um exemplo das respectivas sinalizações. Estas funções são funções idênticas às funções desempenhadas pelo atrás mencionado campo PLP MODCOD. - 151 - ΡΕ2387193
Depois de encontrar um tipo de uma partição de dados e usando valores de parâmetro, um receptor pode descodificar PLP's. Além disso, um receptor pode descodificar PLP's que apresentem FEC_FRAME_HEADER.
Utilizando os métodos e dispositivos propostos, entre outras vantagens, torna-se possivel implementar um eficiente transmissor digital, receptor, e estrutura para sinalização de camada fisica.
Ao transmitir informação de ModCod em cada cabeçalho de trama BB que seja necessário para ACM/VCM, e transmitindo a restante sinalização de camada fisica num cabeçalho de trama, pode ser minimizada a sobrecarga de sinalização.
Podem ser implementadas QAM modificadas para uma transmissão energeticamente mais eficiente, ou um sistema de difusão digital mais resistente ao ruído. 0 sistema pode incluir transmissor e receptor para cada exemplo divulgado, e respectivas combinações.
Pode ser implementada uma melhorada QAM Não uniforme para uma transmissão energeticamente mais eficiente, ou um sistema de difusão digital mais resistente ao ruído. Também se descreve um processo para utilizar taxa de código de código de correcção de erros de NU-MQAM e MQAM. 0 sistema pode incluir transmissor e receptor para cada exemplo divulgado, e respectivas combinações. - 152 - ΡΕ2387193 0 processo de sinalização de LI sugerido pode reduzir a sobrecarga em 3% a 4%, ao minimizar a sobrecarga de sinalização durante a ligação de canal.
Será perceptivel para as pessoas especializadas nesta tecnologia que poderão ser introduzias diversas modificações e variações na presente invenção, sem nos afastarmos do âmbito da invenção. A invenção diz ainda respeito a um processo para transmissão de pelo menos uma trama de sinal de difusão, contendo dados de PLP (Tubo de Camada Fisica) e dados de preâmbulo, em que o processo compreende: - codificação dos dados de PLP e dos dados de preâmbulo; - mapeamento dos dados de PLP codificados em símbolos de dados de PLP, e dos dados de preâmbulo codificados em símbolos de dados de preâmbulo; - inserção selectiva de cabeçalhos na frente dos símbolos de dados de PLP; - construção de pelo menos uma partição de dados, cujo tipo pertence uma multiplicidade de tipos, baseada nos símbolos de dados de PLP mapeados e no cabeçalho, em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; - construção de uma trama de sinal baseada na partição de dados e nos símbolos de dados de preâmbulo, em que os símbolos de dados de preâmbulo contêm informação - 153 - ΡΕ2387193 FEC_HEADER_TYPE que indica o tipo do cabeçalho, aparecendo esta informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados; - modulação da trama de sinal por um método de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); e - transmissão da trama de sinal modulada.
De acordo com outros modelos de realização, que podem ser considerados isoladamente ou em combinação: os símbolos de dados de preâmbulo contêm informação DATA SLICE ΤΥΡΕ, em que esta informação DATA SLICE ΤΥΡΕ indica o tipo da partição de dados, compreendendo o primeiro tipo da partição de dados e o segundo tipo da partição de dados, e/ou o cabeçalho contém informação PLP ID e parâmetros ModCod (Modulação e Codificação), e/ou a informação FEC_HEADER_TYPE é de um modo normal ou de um modo de alta eficiência, e em que, para o modo normal, o cabeçalho é mapeado sobre uma constelação QPSK e, para o modo de alta eficiência, o cabeçalho é mapeado sobre uma constelação 16 QAM. A invenção diz ainda respeito a um processo para recepção de sinal de difusão, em que o processo compreende: desmodulação do sinal recebido através da utilização de um método de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); - obtenção de uma trama de sinal a partir dos - 154 - ΡΕ2387193 sinais desmodulados, onde a trama de sinal compreende simbolos de preâmbulo e partições de dados, sendo a partição de dados idêntica à de um grupo de simbolos de dados; desintercalação temporizada dos simbolos de dados ao nivel da partição de dados; e - detecção de cabeçalho a partir da partição de dados temporizadamente intercalada, em que a partição de dados contém uma multiplicidade de tipos, e um primeiro tipo da partição de dados não tem o cabeçalho e um segundo tipo da partição de dados tem o cabeçalho, em que os simbolos de preâmbulo contêm informação FEC_HEADER_TYPE que indica o tipo do cabeçalho, aparecendo esta informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados.
De acordo com outros modelos de realização, que podem ser considerados isoladamente ou em combinação: - os simbolos de preâmbulo contêm informação DATA SLICE ΤΥΡΕ, em que esta informação DATA SLICE ΤΥΡΕ que indica o tipo de partição de dados compreende o primeiro tipo de partições de dados e o segundo tipo de partições de dados, e/ou o cabeçalho contém informação PLP ID e parâmetros ModCod (Modulação e Codificação), e/ou a informação FEC_HEADER_TYPE é de um modo normal ou de um modo de alta eficiência, e em que, para o modo normal, o cabeçalho é mapeado sobre uma constelação QPSK e, para o modo de alta eficiência, o cabeçalho é - 155 - ΡΕ2387193 mapeado sobre uma constelação 16 QAM. A invenção diz ainda respeito a um transmissor para transmitir pelo menos uma trama de sinal de difusão, contendo dados de PLP (Tubo de Camada Fisica) e dados de preâmbulo, em que o transmissor compreende: - um codificador configurado para codificar os dados de PLP e os dados de preâmbulo; - um mapeador configurado para mapear os dados de PLP codificados em simbolos de dados de PLP, e os dados de preâmbulo codificados em simbolos de dados de preâmbulo; - um módulo de inserção de cabeçalhos configurado para inserir cabeçalhos selectivamente na frente dos simbolos de dados de PLP; - um construtor de partições de dados configurado para construir pelo menos uma partição de dados, cujo tipo pertence a uma multiplicidade de tipos, baseada nos simbolos de dados de PLP mapeados e no cabeçalho, em que um primeiro tipo da partição de dados não apresenta o cabeçalho e um segundo tipo da partição de dados apresenta o cabeçalho; um construtor de tramas configurado para construir uma trama de sinal baseada na partição de dados e nos simbolos de dados de preâmbulo, em que os simbolos de dados de preâmbulo contêm informação FEC_HEADER_TYPE que indica o tipo do cabeçalho, aparecendo esta informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados; - um modulador configurado para modular a trama - 156 - ΡΕ2387193 de sinal por um método de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); e uma unidade de transmissão configurada para transmitir a trama de sinal modulada.
De acordo com outros modelos de realização, que podem ser considerados isoladamente ou em combinação: os símbolos de dados de preâmbulo contêm informação DATA SLICE ΤΥΡΕ, em que esta informação DATA SLICE ΤΥΡΕ que indica o tipo da partição de dados compreende o primeiro tipo das partições de dados e o segundo tipo das partições de dados, e/ou a informação FEC_HEADER_TYPE é de um modo normal ou de um modo de alta eficiência, e em que, para o modo normal, o cabeçalho é mapeado sobre uma constelação QPSK e, para o modo de alta eficiência, o cabeçalho é mapeado sobre uma constelação 16 QAM. A invenção diz ainda respeito a um receptor para recepção de sinais de difusão, em que o receptor compreende: - um desmodulador configurado para desmodular o sinal recebido através da utilização de um método de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); - um analisador sintáctico de trama configurado para obter uma trama de sinal a partir dos sinais desmodulados, em que a trama de sinal compreende símbolos de preâmbulo e partições de dados, sendo a partição de dados idêntica à de um grupo de símbolos de dados cujo tipo - 157 - ΡΕ2387193 pertence a uma multiplicidade de tipos; - um desintercalador temporizado configurado para desintercalar temporizadamente os simbolos de dados ao nivel da partição de dados; e uma unidade para detecção de cabeçalhos configurada para detectar cabeçalhos a partir da partição de dados temporizadamente intercalada, em que um primeiro tipo da partição de dados não tem o cabeçalho e um segundo tipo da partição de dados tem o cabeçalho, em que os simbolos de preâmbulo contêm informação FEC_HEADER_TYPE que indica o tipo do cabeçalho, aparecendo esta informação FEC_HEADER_TYPE quando a partição de dados for do segundo tipo de partições de dados.
De acordo com outros modelos de realização, que podem ser considerados isoladamente ou em combinação: os símbolos de preâmbulo contêm informação DATA SLICE ΤΥΡΕ, em que esta informação DATA SLICE ΤΥΡΕ que indica o tipo da partição de dados compreende o primeiro tipo da partição de dados e o segundo tipo da partição de dados, e/ou o cabeçalho contém informação PLP ID e parâmetros ModCod (Modulação e Codificação), e/ou a informação FEC_HEADER_TYPE é de um modo normal ou de um modo de alta eficiência, e em que, para o modo normal, o cabeçalho é mapeado sobre uma constelação - 158 - ΡΕ2387193
eficiência, o QAM QPSK e, para o modo de alta cabeçalho é mapeado sobre uma constelação 16
Lisboa, 27 de Setembro de 2012
Claims (7)
- ΡΕ2387193 - 1 - REIVINDICAÇÕES 1. Um transmissor para transmissão de um sinal de difusão, em que o transmissor compreende: um primeiro codificador (702-0) para codificar dados de PLP por um esquema de LDPC; um segundo codificador (702-L1) para codificar dados de sinalização LI por um esquema de LDPC; um primeiro mapeador de simbolos (704-0) para mapear os dados de PLP codificados por LDPC em simbolos de dados de PLP; um segundo mapeador de simbolos (704-L1) para mapear os dados de sinalização LI codificados por LDPC em simbolos de preâmbulo; caracterizado pela existência de: uma unidade de inserção de cabeçalhos (707-L1) para inserir selectivamente um cabeçalho na frente dos simbolos de dados de PLP, em que o cabeçalho inclui parâmetros de modulação e de codificação para os simbolos de dados de PLP; um construtor de partições de dados (706-0) para construção de uma partição de dados incluindo os simbolos de dados de PLP, em que a partição de dados pertence a um dos dois tipos de partições de dados, em que os dados de sinalização LI incluem informação do tipo da partição de dados, a qual indica se um tipo da partição de dados pertence a um primeiro tipo de -2- ΡΕ2387193 partições de dados ou a um segundo tipo de partições de dados, e em que, quando a partição de dados for de um primeiro tipo, a partição de dados não inclui o cabeçalho e, quando a partição de dados for de um segundo tipo, a partição de dados inclui o cabeçalho; um intercalador temporizado (708-0) para efectuar a intercalação temporizada sobre dados, na partição de dados; um construtor de tramas (711) para construção de uma trama compreendendo a partição de dados que inclui os dados temporizadamente intercalados e os símbolos de preâmbulo, em que, quando a partição de dados for do primeiro tipo, os dados de sinalização Ll incluem parâmetros de modulação e de codificação para os símbolos de dados de PLP e, quando a partição de dados for do segundo tipo, os dados de sinalização Ll contêm informação do tipo de cabeçalho que indica um tipo do cabeçalho; um modulador (712) para modulação da trama por um esquema de OFDM; e um transmissor para transmitir a trama modulada por intermédio do sinal de difusão. 2. 0 transmissor da reivindicação 1, em que os dados de sinalização Ll incluem ainda informação do modo de intercalação temporizada, indicando o modo de intercalação temporizada para os dados na partição de dados. -3- ΡΕ2387193 3. 0 transmissor da reivindicação 1, compreendendo adicionalmente: um intercalador de frequência (709-0) para realização de intercalação de frequência sobre dados temporizadamente intercalados na partição de dados.
- 4. O transmissor da reivindicação 1, em que o cabeçalho inclui ainda um identificador dos simbolos de dados de PLP.
- 5. O transmissor da reivindicação 1, em que o cabeçalho inclui ainda informação que indica se um tipo de FEC dos dados de PLP codificados por LDPC consiste num tipo de LDPC comprido ou num tipo de LDPC curto.
- 6. Um processo para transmissão de um sinal de difusão, em que o processo compreende: codificação de dados de PLP por um esquema de LDPC; codificação de dados de sinalização LI por um esquema de LDPC; mapeamento dos dados de PLP codificados por LDPC em símbolos de dados de PLP; mapeamento dos dados de sinalização LI codificados por LDPC em símbolos de preâmbulo; caracterizado por: inserir selectivamente um cabeçalho na frente dos símbolos de dados de PLP, em que o cabeçalho inclui -4- ΡΕ2387193 parâmetros de modulação e de codificação para os simbolos de dados de PLP; construir uma partição de dados incluindo os simbolos de dados de PLP, pertencendo a partição de dados a um dos dois tipos de partições de dados, em que os dados de sinalização LI incluem informação sobre o tipo de partição de dados, a qual indica se um tipo da partição de dados pertence a um primeiro tipo de partições de dados ou a um segundo tipo de partições de dados, e em que, quando a partição de dados for de um primeiro tipo, a partição de dados não inclui o cabeçalho e, quando a partição de dados for de um segundo tipo, a partição de dados inclui o cabeçalho; executar intercalação temporizada sobre dados na partição de dados; construir uma trama compreendendo a partição de dados que inclui os dados temporizadamente intercalados e os simbolos de preâmbulo, em que, quando a partição de dados for do primeiro tipo, os dados de sinalização LI incluem parâmetros de modulação e de codificação para os simbolos de dados de PLP e, quando a partição de dados for do segundo tipo, os dados de sinalização LI contêm informação do tipo de cabeçalho que indica um tipo do cabeçalho; modular a trama por um esquema de OFDM; e transmitir a trama modulada por intermédio do sinal de difusão. -5- ΡΕ2387193 7. 0 processo da reivindicação 6, em que a sinalização de dados LI inclui ainda informação do modo de intercalação temporizada, indicando o modo de intercalação temporizada para os dados na partição de dados. 8. 0 processo da reivindicação 6, compreendendo ainda: a realização de intercalação de frequência sobre dados temporizadamente intercalados na partição de dados. 9. 0 processo da reivindicação 6, em que o cabeçalho inclui ainda um identificador dos símbolos de dados de PLP.
- 10. O processo da reivindicação 6, em que o cabeçalho inclui ainda informação que indica se um tipo de FEC dos dados de PLP codificados por LDPC consiste num tipo de LDPC comprido ou num tipo de LDPC curto.
- 11. Um receptor para receber um sinal de difusão, em que o receptor compreende: um desmodulador (rl04) configurado para desmodular um sinal de difusão por intermédio de um esquema de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); caracterizado pela existência de: um analisador sintáctico de trama (rl03) configurado para obter uma trama a partir do sinal desmodulado, em que a trama inclui símbolos de preâmbulo -6- ΡΕ2387193 contendo dados de sinalização LI e uma partição de dados contendo símbolos de dados de PLP, pertencendo a partição de dados a um de dois tipos de partições de dados, em que os dados de sinalização LI incluem informação do tipo de partição dados, a qual indica se um tipo da partição de dados consiste num primeiro tipo de partições de dados ou num sequndo tipo de partições de dados; um desintercalador temporizado (r710) confiqurado para executar desintercalação temporizada sobre dados, na partição de dados; - uma unidade de detecção de cabeçalhos (r712-K) configurada para detectar um cabeçalho na frente dos símbolos de dados de PLP correspondente aos dados temporizadamente desintercalados, em que o cabeçalho inclui parâmetros de modulação e de codificação para os símbolos de dados de PLP, em que, quando a partição de dados for do primeiro tipo, a partição de dados não inclui o cabeçalho e, quando a partição de dados for do segundo tipo, a partição de dados inclui o cabeçalho; um primeiro desmapeador de símbolos (r713-Ll) configurado para desmapear os símbolos de preâmbulo em dados de sinalização LI codificados; um segundo desmapeador de símbolos (r713-K) configurado para desmapear os símbolos de dados de PLP em dados de PLP codificados; um primeiro descodificador (r715-Ll) configurado para descodificar por LDPC os dados de PLP codificados; e -7- ΡΕ2387193 um segundo descodificador (r715-K) configurado para descodificar por LDPC os dados de sinalização LI codificados. 12. 0 receptor da reivindicação 11, em que o cabeçalho inclui ainda informação que indica se um tipo de FEC dos dados de PLP codificados consiste num tipo de LDPC comprido ou num tipo de LDPC curto.
- 13. Um processo para recepção de um sinal de difusão, em que o processo compreende: desmodulação de um sinal de difusão por intermédio de um esquema de Multiplexagem por Divisão de Frequências Ortogonais (OFDM); caracterizado por: - obter uma trama a partir do sinal desmodulado, em que a trama inclui símbolos de preâmbulo contendo dados de sinalização LI e uma partição de dados contendo símbolos de dados de PLP, pertencendo a partição de dados a um de dois tipos de partições de dados, em que os dados de sinalização LI incluem informação do tipo de partição dados, a qual indica se um tipo da partição de dados consiste num primeiro tipo de partições de dados ou num segundo tipo de partições de dados; executar desintercalação temporizada sobre dados na partição de dados; - detectar um cabeçalho na frente dos símbolos de dados de PLP correspondente aos dados temporizadamente desintercalados, em que o cabeçalho inclui parâmetros de - 8- ΡΕ2387193 modulação e de codificação para os símbolos de dados de PLP, em que, quando a partição de dados for do primeiro tipo, a partição de dados não inclui o cabeçalho e, quando a partição de dados for do segundo tipo, a partição de dados inclui o cabeçalho; desmapear os símbolos de preâmbulo em dados de sinalização LI codificados; descodificar por LDPC os dados de sinalização Ll codificados; desmapear os símbolos de dados de PLP em dados de PLP codificados; e descodificar por LDPC os dados de PLP codificados. 14. 0 processo da reivindicação 13, em que o cabeçalho inclui ainda informação que indica se um tipo de FEC dos dados de PLP codificados consiste num tipo de LDPC comprido ou num tipo de LDPC curto. Lisboa, 27 de Setembro de 2012
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15688409P | 2009-03-03 | 2009-03-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
PT2387193E true PT2387193E (pt) | 2012-10-04 |
Family
ID=41259363
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PT09161850T PT2226983E (pt) | 2009-03-03 | 2009-06-03 | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal |
PT111654992T PT2387192E (pt) | 2009-03-03 | 2009-06-03 | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal |
PT11165507T PT2387193E (pt) | 2009-03-03 | 2009-06-03 | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PT09161850T PT2226983E (pt) | 2009-03-03 | 2009-06-03 | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal |
PT111654992T PT2387192E (pt) | 2009-03-03 | 2009-06-03 | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal |
Country Status (12)
Country | Link |
---|---|
US (3) | US8670494B2 (pt) |
EP (3) | EP2387192B1 (pt) |
KR (1) | KR101556170B1 (pt) |
CN (1) | CN102292984B (pt) |
AT (1) | ATE520236T1 (pt) |
AU (1) | AU2009341664B2 (pt) |
DK (2) | DK2387192T3 (pt) |
ES (3) | ES2390571T3 (pt) |
PL (3) | PL2387193T3 (pt) |
PT (3) | PT2226983E (pt) |
SI (2) | SI2387193T1 (pt) |
WO (1) | WO2010101328A1 (pt) |
Families Citing this family (60)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101518346B1 (ko) * | 2008-10-20 | 2015-05-08 | 삼성전자주식회사 | 직교주파수분할다중 시스템에서 프리엠블 송수신 장치 및 방법 |
CN102292984B (zh) | 2009-03-03 | 2013-12-11 | Lg电子株式会社 | 用于发送和接收信号的装置以及用于发送和接收信号的方法 |
US8582418B2 (en) * | 2009-10-26 | 2013-11-12 | Electronics And Telecommunications Research Institute | Packet mode auto-detection in multi-mode wireless communication system, signal field transmission for the packet mode auto-detection, and gain control based on the packet mode |
CA2789648C (en) * | 2010-02-11 | 2018-08-21 | Sony Corporation | Mapping apparatus and method for transmission of data in a multi-carrier broadcast system |
CN102783050B (zh) * | 2010-02-25 | 2015-05-13 | 索尼公司 | 用于在多载波广播系统中发送数据的发送装置和方法 |
KR101765123B1 (ko) * | 2011-01-14 | 2017-08-04 | 삼성전자주식회사 | 통신시스템에서 전송 신호의 호환성을 제공하기 위한 장치 및 방법 |
EP3547550A1 (en) * | 2011-03-30 | 2019-10-02 | Samsung Electronics Co., Ltd. | Apparatus and method for mapping and demapping signals in a communication system using a low density parity check code |
JP5862922B2 (ja) * | 2011-04-07 | 2016-02-16 | ソニー株式会社 | 受信装置、受信方法、およびプログラム |
JP5732997B2 (ja) * | 2011-04-22 | 2015-06-10 | ソニー株式会社 | 受信装置、受信方法、プログラム、および受信システム |
KR101325950B1 (ko) | 2011-06-21 | 2013-11-07 | 한신대학교 산학협력단 | 메모리공유 기반의 dvb-t2/s2/c2 파이핑 포맷 방송신호 처리 방법 및 이를 위한 파이핑 포맷 방송신호 처리 프로그램을 기록한 컴퓨터로 판독가능한 기록매체 |
US9106265B2 (en) * | 2011-11-04 | 2015-08-11 | Silicon Laboratories Inc. | Receive data flow path using a single FEC decoder |
US9264754B2 (en) | 2011-11-04 | 2016-02-16 | Silicon Laboratories Inc. | Packet synchronization receiver |
KR20130093788A (ko) * | 2011-12-30 | 2013-08-23 | 한국전자통신연구원 | Ofdma-pon 기반의 tdma-pon 서비스를 위한 융합 수동형 광가입자망 |
CN104937944B (zh) | 2013-01-17 | 2018-06-26 | Lg电子株式会社 | 传输广播信号的装置、接收广播信号的装置、传输广播信号的方法和接收广播信号的方法 |
KR20150084947A (ko) * | 2013-01-17 | 2015-07-22 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 방법, 방송 신호 송신 방법 및 방송 신호 수신 방법 |
US20140294124A1 (en) | 2013-03-28 | 2014-10-02 | Sony Corporation | Transmitter and method of transmitting and receiver and method of detecting ofdm signals |
RU2628013C2 (ru) | 2013-05-08 | 2017-08-14 | ЭлДжи ЭЛЕКТРОНИКС ИНК. | Устройство для передачи широковещательных сигналов, устройство для приема широковещательных сигналов, способ передачи широковещательных сигналов и способ приема широковещательных сигналов |
WO2014185729A1 (en) * | 2013-05-15 | 2014-11-20 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
GB2515801A (en) | 2013-07-04 | 2015-01-07 | Sony Corp | Transmitter and receiver and methods of transmitting and receiving |
KR102221303B1 (ko) * | 2013-07-05 | 2021-03-02 | 엘지전자 주식회사 | 방송신호 전송장치, 방송신호 수신장치, 방송신호 전송방법, 방송신호 수신방법 |
KR102087216B1 (ko) * | 2013-07-05 | 2020-04-14 | 삼성전자주식회사 | 송신 장치, 수신 장치 및 그 신호 처리 방법 |
WO2015005715A1 (ko) * | 2013-07-11 | 2015-01-15 | 엘지전자 주식회사 | 방송신호 송신방법, 방송신호 수신방법, 방송신호 송신장치, 방송신호 수신장치 |
EP3028448A4 (en) * | 2013-08-01 | 2017-05-03 | LG Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
US9641370B2 (en) * | 2013-08-08 | 2017-05-02 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
KR101832785B1 (ko) | 2013-08-09 | 2018-02-27 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법 |
EP3033879B1 (en) | 2013-08-14 | 2019-05-15 | LG Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
US9553610B2 (en) * | 2013-09-11 | 2017-01-24 | Samsung Electronics Co., Ltd. | Transmitter, receiver, and signal processing method thereof |
KR102212425B1 (ko) * | 2013-09-11 | 2021-02-05 | 삼성전자주식회사 | 송신 장치, 수신 장치 및 그들의 신호 처리 방법 |
US10623534B2 (en) | 2013-09-26 | 2020-04-14 | Lg Electronics Inc. | Apparatus for transmitting signaling information, apparatus for receiving signaling information, method for transmitting signaling information and method for receiving signaling information |
KR101821215B1 (ko) | 2013-09-27 | 2018-03-08 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법 |
US20160301954A1 (en) * | 2013-12-15 | 2016-10-13 | Lg Electronics Inc. | Broadcast transmission device and operating method thereof, and broadcast reception device and operating method thereof |
EP3108464A4 (en) * | 2014-02-20 | 2018-05-02 | LG Electronics Inc. | Broadcast reception device and operating method thereof, and broadcast transmission device and operating method thereof |
US9596116B2 (en) * | 2014-02-20 | 2017-03-14 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
EP2914039A1 (de) * | 2014-02-26 | 2015-09-02 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Datensendeanordnung, Datenempfänger und Verfahren zum Betreiben derselben |
WO2015156568A1 (ko) | 2014-04-08 | 2015-10-15 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
US10694259B2 (en) * | 2014-04-09 | 2020-06-23 | Lg Electronics Inc. | Broadcast transmission device, broadcast reception device, operating method of broadcast transmission device, and operating method of broadcast reception device |
WO2015158296A1 (zh) * | 2014-04-16 | 2015-10-22 | 上海数字电视国家工程研究中心有限公司 | 前导符号的接收方法及装置 |
KR101890630B1 (ko) | 2014-05-28 | 2018-08-22 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
KR102004274B1 (ko) | 2014-06-10 | 2019-10-01 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
EP3197080A4 (en) * | 2014-08-21 | 2018-05-16 | LG Electronics Inc. | Apparatus for transmitting broadcast signal, apparatus for receiving broadcast signal, method for transmitting broadcast signal, and method for receiving broadcast signal |
CN106797364B (zh) | 2014-10-12 | 2020-07-31 | Lg 电子株式会社 | 广播信号发送装置、广播信号接收装置、广播信号发送方法以及广播信号接收方法 |
WO2016068406A1 (en) | 2014-10-27 | 2016-05-06 | Samsung Electronics Co., Ltd. | Additional channels using preamble symbols |
CN106105068B (zh) | 2014-12-08 | 2019-03-12 | Lg电子株式会社 | 广播信号发送装置、广播信号接收装置、广播信号发送方法以及广播信号接收方法 |
KR102024611B1 (ko) | 2014-12-29 | 2019-11-04 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
KR102108073B1 (ko) | 2014-12-29 | 2020-05-08 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
CN113437978A (zh) * | 2015-01-26 | 2021-09-24 | Lg 电子株式会社 | 用于收发广播信号的装置和方法 |
JP6453463B2 (ja) | 2015-01-27 | 2019-01-16 | エルジー エレクトロニクス インコーポレイティド | 放送信号送信装置、放送信号受信装置、放送信号送信方法、及び放送信号受信方法 |
CA2963063C (en) * | 2015-02-04 | 2019-06-04 | Lg Electronics Inc. | Apparatus and method for transreceiving broadcast signals |
US11115964B2 (en) | 2015-02-12 | 2021-09-07 | Huawei Technologies Co., Ltd. | System and method for auto-detection of WLAN packets using header |
CN112234999B (zh) * | 2015-03-02 | 2023-08-29 | 三星电子株式会社 | 发送方法和接收方法 |
US9876604B2 (en) * | 2015-05-06 | 2018-01-23 | Qualcomm, Incorporated | Channel bonding signaling to in-range devices |
GB2539662A (en) | 2015-06-22 | 2016-12-28 | Sony Corp | Transmitter and Receiver and Methods of Trasmitting and Receiving |
US10136287B2 (en) * | 2015-07-09 | 2018-11-20 | Electronics And Telecommunications Research Institute | Method and apparatus for close proximity communications |
KR102157654B1 (ko) * | 2015-11-01 | 2020-09-18 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
US10080215B2 (en) * | 2016-08-05 | 2018-09-18 | Nokia Technologies Oy | Transportation of user plane data across a split fronthaul interface |
US10231254B2 (en) | 2016-08-05 | 2019-03-12 | Nokia Technologies Oy | 5G cloud RAN method for symbol by symbol bit streaming |
BR112022009810A2 (pt) * | 2019-11-20 | 2022-08-09 | Xris Corp | Método para codificação/decodificação de sinal de imagem, e dispositivo para o mesmo |
WO2021150463A1 (en) * | 2020-01-21 | 2021-07-29 | Comsonics, Inc. | Leakage detection for cable tv systems with upstream signals above 118 mhz |
US11757535B2 (en) * | 2020-06-23 | 2023-09-12 | Infinera Corporation | Data synchronization in optical networks and devices |
CN114866390B (zh) * | 2022-04-03 | 2024-04-19 | 东北师范大学 | 一种基于im/dd的光通信高性能信息传输系统 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7548522B2 (en) * | 2003-03-27 | 2009-06-16 | Ktfreetel Co., Ltd. | Orthogonal frequency division multiplexing wireless communication operable on frequency selective channel, and channel compensation method |
CN100373941C (zh) | 2003-10-22 | 2008-03-05 | 深圳市研祥智能科技股份有限公司 | 基于mpeg-1的数字电视广播系统 |
KR100683879B1 (ko) * | 2004-05-06 | 2007-02-15 | 삼성전자주식회사 | 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법 |
US8477799B2 (en) * | 2005-11-07 | 2013-07-02 | Electronics And Telecommunications Research Institute | Method for using flexible bandwidth in OFDMA-based cognitive radio system, base station and subscriber station using the same |
JP4583295B2 (ja) * | 2005-11-29 | 2010-11-17 | 富士通株式会社 | 無線通信システムにおける再送制御方法及び送信機 |
US7756004B2 (en) * | 2005-12-20 | 2010-07-13 | Samsung Electronics Co., Ltd. | Interleaver design with column swap and bit circulation for multiple convolutional encoder MIMO OFDM system |
KR101162211B1 (ko) | 2006-01-27 | 2012-07-04 | 엘지전자 주식회사 | 디지털 방송 시스템 및 처리 방법 |
CN101573902B (zh) | 2006-10-03 | 2013-03-27 | 维尔塞特公司 | 卫星通信系统中的网关设备和广播方法 |
JP5415280B2 (ja) * | 2007-01-16 | 2014-02-12 | コーニンクレッカ フィリップス エヌ ヴェ | データビット又はシンボルをインタリーブするためのシステム、装置及び方法 |
US8238436B2 (en) * | 2007-03-30 | 2012-08-07 | Mediatek Inc. | Methods and device for fast acquisition of digital video signals |
KR20080095809A (ko) | 2007-04-25 | 2008-10-29 | 엘지전자 주식회사 | 신호 송수신 방법 및 신호 송수신 장치 |
KR20080106135A (ko) | 2007-05-31 | 2008-12-04 | 엘지전자 주식회사 | 신호 송수신 방법 및 신호 송수신 장치 |
WO2008147159A1 (en) | 2007-05-31 | 2008-12-04 | Lg Electronics Inc. | Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal |
WO2008147158A1 (en) | 2007-05-31 | 2008-12-04 | Lg Electronics Inc. | Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal |
CN101743752B (zh) | 2007-07-12 | 2013-02-13 | Lg电子株式会社 | 发送和接收信号的装置以及发送和接收信号的方法 |
US8248910B2 (en) | 2008-01-29 | 2012-08-21 | Nokia Corporation | Physical layer and data link layer signalling in digital video broadcast preamble symbols |
US8009685B2 (en) * | 2008-02-01 | 2011-08-30 | Nokia Corporation | Signalling the presence of extension frames |
CN102292984B (zh) | 2009-03-03 | 2013-12-11 | Lg电子株式会社 | 用于发送和接收信号的装置以及用于发送和接收信号的方法 |
-
2009
- 2009-05-13 CN CN2009801554308A patent/CN102292984B/zh not_active Expired - Fee Related
- 2009-05-13 US US13/145,315 patent/US8670494B2/en not_active Expired - Fee Related
- 2009-05-13 WO PCT/KR2009/002521 patent/WO2010101328A1/en active Application Filing
- 2009-05-13 KR KR1020117019437A patent/KR101556170B1/ko active IP Right Grant
- 2009-05-13 AU AU2009341664A patent/AU2009341664B2/en not_active Ceased
- 2009-06-03 PT PT09161850T patent/PT2226983E/pt unknown
- 2009-06-03 EP EP11165499.2A patent/EP2387192B1/en not_active Not-in-force
- 2009-06-03 AT AT09161850T patent/ATE520236T1/de not_active IP Right Cessation
- 2009-06-03 PL PL11165507T patent/PL2387193T3/pl unknown
- 2009-06-03 SI SI200930346T patent/SI2387193T1/sl unknown
- 2009-06-03 DK DK11165499.2T patent/DK2387192T3/da active
- 2009-06-03 ES ES11165507T patent/ES2390571T3/es active Active
- 2009-06-03 ES ES09161850T patent/ES2371537T3/es active Active
- 2009-06-03 DK DK09161850.4T patent/DK2226983T3/da active
- 2009-06-03 PT PT111654992T patent/PT2387192E/pt unknown
- 2009-06-03 EP EP09161850A patent/EP2226983B1/en not_active Not-in-force
- 2009-06-03 PL PL09161850T patent/PL2226983T3/pl unknown
- 2009-06-03 PT PT11165507T patent/PT2387193E/pt unknown
- 2009-06-03 EP EP11165507A patent/EP2387193B1/en not_active Not-in-force
- 2009-06-03 SI SI200930099T patent/SI2226983T1/sl unknown
- 2009-06-03 ES ES11165499T patent/ES2429351T3/es active Active
- 2009-06-03 PL PL11165499T patent/PL2387192T3/pl unknown
-
2014
- 2014-01-22 US US14/160,827 patent/US9647730B2/en active Active
-
2017
- 2017-03-23 US US15/467,846 patent/US9882763B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9647730B2 (en) | 2017-05-09 |
PT2226983E (pt) | 2011-11-25 |
KR101556170B1 (ko) | 2015-09-30 |
ES2429351T3 (es) | 2013-11-14 |
SI2387193T1 (sl) | 2012-12-31 |
ES2371537T3 (es) | 2012-01-04 |
EP2387192B1 (en) | 2013-07-31 |
EP2226983B1 (en) | 2011-08-10 |
DK2226983T3 (da) | 2011-11-28 |
PL2387193T3 (pl) | 2012-12-31 |
US20170195160A1 (en) | 2017-07-06 |
AU2009341664A1 (en) | 2010-09-10 |
EP2387193A1 (en) | 2011-11-16 |
EP2387192A1 (en) | 2011-11-16 |
CN102292984B (zh) | 2013-12-11 |
KR20110129380A (ko) | 2011-12-01 |
WO2010101328A1 (en) | 2010-09-10 |
SI2226983T1 (sl) | 2011-12-30 |
US20110274204A1 (en) | 2011-11-10 |
EP2387193B1 (en) | 2012-07-04 |
AU2009341664B2 (en) | 2014-03-20 |
PT2387192E (pt) | 2013-10-07 |
PL2387192T3 (pl) | 2013-11-29 |
EP2226983A1 (en) | 2010-09-08 |
ES2390571T3 (es) | 2012-11-14 |
DK2387192T3 (da) | 2013-10-14 |
US9882763B2 (en) | 2018-01-30 |
US8670494B2 (en) | 2014-03-11 |
ATE520236T1 (de) | 2011-08-15 |
CN102292984A (zh) | 2011-12-21 |
US20140133592A1 (en) | 2014-05-15 |
PL2226983T3 (pl) | 2012-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
PT2387193E (pt) | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal | |
EP2424146B1 (en) | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal | |
EP2385667B1 (en) | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal | |
EP2461513B1 (en) | Apparatus and method for transmitting and receiving a broadcast signal | |
EP2228960B1 (en) | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal | |
PT2388967E (pt) | Aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal | |
PT2448163E (pt) | Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal | |
PT2216926E (pt) | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal | |
PT2214367E (pt) | Dispositivo e processo para a transmissão e recepção de um sinal | |
PT2207295E (pt) | ¿aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal | |
PT2216951E (pt) | Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal | |
PT2222008E (pt) | Dispositivo e processo para a transmissão e recepção de um sinal | |
AU2014202290B2 (en) | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal |