ES2401949T3 - Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal - Google Patents
Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal Download PDFInfo
- Publication number
- ES2401949T3 ES2401949T3 ES09161868T ES09161868T ES2401949T3 ES 2401949 T3 ES2401949 T3 ES 2401949T3 ES 09161868 T ES09161868 T ES 09161868T ES 09161868 T ES09161868 T ES 09161868T ES 2401949 T3 ES2401949 T3 ES 2401949T3
- Authority
- ES
- Spain
- Prior art keywords
- data
- block
- layer
- preamble
- interleaving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2697—Multicarrier modulation systems in combination with other modulation techniques
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/152—Bose-Chaudhuri-Hocquenghem [BCH] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
- H04L1/0043—Realisations of complexity reduction techniques, e.g. use of look-up tables
- H04L1/0044—Realisations of complexity reduction techniques, e.g. use of look-up tables specially adapted for power saving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
- H04L1/0058—Block-coded modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0065—Serial concatenated codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0072—Error control for data other than payload data, e.g. control data
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0075—Transmission of coding parameters to receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/3405—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
- H04L1/0068—Rate matching by puncturing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/08—Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Algebra (AREA)
- General Physics & Mathematics (AREA)
- Pure & Applied Mathematics (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Un método para transmitir uan trama de señal de difusión que incluye datos de Conducto de Capa Física, conocidos como datos de PLP y datos de Capa 1, conocidos como datos de L1, para señalizar los datos de PLP, el método que comprende:codificar los datos de L1; intercalar en el tiempo los datos de L1 codificacos según un Intercalado en el Tiempo de Capa 1, conocido como TI de L1, la información del modo para sacar al menos un bloque de TI de L1; insertar una cabecera de Capa 1 em ña àrte deñamtera del bloque de TI de L1, en donde la cabecera de Capa 1 incluye la información del Modo de TI de L1; construir una trama de señal en base a los símbolos de preámbulo y los símbolos de datos, en donde los símbolos de preámbulo incluyen al menos un bloque de Capa 1 y el bloque de Capa 1 incluye al menos una cabecera de Capa 1 y el bloque de TI de L1, en donde los símbolos de datos incluyen los datos de PLP; modular la trama de señal mediante un método de Multiplexación por División de Frecuencia Ortogonal, OFDM; y transmitir la trama de señal modulada, en donde la información del Modo de TI de L1 indica una profundidad de intercalado en el tiempo para los datos de L1 y la profundidad de intercalado en el tiempo corresponde al número de símbolos de priámbulo en la trama de señal, caracterizado porque el bloque de Capa 1 se repite en 7,61 MHz en un símbolo de preámbulo.
Description
Aparato para transmitir y recibir una senal y metodo para transmitir y recibir una senal.
Antecedentes de la invenci6n
Campo de la invenci6n
La presente invenci6n se refiere a un metodo para transmitir y recibir una senal y un aparato para transmitir y recibir una senal, y mas particularmente, a un metodo para transmitir y recibir una senal y un aparato para transmitir y recibir una senal, que son capaces de mejorar la eficiencia de transmisi6n de datos.
Descripci6n de la tecnica relacionada
Segun se ha desarrollado la tecnologia de difusi6n digital, los usuarios han recibido una imagen en movimiento de alta definici6n (HD). Con el desarrollo continuo de un algoritmo de compresi6n y un alto rendimiento de los componentes fisicos, se proporcionara un entorno mejor a los usuarios en el futuro. Un sistema de televisi6n digital (DTV) puede recibir una senal de difusi6n digital y proporcionar una variedad de servicios complementarios a los usuarios asi como una senal de video y una senal de audio. La EP2099150 describe una informaci6n de control de codificaci6n en un sistema de comunicaci6n inalambrico. La codificaci6n y modulaci6n de canal de estructura de Trama de difusi6n de video Digital (DVB) del ETSI para un sistema de difusi6n de televisi6n digital terrestre de segunda generaci6n (DVB-T2), cita de Internet de octubre de 2008 describe una codificaci6n y modulaci6n de canal para servicios de televisi6n digital.
La Difusi6n de Video Digital (DVB)-C2 es la tercera especificaci6n que se une a la familia de DVB de sistemas de transmisi6n de segunda generaci6n. Desarrollada en 1994, hoy DVB-C esta desplegada en mas de 50 millones de sintonizadores de cable en todo el mundo. En linea con los otros sistemas de DVB de segunda generaci6n, la DVB-C2 usa una combinaci6n de c6digos de comprobaci6n de paridad de Baja densidad (LDPC) y BCH. Esta potente correcci6n de Errores sin canal de retorno (FEC) proporciona una mejora de alrededor de 5 dB de relaci6n portadora a ruido sobre DVB-C. Esquemas apropiados de intercalado de bits optimizan la robustez general del sistema de FEC. Extendidas por una cabecera, estas tramas se llaman Conductos de Capa Fisica (PLP). Uno o mas de estos PLP se multiplexan en un segmento de datos. El intercalado de dos dimensiones (en el dominio de tiempo y de la frecuencia) se aplica a cada segmento permitiendo al receptor eliminar el impacto de los deterioros de rafagas y la interferencia de frecuencia selectiva tal como una entrada de frecuencia unica.
Con el desarrollo de estas tecnologias de difusi6n digital, aument6 un requerimiento de un servicio tal como una senal de video y una senal de audio y aument6 gradualmente el tamano de los datos deseados por los usuarios o el numero de canales de difusi6n.
Resumen de la invenci6n
Por consiguiente, la presente invenci6n se dirige a un metodo para transmitir y recibir una senal y un aparato para transmitir y recibir una senal que obvia sustancialmente uno o mas problemas debidos a las limitaciones y desventajas de la tecnica relacionada.
Un objeto de la presente invenci6n es proporcionar un metodo para transmitir una senal de difusi6n a un receptor, el metodo que comprende: codificar los datos de preambulo; intercalar en el tiempo los datos de preambulo codificados y sacar un bloque de TI de capa 1 (L1); insertar una cabecera de capa 1 (L1) en la parte delantera del bloque de TI de L1 segun la informaci6n del Modo TI de L1; construir una trama de senal en base a los simbolos de preambulo, en donde los simbolos de preambulo que comprenden al menos un bloque de TI de L1 y cabecera de L1; modular la trama de senal mediante un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal (OFDM); y transmitir la trama de senal modulada, en donde la cabecera de L1 tiene la informaci6n del Modo de TI de L1 que indica una profundidad de intercalado en el tiempo para los datos de preambulo, la profundidad de intercalado en el tiempo que corresponde al numero de simbolos OFDM para el intercalado en el tiempo.
Otro aspecto de la presente invenci6n proporciona un metodo para recibir una senal de difusi6n, el metodo que comprende: demodular la senal recibida mediante el uso de un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal (OFDM); obtener una trama de senal a partir de las senales demoduladas, la trama de senal que comprende simbolos de preambulo y simbolos de datos, los simbolos de preambulo que comprenden al menos un bloque de TI de L1 y cabecera de L1, el bloque de TI de L1 que tiene informaci6n de senalizaci6n de L1 para senalizar los simbolos de datos, en donde la cabecera de L1 se inserta en el bloque de TI de L1 segun la informaci6n del modo de TI de L1; desintercalar en el tiempo en el bloque de TI de L1; y decodificar el bloque de TI de L1 desintercalado en el tiempo, en donde la cabecera de L1 tiene la informaci6n del Modo de TI de L1 que indica una profundidad de intercalado en el tiempo para los datos de preambulo, la profundidad de intercalado en el tiempo que corresponde al numero de simbolos OFDM para el intercalado en el tiempo.
Aun otro aspecto de la presente invenci6n proporciona un transmisor para transmitir una senal de difusi6n a un receptor, el transmisor que comprende: un codificador configurado para codificar los datos de preambulo; un
intercalador en el tiempo configurado para intercalar en el tiempo los datos de preambulo codificados y sacar un bloque de TI de capa 1 (L1); un m6dulo de inserci6n de Cabecera de L1 configurado para insertar la cabecera de capa 1 (L1) en la parte delantera del bloque de TI de L1 segun la informaci6n del modo de TI de L1; un formador de tramas configurado para construir una trama de senal en base a los simbolos de preambulo, en donde los simbolos de preambulo que comprenden al menos un bloque de TI de L1 y cabecera de L1; un modulador configurado para Modular la trama de senal mediante un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal (OFDM); y una unidad de transmisi6n configurada para transmitir la trama de senal modulada, en donde el transmisor esta configurado para procesar senales en donde la cabecera de L1 tiene la informaci6n del Modo de TI de L1 que indica una profundidad de intercalado en el tiempo para los datos de preambulo, la profundidad de intercalado en el tiempo que corresponde al numero de simbolos OFDM para el intercalado en el tiempo.
Aun un aspecto adicional de la presente invenci6n proporciona un receptor para recibir una senal de difusi6n, el receptor que comprende: un demodulador configurado para demodular la senal recibida mediante el uso de un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal (OFDM); un analizador sintactico de tramas configurado para obtener una trama de senal a partir de las senales demoduladas, la trama de senal que comprende simbolos de preambulo y simbolos de datos, los simbolos de preambulo que comprenden al menos un bloque de TI de L1 y cabecera de L1, el bloque de TI de L1 que tiene informaci6n de senalizaci6n de L1 para senalizar los simbolos de datos, en donde la cabecera de L1 se inserta en un bloque de TI de L1 segun la informaci6n del modo de TI de L1; un desintercalador en el tiempo configurado para desintercalar en el tiempo en el bloque de TI de L1; y un decodificador configurado para decodificar el bloque de TI de L1 desintercalado en el tiempo, en donde el receptor se configura para procesar senales en donde la cabecera de L1 tiene la informaci6n del Modo de TI de L1 que indica una profundidad de intercalado en el tiempo para los datos de preambulo, la profundidad de intercalado en el tiempo que corresponde al numero de simbolos OFDM para el intercalado en el tiempo.
Breve descripci6n de los dibujos
Los dibujos anexos, que se incluyen para proporcionar una comprensi6n adicional de la invenci6n y se incorporan en y constituyen una parte de esta solicitud, ilustran la(s) realizaci6n(es) de la invenci6n y junto con la descripci6n sirven para explicar el principio de la invenci6n. En los dibujos:
La Fig. 1 es un ejemplo de modulaci6n de amplitud en Cuadratura -64 (QAM) usada en el DVB-T europeo.
La Fig. 2 es un metodo de C6digo Gray Reflejado Binario (BRGC).
La Fig. 3 es una salida cerca de Gaussiana que modifica la 64-QAM usada en DVB-T.
La Fig. 4 es la distancia Hamming entre un par Reflejado en BRGC.
La Fig. 5 es las caracteristicas en QAM donde existe un par Reflejado para cada eje I y eje Q.
La Fig. 6 es un metodo para modificar la QAM usando un par Reflejado de BRGC.
La Fig. 7 es un ejemplo de 64/256/1024/4096-QAM modificada.
Las Fig. 8-9 son un ejemplo de 64-QAM modificada usando un Par Reflejado de BRGC.
Las Fig. 10-11 son un ejemplo de 256-QAM modificada usando un par Reflejado de BRGC.
Las Fig. 12-13 son un ejemplo de 1024-QAM modificada usando un Par Reflejado de BRGC (0-511).
Las Fig. 14-15 son un ejemplo de 1024-QAM modificada usando un Par Reflejado de BRGC (512-1023).
Las Fig. 16-17 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (0-511).
Las Fig. 18-19 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (512-1023).
Las Fig. 20-21 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (1024-1535).
Las Fig. 22-23 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (1536-2047).
Las Fig. 24-25 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (2048-2559).
Las Fig. 26-27 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (2560-3071).
Las Fig. 28-29 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (3072-3583).
Las Fig. 30-31 son un ejemplo de 4096-QAM modificada usando un Par Reflejado de BRGC (3584-4095).
La Fig. 32 es un ejemplo de correlaci6n de Bits de QAM Modificada donde 256-QAM se modifica usando BRGC.
La Fig. 33 es un ejemplo de transformaci6n de MQAM en una constelaci6n No uniforme.
La Fig. 34 es un ejemplo de un sistema de transmisi6n digital.
La Fig. 35 es un ejemplo de un procesador de entrada.
La Fig. 36 es una informaci6n que se puede incluir en Banda Base (BB).
La Fig. 37 es un ejemplo de BICM.
La Fig. 38 es un ejemplo de un codificador acortado/perforado.
La Fig. 39 es un ejemplo de aplicaci6n de varias constelaciones.
La Fig. 40 es otro ejemplo de casos donde se considera compatibilidad entre sistemas convencionales.
La Fig. 41 es una estructura de trama que comprende un preambulo para la senalizaci6n de L1 y un simbolo de
datos para los datos de PLP.
La Fig. 42 es un ejemplo de formador de tramas.
La Fig. 43 es un ejemplo de inserci6n de piloto (404) mostrado en la Fig. 4.
La Fig. 44 es una estructura de SP.
La Fig. 45 es una nueva estructura de SP o Patr6n Piloto (PP) 5'.
La Fig. 46 es una estructura PP5' sugerida.
La Fig. 47 es una relaci6n entre el simbolo de datos y el preambulo.
La Fig. 48 es otra relaci6n entre el simbolo de datos y el preambulo.
La Fig. 49 es un ejemplo de perfil de retardo del canal por cable.
La Fig. 50 es una estructura de piloto disperso que usa z=56 y z=112.
La Fig. 51 es un ejemplo de modulador basado en OFDM.
La Fig. 52 es un ejemplo de estructura de preambulo.
La Fig. 53 es un ejemplo de decodificaci6n de Preambulo.
La Fig. 54 es un proceso para el diseno de preambulo mas optimizado.
La Fig. 55 es otro ejemplo de estructura de preambulo.
La Fig. 56 es otro ejemplo de decodificaci6n de Preambulo.
La Fig. 57 es un ejemplo de estructura de Preambulo.
La Fig. 58 es un ejemplo de decodificaci6n de L1.
La Fig. 59 es un ejemplo de procesador anal6gico.
La Fig. 60 es un ejemplo de sistema de receptor digital.
La Fig. 61 es un ejemplo de procesador anal6gico usado en el receptor.
La Fig. 62 es un ejemplo de demodulador.
La Fig. 63 es un ejemplo de analizador sintactico de tramas.
La Fig. 64 es un ejemplo de demodulador de BICM.
La Fig. 65 es un ejemplo de decodificaci6n de LDPC que usa acortado/perforaci6n.
La Fig. 66 es un ejemplo de procesador de salida.
La Fig. 67 es un ejemplo de tasa de repetici6n de bloque de L1 de 8 MHz.
La Fig. 68 es un ejemplo de tasa de repetici6n de bloque de L1 de 8 MHz.
La Fig. 69 es una nueva tasa de repetici6n de bloque de L1 de 7,61 MHz.
La Fig. 70 es un ejemplo de senalizaci6n de L1 que se transmite en lacabecera de trama.
La Fig. 71 es el resultado de la simulaci6n de la Estructura de L1 y del preambulo.
La Fig. 72 es un ejemplo de intercalador de simbolos.
La Fig. 73 es un ejemplo de una transmisi6n de bloque de L1.
La Fig. 74 es otro ejemplo de senalizaci6n de L1 transmitida dentro de una cabecera de trama.
La Fig. 75 es un ejemplo de intercalado/desintercalado en frecuencia o tiempo.
La Fig. 76 es una tabla que analiza la sobrecarga de senalizaci6n de L1 que se transmite en la cabecera de la
FECFRAME en la Inserci6n de Cabecera de ModCod (307) en el recorrido de los datos del m6dulo de BICM
mostrado en la Fig. 3.
La Fig. 77 esta mostrando una estructura para la cabecera de FECFRAME para minimizar la sobrecarga.
La Fig. 78 esta mostrando un rendimiento de la tasa de error de bit (BER) de la protecci6n de L1 antes mencionada.
La Fig. 79 esta mostrando ejemplos de una trama de transmisi6n y una estructura de trama de FEC.
La Fig. 80 esta mostrando un ejemplo de senalizaci6n de L1.
La Fig. 81 esta mostrando un ejemplo de senalizaci6n de L1 previa.
La Fig. 82 esta mostrando una estructura de bloque de senalizaci6n de L1.
La Fig. 83 esta mostrando un intercalado en el tiempo de L1.
La Fig. 84 esta mostrando un ejemplo para extraer informaci6n de modulaci6n y c6digo.
La Fig. 85 esta mostrando otro ejemplo de senalizaci6n de L1 previa.
La Fig. 86 esta mostrando un ejemplo de programaci6n del bloque de senalizaci6n de L1 que se transmite en un
preambulo.
La Fig. 87 esta mostrando un ejemplo de senalizaci6n de L1 previa donde se considera un aumento de potencia.
La Fig. 88 esta mostrando un ejemplo de senalizaci6n de L1.
La Fig. 89 esta mostrando otro ejemplo para extraer informaci6n de modulaci6n y c6digo.
La Fig. 90 esta mostrando otro ejemplo para extraer informaci6n de modulaci6n y c6digo.
La Fig. 91 esta mostrando un ejemplo de sincronizaci6n de L1 previa.
La Fig. 92 esta mostrando un ejemplo de senalizaci6n de L1 previa.
La Fig. 93 esta mostrando un ejemplo de senalizaci6n de L1.
La Fig. 94 esta mostrando un ejemplo de recorrido de la senalizaci6n de L1.
La Fig. 95 es otro ejemplo de la senalizaci6n de L1 transmitida dentro de una cabecera de trama.
La Fig. 96 es otro ejemplo de la senalizaci6n de L1 transmitida dentro de una cabecera de trama.
La Fig. 97 es otro ejemplo de la senalizaci6n de L1 transmitida dentro de una cabecera de trama.
La Fig. 98 esta mostrando un ejemplo de senalizaci6n de L1.
La Fig. 99 es un ejemplo de intercalador de simbolos.
La Fig. 100 esta mostrando un rendimiento de intercalado del intercalador en tiempo de la Fig. 99.
La Fig. 101 es un ejemplo de intercalador de simbolos.
La Fig. 102 esta mostrando un rendimiento de intercalado del intercalador en tiempo de la Fig. 101.
La Fig. 103 es un ejemplo de desintercalador de simbolos.
La Fig. 104 es otro ejemplo de intercalado en el tiempo.
La Fig. 105 es un resultado de intercalado usando el metodo mostrado en la Fig. 104.
La Fig. 106 es un ejemplo de metodo de direccionamiento de la Fig. 105.
La Fig. 107 es otro ejemplo de intercalado en el tiempo de L1.
La Fig. 108 es un ejemplo de desintercalador de simbolos.
La Fig. 109 es otro ejemplo de desintercalador.
La Fig. 110 es un ejemplo de desintercalador de simbolos.
La Fig. 111 es un ejemplo de direcciones de fila y columna para el desintercalado en el tiempo.
La Fig. 112 muestra un ejemplo de intercalado general de bloques en un dominio de simbolo de datos donde no se
usan los pilotos.
La Fig. 113 es un ejemplo de un transmisor OFDM que usa segmentos de datos.
La Fig. 114 es un ejemplo de un receptor OFDM que usa segmentos de datos.
La Fig. 115 es un ejemplo de intercalador en el tiempo y un ejemplo de desintercalador en el tiempo.
La Fig. 116 es un ejemplo de formaci6n de simbolos OFDM.
La Fig. 117 es un ejemplo de un Intercalador en el Tiempo (TI).
La Fig. 118 es un ejemplo de un Intercalador en el Tiempo (TI).
La Fig. 119 es un ejemplo de una estructura de preambulo en un transmisor y un ejemplo de un proceso en un
receptor.
La Fig. 120 es un ejemplo de un proceso en un receptor para obtener L1 XFEC FRAME a partir del preambulo.
La Fig. 121 es un ejemplo de una estructura de preambulo en un transmisor y un ejemplo de un proceso en un
receptor.
La Fig. 122 es un ejemplo de un Intercalador en el Tiempo (TI).
La Fig. 123 es un ejemplo de un transmisor OFDM que usa segmentos de datos.
La Fig. 124 es un ejemplo de un receptor OFDM que usa segmentos de datos.
La Fig. 125 es un ejemplo de un Intercalador en el Tiempo (TI).
La Fig. 126 es un ejemplo de un Desintercalador en el Tiempo (TDI).
La Fig. 127 es un ejemplo de un Intercalador en el Tiempo (TI).
La Fig. 128 es un ejemplo de flujo de intercalado y desintercalado en el tiempo de preambulo.
La Fig. 129 es un parametro de profundidad de Intercalado en el Tiempo en la senalizaci6n de cabecera de L1.
La Fig. 130 es un ejemplo de una senalizaci6n de cabecera de L1, estructura de L1, y un metodo de relleno.
Descripci6n de las realizaciones preferentes
Se hara ahora referencia en detalle a las realizaciones preferentes de la presente invenci6n, ejemplos de las cuales se ilustran en los dibujos anexos. Siempre que sea posible, los mismos numeros de referencia se utilizaran a lo largo de los dibujos para referirse a las mismas partes o similares.
En la siguiente descripci6n, el termino quot;servicioquot; es indicativo de cualquiera de los contenidos de difusi6n que se pueden transmitir/recibir mediante el aparato de transmisi6n/recepci6n de senal.
La modulaci6n de amplitud en cuadratura (QAM) que usa el C6digo Binario Reflejado Gray (BRGC) se usa como modulaci6n en un entorno de transmisi6n de difusi6n donde se usa Modulaci6n Codificada de Intercalado de Bits (BICM) convencional. La Fig. 1 muestra un ejemplo de 64-QAM usada en la DVB-T europea.
El BRGC se puede hacer usando el metodo mostrado en la Fig. 2. Un BRGC de n bits se puede hacer anadiendo un c6digo inverso de BRGC de (n-1) bits (es decir, c6digo reflejado) a una parte trasera de (n-1) bits, anadiendo ceros a
#25;
una parte delantera de BRGC de (n-1) bits original, y anadiendo unos a una parte delantera de un c6digo reflejado. El c6digo BRGC hecho mediante este metodo tiene una distancia de Hamming entre c6digos adyacentes de uno (1). Ademas, cuando se aplica el BRGC a la QAM, la distancia de Hamming entre un punto y los cuatro puntos que estan mas estrechamente adyacentes al punto, es uno (1) y la distancia de Hamming entre el punto y otros cuatro puntos que son los segundos mas estrechamente adyacentes al punto, es dos (2). Tales caracteristicas de las distancias de Hamming entre un punto especifico de la constelaci6n y otros puntos adyacentes se pueden denominar como regla de correlaci6n de Gray en QAM.
Para hacer un sistema robusto contra el Ruido Blanco Gaussiano Aditivo (AWGN), la distribuci6n de las senales transmitidas desde un transmisor se puede hacer cercana a una distribuci6n Gaussiana. Para ser capaces de hacer eso, se pueden modificar las ubicaciones de los puntos en la constelaci6n. La Fig. 3 muestra una salida pr6xima a Gaussiana modificando la 64-QAM usada en DVB-T. Tal constelaci6n se puede denominar como QAM No uniforme (NU-QAM).
Para hacer una constelaci6n de QAM No uniforme, se puede usar la Funci6n de Distribuci6n Acumulativa (CDF) Gaussiana. En el caso de 64, 256, o 1024 QAM, es decir, 2AN AM, la QAM se puede dividir en dos N-PAM independientes. Dividiendo la CDF Gaussiana en N secciones de probabilidad identica y permitiendo un punto de senal en cada secci6n para representar a la secci6n, se puede hacer una constelaci6n que tenga una distribuci6n Gaussiana. En otras palabras, se puede definir la coordenada xj de la N-PAM no uniforme recientemente definida como sigue:
La Fig. 3 es un ejemplo de transformaci6n de 64QAM de DVB-T en NU-64QAM usando los metodos anteriores. La Fig. 3 representa un resultado de modificaci6n de las coordenadas de cada eje I y eje Q usando los metodos anteriores y correlacionando los puntos de la constelaci6n previos a las coordenadas recientemente definidas. En el caso de 32, 128, o 512 QAM, es decir, QAM cruzada, que no es 2AN QAM, modificando adecuadamente Pj, se puede encontrar una nueva coordenada.
Una realizaci6n de la presente invenci6n puede modificar la QAM que usa un BRGC usando las caracteristicas del BRGC. Como se muestra en la Fig. 4, la distancia de Hamming entre un par Reflejado en BRGC es uno debido a que difiere solamente en un bit que se anade a la parte delantera de cada c6digo. La Fig. 5 muestra las caracteristicas en QAM donde existe el par Reflejado para cada eje I y eje Q. En esta figura, el par Reflejado existe en cada lado de la linea negra de puntos.
Usando los pares Reflejados que existen en QAM, se puede reducir una potencia media de una constelaci6n QAM mientras que se mantiene la regla de correlaci6n de Gray en QAM. En otras palabras, en una constelaci6n donde una potencia media esta normalizada como 1, se puede aumentar la distancia Euclideana minima en la constelaci6n. Cuando esta QAM modificada se aplica a los sistemas de difusi6n o de comunicaci6n, es posible implementar o bien un sistema mas robusto al ruido que usa la misma energia que un sistema convencional o bien un sistema con el mismo rendimiento que un sistema convencional pero que usa menos energia.
La Fig. 6 muestra un metodo para modificar la QAM usando un par Reflejado de BRGC. La Fig. 6a muestra una constelaci6n y la Fig. 6b muestra un diagrama de flujo para modificar la QAM usando un par Reflejado de BRGC. Primero, se tiene que encontrar un punto objetivo que tenga la potencia mayor entre los puntos de la constelaci6n. Los puntos candidatos son puntos donde ese punto objetivo puede moverse y son los puntos colindantes mas cercanos del par reflejado del punto objetivo. Entonces, necesita ser encontrado un punto vacio (es decir, un punto que aun no esta tomado por otros puntos) que tenga la menor potencia entre los puntos candidatos y se comparan la potencia del punto objetivo y la potencia de un punto candidato. Si la potencia del punto candidato es menor, el punto objetivo se mueve al punto candidato. Estos procesos se repiten hasta que una potencia media de los puntos en la constelaci6n alcance un minimo mientras que se mantiene la regla de correlaci6n de Gray.
La Fig. 7 muestra un ejemplo de 64/256/1024/4096-QAM modificada. Los valores corrrelacionados de Gray corresponden a las Fig. 8 -31 respectivamente. Ademas de estos ejemplos, se pueden realizar otros tipos de QAM modificada que permiten la optimizaci6n de identica potencia. Esto es debido a que un punto objetivo puede moverse a multiples puntos candidatos. La QAM modificada sugerida se puede aplicar a, no solamente la 64/256/1024/4096-QAM, sino tambien a una QAM cruzada, una QAM de mayor tamano, o modulaciones que usan otro BRGC distinto de QAM.
La Fig. 32 muestra un ejemplo de correlaci6n de bits de QAM Modificada donde 256-QAM se modifica usando un BRGC. La Fig. 32a y la Fig. 32b muestran correlaciones de los Bits Mas Significativos (MSB). Los puntos indicados como circulos rellenos representan correlaciones de unos y puntos indicados como circulos en blanco representan
correlaciones de ceros. De la misma manera, cada bit se correlaciona como se muestra en las figuras desde (a) hasta (h) en la Fig. 32, hasta que se correlacionan los Bits Menos Significativos (LSB). Como se muestra en la Fig. 32, la QAM modificada puede permitir la decisi6n de bits usando solamente los ejes I o Q como una QAM convencional, excepto para un bit que esta pr6ximo al MSB (Fig. 32c y Fig. 32d). Usando estas caracteristicas, se puede hacer un receptor simple modificando parcialmente un receptor para QAM. Se puede implementar un receptor eficiente comprobando tanto los valores de I como de Q solamente cuando se determina el bit pr6ximo al MSB y calculando solamente I o Q para el resto de bits. Este metodo se puede aplicar a una LLR Aproximada, una LLR Exacta, o una decisi6n Severa.
Usando la QAM modificada o MQAM, que usa las caracteristicas del BRGC anterior, se puede hacer una constelaci6n No uniforme o NU-MQAM. En la ecuaci6n anterior donde se usa una CDF Gaussiana, Pj se puede modificar para adaptar la MQAM. Al igual que la QAM, en MQAM, se pueden considerar dos PAM que tienen eje I y eje Q. No obstante, a diferencia de la QAM donde un numero de puntos que corresponden a un valor de cada eje PAM son identicos, el numero de puntos cambia en MQAM. Si un numero de puntos que corresponde al valor de orden j de la PAM se define como nj en una MQAM donde existe un total de M puntos de la constelaci6n, entonces Pj se puede definir como sigue:
Usando la Pj recientemente definida, la MQAM se puede transformar en una constelaci6n No uniforme. Pj se puede definir como sigue para el ejemplo de 256-MQAM.
La Fig. 33 es un ejemplo de transformaci6n de una MQAM en una constelaci6n No uniforme. La NU-MQAM hecha usando estos metodos puede conservar las caracteristicas de los receptores de MQAM con las coordenadas modificadas de cada PAM. De esta manera, se puede implementar un receptor eficiente. Ademas, se puede implementar un sistema mas robusto al ruido que la NU-QAM previa. Para un sistema transmisi6n de difusi6n mas eficiente, es posible la hibridaci6n de MQAM y NU-MQAM. En otras palabras, se puede implementar un sistema mas robusto al ruido usando MQAM para un entorno donde se usa un c6digo de correcci6n de errores con la tasa de c6digo alta y usando NU-MQAM de otro modo. Para tal caso, un transmisor puede permitir a un receptor tener informaci6n de la tasa de c6digo de un c6digo de correcci6n de errores usado actualmente y un tipo de modulaci6n usado actualmente de manera que el receptor pueda demodular segun la modulaci6n usada actualmente.
La Fig. 34 muestra un ejemplo de sistema de transmisi6n digital. Las entradas pueden comprender un numero de flujos MPEG-TS o flujos GSE (Encapsulaci6n General de Flujos). Un m6dulo de procesador de entrada 101 puede anadir parametros de transmisi6n al flujo de entrada y realizar la programaci6n para un m6dulo de BICM 102. El m6dulo de BICM 102 puede anadir redundancia e intercalar datos para la correcci6n de errores del canal de transmisi6n. Un formador de tramas 103 puede construir tramas anadiendo pilotos e informaci6n de senalizaci6n de capa fisica. Un modulador 104 puede realizar la modulaci6n en los simbolos de entrada en metodos eficientes. Un procesador anal6gico 105 puede realizar diversos procesos para convertir las senales digitales de entrada en senales anal6gicas de salida.
La Fig. 35 muestra un ejemplo de un procesador de entrada. El flujo MPEG-TS o GSE de entrada se puede transformar mediante el preprocesador de entrada en un total de n flujos que se procesaran independientemente. Cada uno de esos flujos pueden ser o bien una trama de TS completa que incluye multiples componentes de servicios o una trama de TS minima que incluye un componente de servicio (es decir, video o audio). Ademas, cada uno de esos flujos puede ser un flujo de GSE que transmite o bien multiples servicios o bien un unico servicio.
El m6dulo de interfaz de entrada 202-1 puede asignar un numero de bits de entrada igual a la capacidad maxima de campo de datos de una trama en Banda Base (BB). Se puede insertar un relleno para completar la capacidad de bloque de c6digo de LDPC/BCH. El m6dulo de sincronizaci6n de flujo de entrada 203-1 puede proporcionar un mecanismo para regenerar, en el receptor, el reloj del Flujo de Transporte (o Flujo Generico empaquetado), para garantizar las tasas de bit y el retardo constantes extremo a extremo.
Para permitir que el Flujo de Transporte se recombine sin requerir memoria adicional en el receptor, los Flujos de Transporte de entrada se retardan mediante los compensadores de retardo 204-1-n considerando los parametros de intercalado de los PLP de datos en un grupo y los PLP comunes correspondientes. Los m6dulos de eliminaci6n de paquetes nulos 205-1-n pueden aumentar la eficiencia de transmisi6n eliminando el paquete nulo insertado para un
caso de servicio de VBR (tasa variable de bit). Los m6dulos de codificador de Comprobaci6n de Redundancia Ciclica (CRC) 206-1-n pueden anadir una CRC de paridad para aumentar la fiabilidad de la transmisi6n de una trama en BB. Los m6dulos de inserci6n de cabecera en BB 207-1-n pueden anadir una cabecera de trama en BB a una parte de inicio de una trama en BB. La informaci6n que se puede incluir en la cabecera en BB se muestra en la Fig. 36.
Un m6dulo de Fusionador/segmentador 208 puede realizar la segmentaci6n de la trama en BB de cada PLP, fusionando las tramas en BB a partir de multiples PLP, y programando cada trama en BB dentro de una trama de transmisi6n. Por lo tanto, el m6dulo fusionador/segmentador 208 puede sacar la informaci6n de senalizaci6n de L1 que se refiere a la asignaci6n del PLP en la trama. Por ultimo, un m6dulo aleatorizador en BB 209 puede aleatorizar los flujos de bits de entrada para minimizar la correlaci6n entre los bits dentro de los flujos de bits. Los m6dulos sombreados en la Fig. 35 son m6dulos usados cuando el sistema de transmisi6n usa un unico PLP, los otros m6dulos en la Fig. 35 son m6dulos usados cuando el dispositivo de transmisi6n usa multiples PLP.
La Fig. 37 muestra un ejemplo de m6dulo de BICM. La Fig. 37a muestra el recorrido de los datos y la Fig. 37b muestra el recorrido de L1 del m6dulo de BICM. Un m6dulo codificador externo 301 y un m6dulo codificador interno 303 pueden anadir redundancia a los flujos de bits de entrada para la correcci6n de errores. Un m6dulo intercalador externo 302 y un m6dulo intercalador interno 304 pueden intercalar bits para impedir el error de rafaga. El m6dulo intercalador Externo 302 se puede omitir si la BICM es especificamente para DVB-C2. Un m6dulo demultiplexor de bits 305 puede controlar la fiabilidad de cada bit sacado desde el m6dulo intercalador interno 304. Un m6dulo correlacionador de simbolos 306 puede correlacionar los flujos de bits de entrada en flujos de simbolos. En este momento, es posible usar cualquiera de una QAM convencional, una MQAM que usa el BRGC antes mencionado para mejora del rendimiento, una NU-QAM que usa modulaci6n No uniforme, o una NU-MQAM que usa modulaci6n No uniforme aplicada al BRGC para mejora del rendimiento. Para construir un sistema que sea mas robusto frente al ruido, se pueden considerar combinaciones de modulaciones que usan MQAM y/o NU-MQAM dependiendo de la tasa de c6digo del c6digo de correcci6n de errores y la capacidad de la constelaci6n. En este momento, el m6dulo correlacionador de Simbolos 306 puede usar una constelaci6n adecuada segun la tasa de c6digo y la capacidad de la constelaci6n. La Fig. 39 muestra un ejemplo de tales combinaciones.
El Caso 1 muestra un ejemplo de uso de NU-MQAM solamente a una tasa de c6digo baja para la implementaci6n simplificada del sistema. El Caso 2 muestra un ejemplo de uso de una constelaci6n optimizada a cada tasa de c6digo. El transmisor puede enviar informaci6n sobre la tasa de c6digo del c6digo de correcci6n de errores y la capacidad de la constelaci6n al receptor de manera que el receptor pueda usar una constelaci6n adecuada. La Fig. 40 muestra otro ejemplo de los casos donde se considera compatibilidad entre sistemas convencionales. Ademas de los ejemplos, son posibles combinaciones adicionales para optimizar el sistema.
El m6dulo de inserci6n de Cabecera de ModCod 307 mostrado en la Fig. 37 puede tomar informaci6n de realimentaci6n de codificaci6n y modulaci6n Adaptativa (ACM)/codificaci6n y modulaci6n Variable (VCM) y anadir informaci6n de parametros usada en la codificaci6n y la modulaci6n a un bloque de FEC como cabecera. La cabecera de tipo Modulaci6n/Tasa de c6digo (ModCod) puede incluir la siguiente informaci6n:
Tipo de FEC (1 bit) -LDPC larga o corta
Tasa de c6digo (3 bits)
Modulaci6n (3 bits) -hasta a 64K QAM
Identificador de PLP (8 bits)
El m6dulo intercalador de Simbolos 308 puede realizar el intercalado en el dominio de simbolos para obtener efectos de intercalado adicionales. Procesos similares realizados en el recorrido de los datos se pueden realizar en el recorrido de la senalizaci6n de L1 pero con parametros posiblemente diferentes (301-1 -308-1). En este punto, se puede usar un m6dulo de c6digo acortado/perforado (303-1) para c6digo interno.
La Fig. 38 muestra un ejemplo de codificaci6n de LDPC que usa acortamiento/perforaci6n. El proceso de acortamiento se puede realizar en los bloques de entrada que tienen menos bits que un numero requerido de bits para la codificaci6n de LDPC de tantos bits cero requeridos para la codificaci6n de LDPC se puedan rellenar (301c). Los flujos de bits de entrada Rellenados con Ceros pueden tener bits de paridad a traves de la codificaci6n de LDPC (302c). En este momento, para los flujos de bits que corresponden a flujos de bits originales, los ceros se pueden eliminar (303c) y para los flujos de bits de paridad, se puede realizar una perforaci6n (304c) segun las tasas de c6digo. Estos flujos de bits de informaci6n y flujos de bits de paridad procesados se pueden multiplexar en las secuencias originales y sacar (305c).
La Fig. 41 muestra una estructura de trama que comprende un preambulo para la senalizaci6n de L1 y un simbolo de datos para los datos de PLP. Se puede ver que el preambulo y los simbolos de datos se generan ciclicamente, usando una trama como unidad. Los simbolos de datos comprenden un PLP de tipo 0 que se transmite usando una modulaci6n/codificaci6n fija y un PLP de tipo 1 que se transmite usando una modulaci6n/codificaci6n variable. Para un PLP de tipo 0, la informaci6n tal como la modulaci6n, el tipo de FEC, y la tasa de c6digo de FEC se transmiten en
#28;
el preambulo (ver la Fig. 42 inserci6n de cabecera de Trama 401). Para un PLP de tipo 1, la informaci6n correspondiente se puede transmitir en la cabecera de bloque de FEC de un simbolo de datos (ver la Fig. 37 inserci6n de cabecera de ModCod 307). Mediante la separaci6n de los tipos de PLP, la sobrecarga de ModCod se puede reducir en un 3-4% de una tasa de transmisi6n total, para un PLP de tipo 0 que se transmite a una tasa fija. En un receptor, para un PLP de modulaci6n/codificaci6n fija de un PLP de tipo 0, el extractor de cabecera de Trama r401 mostrado en la Fig. 63 puede extraer informaci6n sobre la Modulaci6n y la tasa de c6digo FEC y proporcionar la informaci6n extraida a un m6dulo de decodificaci6n de BICM. Para un PLP de modulaci6n/codificaci6n variable de un PLP de tipo 1, los m6dulos de extracci6n de ModCod, r307 y r307-1 mostrados en la Fig. 64 pueden extraer y proporcionar los parametros necesarios para la decodificaci6n de BICM.
La Fig. 42 muestra un ejemplo de un formador de tramas. Un m6dulo de inserci6n de cabecera de trama 401 puede formar una trama a partir de los flujos de simbolos de entrada y puede anadir una cabecera de trama en la parte delantera de cada trama transmitida. La cabecera de trama puede incluir la siguiente informaci6n:
Numero de canales unidos (4 bits)
Intervalo de guarda (2 bits)
PAPR (2 bits)
Patr6n Piloto (2 bits)
Identificaci6n del Sistema Digital (16 bits)
Identificaci6n de trama (16 bits)
Longitud de trama (16 bits) - numero de simbolos de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal (OFDM) por trama
Longitud de supertrama (16 bits) -numero de tramas por supertrama
numero de PLP (8 bits)
para cada PLP
identificaci6n de PLP (8 bits)
Identificador de uni6n de canales (4 bits)
inicio de PLP (9 bits)
tipo de PLP (2 bits) -PLP comun u otros
tipo de carga util de PLP (5 bits)
tipo de MC (1 bit) -modulaci6n y codificaci6n fija/variable
si el tipo de MC == modulaci6n y codificaci6n fija
tipo de FEC (1 bit) -LDPC larga o corta
Tasa de c6digo (3 bits)
Modulaci6n (3 bits) -hasta 64K QAM
fin si;
Numero de canales de ranura (2 bits)
para cada ranura
Inicio de ranura (9 bits)
Anchura de ranura (9 bits)
fin para;
anchura de PLP (9 bits) -numero maximo de bloques de FEC de PLP
tipo de intercalado en el tiempo de PLP (2 bits)
fin para;
* CRC-32 (32 bits)
Se supone un entorno de uni6n de canales para la informaci6n de L1 transmitida en la cabecera de Trama y los datos que corresponden a cada segmento de datos se definen como PLP. Por lo tanto, informaci6n tal como el identificador de PLP, el identificador de uni6n de canales, y la direcci6n de inicio de PLP se requieren para cada canal usado en la uni6n. Una realizaci6n de esta invenci6n sugiere transmitir el campo de ModCod en la cabecera de trama de FEC si el tipo de PLP soporta modulaci6n/codificaci6n variable y transmitir el campo de ModCod en la cabecera de Trama si el tipo de PLP soporta modificaci6n/codificaci6n fija para reducir la sobrecarga de senalizaci6n. Ademas, si existe una banda de Ranura para cada PLP, transmitiendo la direcci6n de inicio de la Ranura y su anchura, puede llegar a ser innecesario decodificar las portadoras correspondientes en el receptor.
La Fig. 43 muestra un ejemplo de Patr6n Piloto 5 (PP5) aplicado en un entorno de uni6n de canales. Como se muestra, si las posiciones del SP son coincidentes con las posiciones del piloto de preambulo, puede suceder una estructura de piloto irregular.
La Fig. 43a muestra un ejemplo de m6dulo de inserci6n de piloto 404 como se muestra en la Fig. 42. Como se representa en la Fig. 43, si se usa una banda de frecuencia unica (por ejemplo, de 8 MHz), el ancho de banda disponible es de 7,61 MHz, pero si se unen multiples bandas de frecuencia, las bandas de guarda se pueden eliminar, de esta manera, la eficiencia de frecuencia puede aumentar extremadamente. La Fig. 43b es un ejemplo de m6dulo de inserci6n de preambulo 504 como se muestra en la Fig. 51 que se transmite en la parte delantera de la trama e incluso con uni6n de canales, el preambulo tiene una tasa de repetici6n de 7,61 MHz, que es el ancho de banda del bloque de L1. Esta es una estructura que considera el ancho de banda de un sintonizador que realiza el barrido de canal inicial.
Los Patrones Piloto existen tanto para el Preambulo como los Simbolos de Datos. Para el simbolo de datos, se pueden usar patrones piloto dispersos (SP). El Patr6n Piloto 5 (PP5) y el Patr6n Piloto 7 (PP7) de T2 pueden ser buenos candidatos para la interpolaci6n solamente en frecuencia. El PP5 tiene x=12, y=4, z=48 para GI=1/64 y el PP7 tiene x=24, y=4, z=96 para GI=1/128. Tambien es posible una interpolaci6n en el tiempo adicional para una mejor estimaci6n de canal. Los patrones piloto para el preambulo pueden cubrir todas las posiciones de piloto posibles para la adquisici6n inicial de canales. Ademas, las posiciones de piloto de preambulo deberian ser coincidentes con las posiciones de SP y se desea un unico patr6n piloto tanto para el preambulo como para el SP. Los pilotos de preambulo tambien se podrian usar para interpolaci6n en el tiempo y cada preambulo podria tener un patr6n piloto identico. Estos requerimientos son importantes para la detecci6n C2 en el barrido y necesarios para la estimaci6n del desplazamiento de frecuencia con correlaci6n de secuencia de aleatorizaci6n. En un entorno de uni6n de canales, la coincidencia en las posiciones de piloto tambien se deberia mantener para la uni6n de canales porque la estructura de piloto irregular puede degradar el rendimiento de la interpolaci6n.
En detalle, si una distancia z entre pilotos dispersos (SP) en un simbolo OFDM es de 48 y si una distancia y entre los SP correspondientes a una portadora de SP especifica a lo largo del eje de tiempo es de 4, una distancia efectiva x despues de la interpolaci6n en el tiempo llega a ser de 12. Esto es cuando una fracci6n del intervalo de guarda (GI) es 1/64. Si la fracci6n del GI es 1/128, se pueden usar x=24, y=4 y z=96. Si se usa uni6n de canales, las posiciones de SP se pueden hacer coincidentes con las posiciones de piloto de preambulo generando puntos no continuos en la estructura de piloto disperso.
En este momento, las posiciones de piloto de preambulo pueden ser coincidentes con todas las posiciones de SP de simbolo de datos. Cuando se usa uni6n de canales, el segmento de datos donde se transmite un servicio, se puede determinar con independencia de la granularidad del ancho de banda de 8 MHz. No obstante, para reducir la sobrecarga para el direccionamiento del segmento de datos, se puede elegir iniciar la transmisi6n desde la posici6n de SP y finalizar en la posici6n de SP.
Cuando un receptor recibe tales SP, si es necesario, el m6dulo de estimaci6n de canal r501 mostrado en la Fig. 62 puede realizar la interpolaci6n en el tiempo para obtener los pilotos mostrados en las lineas de puntos en la Fig. 43 y realizar la interpolaci6n en frecuencia. En este momento, para puntos no continuos de los que se indican los intervalos como 32 en la Fig. 43, se puede implementar o bien realizar interpolaciones en la izquierda y derecha separadamente o bien realizar interpolaciones solamente en un lado luego realizar la interpolaci6n en el otro lado usando las posiciones de piloto ya interpoladas de las que el intervalo es 12 como un punto de referencia. En este momento, la anchura del segmento de datos puede variar dentro de 7,61 MHz, de esta manara, un receptor puede minimizar el consumo de potencia realizando la estimaci6n de canal y decodificando solamente las subportadoras necesarias.
La Fig. 44 muestra otro ejemplo de PP5 aplicado en el entorno de uni6n de canales o una estructura de SP para mantener la distancia efectiva x como 12 para evitar la estructura de SP irregular mostrada en la Fig. 43 cuando se usa uni6n de canales. La Fig. 44a es una estructura de SP para simbolo de datos y la Fig. 44b es una estructura de SP para simbolo de preambulo.
Como se muestra, si la distancia de SP se mantiene consistente en el caso de uni6n de canales, no habra ningun problema en la interpolaci6n en frecuencia pero las posiciones de piloto entre simbolo de datos y preambulo no pueden ser coincidentes. En otras palabras, esta estructura no requiere estimaci6n de canal adicional para una estructura de SP irregular, no obstante, las posiciones de SP usadas en uni6n de canales y las posiciones de piloto de preambulo llegan a ser diferentes para cada canal.
La Fig. 45 muestra una nueva estructura de SP o PP5' para proporcionar una soluci6n a los dos problemas antes mencionados en el entorno de uni6n de canales. Especificamente, una distancia de piloto de x=16 pueden resolver esos problemas. Para conservar la densidad del piloto o para mantener la misma sobrecarga, un PP5' puede tener x=16, y=3, z=48 para GI=1/64 y un PP7' puede tener x=16, y=6, z=96 para GI=1/128. La capacidad de interpolaci6n solamente en frecuencia aun se puede mantener. Las posiciones de piloto se representan en la Fig. 45 para comparaci6n con la estructura de PP5.
La Fig. 46 muestra un ejemplo de un nuevo Patr6n SP o estructura de PP5' en un entorno de uni6n de canales. Como se muestra en la figura 46, si se usa o bien un unico canal o bien una uni6n de canales, se puede proporcionar una distancia de piloto efectiva de x=16. Ademas, debido a que las posiciones de SP se pueden hacer coincidentes con las posiciones de piloto de preambulo, se puede evitar el deterioro de la estimaci6n de canal causado por la irregularidad de SP o las posiciones de SP no coincidentes. En otras palabras, no existe ninguna posici6n de SP irregular para el interpolador en frecuencia y se proporciona coincidencia entre el preambulo y las posiciones de SP.
Consecuentemente, los nuevos patrones de SP propuestos pueden ser ventajosos porque el unico patr6n SP se puede usar tanto para el canal unico como unido; no se puede causar una estructura de piloto irregular, de esta manera es posible una buena estimaci6n de canal; tanto el preambulo como las posiciones de piloto de SP se pueden mantener coincidentes; la densidad de piloto se puede mantener la misma que para el PP5 y el PP7 respectivamente; y la capacidad de interpolaci6n solamente de Frecuencia tambien se puede conservar.
Ademas, la estructura de preambulo puede cumplir los requerimientos de manera que las posiciones de piloto de preambulo deberian cubrir todas las posiciones de SP posibles para la adquisici6n del canal inicial; el numero maximo de portadoras deberia ser de 3409 (7,61 MHz) para el barrido inicial; se deberian usar exactamente los mismos patrones piloto y secuencia de aleatorizaci6n para la detecci6n C2; y no se requiere un preambulo de detecci6n especifico como P1 en T2.
En terminos de relaci6n con la estructura de trama, la granularidad de posici6n del segmento de datos se puede modificar a 16 portadoras mas que 12, de esta manera, puede suceder menos sobrecarga de direccionamiento de posici6n y no se puede esperar otro problema con respecto a la condici6n de segmento de datos, condici6n de intervalo Nulo etc.
Por lo tanto, en el m6dulo de estimaci6n de canal r501 de la Fig. 62, se pueden usar pilotos en cada preambulo cuando se realiza la interpolaci6n en tiempo del SP de simbolo de datos. Por lo tanto, se pueden mejorar la adquisici6n de canal y la estimaci6n de canal en los limites de la trama.
Ahora, con respecto a los requerimientos relacionados con el preambulo y la estructura del piloto, hay consenso en que deberian coincidir las posiciones de pilotos de preambulo y SP con independencia de la uni6n de canales; el numero de portadoras totales en el bloque de L1 deberia ser divisible por la distancia de piloto para evitar una estructura irregular en el borde de la banda; los bloques de L1 se deberian repetir en el dominio de la frecuencia; y los bloques de L1 deberian ser siempre decodificables en una posici6n de ventana de sintonizador arbitraria. Requerimientos adicionales serian que los patrones y las posiciones de piloto se deberian repetir en periodos de 8 MHz; el desplazamiento correcto de frecuencia portadora se deberia estimar sin el conocimiento de uni6n de canales; y la decodificaci6n (reordenamiento) de L1 es imposible antes de que se compense el desplazamiento de frecuencia.
La Fig. 47 muestra una relaci6n entre el simbolo de datos y el preambulo cuando se usan las estructuras de preambulo como se muestra en la Fig. 52 y la Fig. 53. El bloque de L1 se puede repetir en periodos de 6 MHz. Para una decodificaci6n de L1, se deberian encontrar tanto el desplazamiento de frecuencia como el patr6n de desplazamiento de Preambulo. La decodificaci6n de L1 no es posible en la posici6n arbitraria del sintonizador sin informaci6n de uni6n de canales y un receptor no puede diferenciar entre el valor de desplazamiento de preambulo y el desplazamiento de frecuencia.
De esta manera, para un receptor, especificamente para el extractor de cabecera de Trama r401 mostrado en la Fig. 63 para realizar la decodificaci6n de senal de L1, necesita ser obtenida la estructura de uni6n de canales. Debido a que se conoce la cantidad de desplazamiento de preambulo esperada en dos regiones sombreadas verticalmente en la Fig. 47, el m6dulo de sincronizaci6n de tiempo/frecuencia r505 en la Fig. 62 puede estimar el desplazamiento de la frecuencia portadora. En base a la estimaci6n, el recorrido de la senalizaci6n de L1 (r308-1 -r301-1) en la Fig. 64 puede decodificar la L1.
La Fig. 48 muestra una relaci6n entre el simbolo de datos y el preambulo cuando se usa la estructura de preambulo como se muestra en la Fig. 55. El bloque de L1 se puede repetir en periodos de 8 MHz. Para la decodificaci6n de L1,
se necesita encontrar el desplazamiento de frecuencia solamente y puede no ser requerido el conocimiento de la uni6n de canales. El desplazamiento de frecuencia se puede estimar facilmente usando una secuencia conocida de la Secuencia Binaria Pseudo Aleatoria (PRBS). Como se muestra en la Fig. 48, el preambulo y los simbolos de datos estan alineados, de esta manera, puede llegar a ser innecesaria la busqueda de sincronizaci6n adicional. Por lo tanto, para un receptor, especificamente para el m6dulo extractor de cabecera de Trama r401 mostrado en la Fig. 63, es posible que solamente necesite ser obtenido el pico de correlaci6n con la secuencia de aleatorizaci6n piloto para realizar la decodificaci6n de senal de L1. El m6dulo de sincronizaci6n de tiempo/frecuencia r505 en la Fig. 62 puede estimar el desplazamiento de la frecuencia portadora desde la posici6n de pico.
La Fig. 49 muestra un ejemplo de perfil de retardo de canal por cable.
Desde el punto de vista del diseno de piloto, el GI actual ya protege en exceso la dispersi6n de retardo del canal por cable. En el caso peor, redisenar el modelo de canal puede ser una opci6n. Para repetir el patr6n exactamente cada 8 MHz, la distancia de piloto deberia ser un divisor de 3584 portadoras (z=32 o 56). Una densidad de piloto de z=32 puede aumentar la sobrecarga de piloto, de esta manera, se puede elegir z=56. Una cobertura de retardo ligeramente menor puede no ser importante en un canal por cable. Por ejemplo, puede ser de 8 μs para el PP5' y 4 μs para el PP7' comparado con 9,3 μs (PP5) y 4,7 μs (PP7). Se pueden cubrir retardos significativos por ambos patrones piloto incluso en un caso peor. Para la posici6n de piloto de preambulo, no son necesarias mas que todas las posiciones de SP en el simbolo de datos.
Si se puede ignorar el recorrido del retardo de -40 dB, la dispersi6n de retardo real puede llegar a ser de 2,5 μs, 1/64 GI= 7 μs, o 1/128 GI = 3,5 μs. Esto muestra que el parametro de distancia de piloto, z=56 puede ser un valor lo bastante bueno. Ademas, z=56 puede ser un valor conveniente para la estructuraci6n del patr6n piloto que permite la estructura de preambulo mostrada en la Fig. 48.
La Fig. 50 muestra la estructura de piloto disperso que usa z=56, z=112 que se construye en el m6dulo de inserci6n de piloto 404 en la Fig. 42. Se proponen PP5' (x=14, y=4, z=56) y PP7' (x=28, y=4, z=112). Se podrian insertar portadoras de borde para cerrar el borde.
Como se muestra en la Fig. 50, los pilotos estan alineados a 8 MHz de cada borde de la banda, cada posici6n de piloto y estructura de piloto se puede repetir cada 8 MHz. De esta manera, esta estructura puede soportar la estructura de preambulo mostrada en la Fig. 48. Ademas, se puede usar una estructura de piloto comun entre el preambulo y los simbolos de datos. Por lo tanto, el m6dulo de estimaci6n de canal r501 en la Fig. 62 puede realizar la estimaci6n de canal usando la interpolaci6n en el preambulo y los simbolos de datos debido a que no puede ocurrir ningun patr6n piloto irregular, con independencia de la posici6n de la ventana que se decide por las ubicaciones de segmento de datos. En este momento, usar solamente la interpolaci6n de frecuencia puede ser suficiente para compensar la distorsi6n de canal a partir de la dispersi6n de retardo. Si se realiza adicionalmente interpolaci6n en el tiempo, se puede realizar una estimaci6n de canal mas precisa.
Por consiguiente, en el nuevo patr6n piloto propuesto, la posici6n y el patr6n piloto se pueden repetir en base a un periodo de 8 MHz. Un patr6n piloto unico se puede usar tanto para el preambulo como los simbolos de datos. La decodificaci6n de L1 puede ser posible siempre sin el conocimiento de la uni6n de canales. Ademas, el patr6n piloto propuesto puede no afectar en las partes en comun con T2 porque se puede usar la misma estrategia de piloto del patr6n piloto disperso; T2 ya usa 8 patrones piloto diferentes; y puede no ser aumentada la complejidad del receptor significativamente por los patrones piloto modificados. Para una secuencia de aleatorizaci6n de piloto, el periodo de PRBS puede ser 2047 (secuencia m); la generaci6n de PRBS se puede restablecer cada 8 MHz, de los cuales el periodo es 3584; la tasa de repetici6n de piloto de 56 puede ser tambien coprincipal con 2047; y puede no esperarse ningun problema de PAPR.
La Fig. 51 muestra un ejemplo de un modulador basado en OFDM. Los flujos de simbolos de entrada se pueden transformar en el dominio del tiempo por el m6dulo de IFFT 501. Si es necesario, se puede reducir la relaci6n de potencia pico a media (PAPR) en el m6dulo de reducci6n de PAPR 502. Para los metodos de PAPR, se puede usar una extensi6n de constelaci6n Activa (ACE) o una reserva de tono. El m6dulo de inserci6n de GI 503 puede copiar una ultima parte del simbolo OFDM efectivo para llenar el intervalo de guarda en forma de prefijo ciclico.
El m6dulo de inserci6n de preambulo 504 puede insertar el preambulo en la parte delantera de cada trama transmitida de manera que un receptor pueda detectar la senal digital, la trama y adquirir la adquisici6n de desplazamiento de tiempo/frecuencia. En este momento, la senal de preambulo puede realizar la senalizaci6n de capa fisica tal como el tamano de FFT (3 bits) y el tamano de intervalo de Guarda (3 bits). El m6dulo de inserci6n de Preambulo 504 se puede omitir si el modulador es especificamente para DVB-C2.
La Fig. 52 muestra un ejemplo de una estructura de preambulo para la uni6n de canales, generada en el m6dulo de inserci6n de preambulo 504 en la Fig. 51. Un bloque de L1 completo deberia ser quot;siempre decodificablequot; en cualquier posici6n arbitraria de la ventana de sintonizaci6n de 7,61 MHz y no deberia ocurrir ninguna perdida de senalizaci6n de L1 con independencia de la posici6n de la ventana del sintonizador. Como se muestra, los bloques de L1 se pueden repetir en el dominio de la frecuencia en periodos de 6 MHz. El simbolo de datos puede ser de uni6n de canales para cada 8 MHz. Si, para la decodificaci6n de L1, un receptor usa un sintonizador tal como el
sintonizador r603 representado en la Fig. 61 que usa un ancho de banda de 7,61 MHz, el extractor de cabecera de Trama r401 en la Fig. 63 necesita reorganizar el bloque de L1 desplazado ciclico recibido (Fig. 53) a su forma original. Este reordenamiento es posible debido a que el bloque de L1 se repite para cada bloque de 6MHz. La Fig. 53a se puede reordenar en la Fig. 53b.
La Fig. 54 muestra un proceso para disenar un preambulo mas optimizado. La estructura de preambulo de la Fig. 52 usa solamente 6MHz del ancho de banda total del sintonizador de 7,61 MHz para la decodificaci6n de L1. En terminos de eficiencia espectral, el ancho de banda del sintonizador de 7,61 MHz no se utiliza plenamente. Por lo tanto, puede haber una optimizaci6n adicional en eficiencia espectral.
La Fig. 55 muestra otro ejemplo de estructura de preambulo o estructura de simbolos de preambulo para eficiencia espectral total, generada en el m6dulo de Inserci6n de Cabecera de Trama 401 en la Fig. 42. Al igual que el simbolo de datos, los bloques de L1 se pueden repetir en el dominio de la frecuencia en periodos de 8 MHz. Un bloque de L1 completo es aun quot;siempre decodificablequot; en cualquier posici6n de la ventana de sintonizaci6n arbitraria de 7,61 MHz. Despues de la sintonizaci6n, los datos de 7,61 MHz se pueden considerar como c6digo perforado virtualmente. Tener exactamente el mismo ancho de banda tanto para el preambulo como los simbolos de datos y exactamente la misma estructura de piloto tanto para el preambulo como los simbolos de datos puede maximizar la eficiencia espectral. Se pueden mantener sin cambios otros rasgos tales como la propiedad desplazada ciclica y no enviar el bloque de L1 en caso de ningun segmento de datos. En otras palabras, el ancho de banda de los simbolos de preambulo puede ser identico al ancho de banda de los simbolos de datos o, como se muestra en la Fig. 57, el ancho de banda de los simbolos de preambulo puede ser el ancho de banda del sintonizador (aqui, es de 7,61 MHz). El ancho de banda del sintonizador se puede definir como un ancho de banda que corresponde a un numero de portadoras activas totales cuando se usa un unico canal. Es decir, el ancho de banda del simbolo de preambulo puede corresponder al numero de portadoras activas totales (aqui, es de 7,61 MHz).
La Fig. 56 muestra un c6digo perforado virtualmente. Los datos de 7,61 MHz entre el bloque de L1 de 8 MHz se pueden considerar como codificados perforados. Cuando un sintonizador r603 mostrado en la Fig. 61 usa un ancho de banda de 7,61 MHz para la decodificaci6n de L1, el extractor de cabecera de Trama r401 en la Fig. 63 necesita reorganizar el bloque de L1 recibido, desplazado ciclico en la forma original como se muestra en la Fig. 56. En este momento, la decodificaci6n de L1 se realiza usando el ancho de banda entero del sintonizador. Una vez que el bloque de L1 se reordena, un espectro del bloque de L1 reordenado puede tener una regi6n en blanco dentro del espectro como se muestra en el lado superior derecho de la Fig. 56 porque un tamano original del bloque de L1 es de ancho de banda de 8 MHz.
Una vez que la regi6n en blanco se rellena de ceros, o bien despues del desintercalado en el dominio de simbolos mediante el desintercalador en frecuencia r403 en la Fig. 63 o por el desintercalador de simbolos r308-1 en la Fig. 64
o bien despues del desintercalado en el dominio de bits por el descorrelacionador de simbolos r306-1, el multiplexor de bits r305-1, y el desintercalador interno r304-1 en la Fig. 64, el bloque puede tener una forma que parece estar perforada como se muestra en el lado inferior derecho de la Fig. 56.
Este bloque de L1 se puede decodificar en el m6dulo de decodificaci6n perforado/acortado r303-1 en la Fig. 64. Usando estas estructuras de preambulo, se puede utilizar el ancho de banda del sintonizador entero, de esta manera se pueden aumentar la eficiencia espectral y la ganancia de codificaci6n. Ademas, se pueden usar un ancho de banda identico y una estructura de piloto para el preambulo y los simbolos de datos.
Ademas, si el ancho de banda de preambulo o el ancho de banda de los simbolos depreambulo se establece como un ancho de banda de sintonizador como se muestra en la Fig. 58, (es de 7,61 MHz en el ejemplo), se puede obtener un bloque de L1 completo despues de la reordenaci6n incluso sin perforaci6n. En otras palabras, para una trama que tiene simbolos de preambulo, en donde los simbolos de preambulo tienen al menos un bloque de capa 1 (L1), se puede decir que, el bloque de L1 tiene 3408 subportadoras activas y las 3408 subportadoras activas corresponden a 7,61 MHz de banda de Radiofrecuencia (RF) de 8MHz.
De esta manera, se pueden maximizar la eficiencia espectral y el rendimiento de decodificaci6n de L1. En otras palabras, en un receptor, la decodificaci6n se puede realizar en el m6dulo de decodificaci6n perforado/acortado r303-1 en la Fig.64, despues de realizar solamente el desintercalado en el dominio de simbolos.
Por consiguiente, la nueva estructura de preambulo propuesta puede ser ventajosa porque es totalmente compatible con el preambulo usado previamente excepto que el ancho de banda es diferente; los bloques de L1 se repiten en periodos de 8 MHz; el bloque de L1 puede ser siempre decodificable con independencia de la posici6n de la ventana del sintonizador; se puede usar el ancho de banda completo del sintonizador para la decodificaci6n de L1; la eficiencia espectral maxima puede garantizar mas ganancia de codificaci6n; el bloque de L1 incompleto se puede considerar como codificado perforado; se puede usar la misma y simple estructura de piloto tanto para el preambulo como los datos; y se puede usar un ancho de banda identico tanto para el preambulo como los datos.
La Fig. 59 muestra un ejemplo de un procesador anal6gico. Un m6dulo DAC 601 puede convertir la entrada de senal digital en senal anal6gica. Despues el ancho de banda de frecuencia de transmisi6n se convierte ascendentemente
(602) y se puede transmitir la senal filtrada anal6gica (603).
La Fig. 60 muestra un ejemplo de un sistema de receptor digital. La senal recibida se convierte en senal digital en un m6dulo de proceso anal6gico r105. Un demodulador r104 puede convertir la senal en datos en el dominio de la frecuencia. Un analizador sintactico de tramas r103 puede eliminar los pilotos y las cabeceras y permitir la selecci6n de informaci6n de servicio que necesita ser decodificada. Un demodulador de BICM r102 puede corregir los errores en el canal de transmisi6n. Un procesador de salida r101 puede restaurar el flujo de servicio y la informaci6n de temporizaci6n transmitidos originalmente.
La Fig. 61 muestra un ejemplo de procesador anal6gico usado en el receptor. Un m6dulo Sintonizador/AGC r603 puede seleccionar el ancho de banda de frecuencia deseado a partir de la senal recibida. Un m6dulo de conversi6n descendente r602 puede restaurar la banda base. Un m6dulo ADC r601 puede convertir la senal anal6gica en senal digital.
La Fig. 62 muestra un ejemplo de demodulador. Un m6dulo de detecci6n de trama r506 puede detectar el preambulo, comprobar si existe una senal digital correspondiente, y detectar un inicio de una trama. Un m6dulo de sincronizaci6n de tiempo/frecuencia r505 puede realizar la sincronizaci6n en los dominios del tiempo y de la frecuencia. En este momento, para la sincronizaci6n en el dominio del tiempo, se puede usar una correlaci6n del intervalo de guarda. Para la sincronizaci6n en dominio de la frecuencia, se puede usar la correlaci6n o se puede estimar el desplazamiento a partir de la informaci6n de la fase de una subportadora que se transmite en el dominio de la frecuencia. Un m6dulo de extracci6n de preambulo r504 puede extraer el preambulo de la parte delantera de la trama detectada. Un m6dulo de extracci6n de GI r503 puede extraer el intervalo de guarda. Un m6dulo de FFT r501 puede transformar la senal en el dominio del tiempo en una senal en el dominio de la frecuencia. Un m6dulo de estimaci6n/ecualizaci6n de canal r501 puede compensar los errores estimando la distorsi6n en el canal de transmisi6n usando el simbolo piloto. El m6dulo de extracci6n de Preambulo r504 se puede omitir si el demodulador es especificamente para DVB-C2.
La Fig. 63 muestra un ejemplo de analizador sintactico de tramas. Un m6dulo de extracci6n de piloto r404 puede extraer un simbolo piloto. Un m6dulo de desintercalado de frecuencia r403 puede realizar el desintercalado en el dominio de la frecuencia. Un fusionador de simbolos OFDM r402 puede restaurar una trama de datos a partir de los flujos de simbolos transmitidos en simbolos OFDM. Un m6dulo de extracci6n de cabecera de trama r401 puede extraer la senalizaci6n de la capa fisica a partir de la cabecera de cada trama transmitida y eliminar la cabecera. La informaci6n extraida se puede usar como parametros para los siguientes procesos en el receptor.
La Fig. 64 muestra un ejemplo de un demodulador de BICM. La Fig. 64a muestra un recorrido de los datos y la Fig. 64b muestra un recorrido de la senalizaci6n de L1. Un desintercalador de simbolos r308 puede realizar el desintercalado en el dominio de simbolos. Un extractor de ModCod r307 puede extraer los parametros de ModCod de la parte delantera de cada trama en BB y hacer que los parametros esten disponibles para los siguientes procesos de decodificaci6n y demodulaci6n adaptativa/variable. Un descorrelacionador de Simbolos r306 puede descorrelacionar los flujos de simbolos de entrada en flujos de Relaci6n de Probabilidad de Registro (LLR) de bits. Los flujos de LLR de bits de Salida se pueden calcular usando una constelaci6n usada en un correlacionador de Simbolos 306 del transmisor como punto de referencia. En este punto, cuando se usa la MQAM o NU-MQAM antes mencionadas, calculando tanto el eje I como el eje Q cuando se calcula el bit mas cercano del MSB y calculando o bien el eje I o bien el eje Q cuando se calculan el resto de bits, se puede implementar un descorrelacionador de simbolos eficiente. Este metodo se puede aplicar a, por ejemplo, una LLR Aproximada, una LLR exacta, o una decisi6n Severa.
Cuando se usa una constelaci6n optimizada segun la capacidad de la constelaci6n y la tasa de c6digo del c6digo de correcci6n de errores en el correlacionador de Simbolos 306 del transmisor, el descorrelacionador de Simbolos r306 del receptor puede obtener una constelaci6n que usa la tasa de c6digo y la informaci6n de la capacidad de la constelaci6n transmitida desde el transmisor. El multiplexor de bits r305 del receptor puede realizar una funci6n inversa del demultiplexor de bits 305 del transmisor. El desintercalador Interno r304 y el desintercalador externo r302 del receptor pueden realizar funciones inversas del intercalador interno 304 y el intercalador externo 302 del transmisor, respectivamente para obtener el flujo de bits en su secuencia original. El desintercalador externo r302 se puede omitir si el demodulador de BICM es especificamente para DVB-C2.
El decodificador interno r303 y el decodificador externo r301 del receptor pueden realizar procesos de decodificaci6n correspondientes al codificador interno 303 y el codificador externo 301 del transmisor, respectivamente, para corregir errores en el canal de transmisi6n. Procesos similares a los realizados en el recorrido de los datos se pueden realizar en el recorrido de la senalizaci6n de L1, pero con diferentes parametros (r308-1 -r301-1). En este punto, como se explic6 en la parte del preambulo, se puede usar un m6dulo de c6digo acortado/perforado r303-1 para la decodificaci6n de senal de L1.
La Fig. 65 muestra un ejemplo de decodificaci6n de LDPC usando acortamiento/perforaci6n. Un demultiplexor r301a puede sacar separadamente la parte de informaci6n y la parte de paridad del c6digo sistematico a partir de los flujos de bits de entrada. Para la parte de informaci6n, se puede realizar un relleno de ceros (r302a) segun un numero de flujos de bits de entrada del decodificador de LDPC, para la parte de paridad, los flujos de bits de entrada (r303a) para el decodificador de LDPC se pueden generar desperforando la parte perforada. La decodificaci6n de LDPC
(r304a) se puede realizar sobre flujos de bits generados, se pueden eliminar y sacar (r305a) los ceros en la parte de informaci6n.
La Fig. 66 muestra un ejemplo de procesador de salida. Un desaleatorizador en BB r209 puede restaurar los flujos de bits aleatorizados (209) en el transmisor. Un Divisor r208 puede restaurar las tramas en BB que corresponden a multiples PLP que se multiplexan y transmiten desde el transmisor segun el recorrido de PLP. Para cada recorrido de PLP, un extractor de cabecera en BB r207-1-n puede extraer la cabecera que se transmite en la parte delantera de la trama en BB. Un decodificador de CRC r206-1-n puede realizar la decodificaci6n de CRC y hacer fiables las tramas en BB disponibles para la selecci6n. Unos m6dulos de inserci6n de paquetes Nulos r205-1-n pueden restaurar los paquetes nulos que fueron extraidos para una mayor eficiencia de transmisi6n en su ubicaci6n original. Unos m6dulos de recuperaci6n de Retardo r204-1-n pueden restaurar un retardo que existe entre cada recorrido de PLP.
Unos m6dulos de recuperaci6n de reloj de salida r203-1-n pueden restaurar la temporizaci6n original del flujo de servicio a partir de la informaci6n de temporizaci6n transmitida desde los m6dulos de sincronizaci6n de flujos de entrada 203-1-n. Unos m6dulos de interfaz de salida r202-1-n pueden restaurar datos en el paquete de TS/GS a partir de los flujos de bits de entrada que se segmentan en la trama en BB. Unos m6dulos de proceso posterior de salida r201-1-n pueden restaurar multiples flujos de TS/GS en un flujo de TS/GS completo, si es necesario. Los bloques sombreados mostrados en la Fig. 66 representan m6dulos que se pueden usar cuando se procesa un unico PLP en un momento y el resto de los bloques representan los m6dulos que se pueden usar cuando se procesan multiples PLP al mismo tiempo.
Los patrones piloto de preambulo se disenaron cuidadosamente para evitar el aumento de la PAPR, de esta manera, necesita ser considerado si la tasa de repetici6n de L1 puede aumentar la PAPR. El numero de bits de informaci6n de L1 varia dinamicamente segun la uni6n de canales, el numero de los PLP, etc. En detalle, es necesario considerar cosas tales como que el tamano de bloque de L1 fijo puede introducir una sobrecarga innecesaria; la senalizaci6n de L1 se deberia proteger mas firmemente que los simbolos de datos; y el intercalado en el tiempo del bloque de L1 puede mejorar la robustez sobre el deterioro de canal tal como la necesidad ruido impulsivo.
Para una tasa de repetici6n de bloque de L1 de 8 MHz, como se muestra en la Fig. 67, la eficiencia espectral completa (26,8% de aumento de BW) se presenta con una perforaci6n virtual pero la PAPR se puede aumentar dado que el ancho de banda de L1 es el mismo que aquel de los simbolos de datos. Para la tasa de repetici6n de 8 MHz, se puede usar un intercalado en frecuencia 4K-FFT DVB-T2 para las partes en comun y el mismo patr6n puede repetirse por si mismo en un periodo de 8 MHz despues del intercalado.
Para una tasa de repetici6n de bloque de L1 de 6 MHz, como se muestra en la Fig. 68, se puede presentar una eficiencia espectral reducida sin perforado virtual. Un problema similar de PAPR que para el caso de 8 MHz puede suceder dado que los anchos de banda de L1 y de simbolo de datos comparten LCM=24 MHz. Para la tasa de repetici6n de 6 MHz, el intercalado en frecuencia 4K-FFT DVB-T2 se puede usar para las partes en comun y el mismo patr6n puede repetirse por si mismo en un periodo de 24 MHz despues del intercalado.
La Fig. 69 muestra una nueva tasa de repetici6n del bloque de L1 de 7,61 MHz o de ancho de banda de sintonizador completo. Una eficiencia espectral completa (26,8% de aumento de BW) se puede obtener sin perforaci6n virtual. Puede no haber ningun problema de PAPR dado que los anchos de banda de L1 y de simbolos de datos comparten LCM ≈ 1704 MHz. Para la tasa de repetici6n de 7,61 MHz, se puede usar el intercalado de frecuencia 4K-FFT DVB-T2 para las partes en comun y el mismo patr6n puede repetirse por si mismo en periodos de alrededor de 1704 MHz despues del intercalado.
La Fig. 70 es un ejemplo de senalizaci6n de L1 que se transmite en la cabecera de trama. Cada informaci6n en la senalizaci6n de L1 se puede transmitir al receptor y se puede usar como un parametro de decodificaci6n. Especialmente, la informaci6n se puede usar en el recorrido de la senal de L1 mostrado en la Fig. 64 y los PLP se pueden transmitir en cada segmento de datos. Se puede obtener un aumento de robustez para cada PLP.
La Fig. 72 es un ejemplo de un intercalador de simbolos 308-1 como se muestra en el recorrido de la senalizaci6n de L1 en la Fig. 37 y tambien puede ser un ejemplo de su correspondiente desintercalador de simbolos r308-1 como se muestra en el recorrido de la senalizaci6n de L1 en la Fig. 64. Los bloques con lineas inclinadas representan bloques de L1 y los bloques s6lidos representan portadoras de datos. Los bloques de L1 se pueden transmitir no solamente dentro de un unico preambulo, sino que tambien se pueden transmitir dentro de multiples bloques OFDM. Dependiendo de un tamano del bloque de L1, el tamano del bloque de intercalado puede variar. En otras palabras, el num L1 sym y la extensi6n de L1 pueden ser diferentes uno de otro. Para minimizar sobrecarga innecesaria, los datos se pueden transmitir dentro del resto de las portadoras de los simbolos OFDM donde se transmite el bloque de L1. En este punto, se puede garantizar una eficiencia espectral plena debido a que el ciclo de repetici6n del bloque de L1 es aun un ancho de banda de sintonizador completo. En la Fig. 72, los numeros en los bloques con lineas inclinadas representan el orden de los bits dentro de un unico bloque de LDPC.
Por consiguiente, cuando los bits se escriben en una memoria de intercalado en la direcci6n de las filas segun un indice de simbolo como se muestra en la Fig. 72 y se leen en la direcci6n de las columnas segun un indice de
portadora, se puede obtener un efecto de intercalado de bloque. En otras palabras, un bloque de LDPC se puede intercalar en el dominio del tiempo y el dominio de la frecuencia y entonces se puede transmitir. El num L1 sym puede ser un valor predeterminado, por ejemplo, se puede fijar un numero entre 2-4 como un numero de simbolos OFDM. En este punto, para aumentar la granularidad del tamano de bloque de L1, se puede usar un c6digo de LDPC perforado/acortado que tiene una longitud minima de la palabra de c6digo para la protecci6n de L1.
La Fig. 73 es un ejemplo de una transmisi6n de bloque de L1. La Fig. 73 ilustra la Fig. 72 en el dominio de la trama. Como se muestra en la Fig. 73a, los bloques de L1 se pueden extender en el ancho de banda del sintonizador completo o como se muestra en la Fig. 73b, los bloques de L1 se pueden extender parcialmente y el resto de las portadoras se pueden usar para portadora de datos. En cualquier caso, se puede ver que la tasa de repetici6n del bloque de L1 puede ser identica a un ancho de banda de sintonizador completo. Ademas, para los simbolos OFDM que usan senalizaci6n de L1 incluyendo el preambulo, solamente se puede realizar intercalado de simbolos mientras que no se permite una transmisi6n de datos en esos simbolos OFDM. Por consiguiente, para el simbolo OFDM usado para la senalizaci6n de L1, un receptor puede decodificar la L1 realizando el desintercalado sin decodificaci6n de datos. En este punto, el bloque de L1 puede transmitir senalizaci6n de L1 de la trama actual o senalizaci6n de L1 de una trama posterior. En el lado del receptor, se pueden usar los parametros de L1 decodificados a partir del recorrido de decodificaci6n de senalizaci6n de L1 mostrado en la Fig. 64 para decodificar el proceso para el recorrido de datos desde el analizador sintactico de tramas de la trama posterior.
En resumen, en un transmisor, el intercalado de los bloques de la regi6n de L1 se puede realizar escribiendo los bloques en una memoria en una direcci6n de las filas y leyendo los bloques escritos desde la memoria en una direcci6n de las columnas. En un receptor, el desintercalado de los bloques de la regi6n L1 se puede realizar escribiendo los bloques en una memoria en una direcci6n de las columnas y leyendo los bloques escritos desde la memoria en una direcci6n de las filas. Las direcciones de lectura y escritura del transmisor y receptor se pueden intercambiar.
Cuando se realiza una simulaci6n con suposiciones que se hacen tales como CR=1/2 para la protecci6n de L1 y para las partes en comun con T2; correlaci6n de simbolos16-QAM; densidad de piloto de 6 en el Preambulo; el numero de LDPC corta implica la cantidad requerida de perforaci6n/acortamiento, se pueden obtener resultados o conclusiones tales como que solamente el preambulo para la transmisi6n de L1 puede no ser suficiente; el numero de simbolos OFDM depende de la cantidad del tamano de bloque de L1; la palabra de c6digo de LDPC mas corta (por ejemplo, informaci6n de 192 bits) entre el c6digo acortado/perforado se puede usar para flexibilidad y granularidad fina; y se puede anadir Relleno si se requiere con una sobrecarga insignificante. El resultado se resume en la Fig. 71.
Por consiguiente, para una tasa de repetici6n de bloque de L1, un ancho de banda de sintonizador completo sin perforaci6n virtual puede ser una buena soluci6n y aun puede no surgir un problema de PAPR con la eficiencia espectral completa. Para la senalizaci6n de L1, la estructura de senalizaci6n eficiente puede permitir una configuraci6n maxima en un entorno de uni6n de 8 canales, 32 ranuras, 256 segmentos de datos, y 256 PLP. Para la estructura de bloque de L1, se puede implementar una senalizaci6n de L1 flexible segun el tamano de bloque de L1. El intercalado en el tiempo se puede realizar para mejorar la robustez para las partes en comun con T2. Menos sobrecarga puede permitir la transmisi6n de datos en el preambulo.
El intercalado de bloque del bloque de L1 se puede realizar para mejorar la robustez. El intercalado se puede realizar con un numero predefinido fijo de simbolos de L1 (num L1 sym) y un numero de portadoras extendido por la L1 como un parametro (L1 span). La misma tecnica se usa para el intercalado de preambulo de P2 en DVB-T2.
Se puede usar un bloque de L1 de tamano variable. El tamano puede ser adaptable a la cantidad de bits de senalizaci6n de L1, provocando una sobrecarga reducida. La eficiencia espectral completa se puede obtener sin problemas de PAPR. Menos de 7,61 MHz de repetici6n puede significar que se pueda enviar mas redundancia pero no se usa. Puede no surgir un problema de PAPR debido a la tasa de repetici6n de 7,61 MHz para el bloque de L1.
La Fig. 74 es otro ejemplo de senalizaci6n de L1 transmitida dentro de una cabecera de trama. Esta Fig. 74 es diferente de la Fig. 70 porque el campo L1 span que tiene 12 bits esta dividido en dos campos. En otras palabras, el campo L1 span esta divido en una L1 column que tiene 9 bits y una L1 row con 3 bits. La L1 column representa el indice de portadora que extiende la L1. Debido a que segmento de datos comienza y termina cada 12 portadoras, que es la densidad de piloto, los 12 bits de sobrecarga se pueden reducir en 3 bits para alcanzar 9 bits.
La L1 row representa el numero de simbolos OFDM donde se extiende la L1 cuando se aplica el intercalado en el tiempo. Por consiguiente, el intercalado en el tiempo se puede realizar dentro de un area de L1 columns multiplicada por L1 rows. Alternativamente, un tamano total de bloques de L1 se puede transmitir de manera que la L1 span mostrada en la Fig. 70 se puede usar cuando no se realiza el intercalado en el tiempo. Para tal caso, el tamano de bloque de L1 es 11.776 x 2 bits en el ejemplo, de esta manera es suficiente 15 bits. Por consiguiente, el campo L1 span puede estar compuesto de 15 bits.
La Fig. 75 es un ejemplo de intercalado/desintercalado en frecuencia o tiempo. La Fig. 75 muestra una parte de una trama de transmisi6n entera. La Fig. 75 tambien muestra la uni6n de multiples anchos de banda de 8 MHz. Una
trama puede constar de un preambulo que transmite bloques de L1 y un simbolo de datos que transmite datos. Los diferentes tipos de simbolos de datos representan segmentos de datos para diferentes servicios. Como se muestra en la Fig. 75, el preambulo transmite bloques de L1 en cada 7,61 MHz.
Para el preambulo, el intercalado en frecuencia o tiempo se realiza dentro de los bloques de L1 y no se realiza entre bloques de L1. Es decir, para el preambulo, se puede decir que el intercalado se realiza a nivel de bloque de L1. Esto permite decodificar los bloques de L1 transmitiendo los bloques de L1 dentro de un ancho de banda de la ventana del sintonizador incluso cuando la ventana del sintonizador se ha movido a una ubicaci6n aleatoria dentro de un sistema de uni6n de canales.
Para decodificar un simbolo de datos en un ancho de banda de ventana del sintonizador aleatorio, no deberia ocurrir un intercalado entre segmentos de datos. Es decir, para segmentos de datos, se puede decir que el intercalado se realiza a nivel de segmento de datos. Por consiguiente, el intercalado en frecuencia y el intercalado en el tiempo se deberian realizar dentro de un segmento de datos. Por lo tanto, un intercalador de simbolos 308 en un recorrido de los datos de un m6dulo de BICM del transmisor como se muestra en la Fig. 37 puede realizar el intercalado de simbolos para cada segmento de datos. Un intercalador de simbolos 308-1 en un recorrido de senal de L1 puede realizar el intercalado de simbolos para cada bloque de L1.
Un intercalador de frecuencia 403 mostrado en la Fig. 42 necesita realizar el intercalado en el preambulo y los simbolos de datos separadamente. Especificamente, para el preambulo, el intercalado en frecuencia se puede realizar para cada bloque de L1 y para un simbolo de datos, el intercalado en frecuencia se puede realizar para cada segmento de datos. En este punto, el intercalado en el tiempo en el recorrido de los datos o el recorrido de la senal de L1 puede no ser realizado considerando el modo de baja latencia.
La Fig. 76 es una tabla que analiza la sobrecarga de la senalizaci6n de L1 que se transmite en una cabecera de FECFRAME en el m6dulo de Inserci6n de Cabecera de ModCod 307 en el recorrido de los datos del m6dulo de BICM como se muestra en la Fig. 37. Como se ve en la Fig. 76, para el bloque de LDPC corta (tamano = 16200), puede suceder una sobrecarga maxima del 3,3% que puede no ser insignificante. En el analisis, se suponen 45 simbolos para la protecci6n de FECFRAME y el preambulo es una senalizaci6n de L1 especifica de trama C2 y la cabecera de FECFRAME es una senalizaci6n de L1 especifica de FECFRAME, es decir, Mod, Cod, y el identificador de PLP.
Para reducir la sobrecarga de L1, se pueden considerar planteamientos segun dos tipos de segmentos de Datos. Para casos de tipo ACM/VCM y multiples PLP, la trama se puede mantener la misma que para la cabecera de FECFRAME. Para casos de tipo ACM/VCM y PLP unico, el identificador de PLP se puede extraer de la cabecera de FECFRAME, provocando una reducci6n de la sobrecarga de hasta 1,8%. Para casos de tipo CCM y multiples PLP, el campo de Mod/Cod se puede extraer de la cabecera de FECFRAME, provocando una reducci6n de sobrecarga de hasta un 1,5%. Para casos de tipo CCM y PLP unico, no se requiere cabecera de FECFRAME, de esta manera, se puede obtener una reducci6n de sobrecarga de hasta el 3,3%.
En una senalizaci6n de L1 acortada, se puede transmitir o bien la Mod/Cod (7 bits) o bien el identificador de PLP (8 bits), pero puede ser demasiado corta para obtener cualquier ganancia de codificaci6n. No obstante, es posible no requerir sincronizaci6n porque los PLP pueden estar alineados con la trama de la transmisi6n C2; toda ModCod de cada PLP se puede conocer a partir del preambulo; y un simple calculo puede permitir la sincronizaci6n con la FECFRAME especifica.
La Fig. 77 esta mostrando una estructura para una cabecera de FECFRAME para minimizar la sobrecarga. En la Fig. 77, los bloques con lineas inclinadas y el Formador de FECFRAME representan un diagrama de bloques de detalle del m6dulo de Inserci6n de Cabecera de ModCod 307 en el recorrido de los datos del m6dulo de BICM como se muestra en la Fig. 37. Los bloques s6lidos representan un ejemplo de m6dulo de codificaci6n interna 303, intercalador interno 304, demultiplexor de bits 305, y correlacionador de simbolos 306 en el recorrido de los datos del m6dulo de BICM como se muestra en la Fig. 37. En este punto, se puede realizar una senalizaci6n de L1 acortada porque la CCM no requiere un campo de Mod/Cod y el PLP unico no requiere un identificador de PLP. En esta senal de L1 con un numero reducido de bits, la senal de L1 se puede repetir tres veces en el preambulo y se puede realizar una modulaci6n BPSK, de esta manera, es posible una senalizaci6n muy robusta. Finalmente, el m6dulo de Inserci6n de Cabecera de ModCod 307 puede insertar la cabecera generada en cada trama FEC. La Fig. 84 esta mostrando un ejemplo del m6dulo de extracci6n de ModCod r307 en el recorrido de los datos del m6dulo de demodulaci6n de BICM mostrado en la Fig. 64.
Como se muestra en la Fig. 84, la cabecera de FECFRAME se puede analizar sintacticamente (r301b), entonces los simbolos que transmiten informaci6n identica en simbolos repetidos se pueden retardar, alinear, y entonces combinar (combinaci6n Rake r302b). Finalmente, cuando se realiza una demodulaci6n BPSK (r303b), el campo de senal de L1 recibida se puede restaurar y este campo de senal de L1 restaurado se puede enviar al controlador del sistema para ser usado como parametros para la decodificaci6n. La FECFRAME analizada sintacticamente se puede enviar al descorrelacionador de simbolos.
La Fig. 78 esta mostrando un rendimiento de la tasa de error de bit (BER) de la protecci6n de L1 antes mencionada. Se puede ver que se obtienen alrededor de 4,8 dB de ganancia de SNR a traves de una repetici6n de tres veces. La SNR requerida es de 8,7 dB para BER=1E-11.
La Fig. 79 esta mostrando ejemplos de tramas de transmisi6n y estructuras de trama FEC. Las estructuras de trama FEC mostradas en el lado superior derecho de la Fig. 79 representan la cabecera de FECFRAME insertada mediante el m6dulo de Inserci6n de Cabecera de ModCod 307 en la Fig. 37. Se puede ver que dependiendo de diversas combinaciones de condiciones es decir, tipo de CCM o ACM/VCM y unico o multiples PLP, se puede insertar diferente tamano de cabeceras. O bien, se puede no insertar una cabecera. Las tramas de transmisi6n formadas segun los tipos de segmento de datos y mostradas en el lado inferior izquierdo de la Fig. 79 se pueden formar por el m6dulo de inserci6n de cabecera de Trama 401 del formador de Tramas como se muestra en la Fig. 42 y el m6dulo fusionador/segmentador 208 del procesador de entrada mostrado en la Fig. 35. En este punto, la FECFRAME se puede transmitir segun diferentes tipos de segmento de datos. Usando este metodo, se puede reducir un maximo del 3,3% de sobrecarga. En el lado superior derecho de la Fig. 79, se muestran cuatro tipos diferentes de estructuras, pero una persona experta en la tecnica entenderia que estos son solamente ejemplos, y cualquiera de estos tipos o sus combinaciones se pueden usar para el segmento de datos.
En el lado receptor, el m6dulo de extracci6n de cabecera de Trama r401 del m6dulo analizador sintactico de Tramas como se muestra en la Fig. 63 y el m6dulo de extracci6n de ModCod r307 del m6dulo de demodulaci6n de BICM mostrado en la Fig. 64 pueden extraer un parametro de campo de ModCod que se requiere para la decodificaci6n. En este punto, segun los tipos de segmento de datos de transmisi6n se pueden extraer los parametros de trama. Por ejemplo, para el tipo de CCM, los parametros se pueden extraer a partir de la senalizaci6n de L1 que se transmite en el preambulo y para el tipo de ACM/VCM, los parametros se pueden extraer a partir de la cabecera de FECFRAME.
Como se muestra en el lado superior derecho de la Fig. 79, la estructura de fecframe se puede dividir en dos grupos, en los que el primer grupo es las tres estructuras de trama superiores con cabecera y el segundo es la ultima estructura de trama sin cabecera.
La Fig. 80 esta mostrando un ejemplo de senalizaci6n de L1 que se puede transmitir dentro del preambulo mediante el m6dulo de inserci6n de cabecera de Trama 401 del m6dulo formador de Tramas mostrado en la Fig. 42. Esta senalizaci6n de L1 es diferente de la senalizaci6n de L1 previa en que el tamano del bloque de L1 se puede transmitir en bits (L1 size, 14 bits); es posible encender/apagar el intercalado en el tiempo en el segmento de datos (dslice time intrlv, 1 bit); y definiendo el tipo de segmento de datos (dslice type, 1 bit), se reduce la sobrecarga de senalizaci6n de L1. En este punto, cuando el tipo de segmento de datos es CCM, el campo de Mod/Cod se puede transmitir dentro del preambulo mas que dentro de la cabecera de FECFRAME (plp mod (3 bits), plp fec type (1 bit), plp cod (3 bits)).
En el lado receptor, el decodificador interno acortado/perforado r303-1 de la demodulaci6n de BICM como se muestra en la Fig. 64 puede obtener el primer bloque de LDPC, que tiene un tamano de bloque de L1 fijo, transmitido dentro del preambulo, a traves de decodificaci6n. Los numeros y el tamano del resto de los bloques de LDPC tambien se pueden obtener.
El intercalado en el tiempo se puede usar cuando se necesitan multiples simbolos OFDM para la transmisi6n de L1 o cuando hay un segmento de datos intercalado en el tiempo. Es posible un encendido/apagado flexible del intercalado en el tiempo con una bandera de intercalado. Para el intercalado en el tiempo del preambulo, se pueden requerir una bandera de intercalado en el tiempo (1 bit) y un numero de simbolos OFDM intercalados (3 bits), de esta manera, se pueden proteger un total de 4 bits de una forma similar a una cabecera de FECFRAME acortada.
La Fig. 81 esta mostrando un ejemplo de senalizaci6n de L1 previa que se puede realizar en el m6dulo de Inserci6n de Cabecera de ModCod 307-1 en el recorrido de los datos del m6dulo de BICM mostrado en la Fig. 37. Los bloques con lineas inclinadas y el Formador de Preambulo son ejemplos del m6dulo de Inserci6n de Cabecera de ModCod 307-1 en el recorrido de la senalizaci6n de L1 del m6dulo de BICM mostrado en la Fig. 37. Los bloques s6lidos son ejemplos del m6dulo de inserci6n de cabecera de Trama 401 del formador de Tramas como se muestra en la Fig.
42.
Tambien, los bloques s6lidos pueden ser ejemplos del m6dulo de c6digo interno acortado/perforado 303-1, intercalador interno 304-1, demultiplexor de bits 305-1, y correlacionador de simbolos 306-1 en el recorrido de la senalizaci6n de L1 del m6dulo de BICM mostrado en la Fig. 37.
Como se ve en la Fig. 81, la senal de L1 que se transmite en el preambulo se puede proteger usando codificaci6n de LDPC acortada/perforada. Se pueden insertar parametros relacionados en la Cabecera en forma de L1 previa. En este punto, solamente se pueden transmitir los parametros de intercalado en el tiempo en la Cabecera del preambulo. Para asegurar mas robustez, se puede realizar una repetici6n cuatro veces. En el lado receptor, para ser capaz de decodificar la senal de L1 que se transmite en el preambulo, el m6dulo de extracci6n de ModCod r307-1 en el recorrido de la senalizaci6n de L1 de la demodulaci6n de BICM como se muestra en la Fig. 64 necesita usar el m6dulo de decodificaci6n mostrado en la Fig. 84. En este punto, debido a que hay una repetici6n cuatro veces a
diferencia de la cabecera de FECFRAME de decodificaci6n anterior, se requiere un proceso de recepci6n Rake que sincroniza los simbolos repetidos cuatro veces y anadir los simbolos.
La Fig. 82 muestra una estructura de bloque de senalizaci6n de L1 que se transmite desde el m6dulo de inserci6n de cabecera de Trama 401 del m6dulo formador de Tramas como se muestra en la Fig. 42. Esta mostrando un caso donde no se usa ningun intercalado en el tiempo en un preambulo. Como se muestra en la Fig. 82, se pueden transmitir diferentes tipos de bloques de LDPC en el orden de las portadoras. Una vez que un simbolo OFDM se forma y transmite entonces se forma y transmite un siguiente simbolo OFDM. Para que el ultimo simbolo OFDM sea transmitido, si hay cualquier portadora pendiente, esas portadoras se pueden usar para la transmisi6n de datos o se puede rellenar de forma ficticia. El ejemplo en la Fig. 82 muestra un preambulo que comprende tres simbolos OFDM. En un lado receptor, para este caso de no intercalado, se puede omitir el desintercalador de simbolos r308-1 en el recorrido de la senalizaci6n de L1 del demodulador de BICM como se muestra en la Fig. 64.
La Fig. 83 muestra un caso donde se realiza el intercalado en el tiempo de L1. Como se muestra en la Fig. 83, el intercalado de bloque se puede realizar de una manera que forma un simbolo OFDM para indices de portadora identicos que entonces forman unos simbolos OFDM para los siguientes indices de portadora. Como en el caso donde no se realiza ningun intercalado, si hay cualquier portadora pendiente, esa portadora se puede usar para la transmisi6n de datos o se puede rellenar de forma ficticia. En un lado receptor, para este caso de no intercalado, el desintercalador de simbolos r308-1 en el recorrido de la senalizaci6n de L1 del demodulador de BICM mostrado en la Fig. 64 puede realizar el desintercalado de bloques leyendo los bloques de LDPC en orden creciente de los numeros de los bloques de LDPC.
Ademas, puede haber al menos dos tipos de segmentos de datos. El segmento de datos tipo 1 tiene dslice type = 0 en los campos de senalizaci6n de L1. Este tipo de segmento de datos no tiene cabecera de XFECFrame y tiene sus valores mod/cod en los campos de senalizaci6n de L1. El segmento de datos tipo 2 tiene dslice type = 1 en los campos de senalizaci6n de L1. Este tipo de segmento de datos tiene cabecera de XFECFrame y tiene sus valores mod/cod en la cabecera de XFECFrame.
XFECFrame significa Trama de XFEC (Correcci6n de Errores sin Canal de Retorno Compleja) y mod/Cod significa tipo de modulaci6n/tasa de c6digo.
En un receptor, un analizador sintactico de tramas puede formar una trama a partir de las senales demoduladas. La trama tiene simbolos de datos y los simbolos de datos pueden tener un primer tipo de segmento de datos que tiene una XFECFrame y una cabecera de XFECFrame y un segundo tipo de segmento de datos que tiene una XFECFrame sin cabecera de XFECFrame. Tambien, un receptor puede extraer un campo para indicar si realizar el desintercalado en el tiempo sobre los simbolos de preambulo o no realizar el desintercalado en el tiempo sobre los simbolos de preambulo, a partir de la L1 de los simbolos de preambulo.
En un transmisor, un formador de tramas puede construir una trama. Los simbolos de datos de la trama comprenden un primer tipo de segmento de datos que tiene una XFECFrame y una cabecera de XFECFrame y un segundo tipo de segmento de datos que tiene una XFECFrame sin cabecera XFECFrame. Ademas, un campo para indicar si realizar el intercalado en el tiempo sobre simbolos de preambulo o no realizar el intercalado en el tiempo sobre simbolos de preambulo se puede insertar en la L1 de los simbolos de preambulo.
Por ultimo, para el c6digo acortado/perforado para el m6dulo de inserci6n de cabecera de Trama 401 del formador de Tramas mostrado en la Fig. 42, se puede determinar un tamano minimo de palabra de c6digo que puede obtener ganancia de codificaci6n y se puede transmitir en un primer bloque de LDPC. De esta manera, para el resto de bloques de LDPC los tamanos se pueden obtener de ese tamano de bloque de L1 transmitido.
La Fig. 85 esta mostrando otro ejemplo de senalizaci6n de L1 previa que se puede transmitir desde el m6dulo de Inserci6n de Cabecera de ModCod 307-1 en el recorrido de la senalizaci6n de L1 del m6dulo de BICM mostrado en la Fig. 37. La Fig. 85 es diferente de la Fig. 81 en que se ha modificado el mecanismo de protecci6n de parte de la Cabecera. Como se ve en la Fig. 85, la informaci6n de tamano de bloque de L1 L1 size (14 bits) no se transmite en el bloque de L1, sino que se transmite en la Cabecera. En la Cabecera, tambien se puede transmitir la informaci6n de intercalado en el tiempo de 4 bits. Para un total de 18 bits de entrada, el c6digo BCH (45, 18) que saca 45 bits se usa y copia para los dos recorridos y finalmente, se correlaciona en QPSK. Para el recorrido Q, se puede realizar un desplazamiento ciclico de 1 bit para una ganancia de diversidad y se puede realizar una modulaci6n de PRBS segun una palabra de sincronizaci6n. Un total de 45 simbolos QPSK se pueden sacar de estas entradas del recorrido I/Q. En este punto, si la profundidad de intercalado en el tiempo se fija como un numero de preambulos que se requiere para transmitir el bloque de L1, L1 span (3 bits) que indica que la profundidad de intercalado en el tiempo puede no necesitar ser transmitida. En otras palabras, solamente se puede transmitir la bandera de encendido/apagado (1 bit) de intercalado de tiempo. En un lado receptor, comprobando solamente un numero de preambulos transmitidos, sin usar la L1 span, se puede obtener la profundidad de desintercalado en el tiempo.
La Fig. 86 esta mostrando un ejemplo de programaci6n de bloque de senalizaci6n de L1 que se transmite en el preambulo. Si un tamano de informaci6n de L1 que se puede transmitir en un preambulo es Nmax, cuando el tamano de L1 es menor que Nmax, un preambulo puede transmitir la informaci6n. No obstante, cuando el tamano de
L1 es mayor que Nmax, la informaci6n de L1 se puede dividir igualmente de manera que el sub-bloque de L1 dividido sea menor que Nmax, entonces el sub-bloque de L1 dividido se puede transmitir en un preambulo. En este punto, para una portadora que no se usa debido a que la informaci6n de L1 es menor que Nmax, no se transmiten datos.
En su lugar, como se muestra en la Fig. 88, la potencia de las portadoras donde se transmite un bloque de L1 se puede aumentar para mantener una potencia total de senal de preambulo igual a la potencia de simbolo de datos. El factor de aumento de potencia se puede variar dependiendo del tamano de L1 transmitido y un transmisor y un receptor pueden tener un valor establecido de este factor de aumento de potencia. Por ejemplo, si solamente se usan la mitad de las portadoras totales, el factor de aumento de potencia puede ser dos.
La Fig. 87 esta mostrando un ejemplo de senalizaci6n de L1 previa donde se considera el aumento de potencia. Cuando se compara con la Fig. 85, se puede ver que la potencia del simbolo QPSK se puede aumentar y enviar al formador de preambulo.
La Fig. 89 esta mostrando otro ejemplo de m6dulo de extracci6n de ModCod r307-1 en el recorrido de la senalizaci6n de L1 del m6dulo de demodulaci6n de BICM mostrado en la Fig. 64. A partir del simbolo de preambulo de entrada, la FECFRAME de senalizaci6n de L1 se puede sacar en el descorrelacionador de simbolos y se puede decodificar solamente parte de la cabecera.
Para el simbolo de cabecera de entrada, se puede realizar una descorrelaci6n QPSK y se puede obtener el valor de la Relaci6n de Probabilidad de Registro (LLR). Para el recorrido Q, se puede realizar la demodulaci6n de PRBS segun la palabra de sincronizaci6n y se puede realizar un proceso inverso del desplazamiento ciclico de 1 bit para la restauraci6n.
Estos dos valores de recorrido I/Q alineados se pueden combinar y se puede obtener una ganancia de SNR. La salida de la decisi6n severa se puede introducir en el decodificador de BCH. El decodificador de BCH puede restaurar 18 bits de L1 previa a partir de los 45 bits de entrada.
La Fig. 90 esta mostrando una contraparte, el extractor de ModCod de un receptor. Cuando se compara con la Fig. 89, el control de potencia se puede realizar en los simbolos de entrada del descorrelacionador QPSK para restaurar desde el nivel de potencia aumentado por el transmisor a su valor original. En este punto, se puede realizar el control de potencia considerando un numero de portadoras usadas para la senalizaci6n de L1 en un preambulo y tomando un inverso del factor de aumento de potencia obtenido de un transmisor. El factor de aumento de potencia establece la potencia del preambulo y la potencia de simbolo de datos identicas una con otra.
La Fig. 91 esta mostrando un ejemplo de sincronizaci6n de L1 previa que se puede realizar en el m6dulo de extracci6n de ModCod r307-1 sobre el recorrido de la senalizaci6n de L1 del m6dulo de demodulaci6n de BICM mostrado en la Fig. 64. Este es un proceso de sincronizaci6n para obtener una posici6n de inicio de la Cabecera en un preambulo. Los simbolos de entrada pueden ser descorrelacionados QPSK entonces para el recorrido Q de salida, se puede realizar un inverso de un desplazamiento ciclico de 1 bit y se puede realizar la alineaci6n. Dos valores de los recorridos I/Q se pueden multiplicar y se pueden demodular los valores modulados por la senalizaci6n de L1 previa. De esta manera, la salida del multiplicador puede expresar solamente la PRBS que es una palabra de sincronizaci6n. Cuando la salida se correlaciona con una PRBS de secuencia conocida, se puede obtener un pico de correlaci6n en la Cabecera. De esta manera, se puede obtener una posici6n de inicio de la Cabecera en un preambulo. Si es necesario, el control de potencia que se realiza para restaurar el nivel de potencia original, como se muestra en la Fig. 90, se puede realizar en la entrada del descorrelacionador QPSK.
La Fig. 92 esta mostrando otro ejemplo de campo de cabecera de bloque de L1 que se envia al m6dulo de Inserci6n de Cabecera 307-1 en el recorrido de la senalizaci6n de L1 del m6dulo de BICM como se muestra en la Fig. 37. Esta Fig. 92 es diferente de la Fig. 85 en que L1 span que representa la profundidad de intercalado en el tiempo se reduce a 2 bits y los bits reservados se aumentan en 1 bit. Un receptor puede obtener el parametro de intercalado en el tiempo de bloque de L1 a partir de la L1 span transmitida.
La Fig. 93 esta mostrando los procesos de dividir igualmente un bloque de L1 en tantas partes como un numero de preambulos insertando entonces una cabecera en cada uno de los bloques de L1 divididos y luego asignando los bloques de L1 a la cabecera insertada en un preambulo. Esto se puede realizar cuando un intercalado en el tiempo se realiza con un numero de preambulos donde el numero de preambulos es mayor que un numero minimo de preambulos que se requiere para la transmisi6n del bloque de L1. Esto se puede realizar en el bloque de L1 en el recorrido de la senalizaci6n de L1 del m6dulo de BICM como se muestra en la Fig. 37. El resto de las portadoras, despues de la transmisi6n de bloques de L1 pueden tener patrones de repetici6n ciclicos en lugar de ser rellenadas con ceros.
La Fig. 94 esta mostrando un ejemplo del Descorrelacionador de Simbolos r306-1 del m6dulo de demodulaci6n de BICM como se muestra en la Fig. 64. Para un caso donde los bloques de FEC de L1 se repiten, como se muestra en la Fig. 93, cada punto de inicio de bloque de FEC de L1 se puede alinear, combinar (r301f), y entonces descorrelacionar QAM (r302f) para obtener ganancia de diversidad y ganancia de SNR. En este punto, el combinador puede incluir procesos de alineaci6n y anadir cada bloque de FEC de L1 y dividir el bloque de FEC de
L1 anadido. Para un caso donde se repite solamente parte del ultimo bloque de FEC como se muestra en la Fig. 93, solamente se puede dividir la parte repetida en tantos como un numero de cabecera de bloque de FEC y la otra parte se puede dividir por un valor que es uno menos que un numero de cabecera de bloque de FEC. En otras palabras, el numero de divisi6n corresponde a un numero de portadoras que se anade a cada portadora.
La Fig. 98 esta mostrando otro ejemplo de programaci6n de bloque de L1. La Fig. 98 es diferente de la Fig. 93 en que, en lugar de realizar el relleno de ceros o la repetici6n cuando los bloques de L1 no llenan un simbolo OFDM, el simbolo OFDM se puede llenar con redundancia de paridad realizando menos perforado en el c6digo acortado/perforado en el transmisor. En otras palabras, cuando la perforaci6n de paridad (304C) se realiza en la Fig. 38, se puede determinar la tasa de c6digo efectiva de acuerdo con la relaci6n de perforaci6n, de esta manera, perforando cuantos menos bits tengan que ser rellenados de ceros, se puede disminuir la tasa de c6digo efectiva y se puede obtener una mejor ganancia de codificaci6n. El m6dulo de desperforaci6n de Paridad r303a de un receptor como se muestra en la Fig. 65 puede realizar el desperforado considerando la redundancia de paridad menos perforada. En este punto, debido a que un receptor y un transmisor pueden tener informaci6n del tamano de bloque de L1 total, se puede calcular la relaci6n de perforaci6n.
La Fig. 95 esta mostrando otro ejemplo de campo de senalizaci6n de L1. La Fig. 95 es diferente de la Fig. 74 en que, para un caso donde el tipo de segmento de datos es CCM, se puede transmitir una direcci6n de inicio (21 bits) del PLP. Esto puede permitir a la FECFRAME de cada PLP formar una trama de transmisi6n, sin que la FECFRAME este alineada con una posici6n de inicio de una trama de transmisi6n. De esta manera, se puede eliminar la sobrecarga de relleno, que puede suceder cuando una anchura de segmento de datos es estrecha. Un receptor, cuando un tipo de segmento de datos es CCM, puede obtener informaci6n de ModCod desde el preambulo en el recorrido de la senalizaci6n de L1 del demodulador de BICM como se muestra en la Fig. 64, en lugar de obtenerla de la cabecera de FECFRAME. Ademas, incluso cuando sucede un salto de canales en una ubicaci6n aleatoria de la trama de transmisi6n, se puede realizar la sincronizaci6n de FECFRAME sin retraso porque la direcci6n de inicio del PLP ya se puede obtener desde el preambulo.
La Fig. 96 esta mostrando otro ejemplo de campos de senalizaci6n de L1 que puede reducir la sobrecarga de direccionamiento de PLP.
La Fig. 97 esta mostrando el numero de simbolos QAM que corresponde a una FECFRAME que depende de los tipos de modulaci6n. En este punto, un maximo comun divisor de simbolo QAM es 135, de esta manera, se puede reducir una sobrecarga de log2(135)quot;7 bits. De esta manera, la Fig. 96 es diferente de la Fig. 95 en que se puede reducir un numero de bits del campo de PLP start de 21 bits a 14 bits. Este es un resultado de considerar 135 simbolos como un unico grupo y direccionar el grupo. Un receptor puede obtener un indice de portadora OFDM donde el PLP comienza en una trama de transmisi6n despues de obtener el valor del campo PLP start y multiplicarlo por 135.
La Fig. 99 y la Fig. 101 muestran ejemplos de intercalador de simbolos 308 que se puede intercalar en tiempo simbolos de datos que se envian desde el m6dulo de Inserci6n de Cabecera de ModCod 307 en el recorrido de los datos del m6dulo de BICM como se muestra en la Fig. 37.
La Fig. 99 es un ejemplo de intercalador de Bloques que puede operar sobre una base de segmento de datos. El valor de la fila significa un numero de celdas de carga util en cuatro de los simbolos OFDM dentro de un segmento de datos. El intercalado sobre la base de simbolos OFDM puede no ser posible debido a que el numero de celdas puede cambiar entre celdas OFDM adyacentes. El valor de la columna K significa una profundidad de intercalado en el tiempo, que puede ser de 1, 2, 4, 8, o 16... La senalizaci6n de K para cada segmento de datos se puede realizar dentro de la senalizaci6n de L1. El intercalado en frecuencia 403 como se muestra en la Fig. 42 se puede realizar anterior al intercalador en tiempo 308 como se muestra en la Fig. 37.
La Fig. 100 muestra un rendimiento de intercalado del intercalador en tiempo como se muestra en la Fig. 99. Se supone que un valor de columna es de 2, un valor de fila es de 8, una anchura de segmento de datos es de 12 celdas de datos, y que no esta ningun piloto continuo en el segmento de datos. La figura superior de la Fig. 100 es una estructura de simbolo OFDM cuando no se realiza el intercalado en el tiempo y la figura inferior de la Fig. 100 es una estructura de simbolo OFDM cuando se realiza el intercalado en el tiempo. Las celdas negras representan pilotos dispersos y las celdas que no son negras representan celdas de datos. El mismo tipo de celdas de datos representa un simbolo OFDM. En la Fig. 100, las celdas de datos que corresponden a un unico simbolo OFDM se intercalan dentro de dos simbolos. Se usa una memoria de intercalado que corresponde a ocho simbolos OFDM pero la profundidad de intercalado corresponde solamente a dos simbolos OFDM, de esta manera, no se obtiene una profundidad de intercalado completa.
La Fig. 101 se sugiere para alcanzar la profundidad de intercalado completa. En la Fig. 101, las celdas negras representan pilotos dispersos y las celdas que no son negras representan celdas de datos. El intercalador en tiempo como se muestra en la Fig. 101 se puede implementar en forma de intercalador de bloque y puede intercalar segmentos de datos. En la Fig. 101, un numero de columna, K representa una anchura de segmento de datos, un numero de la fila, N representa la profundidad de intercalado en el tiempo y el valor, K puede ser valores aleatorios, es decir, K=1, 2, 3,. El proceso de intercalado incluye escribir la celda de datos de una manera de columna
trenzada y leer en una direcci6n de columna, excluyendo las posiciones de piloto. Es decir, se puede decir que el intercalado se realiza de una forma fila-columna trenzada.
Ademas, en un transmisor, las celdas que se leen de una manera de columna trenzada de la memoria de intercalado corresponden a un unico simbolo OFDM y las posiciones de piloto de los simbolos OFDM se pueden mantener mientras se intercalan las celdas.
Ademas, en un receptor, las celdas que se leen de una manera de columna trenzada de la memoria de desintercalado corresponden a un unico simbolo OFDM y las posiciones de piloto de los simbolos OFDM se pueden mantener mientras que se desintercalan en el tiempo las celdas.
La Fig. 102 muestra el rendimiento de intercalado en el tiempo de la Fig. 101. Para comparaci6n con la Fig. 99, se supone que un numero de filas es de 8, una anchura de segmento de datos es de 12 celdas de datos, y que no esta ningun piloto continuo en el segmento de datos. En la Fig. 102, las celdas de datos que corresponden a un unico simbolo OFDM se intercalan en ocho simbolos OFDM. Como se muestra en la Fig. 102, se usa una memoria de intercalado que corresponde a ocho simbolos OFDM y la profundidad de intercalado resultante que corresponde a ocho simbolos OFDM, de esta manera, se obtiene una profundidad de intercalado completa.
El intercalador en tiempo que se muestra en la Fig. 101 puede ser ventajoso en que se puede obtener una profundidad de intercalado completa usando una memoria identica; la profundidad de intercalado puede ser flexible, a diferencia de la Fig. 99; por consiguiente, una longitud de trama de transmisi6n puede ser demasiado flexible, es decir, las filas no necesitan ser multiplos de cuatro. Adicionalmente, el intercalador en tiempo usado para el segmento de datos, puede ser identico al metodo de intercalado usado para el preambulo y tambien puede ser las partes en comun con un sistema de transmisi6n digital que usa OFDM general. En concreto, el intercalador en tiempo 308 como se muestra en la Fig. 37 se puede usar antes de que se use el intercalador en frecuencia 403 como se muestra en la Fig. 42. Con respecto a una complejidad del receptor, se puede no requerir ninguna memoria adicional distinta de la l6gica de control de direcci6n adicional que puede requerir una complejidad muy pequena.
La Fig. 103 muestra un desintercalador de simbolo r308 correspondiente en un receptor. Se puede realizar el desintercalado despues de recibir una salida del m6dulo de Extracci6n de Cabecera de Trama r401. En los procesos de desintercalado, comparado con la Fig. 99, se invierten los procesos de escritura y lectura de intercalado de bloques. Usando informaci6n de posici6n de piloto, el desintercalador en tiempo puede realizar un desintercalado virtual no escribiendo o leyendo desde una posici6n de piloto en la memoria de intercalado y escribiendo o leyendo desde una posici6n de celda de datos en la memoria de intercalador. La informaci6n desintercalada se puede sacar en el m6dulo de Extracci6n de ModCod r307.
La Fig. 104 muestra otro ejemplo del intercalado en el tiempo. Se puede realizar la escritura en direcci6n diagonal y la lectura fila por fila. Como en la Fig. 101, el intercalado se realiza teniendo en cuenta las posiciones de piloto. La lectura y la escritura no se realizan para las posiciones de piloto pero se accede a la memoria de intercalado considerando solamente las posiciones de celda de datos.
La Fig. 105 muestra un resultado del intercalado usando el metodo mostrado en la Fig. 104. Cuando se compara con la Fig. 102, las celdas con los mismos patrones estan dispersas no solamente en el dominio del tiempo, sino tambien en el dominio de la frecuencia. En otras palabras, la profundidad de intercalado completa se puede obtener tanto en los dominios del tiempo como de la frecuencia.
La Fig. 108 muestra un desintercalador de simbolos r308 de un receptor correspondiente. La salida del m6dulo de Extracci6n de Cabecera de Trama r401 se puede desintercalar. Cuando se compara con la Fig. 99, el desintercalado ha conmutado el orden de lectura y escritura. El desintercalador en tiempo puede usar la informaci6n de posici6n de piloto para realizar el desintercalado virtual de manera que no se realiza ninguna lectura o escritura en las posiciones de piloto pero de manera que se pueda realizar la lectura o escritura solamente en las posiciones de celda de datos. Los datos desintercalados se pueden sacar en el m6dulo de Extracci6n de ModCod r307.
La Fig. 106 muestra un ejemplo del metodo de direccionamiento de la Fig. 105. NT significa profundidad de intercalado en el tiempo y ND significa anchura de segmento de datos. Se supone que un valor de fila, N es de 8, una anchura de segmento de datos es de 12 celdas de datos, y los pilotos no continuos estan en segmentos de datos. La Fig. 106 representa un metodo de generaci6n de direcciones para escribir datos en una memoria de intercalado en el tiempo, cuando un transmisor realiza el intercalado en el tiempo. El direccionamiento comienza desde una primera direcci6n con la Direcci6n de Fila (RA) = 0 y la Direcci6n de Columna (CA) = 0. En cada aparici6n de direccionamiento, RA y CA se incrementan. Para la RA, se puede realizar una operaci6n de m6dulo con los simbolos OFDM usados en el intercalador en tiempo. Para la CA, se puede realizar una operaci6n de m6dulo con un numero de portadoras que corresponde a una anchura de segmento de datos. La RA puede ser incrementada en 1 cuando las portadoras que corresponden a un segmento de datos se escriben en una memoria. Se puede realizar la escritura en una memoria solamente cuando una ubicaci6n de la direcci6n actual no es una ubicaci6n de un piloto. Si la ubicaci6n de la direcci6n actual es una ubicaci6n de un piloto, solamente se puede incrementar el valor de la direcci6n.
En la Fig. 106, un numero de columna, K representa la anchura de segmento de datos, un numero de la fila, N representa la profundidad de intercalado en el tiempo y el valor, K puede ser unos valores aleatorios, es decir, K=1, 2, 3,. El proceso de intercalado puede incluir escribir celdas de datos de una manera de columna trenzada y leer en direcci6n de la columna, excluyendo las posiciones de piloto. En otras palabras, la memoria de intercalado virtual puede incluir posiciones de piloto pero las posiciones piloto se pueden excluir en el intercalado real.
La Fig. 109 muestra el desintercalado, un proceso inverso del intercalado en el tiempo como se muestra en la Fig.
104. La escritura fila por fila y la lectura en direcci6n diagonal pueden restaurar las celdas en secuencias originales.
El metodo de direccionamiento usado en un transmisor se puede usar en un receptor. El receptor puede escribir los datos recibidos en una memoria de desintercalador en tiempo fila por fila y puede leer los datos escritos usando los valores de direcci6n generados y la informaci6n de ubicaci6n del piloto que se pueden generar de una manera similar que la de un transmisor. Como una manera alternativa, los valores de direcci6n generados y la informaci6n piloto que fue usada para escribir se puede usar para leer fila por fila.
Estos metodos se pueden aplicar en un preambulo que transmite la L1. Debido a que cada simbolo OFDM que comprende el preambulo puede tener pilotos en ubicaciones identicas, se pueden realizar o bien intercalando con referencia a los valores de direcci6n teniendo en cuenta las ubicaciones de pilotos o bien intercalando con referencia a los valores de direcci6n sin tener en cuenta las ubicaciones de pilotos. Para el caso de referirse a valores de direcci6n sin tener en cuenta las ubicaciones de pilotos, el transmisor almacena los datos en una memoria de intercalado en el tiempo cada vez. Para tal caso, un tamano de memoria requerido para realizar el intercalado/desintercalado de los preambulos en un receptor o un transmisor llega a ser identico a un numero de celdas de carga util existentes en los simbolos OFDM usados para el intercalado en el tiempo.
La Fig. 107 es otro ejemplo de intercalado en el tiempo de L1. En este ejemplo, el intercalado en el tiempo puede situar las portadoras a todos los simbolos OFDM mientras que las portadoras se situarian todas en un unico simbolo OFDM si no se realiz6 ningun intercalado en el tiempo. Por ejemplo, para los datos situados en un primer simbolo OFDM, la primera portadora del primer simbolo OFDM se situara en su ubicaci6n original. La segunda portadora del primer simbolo OFDM se situara en un segundo indice de portadora del segundo simbolo OFDM. En otras palabras, la portadora de datos de orden i que se situa en el simbolo OFDM de orden i se situara en un indice de portadora de orden i del simbolo OFDM de orden N mod (i + n), donde i = 0, 1, 2 ..., numero de portadora-1, n = 0, 1, 2,., N-1, y N es un numero de simbolos OFDM usado en el intercalado en el tiempo de L1. En este metodo de intercalado en el tiempo de L1, se puede decir que el intercalado para todos los simbolos OFDM se realiza de una manera trenzada como se muestra en la Fig. 107. Incluso aunque las posiciones de piloto no se muestran en la Fig. 107, como se mencion6 anteriormente, se puede aplicar el intercalado a todos los simbolos OFDM incluyendo los simbolos de piloto. Es decir, se puede decir que el intercalado se puede realizar para todos los simbolos OFDM sin considerar las posiciones de piloto o con independencia de si los simbolos OFDM son simbolos de piloto o no.
Si un tamano de un bloque de LDPC usado en L1 es menor que un tamano de un unico simbolo OFDM, las restantes portadoras pueden tener copias de partes del bloque de LDPC o pueden ser rellenadas con ceros. En este punto, se puede realizar un mismo intercalado en el tiempo como anteriormente. Del mismo modo, en la Fig. 107, un receptor puede realizar el desintercalado almacenando todos los bloques usados en el intercalado en el tiempo de L1 en una memoria y leer los bloques en el orden en el que se han intercalado, es decir, en el orden de los numeros escritos en los bloques de la Fig. 107.
Cuando se usa un intercalador de bloques como se muestra en la Fig. 106, se usan dos almacenadores temporales. Especificamente, mientras que un almacenador temporal esta almacenando simbolos de entrada, se pueden leer previamente los simbolos de entrada desde el otro almacenador temporal. Una vez que se realizan estos procesos para un bloque de intercalado de simbolos, el desintercalado se puede realizar conmutando el orden de lectura y de escritura, para evitar un conflicto de acceso a memoria. Este desintercalado de estilo quot;tenis de mesaquot; puede tener una l6gica de generaci6n de direcciones simple. No obstante, se puede aumentar la complejidad de los componentes fisicos cuando se usan dos almacenadores temporales de intercalado de simbolos.
La Fig. 110 muestra un ejemplo de un desintercalador de simbolos r308 o r308-1 como se muestra en la Fig. 64. Esta realizaci6n propuesta de la invenci6n puede usar solamente un unico almacenador temporal para realizar el desintercalado. Una vez que se genera un valor de direcci6n por la l6gica de generaci6n de direcciones, el valor de direcci6n se puede sacar de la memoria del almacenador temporal y se puede realizar una operaci6n de colocaci6n almacenando un simbolo que se introduce en la misma direcci6n. Mediante estos procesos, se puede evitar un conflicto de acceso a memoria mientras se lee y escribe. Ademas, el desintercalado de simbolo se puede realizar usando solamente un unico almacenador temporal. Los parametros se pueden definir para explicar esta regla de generaci6n de direcciones. Como se muestra en la Fig. 106, se puede definir un numero de filas de una memoria de desintercalado como la profundidad de intercalado en el tiempo, D y se puede definir un numero de columnas de la memoria de desintercalado como la anchura de segmento de datos, W. Entonces el generador de direcciones puede generar las siguientes direcciones.
la muestra de orden i en el bloque de orden , incluyendo el piloto
i = 0, 1, 2, ....., N-1;
N = O*W;
Ci, = i mod W;
Tw = ((Ci, mod O)* ) mod O;
Ri, = ((i dii W) + Tw) mod O;
Li, (1) = Ri, *W +Ci ;
o bien
Li, (2) = Ci, *O + Ri, ;
Las direcciones incluyen posiciones de piloto, de esta manera, se suponen los simbolos de entrada para incluir las posiciones de piloto. Si los simbolos de entrada que incluyen solamente los simbolos de datos necesitan ser procesados, se puede requerir una l6gica de control adicional que salta las direcciones correspondientes. En este punto, i representa un indice de simbolos de entrada, j representa un indice de bloque de intercalado de entrada, y N=D*W representa una longitud del bloque de intercalado. La operaci6n Mod representa la operaci6n de m6dulo que saca el resto despues de la divisi6n. La operaci6n Div representa la operaci6n de divisi6n que saca el cociente despues de la divisi6n. Ri,j y Ci,j representan la direcci6n de la fila y la direcci6n de la columna de la entrada de simbolo de orden i del bloque de intercalado de orden j, respectivamente. Tw representa el valor de trenzado de columna para las direcciones donde se situan los simbolos. En otras palabras, cada columna se puede considerar como un almacenador temporal donde se realiza el trenzado independiente segun los valores de Tw. Li,j representa una direcci6n cuando se implementa un unico almacenador temporal en una memoria secuencial de una dimensi6n, no en dos dimensiones. Li,j puede tener valores de 0 a (N-1). Son posibles dos metodos diferentes. Li,j (1) se usa cuando la matriz de la memoria se conecta fila por fila y Li,j (2) se usa cuando la matriz de la memoria se conecta columna por columna.
La Fig. 111 muestra un ejemplo de direcciones de fila y columna para el desintercalado en el tiempo cuando D es 8 y W es 12. J empieza desde j = 0 y para cada valor de j, una primera fila puede representar la direcci6n de la fila y una segunda fila puede representar la direcci6n de la columna. La Fig. 111 muestra solamente las direcciones de los primeros 24 simbolos. Cada indice de columna puede ser identico al indice del simbolo de entradai.
La Fig. 113 muestra un ejemplo de un transmisor OFDM que usa un segmento de datos. Como se muestra en la Fig. 113, el transmisor puede comprender un recorrido del PLP de datos, un recorrido de la senalizaci6n de L1, un formador de tramas, y una parte de modulaci6n OFDM. El recorrido del PLP de datos se indica mediante bloques con lineas horizontales y lineas verticales. El recorrido de la senalizaci6n de L1 se indica mediante bloques con lineas inclinadas. Los m6dulos del proceso de entrada 701-0, 701-N, 701-K, y 701-M pueden comprender bloques y secuencias del m6dulo de interfaz de entrada 202-1, el m6dulo de sincronizaci6n de flujo de entrada 203-1, el m6dulo de compensaci6n de retardo 204-1, el m6dulo de eliminaci6n de paquetes nulos 205-1, el codificador de CRC 206-1, el m6dulo de inserci6n de cabecera en BB 207-1, y aleatorizador en BB 209 realizados para cada PLP como se muestra en la Fig. 35. Los m6dulos de FEC 702-0, 702-N, 702-K, y 702-M pueden comprender bloques y secuencias del codificador externo 301 y del codificador interno 303 como se muestra en la Fig. 37. Unos m6dulos de FEC 702-L1 usados en el recorrido de L1 pueden comprender bloques y secuencias del codificador externo 301-1 y un codificador interno acortado/perforado 303-1 como se muestra en la Fig. 37. El m6dulo de senal de L1 700-L1 puede generar la informaci6n de L1 necesaria para comprender una trama.
Los m6dulos de intercalado de bits 703-0, 703-N, 703-K, y 703-M pueden comprender bloques y secuencias del intercalador interno 304 y el demutiplexor de bits 305 como se muestra en la Fig. 37. El intercalador de bits 703-L1 usado en el recorrido de la L1 puede comprender bloques y secuencias del intercalador interno 304-1 y del demultiplexor de bits 305-1 como se muestra en la Fig. 37. Los m6dulos de correlacionador de simbolos 704-0, 704-N, 704-K, y 704-M pueden realizar funciones identicas a las funciones del correlacionador de simbolos 306 mostrado en la Fig. 37. El m6dulo correlacionador de simbolos 704-L1 usado en el recorrido de la L1 puede realizar funciones identicas a las funciones del correlacionador de simbolos 306-1 mostrado en la Fig. 37. Los m6dulos de cabecera de FEC 705-0, 705-N, 705-K, y 705-M pueden realizar funciones identicas a las funciones del m6dulo de inserci6n de Cabeceras de ModCod 307 mostrado en la Fig. 37. El m6dulo de cabecera de FEC 705-L1 para el recorrido de L1 puede realizar funciones identicas a las funciones del m6dulo de inserci6n de Cabecera de ModCod 307-1 mostrado en la Fig. 37.
Los m6dulos de correlacionador de segmento de datos 706-0 y 706-K pueden programar los bloques de FEC a los segmentos de datos correspondientes y pueden transmitir los bloques de FEC programados, donde los bloques de
FEC corresponden a los PLP que se asignan a cada segmento de datos. El bloque de correlacionador de preambulo 707-L1 puede programar los bloques de FEC de senalizaci6n de L1 a los preambulos. Los bloques de FEC de la senalizaci6n de L1 se transmiten en preambulos. Los m6dulos de intercalado en el tiempo 708-0 y 708-K pueden realizar funciones identicas a las funciones del intercalador de simbolos 308 mostrado en la Fig. 37 que pueden intercalar segmentos de datos. El intercalador en tiempo 708-L1 usado en el recorrido de la L1 puede realizar funciones identicas a las funciones del intercalador de simbolos 308-1 mostrado en la Fig. 37.
Alternativamente, el intercalador en tiempo 708-L1 usado en el recorrido de la L1 puede realizar funciones identicas con el intercalador de simbolos 308-1 mostrado en la Fig. 37, pero solamente sobre los simbolos de preambulo.
Los intercaladores en frecuencia 709-0 y 709-K pueden realizar intercalado en frecuencia en los segmentos de datos. El intercalador en frecuencia 709-L1 usado en el recorrido de la L1 puede realizar el intercalado de frecuencia segun el ancho de banda del preambulo.
El m6dulo de generaci6n de pilotos 710 puede generar pilotos que son adecuados para un piloto continuo (CP), piloto disperso (SP), borde de segmento de datos, y preambulo. Se puede construir una trama (711) a partir de la programaci6n del segmento de datos, preambulo, y piloto. Los bloques del m6dulo de IFFT 712 y el m6dulo de inserci6n de GI 713 pueden realizar funciones identicas a las funciones de los bloques del m6dulo de IFFT 501 y el m6dulo de inserci6n de GI 503 mostrados en la Fig. 51, respectivamente. Por ultimo, el m6dulo de DAC 714 puede convertir las senales digitales en senales anal6gicas y las senales convertidas se pueden transmitir.
La Fig. 114 muestra un ejemplo de un receptor OFDM que usa un segmento de datos. En la Fig. 114, el sintonizador r700 puede realizar las funciones del m6dulo sintonizador/AGC r603 y las funciones del m6dulo de conversi6n descendente r602 mostrado en la Fig. 61. El ADC r701 puede convertir las senales anal6gicas recibidas en senales digitales. El m6dulo de sincronizaci6n de tiempo/frecuencia r702 puede realizar funciones identicas a las funciones del m6dulo de sincronizaci6n de tiempo/frecuencia r505 mostrado en la Fig. 62. El m6dulo de detecci6n de tramas r703 puede realizar funciones identicas a las funciones del m6dulo de detecci6n de tramas r506 mostrado en la Fig.
62.
En este punto, despues de que se realicen la sincronizaci6n de tiempo/frecuencia, la sincronizaci6n se puede mejorar usando un preambulo en cada trama que se envia desde m6dulo de detecci6n de tramas r703 durante el proceso de seguimiento.
El m6dulo de eliminaci6n de GI r704 y el m6dulo de FFT r705 pueden realizar funciones identicas a las funciones del m6dulo de eliminaci6n de GI r503 y el m6dulo de FFT r502 mostrados en la Fig. 62, respectivamente.
El m6dulo de estimaci6n de canal r706 y m6dulo de Ecualizaci6n de canal r707 pueden realizar una parte de la estimaci6n de canal y una parte de la ecualizaci6n del canal del m6dulo de Est/Ec de canal r501 como se muestra en la Fig. 62. El analizador de tramas r708 puede sacar un segmento de datos y un preambulo donde se transmiten los servicios seleccionados por un usuario. Los bloques indicados por lineas inclinadas procesan un preambulo. Los bloques indicados por lineas horizontales que pueden incluir el PLP comun, procesan los segmentos de datos. El desintercalador en frecuencia r709-L1 usado en el recorrido de la L1 puede realizar el desintercalado en frecuencia dentro del ancho de banda del preambulo. El desintercalador en frecuencia r709 usado en el recorrido del segmento de datos puede realizar el desintercalado en frecuencia dentro del segmento de datos. El decodificador de cabecera de FEC r712-L1, el desintercalador en tiempo r710-L1, y descorrelacionador de simbolos r713-L1 usados en el recorrido de la L1 pueden realizar funciones identicas a las funciones del m6dulo de extracci6n de ModCod r307-1, el desintercalador de simbolos r308-1, y el descorrelacionador de simbolos r306-1 mostrados en la Fig. 64.
El desintercalador de bits r714-L1 puede comprender bloques y secuencias de demultiplexor de bits r305-1 y el desintercalador interno r304-1 como se muestra en la Fig. 64. El decodificador de FEC r715-L1 puede comprender bloques y secuencias del codificador interno acortado/perforado r303-1 y un decodificador externo r301-1 mostrado en la Fig. 64. En este punto, la salida del recorrido de la L1 puede ser informaci6n de senalizaci6n de L1 y se puede enviar a un controlador del sistema para restaurar los datos de PLP que se transmiten en los segmentos de datos.
El desintercalador en tiempo r710 usado en el recorrido del segmento de datos puede realizar funciones identicas a las funciones del desintercalador de simbolos r308 mostrado en la Fig. 64. El analizador sintactico de segmentos de datos r711 puede sacar un PLP seleccionado por el usuario a partir de los segmentos de datos y, si es necesario, un PLP comun asociado con el PLP seleccionado por el usuario. Los decodificadores de cabecera de FEC r712-C y r712-K, pueden realizar funciones identicas a las funciones del m6dulo de extracci6n de ModCod r307 mostrado en la Fig. 64. Los descorrelacionadores de simbolos r713-C y r713-K pueden realizar funciones identicas a las funciones del descorrelacionador de simbolos r306 mostrado en la Fig. 64.
El desintercalador de bits r714-C y r714-K pueden comprender bloques y secuencias del demultiplexor de bits r305 y el desintercalador interno r304 como se muestra en la Fig. 64. Los decodificadores de FEC r715-C y r715-K pueden comprender bloques y secuencias del decodificador interno r303 y del decodificador externo r301 como se muestra en la Fig. 64. Por ultimo, los m6dulos de proceso de salida r716-C y r716-K pueden comprender bloques y secuencias del desaleatorizador en BB r209, el m6dulo de eliminaci6n de cabecera en BB r207-1, el decodificador de CRC r206-1, el m6dulo de la inserci6n de paquetes nulos r205-1, el recuperador de retardos r204-1, el
recuperador de reloj de salida r203-1, y una interfaz de salida r202-1 que se realizan para cada PLP en la Fig. 35. Si se usa un PLP comun, se pueden transmitir el PLP comun y el PLP de datos asociados con el PLP comun a un recombinador de TS y se pueden transformar en un PLP seleccionado por el usuario.
Se deberia senalar a partir de la Fig. 114, que en un receptor, los bloques en el recorrido de la L1 no estan simetricamente secuenciados a un transmisor en contraposici6n al recorrido de los datos donde los bloques se situan simetricamente o en secuencia opuesta de un transmisor. En otras palabras, para el recorrido de los datos, se situan el desintercalador en Frecuencia r709, el desintercalador en tiempo r710, el analizador sintactico de segmentos de Datos r711, y el decodificador de cabecera de FEC r712-C y r712-K. No obstante, para el recorrido de la L1, se situan el desintercalador en frecuencia r709-L1, el decodificador de cabecera de FEC r712-L1, y el desintercalador en tiempo r710-L1.
La Fig. 112 muestra un ejemplo de intercalado general de bloques en un dominio de simbolos de datos donde no se usan pilotos. Como se ve a partir de la Fig. 112a, la memoria de intercalado se puede llenar sin pilotos negros. Para formar una memoria rectangular, se pueden utilizar celdas de relleno si es necesario. En la Fig. 112a, las celdas de relleno se indican como celdas con lineas inclinadas. En el ejemplo, debido a que un piloto continuo puede solaparse con un tipo de patr6n piloto disperso, se requieren un total de tres celdas de relleno durante cuatro de duraci6n de simbolos OFDM. Finalmente, en la Fig. 112b se muestran los contenidos de la memoria intercalada.
Como en la Fig. 112a, se puede realizar o bien escribir fila por fila y realizar trenzado de columna; o bien escribir de una manera trenzada desde el principio. La salida del intercalador puede comprender leer fila por fila desde la memoria. Los datos de salida que se han leido se pueden situar como se muestra en la Fig. 112c cuando se considera una transmisi6n OFDM. En este momento, por simplicidad, se puede ignorar el intercalado en frecuencia. Como se ve en la Fig. 112, la diversidad de frecuencia no es tan alta como aquella de la Fig. 106, pero se mantiene en un nivel similar. Por encima de todo, puede ser ventajoso porque se puede optimizar la memoria requerida para realizar el intercalado y el desintercalado. En el ejemplo, el tamano de la memoria se puede reducir de W * D a (W-1)
* D. Como la anchura del segmento de datos llega a ser mas grande, el tamano de la memoria se puede reducir mas.
Para las entradas del desintercalador en tiempo, un receptor deberia restaurar los contenidos del almacenador temporal de la memoria en forma de la figura del medio de la Fig. 112 teniendo en cuenta las celdas de relleno. Basicamente, los simbolos OFDM se pueden leer simbolo por simbolo y se pueden guardar fila por fila. El destrenzado correspondiente al trenzado de columna entonces se puede realizar. La salida del desintercalador se puede sacar en forma de lectura fila por fila desde la memoria de la Fig. 112a. De esta forma, cuando se compara con el metodo mostrado en la Fig. 106, se puede minimizar la sobrecarga de piloto, y por consiguiente se puede minimizar la memoria de intercalado/desintercalado.
La Fig. 115 muestra el intercalado en el tiempo (Fig. 115a) y el desintercalado en el tiempo (Fig. 115b).
La Fig. 115a muestra un ejemplo de un intercalador en tiempo 708-L1 para el recorrido de la L1 de la Fig. 113. Como se muestra en la Fig. 115a, el intercalado en el tiempo para el preambulo donde se transmite la L1, puede incluir celdas de datos de L1 de intercalado, excluyendo los pilotos que normalmente se transmiten en el preambulo. El metodo de intercalado puede incluir escribir los datos de entrada en una direcci6n diagonal (lineas continuas) y leer los datos fila por fila (lineas discontinuas), usando metodos identicos a los que se muestran en referencia a la Fig.
106.
La Fig. 115b muestra un ejemplo de un desintercalador en tiempo r712-L1 en el recorrido de la L1 como se muestra en la Fig. 114. Como se muestra en la Fig. 115b, para un preambulo donde se transmite la L1, se puede realizar el desintercalado de la celda de datos de L1, excluyendo los pilotos que se transmiten regularmente en el preambulo. El metodo de desintercalado puede ser identico al metodo que se muestra en la Fig. 109 donde los datos de entrada se escriben fila por fila (lineas continuas) y se leen en una direcci6n diagonal (lineas discontinuas). Los datos de entrada no incluyen ningun piloto, por consiguiente, los datos de salida tienen celdas de datos de L1 que no incluyen tampoco un piloto. Cuando un receptor usa un unico almacenador temporal en un desintercalador en tiempo para el preambulo, se puede usar la estructura del generador de direcciones que tiene una memoria desintercaladora como se muestra en la Fig. 110.
El desintercalado (r712-L1) se puede realizar usando las operaciones de direcci6n como sigue:
la muestra de orden i en el bloque de orden , incluyendo el piloto
i = 0, 1, 2, ....., N-1;
N = O*W;
Ci, = i mod W;
Tw = ((Ci, mod O)* ) mod O;
Ri, =((i dii W) + Tw) mod O;
Li, (1) = Ri, *W + Ci ;
o bien
Li, (2) = Ci, *O + Ri, ;
En las operaciones anteriores, una longitud de una fila, W es la longitud de una fila de una memoria de intercalado como se muestra en la Fig. 115. La longitud de la columna, D es una profundidad de intercalado en el tiempo del preambulo, que es un numero de simbolos OFDM que se requiere para transmitir los preambulos.
La Fig. 116 muestra un ejemplo de la formaci6n de simbolos OFDM mediante pilotos de programaci6n y los preambulos de entrada a partir del formador de tramas 711 como se muestra en la Fig. 113. Las celdas en blanco forman una cabecera de L1 que es una senal de salida del m6dulo de cabecera de FEC 705-L1 en el recorrido de la L1, como se muestra en la Fig. 113. Las celdas grises representan los pilotos continuos para el preambulo que se generan por el m6dulo de generaci6n de pilotos 710 como se muestra en la Fig. 113. Las celdas con patrones representan las celdas de senalizaci6n de L1 que son una senal de salida del correlacionador de preambulos 707-L1 como se muestra en la Fig. 113. La Fig. 116a representa simbolos OFDM cuando el intercalado en el tiempo esta apagado y la Fig. 116b representa simbolos OFDM cuando el intercalado en el tiempo esta encendido. La cabecera de L1 se puede excluir del intercalado en el tiempo porque la cabecera de L1 transmite una longitud de campo de senalizaci6n de L1 y una informaci6n de bandera de intercalado en el tiempo encendida/apagada. Ello es porque la cabecera de L1 se anade antes del intercalado en el tiempo. Como ya se ha mencionado, el intercalado en el tiempo se realiza excluyendo las celdas de piloto. El resto de las celdas de datos de L1 se pueden intercalar como se muestra en la Fig. 115, entonces se pueden asignar a subportadoras OFDM.
La Fig. 117 muestra un ejemplo de Intercaladores en Tiempo 708-0 -708-K que pueden intercalar simbolos de datos que se envian desde los Correlacionadores de Segmentos de Datos 706-0 -706-K en el recorrido de los datos de un transmisor OFDM que usa segmentos de datos mostrado en la Fig. 113. El intercalado en el tiempo se puede realizar para cada segmento de datos. Los simbolos de intercalado de tiempo se pueden sacar en los Intercaladores de Frecuencia 709-0 - 709-K.
La Fig. 117 tambien muestra un ejemplo de un intercalador en tiempo simple que usa un unico almacenador temporal. La Fig. 117a muestra una estructura de simbolos OFDM antes del intercalado en el Tiempo. Los bloques con los mismos patrones que representan el mismo tipo de simbolos OFDM. La Fig. 117b y la Fig. 117c muestran estructuras de simbolos OFDM despues del intercalado en el tiempo. El metodo de intercalado en el tiempo se puede dividir en Tipo 1 y Tipo 2. Cada tipo se puede realizar alternativamente para simbolos pares y simbolos impares. Un receptor puede realizar el desintercalado en consecuencia. Una de las razones de usar alternativamente el tipo 1 y el tipo 2 es reducir la memoria requerida en un receptor usando un unico almacenador temporal durante el desintercalado en el tiempo.
La Fig. 117b muestra un intercalado en el tiempo que usa un intercalado tipo 1. Los simbolos de entrada se pueden escribir en una direcci6n diagonal hacia abajo y se pueden leer en una direcci6n de la fila. La Fig. 117c muestra un intercalado en el tiempo que usa un intercalado tipo 2. Los simbolos de entrada se pueden escribir en una direcci6n diagonal hacia arriba y se pueden leer en una direcci6n de la fila. La diferencia entre el tipo 1 y tipo 2 es si una direcci6n de escritura del simbolo de entrada es hacia arriba o hacia abajo. Los dos metodos son diferentes en la manera de escribir los simbolos, no obstante los dos metodos son identicos en terminos de presentar profundidad de intercalado en el tiempo completa y diversidad de frecuenciacompleta. No obstante, el uso de estos metodos puede causar un problema durante una sincronizaci6n en un receptor debido al uso de dos esquemas de intercalado.
Puede haber dos posibles soluciones. La primera soluci6n puede ser la senalizaci6n de 1 bit de un tipo de intercalado de un primer bloque de intercalado que llega primero despues de cada preambulo, a traves de la senalizaci6n de L1 del preambulo. Este metodo es realizar un intercalado correcto a traves de la senalizaci6n. La segunda soluci6n puede ser formar una trama que tenga una longitud de un numero par de bloques de intercalado. Usando este metodo, un primer bloque intercalado de cada trama puede tener un tipo identico, de esta manera, se puede resolver el problema de sincronizaci6n de bloque de intercalado. Por ejemplo, el problema de sincronizaci6n se puede resolver aplicando el intercalado de tipo 1 a un primer bloque de intercalado y aplicando secuencialmente a los siguientes bloques de intercalado dentro de cada trama, luego finalizando un ultimo bloque de intercalado de cada trama con intercalado de tipo 2. Este metodo requiere a una trama estar compuesta de dos bloques de intercalado pero puede ser ventajoso en que no se requiere senalizaci6n adicional como en el primer metodo.
La Fig. 122 muestra una estructura de un desintercalador en Tiempo r710 de un receptor mostrado en la Fig. 114. El desintercalado en el tiempo se puede realizar en las salidas del desintercalador en Frecuencia r709. El desintercalador en tiempo de la Fig. 122 representa un esquema de desintercalado que es un proceso inverso de un
intercalado en el tiempo mostrado en la Fig. 117. El desintercalado, comparado con la Fig. 117, tendra una manera contraria en la lectura y la escritura. En otras palabras, el desintercalador de tipo 1 puede escribir los simbolos de entrada en una direcci6n de fila y puede leer los simbolos escritos en una direcci6n diagonal hacia abajo. El desintercalador de tipo 2 puede escribir los simbolos de entrada en una direcci6n diagonal hacia abajo y puede leer los simbolos escritos en una direcci6n de la fila. Estos metodos pueden permitir escribir los simbolos recibidos donde se leen previamente los simbolos haciendo una direcci6n de escritura de simbolos del desintercalador de tipo 2 identica a una direcci6n de lectura de simbolos del desintercalador de tipo 1. De esta manera, un receptor puede realizar el desintercalado usando un unico almacenador temporal. Ademas, se puede realizar una implementaci6n simple debido a los metodos de desintercalado de tipo 1 y tipo 2 que se realizan o bien escribiendo y leyendo de simbolos en una direcci6n diagonal o bien en una direcci6n de la fila.
No obstante, el uso de estos metodos puede causar un problema en la sincronizaci6n en un receptor debido al uso de dos esquemas de intercalado. Por ejemplo, el desintercalado de tipo 1 de simbolos intercalados de forma de tipo 2 puede causar deterioro en el rendimiento. Puede haber dos posibles soluciones. La primera soluci6n puede ser determinar un tipo de un bloque de intercalado que llega despues de un preambulo, usando 1 bit de un tipo de intercalado de una parte de senalizaci6n de L1 transmitida. La segunda soluci6n se puede realizar desintercalando usando un tipo segun un primer bloque de intercalado dentro de una trama, si un numero de bloques de intercalado dentro de una trama es un numero par. El simbolo desintercalado se puede sacar en un Analizador Sintactico de Segmentos de Datos r711.
La Fig. 118 muestra una l6gica de generaci6n de direcciones que es identica a una l6gica de generaci6n de direcciones de un unico almacenador temporal, cuando un intercalador de bloques utiliza dos almacenadores temporales de memoria como en la Fig. 106. La l6gica de generaci6n de direcciones puede realizar funciones identicas que las funciones mostradas en la Fig. 106. Definiendo una profundidad de intercalado en el tiempo D como un numero de filas de una memoria de desintercalado y definiendo una anchura de segmento de datos W como un numero de columna, las direcciones mostradas en la Fig. 118 se pueden generar mediante un generador de direcciones. Las direcciones pueden incluir posiciones de piloto. Para intercalar en tiempo los simbolos de entrada que incluyen solamente los simbolos de datos, se puede requerir una l6gica de control que pueda saltarse las direcciones. Las direcciones usadas en los preambulos de intercalado pueden no requerir posiciones de piloto y el intercalado se puede realizar usando bloques de L1. La i representa un indice de un simbolo de entrada, N=D*W representa una longitud de bloque de intercalado. Ri y Ci representan una direcci6n de fila y una direcci6n de columna de un simbolo de entrada de orden i, respectivamente. Tw representa un valor de trenzado de columna o parametro de trenzado a partir de una direcci6n donde se situa un simbolo. Li representa las direcciones cuando se implementa una memoria de una dimensi6n que tiene un unico almacenador temporal. Los valores de Li pueden ser de 0 a (N-1). En esta memoria unidimensional, son posibles al menos dos procedimientos. Li (1) esta acoplando una matriz de memoria fila por fila y Li (2) esta acoplando una matriz de memoria de columna por columna. Un receptor puede usar la l6gica de generaci6n de direcciones en la lectura de simbolos durante un desintercalado.
La Fig. 119 muestra otro ejemplo de un preambulo. Para un caso cuando se usa un simbolo OFDM que tiene un tamano de 4K-FFT en un ancho de banda de 7.61MHz y una sexta portadora dentro de un simbolo OFDM y las portadoras en ambos extremos se usan como pilotos, un numero de portadoras que se pueden usar en la senalizaci6n de L1 se puede suponer que es 2840. Cuando estan unidos multiples canales, pueden existir multiples anchos de banda de preambulo. El numero de portadoras puede cambiar dependiendo de un tipo de pilotos a ser usado, un tamano de FFT, un numero de canales unidos, y otros factores. Si un tamano de una L1 XFEC FRAME que incluye una L1 header (H) que va a ser asignada a un unico simbolo OFDM y bloque de FEC de L1 (L1 FEC1) es menor que un unico simbolo OFDM (5w-a-1), la L1 XFEC FRAME que incluye la L1 header se puede repetir para completar una parte restante del unico simbolo OFDM (5w-a-2). Esto es similar a la estructura de preambulo de la Fig. 93. Para un receptor para recibir un segmento de datos que se situa en un cierto ancho de banda de canales unidos, se puede situar una ventana de sintonizador del receptor en un cierto ancho de banda.
Si una ventana de sintonizador de un receptor se situa como 5w-a-3 de la Fig. 119, puede ocurrir un resultado incorrecto durante la fusi6n de las L1 XFEC FRAME repetidas. El caso 1 de la Fig. 119 puede ser tal ejemplo. Un receptor encuentra la L1 Header (H) para situar una posici6n de inicio de una L1 Header (H) dentro de una ventana del sintonizador, pero la L1 Header encontrada puede ser una cabecera de una L1 XFEC FRAME incompleta (5wa-4). La informaci6n de senalizaci6n de L1 no se puede obtener correctamente si una longitud de la L1 XFEC FRAME se obtiene en base a que la L1 Header y el resto de la parte (5w-a-5) se anade a una posici6n inicial de esa L1 Header. Para impedir tal caso, un receptor puede necesitar operaciones adicionales para encontrar una cabecera de una L1 XFEC FRAME completa. La Fig. 120 muestra tales operaciones. En el ejemplo, para encontrar una cabecera de una L1 XFEC FRAME completa, si existe una L1 XFEC FRAME incompleta en un preambulo, un receptor puede usar al menos dos L1 Headers para encontrar una ubicaci6n de inicio de la L1 Header para fusionar la L1 XFEC FRAME. Primero, un receptor puede encontrar la L1 Header de un simbolo OFDM de preambulo (5w-b-1). Luego usando una longitud de una L1 XFEC FRAME dentro de la L1 Header encontrada, el receptor puede comprobar si cada L1 XFEC FRAME dentro de un simbolo OFDM actual es un bloque completo (5w-b-2). Si no es asi, el receptor puede encontrar otra L1 Header a partir del simbolo de preambulo actual (5w-b-3). A partir de una distancia calculada entre una L1 Header recien encontrada y una L1 Header previa, se puede determinar si una cierta L1 XFEC FRAME es un bloque completo (5w-b-4). Entonces, se puede usar una L1 Header de una L1 XFEC FRAME completa como un punto de inicio para la fusi6n. Usando
el punto de inicio, la L1 XFEC FRAME se puede fusionar (5w-b-5). Usando estos procesos, se puede esperar el caso 2 o la fusi6n correcta mostrada en la Fig. 119 en un receptor. Estos procesos se pueden realizar en el Decodificador de Cabecera de FEC r712-L1 en el recorrido de la senal L1 de la Fig. 114.
La Fig. 121 es un ejemplo de una estructura de preambulo que puede eliminar las operaciones adicionales antes mencionadas en un receptor. A diferencia de la estructura de preambulo previa, cuando se rellena una parte restante de un simbolo OFDM, solamente se puede llenar repetidamente la L1 FEC1 de una L1 XFEC FRAME, excluyendo la L1 Header (H) (5w-c-2). En este sentido, cuando un receptor encuentra una posici6n de inicio de una L1 Header
(H) para fusionar la L1 XFEC FRAME, se puede encontrar la L1 Header de solamente una L1 XFEC FRAME completa (5w-c-4), de esta manera, sin operaciones adicionales, la L1 XFEC FRAME se puede fusionar usando la el L1 Header encontrada. Por lo tanto, los procesos tales como 5w-b-2, 5w-b-3 y 5w-4-b mostrados en la Fig. 120 se pueden eliminar en un receptor. Estos procesos y los procesos contrarios de los procesos se pueden realizar en el Decodificador de Cabeceras de FEC r712-L1 en el recorrido de la senal de L1 de un receptor de la Fig. 114 y en la cabecera de FEC 705-L1 en el recorrido de la senal de L1 de un transmisor de la Fig. 113.
El desintercalador en tiempo r712-L1 en el recorrido de la L1 de un receptor de la Fig. 114 puede desintercalar las celdas de bloque de L1 o las celdas con patrones, excluyendo otras celdas tales como la cabecera del preambulo y las celdas de piloto. Las celdas del bloque de L1 estan representadas por las celdas con patrones como se muestra en la Fig. 116. La Fig. 123 muestra otro ejemplo de un transmisor OFDM que usa segmentos de datos. Este transmisor puede tener una estructura identica y puede realizar una funci6n identica a la del transmisor de la Fig. 113, excepto los bloques anadidos y modificados. El correlacionador de preambulo 1007-L1 puede correlacionar bloques de L1 y cabeceras de bloques de L1 que son salidas de la cabecera de FEC 705-L1 en simbolos de preambulo usados en una trama de transmisi6n. En concreto, la cabecera de bloque de L1 se puede repetir para cada preambulo y el bloque de L1 se puede dividir tanto como un numero de preambulos usados. El intercalador en tiempo 1008-L1 puede intercalar los bloques de L1 que se dividen en preambulos. En este punto, la cabecera de bloque de L1 se puede o bien incluir en el intercalado o bien no incluir en el intercalado. Si la cabecera de bloque de L1 se incluye o no puede no cambiar una estructura de senal de una cabecera de bloque de L1 pero puede cambiar un orden de intercalado y transmisi6n de los bloques de L1. El m6dulo de repetici6n de L1 XFEC 1015-L1 puede repetir los bloques de L1 XFEC intercalados en tiempo dentro de un ancho de banda del preambulo. En este punto, la cabecera de bloque de L1 se puede o bien repetir en un preambulo o bien no repetirse dentro de un preambulo.
La Fig. 124 muestra otro ejemplo de un receptor OFDM que usa segmentos de datos. Este receptor tiene una estructura identica y puede realizar una funci6n identica a la del receptor de la Fig. 114, excepto los bloques anadidos y modificados. El decodificador de cabecera de FEC r1012-L1 puede sincronizar las cabeceras de L1 dentro de un preambulo. Si se repiten las cabeceras de L1, las cabeceras de L1 se pueden combinar para obtener una ganancia de SNR. Entonces, el decodificador de cabecera de FEC r712-L1 de la Fig. 114 puede realizar una decodificaci6n de FEC. El proceso de sincronizaci6n puede dar una ubicaci6n de una cabecera correlacionando la palabra de sincronizaci6n de una cabecera y los preambulos. Para desplazamientos de frecuencia de multiplo de un entero, se puede determinar un intervalo de correlaci6n a partir del direccionamiento circular.
El combinador de L1 XFEC r1017-L1 puede combinar bloques de L1 XFEC para obtener una ganancia de SNR, cuando los bloques de L1 divididos se reciben dentro de un preambulo. El desintercalador en tiempo r1010-L1 puede desintercalar en el tiempo los bloques de L1 dentro de un preambulo. Dependiendo de si las cabeceras de bloque de L1 se intercalan o no en tiempo en un transmisor, las cabeceras de bloque de L1 se pueden desintercalar en un receptor en consecuencia. Un orden de desintercalado de los bloques de L1 se puede cambiar dependiendo de si las cabeceras de los bloques de L1 se intercalan o no en el tiempo en un transmisor. Por ejemplo, cuando el intercalado en el tiempo esta ENCENDIDO como en la Fig. 116, una ubicaci6n de la celda numero 33 que es una primera celda de bloque de L1 dentro de un primer preambulo, puede cambiar. En otras palabras, cuando las cabeceras de bloque de L1 no se incluyen en un intercalado, se recibira la senal intercalada que tiene las ubicaciones de las celdas como se muestra en la Fig. 116. Si las cabeceras de bloque de L1 se incluyen en un intercalado, la ubicaci6n de la celda numero 33 necesita ser cambiada para desintercalar las celdas que estan intercaladas diagonalmente, usando una primera celda de una primera cabecera de bloque de L1 dentro de un primer preambulo como referencia. El fusionador de L1 FEC r1018-L1 puede unir los bloques de L1 que estan divididos en muchos preambulos en un unico bloque de L1 para la decodificaci6n de FEC.
Con 1 bit adicional, el campo PLP type de los campos de senalizaci6n L1 que se transmiten en un preambulo puede tener los siguientes valores.
PLP type = 00 (PLP comun)
PLP type = 01 (PLP de datos normal)
PLP type = 10 (PLP de datos demultiplexados)
PLP type = 11 (reservado)
Un PLP de datos normal representa un PLP de datos cuando se transmite un unico servicio en un unico segmento de datos. Un PLP de datos demultiplexado representa un PLP de datos cuando se demultiplexa un unico servicio en
multiples segmentos de datos. Cuando un usuario cambia de servicio, si la senalizaci6n de L1 y la senalizaci6n de L2 se almacenan en un receptor, se puede eliminar la espera de una informaci6n de senalizaci6n de L1 dentro de una trama siguiente. Por lo tanto, un receptor puede cambiar los servicios de manera eficiente y un usuario puede tener el beneficio de menos retardo durante un cambio de servicio. La Fig. 128 muestra las estructuras de senal de bloque de L1 que se transmite en un preambulo, para el flujo de intercalado en el tiempo y el flujo de desintercalado en el tiempo. Como se ve en la Fig. 128, se puede realizar el intercalado y el desintercalado no en un ancho de banda de preambulo entero, sino en un bloque de L1 dividido.
La Fig. 129 es un ejemplo de un campo de intercalado en el tiempo de L1 de los campos de senalizaci6n de L1, procesados por el m6dulo de cabecera de FEC 705-L1 en el recorrido de la L1 mostrado en la Fig. 123. Como se muestra en la Fig. 129, se pueden usar un bit o dos bits para el parametro de intercalado en el tiempo. Si se usa un bit, el intercalado no se realiza cuando el valor del bit es 0 y se puede realizar el intercalado que tiene una profundidad de simbolos OFDM usados en los simbolos de preambulo cuando el valor del bit es 1. Si se usan dos bits, se realiza el intercalado con profundidad de intercalado de 0 o no intercalado cuando el valor de los bits es 00 y el intercalado que tiene la profundidad de los simbolos OFDM usados en los simbolos del preambulo se puede realizar cuando el valor de los bits es de 01. El intercalado que tiene una profundidad de cuatro simbolos OFDM se puede realizar cuando el valor de los bits es de 10. El intercalado que tiene la profundidad de ocho simbolos OFDM se puede realizar cuando el valor de los bits es de 11.
Un receptor, especificamente, el decodificador de cabecera de FEC r1012-L1 en el recorrido de la L1 mostrado en la Fig. 124 puede extraer los parametros de Intercalado en el Tiempo (TI) mostrados en la Fig. 129. Usando los parametros, el desintercalador en Tiempo r1010-L1 puede realizar el desintercalado segun la profundidad de intercalado. Los parametros que se transmiten en la cabecera de L1 son el tamano de la informaci6n de L1 (15bits), el parametro de intercalado en el tiempo (maximo 2 bits) y la CRC (maximo 2 bits). Si un c6digo Reed-Muller RM (16, 32) se usa para codificar el campo de senalizaci6n de cabecera de L1, debido a que los bits que se pueden transmitir son 16 bits, no existe un numero suficiente de bits. La Fig. 130 muestra un ejemplo de campo de senalizaci6n de L1 que se puede usar para tal caso y un metodo de relleno.
La Fig. 130 muestra procesos realizados en el m6dulo de cabecera de FEC 705-L1 en el recorrido de la L1 de la Fig.
123. En la Fig. 130a, L1( ) en la columna de campos de senalizaci6n representa el tamano de L1 y TI( ) representa el tamano para los parametros de intercalado en el tiempo. Para el primer caso o cuando se transmite el tamano de L1 (15 bits) y TI (1 bit), el relleno adicional puede no ser necesario y se puede obtener un rendimiento de decodificaci6n sustancial de la cabecera de L1, no obstante, debido a que se transmite informaci6n de si realizar o no un intercalado en el tiempo, para un bloque de L1 corto, no se puede obtener efecto de intercalado.
Para el segundo caso, o cuando el tamano de L1 se reduce a 1/8 de su tamano original, llega a ser posible transmitir informaci6n con numeros de bits tales como L1 (12 bits), TI (2 bits) y CRC (2 bits). De esta manera, para el segundo caso, se pueden esperar el mejor rendimiento de decodificaci6n de L1 y el efecto de intercalado en el tiempo. No obstante, el segundo caso requiere un proceso de relleno adicional para hacer el tamano de L1 un multiplo de ocho si el tamano de L1 no es un multiplo de ocho. La Fig. 130b representa el metodo de relleno que se puede realizar en la senal de L1 (700-L1) de la Fig. 123. Esto muestra que el relleno se situa despues del bloque de L1 y cubre con la codificaci6n de CRC. Por consiguiente, en un receptor, el m6dulo de BCH/LDPC de decodificaci6n de FEC r715-L1 en el recorrido de la L1 de la Fig. 124 puede realizar la decodificaci6n de FEC, entonces si no hay error cuando se comprueba el campo de CRC, se puede realizar un analisis sintactico de bits segun el campo de senalizaci6n de L1, entonces se requiere un proceso que define el resto de bits como relleno o CRC32 y que excluye el resto de bits de los parametros.
Para el tercer caso o cuando el tamano de L1 se expresa como un numero de celdas correlacionadas QAM, no un numero de bits, se puede reducir el numero de bits. Para el cuarto caso, el tamano de L1 se expresa no como un tamano de un bloque de L1 entero, sino como un tamano de L1 por cada simbolo OFDM. De esta manera, para que un receptor obtenga un tamano de un bloque de L1 entero, necesita ser realizada una multiplicaci6n del tamano del bloque de L1 en un unico simbolo OFDM por un numero de simbolos OFDM usados en el preambulo. En este caso, el tamano de L1 real necesita excluir el relleno.
Para el quinto caso, expresando el bloque de L1 no como un numero de bits sino como un numero de celdas correlacionadas QAM, es posible mas reducci6n en bits. Para los casos tercero a quinto, se muestran los parametros TI, CRC, y un numero de bits de relleno necesarios. Para un caso donde se expresa el tamano de bloque de L1 como un numero de celdas, para que un receptor obtenga el tamano de L1 en bits, el receptor necesita multiplicar un numero de bits donde solamente se transmiten celdas por un tamano de L1 recibido. Ademas, un numero de bits de relleno necesita ser excluido.
El ultimo caso muestra un aumento del numero total de bits a 32 bits usando dos bloques de c6digo RM en la cabecera. El total de campos de CRC llega a ser de cuatro bits debido a que cada bloque de c6digo RM necesita dos bits del campo de CRC. Un receptor o un decodificador de cabecera de FEC r1012-L1 en el recorrido de la L1 de la Fig. 124, necesitan obtener los parametros necesarios realizando la decodificaci6n de FEC en un total de dos bloques de FEC. Usando los parametros obtenidos, un receptor, especificamente el desintercalador en tiempo r1010-L1 en el recorrido de L1 de la Fig. 124, puede determinar si realizar o no el desintercalado y puede obtener
una profundidad de desintercalado, si el desintercalado se determina que se realiza. Ademas, el m6dulo de BCH/LDPC de decodificaci6n de FEC r715-L1 puede obtener la longitud del bloque de LDPC requerida para realizar la decodificaci6n de FEC y los parametros de acortado/perforaci6n. Los campos de relleno innecesarios requeridos para enviar la senal de L1 a un controlador del sistema se pueden eliminar.
La Fig. 125 muestra un ejemplo de un Intercalado en el Tiempo del segmento de datos (TI). El proceso de TI asume que todas las posiciones de piloto son conocidas. El TI puede sacar solamente las celdas de datos, excluyendo los pilotos. Conocer las posiciones de piloto permite corregir el numero de celdas de salida para cada simbolo OFDM. Ademas, el TI se puede implementar por un unico almacenador temporal en un receptor.
La Fig. 126 muestra un ejemplo de una implementaci6n eficiente de Desintercalador en el Tiempo en un receptor. La Fig. 126a muestra cuatro esquemas de desintercalado diferentes segun una realizaci6n de la presente invenci6n. La Fig. 126b muestra un unico almacenador temporal que realiza el desintercalado. La Fig. 126c muestra un esquema ejemplar para dirigir los bloques de L1 en una matriz de 2D o una secuencia de 1D.
Como se muestra en la Fig. 126a-c, usando un algoritmo de almacenador temporal unico puede ser mas eficiente la implementaci6n del desintercalado en el tiempo. El algoritmo se puede caracterizar leyendo las celdas de salida desde la memoria primero, y luego escribir las celdas de entrada donde se leen las celdas de salida. El direccionamiento diagonal se puede considerar como un direccionamiento circular en cada columna.
Mas especificamente, con referencia a la Fig. 126a, estos cuatro metodos de escritura y lectura aplican secuencialmente a las tramas C2 que se reciben en un receptor. La primera trama recibida en un receptor se escribe en la memoria del desintercalador en la Fig. 126c en el camino para bloque de orden 0 en la Fig. 126a y se lee en el camino para el bloque 1°. La segunda trama recibida se escribe en la memoria del desintercalador en la Fig. 126b en el camino para el bloque 1° y se lee para el bloque 2°. La tercera trama recibida se escribe en la memoria del desintercalador en la Fig. 126b en el camino para el bloque 2° y se lee en el camino para que el bloque 3°. La cuarta trama recibida se escribe en la memoria del desintercalador en la Fig.126b en el camino para el bloque 3° y se lee en el camino para el bloque de orden 0, y asi sucesivamente. Es decir, los metodos de escritura y lectura en la Fig. 126a se pueden aplicar secuencial y ciclicamente a las tramas C2 que se reciben secuencialmente.
El proceso de intercalado en el Tiempo (TI) se puede realizar en los preambulos como se muestra en la Fig. 127. Las posiciones de piloto son peri6dicas y facilmente eliminadas y no es necesario el intercalado para la cabecera de bloque de L1. Esto es porque la cabecera del preambulo transporta parametros de TI y tanto el intercalado como el no intercalado tienen los mismos resultados debido a la repetici6n. De esta manera, solamente se intercalan las celdas de senalizaci6n de L1. Se puede aplicar el unico almacenador temporal usado en el TI del segmento de datos.
La Fig.128 muestra el Flujo de Intercalado/Desintercalado en el tiempo del preambulo. El intercalado se puede realizar dentro de un bloque de L1, en lugar del preambulo entero. En un transmisor, como se muestra en la Fig.
128a, el bloque de L1 se puede codificar
entonces se puede realizar un intercalado dentro del bloque de L1 , y el bloque de L1 intercalado se puede repetir dentro de un preambulo. En un receptor, como se muestra en la Fig.
128b, a partir de un preambulo recibido
, el bloque de L1 se puede combinar o sincronizar y se puede obtener
un unico periodo de bloque de L1 , y el bloque de L1 combinado puede ser desintercalado .
La Fig. 129 muestra unos parametros de profundidad de intercalado en el Tiempo en la senalizaci6n de cabecera de L1. Para la estructura de cabecera de L1, RM (16, 32) tiene una capacidad de 16 bits. Un maximo de 2 bits de CRC puede mejorar el rendimiento de la BER de RM. Los campos de senalizaci6n requeridos de la cabecera de L1 son L1 info size (15 bits) que puede requerir un maximo de 5 simbolos OFDM y TI depth (2 bits o bit 1). No obstante, un total de 18 o 19 bits exceden la capacidad de la cabecera de L1.
Usando los metodos y dispositivos sugeridos, entre otras ventajas es posible implementar un transmisor, receptor, y estructura digitales eficientes de senalizaci6n de capa fisica.
Transmitiendo informaci6n de ModCod en cada cabecera de trama en BB que es necesaria para la ACM/VCM y transmitiendo el resto de la senalizaci6n de capa fisica en una cabecera de trama, se puede minimizar la sobrecarga de senalizaci6n.
Se puede implementar una QAM modificada para una transmisi6n de energia mas eficiente o un sistema de difusi6n digital mas robusto al ruido. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
Se puede implementar una QAM No uniforme Mejorada para una transmisi6n de energia mas eficiente o un sistema digital de difusi6n mas robusto al ruido. Tambien se describe un metodo de uso de tasa de c6digo de c6digo de correcci6n de errores de NU-MQAM y MQAM. El sistema puede incluir un transmisor y receptor para cada ejemplo descrito y las combinaciones de los mismos.
El metodo de senalizaci6n de L1 sugerido puede reducir la sobrecarga en un 3-4% minimizando la sobrecarga de senalizaci6n durante la uni6n de canales.
Sera evidente para aquellos expertos en la tecnica que se pueden hacer diversas modificaciones y variaciones en la presente invenci6n sin apartarse de la invenci6n.
Claims (15)
- REIVINDICACIONES1. Un metodo para transmitir una trama de senal de difusi6n que incluye datos de Conducto de Capa Fisica, conocidos como datos de PLP y datos de Capa 1, conocidos como datos de L1, para senalizar los datos dePLP, el metodo que comprende:codificar los datos de L1;intercalar en el tiempo los datos de L1 codificados segun un Intercalado en el Tiempo de Capa 1, conocido como TI de L1, la informaci6n del Modo para sacar al menos un bloque de TI de L1;insertar una cabecera de Capa 1 en la parte delantera del bloque de TI de L1, en donde la cabecera de Capa 1 incluye la informaci6n del Modo de TI de L1;construir una trama de senal en base a los simbolos de preambulo y los simbolos de datos, en donde los simbolos de preambulo incluyen al menos un bloque de Capa 1 y el bloque de Capa 1 incluye al menos una cabecera de Capa 1 y el bloque de TI de L1, en donde los simbolos de datos incluyen los datos de PLP;modular la trama de senal mediante un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal, OFDM; ytransmitir la trama de senal modulada, en donde la informaci6n del Modo de TI de L1 indica una profundidad de intercalado en el tiempo para los datos de L1 y la profundidad de intercalado en el tiempo corresponde al numero de simbolos de preambulo en la trama de senal, caracterizado porque el bloque de Capa 1 se repite en 7,61 MHz en un simbolo de preambulo.
-
- 2.
- El metodo de la reivindicaci6n 1, en donde la informaci6n del Modo de TI de L1 indica 4 u 8 simbolos de preambulo o el minimo numero de simbolos de preambulo necesarios para transportar los datos de L1.
-
- 3.
- El metodo de cualquiera de las reivindicaciones 1 y 2, en donde la informaci6n del Modo de TI de L1 indica 1 simbolo de preambulo que significa que no se aplica el intercalado en el tiempo para los datos de L1.
-
- 4.
- El metodo de la reivindicaci6n 1, en donde el intercalado en el tiempo comprende el intercalado en el tiempo mediante una forma trenzada de fila-columna, en donde la forma trenzada de fila-columna que comprende unas celdas de entrada se escriben en serie en la memoria de intercalado en una direcci6n diagonal, y se leen en serie en modo fila.
-
- 5.
- Un metodo para recibir una senal de difusi6n que incluye datos de Conducto de Capa Fisica, conocidos como datos de PLP, y datos de Capa 1, conocidos como datos de L1 para senalizar los datos de PLP, el metodo que comprende:
demodular la senal recibida mediante el uso de un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal, OFDM;obtener una trama de senal a partir de la senal demodulada, en donde la trama de senal incluye simbolos de preambulo y simbolos de datos, en donde los simbolos de datos incluyen al menos un bloque de Capa 1, en donde el bloque de Capa 1 incluye al menos un bloque Intercalado en el Tiempo de Capa 1, conocido como TI de L1 y una cabecera de Capa 1 insertada en la parte delantera del bloque de TI de L1, en donde el bloque de TI de L1 incluye los datos de L1 y la cabecera de Capa 1 incluye informaci6n del Modo de TI de L1, en donde los simbolos de datos incluyen los datos de PLP;desintercalar en el tiempo los datos de L1 en el bloque de TI de L1, segun la informaci6n del Modo de TI de L1 en la cabecera de Capa 1, en donde la informaci6n del Modo de TI de L1 indica una profundidad de intercalado en el tiempo para los datos de L1 y la profundidad de intercalado en el tiempo corresponde al numero de simbolos de preambulo en la trama de senal; ydecodificar los datos de L1 intercalados en el tiempo, caracterizado porque cada simbolo de preambulo contiene el bloque de Capa 1 repetido en 7,61 MHz. -
- 6.
- El metodo de la reivindicaci6n 5, en donde la informaci6n del Modo de TI de L1 indica 4 u 8 simbolos de preambulo o el minimo numero de simbolos de preambulo necesarios para transportar los datos de L1.
-
- 7.
- El metodo de cualquiera de las reivindicaciones 5 y 6, en donde la informaci6n del Modo de TI de L1 indica 1 simbolo de preambulo que significa que no se aplica el intercalado en el tiempo para los datos de L1.
-
- 8.
- El metodo de la reivindicaci6n 5, en donde el intercalado en el tiempo comprende el intercalado en el tiempo mediante una forma trenzada de fila-columna, en donde la forma trenzada de fila-columna que comprende unas celdas de entrada se escriben en serie en la memoria de intercalado en una direcci6n diagonal, y se leen en serie en modo fila.
- 9. Un transmisor para transmitir una senal de difusi6n que incluye datos de Conducto de Capa Fisica, conocidos como datos de PLP y datos de Capa 1, conocidos como datos de L1, para senalizar los datos de PLP, el transmisor que comprende:Medios (301-1) para codificar los datos de L1;Medios (708-0) para intercalar en el tiempo los datos de L1 codificados segun un Intercalado en el Tiempo de Capa 1, conocido como TI de L1, la informaci6n del Modo para sacar al menos un bloque de TI de L1;Medios (307-1) para insertar una cabecera de Capa 1 en la parte delantera del bloque de TI de L1, en donde la cabecera de Capa 1 incluye la informaci6n del Modo de TI de L1;Medios (103) para construir una trama de senal en base a los simbolos de preambulo y los simbolos de datos, en donde los simbolos de preambulo incluyen al menos un bloque de Capa 1 y el bloque de Capa 1 incluye al menos una cabecera de Capa 1 y el bloque de TI de L1, en donde los simbolos de datos incluyen los datos de PLP;medios (101) para modular la trama de senal mediante un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal, OFDM; ymedios para transmitir la trama de senal modulada, en donde la informaci6n del Modo de TI de L1 indica una profundidad de intercalado en el tiempo para los datos de L1 y la profundidad de intercalado en el tiempo corresponde al numero de simbolos de preambulo en la trama de senal ycaracterizado porque el bloque de Capa 1 se repite en 7,61 MHz en un simbolo de preambulo.
-
- 10.
- El transmisor de la reivindicaci6n 9, en donde la informaci6n del Modo de TI de L1 indica 4 u 8 simbolos de preambulo o el minimo numero de simbolos de preambulo necesarios para transportar los datos de L1.
-
- 11.
- El transmisor de cualquiera de las reivindicaciones 9 y 10, en donde la informaci6n del Modo de TI de L1 indica 1 simbolo de preambulo que significa que no se aplica el intercalado en el tiempo para los datos de L1.
-
- 12.
- El transmisor de la reivindicaci6n 9, en donde los medios de intercalado en el tiempo se configuran ademas para intercalar en el tiempo mediante una forma trenzada de fila-columna, en donde la forma trenzada de fila-columna que comprende unas celdas de entrada que se escriben en serie en la memoria de intercalado en una direcci6n diagonal, y se leen en serie en modo fila.
-
- 13.
- Un receptor para recibir una senal de difusi6n que incluye datos de Conducto de Capa Fisica, conocidos como datos de PLP, y datos de Capa 1, conocidos como datos de L1, para senalizar los datos de PLP, el receptor que comprende:
medios (r104) para demodular la senal recibida mediante el uso de un metodo de Multiplexaci6n por Divisi6n de Frecuencia Ortogonal, OFDM;medios (r103) para obtener una trama de senal a partir de la senal demodulada, en donde la trama de senal incluye simbolos de preambulo y simbolos de datos, en donde los simbolos de datos incluyen al menos un bloque de Capa 1, en donde el bloque de Capa 1 incluye al menos un bloque Intercalado en el Tiempo de Capa 1, conocido como TI de L1 y una cabecera de Capa 1 insertada en la parte delantera del bloque de TI de L1, en donde el bloque de TI de L1 incluye los datos de L1 y la cabecera de Capa 1 incluye informaci6n del Modo de TI de L1, en donde los simbolos de datos incluyen los datos de PLP;medios (r304-1) para desintercalar en el tiempo los datos de L1 en el bloque de TI de L1, segun la informaci6n del Modo de TI de L1 en la cabecera de Capa 1, en donde la informaci6n del Modo de TI de L1 indica una profundidad de intercalado en el tiempo para los datos de L1 y la profundidad de intercalado en el tiempo corresponde al numero de simbolos de preambulo en la trama de senal; ymedios (r715-L1) para decodificar los datos de L1 intercalados en el tiempo, caracterizado porque cada simbolo de preambulo contiene el bloque de Capa 1 repetido en 7,61 MHz. -
- 14.
- El receptor de la reivindicaci6n 13, en donde la informaci6n del Modo de TI de L1 indica 4 u 8 simbolos de preambulo o el minimo numero de simbolos de preambulo necesarios para transportar los datos de L1.
-
- 15.
- El receptor de cualquiera de las reivindicaciones 13 y 14, en donde la informaci6n del Modo de TI de L1 indica 1 simbolo de preambulo que significa que no se aplica el intercalado en el tiempo para los datos de L1.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14663109P | 2009-01-22 | 2009-01-22 | |
US146631P | 2009-01-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2401949T3 true ES2401949T3 (es) | 2013-04-25 |
Family
ID=41278533
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES09161868T Active ES2401949T3 (es) | 2009-01-22 | 2009-06-03 | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal |
ES12152147T Active ES2427164T3 (es) | 2009-01-22 | 2009-06-03 | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal |
ES12152152T Active ES2409354T3 (es) | 2009-01-22 | 2009-06-03 | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES12152147T Active ES2427164T3 (es) | 2009-01-22 | 2009-06-03 | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal |
ES12152152T Active ES2409354T3 (es) | 2009-01-22 | 2009-06-03 | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal |
Country Status (10)
Country | Link |
---|---|
US (4) | US9667383B2 (es) |
EP (3) | EP2448164B1 (es) |
KR (4) | KR101901954B1 (es) |
CN (1) | CN102282818B (es) |
DK (3) | DK2211493T3 (es) |
ES (3) | ES2401949T3 (es) |
PL (3) | PL2448164T3 (es) |
PT (3) | PT2448164E (es) |
SI (2) | SI2448164T1 (es) |
WO (1) | WO2010085024A1 (es) |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101518346B1 (ko) * | 2008-10-20 | 2015-05-08 | 삼성전자주식회사 | 직교주파수분할다중 시스템에서 프리엠블 송수신 장치 및 방법 |
US9667383B2 (en) | 2009-01-22 | 2017-05-30 | Lg Electronics Inc. | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal |
JP5476981B2 (ja) * | 2009-12-25 | 2014-04-23 | ソニー株式会社 | 受信装置及び方法、プログラム、並びに受信システム |
US8837611B2 (en) * | 2011-02-09 | 2014-09-16 | Silicon Laboratories Inc. | Memory-aided synchronization in a receiver |
EP3547550A1 (en) * | 2011-03-30 | 2019-10-02 | Samsung Electronics Co., Ltd. | Apparatus and method for mapping and demapping signals in a communication system using a low density parity check code |
JP5673311B2 (ja) * | 2011-04-06 | 2015-02-18 | ソニー株式会社 | 受信装置、受信方法、およびプログラム |
CN103166736A (zh) * | 2011-12-15 | 2013-06-19 | 无锡中星微电子有限公司 | 一种交织器读写方法 |
EP2618532A1 (en) * | 2012-01-19 | 2013-07-24 | Panasonic Corporation | Improved Component Interleaving for Rotated Constellations |
GB2499050A (en) * | 2012-02-06 | 2013-08-07 | British Broadcasting Corp | Non-uniform QAM constellations with constellation points at positions of maximum capacity for a selected signal to noise ratio |
WO2013157675A1 (ko) * | 2012-04-18 | 2013-10-24 | 전북대학교산학협력단 | 오류정정부호에 대한 인터리빙 방법 및 이를 이용한 정보 송수신 시스템 |
US20150163085A1 (en) * | 2012-07-09 | 2015-06-11 | Sony Corporation | Coding and modulation apparatus using non-uniform constellation |
US20140294124A1 (en) | 2013-03-28 | 2014-10-02 | Sony Corporation | Transmitter and method of transmitting and receiver and method of detecting ofdm signals |
US9680684B2 (en) | 2013-04-30 | 2017-06-13 | Sony Corporation | Coding and modulation apparatus using non-uniform constellation |
WO2014177559A1 (en) | 2013-04-30 | 2014-11-06 | Sony Corporation | Coding and modulation apparatus using non-uniform constellation |
RU2628013C2 (ru) | 2013-05-08 | 2017-08-14 | ЭлДжи ЭЛЕКТРОНИКС ИНК. | Устройство для передачи широковещательных сигналов, устройство для приема широковещательных сигналов, способ передачи широковещательных сигналов и способ приема широковещательных сигналов |
US9246730B2 (en) * | 2013-06-19 | 2016-01-26 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcase signals and method for receiving broadcast signals |
CA2916349C (en) | 2013-07-05 | 2022-02-01 | Sony Corporation | Coding and modulation apparatus using non-uniform constellation |
EP3028448A4 (en) * | 2013-08-01 | 2017-05-03 | LG Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
KR101821215B1 (ko) | 2013-09-27 | 2018-03-08 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법 |
WO2015076629A1 (en) * | 2013-11-25 | 2015-05-28 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
EP3565209B1 (en) | 2014-02-05 | 2020-06-17 | Samsung Electronics Co., Ltd. | Transmitting apparatus and modulation method thereof |
KR102318257B1 (ko) * | 2014-02-25 | 2021-10-28 | 한국전자통신연구원 | 레이어드 디비전 멀티플렉싱을 이용한 신호 멀티플렉싱 장치 및 신호 멀티플렉싱 방법 |
KR101875665B1 (ko) | 2014-04-21 | 2018-07-06 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
US9600367B2 (en) | 2014-05-22 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 4/15 and 16-symbol mapping, and bit interleaving method using same |
KR102260761B1 (ko) * | 2014-05-22 | 2021-06-07 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 4/15인 ldpc 부호어 및 16-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR101890630B1 (ko) | 2014-05-28 | 2018-08-22 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
EP3151568B1 (en) | 2014-06-02 | 2020-04-22 | LG Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals, and method for receiving broadcast signals |
WO2016010404A1 (ko) | 2014-07-17 | 2016-01-21 | 엘지전자 주식회사 | 방송 송신 장치, 방송 송신 장치의 데이터 처리 방법, 방송 수신 장치 및 방송 수신 장치의 데이터 처리 방법 |
CN106797364B (zh) * | 2014-10-12 | 2020-07-31 | Lg 电子株式会社 | 广播信号发送装置、广播信号接收装置、广播信号发送方法以及广播信号接收方法 |
CN106105068B (zh) | 2014-12-08 | 2019-03-12 | Lg电子株式会社 | 广播信号发送装置、广播信号接收装置、广播信号发送方法以及广播信号接收方法 |
KR102108073B1 (ko) | 2014-12-29 | 2020-05-08 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
KR102024611B1 (ko) | 2014-12-29 | 2019-11-04 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
WO2016111429A1 (ko) * | 2015-01-05 | 2016-07-14 | 엘지전자(주) | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
CN113437978A (zh) * | 2015-01-26 | 2021-09-24 | Lg 电子株式会社 | 用于收发广播信号的装置和方法 |
JP6453463B2 (ja) | 2015-01-27 | 2019-01-16 | エルジー エレクトロニクス インコーポレイティド | 放送信号送信装置、放送信号受信装置、放送信号送信方法、及び放送信号受信方法 |
KR101777215B1 (ko) * | 2015-02-13 | 2017-09-11 | 삼성전자주식회사 | 송신 장치, 수신 장치 및 그 제어 방법 |
US20180035153A1 (en) * | 2015-03-01 | 2018-02-01 | Lg Electronics Inc. | Broadcasting signal transmission apparatus, broadcasting signal reception apparatus, broadcasting signal transmission method, and broadcasting signal reception method |
EP3316539A4 (en) * | 2015-06-29 | 2019-05-15 | LG Electronics Inc. | APPARATUS AND METHOD FOR TRANSMITTING-RECEIVING BROADCAST SIGNALS |
WO2017204369A1 (ko) * | 2016-05-24 | 2017-11-30 | 엘지전자(주) | 방송 신호 수신 장치 및 방법 |
KR102666852B1 (ko) | 2016-07-21 | 2024-05-20 | 에스케이하이닉스 주식회사 | 컨트롤러, 반도체 메모리 시스템 및 그의 동작 방법 |
KR102295870B1 (ko) * | 2017-07-03 | 2021-09-01 | 후아웨이 테크놀러지 컴퍼니 리미티드 | 위상 잡음에 최적화된 직교 진폭 변조를 위한 방법 및 장치 |
WO2019024092A1 (en) * | 2017-08-04 | 2019-02-07 | Lenovo (Beijing) Limited | INFORMATION HAVING A REPETITION OF SYMBOLS |
US10601517B1 (en) * | 2019-01-22 | 2020-03-24 | Fujitsu Limited | Probabilistic shaping on eight-dimensional super-symbols |
CN111314024B (zh) * | 2020-02-18 | 2023-03-31 | 普联技术有限公司 | 发射机的数据发送方法、装置及终端设备 |
CN111459086B (zh) * | 2020-03-30 | 2023-08-29 | 深圳市科楠科技开发有限公司 | 实现定标器控制及数据处理的系统及方法 |
US20220376870A1 (en) * | 2021-05-19 | 2022-11-24 | Hughes Network Systems, Llc | Demodulator implementation that supports both non-vlsnr and vlsnr downlink frames present in a single stream |
CN113556202B (zh) * | 2021-09-18 | 2021-12-17 | 广州慧睿思通科技股份有限公司 | 时域同步的同步点获取方法、装置、设备及存储介质 |
TWI816511B (zh) * | 2022-08-15 | 2023-09-21 | 國立高雄大學 | 運用平衡格雷碼之影像辨識方法 |
JP7549380B2 (ja) | 2022-10-14 | 2024-09-11 | ヒロテック株式会社 | Isdb-t変調器およびその時間インターリーブ処理方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19609909A1 (de) * | 1996-03-14 | 1997-09-18 | Deutsche Telekom Ag | Verfahren und System zur OFDM-Mehrträger-Übertragung von digitalen Rundfunksignalen |
US6256508B1 (en) * | 1998-02-27 | 2001-07-03 | Mitsubishi Denki Kabushiki Kaisha | Simultaneous broadcasting system, transmitter and receiver therefor |
KR100358120B1 (ko) * | 2000-10-20 | 2002-10-25 | 한국전자통신연구원 | 동일대역 인접채널 방식의 디지털 오디오 방송 전송 시스템 |
JP2005516540A (ja) * | 2002-01-29 | 2005-06-02 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 切り替え可能なカットオフ周波数をもつローパスフィルタ及びノッチフィルタを有する高速セトリングデータスライサ |
EP1355467B8 (en) * | 2002-04-16 | 2005-12-07 | Sony Deutschland Gmbh | Orthogonal frequency division multiplexing (OFDM) system with channel transfer function prediction |
US7835262B2 (en) * | 2003-05-14 | 2010-11-16 | Texas Instruments Incorporated | Multi-band OFDM communications system |
US7379517B1 (en) * | 2003-05-23 | 2008-05-27 | Xilinx, Inc | Method and apparatus for signaling characteristics of a transmitted signal |
US6919829B2 (en) | 2003-06-20 | 2005-07-19 | Nokia Corporation | Bit swapping for different interleaving depths |
FI20031671A (fi) | 2003-11-17 | 2005-05-18 | Nokia Corp | Menetelmä ja laite oikein vastaanotettujen siirtolohkojen raportoimiseksi langattomassa järjestelmässä |
KR100819266B1 (ko) * | 2005-04-27 | 2008-10-27 | 삼성전자주식회사 | 디지털 오디오 방송 시스템에서 차등 전송되는 방송 데이터의 송수신 장치 및 방법 |
US8477799B2 (en) * | 2005-11-07 | 2013-07-02 | Electronics And Telecommunications Research Institute | Method for using flexible bandwidth in OFDMA-based cognitive radio system, base station and subscriber station using the same |
SG132516A1 (en) * | 2005-11-10 | 2007-06-28 | Oki Techno Ct Singapore Pte | A system and method for performing ls equalization on a signal in an ofdm system |
US8583981B2 (en) * | 2006-12-29 | 2013-11-12 | Marvell World Trade Ltd. | Concatenated codes for holographic storage |
US20090094356A1 (en) * | 2007-10-09 | 2009-04-09 | Nokia Corporation | Associating Physical Layer Pipes and Services Through a Program Map Table |
US7974254B2 (en) * | 2007-10-22 | 2011-07-05 | Nokia Corporation | Digital broadcast signaling metadata |
US8248910B2 (en) * | 2008-01-29 | 2012-08-21 | Nokia Corporation | Physical layer and data link layer signalling in digital video broadcast preamble symbols |
PL2099150T3 (pl) | 2008-03-03 | 2012-09-28 | Samsung Electronics Co Ltd | Sposób i urządzenie do przesyłania zakodowanych informacji sterujących w bezprzewodowym systemie komunikacyjnym |
US8498312B2 (en) * | 2008-10-02 | 2013-07-30 | Nokia Corporation | Transmission of physical layer signaling in a broadcast system |
US9667383B2 (en) | 2009-01-22 | 2017-05-30 | Lg Electronics Inc. | Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal |
CN102292985B (zh) * | 2009-02-18 | 2014-08-20 | Lg电子株式会社 | 用于发送和接收信号的装置以及用于发送和接收信号的方法 |
WO2012081870A2 (ko) * | 2010-12-14 | 2012-06-21 | 엘지전자 주식회사 | 방송 신호 송/수신기 및 방송 신호 송/수신 방법 |
KR102295323B1 (ko) * | 2016-03-24 | 2021-08-31 | 한국전자통신연구원 | 인핸스드 레이어 더미 값들을 이용하는 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 |
US10476997B2 (en) * | 2016-04-14 | 2019-11-12 | Electronics And Telecommunications Research Institute | Apparatus for generating broadcast signal frame for signaling time interleaving mode and method using the same |
-
2009
- 2009-05-12 US US13/145,898 patent/US9667383B2/en active Active
- 2009-05-12 KR KR1020187000873A patent/KR101901954B1/ko active IP Right Grant
- 2009-05-12 KR KR1020167024746A patent/KR101819525B1/ko active IP Right Grant
- 2009-05-12 CN CN200980154786.XA patent/CN102282818B/zh active Active
- 2009-05-12 KR KR1020157034807A patent/KR101658556B1/ko active IP Right Grant
- 2009-05-12 WO PCT/KR2009/002514 patent/WO2010085024A1/en active Application Filing
- 2009-05-12 KR KR1020117018701A patent/KR101580162B1/ko active IP Right Grant
- 2009-06-03 DK DK09161868.6T patent/DK2211493T3/da active
- 2009-06-03 PT PT121521520T patent/PT2448164E/pt unknown
- 2009-06-03 EP EP12152152.0A patent/EP2448164B1/en not_active Not-in-force
- 2009-06-03 PT PT121521470T patent/PT2448163E/pt unknown
- 2009-06-03 SI SI200930603T patent/SI2448164T1/sl unknown
- 2009-06-03 PL PL12152152T patent/PL2448164T3/pl unknown
- 2009-06-03 ES ES09161868T patent/ES2401949T3/es active Active
- 2009-06-03 ES ES12152147T patent/ES2427164T3/es active Active
- 2009-06-03 DK DK12152152.0T patent/DK2448164T3/da active
- 2009-06-03 PL PL12152147T patent/PL2448163T3/pl unknown
- 2009-06-03 SI SI200930704T patent/SI2448163T1/sl unknown
- 2009-06-03 DK DK12152147.0T patent/DK2448163T3/da active
- 2009-06-03 EP EP09161868A patent/EP2211493B1/en not_active Not-in-force
- 2009-06-03 PL PL09161868T patent/PL2211493T3/pl unknown
- 2009-06-03 PT PT91618686T patent/PT2211493E/pt unknown
- 2009-06-03 ES ES12152152T patent/ES2409354T3/es active Active
- 2009-06-03 EP EP12152147.0A patent/EP2448163B1/en not_active Not-in-force
-
2017
- 2017-05-01 US US15/583,889 patent/US10193723B2/en active Active
-
2018
- 2018-12-21 US US16/230,612 patent/US10659265B2/en active Active
-
2020
- 2020-05-18 US US16/877,351 patent/US11190380B2/en active Active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2401949T3 (es) | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal | |
ES2405781T3 (es) | Aparato y método para transmitir y recibir una señal de difusión | |
ES2435841T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2371538T3 (es) | Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal. | |
ES2402819T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2394756T3 (es) | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal | |
ES2396920T3 (es) | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal | |
ES2429351T3 (es) | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal | |
ES2403045T3 (es) | Aparato y método para transmitir y recibir una señal de difusión | |
ES2440796T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2608553T3 (es) | Aparato y método para transmitir y recibir una señal | |
ES2372023T3 (es) | Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal. | |
ES2406070T3 (es) | Aparato y método para transmitir y recibir una sañal de difusión | |
ES2432098T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2436080T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2534105T3 (es) | Aparato y método para transmitir y recibir una señal de difusión | |
ES2425770T3 (es) | Aparato y método para transmitir y recibir una señal usando intercalado en el tiempo | |
ES2374649T3 (es) | Aparato para la transmisión y recepción de una señal y método de transmisión y recepción de una señal. | |
ES2445194T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal | |
ES2401243T3 (es) | Aparato y método para transmitir y recibir una señal de difusión | |
ES2394793T3 (es) | Aparato para transmitir y recibir una señal y método para transmitir y recibir una señal | |
ES2403487T3 (es) | Aparato para transmitir y recibir una señal y método de transmisión y recepción de una señal |