ES2198427T3 - Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analogicas. - Google Patents

Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analogicas.

Info

Publication number
ES2198427T3
ES2198427T3 ES95111560T ES95111560T ES2198427T3 ES 2198427 T3 ES2198427 T3 ES 2198427T3 ES 95111560 T ES95111560 T ES 95111560T ES 95111560 T ES95111560 T ES 95111560T ES 2198427 T3 ES2198427 T3 ES 2198427T3
Authority
ES
Spain
Prior art keywords
digital
analog
circuit
signal
vco
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES95111560T
Other languages
English (en)
Inventor
Veit Armbruster
Gerd Siegel
Herbert Peusens
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Deutsche Thomson Brandt GmbH
Original Assignee
Deutsche Thomson Brandt GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE4427396A external-priority patent/DE4427396A1/de
Application filed by Deutsche Thomson Brandt GmbH filed Critical Deutsche Thomson Brandt GmbH
Application granted granted Critical
Publication of ES2198427T3 publication Critical patent/ES2198427T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • H04N21/42638Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners involving a hybrid front-end, e.g. analog and digital tuners
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

PARA LA RECEPCION DE SEÑALES DE TELEVISION DE HOY DIA SE UTILIZA CON PREFERENCIA PARA LA DEMODULACION UN AMPLIFICADOR ZF, QUE TRABAJA SEGUN EL PRINCIPIO PLL. PARA LA RECEPCION DE SEÑALES DE TELEVISION DIGITALES EN UN FUTURO SE NECESITA DE ACUERDO CON LA SEPARACION Y TRANSFORMACION EN EL SINTONIZADOR UN OTRO CONVERTIDOR, A FIN DE REALIZAR UNA TRANSFORMACION ANALOGICA/DIGITAL EN LA ZONA DE FRECUENCIAS APROPIADA. CON EL TIEMPO ES NECESARIO, DE FORMA RESPECTIVA PARA SEÑALES ANALOGICAS Y DIGITALES, LA UTILIZACION DE DOS CIRCUITOS SEPARADOS. LA INVENCION BASA SU OBJETIVO EN UNA FORMA SENCILLA PARA LA OBTENCION DE UN PROCEDIMIENTO, A FIN DE CONSEGUIR EL PROCESADO DE SEÑALES DE ENTRADA ANALOGICAS Y DIGITALES EN UN CIRCUITO. DE CUERDO CON LA INVENCION SE CONECTAN A TRAVES DE MEDIOS CONMUTABLES MEDIANTE GENERADOR DE OSCILACION REGULABLE RESPECTIVAMENTE LOS ELEMENTOS CONSTITUTIVOS PARA SEÑALES DE ENTRADA ANALOGICAS O DIGITALES. LOS MEDIOS CONMUTABLES SE UTILIZAN EN DEPENDENCIA DE LA SEÑAL DE ENTRADA DE FORMA AUTOMATICA Y/O MANUAL.

Description

Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analógicas.
La invención parte de un procedimiento para el procesamiento de señales digitales y analógicas de entrada según el preámbulo de la reivindicación 1, así como a un circuito según el preámbulo de la reivindicación 5.
En los circuitos actuales para la demodulación PLL, llamados también amplificadores de frecuencia intermedia, no es posible procesar tanto señales analógicas como también digitales de entrada.
Para la recepción de señales actuales de televisión, se emplea para la demodulación con preferencia un amplificador de frecuencia intermedia, que funciona según el principio PLL. Para la recepción de señales digitales de televisión futuras se necesita, después de la separación y conversión en el sintonizador, otro convertidor para llevar a cabo una conversión analógica / digital en una gama de frecuencias adecuada. Actualmente es necesario utilizar en cada caso circuitos separados para señales digitales y analógicas.
Se conoce por el documento WP94/29949, que es el estado de la técnica según los Artículos 54(3) y 54(4), un sintonizador de televisión para recepción terrestre y para recepción por satélite. En este caso, en la recepción terrestre, la primera fase de mezcla y la segunda fase de mezcla están activas para una conversión doble de la frecuencia a las frecuencias intermedias de 38,9 MHz y 33,4 MHz. En la recepción por satélite, solamente está activa la primera fase de mezcla como convertidor de frecuencia, y la segunda fase de mezcla se utiliza como componente del demodulador PLL.
La invención tiene el cometido de crear de una manera sencilla un procedimiento, en el que se pueden procesar señales de entrada digitales y analógicas en un circuito, con preferencia un circuito adecuado a este respecto.
Este cometido se soluciona a través de las características de la invención indicadas en las reivindicaciones 1 y 5. Los desarrollos ventajosos de la invención se indican en las reivindicaciones dependientes.
Según la invención, a través de medios de conmutación, se conectan adicionalmente a un generador de oscilación regulable, respectivamente, los componentes para señales de entrada analógicas o digitales. Los medios de conmutación son ajustados automática y/o manualmente en función de la señal de entrada.
Un circuito para el procedimiento presenta un generador de oscilaciones regulable, que se conecta a través de medios de conmutación o bien con un filtro o con un comparador controlado por la señal de entrada, o con un circuito regulador de fases independiente de la señal de entrada. En el caso de una señal de entrada digital, ésta atraviesa un amplificador regulado y es convertida en un mezclador con un generador de oscilaciones regulable, que es activado independientemente de la señal de entrada a través de una señal externa, en una segunda señal de frecuencia intermedia, que es necesaria para el procesamiento digital de la señal. En este caso, se desconectan un comparador y el filtro necesario para la demodulación analógica.
En el caso de una señal de entrada analógica, ésta pasa a través de un amplificador regulado, y se compara en un comparador y filtro con el generador de oscilaciones regulable. Al mismo tiempo, se alimentan la señal de entrada analógica y la señal del generador de oscilaciones regulable al mezclador. En la salida del mezclador se encuentra la señal analógica de salida acondicionada.
El filtro está configurado como filtro de bucle, el comparador como comparador de fases, el generador de oscilaciones regulable como VCO voltaje controlled oscillator (oscilador controlable por tensión), y la frecuencia intermedia se designa como ZF.
En el procedimiento y en la disposición de circuito correspondiente, es ventajoso que se posibilite por esta vía la recepción tanto de señales analógicas como también de señales digitales. Sin embargo, no es ya necesaria la utilización de dos disposiciones de circuito, respectivamente, para señales analógicas o digitales.
A continuación se explica la invención con la ayuda de los dibujos. En éstos:
La figura 1 muestra una estructura del procedimiento según la invención, y
La figura 2 muestra una estructura del circuito según la invención.
La figura 1 muestra la señal de entrada ES, que es alimentada a un comparador K y a un mezclador Mi. El conmutador Si conmuta la señal de entrada del comparador en función de una unidad de activación An a un filtro F. El conmutador S2 conmuta el VCO o bien al filtro F o a una señal externa. La activación An se realiza o bien manualmente M o de forma automática a través de la identificación de si está presente una señal digital o analógica de entrada ES. El generador de oscilaciones regulable VCO está conectado con el mezclador Mi. La señal de entrada ES, es alimentada al mezclador Mi. En la salida AM del mezclador Mi se encuentra la señal acondicionada respectiva para señales digitales y analógicas de entrada ES. El conmutador S2 es activado de la misma manera que el conmutador S1 por la activación An en función de la señal de entrada ES.
Si está presente una señal de entrada digital ES, la unidad de activación An la reconoce. La unidad de activación An coloca ahora los conmutadores S1, S2 en posición 0. La indicación de que está presente una señal de entrada digital ES se puede realizar también manualmente. En esta posición de los conmutadores S1 y S2, se encuentra una señal externa en el generador de oscilaciones regulable VCO. El mezclador Mi recibe entonces la señal VCO acondicionada de esta manera y la señal de entrada. En la salida AM del mezclador Mi se encuentra ahora una segunda frecuencia intermedia para el procesamiento digital posterior. Si los conmutadores S1 y S2 se encuentran en la posición I de conmutación, entonces se compara la señal de entrada a través del filtro F y el comparador K con el generador de oscilaciones regulable VCO. El mezclador Mi recibe ahora la señal VCO acondicionada de esta manera y la señal de entrada. En la salida AM del mezclador Mi se encuentra ahora una señal analógica acondicionada para el procesamiento analógico posterior.
La figura 2 muestra un circuito amplificador de frecuencia intermedia V. La señal de entrada ES pasa a través de un amplificador 1 regulado y es comparada en un comparador de fases K para la recuperación de la portadora con el generador de oscilaciones regulable VCO. La salida del comparador K es conectada a través del conmutador S1 con el filtro de bucle, el filtro de bucle es conectado a través del conmutador S2 con el VCO. De esta manera, el generador de oscilaciones regulable VCO es conducido en sincronía de fases con la señal de entrada y está en conexión con el mezclador Mi. Después del amplificador 1, la señal de entrada ES se alimenta al mezclador Mi. El filtro F está diseñado como filtro de bucle con un condensador, en cuyo extremo, en serie con la posición I del conmutador S2 se encuentran una resistencia y un condensador. El conmutador S1, el generador de oscilaciones regulable VCO y el conmutador S2 están conectados entre sí. El conmutador S2 conmuta, en posición 0, la señal externa al generador de oscilaciones regulable VCO. La señal externa es generada a través de un circuito regulador de fases con precisión de cuarzo.
Si se encuentra una señal de entrada analógica en el amplificador 1, entonces los conmutadores S1 y S2 se encuentran en la posición I. La señal llega desde el filtro de bucle F, a través del conmutador S2, al generador de oscilaciones regulable VCO, de la misma manera que también la señal del comparador de fases K llega a través del conmutador S1 al generador de oscilaciones regulable VCO. La señal obtenida de esta manera llega desde el generador de oscilaciones regulable VCO a través de un convertidor de fases 6 al mezclador Mi. En la salida AM del mezclador Mi se encuentra una señal analógica, que es conducida a través de los elementos 7, 8, 9 y 10 hacia la salida del circuito A. En este punto se encuentra ahora la señal de vídeo demodulada.
Si se encuentra una señal de entrada digital en la fase 1 del amplificador, entonces los conmutadores S1 y S2 se encuentran en la posición 0 del conmutador. El generador de oscilaciones regulable VCO recibe ahora alimentada desde el exterior una señal que se deriva de un circuito de regulación con precisión de cuarzo. El generador de oscilaciones regulable VCO oscila ahora en función de la señal de entrada. La señal obtenida de esta manera llega desde el generador de oscilaciones regulable VCIO a través de un convertidor de fases 6 al mezclador Mi. En la salida AM del mezclador Mi se encuentra una segunda frecuencia intermedia, que es alimentada a través de los elementos 7, 8, 9 y 10 hacia la salida del circuito A.
A través de la inserción de los circuitos S1 y S2 se utiliza la disposición propiamente dicha para otros fines, separando la disposición de circuito. De esta manera es posible, emplear el generador de oscilaciones regulable VCO de manera ventajosa con doble finalidad, por una parte para la obtención de las señales analógicas, por otra parte para la obtención de la segunda frecuencia intermedia.

Claims (9)

1. Procedimiento para el procesamiento de señales de televisión digitales y analógicas moduladas (ES), caracterizado porque las señales de entrada (ES) son alimentadas a un mezclador (Mi), que está conectado con un generador de oscilaciones regulable (VCO), y porque a través de medios de conmutación (S1, S2) se asocian, respectivamente, los componentes para el procesamiento de las señales de entrada (ES) analógicas (F, K) o digitales (PLL).
2. Procedimiento según la reivindicación 1, caracterizado porque para el procesamiento de las señales de entrada analógicas el generador de oscilaciones regulable (VCO) se conecta a través de los medios de conmutación (S1, S2) con un comparador (K) y un filtro (F) para la recuperación de la portadora, y para el procesamiento de las señales de entrada digitales es conectado a una señal derivada externamente.
3. Procedimiento según la reivindicación 2, caracterizado porque la señal externa es generada con un circuito regulador de fases con precisión de cuarzo.
4. Procedimiento según la reivindicación 1, 2 ó 3, caracterizado porque las señales de entrada (ES) son alimentadas al mezclador (Mi) después de la conversión en un sintonizador.
5. Circuito para el procesamiento de señales de televisión (ES) digitales y analógicas moduladas (ES), que son convertidas a través de un sintonizador a una primera frecuencia intermedia (ZF), caracterizado porque el circuito presenta un generador de oscilaciones regulable (VCO) y medios de conmutación (S1, S2),
donde los medios de conmutación (S1, S2), en el caso de una señal de entrada analógica, conectan adicionalmente al generador de oscilaciones regulable (VCO) componentes (F, K) para el procesamiento de la señal de entrada analógica para demodulación analógica, proporcionando el circuito una señal analógica de la salida (AM, A), y
en caso de una señal de entrada digital, los medios de conmutación (S1, S2) conectan adicionalmente al generador de oscilaciones regulable (VCO) componentes para el procesamiento de la señal de entrada digital para la obtención de la segunda frecuencia intermedia, que se encuentra en la salida (AM, A) del circuito.
6. Circuito según la reivindicación 5, caracterizado porque los componentes (F, K) para el procesamiento de la señal de entrada analógica presentan un filtro (F) y un comparador (K).
7. Circuito según la reivindicación 6, caracterizado porque el filtro (F) está configurado como filtro de bucle, el comparador (K) como comparador de fases y el generador de oscilaciones regulable como oscilador controlado por tensión VCO (voltaje controlled oscillator).
8. Circuito según una de las reivindicaciones anteriores 5, 6 ó 7, caracterizado porque en el caso de una señal de entrada analógica (ES), en la salida está presente una señal de vídeo analógica entre 0 y 5 MHz y en el caso de una señal de entrada digital (ES), en la salida está presente una segunda frecuencia intermedia en un margen de frecuencias entre 2 y 10 MHz.
9. Circuito según una de las reivindicaciones anteriores 5 a 8, caracterizado porque el circuito está integrado, como circuito amplificador de frecuencia intermedia (ZF) en un IC, siendo generada la señal exterior a través de un circuito regulador de fases con precisión de cuarzo.
ES95111560T 1994-08-03 1995-07-22 Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analogicas. Expired - Lifetime ES2198427T3 (es)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE4427396A DE4427396A1 (de) 1994-08-03 1994-08-03 Verfahren zur Verarbeitung von digitalen und analogen Eingangssignalen
DE4427396 1994-08-03
DE4435240 1994-10-04
DE4435240 1994-10-04

Publications (1)

Publication Number Publication Date
ES2198427T3 true ES2198427T3 (es) 2004-02-01

Family

ID=25938902

Family Applications (1)

Application Number Title Priority Date Filing Date
ES95111560T Expired - Lifetime ES2198427T3 (es) 1994-08-03 1995-07-22 Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analogicas.

Country Status (6)

Country Link
US (1) US5793799A (es)
EP (1) EP0696139B1 (es)
JP (1) JP3786729B2 (es)
CN (1) CN1099166C (es)
DE (1) DE59510671D1 (es)
ES (1) ES2198427T3 (es)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9501243D0 (en) * 1995-01-23 1995-03-15 Rca Thomson Licensing Corp Local oscillator using digital handswitching
GB2304245B (en) * 1995-08-04 1999-12-22 Plessey Semiconductors Ltd Digital I-Q converter circuit
US6542725B2 (en) 1996-05-15 2003-04-01 Thomson Licensing S.A. Amplifier circuit arrangement for alternatively processing a digital or an analog signal
US5905951A (en) * 1996-11-07 1999-05-18 Lucent Technologies Inc. Remote office administrative and maintenance system for cell sites in a wireless telecommunication network
US6144852A (en) * 1996-11-07 2000-11-07 Lucent Technologies Inc. Remote office administrative and maintenance system for cell sites in a wireless telecommunication network
EP1051802B1 (en) * 1998-10-05 2005-05-18 Koninklijke Philips Electronics N.V. If amplifier in a mixer oscillator with symmetrical and asymmetrical output mode
US7406297B2 (en) * 2005-05-30 2008-07-29 Semiconductor Energy Laboratory Co., Ltd. Clock generation circuit and semiconductor device provided therewith
JP2010278732A (ja) * 2009-05-28 2010-12-09 Alps Electric Co Ltd テレビジョン放送受信チューナ用中間周波数回路
US8416899B2 (en) * 2009-12-07 2013-04-09 Csr Technology Inc. Multimode filter architecture
CN111404854B (zh) * 2020-04-23 2024-05-28 福建福大北斗通信科技有限公司 基于单一振荡器的模数混合传输装置及调制解调方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920002046B1 (ko) * 1987-01-20 1992-03-10 마쯔시다덴기산교 가부시기가이샤 수신장치
DE3715006A1 (de) * 1987-05-06 1988-11-17 Philips Patentverwaltung Schaltungsanordnung zum empfang von analogen und/oder digitalen eingangssignalen
GB8810048D0 (en) * 1988-04-28 1988-06-02 Ferguson Ltd Switching circuity
FI85201C (fi) * 1988-08-16 1992-03-10 Nokia Mobira Oy En kombinerad analog/digital frekvensmodulator.
US5111160A (en) * 1991-04-30 1992-05-05 The Grass Valley Group Clock generation circuit for multistandard serial digital video with automatic format identification
JP2574596B2 (ja) * 1992-06-03 1997-01-22 松下電器産業株式会社 周波数変換装置
JP3241098B2 (ja) * 1992-06-12 2001-12-25 株式会社東芝 多方式対応の受信装置
EP0574901A2 (en) * 1992-06-16 1993-12-22 Kabushiki Kaisha Toshiba Image signal processor
DE4302301C2 (de) * 1993-01-28 1996-02-08 Loewe Opta Gmbh Schaltungsanordnung zum Empfang von FM- und nicht FM-modulierten Signalen
CN1056027C (zh) * 1993-06-03 2000-08-30 德国汤姆逊-布朗特公司 地面接收与卫星接收用电视调谐器

Also Published As

Publication number Publication date
CN1122972A (zh) 1996-05-22
EP0696139A3 (de) 1996-07-17
US5793799A (en) 1998-08-11
JPH08107534A (ja) 1996-04-23
CN1099166C (zh) 2003-01-15
JP3786729B2 (ja) 2006-06-14
EP0696139B1 (de) 2003-05-07
DE59510671D1 (de) 2003-06-12
EP0696139A2 (de) 1996-02-07

Similar Documents

Publication Publication Date Title
ES2198427T3 (es) Procedimiento y dispositivo para el tratamiento de señales de entrada digitales y analogicas.
KR970055561A (ko) 반응 시간이 제어 가능한 위상 동기 루프
JPS6429969U (es)
JPH07170176A (ja) Pll回路の同調周波数をセットアップする装置およびその方法
JPS627728B2 (es)
NO164330C (no) Fremgangsmaate til automatisk trimming av telekommunikasjonsmottagerapparater.
MY104459A (en) Satellite radio receiver
US5758265A (en) Transmitting and receiving apparatus for incorporation into an integrated circuit
JP3806160B2 (ja) チューナ及び分配−変調装置を具える回路
JPH0631779Y2 (ja) 電子選局装置
KR890015566A (ko) 텔레비젼 편향장치
KR880000909Y1 (ko) 주파수 합성용 튜우너의 자동 미동조회로
JP3235308B2 (ja) 衛星放送受信用fm復調回路
JPH1051272A (ja) 同調制御方式
JPS6123884Y2 (es)
JPS60223335A (ja) Am/fm受信機のチユ−ナ
JPS628577Y2 (es)
JPS58175305A (ja) 発振器
EP1089419A2 (en) DC-DC converter circuit
JPS6174413A (ja) Fm受信機の自動選局装置
JP4795716B2 (ja) 地上デジタルテレビジョンチューナ
JPS6333383Y2 (es)
JPS6334359Y2 (es)
JPH08162950A (ja) 掃引機能付きpll回路
JPS63140724U (es)