EP1987532A1 - Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen - Google Patents

Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen

Info

Publication number
EP1987532A1
EP1987532A1 EP06849411A EP06849411A EP1987532A1 EP 1987532 A1 EP1987532 A1 EP 1987532A1 EP 06849411 A EP06849411 A EP 06849411A EP 06849411 A EP06849411 A EP 06849411A EP 1987532 A1 EP1987532 A1 EP 1987532A1
Authority
EP
European Patent Office
Prior art keywords
film
openings
substrate
contact
laser cutting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP06849411A
Other languages
English (en)
French (fr)
Inventor
Ladislaus Bittmann
Jörg NAUNDORF
Karl Weidner
Hans Wulkesch
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of EP1987532A1 publication Critical patent/EP1987532A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3164Partial encapsulation or coating the coating being a foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • H01L21/481Insulating layers on insulating parts, with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/281Applying non-metallic protective coatings by means of a preformed insulating foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2401Structure
    • H01L2224/2402Laminated, e.g. MCM-L type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82035Reshaping, e.g. forming vias by heating means
    • H01L2224/82039Reshaping, e.g. forming vias by heating means using a laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82047Reshaping, e.g. forming vias by mechanical means, e.g. severing, pressing, stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09918Optically detected marks used for aligning tool relative to the PCB, e.g. for mounting of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/166Alignment or registration; Control of registration
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0017Etching of the substrate by chemical or physical means
    • H05K3/0026Etching of the substrate by chemical or physical means by laser ablation
    • H05K3/0032Etching of the substrate by chemical or physical means by laser ablation of organic insulating material
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1052Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
    • Y10T156/1062Prior to assembly
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Definitions

  • the present invention relates to a method for contacting at least one electrical contact surface on a surface of a substrate and / or a surface of a semiconductor chip arranged on the substrate, with the
  • the invention likewise relates in this way to dielectrically planar contacted substrates and / or semiconductor chips.
  • WO 2003/030247 A2 a method for surface contact of electrical contact surfaces of a substrate and a device made of a substrate with electrical contact surfaces is described.
  • a polyimide or epoxy-based film is vacuum-laminated to the surface such that the film covers and adheres the surface to the contact surfaces, adhering to each contact surface to be contacted
  • the surface is exposed by opening respective windows in the foil and each exposed contact surface is contacted flat with a layer of metal.
  • Herge ⁇ presented devices are particularly power semiconductor chips which require a high current density and have large area contacts.
  • This method is used to produce planar, that is flat, electrical contacts of three-dimensional assemblies.
  • large contact windows must be used in compari- se thick insulating materials are opened.
  • the thicknesses of the insulating materials are conventionally in the range of 200 ⁇ m.
  • the openings in the insulating layers are used in particular for the through-connection of substrate and chip contact surfaces.
  • contact windows are opened by blanket structuring over the entire surface. Conventionally, a range of one cm ⁇ is opened in about 100 seconds. This leads to undesirably long processing times and is therefore disadvantageous in terms of a planned manufacturing process from an economic point of view.
  • the object is achieved by a method according to the main claim and a device according to the independent claim.
  • a time-consuming laser ablation method for producing openings in a foil of electrically insulating plastic material for exposing electrical contact surfaces of a substrate and / or a semiconductor chip is to be improved.
  • Laser cutting means severing, for example a film, along a line by means of a laser whose spatial energy distribution is generated, for example, with a Gaussian profile.
  • a time-consuming ⁇ surface removal as is done for example in a so-called laser ablation avoided. Due to the linear laser cutting devisöff ⁇ can voltages in the film of electrically insulating plastic material be relatively quickly generated. That's it Method and the corresponding manufactured devices inexpensive to provide.
  • a cost-effective structuring method for producing contact openings in the film of electrically insulating plastic material with short processing times is provided. According to the present invention, no surface material removal takes place. It can be a significant reduction in processing times and also a reduction or elimination of Ablationsresten be effected on the contact surfaces. The laser processing times are a major cost factor and thus also decide on the economic viability of electrical planar contactations.
  • a polyimide or epoxy based film is vacuum laminated to the surface so that the film closely overlies the surface with the contact surfaces and adheres to that surface.
  • the film openings are generated according to the individual position of the contact surfaces or according to the individual position of the semiconductor chips, by means of an automatic optical inspection method (AOI) determined data.
  • the film openings are cut according to the individual position of the components according to the determined AOI data.
  • the actual positions of the components for example semiconductor chips, in the x- and y- direction and with respect to a rotation of the components are determined by means of a high-resolution camera. By means of a check window an actual setpoint comparison of the positions is made. The actual positions of contacts or contact surfaces of the components are determined exactly.
  • the laser cutting takes place at a cutting speed in the area around 4 cm per second. In this way, a particularly favorable ratio of cutting time to cut quality is given.
  • the openings in the insulating Bezie ⁇ hung, in the film with respect to the contact surfaces very accurately locate.
  • Such a precise positioning can be particularly advantageous after opening the film, that is to say after the respective openings have been produced, and before the film is laminated onto the substrate or onto the substrate
  • Semiconductor chip to be executed.
  • An adjustment and fixing of the film for the precise positioning of the openings relative to the contact surfaces on the surface is performed by means of geometric shapes.
  • the openings having structured films are in particular by means of geometric
  • At a further advantageous refinement least one opening formed in the film with a geometric rule ⁇ mold is centered on a formed on the substrate structure with a corresponding geometric shape Any artwork.
  • the centering can be done optoelectronically via suitable alignment structures. It is advantageous to create the geometric shape of the opening created equal to the geometric shape of the structure produced.
  • the openings produced in the film and the substrate structures may be referred to as marks.
  • the geometric shapes are crosses, squares or circles.
  • the axis centers of film and structure can be superimposed congruent.
  • the border lines can be matched.
  • Particularly advantageous are point or axisymmetric geometric shapes.
  • the geometric shapes in the film by means of laser, in particular laser cutting can be generated.
  • the geometric structures on the substrate can be produced particularly advantageously by means of etching.
  • the geometric shapes can also be generated by means of plasma etching or mechanical processing methods, in particular punching.
  • Figure 1 shows an embodiment of a device according to the invention
  • Figure 2 shows an embodiment of cut contact openings
  • FIG. 3 shows an exemplary embodiment of adjustment structures.
  • Figure 1 shows an embodiment of a device according to the present invention.
  • semiconductor chips 2 are arranged on a substrate 1 .
  • the reference numeral 4 denotes a Fo ⁇ lie.
  • 1 shows laser cutting contact ⁇ prepared openings in a film, for example with the bottlesbe ⁇ drawing TSA 15 designated films microns with a thickness of 200th Due to positional inaccuracies of the chips, the positions for the contact openings are determined by means of automatic optical inspection (AOI) prior to lamination. In an alternative punching process, the individual position of the chips can not be taken into account.
  • Figure 2 shows an embodiment of laser ⁇ cut cut contact openings 3.
  • the contact openings 3 are showing the openings 3 in the film 4 for a free access to contact pads 6 of the substrate 1 and / or of the semiconductor chip 2.
  • Reference numeral 3 the Kunststofföff ⁇ calculations 3
  • Reference numeral 4 the insulating film 4.
  • the Kunststofföff ⁇ openings 3 are cut analogously to the determined AOI chip positions before lamination.
  • FIG. 3 shows an exemplary embodiment of adjustment structures or geometric shapes 5.
  • the film 4 is adjusted and fixed for precise positioning of the openings 3 relative to the contact surfaces 6 5.
  • on the surfaces of the substrate 1 and the semiconductor chip 2 by means of geometric shapes is at least one centered opening created in the film 4 with a ge ⁇ ometrischen form 5 to a formed on the substrate 1 structure with a corresponding geometric shape.
  • the geometric shape 5 is a cross.
  • the cross on the sub ⁇ can strat 1 are produced by etching.
  • the geometric shape 5 as an opening in the film 4 is here also a cross. This can also be generated by means of laser cutting.
  • FIG. 3 shows alignment structures or geometric shapes 5 in the film 4 and in the underlying substrate 1.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Laser Beam Processing (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Wire Bonding (AREA)

Abstract

Die vorliegende Erfindung betrifft ein Verfahren zum Kontaktieren mindestens einer elektrischen Kontaktfläche (6) auf einer Oberfläche eines Substrats (1) und/oder einer Oberfläche eines auf dem Substrat (1) angeordneten Halbleiterchips (2). Dabei erfolgt ein Auflaminieren einer Folie (4) aus elektrisch isolierendem Kunststoffmaterial auf den Oberflächen. Danach wird ein flächiges Kontaktieren der mittels Öffnungen (3) in der Folie frei zugänglichen Kontaktflächen (6) mit einer Schicht aus elektrisch leitendem Material ausgeführt. Es sollen bei einem planaren elektrischen Kontaktierungsverfahren in einer kurzen Bearbeitungszeit Öffnungen (3) in einer Isolierung erzeugt werden. Insbesondere sollen Öffnungen (3) präzise zu Kontaktflächen (6) positioniert werden, Die Aufgabe wird dadurch gelöst, dass vor dem Auflaminieren ein Erzeugen jeweiliger Öffnungen (3) in der Folie aus elektrisch isolierendem Kunststoffmaterial im Bereich der zu kontaktierenden Kontaktfläche (6) mittels Laserschneiden erfolgt. Dieses Verfahren eignet sich für alle planaren elektrischen Kontaktierungen. Es können entsprechend kontaktierte Substrate (1) beziehungsweise Halbleiterchips (2) erzeugt werden. Als Halbleiterchips (2) können insbesondere Leistungshalbleiterchips verwendet werden.

Description

Beschreibung
Verfahren zur Herstellung von planaren Isolierschichten mit positionsgerechten Durchbrüchen mittels Laserschneiden und entsprechend hergestellte Vorrichtungen
Die vorliegende Erfindung betrifft ein Verfahren zum Kontaktieren mindestens einer elektrischen Kontaktfläche auf einer Oberfläche eines Substrats und/oder einer Oberfläche eines auf dem Substrat angeordneten Halbleiterchips, mit den
Schritten Auflaminieren einer Folie aus elektrisch isolierendem Kunststoffmaterial auf die Oberfläche und flächiges Kon¬ taktieren der mittels Öffnungen in der Folie frei zugänglichen Kontaktfläche mit einer Schicht aus elektrisch leitendem Material. Die Erfindung betrifft ebenso auf diese Weise e- lektrisch planar kontaktierte Substrate und/oder Halbleiterchips .
Gemäß der WO 2003/030247 A2 wird ein Verfahren zum flächigen Kontaktieren elektrischer Kontaktflächen eines Substrats und eine Vorrichtung aus einem Substrat mit elektrischen Kontaktflächen beschrieben. Bei dem Kontaktieren elektrischer Kontaktflächen auf einer Oberfläche eines Substrats wird eine Folie auf Polyimid- oder Epoxidbasis unter Vakuum auf die O- berfläche auflaminiert, so dass die Folie die Oberfläche mit den Kontaktflächen eng anliegend bedeckt und auf dieser Oberfläche haftet, jede zu kontaktierende Kontaktfläche auf der Oberfläche wird durch Öffnen jeweiliger Fenster in der Folie freigelegt und jede freigelegte Kontaktfläche wird mit einer Schicht aus Metall flächig kontaktiert. Entsprechend herge¬ stellte Vorrichtungen sind insbesondere Leistungshalbleiterchips, die eine hohe Stromdichte erfordern und großflächige Kontaktierungen aufweisen.
Dieses Verfahren dient der Herstellung von planaren, das heißt flächigen, elektrischen Kontaktierungen dreidimensionaler Baugruppen. Für die erforderlichen Durchbrüche in den I- solierschichten müssen große Kontaktfenster in vergleichswei- se dicken Isoliermaterialien geöffnet werden. Die Dicken der Isoliermaterialien liegen herkömmlicher Weise im Bereich von 200 μm. Die Durchbrüche in den Isolierschichten dienen insbesondere der Durchkontaktierung von Substrat- und Chipkontakt- Oberflächen. Auf herkömmliche Weise erfolgt eine Öffnung von Kontaktfenstern über ein ganzflächiges Strukturieren per La- serablation. Dabei wird herkömmlicher Weise ein Bereich von einem cm^ in ca. 100 Sekunden geöffnet. Dies führt zu unerwünscht langen Bearbeitungszeiten und ist damit hinsichtlich eines geplanten Herstellungsverfahrens aus wirtschaftlicher Sicht nachteilig.
Es ist Aufgabe der vorliegenden Erfindung bei einem elektrischen planaren Kontaktierungsverfahren in einer kurzen Bear- beitungszeit Kontaktfenster oder Öffnungen in einem Isoliermaterial bereitzustellen und insbesondere diese Kontaktfens¬ ter oder Öffnungen in Bezug zu Kontaktierungsflachen eines Substrats und/oder eines elektrischen Bauelements beziehungs¬ weise Halbleiterchips sehr genau zu positionieren.
Die Aufgabe wird durch ein Verfahren gemäß dem Hauptanspruch und eine Vorrichtung gemäß dem Nebenanspruch gelöst .
Gemäß der vorliegenden Erfindung soll ein zeitaufwändiges La- serablationsverfahren zur Erzeugung von Öffnungen in einer Folie aus elektrisch isolierendem Kunststoffmaterial zur Freilegung von elektrischen Kontaktflächen eines Substrats und/oder eines Halbleiterchips verbessert werden. Es erfolgt ein Öffnen von Kontaktfenstern mittels eines vorteilhaften Laserschneidens. Laserschneiden bedeutet ein Durchtrennen, beispielsweise einer Folie, entlang einer Linie mittels eines Lasers, dessen räumliche Energieverteilung beispielsweise mit einem Gaußprofil erzeugt ist . Auf diese Weise wird ein zeit¬ aufwändiges flächiges Abtragen, wie dies beispielsweise bei einem so genannten Laserablationsverfahren erfolgt, vermieden. Aufgrund des linearen Laserschneidens können Kontaktöff¬ nungen in der Folie aus elektrisch isolierendem Kunststoffmaterial vergleichsweise schnell erzeugt werden. Damit sind das Verfahren und die entsprechend hergestellten Vorrichtungen kostengünstig bereitstellbar. Es wird ein kostengünstiges Strukturierungsverfahren zur Erzeugung von Kontaktierungsöff- nungen in der Folie aus elektrisch isolierendem Kunststoffma- terial mit kurzen Bearbeitungszeiten geschaffen. Gemäß der vorliegenden Erfindung erfolgt kein flächiger Materialabtrag. Es kann eine wesentliche Verkürzung der Bearbeitungszeiten und ebenso eine Reduzierung beziehungsweise Beseitigung von Ablationsresten auf den Kontaktflächen bewirkt werden. Die Laserbearbeitungszeiten sind ein wesentlicher Kostenfaktor und entscheiden damit ebenso über die Wirtschaftlichkeit e- lektrischer planarer Kontaktierungen. Bei dem Kontaktieren elektrischer Kontaktflächen auf einer Oberfläche eines Substrats wird eine Folie auf Polyimid- oder Epoxidbasis unter Vakuum auf die Oberfläche auflaminiert, so dass die Folie die Oberfläche mit den Kontaktflächen eng anliegend bedeckt und auf dieser Oberfläche haftet .
Weitere vorteilhafte Ausgestaltungen finden sich in den Un- teransprüchen .
Gemäß einer vorteilhaften Ausgestaltung werden die Folienöffnungen entsprechend der individuellen Lage der Kontaktflächen oder entsprechend der individuellen Lage der Halbleiterchips, mittels eines automatischen optischen Inspektionsverfahrens (AOI) ermittelter Daten erzeugt. Die Folienöffnungen werden entsprechend der individuellen Lage der Bauelemente nach den ermittelten AOI-Daten geschnitten. Gemäß dem AOI werden mittels einer hoch auflösenden Kamera die Ist-Positionen der Bauteile, beispielsweise Halbleiterchips, in x- und y- Rich¬ tung und hinsichtlich einer Verdrehung der Bauteile, bestimmt. Mittels eines Prüffensters wird ein Ist- Sollwertvergleich der Positionen vorgenommen. Die tatsächlichen Positionen von Kontakten beziehungsweise Kontaktflächen der Bauteile werden genau bestimmt.
Gemäß einer weiteren vorteilhaften Ausgestaltung erfolgt das Laserschneiden mit einer Schnittgeschwindigkeit im Bereich um 4 cm pro Sekunde. Auf diese Weise ist ein besonders günstiges Verhältnis von Schnittdauer zur Schnittqualität gegeben.
Gemäß einer weiteren vorteilhaften Ausgestaltung ist es be- sonders vorteilhaft, die Öffnungen im Isoliermaterial bezie¬ hungsweise in der Folie mit Bezug zu den Kontaktflächen sehr genau anzuordnen. Ein derartig präzises Positionieren kann besonders vorteilhaft nach dem Öffnen der Folie, das heißt nach dem Erzeugen jeweiliger Öffnungen, und vor dem Auflami- nieren der Folie auf das Substrat beziehungsweise auf den
Halbleiterchip ausgeführt werden. Ein Justieren und Fixieren der Folie zur genauen Positionierung der Öffnungen relativ zu den Kontaktflächen auf der Oberfläche wird mittels geometrischer Formen durchgeführt. Die Öffnungen aufweisenden struk- turierten Folien werden insbesondere mittels geometrischer
Formen relativ zum Substrat justiert, danach fixiert und dar¬ auf folgend laminiert .
Gemäß einer weiteren vorteilhaften Ausgestaltung wird mindes- tens eine in der Folie erzeugte Öffnung mit einer geometri¬ schen Form auf einer auf dem Substrat erzeugte Struktur mit einer entsprechenden geometrischen Form zentriert. Die Zentrierung kann über geeignete Justierstrukturen optoelektronisch erfolgen. Dabei ist vorteilhaft die geometrische Form der erzeugten Öffnung gleich der geometrischen Form der erzeugten Struktur zu schaffen. Dabei können die in der Folie erzeugten Öffnungen und die Substratstrukturen als Marken bezeichnet werden. Bei einer Zentrierung können Symmetrieachsen und/oder Symmetriepunkte oder allgemein Achsen oder Punkte der geometrischen Formen zur Deckung gebracht werden.
Gemäß weiteren vorteilhaften Ausgestaltungen sind die geometrischen Formen Kreuze, Quadrate oder Kreise. Bei Verwendung von Kreuzen können die Achsenmittelpunkte von Folie und Struktur deckungsgleich überlagert werden. Bei Verwendung von Quadraten oder Kreisen können die Umrandungslinien zur Übereinstimmung gebracht werden. Besonders vorteilhaft sind punkt- oder achsensymmetrische geometrische Formen. Gemäß einer weiteren vorteilhaften Ausgestaltung können die geometrischen Formen in der Folie mittels Laser, insbesondere Laserschneiden erzeugt werden. Die geometrischen Strukturen auf dem Substrat können besonders vorteilhaft mittels Ätzen erzeugt werden. Die geometrischen Formen können ebenso mittels Plasma-Ätzen oder mechanische Bearbeitungsverfahren insbesondere Stanzen erzeugt werden.
Vom Schutzumfang umfasst sind ebenso alle Substrate und/oder Halbleiterchips, die nach einem oder mehreren der vorangehenden Verfahren elektrisch planar kontaktiert wurden.
Die vorliegende Erfindung wird anhand von Ausführungsbeispie- len in Verbindung mit den Figuren näher beschreiben. Es zeigen
Figur 1 ein Ausführungsbeispiel einer erfindungsgemäßen Vorrichtung;
Figur 2 ein Ausführungsbeispiel von ausgeschnittenen Kontaktöffnungen;
Figur 3 ein Ausführungsbeispiel von Justagesstrukturen .
Figur 1 zeigt ein Ausführungsbeispiel einer Vorrichtung gemäß der vorliegenden Erfindung. Auf einem Substrat 1 sind Halbleiterchips 2 angeordnet. Deutlich sichtbar sind die mittels Öffnungen 3 in der Folie freigelegten Kontaktflächen 6 der Halbleiterchips 2. Das Bezugszeichen 4 kennzeichnet eine Fo¬ lie. Figur 1 zeigt mit Laserschneiden hergestellte Kontakt¬ öffnungen in einer Folie, beispielsweise mit der Handelsbe¬ zeichnung TSA 15 bezeichnete Folien, mit einer Dicke von 200 μm. Aufgrund von Lageungenauigkeiten der Chips werden die Po- sitionen für die Kontaktöffnungen mittels automatischer optischer Inspektion (AOI) vor dem Laminieren ermittelt. Bei einem alternativen Stanzprozess kann die individuelle Lage der Chips nicht berücksichtigt werden. Figur 2 zeigt ein Ausführungsbeispiel von mittels Laser¬ schneiden ausgeschnittenen Kontaktöffnungen 3. Die Kontaktöffnungen 3 sind die Öffnungen 3 in der Folie 4 für einen freien Zugang zu Kontaktflächen 6 des Substrats 1 und/oder des Halbleiterchips 2. Bezugszeichen 3 zeigt die Kontaktöff¬ nungen 3. Bezugszeichen 4 die Isolierfolie 4. Die Kontaktöff¬ nungen 3 werden analog der ermittelten AOI-Chip-Positionen vor dem Laminieren geschnitten.
Figur 3 zeigt ein Ausführungsbeispiel von Justagestrukturen beziehungsweise geometrischen Formen 5. Nach dem Erzeugen von Öffnungen 3 in der Folie 4 und vor dem Auflaminieren der Folie 4 erfolgt ein Justieren und Fixieren der Folie 4 zur ge- nauen Positionierung der Öffnungen 3 relativ zu den Kontaktflächen 6 auf den Oberflächen des Substrats 1 beziehungsweise des Halbleiterchips 2 mittels geometrischer Formen 5. Es wird mindestens eine in der Folie 4 erzeugte Öffnung mit einer ge¬ ometrischen Form 5 zu einer auf dem Substrat 1 erzeugten Struktur mit einer entsprechenden geometrischen Form 5 zentriert. Gemäß dem Ausführungsbeispiel ist die geometrische Form 5 ein Kreuz. Beispielsweise kann das Kreuz auf dem Sub¬ strat 1 mittels Ätzen erzeugt werden. Die geometrische Form 5 als Öffnung in der Folie 4 ist hier ebenso ein Kreuz. Dieses kann ebenso mittels Laserschneiden erzeugt sein. Um das ge¬ ätzte Kreuz des Substrats 1 ist eine Kupferschicht sichtbar. Es ist ebenso möglich das Kreuz 5 auf dem Substrat 1 als Kup¬ ferschicht auszubilden, die von weg geätzten Bereichen des Substrats 1 umgeben ist. Die Mitte des Kreuzes 5 der Folie 4 wird auf die Mitte des Kreuzes 5 des Substrats 1 geschoben und damit erfolgt die Zentrierung. Besonders vorteilhaft ist die Verwendung von zwei derartigen Zentrierungsstellen. Diese können beispielsweise diagonal zueinander angeordnet sein. Andere Positionen zueinander sind ebenso möglich. Die Zent- rierung kann manuell mittels eines Mikroskops erfolgen, auto¬ matische Zentrierungen beispielsweise mittels eines Automaten sind ebenso möglich. Figur 3 zeigt JustageStrukturen beziehungsweise geometrische Formen 5 in der Folie 4 und in dem darunter liegenden Substrat 1. Das Justieren der Folie 4 zum Substrat 1 erfolgt al¬ so über die entsprechenden Strukturen mit den geometrischen Formen 5. Es kommt insbesondere ein so genanntes "Panelalign- ment" zur Anwendung. Es ist besonders vorteilhaft, wenn ein Halbleiterchip 2 ein Leistungshalbleiterchip ist.

Claims

Patentansprüche
1. Verfahren zum Kontaktieren mindestens einer elektrischen Kontaktfläche (6) auf einer Oberfläche eines Substrats (1) und/oder einer Oberfläche eines auf dem Substrat (1) angeord¬ neten elektronischen Bauelements (2), mit den Schritten
- Auflaminieren einer Folie (4) aus elektrisch isolierendem Kunststoffmaterial auf die Oberfläche, und
- flächiges Kontaktieren der mittels Öffnungen (3) in der Fo- lie (4) frei zugänglichen Kontaktfläche (6) mit einer Schicht aus elektrisch leitendem Material, dadurch gekennzeichnet, dass vor dem Auflaminieren ein Erzeugen jeweiliger Öffnungen (3) in der Folie (4) im Bereich der zu kontaktierenden Kontaktfläche (6) mittels Laserschneiden erfolgt .
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, dass die Folienöffnungen (3) entsprechend der individuellen Lage der Kontaktflächen (6) entsprechend ermittelter Daten gemäß Automatischer Optischer Inspektion (AOI) erzeugt werden.
3. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass das Laserschneiden mit einer Schnittgeschwindigkeit von circa 4cm/s ausgeführt wird.
4. Verfahren nach Anspruch 1, 2 oder 3, dadurch gekennzeichnet, dass nach dem Öffnen und vor dem Auflaminieren ein Justieren und
Fixieren der Folie (4) zur genauen Positionierung der Öffnungen (3) relativ zu den Kontaktflächen (6) auf den Oberflächen mittels geometrischen Formen (5) erfolgt.
5. Verfahren nach Anspruch 4, dadurch gekennzeichnet, dass mindestens eine in der Folie (4) erzeugte Öffnung mit einer geometrischen Form (5) zu einer auf dem Substrat (1) erzeug- ten Struktur mit einer entsprechenden geometrischen Form (5) zentriert wird.
6. Verfahren nach Anspruch 4 oder 5, dadurch gekennzeichnet, dass die geometrischen Formen (5) Kreuze, Quadrate oder Kreise sind.
7. Verfahren nach Anspruch 4, 5 oder 6, dadurch gekennzeichnet, dass die geometrischen Formen (5) mittels Lasers, insbesondere La¬ serschneiden, und/oder Ätzen und/oder Stanzen erzeugt werden
8. Vorrichtung dadurch gekennzeichnet, dass dieses ein Substrat (1) und/oder ein elektronisches Bauele¬ ment (2) sind/ist, die/das/der nach einem oder mehreren der vorangehenden Verfahren 1 bis 7 elektrisch, planar kontaktiert wurde/n.
9. Vorrichtung nach Anspruch 9, dadurch gekennzeichnet, dass das elektronische Bauelement ein Halbleiterchip (2), ein Leistungshalbleiterchip, ein LED-Chip, ein Surface Mounted Device-Bauteil oder ein passives Bauelement ist.
EP06849411A 2006-02-20 2006-12-20 Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen Withdrawn EP1987532A1 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102006007795 2006-02-20
DE102006010523A DE102006010523B3 (de) 2006-02-20 2006-03-07 Verfahren zur Herstellung von planaren Isolierschichten mit positionsgerechten Durchbrüchen mittels Laserschneiden und entsprechend hergestellte Vorrichtungen
PCT/EP2006/070021 WO2007096017A1 (de) 2006-02-20 2006-12-20 Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen

Publications (1)

Publication Number Publication Date
EP1987532A1 true EP1987532A1 (de) 2008-11-05

Family

ID=37907356

Family Applications (1)

Application Number Title Priority Date Filing Date
EP06849411A Withdrawn EP1987532A1 (de) 2006-02-20 2006-12-20 Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen

Country Status (4)

Country Link
US (1) US8191243B2 (de)
EP (1) EP1987532A1 (de)
DE (1) DE102006010523B3 (de)
WO (1) WO2007096017A1 (de)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5075944B2 (ja) * 2010-06-10 2012-11-21 株式会社東芝 電子機器
CN112224509B (zh) * 2020-09-30 2022-07-08 上海艾为电子技术股份有限公司 一种用于基板贴膜的固定治具及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4835704A (en) * 1986-12-29 1989-05-30 General Electric Company Adaptive lithography system to provide high density interconnect

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5019997A (en) * 1989-06-05 1991-05-28 General Electric Company Adaptive lithography accommodation of tolerances in chip positioning in high density interconnection structures
DE4231180C2 (de) * 1992-09-17 1994-08-18 Siemens Ag Justierstruktur zur Bestimmung der Lage der Lötstoppmaske einer gedruckten Leiterplatte und Verfahren zu ihrer Herstellung
US5958628A (en) * 1995-06-06 1999-09-28 International Business Machines Corporation Formation of punch inspection masks and other devices using a laser
DE19617055C1 (de) * 1996-04-29 1997-06-26 Semikron Elektronik Gmbh Halbleiterleistungsmodul hoher Packungsdichte in Mehrschichtbauweise
US6207330B1 (en) * 1997-07-14 2001-03-27 International Business Machines Corporation Formation of punch inspection masks and other devices using a laser
US6306680B1 (en) * 1999-02-22 2001-10-23 General Electric Company Power overlay chip scale packages for discrete power devices
US6284564B1 (en) * 1999-09-20 2001-09-04 Lockheed Martin Corp. HDI chip attachment method for reduced processing
FR2817656B1 (fr) 2000-12-05 2003-09-26 Gemplus Card Int Isolation electrique de microcircuits regroupes avant collage unitaire
AU2002340750A1 (en) * 2001-09-28 2003-04-14 Siemens Aktiengesellschaft Method for contacting electrical contact surfaces of a substrate and device consisting of a substrate having electrical contact surfaces
US7208347B2 (en) * 2003-02-28 2007-04-24 Siemens Aktiengesellschaft Connection technology for power semiconductors comprising a layer of electrically insulating material that follows the surface contours
DE102004018468A1 (de) * 2004-04-16 2006-02-16 eupec Europäische Gesellschaft für Leistungshalbleiter mbH Verfahren zum strukturierten Aufbringen einer laminierbaren Folie auf ein Substrat für ein Halbleitermodul
DE102004018475A1 (de) * 2004-04-16 2005-11-10 eupec Europäische Gesellschaft für Leistungshalbleiter mbH Leistungshalbleiteranordnung
DE102004039834A1 (de) 2004-08-17 2006-03-02 Siemens Ag Kostengünstige Aufbau- und Verbindungstechnik mittels Druckverfahren
US7353598B2 (en) 2004-11-08 2008-04-08 Alien Technology Corporation Assembly comprising functional devices and method of making same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4835704A (en) * 1986-12-29 1989-05-30 General Electric Company Adaptive lithography system to provide high density interconnect

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
ANONYMOUS: "GAUSSIAN BEAM", WIKIPEDIA, THE FREE ENCYCLOPEDIA, 17 February 2006 (2006-02-17), XP055242281, Retrieved from the Internet <URL:https://en.wikipedia.org/w/index.php?title=Gaussian_beam&oldid=40078979> [retrieved on 20160118] *
ANONYMOUS: "LASER CUTTING", WIKIPEDIA, THE FREE ENCYCLOPEDIA, 18 December 2015 (2015-12-18), XP055237588, Retrieved from the Internet <URL:https://en.wikipedia.org/w/index.php?title=Laser_cutting&printable=yes> [retrieved on 20151218] *
ANONYMOUS: "LASER DRILLING", WIKIPEDIA, THE FREE ENCYCLOPEDIA, 18 December 2015 (2015-12-18), XP055237592, Retrieved from the Internet <URL:https://en.wikipedia.org/wiki/Laser_drilling> [retrieved on 20151218] *
See also references of WO2007096017A1 *

Also Published As

Publication number Publication date
US20090021923A1 (en) 2009-01-22
US8191243B2 (en) 2012-06-05
WO2007096017A1 (de) 2007-08-30
DE102006010523B3 (de) 2007-08-02

Similar Documents

Publication Publication Date Title
DE69728234T2 (de) Verfahren zur herstellung von erhöhten metallischen kontakten auf elektrischen schaltungen
DE102011001556B4 (de) Herstellungsverfahren für einen gekapselten Halbleiterchip mit externen Kontaktpads
DE102015121044B4 (de) Anschlussblock mit zwei Arten von Durchkontaktierungen und elektronische Vorrichtung, einen Anschlussblock umfassend
DE102014111195B4 (de) Verfahren zur Herstellung einer Chip-Anordnung und eine Chip-Anordnung
DE102014117127B4 (de) Halbleiterbauelement-Package, Verfahren zur Herstellung von Halbleiterbauelement-Packages und Verfahren der Laserbearbeitung eines Schichtenstapels
DE102009042920B4 (de) Verfahren zur Herstellung eines Halbleiter-Bauelements und Verfahren zur Herstellung mehrerer Halbleiter-Bauelemente
DE10137184A1 (de) Elektronisches Bauteil mit einem Kunststoffgehäuse und Verfahren zu seiner Herstellung
EP2286644A1 (de) Verfahren zur integration wenigstens eines elektronischen bauteils in eine leiterplatte sowie leiterplatte
EP2342958A2 (de) Verfahren zur integration eines elektronischen bauteils in eine leiterplatte
EP2050131B1 (de) Verfahren zur erzeugung einer elektrischen funktionsschicht auf einer oberfläche eines substrats
DE102014103050B4 (de) Halbleiter-Bauelement und Verfahren zu dessen Herstellung
DE102016107031B4 (de) Laminatpackung von Chip auf Träger und in Kavität, Anordnung diese umfassend und Verfahren zur Herstellung
DE102015114304B4 (de) Verfahren zur Herstellung einer Halbleitervorrichtung, Halbleitervorrichtung und Halbleiterkomponente
DE102019103281B4 (de) Verfahren zum bilden eines die-gehäuses
DE102014101283A1 (de) Halbleiterbauelement und Verfahren zur Herstellung eines Halbleiterbauelements
DE102007004301A1 (de) Verfahren zur Herstellung eines Halbleiterbauelements und Dünnfilm-Halbleiterbauelement
DE102015107109B4 (de) Elektronische Vorrichtung mit einem Metallsubstrat und einem in einem Laminat eingebetteten Halbleitermodul
EP1987532A1 (de) Verfahren zur herstellung von planaren isolierschichten mit positionsgerechten durchbrüchen mittels laserschneiden und entsprechend hergestellte vorrichtungen
DE102011018295B4 (de) Verfahren zum Schneiden eines Trägers für elektrische Bauelemente
DE102013103578B4 (de) Gehäuseanordnung und Verfahren zum Herstellen derselben
WO2009016041A1 (de) Verfahren zum herstellen eines elektronischen bausteins und elektronischer baustein
DE102016202548B3 (de) Verfahren zur Herstellung eines elektronischen Bauelements und elektronisches Bauelement
DE102010016780B4 (de) Verfahren zur Herstellung einer flexiblen Schaltungsanordnung
DE102019112472B3 (de) Verfahren zur Herstellung eines ein Trägersubstrat aufweisenden Displays sowie ein nach diesem Verfahren hergestelltes Trägersubstrat
DE102009027470A1 (de) Ausbilden einer Kontaktfläche auf einer Leiterplatte

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20080711

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LI LT LU LV MC NL PL PT RO SE SI SK TR

17Q First examination report despatched

Effective date: 20091007

DAX Request for extension of the european patent (deleted)
RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: SIEMENS AKTIENGESELLSCHAFT

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20160701