EP0108098A1 - Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetique - Google Patents
Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetiqueInfo
- Publication number
- EP0108098A1 EP0108098A1 EP83901382A EP83901382A EP0108098A1 EP 0108098 A1 EP0108098 A1 EP 0108098A1 EP 83901382 A EP83901382 A EP 83901382A EP 83901382 A EP83901382 A EP 83901382A EP 0108098 A1 EP0108098 A1 EP 0108098A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- layer
- deposited
- pins
- varistor
- conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
- H05K9/0007—Casings
- H05K9/002—Casings with localised screening
- H05K9/0039—Galvanic coupling of ground layer on printed circuit board [PCB] to conductive casing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/647—Resistive arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01039—Yttrium [Y]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01057—Lanthanum [La]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/162—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/167—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/3447—Lead-in-hole components
Abstract
Dispositif de protection d'un composant et/ou d'un circuit électronique, intégré au support de ce dernier, contre les perturbations (tensions) engendrées par un champ électromagnétique extérieur. Il comporte principalement des moyens de liaison électrique (cadre) dont la conductivité augmente fortement sous l'effet du champ extérieur, entre chacune des connexions de sortie (11-14) du dispositif à protéger (C), ces moyens de liaison électrique étant constitués par une varistance (V) et une électrode (E) reliée à la masse (13) du dispositif. Application notamment à la protection de boîtiers de composants électroniques, cartes et connecteurs de cartes, contre les effets de l'onde EMP.
Description
DISPOSITIF DE PROTECTION D'UN DISPOSITIF ELECTRONIQUE CONTRE LES TENSIONS ENGENDREES PAR UN CHAMP ELECTROMAGNETIQUE
La présente invention a pour objet un dispositif de protection d'un composant et/ou d'un circuit électronique contre les perturbations (tensions) engendrées par un champ électromagnétique extérieur, tel que l'onde dite EMP due à une désintégration atomique ou nucléaire.
Ainsi qu'il est connu, la présence d'un champ électromagnétique provoque dans des composants ou des circuits électroniques l'apparition de tensions qui, lorsque le champ est très intense, peuvent entraîner le claquage et la destruction des composants. Une protection contre ces tensions parasites est donc nécessaire et elle est d'autant plus difficile à réaliser que le champ en question est susceptible d'apparaître brutalement, avec un temps de montée faible, pouvant atteindre dans certains cas la dizaine de nanosecondes, ce qui est par exemple le cas de l'onde EMP sus mentionnée.
Il est connu de tenter de réaliser une telle protection en enfermant le circuit ou le composant à protéger dans un blindage ou une cage de Faraday. Toutefois, cette protection s'avère insuffisante du fait que ces composants ou circuits ont nécessairement des connexions électriques avec l'extérieur, qui forment antenne en présence d'un champ extérieur et permettent l'arrivée de charges parasites dans l'élément à protéger.
La présente invention a pour objet un dispositif de protection permettant d'éviter les inconvénients ci-dessus et, ce, en drainant les charges parasites vers l'extérieur au niveau de chacune des connexions de l'élément protégé.
Plus précisément, l'invention a pour objet un dispositif de protection d'un dispositif électronique contre un champ électromagnétique extérieur, comportant des moyens de liaison électrique, dont la conductivité augmente sous l'effet du champ électro
magnétique extérieur, entre chacune des connexions de sortie du dispositif électronique et une évacuation et/ou un réservoir des charges créées par le champ.
D'autres objets, caractéristiques et résultats de l'invention ressortiront de la description suivante, donnée à titre d'exemple non limitatif et illustrée par les dessins annexés qui représentent :
- la figure 1, un premier mode de réalisation du dispositif selon l'invention, appliqué à la protection d'un composant électronique ;
- la figure 2, un deuxième mode de réalisation du dispositif selon l'invention adapté à un boîtier de type "chip carrier" ;
- la figure 3, une vue en coupe partielle de la figure précédente ;
- la figure 4, un troisième mode de réalisation du dispositif selon l'invention, également adapté à un boîtier de type "chip carrier" ;
- les figures 5, 6 et 7, trois modes de réalisation du dispositif selon l'invention appliqué à la protection d'un circuit électronique monté sur une carte ;
- les figures 8, 9 et 10, trois modes de réalisation du dispositif selon l'invention appliqué à un connecteur pour cartes portant des circuits électroniques.
Sur ces différentes figures, d'une part les mêmes références se rapportent aux mêmes éléments et, d'autre part, les dimensions réelles de ces éléments n'ont pas été respectées pour la clarté du dessin.
Sur la figure 1, on a donc représenté un composant électronique C muni par exemple de quatre plots de connexion (1, 2, 3 et 4) qui sont reliés chacun classiquement par un fil conducteur (10) à des conducteurs, par exemple constitués par les pistes de l'embase du boîtier B (céramique ou plastique) qui porte le composant, repérés respectivement 11, 12, 13 et 14. Dans cet exemple, c'est la connexion 3 et la piste 13 qui constituent la masse de l'ensemble du dispositif.
Selon l'invention, il est prévu un cadre enfermant le compo
sant, à proximité de celui-ci, constitué par une couche V d'un matériau varistance recouverte d'une électrode conductrice E, par exemple de largeur un peu inférieure à celle de la couche V ; ce cadre V est déposé sur le support B et sur les conducteurs 11 à 14. L'électrode E est reliée à la piste 13 par une languette 15. Ainsi qu'il est connu, un matériau varistance qui est constitué en général d'oxyde de zinc dopé (par des oxydes de bismuth, cobalt, chrome, molybdène, antimoine, etc.) présente une résistance non linéaire : il n'est pas électriquement conducteur lorsque la diffé rence de potentiel qui lui est appliquée ne dépasse pas une certaine tension de seuil (VC), et il le devient après ce seuil. Ce phénomène étant dû à un effet de champ, la commutation entre l'état conducteur et l'état non conducteur est très rapide (elle peut être égale ou inférieure à 1 ns). Un tel matériau peut être déposé de toute façon connue : par exemple sérigraphié sur le support B du composant C lorsque celui-ci est en céramique ou encore déposé, par pulvérisation cathodique par exemple, lorsque ce support est plastique.
Le fonctionnement d'un tel dispositif est le suivant : en l'absence de tout champ électromagnétique extérieur, les signaux passent des pistes 11-14 aux plots 1-4 du composant C sans être perturbés par le cadre V ni l'électrode E, puisque le matériau varistance n'est pas conducteur et donc que l'électrode E se trouve isolée des pistes 11, 12 et 14. Lorsque un champ électromagnétique est appliqué sur le dispositif, si son intensité par rapport au seuil VC du matériau varistance est suffisante, il rend ce dernier conducteur, ce qui a pour effet de relier les pistes 11, 12, 13 et 14 entre elles (et à la masse) par l'intermédiaire de l'électrode E. Il en résulte que les charges électriques créées par le champ extérieur n'entrent pas dans le composant C mais sont drainées vers la masse du dispositif, réalisant ainsi la fonction de protection recherchée.
Ainsi qu'il est connu également, la tension de seuil VC d'une varistance est fonction de l'épaisseur de celle-ci et peut donc être choisie en fonction des intensités auxquelles on peut s'attendre pour les champs électromagnétiques perturbateurs, lorsqu'elles sont
connues. Dans tous les cas, le seuil VC doit être supérieur à la plus élevée des tensions de travail du composant C ; pour constituer une protection efficace, il est clair que cette tension VC doit toutefois être inférieure à la tension de claquage du composant et, de préférence, aussi proche que possible de sa tension de travail. Toutefois, des considérations technologiques de tolérance de fabrication sur l'épaisseur de la couche constituant la varistance peuvent conduire à choisir VC de l'ordre de deux à trois fois la tension de travail la plus élevée du composant. A titre d'exemple, pour une tension de travail de 12 volts, la valeur choisie pour VC peut être de l'ordre de 30 volts, qui est une tension inférieure à la tension de claquage de la plupart des composants électroniques actuels.
Il ressort de ce qui précède qu'un avantage du dispositif de protection selon l'invention est que, outre le fait de permettre une protection efficace, il est susceptible d'être intégré sur le support du composant.
La figure 2 montre, vu de dessus, un mode de réalisation pratique du dispositif selon l'invention dans un boîtier de type "chip carrier". On rappelle qu'un tel boîtier se caractérise essentiellement par l'absence de broches de connexion, qui sont remplacées par des dépôts métalliques.
On a schématisé sur la figure 2 le composant C et quelques uns de ses plots de connexion (1 et 3), fixés sur le substrat d'un boîtier "chip carrier" repéré CC ; le substrat porte un certain nombre de conducteurs sous forme de dépôts métalliques tels que 11 et 13, qui se prolongent jusqu'à la périphérie du substrat au droit de demi-trous (20) ; ainsi qu'il est connu, les dépôts conducteurs se prolongent à l'intérieur de ces demi-trous sur la tranche du boîtier et s'achèvent sur le dessous du boîtier où ils constituent les connexions de sortie de ce dernier.
Ainsi qu'il apparaît sur la figure 3, qui est une vue en coupe partielle réalisée selon l'axe XX de la figure 2, les métallisations telles que 11 et la métallîsation de masse 13 sont déposées direc
tement sur le substrat CC. Les metallisations 11 sont recouvertes par la couche de matériau varistance V qui entoure le composant C, sauf au niveau de la connexion de masse 13. L'électrode E recouvre la couche V et se prolonge sur la piste de masse 13, réalisant ainsi la connexion électrique entre les éléments E et 13.
Le fonctionnement du dispositif selon l'invention est identique à ce qui est décrit ci-dessus pour la figure 1.
La figure 4 représente un autre mode de réalisation du dispositif selon l'invention, également adapté à un boîtier de type "chip carrier" mais comportant en outre une capacité intégrée dans le substrat du boîtier.
Sur cette figure, on retrouve le substrat CC d'un boîtier "chip carrier", vu de dessus, présentant des metallisations (11, 13, 16) réparties à sa périphérie, ainsi que le cadre de matériau varis tance V et l'électrode E. Parmi les metallisations, on retrouve la metallisation 13 reliée à la masse, deux metallisations telles que 11, reliées au composant qui n'est ici pas représenté, et une metallisation 16 qui n'est reliée ni au composant ni à l'extérieur du dispositif mais qui sert de connexion entre l'électrode E par l'inter mediaire de la languette 15 et une metallisation 22 déposée sur l'une des faces du substrat CC ; la metallisation 22 forme l'une des armatures d'un condensateur dont le diélectrique est formé par le substrat CC et l'autre armature par une metallisation 21 déposée sur l'autre face du substrat ; la metallisation 21 est reliée à la connexion de masse 13.
Ainsi qu'il apparaît, par rapport au mode de réalisation de la figure 2, une capacité (d'armature 21 et 22) a été interposée entre l'électrode E et la connexion de masse 13.
Ce mode de réalisation a pour avantage de permettre par la capacité ainsi interposée de stocker sur place au moins une fraction des charges créées par le champ électromagnétique extérieur, afin d'éviter un trop grand transfert de charges vers la masse qui est à son tour susceptible de créer des perturbations, par exemple une tension parasite par induction selfique.
Il est à noter qu'il est connu d'intégrer des capacités sur le substrat d'un boîtier du type "chip carrier", ce qui est notamment décrit dans les demandes de brevet n° 79-11852, 80-18927 et 80-26076, toutes trois au nom de THOMSON-CSF. La capacité de stockage précédente peut être ou non confondue avec les capacités de découplage décrites dans les demandes de brevet susmentionnées.
Les figures 5, 6 et 7, représentent trois modes de réalisation du dispositif selon l'invention, appliqués à la protection d'un ou plusieurs circuits électroniques montés sur une même carte (circuit imprimé ou céramique).
Sur la figure 5, on a représenté l'extrémité d'une carte S supportant un ou plusieurs composants ou circuits électroniques (non représentés), vue à son extrémité de connexion, c'est-à-dire celle où elle se termine par des pistes conductrices destinées à coopérer avec d'autres cartes par l'intermédiaire de connecteurs. Ces pistes sont par exemple de deux sortes, d'une part deux pistes de masse repérées, respectivement 31 et 32 situées aux deux extrémités de la carte S et, d'autre part, des pistes 33 assurant l'alimentation et les entrées-sorties de signaux des différents circuits et composants portés par la carte S.
Selon l'invention, cette carte S porte en outre une couche en forme de bande de matériau varistance repérée VS, constituée et déposée sur l'extrémité des pistes 33 avantageusement de la même manière que le cadre V des figures précédentes, et recouverte par une électrode ES qui est en contact électrique avec la ou, en l'occurence, les pistes (31 et 32) reliées à la masse du dispositif.
Selon que la carte S est en céramique ou est un circuit imprimé, le matériau varistance VS peut être déposé par sérigraphie ou pulvérisation cathodique, etc.
Le fonctionnement de ce dispositif de protection situé au niveau de la carte S est identique à ce qui a été décrit pour un composant seul précédemment, à savoir que lorsqu'un champ électromagnétique extérieur perturbateur est d'une intensité suffisante,
le matériau constituant la couche VS devient conducteur et les charges créées à l'extérieur de la carte et arrivant par les connexions 33 se trouvent, par l'intermédiaire de l'électrode ES alors en contact électrique avec elles, évacuées vers la masse par les connexions 31 et 32, ne peuvent donc pas atteindre les circuits portés par la carte, assurant ainsi la protection recherchée.
Il est à noter que ce dispositif de protection décrit figure 5 peut être utilisé cumulativement avec des dispositifs de protection tels que décrits dans les figures précédentes au niveau de chacun des composants ou circuits électroniques utilisés sur la carte.
La figure 6 représente une variante de réalisation du dispositif de protection d'une carte électronique.
Sur cette figure, on retrouve la carte S, une connexion de masse 32 et des connexions d'entrée-sortie de différents circuits repérées 33. Cette carte porte en outre une plaquette allongée 34, recouvrant sensiblement tout le bord de la carte S, interposée sur les connexions 32 et 33. Cette plaquette 34 est de préférence en céramique et porte la couche varistance VS et l'électrode ES, déposées de préférence par sérigraphie sur la plaquette 34, ainsi que des électrodes 36 et 35 assurant la continuité électrique sur la plaquette 34 entre respectivement les pistes 32 et 33 de la carte S. Les connexions sont par exemple réalisées sur la figure 6 par des fils de connexion soudés 37 ou, comme représenté sur la figure 7, par des demi-troϋs brasés 38 du type des demi-trous des boîtiers "chip carrier".
Cette variante, aussi bien dans sa version de la figure 6 que celle de la figure 7, permet, du fait de l'interposition d'une plaquette 34 en céramique, de déposer le matériau varistance VS par une technique de sérigraphie lorsque la. carte S est une carte de circuit imprimé qui est incompatible avec cette technique.
Dans une variante de réalisation non représentée, il est possible d'interposer une capacité entre l'électrode ES et la masse, dans le même but que précédemment.
Les figures 8, 9 et 10, représentent trois modes de réalisation
du dispositif selon l'invention appliqués à un connecteur de carte portant des circuits ou composants électroniques.
Sur la figure 8, on a représenté en coupe un connecteur par ses broches de connexion 51 émergeant par des trous ménagés dans une embase isolante CT. Sur une même face de l'embase CT, entre chaque paire de broches 51, on a déposé une metallisation EC1 en contact électrique avec une brasure 53 la réunissant à une broche 51 située à droite sur le schéma ; cette metallisation EC1 est partiellement recouverte par une couche de matériau varistance VC lui-même recouvert par une électrode EC2 qui est sans contact électrique avec l'électrode EC1 mais réunie à une autre broche 51, sur le schéma située à gauche du même élément de l'embase CT, par une brasure 54.
Le fonctionnement de ce dispositif est analogue aux dispositifs précédents, à savoir que le matériau varistance VC est choisi et dimensionné de telle sorte qu'il soit isolant en l'absence de champ électromagnétique extérieur de perturbation : de la sorte, les différentes broches 51 sont saris contact électrique les unes avec les autres, de façon classique. En présence de champs perturbateurs, le matériau varistance VC devient conducteur et il apparaît que deux broches 51 successives sont en contact électrique par l'intermédiaire successivement de la brasure 54, d'une première couche conductrice EC2, du matériau varistance VC devenu conducteur, d'une deuxième couche EC1 et enfin d'une seconde brasure 53. Il apparaît comme précédemment que les charges créées par le champ perturbateur n'ont donc pas la possibilité de franchir le connecteur mais sont évacuées par exemple vers une des broches 51 reliées à la masse.
Comme précédemment également, ce dispositif de protection au niveau du connecteur peut être utilisé cumulativement avec une protection au niveau de la carte et une protection au niveau du circuit ou composant lui-même.
La figure 9 représente une variante de réalisation de la figure 8.
Sur cette figure, on retrouve le connecteur représenté par ses broches de connexion 51 et son embase isolante CT. Entre deux broches successives 51 sont déposées sur une même face de l'isolant CT deux metallisations EC3 et EC4 sans contact électrique mais situées au même niveau. Sur les électrodes EC3 , EC4 et entre elles est disposée une couche de matériau varistance VC . La liaison électrique avec les broches 51 est réalisée par deux brasures 54 et 53 reliant respectivement les électrodes EC3, et EC4 à leurs broches 51 respectives. Le fonctionnement est identique à ce qui a été décrit précédemment. La seule différence est d'ordre technologique : en effet, les électrodes EC3 et EC4 peuvent être déposées en une même opération, l'espace entre elles étant réalisé par gravure laser.
La figure 10 représente un autre mode de réalisation du dispositif selon l'invention appliqué à un connecteur de carte de circuit électronique qui comporte l'intégration d'une capacité, de façon analogue à ce qui a été décrit sur la figure 4.
Sur cette figure, on retrouve les broches de connexion 51 ainsi que l'embase isolante CT et, à titre d'exemple, les électrodes EC3 et EC4 et le matériau varistance VC tel que décrit figure 9. Toutefois, l'autre face de la couche isolante CT comporte de plus une électrode repérée 55 s'étendant par exemple sur toute la surface comprise entre deux broches 51 ; en outre, les brasures faisant la liaison électrique avec les broches de connexion 51 sont légèrement modifiées : en effet, une broche 51 est soit reliée de part et d'autre aux metallisations 55, soit aux metallisations situées sur l'autre face, EC3 ou EC4.
En fonctionnement, il apparaît que le matériau CT isolant et les électrodes 55. EC3 et EC4 forment une capacité dont le rôle est analogue à ce qui a été décrit figure 4.
Claims
1. Dispositif de protection d'un dispositif électronique contre un champ électromagnétique extérieur, caractérisé par le fait qu'il comporte des moyens de liaison électrique, dont la conductivité augmente sous l'effet du champ électromagnétique extérieur, entre chacune des connexions de sortie du dispositif électronique et une évacuation et/ou un réservoir des charges créées par le champ.
2. Dispositif selon la revendication 1, caractérisé par le fait que les moyens de liaison électrique comportent un matériau varistance.
3. Dispositif selon l'une des revendications précédentes, le dispositif à protéger étant un composant électronique comportant des plots de connexion, placé sur un support comportant des pistes conductrices reliées aux plots précédents, le dispositif de protection étant caractérisé par le fait que les moyens de liaison électrique sont en forme de cadre, placé autour du composant, et qu'ils comportent une couche de matériau varistance, déposée sur le support et sur les pistes qu'elle croise, et une électrode déposée sur la couche varistance, reliée à la masse du dispositif.
4. Dispositif selon l'une des revendications 1 ou 2, le dispositif à protéger étant une carte portant au moins un composant électronique et des pistes conductrices, le dispositif de protection étant caractérisé par le fait que les moyens de liaison électrique sont en forme de bande, placée vers l'extrémité de la carte destinée à coopérer avec un connecteur, et qu'ils comportent une couche de matériau varistance, déposée sur le support et sur les pistes qu'elle croise, et une électrode déposée sur la couche varistance, reliée à la masse du dispositif.
5. Dispositif selon l'une des revendications 1 ou 2, le dispositif à protéger étant une carte portant au moins un composant électronique et des pistes conductrices, le dispositif de protection étant caractérisé par le fait qu'il comporte une plaquette portant des pistes conductrices, interposée sur les pistes de la carte vers l'extrémité de cette dernière destinée à coopérer avec un connecteur, les moyens de liaison électrique comportant une couche en forme de bande de matériau varistance, déposée sur la plaquette et ses pistes qu'elle croise, et une électrode déposée sur la couche varistance, reliée à la masse du dispositif.
6. Dispositif selon l'une des revendications 1 ou 2, le dispositif à protéger étant une carte placée dans un connecteur, le connecteur comportant une embase isolante traversée par des broches de connexion, l'une au moins de ces broches étant reliée à la masse, le dispositif de protection étant caractérisé par le fait que les moyens de liaison électrique comportent une première couche conductrice, déposée sur une fraction de la surface de l'embase et en contact électrique avec les broches de connexion, une couche de matériau varistance déposée sur la première couche conductrice et sur les parties laissées libres de cette même surface de l'embase, et une deuxième couche conductrice déposée sur la couche varistance, en contact électrique avec les broches de connexion, les contacts électriques entre les première et deuxième couches conductrices et les broches étant réalisés de telle sorte que le contact électrique entre les broches ne soit possible qu'à travers la couche varistance.
7. Dispositif selon l'une des revendications 1 ou 2, le dispositif à protéger étant une carte placée dans un connecteur, le connecteur comportant une erhbase isolante traversée par des broches de connexion, l'une au moins de ces broches étant reliée à la masse, le dispositif de protection étant caractérisé par le fait que les moyens de liaison électrique comportent une première couche conductrice, déposée sur une fraction de la surface de l'embase et en contact électrique avec les broches de connexion, une deuxième couche conductrice, déposée sur les parties laissées libres de cette même surface de l'embase, mais sans contact avec la première couche, et une couche de matériau varistance déposée sur les première et deuxième couches conductrices, les contacts électriques entre les première et deuxième couches conductrices et les broches étant réalisés de telle sorte que le contact électrique entre les broches ne soit possible qu'à travers la couche varistance.
8. Dispositif selon l'une des revendications 3, 4, 5, 6 et 7, caractérisé par le fait que l'électrode ou la couche conductrice des moyens de liaison qui est reliée à la masse l'est par l'intermédiaire d'une capacité.
9. Dispositif selon les revendications 3 et 8, caractérisé par le fait que la capacité est formée par le support du composant et deux metallisations placées de part et d'autre de ce dernier.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8208489 | 1982-05-14 | ||
FR8208489A FR2527039A1 (fr) | 1982-05-14 | 1982-05-14 | Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetique |
Publications (1)
Publication Number | Publication Date |
---|---|
EP0108098A1 true EP0108098A1 (fr) | 1984-05-16 |
Family
ID=9274065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP83901382A Withdrawn EP0108098A1 (fr) | 1982-05-14 | 1983-05-10 | Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetique |
Country Status (5)
Country | Link |
---|---|
US (1) | US4559579A (fr) |
EP (1) | EP0108098A1 (fr) |
JP (1) | JPS59500845A (fr) |
FR (1) | FR2527039A1 (fr) |
WO (1) | WO1983004157A1 (fr) |
Families Citing this family (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6068721A (ja) * | 1983-09-22 | 1985-04-19 | Fujitsu Ltd | Ecl回路 |
BR8601387A (pt) * | 1985-03-29 | 1986-12-02 | Raychem Ltd | Dispositivo para proteger um circuito eletrico,circuito eletrico,componente eletrico e uso de uma composicao amorfa |
FR2591801B1 (fr) * | 1985-12-17 | 1988-10-14 | Inf Milit Spatiale Aeronaut | Boitier d'encapsulation d'un circuit electronique |
FR2726941A1 (fr) * | 1986-01-28 | 1996-05-15 | Cimsa Cintra | Dispositif integre de protection par varistance d'un composant electronique contre les effets d'un champ electro-magnetique ou de charges statiques |
JPH073660Y2 (ja) * | 1989-02-27 | 1995-01-30 | 任天堂株式会社 | Emi対策用回路基板 |
US5043526A (en) * | 1986-03-13 | 1991-08-27 | Nintendo Company Ltd. | Printed circuit board capable of preventing electromagnetic interference |
GB8827627D0 (en) * | 1988-11-25 | 1989-05-17 | Smiths Industries Plc | Electrical protection assemblies |
US5107458A (en) * | 1989-01-06 | 1992-04-21 | Science Applications International Corporation | Bubble memory peripheral system tolerant to transient ionizing radiation |
FI113937B (fi) * | 1989-02-21 | 2004-06-30 | Tatsuta Electric Wire & Gable | Painettu piirilevy ja menetelmä sen valmistamiseksi |
US4947235A (en) * | 1989-02-21 | 1990-08-07 | Delco Electronics Corporation | Integrated circuit shield |
GB2233821A (en) * | 1989-07-11 | 1991-01-16 | Oxley Dev Co Ltd | Ceramic package including a semiconductor chip |
US5004317A (en) * | 1990-01-03 | 1991-04-02 | International Business Machines Corp. | Wire bond connection system with cancellation of mutual coupling |
US5008770A (en) * | 1990-02-20 | 1991-04-16 | The United States Of America As Represented By The Secretary Of The Air Force | Filter pin integrated circuit socket kit |
US5265273A (en) * | 1990-03-02 | 1993-11-23 | Motorola, Inc. | EMI shield for a display |
US5089929A (en) * | 1990-03-08 | 1992-02-18 | The United States Of America As Represented By The Secretary Of The Air Force | Retrofit integrated circuit terminal protection device |
FR2688629A1 (fr) * | 1992-03-10 | 1993-09-17 | Thomson Csf | Procede et dispositif d'encapsulation en trois dimensions de pastilles semi-conductrices. |
FR2709020B1 (fr) * | 1993-08-13 | 1995-09-08 | Thomson Csf | Procédé d'interconnexion de pastilles semi-conductrices en trois dimensions, et composant en résultant. |
FR2719967B1 (fr) * | 1994-05-10 | 1996-06-07 | Thomson Csf | Interconnexion en trois dimensions de boîtiers de composants électroniques utilisant des circuits imprimés. |
AUPM690494A0 (en) * | 1994-07-18 | 1994-08-11 | Magellan Corporation (Australia) Pty Ltd | Attenuator |
US5869869A (en) * | 1996-01-31 | 1999-02-09 | Lsi Logic Corporation | Microelectronic device with thin film electrostatic discharge protection structure |
KR100219080B1 (ko) * | 1996-08-09 | 1999-09-01 | 김영환 | 반도체 장치의 패키지용 리드프레임 및 반도체 장치 |
US5796570A (en) * | 1996-09-19 | 1998-08-18 | National Semiconductor Corporation | Electrostatic discharge protection package |
US5773876A (en) * | 1996-11-06 | 1998-06-30 | National Semiconductor Corporation | Lead frame with electrostatic discharge protection |
US6078068A (en) * | 1998-07-15 | 2000-06-20 | Adaptec, Inc. | Electrostatic discharge protection bus/die edge seal |
US6549114B2 (en) | 1998-08-20 | 2003-04-15 | Littelfuse, Inc. | Protection of electrical devices with voltage variable materials |
US6316734B1 (en) * | 2000-03-07 | 2001-11-13 | 3M Innovative Properties Company | Flexible circuits with static discharge protection and process for manufacture |
US7034652B2 (en) * | 2001-07-10 | 2006-04-25 | Littlefuse, Inc. | Electrostatic discharge multifunction resistor |
DE10297040T5 (de) * | 2001-07-10 | 2004-08-05 | Littelfuse, Inc., Des Plaines | Elektrostatische Entladungsgerät für Netzwerksysteme |
CN100350606C (zh) | 2002-04-08 | 2007-11-21 | 力特保险丝有限公司 | 使用压变材料的装置 |
US7183891B2 (en) | 2002-04-08 | 2007-02-27 | Littelfuse, Inc. | Direct application voltage variable material, devices employing same and methods of manufacturing such devices |
US7132922B2 (en) | 2002-04-08 | 2006-11-07 | Littelfuse, Inc. | Direct application voltage variable material, components thereof and devices employing same |
FR2875672B1 (fr) * | 2004-09-21 | 2007-05-11 | 3D Plus Sa Sa | Dispositif electronique avec repartiteur de chaleur integre |
FR2894070B1 (fr) * | 2005-11-30 | 2008-04-11 | 3D Plus Sa Sa | Module electronique 3d |
FR2895568B1 (fr) * | 2005-12-23 | 2008-02-08 | 3D Plus Sa Sa | Procede de fabrication collective de modules electroniques 3d |
FR2905198B1 (fr) * | 2006-08-22 | 2008-10-17 | 3D Plus Sa Sa | Procede de fabrication collective de modules electroniques 3d |
US7952848B2 (en) * | 2008-04-04 | 2011-05-31 | Littelfuse, Inc. | Incorporating electrostatic protection into miniature connectors |
FR2940521B1 (fr) | 2008-12-19 | 2011-11-11 | 3D Plus | Procede de fabrication collective de modules electroniques pour montage en surface |
FR2943176B1 (fr) | 2009-03-10 | 2011-08-05 | 3D Plus | Procede de positionnement des puces lors de la fabrication d'une plaque reconstituee |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2150324B2 (fr) * | 1971-07-22 | 1978-08-18 | Gen Electric | |
US3743897A (en) * | 1971-08-05 | 1973-07-03 | Gen Electric | Hybrid circuit arrangement with metal oxide varistor shunt |
US3743996A (en) * | 1971-10-21 | 1973-07-03 | Gen Electric | Protective pads for electrical devices |
US3742420A (en) * | 1971-10-21 | 1973-06-26 | J Harnden | Protective electrical feed through assemblies for enclosures for electrical devices |
US3896480A (en) * | 1971-10-22 | 1975-07-22 | Gen Electric | Semiconductor device with housing of varistor material |
US3916366A (en) * | 1974-10-25 | 1975-10-28 | Dale Electronics | Thick film varistor and method of making the same |
US3976811A (en) * | 1975-03-03 | 1976-08-24 | General Electric Company | Voltage responsive switches and methods of making |
FR2472272A1 (fr) * | 1979-12-21 | 1981-06-26 | Lignes Telegraph Telephon | Composant hybride de protection et circuit l'incorporant |
JPS56158478A (en) * | 1980-05-10 | 1981-12-07 | Toshiba Corp | Semiconductor device |
US4331948A (en) * | 1980-08-13 | 1982-05-25 | Chomerics, Inc. | High powered over-voltage protection |
-
1982
- 1982-05-14 FR FR8208489A patent/FR2527039A1/fr active Granted
-
1983
- 1983-05-10 EP EP83901382A patent/EP0108098A1/fr not_active Withdrawn
- 1983-05-10 JP JP58501559A patent/JPS59500845A/ja active Pending
- 1983-05-10 WO PCT/FR1983/000091 patent/WO1983004157A1/fr not_active Application Discontinuation
- 1983-05-10 US US06/571,554 patent/US4559579A/en not_active Expired - Fee Related
Non-Patent Citations (1)
Title |
---|
See references of WO8304157A1 * |
Also Published As
Publication number | Publication date |
---|---|
JPS59500845A (ja) | 1984-05-10 |
WO1983004157A1 (fr) | 1983-11-24 |
FR2527039B1 (fr) | 1985-02-08 |
FR2527039A1 (fr) | 1983-11-18 |
US4559579A (en) | 1985-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0108098A1 (fr) | Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetique | |
EP0228953B1 (fr) | Boîtier d'encapsulation d'un circuit électronique | |
EP0133125B1 (fr) | Boîtier de composant électronique muni d'un condensateur | |
EP0310463A1 (fr) | Boîtier pour circuit intégré de haute densité | |
EP0113273B1 (fr) | Boîtier d'encapsulation pour semiconducteur de puissance, à isolement entrée-sortie amélioré | |
FR2524712A1 (fr) | Circuit hyperfrequence a condensateur integre et application a un circuit d'alimentation | |
FR2529013A1 (fr) | Circuit a haute frequence et dispositif semi-conducteur pour equiper un tel circuit | |
FR2700416A1 (fr) | Dispositif à semiconducteurs comportant un élément semiconducteur sur un élément de montage. | |
EP0688158B1 (fr) | Dispositif de protection d'un dispositif électronique sensible aux rayonnements électromagnétiques | |
FR2465343A1 (fr) | Dispositif suppresseur destine a limiter la transmission de pointes de tension elevees et rapides entre deux lignes electriques | |
EP0166634B1 (fr) | Dispositif de répartition de potentiel électrique, et boîtier de composant électronique incorporant un tel dispositif | |
FR2726941A1 (fr) | Dispositif integre de protection par varistance d'un composant electronique contre les effets d'un champ electro-magnetique ou de charges statiques | |
FR2513032A1 (fr) | Dispositif de protection integre contre les surtensions d'un circuit electronique, et circuit electronique protege par ce dispositif | |
EP0117809A1 (fr) | Dispositif de connexion électrique entre deux cartes de circuits imprimés, et procédé de connextion de deux cartes de circuits imprimés à l'aide d'un tel dispositif | |
EP0346206A1 (fr) | Connecteur actif pour carte de circuits imprimés | |
FR2529386A1 (fr) | Boitier de circuit electronique comportant un condensateur | |
FR2535110A1 (fr) | Procede d'encapsulation d'un composant semi-conducteur dans un circuit electronique realise sur substrat et application aux circuits integres rapides | |
FR2620275A1 (fr) | Boitier pour le montage en surface d'un composant fonctionnant en hyperfrequences | |
EP0554195A1 (fr) | Composant de protection semiconducteur auto-protégé | |
US4860155A (en) | Overvoltage protection device | |
EP1372237B1 (fr) | Dispositif électrique comprenant deux supports et une borne de connexion reliée à un condensateur série et à un limiteur de tension | |
FR2848026A1 (fr) | Dispositif de protection d'un circuit electronique contre des decharges electrostatiques | |
FR2472272A1 (fr) | Composant hybride de protection et circuit l'incorporant | |
EP0522974A1 (fr) | Connecteur multicontacts protégé contre les interférences | |
EP0374007A1 (fr) | Dispositif d'encapsulation hermétique pour composants électroniques |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
AK | Designated contracting states |
Designated state(s): DE GB NL SE |
|
17P | Request for examination filed |
Effective date: 19831207 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN |
|
18D | Application deemed to be withdrawn |
Effective date: 19851009 |
|
RIN1 | Information on inventor provided before grant (corrected) |
Inventor name: VAL, CHRISTIAN |