EP0064569A1 - Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren - Google Patents

Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren Download PDF

Info

Publication number
EP0064569A1
EP0064569A1 EP81103660A EP81103660A EP0064569A1 EP 0064569 A1 EP0064569 A1 EP 0064569A1 EP 81103660 A EP81103660 A EP 81103660A EP 81103660 A EP81103660 A EP 81103660A EP 0064569 A1 EP0064569 A1 EP 0064569A1
Authority
EP
European Patent Office
Prior art keywords
fet
input circuit
circuit
node
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP81103660A
Other languages
English (en)
French (fr)
Other versions
EP0064569B1 (de
Inventor
Werner Haug
Rainer Clemen
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IBM Deutschland GmbH
International Business Machines Corp
Original Assignee
IBM Deutschland GmbH
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IBM Deutschland GmbH, International Business Machines Corp filed Critical IBM Deutschland GmbH
Priority to DE8181103660T priority Critical patent/DE3169127D1/de
Priority to EP81103660A priority patent/EP0064569B1/de
Priority to ES82508716A priority patent/ES508716A0/es
Priority to JP57024686A priority patent/JPS57191891A/ja
Priority to US06/374,113 priority patent/US4494018A/en
Publication of EP0064569A1 publication Critical patent/EP0064569A1/de
Application granted granted Critical
Publication of EP0064569B1 publication Critical patent/EP0064569B1/de
Expired legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/06Address interface arrangements, e.g. address buffers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01714Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by bootstrapping, i.e. by positive feed-back

Definitions

  • the invention relates to an input circuit for a monolithically integrated semiconductor memory with field effect transistors, which contains a dynamic precharge circuit to amplify the known bootstrap effect.
  • a circuit using the so-called bootstrap effect is often used as the input circuit for a monolithically integrated semiconductor memory constructed from field effect transistors, hereinafter referred to as FET for short.
  • FET field effect transistors
  • Such a circuit which acts as an inverter and whose circuit diagram is shown in FIG. 1A, provides an output level which rises rapidly to the value of the operating voltage VH when the input level drops.
  • FET memories are often controlled by 'digital circuits which are made up of bipolar transistors because their switching speed is greater than that of field-effect transistors.
  • TTL level scheme A typical voltage level scheme for digital circuits with bipolar transistors is the so-called TTL level scheme.
  • the circuit according to FIG. 1A is preferably driven with FET levels and with correspondingly larger FET 2 and 3 also with TTL levels.
  • the bootstrap inverter is formed by the FET 2 to 7 and the bootstrap capacitor 6.
  • the interconnected gate electrodes of FET 4 and 5 are precharged to the value of the operating voltage VH reduced by the threshold voltage VT of the FET 7 via the FET 7 wired to a two-pole connection.
  • the potential of both electrodes of the capacitor 6 is quickly raised via the FET 5 (bootstrapping) because the input capacitance 9 of the circuit connected to the output 8 of the inverter circuit is not parallel to it.
  • This circuit consists of the bootstrap inverter according to FIG. 1A known from German laid-open specification 22 43 671 and a dynamic precharge circuit added to it for faster charging of the load capacitance 9.
  • the bootstrap inverter is replaced by the FET 2 to 7 and the bootstrap capacitor 6 formed while the dynamic precharge circuit is constructed from the FET 10 and 11 and the capacitor 12.
  • the dynamic precharge circuit consisting of the FET 10 and 11 and the capacitor 12 ensures that the interconnected gate electrodes of the FET 4 and 5 via the FET 7 not only to the value of the operating voltage VH reduced by the threshold voltage VT of the FET 7 be precharged, but when a rising edge of the input signal arrives at the full value of the operating voltage VH.
  • the rising edge of the input signal arrives, which is transmitted from the capacitor 12 to the gate of the FET 10 precharged to the voltage VH-VT, its gate potential increases approximately to the value 2 VH-VT, so that it is a source Potential 23 and thus the potential of the interconnected gate electrodes of FET 4 and 5 assumes the value VH.
  • the gate potential of the two loads becomes on the falling edge of the input signal and thus when the switching FETs 2 and 3 are blocked and the potential rise of the bootstrap capacitor 6 via the FET 5 -FET 4 and 5 increased so much that the load capacitance 9 is charged even faster to the full value of the operating voltage VH than would be the case without using the dynamic precharging circuit.
  • the advantageous circuit of Fig. 1B has the disadvantage that it requires FET levels.
  • the circuit according to FIG. 1B is not suitable as an input circuit for a FET memory to be controlled with TTL levels, the invention seeks to remedy this.
  • the invention as characterized in the claims, achieves the object of specifying an input circuit for an FET memory which, despite being driven with TTL levels, enables the output node 8 to be charged quickly by precharging the gate of the FETs 4 and 5 to the operating voltage VH guaranteed.
  • the usual N-channel MOS-FET are assumed, the operating voltage VH of which is approximately 8.5 V in typical cases.
  • the invention can also be implemented in the same way with FET of the other line type and a correspondingly changed operating voltage.
  • FIG. 2 shows the circuit diagram of a first embodiment of the invention.
  • This input circuit for an FET memory which can be controlled with TTL levels, represents an A b conversion of the circuit according to FIG. 1B.
  • Components of the circuit according to FIG. 2 which correspond to those of the circuit according to FIG. 1B are provided with the same reference symbols .
  • the dynamic precharge circuit consisting of the FET 10 and 11 and the capacitor 12 for the interconnected gate electrodes of the FET 4 and 5 requires a control with FET levels for their function, in the circuit according to FIG Capacitor 12 is not connected to the input terminal 1, but with the output 17 of an inverter 16 shown only in block form and following the input circuit for the FET memory.
  • FIG. 1 shows the circuit diagram of a first embodiment of the invention.
  • the gate of the charging FET 11 is not connected to the positive pole VH of the supply voltage, but to the output 19 of a the inverter 16 following the inverter 16, which is also shown only in block form.
  • the common connection point 20 of the second electrode of the capacitor 12 with the source of the charging FET 11 and the gate of the load FET 10 is connected in series via the three discharging FETs 13, 14 and 15 to that with the output 19 of the inverter 18 connected. Gate of FET 11 connected.
  • the gate of the FET 13 is connected to the positive pole VH of the operating voltage source, so that this FET is always conductive.
  • the FET 14 and 15 are wired to two poles by connecting the drain and gate.
  • the TTL chip selection signal CS can be applied to input 1.
  • the longest CS cycle is of the order of 100 microseconds, since the memory chip must be continuously selected to refresh the dynamic memory cells.
  • the input circuit itself is also refreshed.
  • the node 23 is discharged by leakage currents in 100 microseconds only slightly below the value VH. When the memory is started up, however, the precharge circuit is still ineffective and the node 23 is kept at a potential insignificantly below the value VH-VT by the FET 7 alone.
  • the voltage at output 8 of the input circuit rises only with a delay and long because of the low potential VH - VT at node 23! , sam at.
  • the precharge circuit i.e. via the FET 10
  • the node 23 is charged to the potential VH.
  • the output voltage now rises very slowly and very quickly.
  • FIG. 3 shows a pulse diagram for the input circuit according to the invention, which reproduces the potential profiles at the various nodes of the circuit. From the diagram it can be seen that after the first cycle the rise time for the potential of the output 8 is only about half the value that is achieved in the first cycle. The cycle time is assumed to be 360 nanoseconds.
  • Fig. 4 shows the circuit diagram of a further embodiment of the invention. It differs from that of FIG. 2 only in that the switching transistors 2 and 3 are driven on the interconnected source electrodes, while a fixed bias potential VB is supplied to their interconnected gate electrodes. Because of this circuitry measure, the input signal is in phase with the output signal appearing at output 8. There are no further differences from the circuit diagram according to FIG. 2.
  • the mode of operation of the circuit according to FIG. 4 also corresponds to that which was described in connection with FIG. 2. This is also evident from the pulse diagram according to FIG. 5, in which only the TTL input signal fed to terminal 1 has the opposite phase position than that in the pulse diagram according to FIG. 3.
  • the circuits according to FIGS. 2 and 4 are particularly suitable as level converters and signal amplifiers for the chip selection signal. Since the latter is very capacitively loaded in a memory chip, the inverters 16 and 18 are not additionally required for the invention, but are already present for reasons of amplification technology. ;

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Static Random-Access Memory (AREA)

Abstract

Es wird eine Eingangsschaltung für einen Feldeffekttransistor (FET)-Speicher beschrieben, die aus einem Bootstrap-Inverter (1 bis 8) besteht, der durch eine dynamisch arbeitende Vorladeschaltung (10 bis 12) zum Vorladen des Bootstrap-Knotens (23) auf die volle Betriebsspannung ergänzt ist und die ohne Zwischenschalten eines aus bipolaren Transistoren aufgebauten Pegelumsetzers direkt mit TTL-Pegeln angesteuert werden kann. Dazu ist die Eingangselektrode des Kondensators (12) der dynamisch arbeitenden Vorladeschaltung an den Ausgang (17) eines auf die Eingangsschaltung folgenden Inverters (16) angeschlossen. Ferner ist ein Entladezweig (13, 14, 15) vorgesehen für den Knoten (20) der dynamisch arbeitenden Vorladeschaltung. Der Entladezweig ist mit seinem anderen Ende zusammen mit dem Gate des Vorlade-Feldeffekttransistors (11) der dynamischen Vorladeschaltung an den Ausgang (19) eines weiteren, auf den ersten folgenden Inverters (18) angeschlossen. Dadurch wird gewährleistet, daß bei dem durch den Bootstrap-Effekt bewirkten Anstieg des Potentials des Bootstrap-Knotens (23) über den Wert VH der Betriebsspannung sich dieser Knoten nicht über den FET 10 zum positiven Pol der Betriebsspannungsquelle entladen kann. Diese würde nämlich dem Potentialanstieg des Bootstrap-Knotens (23) entegegenwirken, so daß das Potential des Ausgangs (8) der Eingangsschaltung nur langsam ansteigen und nicht den vollen Wert VH der Betriebsspannung erreichen würde.

Description

  • Die Erfindung bezieht sich auf eine Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren, die zur Verstärkung des bekannten Bootstrap-Effektes eine dynamische Vorladeschaltung enthält.
  • Wegen ihres geringen Platz- und Leistungsbedarfs gegenüber monolithisch integrierten Speicherschaltungen aus Bipolartransistoren haben solche aus Feldeffektransistoren weite Verbreitung als Hauptspeicher moderner programmgesteuerter Datenverarbeitungsanlagen gefunden.
  • Als Eingangsschaltung für einen aus Feldeffekttransistoren, im folgenden kurz als FET bezeichnet, aufgebauten monolithisch integrierten Halbleiterspeicher dient vielfach eine den sog. Bootstrap-Effekt ausnutzende Schaltung, wie sie aus der deutschen Offenlegungsschrift 22 43 671 bekannt ist. Eine derartige Schaltung, die als Inverter wirkt und deren Schaltbild in Fig. 1A dargestellt ist, liefert bei einem abfallenden Eingangspegel einen rasch auf den Wert der Betriebsspannung VH ansteigenden Ausgangspegel.
  • Die Ansteuerung von FET-Speichern erfolgt häufig durch ' digitale Schaltungen, die aus bipolaren Transistoren aufgebaut sind, weil deren Schaltgeschwindigkeit größer ist als die von Feldeffekttransistoren.
  • Ein für digitale Schaltungen mit Bipolartransistoren typisches Spannungspegelschema ist das sog. TTL-Pegelschema.
  • Dabei ist vereinbart, daß der eine Binärzustand, z.B. die logische "Null" durch einen Spannungswert im Bereich von 0 bis 0,8 Volt, der andere Binärzustand, z.B. die logische "Eins", durch einen Spannungswert im Bereich von 2,0 V bis zur maximalen Betriebsspannung von z.B. 5,5 V repräsentiert wird. Demgegenüber liegen der für FET-Schaltungen typische obere Ansteuerpegel sowie die Betriebsspannung deutlich höher, z.B. bei VH = 8,5 V. Daraus folgt aber, daß ein MOS-Feldeffekttransistor mit einem typischen Schwellspannungswert von 1,5 Volt, der im ungünstigsten Fall nur mit einem oberen Eingangspegel von 2 V angesteuert wird, nur relativ schwach leitet. Ein so angesteuerter FET ist auch in seinem Leitzustand noch relativ hochohmig. Er kann daher eine von ihm verlangte Auf- oder Entladung eines weiteren Schaltungsknotens, einer Kapazitiv oder dgl. nur vergleichsweise langsam durchführen. Aus diesem Grunde werden oft an den Nahtstellen zwischen Bipolar- und FET-Bausteinen separate Pegelumsetzer benützt.
  • Die Schaltung nach Fig. 1A wird vorzugsweise mit FET-Pegeln und bei entsprechend größer dimensionierten FET 2 und 3 auch mit TTL-Pegeln angesteuert. Der Bootstrap-Inverter wird durch die FET 2 bis 7 und den Bootstrap-Kondensator 6 gebildet. Die miteinander verbundenen Gate-Elektroden der FET 4 und 5 werden über den zu einem Zweipol verdrahteten FET 7 auf den um die Schwellenspannung VT des FET 7 verminderten Wert der Betriebsspannung VH vorgeladen. Beim Sperren der beiden Eingangs-FET 2 und 3 wird das Potential beider Elektroden des Kondensators 6 über den FET 5 rasch hochgezogen (Bootstrapping), weil ihm die Eingangskapazität 9 der an den Ausgang 8 der Inverterschaltung angeschlossenen Schaltung nicht parallel liegt. Zum besseren Verständnis der Erfindung werden zunächst kurz Aufbau und Wirkungsweise der Schaltung nach Fig. 1B betrachtet. Diese Schaltung besteht aus dem aus der deutschen Offenlegungsschrift 22 43 671 bekannten Bootstrap-Inverter nach Fig. 1A und einer diesem hinzugefügtem dynamischen Vorladeschaltung zur rascheren Aufladung der Lastkapazität 9. Der Bootstrap-Inverter wird durch die FET 2 bis 7 und den Bootstrap-Kondensator 6 gebildet, während die dynamische Vorladeschaltung aus dem FET 10 und 11 sowie dem Kondensator 12 aufgebaut ist.
  • Durch die aus den FET 10 und 11 sowie dem Kondensator 12 bestehende dynamische Vorladeschaltung wird erreicht, daß die miteinander verbundenen Gate-Elektroden der FET 4 und 5 über den FET 7 nicht nur auf den um die Schwellenspannung VT des FET 7 verminderten Wert der Betriebsspannung VH vorgeladen werden, sondern beim Eintreffen einer ansteigenden Flanke des Eingangssignals auf den vollen Wert der Betriebsspannung VH. Bei Eintreffen der ansteigenden Flanke des Eingangssignales, die von dem Kondensator 12 an das auf die Spannung VH-VT vorgeladene Gate des FET 10 übertragen wird, steigt dessen Gate-Potential etwa auf den Wert 2 VH - VT an, so daß es ein Source-Potential 23 und damit das Potential der miteinander verbundenen Gate-Elektroden der FET 4 und 5 den Wert VH annimmt. Durch dieses Vorladen der Gate-Elektroden auf den vollen Wert VH der Betriebsspannung wird bei abfallender Flanke des Eingangssignals und damit beim Sperren der Schalt-FET 2 und 3 und dem Potentialanstieg des Bootstrap-Kondensators 6 über den FET 5 das Gate-Potential der beiden Last-FET 4 und 5 so stark erhöht, daß die Lastkapazität 9 noch rascher auf den vollen Wert der Be- triebsspannung VH aufgeladen wird, als das ohne Ver- wendung der dynamischen Vorladeschaltung der Fall wäre.
  • Die vorteilhafte Schaltung nach Fig. 1B weist jedoch den Nachteil auf, daß sie FET-Pegel erfordert. Bei einer Ansteuerung mit den niedrigen TTL-Pegeln wird nämlich der Knoten 23 wegen des kleinen TTL-Potentialhubes von 2 - 0,8 = 1,2 Volt durch die Vorladeschaltung nicht auf VH aufgeladen und wird somit wertlos. Die Aufladung des Knotens 23 erfolgt also allein durch den Aufladetransistor T7 auf maximal nur VH - VT, wie in der Schaltung nach Fig. 1A.
  • Da die Schaltung nach Fig. 1B als Eingangsschaltung für einen mit TTL-Pegeln anzusteuernden FET-Speicher nicht geeignet ist, will die Erfindung hier Abhilfe schaffen. Die Erfindung, wie sie in den Ansprüchen gekennzeichnet ist, löst die Aufgabe, eine Eingangsschaltung für einen FET-Speicher anzugeben, die trotz Ansteuerung mit TTL-Pegeln ein rasches Aufladen des Ausgangsknotens 8 durch eine Voraufladung der Gate der FET 4 und 5 auf die Betriebsspannung VH gewährleistet.
  • Die durch die Erfindung erreichten Vorteile sind im wesentlichen darin zu sehen, daß ein bipolarer Pegelumsetzer, der die TTL-Pegel in zur Ansteuerung von FET-Speichern benötigte Pegel umsetzt, entfallen kann.
  • Im folgenden wird die Erfindung in Verbindung mit den Zeichnungen näher beschrieben, von denen zeigen:
    • Fig. 1A das Schaltbild einer mit FET- oder TTL-pegeln arbeitenden Eingangsschaltung für einen FET-Speicher, die aus einer bekannten Inverterschaltung besteht; :
    • Fig. 1B das Schaltbild einer mit FET-Pegeln arbeitenden Eingangsschaltung für einen FET-Speicher, die aus einer bekannten Inverterschaltung besteht und durch eine dynamische Vorladeschaltung ergänzt wurde;
    • Fig. 2 das Schaltbild einer erfindungsgemäßen Eingangsschaltung für einen FET-Speicher, auf die zwei weitere, als Blockschaltbild dargestellte Inverterstufen folgen;
    • Fig. 3 ein Impulsdiagramm für die Eingangsschaltung nach Fig. 2;
    • Fig. 4 das Schaltbild eines zweiten Ausführungsbeispieles gemäß der Erfindung und
    • Fig. 5 ein Impulsdiagramm für die Eingangsschaltung nach Fig. 4.
  • Bei den in den Fign. 1A, 1B, 2 und 4 dargestellten Schaltbildern sind übliche N-Kanal-MOS-FET vorausgesetzt, deren Betriebsspannung VH in typischen Fällen etwa 8,5 V beträgt. Die Erfindung kann jedoch in gleicher Weise auch mit FET des anderen Leitungstyps und einer entsprechend geänderten Betriebsspannung realisiert werden.
  • Fig. 2 zeigt das Schaltbild eines ersten Ausführungsbeispiels der Erfindung. Diese mit TTL-Pegeln ansteuerbare Eingangsschaltung für einen FET-Speicher stellt eine Ab-wandlung der Schaltung nach Fig. 1B dar. Bauelemente der Schaltung nach Fig. 2, die denen der Schaltung nach Fig. 1B entsprechen, sind mit den gleichen Bezugszeichen versehen. Da die aus den FET 10 und 11 sowie dem Kondensator 12 bestehende dynamische Vorladeschaltung für die miteinander verbundenen Gate-Elektroden der FET 4 und 5 zu ihrer Funktion eine Ansteuerung mit FET-Pegeln erfordert, ist bei der Schaltung nach Fig. 2 die erste Elektrode des Kondensators 12 nicht mit der Eingangsklemme 1 verbunden, sondern mit dem Ausgang 17 eines nur in Blockform dargestellten und auf die Eingangsschaltung für den FET-Speicher folgenden Inverters 16. Ferner ist in Fig. 2 das Gate des Auflade-FET 11 nicht an den positiven Pol VH der Versorgungsspannung angeschlossen, sondern an den Ausgang 19 eines auf den Inverter 16 folgenden Inverters 18, der ebenfalls nur in Blockform dargestellt ist. Außerdem ist der gemeinsame Verbindungspunkt 20 der zweiten Elektrode des Kondensators 12 mit der Source des Auflade-FET 11 und dem Gate des Last-FET 10 über die Reihenschaltung der drei Entlade-FET 13, 14 und 15 an das mit dem Ausgang 19 des Inverters 18 ver- .bundene Gate des FET 11 angeschlossen.
  • Die Wirkungsweise der Eingangsschaltung nach Fig. 2 wird in Verbindung mit den Impulsdiagrammen nach Fig. 3 beschrieben. Es wird davon ausgegangen, daß das der Eingangsklemme 1 der Eingangsschaltung zugeführte TTL-Signal (Fig. 3), das zuerst im Ruhezustand den hohen TTL-Pegel aufwies, jetzt den niedrigen Signalpegel annimmt. Dadurch sperren die bisher leitenden Schalt-FET 2 und 3, so daß der Ausgang 8 der Eingangsstufe, der bisher den niedrigen FET-Signalpegel aufwies, nun aufgrund der bekannten Wirkung des Bootstrap-Kondensators 6 rasch den hohen FET-Ausgangspegel annimmt. Beim Ansteigen des Potentials des Knotens 23 über den Wert VH infolge der Bootstrap-Wirkung des Kondensators 6 fließt kein Strom über den FET 10 zum po- ; sitiven Pol VH der Betriebsstromquelle. Dies würde nämlich der durch den Bootstrap-Kondensator 6 beim Ansteigen des Potentials des Knotens 24 bewirkten Spannungserhöhung am Knoten 23 entgegenwirken. Dadurch würde das Ausgangspotential des Ausgangs 8 langsamer ansteigen und nicht den vollen Wert der Betriebsspannungsquelle VH erreichen. Die FET 13, 14 und 15 und ihr Ansteuerimpuls 19, der in Gegenphase zum Eingangssignal ist, entladen das Gate 20 des FET 10 vor dem Abfall des Eingangssignals 1 auf ein Potential niedriger als VH - VT, so daß der FET 10 beim Anstieg des Potentials 23 über den Wert VH sicher gesperrt ist. Das Gate des FET 13 ist an den positiven Pol VH der Betriebsspannungsquelle angeschlossen, so daß dieser FET stets leitend ist. Die FET 14 und 15 sind durch Verbindung von Drain und Gate zu Zweipolen verdrahtet.
  • Die Eingangsschaltung nach Fig. 2 wird vorzugsweise als Pegelumsetzer in einem dynamischen FET-Speicherchip vorgesehen. Z.B. kann das TTL-Chip-Selektionssignal CS an den Eingang 1 angelegt werden. Der längste CS-Zyklus liegt in der Größenordnung von 100 Mikrosekunden, da ja das Speicherchip zur Auffrischung der dynamischen Speicherzellen laufend selektiert werden muß. Die Eingangsschaltung selbst wird also auch aufgefrischt. Z.B. wird der Knoten 23 durch Leckströme in 100 Mikrosekunden nur unwesentlich unter den Wert VH entladen. Bei der Inbetriebnahme des Speichers ist allerdings die Vorladeschaltung noch unwirksam und der Knoten 23 wird allein durch den FET 7 auf einem Potential unwesentlich unter dem Wert VH - VT gehalten. Bei Beginn des ersten Zyklus steigt daher die Spannung am Ausgang 8 der Eingangsschaltung wegen des niedrigen Potentials VH - VT am Knoten 23 nur verzögert und lang- ! ,sam an. Am Ende des ersten Zyklus wird über die Vorladeschaltung, d.h. über den FET 10, der Knoten 23 auf das Potential VH aufgeladen. Im zweiten und allen folgenden Zyklen steigt jetzt die Ausgangsspannung kaum verzögert und sehr schnell an.
  • Fig. 3 zeigt ein Impulsdiagramm für die erfindungsgemäße Eingangsschaltung, das die Potentialverläufe an den verschiedenen Knoten der Schaltung wiedergibt. Aus dem Diagramm ist ersichtlich, daß nach dem ersten Zyklus die Anstiegszeit für das Potential des Ausgangs 8 etwa nur noch die Hälfte des Wertes beträgt, der im ersten Zyklus erreicht wird. Die Zykluszeit ist zu 360 Nanosekunden angenommen.
  • Fig. 4 zeigt das Schaltbild eines weiteren Ausführungsbeispieles der Erfindung. Es unterscheidet sich von dem nach Fig. 2 lediglich dadurch, daß die Schalttransistoren 2 und 3 an den miteinander verbundenen Source-Elektroden angesteuert werden, während ihren miteinander verbundenen Gate-Elektroden ein festes Vorspannungspotential VB zugeführt wird. Aufgrund dieser schaltungstechnischen Maßnahme ist das Eingangssignal mit dem am Ausgang 8 erscheinenden Ausgangssignal in Phase. Weitere Unterschiede zum Schaltbild nach Fig. 2 sind nicht vorhanden. Auch die Wirkungsweise der Schaltung nach Fig. 4 entspricht der, die in Verbindung mit der Fig. 2 beschrieben wurde. Dies geht auch aus dem Impulsdiagramm nach Fig. 5 hervor, in dem lediglich das der Klemme 1 zugeführte TTL-Eingangssignal die entgegengesetzte Phasenlage aufweist, als das im Impulsdiagramm nach Fig. 3 der Fall ist.
  • Wie schon erwähnt, eignen sich die Schaltungen nach Fig. 2 und Fig. 4 vorallem als Pegelumsetzer und Signalverstärker für das Chip-Selektionssignal. Da letzteres in einem Speicherchip sehr stark kapazitiv belastet wird, werden die Inverter 16 und 18 nicht zusätzlich für die Erfindung benötigt, sondern sind ohnehin schon aus verstärkungstechnischen Gründen vorhanden. ;

Claims (6)

1. Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher aus Feldeffekttransistoren, die mit TTL-Pegeln angesteuert wird und zur Pegelumsetzung den Bootstrap-Effekt ausnützt sowie eine dynamisch arbeitende Vorladeschaltung enthält, die den Bootstrap-Knoten der Eingangsschaltung auf die Betriebsspannung vorlädt,
dadurch gekennzeichnet,
daß die Eingangselektrode des Kondensators (12) der dynamisch arbeitenden Vorladeschaltung an den Ausgang (17) eines auf die Eingangsschaltung folgenden Inverters (16) angeschlossen ist,
daß ein Entladezweig (FET 13, 14, 15) für den Knoten (20) der dynamisch arbeitenden Vorladeschaltung vorgesehen ist, an den weiterhin die zweite Kondensatorelektrode, das Gate des Ausgangs-FET (10) der Vorladeschaltung und die Source eines dessen Gate vorladenden FET (11) angeschlossen sind, daß der zweite Anschluß des Entladezweiges zusammen mit dem Gate des Vorlade-FET (11) an den Ausgang (19) eines weiteren, auf den ersten folgenden Inverters (18) angeschlossen ist. ;
2. Eingangsschaltung nach Anspruch 1, dadurch gekennzeichnet, : daß der Entladezweig aus der Reihenschaltung mehrerer FET (13, 14, 15) besteht, deren erster ständig leitend ist, während die übrigen als Last-FET ausgebildet sind, bei denen jeweils die Gate-Elektrode mit der Drain-Elektrode verbunden ist.
3. Eingangsschaltung nach den Ansprüchen 1 und 2, dadurch gekennzeichnet,
daß sie als Inverter ausgebildet ist.
4. Eingangsschaltung nach den Ansprüchen 1 und 2, dadurch gekennzeichnet, daß sie als nichtinvertierende Eingangsschaltung ausgebildet ist.
5. Eingangsschaltung nach den Ansprüchen 1 bis 4, dadurch gekennzeichnet,
daß sie aus N-Kanal-FET aufgebaut ist.
6. Eingangsschaltung nach den Ansprüchen 1 bis 4, dadurch gekennzeichnet,
daß sie aus P-Kanal-FET aufgebaut ist.
EP81103660A 1981-05-13 1981-05-13 Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren Expired EP0064569B1 (de)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE8181103660T DE3169127D1 (en) 1981-05-13 1981-05-13 Input circuit for an integrated monolithic semiconductor memory using field effect transistors
EP81103660A EP0064569B1 (de) 1981-05-13 1981-05-13 Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren
ES82508716A ES508716A0 (es) 1981-05-13 1982-01-14 "un dispositivo de memoria con celulas de memoria mtl estaticas".
JP57024686A JPS57191891A (en) 1981-05-13 1982-02-19 Input circuit for field effect transistor memory device
US06/374,113 US4494018A (en) 1981-05-13 1982-05-03 Bootstrapped level shift interface circuit with fast rise and fall times

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP81103660A EP0064569B1 (de) 1981-05-13 1981-05-13 Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren

Publications (2)

Publication Number Publication Date
EP0064569A1 true EP0064569A1 (de) 1982-11-17
EP0064569B1 EP0064569B1 (de) 1985-02-27

Family

ID=8187708

Family Applications (1)

Application Number Title Priority Date Filing Date
EP81103660A Expired EP0064569B1 (de) 1981-05-13 1981-05-13 Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren

Country Status (5)

Country Link
US (1) US4494018A (de)
EP (1) EP0064569B1 (de)
JP (1) JPS57191891A (de)
DE (1) DE3169127D1 (de)
ES (1) ES508716A0 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0560623A2 (de) * 1992-03-12 1993-09-15 Sharp Kabushiki Kaisha Halbleiterspeicher

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5958920A (ja) * 1982-09-28 1984-04-04 Fujitsu Ltd バツフア回路
JPS59115615A (ja) * 1982-12-22 1984-07-04 Fujitsu Ltd 半導体回路
US4649523A (en) * 1985-02-08 1987-03-10 At&T Bell Laboratories Semiconductor memory with boosted word line
US4663701A (en) * 1985-08-02 1987-05-05 Intermedics, Inc. Voltage level shifter
US4902919A (en) * 1988-09-26 1990-02-20 Motorola, Inc. Inverting latching bootstrap driver with Vdd *2 booting
US4922128A (en) * 1989-01-13 1990-05-01 Ibm Corporation Boost clock circuit for driving redundant wordlines and sample wordlines
US5084637A (en) * 1989-05-30 1992-01-28 International Business Machines Corp. Bidirectional level shifting interface circuit
US5366162A (en) * 1990-10-15 1994-11-22 Ball Corporation Dual orifice nozzle and method for internally coating containers
US5153467A (en) * 1991-06-12 1992-10-06 Etron Technology, Inc. Bootstrap circuit for word line driver in semiconductor memory
DE10330064B3 (de) * 2003-07-03 2004-12-09 Siemens Ag Logikgatter mit potentialfreier Gate-Elektrode für organische integrierte Schaltungen
US20060262938A1 (en) * 2005-05-18 2006-11-23 Gauger Daniel M Jr Adapted audio response

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2935121A1 (de) * 1978-09-07 1980-03-27 Texas Instruments Inc Schreib/lese-halbleiterspeicher
GB2056807A (en) * 1979-08-13 1981-03-18 Mostek Corp High voltage clock generator

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51122721A (en) * 1975-04-21 1976-10-27 Hitachi Ltd Boosting circuit
DE2553517C3 (de) * 1975-11-28 1978-12-07 Ibm Deutschland Gmbh, 7000 Stuttgart Verzögerungsschaltung mit Feldeffekttransistoren
US4239993A (en) * 1978-09-22 1980-12-16 Texas Instruments Incorporated High performance dynamic sense amplifier with active loads
DE2935465A1 (de) * 1979-09-01 1981-03-19 Ibm Deutschland Gmbh, 7000 Stuttgart Ttl-pegelumsetzer zur ansteuerung von feldeffekttransistoren
JPS5693422A (en) * 1979-12-05 1981-07-29 Fujitsu Ltd Level-up circuit
JPS6037996B2 (ja) * 1980-02-20 1985-08-29 沖電気工業株式会社 バツフア回路
JPS5713819A (en) * 1980-06-27 1982-01-23 Oki Electric Ind Co Ltd Output interface circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2935121A1 (de) * 1978-09-07 1980-03-27 Texas Instruments Inc Schreib/lese-halbleiterspeicher
GB2056807A (en) * 1979-08-13 1981-03-18 Mostek Corp High voltage clock generator

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE Journal of Solid-State Circuits, Heft 11, Nr. 3, Juni 1976, New York (US) R. REMSHARDT et al.: "A High Performance Low Power 2048-Bit Memory Chip in MOSFET Technology and its Application", seiten 352-359 * seite 354, linke spalte, zeile 1 bis rechte spalte, zeile 15; figur 4 * *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0560623A2 (de) * 1992-03-12 1993-09-15 Sharp Kabushiki Kaisha Halbleiterspeicher
EP0560623A3 (de) * 1992-03-12 1994-01-26 Sharp Kk
US5402387A (en) * 1992-03-12 1995-03-28 Sharp Kabushiki Kaisha Semiconductor memory

Also Published As

Publication number Publication date
EP0064569B1 (de) 1985-02-27
JPH022238B2 (de) 1990-01-17
US4494018A (en) 1985-01-15
ES8303790A1 (es) 1983-02-01
DE3169127D1 (en) 1985-04-04
ES508716A0 (es) 1983-02-01
JPS57191891A (en) 1982-11-25

Similar Documents

Publication Publication Date Title
DE3228013C2 (de) Bidirektionale Sammelleitung zum Datentransfer
DE69223775T2 (de) Schaltung zur Steuerung des maximalen Stroms in einen Leistungs-MOS-Transistor mit einer Last, die an Masse geschaltet ist
DE2625007C3 (de) Adressenpufferschaltung für Halbleiterspeicher
DE2451362B2 (de) Schaltungsanordnung zur automatischen rueckstellung von digitalen schaltkreisen
DE2545450A1 (de) Bootstrapschaltung mit feldeffekttransistoren
EP0064569B1 (de) Eingangsschaltung für einen monolithisch integrierten Halbleiterspeicher mit Feldeffekttransistoren
DE3623516C2 (de) Ausgangspufferschaltung
DE2356974A1 (de) Aus feldeffekttransistoren aufgebaute gegentakt-treiberschaltung fuer digitale anwendungen
DE2639555C2 (de) Elektrische integrierte Schaltung
DE3923632A1 (de) Versorgungsspannungswandler fuer hochverdichtete halbleiterspeichereinrichtungen
DE69216663T2 (de) Schaltkreis
DE19609121C1 (de) Schaltungsanordnung zum Ansteuern eines Feldeffekttransistors mit sourceseitiger Last
DE2430126A1 (de) Hybride transistorschaltung
DE2805664A1 (de) Dynamischer lese/schreib-randomspeicher
DE69024929T2 (de) Spannungsregler mit Leistungszusatzsystem
DE69124924T2 (de) Konstantstromquellen-Schaltkreis
DE2802595C2 (de) Schaltungsanordnung mit Feldeffekttransistoren zur Spannungspegelumsetzung
DE3740314C2 (de)
DE68908280T2 (de) Analogschalter.
DE2835692B2 (de) Binäres logisches ODER-Glied für programmierte logische Anordnungen
DE2314015C3 (de) Signalverstärker
DE4117882A1 (de) Boosterschaltung fuer einen halbleiterspeicher
DE2224738A1 (de) Schaltungsanordnung zur Vermeidung unkontrollierter Ausgangssignale in Iso herschicht FET Treiberschaltungen
EP0024549B1 (de) TTL-Pegelumsetzer zur Ansteuerung von Feldeffekttransistoren
DE69131532T2 (de) Schaltung zum Ansteuern einer schwebenden Schaltung mit einem digitalen Signal

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Designated state(s): DE FR GB IT

17P Request for examination filed

Effective date: 19830405

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Designated state(s): DE FR GB IT

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT;WARNING: LAPSES OF ITALIAN PATENTS WITH EFFECTIVE DATE BEFORE 2007 MAY HAVE OCCURRED AT ANY TIME BEFORE 2007. THE CORRECT EFFECTIVE DATE MAY BE DIFFERENT FROM THE ONE RECORDED.

Effective date: 19850227

REF Corresponds to:

Ref document number: 3169127

Country of ref document: DE

Date of ref document: 19850404

ET Fr: translation filed
PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 19910419

Year of fee payment: 11

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 19910430

Year of fee payment: 11

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Effective date: 19920513

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 19920523

Year of fee payment: 12

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 19920513

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Effective date: 19930129

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Effective date: 19940201