DE69223602T2 - Anordnung zur Verarbeitung digitaler Daten sowie mit der Anordnung ausgerüstetes digitales Videosystem - Google Patents
Anordnung zur Verarbeitung digitaler Daten sowie mit der Anordnung ausgerüstetes digitales VideosystemInfo
- Publication number
- DE69223602T2 DE69223602T2 DE69223602T DE69223602T DE69223602T2 DE 69223602 T2 DE69223602 T2 DE 69223602T2 DE 69223602 T DE69223602 T DE 69223602T DE 69223602 T DE69223602 T DE 69223602T DE 69223602 T2 DE69223602 T2 DE 69223602T2
- Authority
- DE
- Germany
- Prior art keywords
- data
- frame
- memory
- elements
- arrangement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012545 processing Methods 0.000 title claims abstract description 7
- 230000015654 memory Effects 0.000 claims abstract description 56
- 238000001514 detection method Methods 0.000 claims abstract description 14
- 238000012937 correction Methods 0.000 claims description 17
- 230000004044 response Effects 0.000 claims description 4
- 230000002950 deficient Effects 0.000 claims 2
- 238000000034 method Methods 0.000 description 6
- 230000008569 process Effects 0.000 description 3
- 239000000047 product Substances 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 238000013139 quantization Methods 0.000 description 2
- 230000009466 transformation Effects 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/92—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N5/926—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
- H04N5/9261—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/423—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/60—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
- H04N19/61—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/85—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
- H04N19/89—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/85—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
- H04N19/89—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder
- H04N19/895—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder in combination with error concealment
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/92—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N5/926—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
- H04N5/9261—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction
- H04N5/9264—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction using transform coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/94—Signal drop-out compensation
- H04N5/945—Signal drop-out compensation for signals recorded by pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/78—Television signal recording using magnetic recording
- H04N5/782—Television signal recording using magnetic recording on tape
- H04N5/783—Adaptations for reproducing at a rate different from the recording rate
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/80—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N9/804—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
- H04N9/8042—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Television Signal Processing For Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Studio Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Radar Systems Or Details Thereof (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Error Detection And Correction (AREA)
- Mounting, Exchange, And Manufacturing Of Dies (AREA)
- Numerical Control (AREA)
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
- Facsimile Image Signal Circuits (AREA)
Description
- Die Erfindung betrifft eine Anordnung zum Verarbeiten einer ersten Folge von Schreibdatenrahmen, wobei jeder Rahmen eine gleichförmige Konfiguration aus einer Vielzahl digitaler Datenelemente hat und Datenelemente an entsprechenden Stellen in der genannten Konfiguration innerhalb aufeinanderfolgender Rahmen einen Teil einer zweiten Folge von Datenelementen bilden, so daß jede zweite Folge ein einziges digitales Datenelement in jedem Rahmen hat, und es ebenso viele zweite Folgen gibt wie Datenelemente in einem Rahmen, wobei die Anordnung umfaßt:
- a) Empfangsmittel (1.1, 1.3) zum Empfangen einer ersten Folge von Rahmen;
- b) Speichermittel (1.12), die imstande sind, zwei der genannten Rahmen an jeweiligen Stellen zu speichern, wobei jede Stelle eine einzige Teiladresse für ein einziges Element jeder zweiten Folge hat;
- c) Fehlerdetektionsmittel, um Fehler in den genannten gespeicherten Daten zu detektieren und daraufhin Fehlerkorrekturmittel anzusteuern.
- Eine Anordnung und ein digitales Videosystem der dargelegten Art sind aus der europäischen Patentanmeldung 0 398 651 A2 bekannt, die eine Anordnung beschreibt, in der digitale Daten in einen Speicher geschrieben werden, woraufhin eine Fehlerkorrektur- und Detektionsschaltung, falls möglich, Fehler korrigiert und ein Detektionssignal abgibt, anhand dessen die in dem Speicher gespeicherten Daten für die Zuführung zu einem Bildspeicher ausgelesen werden oder nicht. Der Schreibvorgang im Bildspeicher wird unterbrochen, wenn die Anzahl pro Vollbild detektierter Fehler einen bestimmen Schwellenwert überschreitet. Die gleichen Daten werden dann wieder aus dem Bildspeicher ausgelesen. Nachteile einer solchen Anordnung bestehen darin, daß die Daten von einem Speicher zum anderen Speicher übertragen werden müssen, was zahlreiche Adressierungsvorgänge erfordert, und daß die Speicher eine Vielzahl Anschlußstifte umfassen, was eine Integration der Anordnung auf einem IC erschwert. Bei einer anderen Ausführungsform der in der genannten Anmeldung beschriebenen Anordnung werden die Daten dem Bildspeicher über einen Serien-Parallel-Wandler zugeführt, wobei der Schreibvorgang in dem Bildspeicher wieder unterbrochen wird, wenn übermäßig viel Fehler detektiert worden sind. Die dabei verwendete Schaltung ist sehr komplex.
- Eine weitere Bezugsschrift D2 Matsushita (EP 401.855) betrachtet die Speicherung in einem Speicher und hat einen Fehlerdetektor, der detektieren kann, daß eine spezielle Speicheneile nicht erneuert worden ist und daher alte Daten enthalten kann; der Fehler wird in diesem Fall durch einen fehlerhaften Identifizierer der betreffenden Daten verursacht. In gleichartiger Weise, Spalte 1, 1.30 ff, gibt D1 an, daß eine falsche Zeile überschrieben worden sein kann. Auch hier ist die Fehlerursache der Identifizierer der Daten, nicht der Inhalt der Daten. Nach Ausführen des Schreibvorganges erfolgt das Lesen immer in der normalen Adressierungsfolge, was somit das Auftreten nicht korrekter Daten am Ausgang bewirkt.
- Der Erfindung liegt unter anderem die Aufgabe zugrunde, eine Anordnung zur Verarbeitung digitaler Daten zu verschaffen, die die Nachteile der ersten Bezugsschrift nicht aufweist und außerdem einen kompakteren Aufbau hat. In bezug auf D2 hat die Erfindung zur Aufgabe, fehlerhafte Daten oder Daten geringer Zuverlässigkeit zu behandeln, statt fehlerhafter Adressen. Zur Lösung dieser Aufgabe ist die erfindungsgemäß Anordnung dadurch gekennzeichnet, daß die genannten Fehlerdetektionsmittel (1.18) zum Identifizieren hoch fehlerhafter Elemente, deren Fehler eine bestimmte Schwelle überschreiten, und gering fehlerhafter Elemente, deren Fehler auf oder unter der bestimmten Schwelle liegen, angeordnet sind,
- d) daß die genannte Anordnung mit den Fehlerdetektionsmitteln verbundene Lesesteuerungsmittel (1.19) umfaßt zum Auslesen der Speichermittel und zur Ausgabe eine Leserahmens, der ein einziges Element für jede genannte zweite Folge von Elementen enthält, wobei die genannten Lesesteuerungsmittel in Reaktion auf das jüngst gespeicherte gering fehlerhafte Element in der jeweiligen zweiten Folge von Elementen aktiv sind, das in dem genannten Leserahmen aufzunehmen ist;
- e) daß die genannte Anordnung mit den Fehlerdetektionsmitteln verbundene Schreibsteuerungsmittel (1.19) umfaßt zum Einschreiben des Schreibrahmens in die Speichermittel, wobei sie in Reaktion auf die jüngst gespeicherten gering fehlerhaften Elemente in den jeweiligen zweiten Folgen von Datenelementen aktiv sind, und zum Schreiben des Datenelements in die alternative Teiladresse, die zur gleichen zweiten Folge von Elementen gehört.
- Im Unterschied zur Bezugsschrift D2 ändert die vorliegende Erfindung die Adressierungsfolge, so daß am Benutzerausgang immer Daten hoher Zuverlässigkeit erscheinen. Ein einzelner Speicher genügt somit. Die Anordnung liefert nur Daten, die von den Detektionsmitteln für zuverlässig befunden werden (beispielsweise Daten mit einer Fehlerzahl unter einem bestimmten Schwellenwert oder mit einem Fehlerkorrekturcode korrigierte Daten).
- Eine Ausführungsform der erfindungsgemäßen Anordnung ist dadurch gekennzeichnet, daß die Steuerungsmittel die eingehenden Daten bei den Adressen des Speichers einschreiben, bei denen die letzten zuverlässigen gelesenen Daten nicht gespeichert sind. Daher enthält der Speicher zu jedem Zeitpunkt eine akzeptable Menge zuverlässiger Daten.
- Eine weitere Ausführungsform der erfindungsgemäßen Anordnung ist dadurch gekennzeichnet, daß die digitalen Daten ein Videosignal mit einem Fehlerkorrekturcode umfassen, wobei der Speicher einen ersten und einen zweiten Teilspeicher umfaßt, von denen jeder zum Speichern einer Datenmenge geeignet sind, die gleich einem einzigen Rahmen oder Vollbild des Videosignals ist, wobei die Steuerungsmittel die eingehenden Daten pro Vollbild zeilenweise auf die Teilspeicher verteilen, indem sie die Daten bei den Adressen einschreiben, bei denen die das letzte ausgelesene Vollbild darstellenden Daten nicht gespeichert sind. Somit speichert der Speicher immer ein Vollbild aus Zeilen, die zuverlässige Daten enthalten. Es sei bemerkt, daß die Auswahl der Adressen in den beiden Teilspeichern natürlich auch anhand mehrerer Zeilen gleichzeitig erfolgen kann.
- Eine weitere Ausführungsform der erfindungsgemäßen Anordnung ist dadurch gekennzeichnet, daß die Steuerungsmittel die ausgehenden Daten zeilenweise pro Vollbild aus einem der Teilspeicher entnehmen, indem sie die Daten bei den Adressen auslesen, bei denen die letzten zuverlässigen Daten gespeichert sind. Die Anordnung liefert dann Vollbilder des Videosignals, die aus Zeilen zusammengesetzt sind, die zuverlässige Daten enthalten. So wird eine geeignete Bildqualität garantiert, selbst wenn das eingehende Videosignal Fehler enthält.
- Eine weitere Ausführungsform der erfindungsgemäßen Anordnung ist dadurch gekennzeichnet, daß der Speicher zwei parallel geschaltete Standard-1-Mbit- SRAMs umfaßt. Dies stellt eine einfache und preiswerte Implementierung dar.
- Fig. 1 zeigt ein erfindungsgemäßes digitales Videosystem;
- Fig. 2 zeigt eine erfindungsgemäße Anordnung;
- Fig. 3 veranschaulicht die Funktionsweise der erfindungsgemäßen Anordnung.
- Fig. 1 zeigt ein digitales Videosystem, das zur Verwendung einer erfindungsgemäßen Anordnung geeignet ist. Ein System dieser Art umfaßt einen Video- Eingang 1.1 zur Zuführung digitaler Videodaten zu einem Videoprozessor 1.5 im Aufzeichnungsbetrieb. Die Videodaten können beispielsweise aus einer digitalen Bildaufnahmeeinheit stammen, wie einer CCD-Kamera, die 25 Bilder (50 Halbbilder) pro Sekunde erzeugt, wobei jedes ungefahr 420.000 Pixel enthält. In dem Videoprozessor 1.5 werden jeweils zwei angebotene Halbbilder zu einem Vollbild kombiniert, das in einem Speicher 1.7 gespeichert wird, beispielsweise einem 5-Mbit-DRAM. Die Videodaten enthalten pro Pixel 8 Bits Luminanzinformation (sind somit geeignet, 256 Grauwerte darzustellen) und Chrominanzinformation in einem gröberen Raster, beispielsweise für jeden Block aus 2 x 2 Pixeln einen einzigen Chrominanzwert, der durch 28-Bit-Werte bestimmt wird. In dem Videoprozessor 1.5 werden auch Blöcke aus 8 x 8 Bytes gebildet (1 Byte = 8 Bits), sogenannte DCT-Blöcke, die in Luminanz-DCT-Blöcke und Chrominanz-DCT-Blöcke zu unterscheiden sind. Vier Luminanz-DCT-Blöcke jeder zu 8 x 8 Pixeln gehörend) und ihre zwei zugehörigen Chrominanz-DCT-Blöcke bilden zusammen eine sogenannte DCT-Einheit. Jeweils fünf DCT-Einheiten, die durch Mischen ("shuffle") in dem Videoprozessor 1.5 bestimmt worden sind, bilden ein sogenanntes Segment. Das Mischen hat eine mittelnde Wirkung, was vorteilhaft für die anschließend auszuführende Datenreduktion ist. Jeder DCT-Block wird in einer bekannten Schaltung 1.9 für diskrete Cosinus-Transformation (und inverse DCT) transformiert. Anschließend erfolgt pro Segment (d.h. pro 30 DCT-Blöcke) eine Datenreduktion in einer bekannten Codier/Decodierschaltung bei variabler Länge 1.10. Darin werden beispielsweise die 30 64 8 = 15.360 Bits jedes Segments auf 3072 Bits reduziert, wobei bekannte Techniken wie Quantisierung und Codierung bei variabler Länge verwendet werden. Quantisierung kann auf Wunsch parallel auf verschiedene Weise ausgeführt werden, wobei jedesmal die geeignetste Weise gewählt wird.
- Ein solches System kann auch einen Audio-Eingang 1.3 zum Zuführen von digitalen Audiodaten zu einem Audioprozessor 1.6 im Aufzeichnungsbetrieb umfassen. Die Audiodaten können beispielsweise aus einem oder mehreren Mikrophonen stammen, die den Audioprozessor 1.6 über einen Analog-Digital-Umsetzer 1.16 mit digitalen Daten versorgen, wobei der Audioprozessor mit einem Speicher 1.8 verbunden ist, beispielsweise einem 256-Kbit-SRAM. Allgemein sind die Audiodaten viel weniger umfangreich als die Videodaten, so daß für die Audiodaten keine Datenreduktion erforderlich ist.
- Die Audiodaten des Prozessors 1.6 (in dem auch Blöcke gebildet werden) und die reduzierten Videodaten der Schaltung 1.10 werden einer Anordnung 1.11 zugeführt (siehe Fig. 2), die einen Speicher 1.12, eine Fehlerkorrektur-Codier/Decodierschaltung 1.18 (im weiteren kurz als Erco-Schaltung bezeichnet) und Steuerungsmittel 1.19 umfaßt. Im Aufzeichnungsbetrieb werden die Daten in der Erco-Schaltung 1.18 mit einem bekannten Fehlerkorrekturcode versehen, beispielsweise einem Reed-Solomon- Produktcode. Ein derartiger Code wird in der US-Patentschrift 4.802.173 beschrieben. In dem Strom digitaler Daten werden Datenwörter gebildet, wobei jedes Datenwort gemäß dem Fehlerkorrekturcode codiert wird, um so als Codewörter in einem Speichermedium (im Aufzeichnungsbetrieb) gespeichert zu werden. Wenn die Codewörter nach Rückgewinnung aus dem Speichermedium (im Wiedergabebetrieb) infolge von Störungen oder Beschädigung irgendeiner Art nicht mehr vollständig den ursprünglichen Codewörtern entsprechen, ermöglicht der Fehlerkorrekturcode Fehlerkorrektur beim Decodieren. Eine durch den Fehlerkorrekturcode zu schützende Anzahl Bytes (oder andere Datensymbole) ist in einem rechteckigen Feld angeordnet, woraufhin jeder horizontalen Zeile und jeder vertikalen Spalte (d.h. jedem horizontalen und jedem vertikalen Datenwort) gemäß den Regeln des betreffenden Codes sogenannte Paritätssymbole zugewiesen werden. Die Datenwörter mit zugefügten Paritätssymbolen werden als Codewörter bezeichnet. Die Paritätssymbole stellen redundante Information dar und ermöglichen die Korrektur von Fehlern in dem Feld von Bytes, die beim Transport der Daten oder infolge einer Beschädigung des Speichermediums auftreten. Die Generierung und die Funktionsweise dieser Codes werden beispielsweise in Richard E. Blahut: "Theory and practice of error control codesn, 1983, Addison-Wesley Publ. Comp. Inc., und auch in N. Glover & T. Dudley: "Practical error correction design for engineers", 1982, Daten- Systems Technology Corp., Broomfield Colorado, beschrieben.
- Die Anzahl Luminanz-DCT-Blöcke pro Vollbild beträgt 72018 576/8 = 6480. Es gibt 3240 Chrominanz-DCT-Blöcke pro Vollbild. Somit gibt es 1620 DCT- Einheiten oder 324 Segmente pro Vollbild. Für eine Halbbildfrequenz von 50 Hz wird ein Vollbild in 12 sogenannte Spuren unterteilt (im Fall einer Frequenz von 60 Hz wird ein Vollbild in 10 Spuren unterteilt). Zusätzlich zu den Datensymbolen und den Paritätssymbolen enthält eine solche Spur auch Identifikations- und Synchronisationsinformation. Die Datensymbole und die Paritätssymbole einer Spur sollen im weiteren als RS- Videoblock bezeichnet werden. Somit gibt es pro RS-Videoblock 27 Segmente. Jedes Segment von 3072 Bits (=384 Bytes) bildet in einem RS-Videoblock 3 Zeilen von 128 Bytes, einschließlich 1 Byte Hilfsdaten AUX pro Zeile, beispielsweise Daten über die verstrichene Zeit oder die Bildnummer. Ein RS-Videoblock umfaßt somit 81 Zeilen mit 128 Bytes, die 81 horizontale und 128 vertikale Datenwörter bilden. Für jeden RS- Block werden in der Erco-Schaltung 1.18 die zu den einzelnen Datensymbolen gehörenden Paritätssymbole entsprechend einem Reed-Solomon-Produktcode bestimmt und zugefügt. Beispielsweise kann erst ein äußerer Code auf die vertikalen Datenwörter angewendet werden und anschließend ein innerer Code auf die horizontalen Datenwörter. Die Standardschreibweise für einen solchen Reed-Solomon-Code ist RS(k+p,k,p+1), wobei k die Anzahl zu schützender Datensymbole des Codes ist und p die Anzahl Paritätssymbole. Für den äußeren Code kann verwendet werden: RS(88,81,8)-Code über GF(256), aus dem primitiven Polynom x&sup8;+x&sup4;+x³+x²+1 abgeleitet. Für den inneren Code kann verwendet werden: RS(136, 128,9)-Code über GF(256), aus dem primitiven Polynom x&sup8;+x&sup4;+x³+x²+1 abgeleitet. Für die Codierung im Aufzeichnungsbetrieb und die Decodierung im Wiedergabebetrieb ist es notwendig, die digitalen Daten vorübergehend in einem Speicher 1.12 zu speichern. Dies geschieht folgendermaßen. Die Codier/Decodierschaltung bei variabler Länge 1.10 führt nicht codierte Videodaten der Schaltung 1.11 zu, in der sie unter der Steuerung der Steuerungsmittel 1.19 zeilenweise in den Speicher 1.12 eingeschrieben werden. Die Adresse, bei der die Daten eingeschrieben werden, hängt von den Stellen ab, bei den das letzte zuverlässige Vollbild gespeichert worden ist, wie im weiteren beschrieben werden soll. Pro RS-Videoblock gibt es 81 Zeilen und 128 Spalten von Bytes, die 81 horizontale Datenwörter von 128 Bytes und 128 vertikale Datenwörter von 81 Bytes bilden. Die Erco-Schaltung 1.18 versieht die vertikalen Datenwörter mit den zugehörigen Paritätssymbolen des äußeren Codes, die auch in den Speicher geschrieben werden. Anschließend werden die horizontalen Datenwörter des Speichers 1.12 entsprechend dem inneren Code mit Paritätssymbolen versehen. Die eher bestimmten vertikalen Paritätssymbole des äußeren Codes bilden dann auch horizontale Datenwörter. Abwechselnd mit der Verarbeitung der Videodaten werden auch die Audiodaten verarbeitet (beispielsweise multiplext), wobei diese Audiodaten beispielsweise ausschließlich entsprechend dem inneren Code codiert sein können. Die so im Aufzeichnungsbetrieb codierten Daten (die Codewörter) werden einer bekannten Modulator/Demodulator Schaltung 1.13 zugeführt, die die Daten für die Zuführung zu zwei Lese/Schreib-Köpfen 1.14 und 1.15 moduliert, wodurch die Daten auf einem Speichermedium aufgezeichnet werden können, beispielsweise einem Magnetband.
- Für die Rekonstruktion der Video- und Audiosignale lesen die beiden Lese/Schreib-Köpfe 1.14 und 1.15 die in dem Speichermedium gespeicherten Codewörter und führen diese Codewörter der Modulator/Demodulatorschaltung 1.13 zu, woraufhin die demodulierten Daten in der Schaltung 1.11, falls möglich, von der Erco-Schaltung 1.18 mit Hilfe der auf Basis des Reed-Solomon-Produktcodes zugefügten Paritätssymbole korrigiert werden. Hierbei wird erst der innere Code (auf die horizontalen Video- und Audio-Codewörter angewendet) decodiert, woraufhin die korrigierten Daten in Audiodaten, die dem Audioprozessor 1.6 zuzuführen sind, und Videodaten getrennt werden, die anschließend entsprechend dem äußeren Code decodiert und danach der Codier/Decodierschaltung bei variabler Länge 1.10 zugeführt werden. Über einen Digital/Analog-Umsetzer 1.17 führt der Audioprozessor 1.6 die Audiodaten einem Audio- Ausgang 1.4 zu. Die Codier/Decodierschaltung bei variabler Länge 1.10 decodiert den Code mit variabler Länge und ergänzt die so erhaltene Menge an Daten auf 15.360 Bits pro Segment. Diese Daten werden dann der DCT-Schaltung 1.9 zugeführt, in der die inverse diskrete Cosinus-Transformation stattfindet. Die so erzeugten Daten werden dem Videoprozessor 1.5 zugeführt, der die Daten für den Video-Ausgang 1.2. geeignet macht und sie diesem zuführt.
- Wenn die in den Daten detektierte Anzahl Fehler die von dem Fehlerkorrekturcode im Wiedergabebetrieb korrigierbare Anzahl überschreitet, dann erfolgt in folgender Weise ein Verbergen. Für eine bestimmte Menge an Daten (beispielsweise pro Vollbild oder pro Spur oder pro Segment oder pro Zeile) detektiert die Erco-Schaltung 1.18, ob diese Daten zuverlässig sind oder nicht. Der Teil der Daten, der nicht zuverlässig ist, wird durch frühere, zuverlässige Daten ersetzt. Hierzu wird vorteilhaft ein 2-Mbit-Speicher genutzt, der beispielsweise aus zwei parallel geschalteten Standard-1-Mbit-SRAMs mit gleicher Adreßsteuerung gebildet wird. Indem die eingehenden digitalen Daten in den Speicher bei Adressen eingeschrieben werden, die in Abhängigkeit von den von der Erco-Schaltung 1.18 detektierten Fehlern selektiert werden, und indem die ausgehenden digitalen Daten aus weiteren selektierten Adressen des Speichers ausgelesen werden, sorgen die Steuerungsmittel 1.19 dafür, daß die Daten, die der Codier/Decodierschaltung bei variabler Länge 1.10 als letztes für zuverlässig befundenes Vollbild zugeführt worden sind, im Speicher gesichert werden, bis neuere Daten gespeichert worden sind, die von der Erco-Schaltung 1.18 ebenfalls für zuverlässig befunden werden, und daß nur zuverlässige Daten versendet werden. Dies wird in Fig. 3 veranschaulicht. Der Speicher 1.12 umfaßt zwei Abschnitte, von denen jeder eine Menge an Daten speichern kann, die gleich genau einem Vollbild des Videosignals ist. Ein Steuerbit C (pro Segment oder pro Zeile, je nach der Dateneinheit, auf deren Basis Verbergen erfolgt) hält fest, wie die das letzte zuverlässige Vollbild darstellenden Daten auf die beiden Hälften des Speichers 1.12 verteilt sind. Im Aufzeichnungsbetrieb genügt für das vorübergehende Speichern der Videodaten einer der beiden Teilspeicher. In diesem Fall kann das Steuerbit C entfallen. Im Wiedergabebetrieb wird ein gesamtes Vollbild mit einer laufenden Nummer N-1 in die linke Hälfte des Speichers eingeschrieben, wenn das vorherige Vollbild (d.h. das mit der laufenden Nummer N-2) keine übermäßige Anzahl Fehler enthält, von der Erco-Schaltung 1.18 für zuverlässig befunden wurde und geeignet ist, der Codier/Decodierschaltung bei variabler Länge 1.10 (im weiteren kurz als VLCD bezeichnet) als Ausgangsbild zugeführt zu werden, siehe Fig. 3A. Vor dem Einschreiben des Vollbildes N-1 hatte das Steuerbit C überall den Wert 1. Der Einfachheit halber wird im weiteren ein Verbergen auf Zeilenbasis angenommen, wenngleich andere Dateneinheiten ebenso gut realisierbar sind. Das Vollbild N-1 enthält beispielsweise einen großen Bitbündelfehler, der von der Erco-Schaltung 1.18 nicht korrigiert werden kann, aber von ihr detektiert wird. Das Steuerbit C wird dann für alle Zeilen, die zuverlässig sind, auf den Wert 0 invertiert. Die unzuverlässigen Zeilen, die das Bitbündel enthalten, behalten das Steuerbit C mit dem Wert 1. Auf Basis des Steuerbits C lesen dann die Steuerungsmittel 1.19 die folgenden Daten aus dem Speicher aus, um sie der VLCD zuzuführen: Für das Steuerbit mit dem Wert 0 lesen sie die Zeilen aus dem linken Speicherabschnitt, und für das Steuerbit mit dem Wert 1 die Zeilen aus dem rechten Abschnitt des Speichers. Praktisch wird der beschädigte Teil der Daten des Vollbildes N-1 durch die vorherigen, zuverlässigen, entsprechenden Daten des Vollbildes N-2 ersetzt. Ein darauffolgendes Vollbild N (siehe Fig. 38) wird dann unter der Steuerung der Steuerungsmittel 1.19 an den Stellen in den Speicher 1.12 eingeschrieben, die die der VLCD nicht als vorheriges Ausgangsbild zugeführten Daten speichern, d.h. für den Fall, daß das Steuerbit den Wert 0 hat, handelt es sich um die Zeilen aus dem rechten Speicherabschnitt, und für das Steuerbit mit dem Wert 1 um die Zeilen aus dem linken Speicherabschnitt. Anschließend detektiert die Erco-Schaltung 1.18 wieder, ob das Vollbild N nicht-korrigierbare Fehler enthält. Alle Steuerbits C werden wieder invertiert, außer den Steuerbits, die zu den für unzuverlässig befundenen Zeilen gehören. Die Steuerungsmittel 1.19 lesen wieder die von den Steuerbits für die Zuführung zur VLCD angezeigten Daten: Für das Steuerbit 0 handelt es sich um die Zeilen aus der linken Hälfte und für das Steuerbit 1 um die Zeilen aus der rechten Hälfte. Fig. 3C zeigt einen folgenden Schritt dieses Prozesses: Das Vollbild N+1 enthält keine nicht-korrigierbaren Fehler und wird, wie dargestellt, in den Speicher bei den von den Steuerungsmitteln bestimmten Adressen eingeschrieben.
- Die Steuerungsmittel selektieren somit geeignete Adressen für das Einschreiben der eingehenden digitalen Daten auf Basis von mit der Erco-Schaltung detektierten, nicht-korrigierbaren Fehlern (im vorhergehenden Vollbild). Die Steuerungsmittel wählen auch weitere geeignete Adressen zum Auslesen der ausgehenden digitalen Daten, wieder auf Basis von mit der Erco-Schaltung detektierten, nicht-korrigierbaren Fehlern (im aktuellen Vollbild). Aus einem Speichermedium stammende Daten werden erst von dem Horizontalfehlerdecodierer (innerer Code) verarbeitet. In einem internen RAM wird für jede Zeile festgehalten, ob die Zeile korrigiert worden ist. In Abhängigkeit von den betreffenden Steuerbits C werden die Daten in dem Speicher 1.12 gespeichert. Pro RS-Videoblock werden die Daten anschließend von dem Vertikalfehlerdecodierer (äußerer Code) verarbeitet, wobei ein vertikales Codewort unter der Steuerung der Steuerungsmittel und in Abhängigkeit von den betreffenden Steuerbits ausgelesen wird. Anschließend kann die Erco-Schaltung 1.18 entscheiden, ob die Daten des RS-Videoblocks zuverlässig sind oder nicht. Die folgenden Fälle können dabei unterschieden werden. Die Daten können vollständig korrigiert sein, woraufhin alle zugehörigen Steuerbits invertiert werden. Wenn es dem äußeren Decodierer nicht gelungen ist, die Daten zu korrigieren, können zu viele Löschungen die Ursache hierfür sein, woraufhin das Steuerbit der Zeilen, die vom Horizontaldecodierer korrigiert worden sind, invertiert wird (wie im internen RAM angezeigt). Es ist auch möglich, daß die Löschkorrektur aufzeigt, daß vom inneren Decodierer zu viele Fehlkorrekturen bewirkt worden sind, wobei diese Fehikorrekturen vom Vertikaldecodierer detektiert, aber nicht korrigiert werden können, woraufhin die betreffenden Steuerbits für den gesamten RS-Videoblock gleich bleiben (Verbergen des gesamten RS-Videoblocks).
- Die Erfindung bietet auch Vorteile für die sogenannten Trickbetriebsarten (Zeitlupe, Bildsuchlauf und ähnliches). Im Zeitlupenbetrieb kommen die Daten eines RS-Videoblocks in Bitbündeln aus dem Speichermedium. Wenn beispielsweise die Zeitlupe einen Verzögerungsfaktor 3 hat, kommen die Daten in 3 Bitbündeln an, so daß ein gesamtes Vollbild erst nach drei normalen Bilddauern zusammengesetzt wird. Während dieser drei Bilddauern werden der VLCD ständig zuverlässige Daten des vorhergehenden Vollbildes zugeführt. Wenn nahezu ein vollständig neues Bild im Speicher zusammengesetzt ist (natürlich wieder an den Stellen, wo sich nicht die zuverlässigen Daten des vorherigen Vollbildes befinden), werden die Steuerbits C wieder angepaßt, so wie oben beschrieben. Dies ist nicht sehr zeitraubend, weil das Decodieren durch die Erco- Schaltung 1.18 pro RS-Videoblock erfolgen kann. Anschließend werden die von der Erco-Schaltung als zuverlässig befundenen und als solche im Speicher durch die Steuerbits C angezeigten Daten während der folgenden drei Bilddauern ausgelesen und der VLCD zugeführt. Somit wird Zeitlupe hoher Qualität erhalten. Beim Bildsuchlauf kann den Steuerbits C ein fester Wert zugewiesen werden, weil äußere Korrektur dann unmöglich ist (es kommen keine vollständigen RS-Videoblöcke an).
Claims (5)
1. Anordnung zum Verarbeiten einer ersten Folge von Schreibdatenrahmen,
wobei jeder Rahmen eine gleichförmige Konfiguration aus einer Vielzahl digitaler
Datenelemente hat und Datenelemente an entsprechenden Stellen in der genannten
Konfiguration innerhalb aufeinanderfolgender Rahmen einen Teil einer zweiten Folge von
Datenelementen bilden, so daß jede zweite Folge ein einziges digitales Datenelement in
jedem Rahmen hat, und es ebenso viele zweite Folgen gibt wie Datenelemente in einem
Rahmen, wobei die Anordnung umfaßt:
a) Empfangsmittel (1.1, 1.3) zum Empfangen einer ersten Folge von Rahmen;
b) Speichermittel (1.12), die imstande sind, zwei der genannten Rahmen an
jeweiligen Stellen zu speichern, wobei jede Stelle eine einzige Teiladresse für ein
einziges Element jeder zweiten Folge hat;
c) Fehlerdetektionsmittel, um Fehler in den genannten gespeicherten Daten zu
detektieren und daraufhin Fehlerkorrekturmittel anzusteuern;
dadurch gekennzeichnet, daß die genannten Fehlerdetektionsmittel (1.18)
zum Identifizieren hoch fehlerhafter Elemente, deren Fehler eine bestimmte Schwelle
überschreiten, und gering fehlerhafter Elemente, deren Fehler auf oder unter der
bestimmten Schwelle liegen, angeordnet sind,
d) daß die genannte Anordnung mit den Fehlerdetektionsmitteln
verbundene Lesesteuerungsmittel (1.19) umfaßt zum Auslesen der Speichermittel und zur
Ausgabe eine Leserahmens, der ein einziges Element für jede genannte zweite Folge von
Elementen enthält, wobei die genannten Lesesteuerungsmittel in Reaktion auf das jüngst
gespeicherte gering fehlerhafte Element in der jeweiligen zweiten Folge von Elementen
aktiv sind, das in dem genannten Leserahmen aufzunehmen ist;
e) daß die genannte Anordnung mit den Fehlerdetektionsmitteln
verbundene Schreibsteuerungsmittel (119) umfaßt zum Einschreiben des Schreibrahmens in die
Speichermittel, wobei sie in Reaktion auf die jüngst gespeicherten gering fehlerhaften
Elemente in den jeweiligen zweiten Folgen von Datenelementen aktiv sind, und zum
Schreiben des Datenelements in die alternative Teiladresse, die zur gleichen zweiten
Folge von Elementen gehört.
2. Anordnung nach Anspruch 1, in der die digitalen Daten ein Videosignal
darstellen, dadurch gekennzeichnet, daß der Speicher einen ersten und einen zweiten
Teilspeicher umfaßt, von denen jeder zum Speichern einer Datenmenge geeignet sind,
die gleich einem einzigen Rahmen oder Vollbild des Videosignals ist, wobei die
Steuerungsmittel die eingehenden Daten pro Vollbild zeilenweise auf die Teilspeicher
verteilen, indem sie die Daten bei den Adressen einschreiben, bei denen die das letzte
ausgelesene Vollbild darstellenden Daten nicht gespeichert sind.
3. Anordnung nach Anspruch 2, dadurch gekennzeichnet, daß die
Steuerungsmittel die ausgehenden Daten zeilenweise pro Vollbild aus einem der Teilspeicher
sammeln, indem sie die Daten bei den Adressen auslesen, bei denen die letzten
zuverlässigen Daten gespeichert sind.
4. Anordnung nach Anspruch 1 bis 3, in der die digitalen Daten ein
Videosignal darstellen, dadurch gekennzeichnet, daß der Speicher einen ersten und einen
zweiten Teilspeicher umfaßt, die beide zum Speichern einer Datenmenge geeignet sind, die
gleich einem einzigen Rahmen oder Vollbild des Videosignals ist, wobei die
Steuerungsmittel geeignet sind, um:
a) ein erstes Vollbild aus eingehenden Daten in einen Teilspeicher einzuschreiben,
wobei die einzelnen Zeilen des genannten Vollbildes von den Detektionsmitteln
als zuverlässig qualifiziert worden sind,
b) nach dem Schreiben eines Vollbildes in den Speicher ein Ausgangsbild zu
bestimmen, dessen einzelne Zeilen von jedesmal einer der entsprechenden Zeilen
in den Teilspeichern gebildet werden, wobei die einzelnen Zeilen von den
Detektionsmitteln als zuverlässig qualifiziert worden sind,
c) periodisch das Ausgangsbild aus dem Speicher auszulesen,
d) ein folgendes Vollbild aus eingehenden Daten periodisch in den Speicher
einzuschreiben, indem jede der einzelnen Zeilen des Vollbildes in eine der
entsprechenden Zeilen in den Teilspeichern geschrieben wird, d.h. jedesmal in den
Teilspeicher, dessen entsprechende Zeile nicht Teil des Ausgangsbildes ist.
5. Anordnung nach einem der Ansprüche 1 bis 4, zum Verarbeiten von
digitalen Videodaten und mit einem Video-Eingang, einem Video-Ausgang, einem
Videoprozessor,
einer DCT-Schaltung, einer Codier/Decodierschaltung bei variabler
Länge, einer Modulator/Demodulatorschaltung und zumindest einem Lese/Schreibkopf.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP92200026 | 1992-01-07 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE69223602D1 DE69223602D1 (de) | 1998-01-29 |
| DE69223602T2 true DE69223602T2 (de) | 1998-06-10 |
Family
ID=8210350
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE69223602T Expired - Fee Related DE69223602T2 (de) | 1992-01-07 | 1992-12-23 | Anordnung zur Verarbeitung digitaler Daten sowie mit der Anordnung ausgerüstetes digitales Videosystem |
Country Status (9)
| Country | Link |
|---|---|
| US (1) | US5659556A (de) |
| EP (1) | EP0553515B1 (de) |
| JP (1) | JPH05274818A (de) |
| KR (2) | KR100264505B1 (de) |
| AT (1) | ATE161377T1 (de) |
| DE (1) | DE69223602T2 (de) |
| ES (1) | ES2112881T3 (de) |
| MY (1) | MY109399A (de) |
| TW (1) | TW226061B (de) |
Families Citing this family (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| ATE215759T1 (de) * | 1993-12-16 | 2002-04-15 | Koninkl Philips Electronics Nv | Vorrichtung zur kodierung und dekodierung mit einem in seiten organisierten speicher (paged memory) |
| EP0658983B1 (de) * | 1993-12-16 | 2002-04-03 | Koninklijke Philips Electronics N.V. | Vorrichtung zur Kodierung und Dekodierung mit einem in Seiten organisierten Speicher (paged memory) |
| KR100391038B1 (ko) * | 1994-08-24 | 2003-10-22 | 지멘스 악티엔게젤샤프트 | 감소된메모리용량을요구하는압축비디오데이터디코딩방법 |
| DE69623859T2 (de) | 1995-06-05 | 2003-08-07 | Sony Electronics Inc., Park Ridge | Aufnahme und Wiedergabe von digitalen Signalen |
| FR2745650B1 (fr) * | 1996-02-29 | 1998-05-22 | Sgs Thomson Microelectronics | Adressage d'une zone memoire d'un decodeur mpeg |
| US6104752A (en) * | 1996-10-01 | 2000-08-15 | Victor Company Of Japan, Ltd. | Apparatus and method of decoding high efficiency coded picture data with picture size resizing |
| EP0935363A4 (de) | 1997-06-19 | 2005-09-07 | Toshiba Kk | Multiplexübertragungssystem, dafür verwendeter multiplexer und demultiplexer, und fehlerkorrekturkoder/dekoder |
| US9100457B2 (en) | 2001-03-28 | 2015-08-04 | Qualcomm Incorporated | Method and apparatus for transmission framing in a wireless communication system |
| US7352868B2 (en) | 2001-10-09 | 2008-04-01 | Philip Hawkes | Method and apparatus for security in a data processing system |
| US7649829B2 (en) * | 2001-10-12 | 2010-01-19 | Qualcomm Incorporated | Method and system for reduction of decoding complexity in a communication system |
| US7599655B2 (en) | 2003-01-02 | 2009-10-06 | Qualcomm Incorporated | Method and apparatus for broadcast services in a communication system |
| US8718279B2 (en) | 2003-07-08 | 2014-05-06 | Qualcomm Incorporated | Apparatus and method for a secure broadcast system |
| KR100586669B1 (ko) * | 2003-08-27 | 2006-06-08 | 닛뽕빅터 가부시키가이샤 | 전송 시스템 |
| US8724803B2 (en) | 2003-09-02 | 2014-05-13 | Qualcomm Incorporated | Method and apparatus for providing authenticated challenges for broadcast-multicast communications in a communication system |
| JP6693051B2 (ja) * | 2015-05-28 | 2020-05-13 | セイコーエプソン株式会社 | メモリー制御装置、画像処理装置、表示装置、およびメモリー制御方法 |
| CN110281569B (zh) * | 2019-07-01 | 2021-08-10 | 海盐永丰精密五金有限公司 | 一种冲床的中台身加工用支撑装置的多功能调平装置 |
| KR102482759B1 (ko) * | 2022-07-04 | 2022-12-29 | 주식회사 비즈템 | 책 표지용 날개 접이장치 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB2107496B (en) * | 1981-09-30 | 1985-11-20 | Hitachi Ltd | Error flag processor |
| NL8303765A (nl) * | 1983-11-02 | 1985-06-03 | Philips Nv | Dataverwerkend systeem waarbij in het geheugen onbetrouwbare woorden zijn vervangen door een onbetrouwbaarheidsindicator. |
| US4604750A (en) * | 1983-11-07 | 1986-08-05 | Digital Equipment Corporation | Pipeline error correction |
| JPH07113821B2 (ja) * | 1986-04-21 | 1995-12-06 | 日本テキサス・インスツルメンツ株式会社 | 半導体記憶装置 |
| NL8601446A (nl) * | 1986-06-05 | 1988-01-04 | Philips Nv | Werkwijze en inrichting voor het dekoderen van een blok kodesymbolen dat op twee manieren verdeeld is over kodewoorden die elk door een minimum-afstandssepareerbare kode beschermd zijn. |
| JP2522258B2 (ja) * | 1986-09-05 | 1996-08-07 | ソニー株式会社 | 信号処理装置 |
| DE3804175A1 (de) * | 1988-02-11 | 1989-08-24 | Broadcast Television Syst | Verfahren und schaltungsanordnung zum einschreiben und auslesen eines digitalen halbleiterspeichers fuer videosignale |
| JP2819624B2 (ja) * | 1989-06-09 | 1998-10-30 | 松下電器産業株式会社 | ディジタル信号再生装置 |
| EP0401854B1 (de) * | 1989-06-09 | 1997-08-06 | Matsushita Electric Industrial Co., Ltd. | Einrichtung zur orthogonalen Transformationskodierung |
| JP2771858B2 (ja) * | 1989-08-23 | 1998-07-02 | 富士通株式会社 | 多画面合成装置 |
| US5222069A (en) * | 1990-09-20 | 1993-06-22 | Ampex Systems Corporation | Miscorrection arrangement for the concealment of misdetected or miscorrected digital signals |
-
1992
- 1992-12-21 MY MYPI92002357A patent/MY109399A/en unknown
- 1992-12-23 AT AT92204063T patent/ATE161377T1/de not_active IP Right Cessation
- 1992-12-23 EP EP92204063A patent/EP0553515B1/de not_active Expired - Lifetime
- 1992-12-23 DE DE69223602T patent/DE69223602T2/de not_active Expired - Fee Related
- 1992-12-23 ES ES92204063T patent/ES2112881T3/es not_active Expired - Lifetime
- 1992-12-29 JP JP4360917A patent/JPH05274818A/ja active Pending
- 1992-12-30 KR KR1019930027590A patent/KR100264505B1/ko not_active Expired - Fee Related
-
1993
- 1993-01-20 TW TW082100357A patent/TW226061B/zh active
- 1993-12-14 KR KR1019930027590A patent/KR100213749B1/ko not_active Expired - Fee Related
-
1995
- 1995-05-19 US US08/445,256 patent/US5659556A/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| KR950017005A (ko) | 1995-07-20 |
| KR930017342A (ko) | 1993-08-30 |
| EP0553515B1 (de) | 1997-12-17 |
| ATE161377T1 (de) | 1998-01-15 |
| TW226061B (de) | 1994-07-01 |
| KR100213749B1 (en) | 1999-08-02 |
| MY109399A (en) | 1997-01-31 |
| EP0553515A3 (en) | 1993-12-08 |
| EP0553515A2 (de) | 1993-08-04 |
| JPH05274818A (ja) | 1993-10-22 |
| DE69223602D1 (de) | 1998-01-29 |
| KR100264505B1 (ko) | 2000-09-01 |
| ES2112881T3 (es) | 1998-04-16 |
| US5659556A (en) | 1997-08-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69223602T2 (de) | Anordnung zur Verarbeitung digitaler Daten sowie mit der Anordnung ausgerüstetes digitales Videosystem | |
| DE69430684T2 (de) | Gerät zur Aufzeichnung und Wiedergabe eines Videosignals | |
| DE69419796T2 (de) | Gerät zur Verdeckung von Fehlern in Daten | |
| DE69126396T2 (de) | Aufzeichnungs- und Wiedergabegerät für Videosignale | |
| DE69328005T2 (de) | Vorrichtung zur Datenübertragung | |
| DE69229496T2 (de) | Digitales Videobandaufzeichnungsgerät mit Datenblock ID-Signal Fehlerkorrektur | |
| DE3114631C2 (de) | ||
| DE69218648T2 (de) | Koder/Dekoderschaltung sowie digitales Videosystem mit dieser Schaltung | |
| AT391046B (de) | Verfahren und geraet zum verarbeiten eines digitalen signals | |
| DE69322048T2 (de) | Verfahren und Gerät zum Wiedergeben und Dekodieren von auf einer Platte aufgezeichneten Daten | |
| DE3110568C2 (de) | Vorrichtung zum Verarbeiten von Videosignalen vor der Aufzeichnung | |
| DE3115902C2 (de) | ||
| DE3140213A1 (de) | Digitale datenbearbeitungsvorrichtung | |
| DE3418912A1 (de) | Verfahren zur codierung eines fehlerkorrekturcodes | |
| DE68928463T2 (de) | Verfahren und vorrichtung zur wiedergabe | |
| DE3416047A1 (de) | Codierungsverfahren | |
| DE3045226C2 (de) | ||
| DE3039688A1 (de) | Verfahren und vorrichtung zum codieren eines digitalsignals mit minimaler gleichkomponente | |
| DE69222812T2 (de) | Digitale Signalverarbeitungsvorrichtung für Signale mit verschiedenen Datenkonfigurationen | |
| DE69320707T2 (de) | Vorrichtung zum Verarbeiten des Signals eines digitalen Videocassettenrecorders | |
| DE2944403C2 (de) | ||
| DE3729730C2 (de) | Vorrichtung zum Verarbeiten digitaler Daten | |
| DE69429404T2 (de) | Gerät zur Aufzeichnung und Wiedergabe eines komprimierten Videosignals | |
| DE69030405T2 (de) | Wiedergabevorrichtung für produktkodierte Blockdaten | |
| DE69621872T2 (de) | Verfahren und Vorrichtung zur Aufzeichnung von digitalen Signalen und geeigneter Aufzeichnungsträger |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8327 | Change in the person/name/address of the patent owner |
Owner name: KONINKLIJKE PHILIPS ELECTRONICS N.V., EINDHOVEN, N |
|
| 8339 | Ceased/non-payment of the annual fee |