DE602005006554D1 - Schaltung und Verfahren zur Erzeugung eines Taktsignals - Google Patents

Schaltung und Verfahren zur Erzeugung eines Taktsignals

Info

Publication number
DE602005006554D1
DE602005006554D1 DE602005006554T DE602005006554T DE602005006554D1 DE 602005006554 D1 DE602005006554 D1 DE 602005006554D1 DE 602005006554 T DE602005006554 T DE 602005006554T DE 602005006554 T DE602005006554 T DE 602005006554T DE 602005006554 D1 DE602005006554 D1 DE 602005006554D1
Authority
DE
Germany
Prior art keywords
generating
circuit
clock signal
clock
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
DE602005006554T
Other languages
English (en)
Other versions
DE602005006554T2 (de
Inventor
Shinichi Yamamoto
Koji Okada
Masahiro Tanaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Semiconductor Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of DE602005006554D1 publication Critical patent/DE602005006554D1/de
Application granted granted Critical
Publication of DE602005006554T2 publication Critical patent/DE602005006554T2/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Pulse Circuits (AREA)
DE602005006554T 2005-06-23 2005-11-01 Schaltung und Verfahren zur Erzeugung eines Taktsignals Active DE602005006554T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005183645 2005-06-23
JP2005183645A JP4252561B2 (ja) 2005-06-23 2005-06-23 クロック発生回路及びクロック発生方法

Publications (2)

Publication Number Publication Date
DE602005006554D1 true DE602005006554D1 (de) 2008-06-19
DE602005006554T2 DE602005006554T2 (de) 2008-08-14

Family

ID=36991105

Family Applications (1)

Application Number Title Priority Date Filing Date
DE602005006554T Active DE602005006554T2 (de) 2005-06-23 2005-11-01 Schaltung und Verfahren zur Erzeugung eines Taktsignals

Country Status (7)

Country Link
US (1) US7215165B2 (de)
EP (1) EP1748562B1 (de)
JP (1) JP4252561B2 (de)
KR (1) KR100758191B1 (de)
CN (1) CN1885720B (de)
DE (1) DE602005006554T2 (de)
TW (1) TWI308425B (de)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324750A (ja) * 2005-05-17 2006-11-30 Nec Electronics Corp クロック生成回路
EP1964261B1 (de) * 2005-12-12 2011-03-02 Nxp B.V. Stromkreis und verfahren zur erzeugung eines taktsignals
KR100757921B1 (ko) * 2006-03-07 2007-09-11 주식회사 하이닉스반도체 반도체 메모리 장치의 dll 회로 및 클럭 지연 고정 방법
KR100834398B1 (ko) * 2007-01-10 2008-06-04 주식회사 하이닉스반도체 반도체 메모리 장치 및 그의 구동방법
CN101542908B (zh) * 2007-07-23 2012-10-03 松下电器产业株式会社 数字pll装置
US7737741B2 (en) * 2007-09-20 2010-06-15 Micron Technology, Inc. Periodic signal delay apparatus, systems, and methods
US8379787B2 (en) * 2007-11-15 2013-02-19 Mediatek Inc. Spread spectrum clock generators
US8644441B2 (en) * 2007-11-15 2014-02-04 Mediatek Inc. Clock generators and clock generation methods thereof
TWI376099B (en) * 2008-06-27 2012-11-01 Raydium Semiconductor Corp Spread spectrum clock signal generator
TWI354446B (en) * 2008-07-10 2011-12-11 Leadtrend Tech Corp Clock generating circuit, power converting system,
JP4562787B2 (ja) 2008-07-30 2010-10-13 ルネサスエレクトロニクス株式会社 Pll回路
KR101572479B1 (ko) * 2008-12-29 2015-11-27 주식회사 동부하이텍 소면적 확산 스펙트럼 클럭 발생 장치 및 방법
KR101543329B1 (ko) * 2009-04-21 2015-08-10 삼성전자주식회사 지연 고정 루프 및 그 구동 방법
CN101719765B (zh) * 2009-11-25 2012-01-25 中兴通讯股份有限公司 一种低抖动时钟的产生方法和装置
JP5473669B2 (ja) * 2010-02-23 2014-04-16 ルネサスエレクトロニクス株式会社 クロック生成回路と半導体装置
JP5896503B2 (ja) 2010-08-03 2016-03-30 ザインエレクトロニクス株式会社 送信装置、受信装置および送受信システム
TWI456906B (zh) * 2012-03-27 2014-10-11 Novatek Microelectronics Corp 頻率合成器
JP6319551B2 (ja) * 2013-10-31 2018-05-09 セイコーエプソン株式会社 クロック生成装置、電子機器、移動体及びクロック生成方法
US9541990B2 (en) * 2015-04-21 2017-01-10 Cypress Semiconductor Corporation Asynchronous transceiver for on-vehicle electronic device
MX2018015296A (es) * 2016-06-10 2019-04-09 At & T Ip I Lp Repetidor y metodos para uso con el mismo.
KR20190018154A (ko) * 2016-06-10 2019-02-21 에이티 앤드 티 인텔렉추얼 프라퍼티 아이, 엘.피. 호스트 노드 디바이스 및 이와의 사용을 위한 방법들
US10305495B2 (en) * 2016-10-06 2019-05-28 Analog Devices, Inc. Phase control of clock signal based on feedback
DE102017124575A1 (de) * 2017-10-20 2019-04-25 Dr. Ing. H.C. F. Porsche Aktiengesellschaft Trägermodulierte Pulsweitenmodulation zur Anpassung des Verzerrungsspektrums einer getakteten Leistungselektronik
US11221644B2 (en) * 2018-05-21 2022-01-11 Samsung Electronics Co., Ltd. System for transceiving data based on clock transition time

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3161137B2 (ja) * 1993-03-17 2001-04-25 松下電器産業株式会社 Pll回路
US6160456A (en) * 1999-06-14 2000-12-12 Realtek Semiconductor Corp. Phase-locked loop having adjustable delay elements
JP3532861B2 (ja) * 2001-02-06 2004-05-31 松下電器産業株式会社 Pll回路
KR100374648B1 (ko) * 2001-06-28 2003-03-03 삼성전자주식회사 전자파를 감소시키기 위한 위상동기루프회로 및 그의제어방법
EP1289150A1 (de) * 2001-08-24 2003-03-05 STMicroelectronics S.r.l. Verfahren zum Erzeugen eines Signals veränderbarer Frequenz, zum Beispiel zum Spreizen des Sprektrums eines Taktsignals, und Vorrichtung dafür
JP3838180B2 (ja) * 2002-09-12 2006-10-25 富士通株式会社 クロック生成回路及びクロック生成方法
JP4660076B2 (ja) * 2003-06-23 2011-03-30 ルネサスエレクトロニクス株式会社 クロック発生回路

Also Published As

Publication number Publication date
EP1748562B1 (de) 2008-05-07
JP2007006121A (ja) 2007-01-11
DE602005006554T2 (de) 2008-08-14
CN1885720A (zh) 2006-12-27
TW200701650A (en) 2007-01-01
KR20060134780A (ko) 2006-12-28
JP4252561B2 (ja) 2009-04-08
US20060290393A1 (en) 2006-12-28
KR100758191B1 (ko) 2007-09-13
TWI308425B (en) 2009-04-01
US7215165B2 (en) 2007-05-08
CN1885720B (zh) 2010-05-12
EP1748562A1 (de) 2007-01-31

Similar Documents

Publication Publication Date Title
DE602005006554D1 (de) Schaltung und Verfahren zur Erzeugung eines Taktsignals
DE602005010705D1 (de) Vorrichtung und Verfahren zur Erzeugung eines Taktsignals
DE602005015362D1 (de) Vorrichtung und verfahren zur erzeugung von mikrobläschen
DE602005006331D1 (de) Verfahren und Vorrichtung zur Separierung eines Klangquellensignals
DE102007000169A8 (de) Schaltung und Verfahren zur Unterdrückung von Interferenzkomponenten in einem empfangenen Signal
DE602006007458D1 (de) Verfahren und vorrichtung zur bohrlochfluidanalyse
DE602005008666D1 (de) Vorrichtung zur Erzeugung eines Polarisationsmusters
DE602004008572D1 (de) Vorrichtung zur Erzeugung eines Magnetfeldes
DE602005017700D1 (de) Verfahren und Vorrichtung zur Kodierung eines digitalen Audiosignals
DE502006009103D1 (de) Verfahren und schaltungsanordnung zur detektion eines leitungsbruches
DE602006004170D1 (de) Vorrichtung und Verfahren zur Fehlerkorrektur
DE602005023270D1 (de) Vorrichtung und verfahren zur modellierung von beziehungen zwischen signalen
DE602007002425D1 (de) Flachbildschirmgerät und Verfahren zur Erzeugung von Datensignalen dafür
DE502007001134D1 (de) Schaltungsanordnung und verfahren zum bereitstellen eines taktsignals mit einem einstellbaren tastverhältnis
DE602006017468D1 (de) Verfahren und Vorrichtung zur Hologrammaufzeichnung
DE112006001567A5 (de) Verfahren und Vorrichtung zur Positionierung eines Bauelementes
DE112006001803A5 (de) Verfahren und Vorrichtung zur Positionierung eines Bauelementes
DE602007009955D1 (de) Schaltung und verfahren zur lärmminderung
ATE514097T1 (de) Vorrichtung und verfahren zur positionsinformation
DE602006020829D1 (de) Verfahren und Vorrichtung zur Datenwiedergabe
DE502005005351D1 (de) Verfahren und vorrichtung zur erzeugung eines auslösesignals für eine fussgängerschutzvorrichtung
DE502006001201D1 (de) Verfahren und vorrichtung zur erzeugung eines auslösesignals für eine insassenschutzvorrichtung
DE502005010333D1 (de) Schaltung und Verfahren zur Trägerrückgewinnung
DE102005061920B4 (de) Verfahren zur Erzeugung eines Schrumpfsitzes
DE102005025040B4 (de) Verfahren und Vorrichtung zur Erzeugung von methanreichem Biogas

Legal Events

Date Code Title Description
8327 Change in the person/name/address of the patent owner

Owner name: FUJITSU MICROELECTRONICS LTD., TOKYO, JP

8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: FUJITSU SEMICONDUCTOR LTD., YOKOHAMA, KANAGAWA, JP

8328 Change in the person/name/address of the agent

Representative=s name: SEEGER SEEGER LINDNER PARTNERSCHAFT PATENTANWAELTE