DE60121820D1 - Verfahren zur Herstellung integrierter Schaltungen mit verbesserten Leiterbahnen in sogenannter "Sägebügel"-Form - Google Patents

Verfahren zur Herstellung integrierter Schaltungen mit verbesserten Leiterbahnen in sogenannter "Sägebügel"-Form

Info

Publication number
DE60121820D1
DE60121820D1 DE60121820T DE60121820T DE60121820D1 DE 60121820 D1 DE60121820 D1 DE 60121820D1 DE 60121820 T DE60121820 T DE 60121820T DE 60121820 T DE60121820 T DE 60121820T DE 60121820 D1 DE60121820 D1 DE 60121820D1
Authority
DE
Germany
Prior art keywords
integrated circuit
called
production
shape
integrated circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE60121820T
Other languages
English (en)
Other versions
DE60121820T2 (de
Inventor
Ewald Bergler
Josef Preishuber-Pfluegl
Reinhard Fetzer
Klepzig Haiko
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of DE60121820D1 publication Critical patent/DE60121820D1/de
Application granted granted Critical
Publication of DE60121820T2 publication Critical patent/DE60121820T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/32Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Tests Of Electronic Circuits (AREA)
DE60121820T 2000-07-21 2001-07-04 Verfahren zur Herstellung integrierter Schaltungen mit verbesserten Leiterbahnen in sogenannter "Sägebügel"-Form Expired - Fee Related DE60121820T2 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP00890228 2000-07-21
EP00890228 2000-07-21
PCT/EP2001/007685 WO2002009153A2 (en) 2000-07-21 2001-07-04 Method of fabricating integrated circuits, providing improved so-called 'saw bow' conductive tracks

Publications (2)

Publication Number Publication Date
DE60121820D1 true DE60121820D1 (de) 2006-09-07
DE60121820T2 DE60121820T2 (de) 2007-02-08

Family

ID=8175954

Family Applications (1)

Application Number Title Priority Date Filing Date
DE60121820T Expired - Fee Related DE60121820T2 (de) 2000-07-21 2001-07-04 Verfahren zur Herstellung integrierter Schaltungen mit verbesserten Leiterbahnen in sogenannter "Sägebügel"-Form

Country Status (6)

Country Link
US (1) US6475817B2 (de)
EP (1) EP1360724B1 (de)
JP (1) JP2004505442A (de)
AT (1) ATE334479T1 (de)
DE (1) DE60121820T2 (de)
WO (1) WO2002009153A2 (de)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7539588B2 (en) * 2002-06-28 2009-05-26 Nxp B.V. Data carrier with detection means for detecting a change made of information stored with storing means
DE102004014644A1 (de) * 2004-03-25 2005-10-13 Atmel Germany Gmbh Integrierter Schaltkreis
EP1774587B1 (de) * 2004-07-26 2009-10-07 Nxp B.V. Wafer mit verbesserten leitenden schleifen im ritzrahmen
US10896878B2 (en) * 2019-06-18 2021-01-19 Nxp B.V. Integrated circuit saw bow break point
US11721586B2 (en) 2019-12-19 2023-08-08 Nxp B.V. Method and system for regulating plasma dicing rates

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4444063A (en) * 1980-08-27 1984-04-24 Sangamo Weston Limited Torque measuring systems
DE3234745C2 (de) * 1982-09-20 1986-03-06 Siemens AG, 1000 Berlin und 8000 München Verfahren zur Handhabung von filmmontierten integrierten Schaltkreisen und Vorrichtung zu seiner Durchführung
JPH01276735A (ja) * 1988-04-28 1989-11-07 Fuji Electric Co Ltd 集積回路素子ウエハ
JPH0758725B2 (ja) * 1990-01-19 1995-06-21 株式会社東芝 半導体ウェハ
US5059899A (en) * 1990-08-16 1991-10-22 Micron Technology, Inc. Semiconductor dies and wafers and methods for making
DE4200586A1 (de) * 1992-01-11 1993-07-15 Philips Patentverwaltung Verfahren zum herstellen von integrierten schaltungen sowie integrierte schaltung
GB2278965B (en) * 1993-06-07 1997-08-27 Centalic Tech Dev Ltd Testing Apparatus
DE19712314A1 (de) * 1997-03-24 1998-10-01 Thomas & Betts Gmbh Verbindung für die Zündeinrichtung von Airbag-Systemen in Kraftfahrzeugen

Also Published As

Publication number Publication date
US6475817B2 (en) 2002-11-05
EP1360724A2 (de) 2003-11-12
EP1360724B1 (de) 2006-07-26
ATE334479T1 (de) 2006-08-15
WO2002009153A3 (en) 2003-09-04
DE60121820T2 (de) 2007-02-08
JP2004505442A (ja) 2004-02-19
US20020016033A1 (en) 2002-02-07
WO2002009153A2 (en) 2002-01-31

Similar Documents

Publication Publication Date Title
ATE324069T1 (de) Verdrahtungsverfahren und gerät für eine ultraschallsonde
DE69019588T2 (de) Steckverbinder hoher Kontaktdichte für einen Träger von integrierten Schaltungen.
EP1156705A4 (de) Leiterplatte, halbleiter und herstellung, test und gehäusung desselben und systemplatte und elektronikgerät
TW336348B (en) Integrated circuit having a dummy structure and method of making the same
EP0903780A3 (de) Verfahren und Vorrichtung für drahtgebondete Verpackung für integrierte Schaltung
EP0813238A3 (de) Flip-Chip-Halbleiter mit Teststruktur und seine Herstellung
EP1130407A3 (de) Hochfrequenzbauelement, Kommunikationsvorrichtung und Verfahren zum Messen der Eigenschaften von Hochfrequenzbauelementen
MXPA03002064A (es) Arreglo de circuito y procedimiento para detectar un ataque indeseado en un circuito integrado.
DE69014998T2 (de) Lokalverbindungen für integrierte Schaltungen.
DE60121820D1 (de) Verfahren zur Herstellung integrierter Schaltungen mit verbesserten Leiterbahnen in sogenannter "Sägebügel"-Form
DE69800943D1 (de) Anordnung für elektrische verbindungen zwischen geräten die elektrische schaltungen enthalten
ATE227867T1 (de) Transpondermodul und verfahren zur herstellung desselben
EP1294017A3 (de) Chipherstellungsmethode bei der Prüfkontakte vom IC getrennt werden indem die Schaltungschips aus der Scheibe geschnitten werden
DE60025141D1 (de) Rauschformung in segmentierten Schaltungen für gemischte Signalen
TW334607B (en) Method for high speed testing a semiconductor device
EP0851371A3 (de) Verfahren zum Positionieren einer integrierten Schaltung und Vorrichtung zur Durchführung des Verfahrens
DE69033029D1 (de) Verbesserte elektrische verbindungen für ic-chip-tester
ATE259980T1 (de) Verfahren zur herstellung einer ic-karte und eine solche hergestellte karte
ATE254803T1 (de) Verdrahtungsverfahren für halbleiter-bauelemente zur verhinderung von produktpiraterie und produktmanipulation, durch das verfahren hergestelltes halbleiter-bauelement und verwendung des halbleiter-bauelements in einer chipkarte
KR920005333A (ko) 반도체회로 제조장치 및 방법
ATE403879T1 (de) Verfahren und produktpalette zum prüfen elektronischer produkte
ATE383621T1 (de) Datenträger mit integriertem schaltkreis und übertragungsspule
ATE430967T1 (de) Zwei-standard ic-karte mit einem isolierungsschlitz
DK1054243T3 (da) Fremgangsmåde og system til kombineret vibrationsmåling
WO2003105186A3 (en) INTEGRATED CIRCUIT AND METHOD FOR MANUFACTURING THE CIRCUIT

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Representative=s name: EISENFUEHR, SPEISER & PARTNER, 10178 BERLIN

8327 Change in the person/name/address of the patent owner

Owner name: NXP B.V., EINDHOVEN, NL

8339 Ceased/non-payment of the annual fee