DE60108728T2 - Verfahren und ein Vorrichtung zum Übersenden und Empfangen gemultiplexter untergeordneter Signale - Google Patents
Verfahren und ein Vorrichtung zum Übersenden und Empfangen gemultiplexter untergeordneter Signale Download PDFInfo
- Publication number
- DE60108728T2 DE60108728T2 DE60108728T DE60108728T DE60108728T2 DE 60108728 T2 DE60108728 T2 DE 60108728T2 DE 60108728 T DE60108728 T DE 60108728T DE 60108728 T DE60108728 T DE 60108728T DE 60108728 T2 DE60108728 T2 DE 60108728T2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- sub
- signals
- composite signal
- phase difference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 title claims description 8
- 239000002131 composite material Substances 0.000 claims description 42
- 238000004364 calculation method Methods 0.000 claims description 7
- 238000005259 measurement Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 150000001875 compounds Chemical group 0.000 description 3
- 230000001788 irregular Effects 0.000 description 3
- 238000013139 quantization Methods 0.000 description 3
- 230000006978 adaptation Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 230000000875 corresponding effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/07—Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
- H04J3/076—Bit and byte stuffing, e.g. SDH/PDH desynchronisers, bit-leaking
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP01305212A EP1267507B1 (en) | 2001-06-15 | 2001-06-15 | A method and apparatus for transmitting and receiving multiplex tributary signals |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE60108728D1 DE60108728D1 (de) | 2005-03-10 |
| DE60108728T2 true DE60108728T2 (de) | 2006-05-11 |
Family
ID=8182031
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE60108728T Expired - Lifetime DE60108728T2 (de) | 2001-06-15 | 2001-06-15 | Verfahren und ein Vorrichtung zum Übersenden und Empfangen gemultiplexter untergeordneter Signale |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7254207B2 (enExample) |
| EP (1) | EP1267507B1 (enExample) |
| JP (1) | JP4173693B2 (enExample) |
| CA (1) | CA2381834A1 (enExample) |
| DE (1) | DE60108728T2 (enExample) |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU2002251700A1 (en) * | 2000-12-20 | 2002-07-30 | Primarion, Inc. | Pll/dll dual loop data synchronization |
| AU2002235260A1 (en) * | 2000-12-20 | 2002-07-01 | Primarion, Inc. | Pll/dll dual loop data synchronization utilizing a granular fifo fill level indicator |
| DE60313812T3 (de) * | 2003-04-02 | 2019-04-11 | Christopher Julian Travis | Methode zur erzeugung eines oszillator-taktsignales |
| JP4731806B2 (ja) * | 2003-12-01 | 2011-07-27 | パナソニック株式会社 | 冷凍サイクル装置およびその制御方法 |
| US7519064B1 (en) | 2003-12-05 | 2009-04-14 | Mahi Networks, Inc. | Virtual tributary processing using shared resources |
| US7715443B1 (en) * | 2003-12-05 | 2010-05-11 | Meriton Networks Us Inc. | Boundary processing between a synchronous network and a plesiochronous network |
| US7646836B1 (en) * | 2005-03-01 | 2010-01-12 | Network Equipment Technologies, Inc. | Dynamic clock rate matching across an asynchronous network |
| US7839885B2 (en) * | 2005-04-25 | 2010-11-23 | Lsi Corporation | Connection memory for tributary time-space switches |
| US20070220184A1 (en) * | 2006-03-17 | 2007-09-20 | International Business Machines Corporation | Latency-locked loop (LLL) circuit, buffer including the circuit, and method of adjusting a data rate |
| JP4927033B2 (ja) * | 2008-05-30 | 2012-05-09 | Nttエレクトロニクス株式会社 | クロック再生用信号生成方法及びクロック再生回路 |
| US9294263B2 (en) * | 2014-01-02 | 2016-03-22 | Advanced Micro Devices, Inc. | Methods and systems of synchronizer selection |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL8501737A (nl) * | 1985-06-17 | 1987-01-16 | At & T & Philips Telecomm | Hogere orde digitaal transmissiesysteem voorzien van een multiplexer en een demultiplexer. |
| CA1262173A (en) * | 1986-05-29 | 1989-10-03 | James Angus Mceachern | Synchronization of asynchronous data signals |
| US4755987A (en) * | 1987-06-05 | 1988-07-05 | Bell Communications Research, Inc. | High speed scrambling at lower clock speeds |
| US5313502A (en) * | 1990-05-09 | 1994-05-17 | Ant Nachrichtentechnik Gmbh | Arrangement for imaging a useful signal from the frame of a first digital signal at a first bite rate into the frame of a second digital signal at a second bite rate |
| US5796796A (en) * | 1996-01-11 | 1998-08-18 | Industrial Technology Research Institute | Pointer adjustment jitter cancellation processor utilizing phase hopping and phase leaking techniques |
| US6229863B1 (en) * | 1998-11-02 | 2001-05-08 | Adc Telecommunications, Inc. | Reducing waiting time jitter |
| JP3862884B2 (ja) * | 1999-03-04 | 2006-12-27 | 三菱電機株式会社 | トリビュタリ信号の多重送信システムおよび多重送信方法 |
| US7002986B1 (en) * | 1999-07-08 | 2006-02-21 | Nortel Networks Limited | Mapping arbitrary signals into SONET |
| JP2001168827A (ja) * | 1999-12-14 | 2001-06-22 | Mitsubishi Electric Corp | データ送受信システム、データ受信装置およびデータ送信装置 |
-
2001
- 2001-06-15 DE DE60108728T patent/DE60108728T2/de not_active Expired - Lifetime
- 2001-06-15 EP EP01305212A patent/EP1267507B1/en not_active Expired - Lifetime
-
2002
- 2002-04-16 CA CA002381834A patent/CA2381834A1/en not_active Abandoned
- 2002-06-11 US US10/166,897 patent/US7254207B2/en not_active Expired - Fee Related
- 2002-06-14 JP JP2002174533A patent/JP4173693B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| EP1267507B1 (en) | 2005-02-02 |
| CA2381834A1 (en) | 2002-12-15 |
| US7254207B2 (en) | 2007-08-07 |
| JP2003046466A (ja) | 2003-02-14 |
| DE60108728D1 (de) | 2005-03-10 |
| US20020191724A1 (en) | 2002-12-19 |
| EP1267507A1 (en) | 2002-12-18 |
| JP4173693B2 (ja) | 2008-10-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69016634T2 (de) | Inverse Multiplexer- und Demultiplexerverfahren. | |
| DE69324050T2 (de) | Modifizierung eines CRC Prüffeldes bei der Weiterleitung von Datenpaketen | |
| DE60108728T2 (de) | Verfahren und ein Vorrichtung zum Übersenden und Empfangen gemultiplexter untergeordneter Signale | |
| DE69831473T2 (de) | Verfahren und Vorrichtung zum Multiplexen und Demultiplexen digitaler Signalströme | |
| DE69732388T2 (de) | Verfahren und Vorrichtung zur Übertragung von Datenpaketen | |
| EP0503732B1 (de) | Übertragungsverfahren und -system für die digitale Synchron-Hierarchie | |
| DE102018220301A1 (de) | Kommunikationseinheit, Steuergerät, Kommunikationssystem und Verfahren | |
| DE3787852T2 (de) | Schnittstellen-Vorrichtung und -Verfahren für eine digitale Teilnehmerleitung. | |
| EP0244729A1 (de) | Verfahren zur Übertragung von DPCM-Werten | |
| EP0708541A1 (de) | Übertragungssystem mit einem Regelkreis | |
| EP0475498A2 (de) | Schaltungsanordnung zur Bitratenanpassung zweier digitaler Signale | |
| DE3238143A1 (de) | Digitaldatenuebertragungssystem mit paritaetsbitwortaufschaltung | |
| EP1039660A2 (de) | Drahtloses Netzwerk mit einer Anwendertaktsynchronisation | |
| DE2825954C2 (de) | Digitale Zeitmultiplexanlage | |
| DE2805294A1 (de) | Kodierende (daten-)uebertragungsanlage fuer faksimilesignale | |
| DE68921706T2 (de) | Synchrone Multiplexübertragungseinrichtung. | |
| DE2757462A1 (de) | Elastischer speicher zur unterdrueckung einer phasenstoerung in einem system zur uebertragung von digitalsignalen | |
| DE19756540A1 (de) | Kommunikationsschnittstelle zur seriellen Übertragung digitaler Daten und korrespondierendes Datenübertragungsverfahren | |
| EP0645909B1 (de) | Übertragungssystem mit einer Anpassungsschaltung | |
| DE4018687C2 (enExample) | ||
| DE102018129189B4 (de) | Verfahren zum betreiben eines netzwerkteilnehmers in einem automatisierungskommunikationsnetzwerk | |
| DE10216001A1 (de) | System und Verfahren zur Übertragung digitaler Information mit variierenden Abtastraten über ein synchrones Netz | |
| EP0456903B1 (de) | Verfahren und Anordnung zur Reduktion von Wartezeitjitter | |
| DE3902529C2 (enExample) | ||
| DE1192239B (de) | Verfahren und Schaltungsanordnung zur UEbertragung digitaler Daten ueber einen UEber-tragungsweg, welcher Sicherungsmassnahmen erfordert |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition |