DE4226086A1 - Mikrocomputer - Google Patents

Mikrocomputer

Info

Publication number
DE4226086A1
DE4226086A1 DE4226086A DE4226086A DE4226086A1 DE 4226086 A1 DE4226086 A1 DE 4226086A1 DE 4226086 A DE4226086 A DE 4226086A DE 4226086 A DE4226086 A DE 4226086A DE 4226086 A1 DE4226086 A1 DE 4226086A1
Authority
DE
Germany
Prior art keywords
rtp
data
output request
microcomputer
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE4226086A
Other languages
English (en)
Other versions
DE4226086C2 (de
Inventor
Yasuhiro Ami
Takeshi Fujii
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of DE4226086A1 publication Critical patent/DE4226086A1/de
Application granted granted Critical
Publication of DE4226086C2 publication Critical patent/DE4226086C2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3877Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor
    • G06F9/3879Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor for non-native instruction execution, e.g. executing a command; for Java instruction set
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7814Specially adapted for real time processing, e.g. comprising hardware timers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7828Architectures of general purpose stored program computers comprising a single central processing unit without memory
    • G06F15/7832Architectures of general purpose stored program computers comprising a single central processing unit without memory on one IC chip (single chip microprocessors)

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computing Systems (AREA)
  • Microcomputers (AREA)
  • Information Transfer Systems (AREA)

Description

Die Erfindung bezieht sich auf einen Mikrocomputer und dabei insbesondere auf ein Datenausgabeanforderungssignal für einen Remote-Terminalprozessor ("RTP"), der einen der periphären Schaltkreise des Mikrocomputers darstellt.
Die RTP-Funktionsbaugruppe eines Mikrocomputers gibt Daten, die in einem dem RTP zugeordneten Register eingeschrieben sind, in Übereinstimmung mit einem RTP-Ausgabeanfor­ derungssignal (nachstehend als "RTPOUT" bezeichnet), das zu einem beliebigen Zeitpunkt durch einen RTP-Ausgabeanforde­ rungssignal-Erzeugungsschaltkreis erzeugt wird, an einen externen Anschluß ab. Fig. 4 ist ein Blockdiagramm einer bekannten, für einen Mikrocomputer verwendeten RTP- Funktionsbaugruppe. Das Bezugszeichen 1 kennzeichnet ein RTP-Datenausgaberegister zum zwischenzeitlichen Speichern der unter Berücksichtigung von RTPOUT nach außen abzu­ gebenden Daten. Das Bezugszeichen 2 kennzeichnet einen ex­ ternen Ausgabeanschluß zur Ausgabe von Daten. Das Be­ zugszeichen 4 kennzeichnet ein Übertragungssteuerelement zur Steuerung der Datenausgabe und das Bezugszeichen 5 kennzeichnet einen RTP-Ausgabeanforderungssignal-Erzeu­ gungschaltkreis mit bspw. einem Abwärtszähler. Die Be­ zugszeichen 1a und 2a kennzeichnen Signalleitungen, die von dem RTP-Datenausgaberegister 1 zu dem externen Ausgabe­ anschluß 2 führen. Das Bezugszeichen 5a kennzeichnet eine Signalleitung für RTPOUT. Das Bezugszeichen 6 kennzeichnet eine Signalformerschaltung, 7 eine Zentraleinheit ("CPU"), 7a einen Datenbus und 8 einen Nur-Lese-Speicher ("ROM").
Gemäß Fig. 4 gibt die bekannte RTP-Funktionsbaugruppe Daten synchron zu einer RTP-Ausgabeanforderung eines Mikro­ computers aus.
Die Betriebsweise wird nachstehend unter Bezugnahme auf die Fig. 4 und 5 beschrieben. Daten, die zu irgendeinem Zeit­ punkt ausgegeben werden sollen, werden in das RTP-Datenaus­ gaberegister 1 über den Datenbus 7a unter Steuerung der Zentraleinheit 7, die durch in dem Nur-Lese-Speicher 8 ein­ geschriebene Arbeitsanweisungen betrieben wird, geschrie­ ben. Die in dem RTP-Datenausgaberegister 1 gespeicherten Daten werden an den externen Ausgabeanschluß 2 ausgegeben, weil bzw. wenn das in Fig. 5a gezeigte und von dem RTP-Aus­ gabeanforderungssignal-Erzeugungsschaltkreis 5 erzeugte RTPOUT über die Signalleitung 5a der Signalformerschaltung 6 übermittelt wird, wobei die Hinterkante des geformten Signals erfaßt wird, das geformte Signal als ein in Fig. 5b gezeigtes Signal dem Übertragungssteuerelement 4 über­ mittelt wird und dadurch die Signalleitungen 1a und 2a ak­ tiv geschaltet werden.
Die herkömmliche RTP-Funktionsbaugruppe weist den Nachteil auf, daß ein Mikrocomputer nicht in Echtzeit von außerhalb des Mikrocomputers angeforderte Daten ausgeben kann, weil die das RTPOUT, das durch den RTP-Ausgabeanforderungs­ signal-Erzeugungsschaltkreis 5 erzeugt wird, verwendende Ausgabe synchron mit dem Takt des Mikrocomputers erfolgt.
Der Erfindung liegt daher die Aufgabe zugrunde, einen Mi­ krocomputer zu schaffen, der in der Lage ist, unter Berück­ sichtigung einer RTP-Ausgabeanforderung, die von außerhalb des Mikrocomputers erfolgt, Daten in Echtzeit auszugeben.
Die Aufgabe wird durch die im Patentanspruch 1 angegebenen Maßnahmen gelöst.
Vorteilhafte Weiterbildungen sind Gegenstand der Unteran­ sprüche.
Der Mikrocomputer gemäß Patentanspruch 1 umfaßt die zentrale Recheneinheit (CPU, 7) zum Verarbeiten von digitalen Signalen, den Nur-Lese-Speicher (ROM, 8), in dem ein Programm für die Arbeitsweise der Zentraleinheit gespeichert ist, das Register (RTP-Datenausgaberegister, 1) zum zeitweiligen Speichern von Daten von Verarbeitungser­ gebnissen, und das Steuerelement (Übertragungssteuer­ element, 4) zum Ausgeben der Daten unter Berücksichtigung des Ausgabeanforderungssignals (RTPOUT), wobei der externe Anschluß (3) benutzt wird und das Ausgabeanforderungssignal als ein Signal zur Steuerung des Steuerungselements über den externen Anschluß (3) verwendet wird.
Der Mikrocomputer gemäß Patentanspruch 2 beinhaltet zu­ sätzlich zu dem Aufbau gemäß Anspruch 1 die Ausgabean­ forderungssignal-Erzeugungseinrichtung (RTP-Ausgabeanforde­ rungssignal-Erzeugungsschaltkreis, 5) zum Ausgeben eines Ausgabeanforderungssignals an das Steuerelement unter Kontrolle einer Zentraleinheit.
Der Mikrocomputer gemäß Patentanspruch 3 beinhaltet zudem das Register (9) und die Vergleichseinrichtung (AND-Schalt­ kreis, 10) zur Aktivierung der Ausgabeanforderungs-Erzeu­ gungseinrichtung, wenn ein zuvor in das Register einge­ schriebener Wert mit von der Zentraleinheit übermittelten Daten übereinstimmt.
Der Mikrocomputer gemäß Patentanspruch 1 übernimmt ein ex­ ternes Ausgabeanforderungssignal über einen externen An­ schluß und gibt bei Betätigung eines Steuerelements Daten nach außen ab.
Der Mikrocomputer gemäß Patentanspruch 2 ist in der Lage, Daten unter Berücksichtigung von Ausgabeanforderungs­ signalen, die von einer Ausgabeanforderungssignal-Erzeu­ gungseinrichtung und einem externen Anschluß übermittelt werden, auszugeben.
Der Mikrocomputer gemäß Patentanspruch 3 ist in der Lage, das Timing bei der Datenausgabe durch Änderung des in einem Register eingeschriebenen Wertes zu justieren.
Die Erfindung wird nachstehend unter Bezugnahme auf die Zeichnung näher beschrieben. Es zeigen:
Fig. 1 ein Blockdiagramm der RTP-Funktionsbaugruppe ei­ nes ersten erfindungsgemäßen Ausführungsbeispiels,
Fig. 2 ein Blockdiagramm der RTP-Funktionsbaugruppe ei­ nes zweiten erfindungsgemäßen Ausführungsbeispiels,
Fig. 3 ein Blockdiagramm der RTP-Funktionsbaugruppe ei­ nes dritten erfindungsgemäßen Ausführungsbeispiels,
Fig. 4 ein Blockdiagramm der RTP-Funktionsbaugruppe ei­ nes herkömmlichen Ausführungsbeispiels, und
Fig. 5 einen Signalverlauf eines RTP-Anforderungssig­ nals.
Ausführungsbeispiel 1
Unter Bezugnahme auf die Zeichnung wird nachstehend ein er­ findungsgemäßes Ausführungsbeispiel beschrieben. Fig. 1 ist ein Blockdiagramm, das die RTP-Funktionsbaugruppe eines Ausführungsbeispiels des erfindungsgemäßen Mikrocomputers zeigt. Da Bauteile, die mit denen des herkömmlichen Aus­ führungsbeispiels gemäß Fig. 4 übereinstimmen, mit den­ selben Bezugszeichen versehen sind, ist deren Beschreibung weggelassen. In Fig. 1 kennzeichnet das Bezugszeichen 3 einen externen Anschluß, in den das externe RTP-Ausgabe­ anforderungssignal RTPOUT eingegeben wird. Das Bezugs­ zeichen 3a kennzeichnet eine Signalleitung für das externe Signal RTPOUT.
Nachfolgend wird die RTP-Funktionsbaugruppe des erfindungs­ gemäßen Ausführungsbeispiels gemäß Fig. 1 beschrieben. Ge­ mäß Fig. 1 werden wie bei der herkömmlichen RTP- Funktionsbaugruppe Daten über den Datenbus 7a in das RTP- Datenausgaberegister 1 gespeichert. Die gespeicherten Daten werden an den externen Ausgabeanschluß 2 ausgegeben, wenn bzw. weil RTPOUT von außerhalb des Mikrocomputers über die Signalleitung 3a an das Übertragungssteuerelement 4 über­ mittelt wird und die Signalleitungen 1a und 2a aktiv geschaltet werden.
Dieses Ausführungsbeispiel ermöglicht es, in Überein­ stimmung mit einer RTP-Ausgabeanforderung, die von außer­ halb des Mikrocomputers übermittelt wird, Daten in Echtzeit auszugeben. D. h., da der RTP-Ausgabeanforderungssignal- Erzeugungsschaltkreis 5 unnötig ist, wird ein weiterer Vor­ teil gemäß diesem Ausführungsbeispiel dahingehend erreicht, daß die Anzahl der Schaltkreise verringert ist.
Ausführungsbeispiel 2
Gemäß Fig. 2 ist es ebenso möglich, einen Aufbau zu verwen­ den, der den RTP-Ausgabeanforderungssignal-Erzeugungs­ schaltkreis 5 verwendet. Ein derartiger Aufbau ermöglicht zusätzlich zu den Vorteilen des Ausführungsbeispiels 1, Da­ ten unter Steuerung der Zentraleinheit 7 auszugeben.
Ausführungsbeispiel 3
Wie in Fig. 3 gezeigt, ist es ebenso möglich, das Register 9 zu verwenden, dessen Wert durch die Zentraleinheit 7 geändert werden kann, und den Wert mit dem AND-Schaltkreis 10, der als Vergleichseinrichtung dient, dann zu erfassen, wenn der Wert mit der Ausgabe von der Zentraleinheit 7 übereinstimmt, um so den RTP-Ausgabeanforderungssignal-Er­ zeugungsschaltkreis 5 zu aktivieren. Zusätzlich zu den Vor­ teilen der Ausführungsbeispiele 1 und 2 ermöglicht es die­ ser Aufbau, das Timing bei der Datenausgabe in Übereinstimmung mit dem in dem Register 9 eingestellten Wert zu justieren. Für eine Arbeitsweise unter Verwendung einer Negativlogik ist es möglich, einen invertierenden NOR-Schaltkreis als Vergleichseinrichtung zu verwenden.
Wie vorstehend beschrieben, ermöglicht es die vorliegende Erfindung, Daten unter Berücksichtigung einer Ausgabeanfor­ derung, die von außerhalb eines Mikrocomputers übermittelt wird, in Echtzeit auszugeben, indem ein Ausgabeanforde­ rungssignal, das von außerhalb des Mikrocomputers gesendet wird, über einen externen Anschluß eingegeben wird.
Vorstehend beschrieben ist ein Mikrocomputer, der eine Remote-Terminalprozessor- bzw. RTP-Ausgabeanforderung von außerhalb des Mikrocomputers erlaubt und der ein Übertra­ gungssteuerelement zum Ausgeben von in einem RTP-Daten­ ausgaberegister gespeicherten Daten in Übereinstimmung mit einem RTP-Ausgabeanforderungssignal umfaßt, wobei das Über­ tragungssteuerelement das RTP-Ausgabeanforderungssignal von außerhalb des Mikrocomputers über einen externen Anschluß als ein ein Steuerelement betreibendes Signal übernimmt und die Daten nach außen abgibt, wodurch die Daten in Über­ einstimmung mit einer von außerhalb des Mikrocomputers stammenden RTP-Ausgabeanforderung in Echtzeit ausgegeben werden können.

Claims (5)

1. Mikrocomputer mit einer Zentraleinheit zum Verarbei­ ten von digitalen Signalen und einem Nur-Lese-Speicher, in dem ein Programm für den Betrieb der Zentraleinheit ge­ speichert ist, gekennzeichnet durch ein Register zur zwi­ schenzeitlichen Speicherung von Daten von Verarbeitungser­ gebnissen, und ein Steuerelement zur Ausgabe der Daten un­ ter Berücksichtigung eines Ausgabeanforderungssignals, wo­ bei ein externer Anschluß verwendet wird und das Ausgabe­ anforderungssignal über den externen Anschluß als ein Signal zum Betreiben des Steuerelements übermittelt wird.
2. Mikrocomputer nach Anspruch 1, dadurch gekennzeich­ net, daß unter Steuerung der Zentraleinheit eine Ausgabe­ anforderungssignal-Erzeugungseinrichtung das Ausgabeanfor­ derungssignal an das Steuerelement abgibt.
3. Mikrocomputer nach Anspruch 2, gekennzeichnet durch ein Register und eine Vergleichseinrichtung zum Aktivieren der Ausgabeanforderungs-Erzeugungseinrichtung, wenn ein zu­ vor in dem Register eingestellter Wert mit von der Zen­ traleinheit übermittelten Daten übereinstimmt.
4. Mikrocomputer nach Anspruch 3, dadurch gekennzeich­ net, daß die Vergleichseinrichtung einen Steuerelement­ schaltkreis wie einen AND-Schaltkreis umfaßt.
5. Mikrocomputer nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, daß eine Signalformerschaltung zwischen dem externen Anschluß und das Steuerelement geschaltet ist.
DE4226086A 1991-08-06 1992-08-06 Mikrocomputer Expired - Fee Related DE4226086C2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3221102A JPH0540730A (ja) 1991-08-06 1991-08-06 マイクロコンピユータ

Publications (2)

Publication Number Publication Date
DE4226086A1 true DE4226086A1 (de) 1993-02-18
DE4226086C2 DE4226086C2 (de) 1996-05-30

Family

ID=16761526

Family Applications (1)

Application Number Title Priority Date Filing Date
DE4226086A Expired - Fee Related DE4226086C2 (de) 1991-08-06 1992-08-06 Mikrocomputer

Country Status (3)

Country Link
US (1) US5828898A (de)
JP (1) JPH0540730A (de)
DE (1) DE4226086C2 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030065804A1 (en) * 2001-10-03 2003-04-03 Marc Owerfeldt Real Time transport protocol connector

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3825901A (en) * 1972-11-09 1974-07-23 Ibm Integrated diagnostic tool
IN155448B (de) * 1980-03-19 1985-02-02 Int Computers Ltd
JPS5710807A (en) * 1980-06-23 1982-01-20 Toshiba Corp Output control device
JPS6029793A (ja) * 1983-07-28 1985-02-15 ヤマハ株式会社 楽音形成装置
JPS6155775A (ja) * 1984-08-27 1986-03-20 Seiko Epson Corp 1チツプマイクロコンピユ−タ
US4783764A (en) * 1984-11-26 1988-11-08 Hitachi, Ltd. Semiconductor integrated circuit device with built-in memories, and peripheral circuit which may be statically or dynamically operated
JPS61267858A (ja) * 1985-01-18 1986-11-27 Nec Corp マイクロコンピユ−タ
JPS61267356A (ja) * 1985-05-22 1986-11-26 Nippon Denso Co Ltd 半導体装置
US4792890A (en) * 1985-12-31 1988-12-20 International Business Machines Corp. Method for resolving conflicts between interrupt sources sharing the same priority level
JPS63121934A (ja) * 1986-11-10 1988-05-26 Oki Electric Ind Co Ltd 評価用ワンチツプマイクロコンピユ−タ
EP0299697B1 (de) * 1987-07-15 1993-09-29 Hitachi, Ltd. Integrierte Halbleiterschaltungsanordnung
US4995038A (en) * 1988-07-28 1991-02-19 Digital Equipment Corporation Finding faults in circuit boards
US5005173A (en) * 1988-12-07 1991-04-02 Texas Instruments Incorporated Parallel module testing
JPH0713818B2 (ja) * 1989-11-20 1995-02-15 松下電器産業株式会社 マイクロプロセッサ
US5228000A (en) * 1990-08-02 1993-07-13 Mitsubishi Denki Kabushiki Kaisha Test circuit of semiconductor memory device
US5202624A (en) * 1990-08-31 1993-04-13 Cross-Check Technology, Inc. Interface between ic operational circuitry for coupling test signal from internal test matrix
US5287523A (en) * 1990-10-09 1994-02-15 Motorola, Inc. Method for servicing a peripheral interrupt request in a microcontroller
US5493723A (en) * 1990-11-06 1996-02-20 National Semiconductor Corporation Processor with in-system emulation circuitry which uses the same group of terminals to output program counter bits
US5581564A (en) * 1990-12-18 1996-12-03 Integrated Device Technology, Inc. Diagnostic circuit
GB2266605B (en) * 1992-04-27 1995-10-11 Intel Corp Microprocessor having a run/stop pin for accessing an idle mode
US5479649A (en) * 1992-05-01 1995-12-26 Advanced Micro Devices, Inc. Method and apparatus for forming a logical combination of signals from diagnostic nodes in an IC chip for passive observation at a dedicated diagnostic pin
US5511047A (en) * 1992-07-30 1996-04-23 Mitsubishi Denki Kabushiki Kaisha High resolution timer using low resolution counter

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US-Firmenschrift: Microcontroller Databook, National Semiconductor Corp., Santa Clara, CA, 1988, S. 2-1 bis 2-21. *

Also Published As

Publication number Publication date
DE4226086C2 (de) 1996-05-30
JPH0540730A (ja) 1993-02-19
US5828898A (en) 1998-10-27

Similar Documents

Publication Publication Date Title
DE102013113262B4 (de) Auslöser-Leitwegeinheit
DE3535436C2 (de)
DE3241376A1 (de) Dma-steuereinrichtung zur uebertragung von daten zwischen einem datensender und einem datenempfaenger
EP0006164A1 (de) Multiprozessorsystem mit gemeinsam benutzbaren Speichern
DE3247834A1 (de) Schaltkreis-baustein
DE3233542C2 (de)
DE4005042A1 (de) Architektur eines digitalen bewegungssteuerungselements hoher geschwindigkeit
EP0110199B1 (de) Verfahren zum Steuern des Datentransfers zwischen einem Datensender und einem Datenempfänger über einen Bus mit Hilfe einer am Bus angeschlossenen Steuereinrichtung
DE60211874T2 (de) Anordnung von zwei Geräten, verbunden durch einen Kreuzvermittlungsschalter
DE602004005820T2 (de) Prozessorarray
DE4328909A1 (de) Informationsverarbeitungssystem mit einer Mehrzahl von Prozessoren
DE4226086A1 (de) Mikrocomputer
DE10306285A1 (de) Mikrocomputersystem
DE10334626B4 (de) Informationsverarbeitungsvorrichtung
DE60107754T2 (de) CPU-System mit Hochgeschwindigkeitsperipherie-LSI-Schaltung
DE3212401C2 (de) Schaltungsanordnung zur Steuerung der Priorität der Aufschaltung verschiedener Aggregate auf einen Systembus einer digitalen Rechenanlage
DE2838887A1 (de) Informationsprozessor
DE3119457A1 (de) Mehrrechnersystem
DE3404721C2 (de) Schaltungsanordnung zur Übertragung von Daten
EP0108413B1 (de) Verfahren zum Steuern eines Datentransfers zwischen einem Datensender und einem Datenempfänger über einen Bus mit Hilfe einer am Bus angeschlossenen Steuereinrichtung
DE3826266C2 (de)
EP0377886B1 (de) Anordnung zum Übertragen von in mehrere Teile unterteilten Datenwörtern
DE4140571C2 (de) Schaltungsanordnung
CH683806A5 (de) Digitale Schnittstellenschaltung für den seriellen Datenaustausch mit programmierbarer Geräteadresse.
DE19947039C2 (de) Verfahren zur Synchronisierung des Datentransfers zwischen Prozessoren

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee