DE3684587D1 - Verfahren zum erzeugen von ausrichtungsmarkierungen in einem halbleiterkoerper. - Google Patents

Verfahren zum erzeugen von ausrichtungsmarkierungen in einem halbleiterkoerper.

Info

Publication number
DE3684587D1
DE3684587D1 DE8686117956T DE3684587T DE3684587D1 DE 3684587 D1 DE3684587 D1 DE 3684587D1 DE 8686117956 T DE8686117956 T DE 8686117956T DE 3684587 T DE3684587 T DE 3684587T DE 3684587 D1 DE3684587 D1 DE 3684587D1
Authority
DE
Germany
Prior art keywords
semiconductor body
alignment markings
generating alignment
generating
markings
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE8686117956T
Other languages
English (en)
Inventor
Nobuo C O Nec Corporatio Honto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Application granted granted Critical
Publication of DE3684587D1 publication Critical patent/DE3684587D1/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
DE8686117956T 1985-12-27 1986-12-23 Verfahren zum erzeugen von ausrichtungsmarkierungen in einem halbleiterkoerper. Expired - Fee Related DE3684587D1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60296922A JPH0722179B2 (ja) 1985-12-27 1985-12-27 半導体ウエ−ハの位置合せマ−クの形成方法

Publications (1)

Publication Number Publication Date
DE3684587D1 true DE3684587D1 (de) 1992-04-30

Family

ID=17839911

Family Applications (1)

Application Number Title Priority Date Filing Date
DE8686117956T Expired - Fee Related DE3684587D1 (de) 1985-12-27 1986-12-23 Verfahren zum erzeugen von ausrichtungsmarkierungen in einem halbleiterkoerper.

Country Status (3)

Country Link
EP (1) EP0230648B1 (de)
JP (1) JPH0722179B2 (de)
DE (1) DE3684587D1 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01272117A (ja) * 1988-04-23 1989-10-31 Sony Corp 半導体装置
JPH01298777A (ja) * 1988-05-26 1989-12-01 Yokogawa Electric Corp 圧電アクチュエータ
JPH0293845U (de) * 1989-01-10 1990-07-25
DE69332006T2 (de) * 1992-03-25 2002-11-28 Texas Instruments Inc Planares Verfahren unter Verwendung von gemeinsamen Ausrichtungsmarken für die Wannenimplantierungen
KR0139702B1 (ko) * 1993-06-22 1998-07-15 사토 후미오 반도체장치 및 그 제조방법과 얼라인먼트방법
US5876819A (en) * 1995-02-17 1999-03-02 Mitsubishi Denki Kabushiki Kaisha Crystal orientation detectable semiconductor substrate, and methods of manufacturing and using the same
DE19534784C1 (de) * 1995-09-19 1997-04-24 Siemens Ag Halbleiter-Schaltungselement und Verfahren zu seiner Herstellung
CN112420718A (zh) * 2020-11-18 2021-02-26 长江存储科技有限责任公司 半导体结构及其形成方法、对准方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3562536A (en) * 1968-08-30 1971-02-09 Ibm Radiation sensitive semiconductor wafer identification system
DE2539206A1 (de) * 1975-09-03 1977-03-17 Siemens Ag Verfahren zur automatischen justierung von halbleiterscheiben
US4095095A (en) * 1976-03-31 1978-06-13 Tokyo Shibaura Electric Co., Ltd. Apparatus for manufacturing semiconductor devices
JPS5453967A (en) * 1977-10-07 1979-04-27 Canon Inc Mask and wafer for semiconductor circuit manufacture and their alignment unit
JPS5719726A (en) * 1980-07-10 1982-02-02 Nippon Kogaku Kk <Nikon> Positioning device
US4407933A (en) * 1981-06-11 1983-10-04 Bell Telephone Laboratories, Incorporated Alignment marks for electron beam lithography
JPS60144937A (ja) * 1984-01-05 1985-07-31 Nippon Kogaku Kk <Nikon> アライメントマ−クの検出装置
JPS60187020A (ja) * 1984-03-07 1985-09-24 Canon Inc 半導体回路製造用素子及びその位置決め装置
JPS60233822A (ja) * 1984-05-04 1985-11-20 Nippon Telegr & Teleph Corp <Ntt> 位置合せマ−ク

Also Published As

Publication number Publication date
EP0230648A2 (de) 1987-08-05
EP0230648B1 (de) 1992-03-25
JPH0722179B2 (ja) 1995-03-08
EP0230648A3 (en) 1988-03-16
JPS62155532A (ja) 1987-07-10

Similar Documents

Publication Publication Date Title
DE3670641D1 (de) Verfahren zum ableiten von polynukleotiden.
DE3685970T2 (de) Verfahren zum herstellen eines halbleiterbauelements.
DE3581428D1 (de) Verfahren zum ueberziehen von arzneiformen.
DE3776844D1 (de) Verfahren und vorrichtung zum anlegen von unterwassersilos.
DE3686600T2 (de) Verfahren zum herstellen einer harzumhuellten halbleiteranordnung.
DE3852652T2 (de) Verfahren zum zersetzen von ammoniak.
DE3684380D1 (de) Verfahren zum einebnen von halbleiteranordnungen.
DE3682928D1 (de) Verfahren zum polymerisieren von aethylen.
DE3680281D1 (de) Verfahren zum verbinden von silikonbeschichtetem gewebe.
DE3584881D1 (de) Verfahren zum einstellen der werkzeugkoordinaten.
DE3673055D1 (de) Verfahren zum stabilisieren von kugelfoermig polymerisierten polyolefinen.
DE3672059D1 (de) Verfahren zum komprimieren von zwei-pegeldaten.
ATA36284A (de) Vorrichtung zum positionieren bzw. arretieren von werkstuecken
DE3673102D1 (de) Verfahren zum stabilisieren von organopolysiloxanen.
DE3582856D1 (de) Verfahren zum manipulieren von fluessigkeiten.
DE3671583D1 (de) Verfahren zum herstellen eines halbleiter-speicherbauelementes.
ATA196584A (de) Vorrichtung zum foerdern von gegenstaenden
DE3668305D1 (de) Verfahren und vorrichtung zum ausrichten von gegenstaenden.
DE3671324D1 (de) Verfahren zum herstellen einer halbleiteranordnung.
DE3675038D1 (de) Verfahren zum herstellen eines einzelchip-mikrocomputers.
DE3667781D1 (de) Verfahren zum verbinden von keramischen gegenstaenden.
DE3650425D1 (de) Verfahren zum Aufzeichnen von Entnahmefehlern in einem Dokumentenausgabegerät.
DE3682084D1 (de) Verfahren zum einbringen von gamma-aluminiumoxid in einen poroesen keramischen formkoerper.
AT386491B (de) Verfahren zum aufbereiten von gebrauchten primaerzellen
DE3684587D1 (de) Verfahren zum erzeugen von ausrichtungsmarkierungen in einem halbleiterkoerper.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee