DE3539491A1 - Schaltungsanordnung zur taktrueckgewinnung - Google Patents
Schaltungsanordnung zur taktrueckgewinnungInfo
- Publication number
- DE3539491A1 DE3539491A1 DE19853539491 DE3539491A DE3539491A1 DE 3539491 A1 DE3539491 A1 DE 3539491A1 DE 19853539491 DE19853539491 DE 19853539491 DE 3539491 A DE3539491 A DE 3539491A DE 3539491 A1 DE3539491 A1 DE 3539491A1
- Authority
- DE
- Germany
- Prior art keywords
- gate
- input
- counter
- clock
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 5
- 238000011156 evaluation Methods 0.000 claims abstract description 10
- 239000011159 matrix material Substances 0.000 claims abstract description 8
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0331—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19853539491 DE3539491A1 (de) | 1985-11-07 | 1985-11-07 | Schaltungsanordnung zur taktrueckgewinnung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19853539491 DE3539491A1 (de) | 1985-11-07 | 1985-11-07 | Schaltungsanordnung zur taktrueckgewinnung |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3539491A1 true DE3539491A1 (de) | 1987-05-14 |
DE3539491C2 DE3539491C2 (enrdf_load_stackoverflow) | 1989-02-02 |
Family
ID=6285382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19853539491 Granted DE3539491A1 (de) | 1985-11-07 | 1985-11-07 | Schaltungsanordnung zur taktrueckgewinnung |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3539491A1 (enrdf_load_stackoverflow) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3839875A1 (de) * | 1987-11-25 | 1989-06-08 | Dassault Electronique | Vorrichtung zum synchronisieren eines taktgebers mit einem digitalen eingangssignal, insbesondere mit hoher uebertragungsgeschwindigkeit |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4328252C2 (de) * | 1993-08-23 | 1996-02-01 | Sennheiser Electronic | Verfahren und Vorrichtung zur drahtlosen Übertragung digitaler Audiodaten |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2856017A1 (de) * | 1978-12-23 | 1980-07-10 | Bbc Brown Boveri & Cie | Schaltungsanordnung zur taktrueckgewinnung einer bi-phase-codierten nachricht |
-
1985
- 1985-11-07 DE DE19853539491 patent/DE3539491A1/de active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2856017A1 (de) * | 1978-12-23 | 1980-07-10 | Bbc Brown Boveri & Cie | Schaltungsanordnung zur taktrueckgewinnung einer bi-phase-codierten nachricht |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3839875A1 (de) * | 1987-11-25 | 1989-06-08 | Dassault Electronique | Vorrichtung zum synchronisieren eines taktgebers mit einem digitalen eingangssignal, insbesondere mit hoher uebertragungsgeschwindigkeit |
Also Published As
Publication number | Publication date |
---|---|
DE3539491C2 (enrdf_load_stackoverflow) | 1989-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3854706T2 (de) | Phasenregelschleife mit verlängerter Lade- und Entlade-Zeit. | |
DE3785966T2 (de) | Digitale, phasenverriegelte Taktwiedergewinnungsschleife. | |
DE2400394A1 (de) | Schaltungsanordnung zur digitalen frequenzteilung | |
DE3022746A1 (de) | Digitale phasenkomparatorschaltung | |
DE2528812B2 (de) | Antiprellschaltkreis | |
DE3240731A1 (de) | Phasenregelkreis und diesen verwendender miller-decodierer | |
DE3889028T2 (de) | Taktextrahierer mit digitaler phasenverriegelter Schleife für bipolare Signale. | |
DE3431021C2 (enrdf_load_stackoverflow) | ||
DE3302700A1 (de) | Schaltungsanordnung zum einstellen der mittenfrequenz des oszillators eines phasenregelkreises | |
DE2714219C2 (enrdf_load_stackoverflow) | ||
DE3115057C2 (de) | Phasenregelkreis mit einem digitalen Phasendiskriminator | |
DE3539491C2 (enrdf_load_stackoverflow) | ||
DE3026715A1 (de) | Phasenvergleichsschaltung | |
DE2616398B1 (de) | Schaltungsanordnung zur regelung der impulsfolgefrequenz eines signals | |
EP0262609A2 (de) | Digitaler Phasenregelkreis | |
DE1292183B (de) | Schaltungsanordnung zur Phasenkorrektur von von einem Taktgeber abgegebenen Signalen durch impulsfoermige Steuersignale | |
DE2613930B2 (de) | Digitaler Phasenregelkreis | |
DE3924907A1 (de) | Redundante taktgeberanordnung | |
DE3633024C2 (de) | Schaltungsanordnung für die Phasensynchronisierung zweier Taktimpulsfolgen | |
DE2602169C2 (de) | Schaltungsanordnung zum zyklischen Erzeugen einer signaltechnisch sicheren Folge von Steuerimpulsen | |
DE2358915C3 (de) | Schaltungsanordnung zur Störsignalunterdrückung bei digitaler Signalübertragung | |
DE4202016C1 (en) | Channel clock generation for data transmission - setting data w.r.t. rising edge, and using pulse from counter to generate channel clock in second counter under control of evaluation unit | |
DE3531033C2 (enrdf_load_stackoverflow) | ||
DE2245477C3 (de) | Einstellbarer dekadischer Frequenzteiler | |
DE3042761A1 (de) | Schaltungsanordnung zur gewinnung einer elektrischenbezugstakt-impulsfolge fuer die dekodierung einer von einem aufzeichnungstraeger gelesenen und auf diesem aufgezeichneten mehrlaengenschrift |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8320 | Willingness to grant licenses declared (paragraph 23) | ||
8339 | Ceased/non-payment of the annual fee |