DE3401292A1 - Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb - Google Patents

Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb

Info

Publication number
DE3401292A1
DE3401292A1 DE19843401292 DE3401292A DE3401292A1 DE 3401292 A1 DE3401292 A1 DE 3401292A1 DE 19843401292 DE19843401292 DE 19843401292 DE 3401292 A DE3401292 A DE 3401292A DE 3401292 A1 DE3401292 A1 DE 3401292A1
Authority
DE
Germany
Prior art keywords
test
comparison
transition process
parameters
course
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19843401292
Other languages
German (de)
English (en)
Other versions
DE3401292C2 (enExample
Inventor
Dmitrij Vasil'evič Moskva Šabalov
Valerij Viktorovič Krjuk Moskovskaja oblast' Gavrilov
Aleksandr Sergeevič Očkov
Ruslan Arkad'evič Moskva Vladimirskij
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SABALOV DMITRIJ VASIL'EVIC
VLADIMIRSKIJ RUSLAN ARKAD'EVIC
Original Assignee
SABALOV DMITRIJ VASIL'EVIC
VLADIMIRSKIJ RUSLAN ARKAD'EVIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SABALOV DMITRIJ VASIL'EVIC, VLADIMIRSKIJ RUSLAN ARKAD'EVIC filed Critical SABALOV DMITRIJ VASIL'EVIC
Priority to DE19843401292 priority Critical patent/DE3401292A1/de
Publication of DE3401292A1 publication Critical patent/DE3401292A1/de
Application granted granted Critical
Publication of DE3401292C2 publication Critical patent/DE3401292C2/de
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
DE19843401292 1984-01-16 1984-01-16 Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb Granted DE3401292A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19843401292 DE3401292A1 (de) 1984-01-16 1984-01-16 Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19843401292 DE3401292A1 (de) 1984-01-16 1984-01-16 Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb

Publications (2)

Publication Number Publication Date
DE3401292A1 true DE3401292A1 (de) 1985-07-25
DE3401292C2 DE3401292C2 (enExample) 1987-06-19

Family

ID=6225070

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19843401292 Granted DE3401292A1 (de) 1984-01-16 1984-01-16 Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb

Country Status (1)

Country Link
DE (1) DE3401292A1 (enExample)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0327872A1 (de) * 1988-02-10 1989-08-16 Siemens Aktiengesellschaft Verfahren zur Prüfung und Fehleranalyse von elektrischen Schaltungsmoduln

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU530287A1 (ru) * 1974-07-22 1976-09-30 Предприятие П/Я Р-6707 Устройство дл контрол цифровых больших интегральных схем

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU530287A1 (ru) * 1974-07-22 1976-09-30 Предприятие П/Я Р-6707 Устройство дл контрол цифровых больших интегральных схем

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SU-Z.: Steuersysteme und -maschinen, 1978, Nr.3, S.93-95 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0327872A1 (de) * 1988-02-10 1989-08-16 Siemens Aktiengesellschaft Verfahren zur Prüfung und Fehleranalyse von elektrischen Schaltungsmoduln

Also Published As

Publication number Publication date
DE3401292C2 (enExample) 1987-06-19

Similar Documents

Publication Publication Date Title
DE10116380B4 (de) Halbleiterprüfsystem
DE69900676T2 (de) Kompensation der schleifenverzögerungseffekte in automatischen prüfeinrichtungen
DE68924744T2 (de) Kontaktstiftelektronik-Einrichtung mit Phasenjustierung für einen IC-Tester und Verfahren zur Phasenjustierung.
DE3888301T2 (de) Digitalschaltungsprüfgerät.
DE69712236T2 (de) Fehlerdiagnosevorrichtung für CMOS-integrierte Schaltungen und Diagnoseverfahren
DE19937232B4 (de) Entwicklungs- und Bewertungssystem für integrierte Halbleiterschaltungen
DE4404445C2 (de) Integrierte Halbleiterschaltung und Verfahren zum Testen derselben
DE3702408C2 (enExample)
DE68925994T2 (de) Programmgesteurte In-circuit-Prüfung von Analogdigitalwandlern
DE69314683T2 (de) Verfahren und Gerät zum Prüfen von Ein-/Ausgabeverbindungen des Randsteckverbinders einer Schaltkreiskarte mit Boundary Scan
DE60103361T2 (de) Bitfehlerratenmessung
DE3825260A1 (de) Verfahren und anordnung zur fehlerdiagnose an elektrischen schaltungen
DE602004009329T2 (de) Verfahren und system zum selektiven maskieren von testantworten
DE69220709T2 (de) Prüfmustererzeugungseinrichtung für sequentielle Logikschaltung einer integrierten Schaltung und Verfahren dazu
DE69731053T2 (de) Prüfung von Schaltungen mit Schmitt-Eingängen
DE69215090T2 (de) Verfahren und System zum Testen eines integrierten Schaltkreises mit Abfragedesign
DE19908882B4 (de) Vergleicherschaltung für ein Halbleiter-Prüfsystem
DE102006021766A1 (de) Systeme, Verfahren und Computerprogramme zum Kalibrieren eines automatisierten Schaltungstestsystems
DE3486064T2 (de) Logische schaltung mit eingebauter selbsttestfunktion.
DE102007007339A1 (de) Verfahren und Vorrichtung zum Lokalisieren von Fehlern auf elektronischen Leiterplatten
DE3401292A1 (de) Verfahren zur pruefung von diskreten und integrierten schaltungen im betrieb
EP0178425A1 (de) Verfahren und Vorrichtung zur Fehlerlokalisierung einer elektrischen Schaltung mit einem Lichtstrahl
DE19900974A1 (de) Verfahren und System zum Suchen kritischer Pfade in Halbleitervorrichtungen
DE10328719B4 (de) Verfahren zum Testen von elektronischen Bauteilen
DE112006003430T5 (de) Prüfvorrichtung und Stiftelektronikkarte

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee