DE2829709A1 - Verfahren und anordnung zur erzeugung zeitlich unmittelbar aufeinanderfolgender impulszyklen - Google Patents

Verfahren und anordnung zur erzeugung zeitlich unmittelbar aufeinanderfolgender impulszyklen

Info

Publication number
DE2829709A1
DE2829709A1 DE19782829709 DE2829709A DE2829709A1 DE 2829709 A1 DE2829709 A1 DE 2829709A1 DE 19782829709 DE19782829709 DE 19782829709 DE 2829709 A DE2829709 A DE 2829709A DE 2829709 A1 DE2829709 A1 DE 2829709A1
Authority
DE
Germany
Prior art keywords
pulse
cycle
time
line
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19782829709
Other languages
English (en)
Other versions
DE2829709C2 (de
Inventor
Dieter Staiger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IBM Deutschland GmbH
Original Assignee
IBM Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IBM Deutschland GmbH filed Critical IBM Deutschland GmbH
Priority to DE2829709A priority Critical patent/DE2829709C2/de
Priority to JP53117544A priority patent/JPS6042421B2/ja
Priority to FR7829353A priority patent/FR2406912A1/fr
Priority to US06/051,073 priority patent/US4263669A/en
Priority to GB7922388A priority patent/GB2025100B/en
Priority to JP54081578A priority patent/JPS6042422B2/ja
Publication of DE2829709A1 publication Critical patent/DE2829709A1/de
Application granted granted Critical
Publication of DE2829709C2 publication Critical patent/DE2829709C2/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/10Test algorithms, e.g. memory scan [MScan] algorithms; Test patterns, e.g. checkerboard patterns 
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/78Generating a single train of pulses having a predetermined pattern, e.g. a predetermined number
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • G01R31/31921Storing and outputting test patterns using compression techniques, e.g. patterns sequencer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Pulse Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

Anmelderin: IBM Deutschland GmbH
Pascalstraße 100
7000 Stuttgart 80
bl/bm/bd
Verfahren und Anordnung zur Erzeugung zeitlich unmittelbar
aufeinanderfolgender Impulszyklen
Die Erfindung betrifft ein Verfahren und eine Anordnung
;zur Erzeugung zeitlich unmittelbar aufeinanderfolgender
Impulszyklen. Derartige Impulsfolgen sind insbesondere
zum Austesten von Speicherprodukten (Speicher mit zugehörigen !
Pufferspeichern) u.a. mit erforderlich. ι
Beim Austesten von Speicherprodukten wird diesen ein ent- \
sprechendes Impulsmuster zugeführt. (Fign. 4, 5). Das Ver- \
halten des Speicherproduktes hinsichtlich dieses Impuls- ,
musters wird aufgezeichnet und mit theoretischen Wunsch- ;
werten verglichen. Der Vergleich beider Werte ermöglicht ! eine Aussage, ob das Speicherprodukt wie gewünscht arbeitet oder ob an bestimmten Stellen Fehler vorliegen.
Die zu erzeugende Impulsfolge ist zunächst theoretisch ; durch die Spezifikationen des Speicherproduktes vorgegeben. Ausgehend von diesen theoretischen Werten muß es j
praktisch von einem Impulsgenerator erzeugt werden. i
Bisher wurde ein Speicherprodukt mit einer eigens für die- ; ses Produkt geschaffenen Hardware-Testeinrichtung geprüft.
Solche Hardware-Testeinrichtungen sind jedoch mit dem Nach-.teil behaftet, daß sie nur für ein spezielles Speicherlprodukt verwendet werden können. Weiterhin sind solche
;Hardware-Testeinrichtungen mit dem Nachteil behaftet, daß
'sogenannte Wartezeiten in Kauf genommen werden müssen. In
idiesen Wartezeiten können sich bestimmte Veränderungen
GE 978 014
- 6 im auszutestenden Produkt einstellen. Unter solchen Ver-
änderungen kann das Ent- oder Umladen von Kapazitäten verstanden werden und anderes mehr.
Zur näheren Erklärung sei bemerkt, daß für ein möglichst optimales Austesten auch der Fall zu berücksichtigen ist, daß bei einem von der Produktseite her bestimmten Ereighis eine Impulsfolge von einer anderen abgelöst werden Jnuß. D.h., die ursprüngliche Impulsfolge ist durch eine heue Impulsfolge beim Auftreten eines solchen Ereignisses zu ersetzen. Das Umschalten von einer Impulsfolge auf eine andere erforderte bei herkömmlichen Hardware-Testeinrichfcungen eine bestimmte Zeit. Ein nahtloses Umschalten war aus technischen Gründen nicht möglich, da das Umschalten auf eine neue Impulsfolge erst zu einer Zeit erfolgen kann, wenn immer auftretende Umschalt-Einschwingvorgänge abgeklungen sind. Durch die Inkaufnahme einer dadurch bedingten Wartezeit mußte jedoch der Nachteil in Kauf genommen herden, daß sich während dieser Wartezeit andere Konditionen ;im auszutestenden Produkt einstellen konnten.
Zur Vermeidung dieser Nachteile wurden ein Verfahren und eine Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulsfolgen vorgeschlagen, über die im folgenden Näheres ausgesagt wird. Dieses vorgeschlagene Verfahren und die zur Durchführung dieses Verfahrens vorgeschlagene Anord-
:nung sind jedoch mit dem Nachteil behaftet, daß die zeitliche JAuflösung der durch sie erzeugbaren Impulszyklen nur im :iO-nsec-Bereich liegt, mit anderen Worten: Mit Hilfe des vor-,geschlagenen Verfahrens ist es nur möglich, Impulszyklen ab 30 nsec aufwärts mit ca. 10 nsec-Rasterung zu erzeugen. Jeder jimpulszyklus wird durch einen kurzzeitigen Zyklusstartpuls !eingeleitet. Es ist möglich, von diesem Zyklusstartpuls ,innerhalb des Zyklus einen Impuls vorgebbarer Breite und vorgebbaren zeitlichen Abstandes zum Zyklusbeginn abzuleiten
(Fig, 14A). 909803/0319
GE 978 014
Eine höhere zeitliche Auflösung der Impulszyklen ist mit dem j ursprünglich vorgeschlagenen Verfahren und der ursprünglich ι vorgeschlagenen Anordnung zur Durchführung dieses Verfahrens
■durch die begrenzte Schnelligkeit selbst modernster Schaltkreistechnologie nicht möglich, d.h. Impulszyklen mit z.B. 30, 40, : 60, 50, 90 nsec Dauer sind möglich, nicht aber solche mit z.B. ·
32, 37, 43, 57 oder 69 nsec Dauer. Für viele Anwendungen sind i jedoch gerade solche Impulszyklen hoher zeitlicher Auflösung .
(z.B. im 1 nsec-Bereich) erforderlich, beispielsweise für das [ Austesten sehr schneller Speicherprodukte u.a.m.
Es ist deshalb Aufgabe der Erfindung, unter Anwendung des , ursprünglich vorgeschlagenen Verfahrens - ohne Verwendung j schnellerer bisher noch nicht bekannter Schaltkreise - eine ! Möglichkeit zur größeren zeitlichen Auflösung zu erzeugender
zeitlich unmittelbar aufeinanderfolgender Impulszyklen anzugeben.
Diese Aufgabe wird in vorteilhafter Weise erfindungsgemäß
durch die im kennzeichnenden Teil der Ansprüche 1 und 7 angegebenen Maßnahmen gelöst. Weitere Merkmale der Erfindung
■sind den Unteransprüchen zu entnehmen.
!Ein Ausführungsbeispiel der Erfindung ist in den Zeichnungen
(dargestellt und wird im folgenden näher beschrieben:
i ■-.-■"
iEs zeigen:
:Fig. 1 eine schematische Darstellung einer Schaltung
: zur Erzeugung zeitlich unmittelbar aufein-
i anderfolgender Impulszyklen mit hoher zeit-
I licher Auflösung,
Fig. 2 eine schematische Darstellung einer Schaltung
zur Erzeugung zeitlich unmittelbar aufein-
GE 978 014
,829709
anderfolgender Impulszyklen mit niederer
zeitlicher Auflösung,
Fig. 3 eine schematische Darstellung von Zählimpulsen
mit dem Vermerk bestimmter Zeitpunkte im Zusammenhang mit der Betriebsweise der Schaltung nach Fig. 2,
Fig. 4 eine schematische Darstellung von aufeinander-
fο1genden Impulsfolgen,
,Fig. 5 eine schematische Darstellung eines Impulsmuster
generators und eines Speicherproduktes,
iFig. 6 eine schematische Darstellung eines Impuls
verlaufes unter Vermerk einzelner Zeitpunkte,
; welche für das Verständnis bei der Erzeugung
ι zeitlich unmittelbar aufeinanderfolgender
Impulszyklen mit einer Schaltung nach Fig. 2
j erforderlich sind,
Fig. 7 eine schematische Darstellung eines Speichers
mit Programmteilen zur Erzeugung verschiedener Impulsfolgen,
Fig. 8 - eine vereinfachte Darstellung einer Schaltung
zur Erzeugung von Impulsfolgen unter Verwendung zweier Oszillatoren, j
Fig. 9 eine stark vereinfachte Schaltung zur Dar- ;
stellung des Prinzips der Erzeugung zeitlich ' unmittelbar aufeinanderfolgender Impulsfolgen;
mit Hilfe eines AbwärtsZählers,
Tig. 10 eine schematische Darstellung einer Schaltung!
zur Impulserzeugung nach Auftreten des j
: 978 014
- 9 Zyklusbeginnimpulses.
Fig. 11 eine detaillierte Darstellung der Zeitge-
bungsschaltung nach Fig. 1,
Fig. 12 eine schematische Darstellung eines Zähltakt
verlaufes unter Vermerk einzelner Zeitpunkte r welche für das Verständnis bei der Erzeugung : eitlich unmittelbar aufeinanderfolgender
Impulszyklen gemäß Schaltung nach Fig. 1 erforderlich sind, !
Fign. 13A, B eine schematische Darstellung von Impulsdia- '
grammen mit Auflösungen im 10 nsec - und ;
1 nsec-Bereich,
Fign. 14A eine schematische Darstellung zur Tastung
und 14B von Sendefrequenzen mit einer Impulsfolge,
welche mit Hilfe der Schaltung nach Fig. 1
erzeugbar ist,
Fig. 15 eine schematische Darstellung diskreter um
eine Trägerfrequenz gruppierter Modulations- . frequenzen. :
i Zunächst wird auf das ursprünglich vorgeschlagene Verfahren ; und die Anordnung zur Erzeugung zeitlich unmittelbar aufein- | anderfolgender Impulszyklen eingegangen. ;
In Fig. 5 ist in stark schematisierter Form gezeigt, wie
ein programmierter Impulsmustergenerator 20 ein Impulsmuster erzeugt, mit dem ein Speicherprodukt 21 zu dessen
Austestung beaufschlagt wird. Dabei können dem Speicherjprodukt auf ein oder mehreren Leitungen aufeinanderfolgende
Impulsfolgen zugeführt werden. Die Programmierbarkeit des
ge 978 014 9 0 9 8 8 3 / 0.1 $ 9
Impulsmustergenerators gestattet es, diesen universell für Verschiedene Speicherprodukte einzusetzen. Die verwendete !Programmiersprache, über die an späterer Stelle noch Genaueres ausgesagt wird, sieht dabei die Möglichkeit vor, in jedem Befehl eine Zeitangabe zu machen. Diese Zeit gibt die Gesamtzeit an, in welcher dieser Befehl (ein Produktzyklus) inklusive einer möglichen Branch-Operation - ausgeführt wird. In anderen Worten: Diese Zeitangabe drückt aus, nach welcher Zeit der nächste Befehl beginnt.
£n Fig. 6 ist ein Impulsverlauf schematisch wiedergegeben (unter Vermerk einzelner Zeitpunkte, welche für das Verßtändnis bei der Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen mit einer Schaltung nach Fig. 2 erforderlich sind. Mit den in Fig. 6 dargestellten Impulsen 11 und 12 wird das Speicherprodukt beaufschlagt. Ein sogenannter Produktzyklus umfaßt die Zeit T z.B. von der Rückflanke eines Impulses zum anderen. Es wird davon ausgegangen, daß beim Auftreten einer bestimmten Kondition im Produkt das Umschalten eines Zyklus zu einem anderen nathlos erfolgen soll. Eine solche Kondition tritt aber bereits zum Zeitpunkt t vor dem Ablauf eines Zyklus auf. An diesen Zyklus müßte sich dann
ein weiterer zeitlich nahtlos anschließen. Zum Zeitpunkt t jnuß es also bereits möglich gemacht werden, die Erzeugung des (folgenden Zyklus vorzubereiten.
j?ig. 7 zeigt dazu nähere Einzelheiten in schematischer Darstellung. Es sei angenommen, daß die einzelnen Zyklen jiber bestimmte Programmteile z.B. P1 und P2, die an verschiedenen Stellen eines Computerspeichers 1 gespeichert sind, erzeugt werden. Wenn an die Erzeugung eines Zyklus z.B. durch den Programmteil P1 - die Erzeugung eines unmittelbar folgenden Zyklus durch den Programmteil P2 anschließen soll, muß das Programm vom Programmteil P1 zum Programmteil p2 verzweigen. Zur Ausführung dieser Verzweigung dient eine Sogenannte Branch-Operation. Wenn also zum Zeitpunkt t
ge 978 014 809803/0388
829709
eine Kondition auftritt, welche besagt, daß der folgende
Zyklus z.B. durch den Programmteil P2 erzeugt werden soll,
so kann bereits zu diesem Zeitpunkt t eine Branch-Operation
zum Programmteil P2 ausgeführt werden. Demnach laufen vom Zeitpunkt t ab also zwei Vorgänge parallel ab.
1. die weitere Ausführung des Impulses 12 und
2. die Ausführung des Branch-Befehls zum Programmteil P2.
Es sei gewährleistet - wie im folgenden noch ausführlicher · : beschrieben wird - daß nach Beendigung des Impulses 12 die j Branch-Operation auch ausgeführt wurde, so daß sich vom = Zeitpunkt te an die Erzeugung des neuen Zyklus durch , den Programmteil P2 zeitlich unmittelbar anschließen kann. > Mit anderen Worten: Während der Ausführung der Branch-Operation läuft der alte Zyklus weiter bis zu seinem Ende. )
ι Wie in Fig. 8 vereinfacht dargestellt, wurden zur Erzeu- ,
gung zweier aufeinanderfolgender Zyklen nach dem j
Stand der Technik zwei Oszillatoren 22 und 23 verwendet. !
Es sei davon ausgegangen, daß beide Oszillatoren wahlweise
über den Schalter 24 auf eine gemeinsame Ausgangsleitung
arbeiten. Bei der Umschaltung eines durch den Oszillator 1
erzeugten Zyklus auf einen durch den Oszillator 2 zu
'erzeugenden Zyklus treten jedoch immer Einschwingvorgänge auf. Es ist nicht möglich, den Umschaltzeitpunkt
nach Abklingen des immer vorhandenen Einschwingvorganges
iauf eine ganz bestimmte exakte Zeit zu definieren.
Dieser Nachteil tritt bei dem ursprünglich vorgeschlagenen
System, wie es in stark vereinfachter Form zunächst in Fig. 9
!dargestellt ist, nicht auf.
829709
: - 12 -
;in Fig. 4 sind drei aufeinanderfolgende Impulsfolgen, Impulsfolge 1, 2 und 3 dargestellt.
Die einzelnen Zyklen innerhalb der Impulsfolgen sind gleichlang. Ein Zyklus reicht von einer auf der Zeitachse nach unten stark ausgezogenen Markierung bis zur darauffolgenden. In Fig. 4 umfaßt die Impulsfolge 1, welche beispielsweise durch den Programmteil P1 (Fig. 7) erzeugt wird, insgesamt drei Zyklen a 80 nsec; die Impulsfolge 2, welche durch den Programmteil P2 (Fig. 7) erzeugt wird, insgesamt zwei Zyklen ä 170 nsec und die Impulsfolge 3, welche durch den Programmteil P3 (Fig. 7) erzeugt wird, zwei Zyklen ä 50 nsec. Innerhalb jedes Zyklus in der gleichen Impulsfolge tritt ein Impuls auf. Der Impulsbeginn kann mit dem Zyklusbeginn zusammenfallen; er kann aber auch je nach Festlegung 'erst zu einer bestimmten Zeit nach Zyklusbeginn auftreten. Die Impulslänge kann je nach Festlegung variieren. Jedoch sind innerhalb aller Zyklen in ein und derselben Impulsfolge alle Impulsrelationen gleich.
Zum besseren Verständnis sei darauf hingewiesen, daß die in |Fig. 2 bzw. Fig. 9 gezeigte Schaltung der Erzeugung eines jzyklusbeginns dient, während die Erzeugung eines Impulses
!innerhalb eines Zyklus mit herkömmlichen Mitteln erfolgt, auf die auch noch näher eingegangen wird.
Die ursprünglich vorgeschlagene Schaltung (Fig. 9) umfaßt im wesentlichen einen Oszillator 19, einen Abwärtszähler 3 und einen Speicher 1. In diesem Zusammenhang ist die Verwendung nur eines Oszillators, der auf dem Abwärtszähler 3 arbeitet, wesentlich. Der Abwärtszähler 3 startet mit einem Ausgangswert, der von einer adressierten Stelle aus dem Speicher 1 in diesen Zähler geladen wird. Der Zählerausgangswert entspricht der jeweiligen Zeitangabe in dem programmierten Befehl. Das Abwärtszählen erfolgt mit einer Frequenz von maxi-
GE 978 014
909883/0369
829709
mal ca. 100 MHz. (Höhere Frequenzen können z.Zt. durch die begrenzte Schnelligkeit selbst modernster verfügbarer Schaltkreise nicht angewendet werden). Die Zählimpulse sind dabei 10 nsec voneinander entfernt. Bevor während des Abwärtsζählprozesses der Zählerstand null erreicht wird, erfolgen bestimmte Maßnahmen. So wird zu einem Zeitpunkt von z.B. 20 nsec vor Ablauf des Zählvorganges auf den Zählerstand null das Laden des AbwärtsZählers mit einem neuen Ausgangswert vorbereitet. Das Laden des neuen Ausgangswertes erfolgt zu einem Zeitpunkt, zu dem bei Fortführung des alten Zählvorganges der Zählerstand Null erreicht würde.
Dadurch ist gewährleistet, daß sich an den alten Abwärtszähl- j Vorgang zeitlich unmittelbar ein neuer Abwartszählvorgang an- ' schließen kann, ohne daß Wartezeiten in Kauf genommen werden : müssen. Solche Wartezeiten können entstehen, wenn z.B. der -alte Zählvorgang bis zu dem Zählerstand null durchgeführt würde!, dann anschließend das Laden eines neuen Ausgangswertes in -diesen Zähler erfolgen würde, wonach, sich dann erst tin neuer Abwärtszählvorgang anschließen könnte.
Um die zeitaufwendige Branch-Operation entsprechend zu \ berücksichtigen, erfolgt z.B. 50 nsec vor Ablauf eines Zählvorganges eine Abfrage, ob eine Branch-Kondition vorliegt. Ist dies der Fall, so wird diese Branch-Operation zu diesem Zeitpunkt bereits eingeleitet, damit durch sie noch rechtzeitig vor Ablauf des alten Zählvorganges ein neuer Zählerausgangswert zur Verfügung gestellt werden kann, der wie zuvor beschrieben, im "letzten Moment" des alten Abwärtszählzyklus in den Zähler geladen wird. Die schaltungstechnischen Einzelheiten sind in Fig. 2 dargestellt und werden anschließen^ näher beschrieben. Es sei in diesem Zusammenhang bemerkt, daß die Erzeugung eines Impulses für den Zyklusbeginn vom Abwärts- \zähler abgeleitet wird.
GE 978 014
909803/0369
829709
An dieser Stelle sei zunächst nur soviel bemerkt, daß zur Festlegung des Zyklusbeginns auf Leitung 15 ein kurzzeitiger Zyklusbeginnimpuls erzeugt wird. Nach Zeitablauf eines Zyklus wird dann wieder ein neuer Zyklusbeginnimpuls erzeugt, wobei alle Zyklen zeitlich unmittelbar aufeinander folgen.
Ausgehend von der Vorderflanke eines Zyklusbeginnimpulses können mit herkömmlichen Mitteln innerhalb der Zeit eines Zyklus Impulse vorgegebener Zeitrelationen erzeugt werden, wie sie z.B. in Fig. 4 dargestellt sind.
Fig. 2 zeigt schematisch eine Schaltung zum Laden des Abwärtszählers 3 mit einem Ausgangswert aus einem adressierbaren Speicher 1 und eine Detektorschaltung 5 zur Feststellung eines bestimmten Zählerstandes. Diese Detektorschaltung dient auch zur Vorbereitung des Nachladens des AbwärtsZählers 3. Mit einem neuen Ausgangswert aus einem Speicher 1. Dieses Nachladen erfolgt zu einem Zeitpunkt, zu dem der Zähler 3 beim Abwärtszählen den Zählerstand null erreichen würde.
Der Zähler 3 wird über die Taktleitung 9 und die Leitung 10 mit 100 MHz-Impulsen beaufschlagt. Bei diesem Zähler kann es 'sich beispielsweise um einen 8-Bit-Binärzähler handeln. Er weist Ausgangsleitungen 4 für die Zählerstände 1, 2, 3, 4, 5, 6, 7 und 8 auf. Sämtliche Ausgänge des Zählers 3 sind bis auf Sen Ausgang für den Zählerstand 2 mit der UND-Schaltung 5 verbunden. Es gilt folgende Zuordnung: binäre Null = negatives Eingangssignal für die UND-Schaltung; binäre Eins = positives Eingangssignal für die UND-Schaltung.
JEs sei angenommen, daß das UND-Glied durchschaltet, wenn alle iseine Eingangsleitungen negativ sind. Es sei davon ausgegangen, jäaß während des laufenden Betriebes der Zähler 3 einen Stand JVOn 2 erreicht hätte. Bei diesem Zählerstand 2 liefert das iüND-Glied 5 ein Ausgangs signal, weil alle seine Eingangslei-
GE 978 °14 909883/0369
tungen negativ sind und die Ausgangsleitung für den Zähler- ; stand 2 nicht mit dem UND-Glied verbunden ist. Die Leitung 8 sei zu diesem Zeitpunkt auch negativ. Durch das dann am UND-Glied-Ausgang auf Leitung 6 auftretende Signal wird das Flip-Flop 7 vorbereitet. Dieses Flip-Flop 7 liefert dann an seinem :
Ausgang Q auf Leitung 8 ein Ausgangssignal bzw. an seinem Ausgang Q auf Leitung 12 die Negation dieses Ausgangssignales, : wenn auf der Taktleitung 9 die nächste positive Flanke eines Zählimpulses auftritt.
Durch das Signal auf Leitung 8 wird das UND-Glied 5 gesperrt, während das Signal auf Leitung 12 den Abwärtszähler mit dem Auftreten des nächsten Taktsignales auf Leitung 9, 10 in die Lage versetzt, einen neuen Ausgangswert aus dem Speicher 1 aufzunehmen. Dieser Ladevorgang erfolgt zu einem Zeipunkt, zu j dem durch den anstehenden Zählimpuls der alte Inhalt des ! Zählers 3 auf den Wert null herabgezählt würde. j
Nach dem Laden eines neuen Ausgangswertes beginnt ein erneuter \ Abwärtszählvorgang. Das Signal auf Leitung 8 steht nur solange an, wie auf der Leitung 6 ein Ausgangssignal zur Verfügung steht. Diese Forderung ist jedoch nur für den Zählerstand 2 erfüllt.
Der eigentliche Zeitpunkt für den Beginn einer Impulsfolge !wird vom Q-Ausgang des Flip-Flops 7, Leitung 12, abgeleitet. Von dieser Leitung führt eine Verbindungsleitung 13 zu einem Flip-Flop 14. Mit dem Auftreten eines Signals auf (Leitung 13 wird der Ausgang des Flip-Flops 14 aktiviert
KSpannungssprung). Dieser Spannungssprung wird über die [Leitung 16, einem Verzögerungsglied 17 und Leitung 18 auf jeinen zweiten Eingang des Flip-Flops 17 zurückgeführt, jwodurch Leitung 15 wieder inaktiviert wird.
.uf diese Weise steht auf Leitung 15 ein durch das Verzögerungsglied 17 bedingter kurzzeitiger Zyklusbeginnimpuls zur
GE 978 °14 909883/0309
ί - 16 -
Verfügung. (Über die Impulserzeugung innerhalb eines Zyklus wird im Zusammenhang mit Fig. 10 etwas ausgesagt).
Nach Ablauf eines Zyklus wird zeitlich unmittelbar anschließend ein neuer Zyklusbeginnimpuls erzeugt. Die Zeitdauer der Zyklen sind per Programmbefehle vorgegeben und stehen als Zählerausgangswerte im Speicher 1 zur Verfügung.
Durch diese schaltungstechnischen Maßnahmen wird gewährleistet, daß der neue Ausgangswert zu einem Zeitpunkt in den Zähler 3 geladen wird, zu dem sonst der alte Inhalt dieses Zählers auf den Wert null zurückgezählt werden würde. In der praktischen Realisierung des Impuls-Gene- !rators treten durch den verwendeten Oszillator von 100 MHz !impulsabstände von jeweils 10 Nanosekunden auf.
iDie Abfrage auf den Zählerstand 2 bedeutet demnach, daß (dieser Zählerstand zu einem Zeitpunkt 20 Nanosekunden vor Ablauf des AbwärtsZählvorganges abgefragt wird, um einen neuen Ladevorgang einzuleiten.
Beim Auftreten einer Branch-Operation (Programmverzweigung) innerhalb des Speichers 1 muß berücksichtigt werden, daß zur Ausführung dieser Branch-Operation eine Zeit von beispielsweise 20 bis 50 Nanosekunden erforderlich ist. D.h., ca. 50 Nanosekunden vor Ablauf eines AbwärtsZählvorganges muß festgestellt werden, ob eine solche Branch-Kondition überhaupt vorliegt. Sollte dies der Fall sein, so muß diese Branch-Operation bereits zu diesem Zeitpunkt eingeleitet werden, um zu gewährleisten, daß der neue Ausgangswert ι für den Zähler, der im Ergebnis der Branch-Operation i geliefert wird, auch rechtzeitig vor Ablauf des alten ' Abwärtszählvorganges zur Verfügung steht und in den [
Zähler geladen werden kann.
GE 987 014"
9098&5/03G9
Demnach ist zu einem entsprechenden Zeitpunkt z.B. 50 Nanosekunden vor Ablauf des Abwärtszählvorganges über eine entsprechende Detektorschaltung (nicht dargestellt) in Analogie zu der Detektorschaltung diesmal für den Zählerstand 5 abzufragen, ob einer Branch-Bedingung genüge getan werden muß oder nicht. Dieser Zeitpunkt ist durch die Hardware des Systems vorgegeben. Er gewährleistet, daß in der bis Ende des AbwärtszähIvorganges verbleibenden Zeit die Branch-Operation auch ausgeführt werden kann.
Es sei angenommen, daß eine Anordnung, bestehend aus einem Speicher mit vorgeschaltetem Puffer zu testen ist. Diese Anordnung - im folgenden Produkt - genannt, erfordert es, daß sie im Test in bestimmten Zykluszeiten mit verschiedenen Impulsfolgen bzw. verschiedenen Impulsen beaufschlagt werden muß. Die unterschiedlichen Impulsfolgen sollen dabei zeitlich nahtlos aufeinanderfolgen.
Während des Produkttestes wird der Puffer seriell mit zeitlich unmittelbar aufeinanderfolgender Impulsfolgen geladen. Danach wird die Pufferinformation parallel in den Speicher an bestimmte vorgegebene Adressen geschrieben. Anschließend wird der Puffer erneut geladen und der Pufferinhalt an inzwischen modifizierte Speicheradressen geschrieben etc. Zwischenzeitlich erfolgt ein Auslesen des Puffer- bzw. Speicherinhaltes, um festzustellen, ob das Produkt im Vergleich mit Wunschwerten korrekt arbeitet.
Zur Erzeugung einer periodischen Folge aufeinanderfolgender verschiedener Impulsfolgen wird ein Programm verwendet. Eine hierzu zweckmäßig zu verwendende Programmiersprache umfaßt verschiedene Statements. Ein Programmstatement genügt folgendem schematischen Aufbau:
978 016 909883/0369
I Adresse
II OP-Code
III Kondition
IV Zykluszeit
V Adreßinodifikation
VI Kontrollbits
VII Daten
VIII Zeitgebung
Zu I: Diese Adresse gibt an, wohin das Programm verzweigen soll. Unter dieser Adresse ist ein Programmteil zur Erzeugung einer bestimmten Impulsfolge gespeichert.
Zu II: Der Operationscode gibt unter anderem an, ob das Programm mit der im Speicher unmittelbar folgenden nächsten Adresse ausgeführt werden soll, oder ob eine Branch-Operation ansteht.
Zu III: Die Kondition gibt an, wann der Operationscode 'ausgeführt werden soll, z.B., wenn eine bestimmte Speicher- |adresse erreicht ist oder wenn z.B. ein bestimmter Fehler Jim zu testenden Speicher auftritt.
;Zu IV: Die Zykluszeit gibt an, wie lange der Impulszyklus !dauern soll. (Diese Angaben sind produktspezifisch vorigegeben) .
:Zu V: Unter Adreßmodifikation erfolgen z.B. Angaben zur Adreßerhöhung der Pufferadresse oder der Speicheradresse
pro Zyklus.
Zu VI: Die Kontrollbits steuern z.B. das Einschreiben in den Puffer oder in den Speicher bzw. das Auslesen aus dem
Puffer oder dem Speicher.
GE 978 014 909803/0369
Zu VII: Als Daten werden Angaben zum Datenmuster für das Einschreiben während der Zyklen vorgegeben.
Zu VIII: Die "Zeitgebung" betrifft Angaben zu Impulslänge und -abstand, so wie es vom Produkt her gefordert wird.
Mit dem Zyklusinitiierungspuls auf Leitung 15 wird ein Impulsmuster eingeleitet, dessen Daten produktspezifisch vorgegeben sind und dessen Impulsverlauf nach Impulsbreite und Impulsabstand entsprechend diesen Daten während der Zykluszeit generiert wird. Nähere Erläuterungen dazu sind im Zusammenhang mit Fig. 10 gegeben.
Mit anderen Worten: Der zu erzeugende Zyklusbeginnimpuls steht auf der Leitung 15 des Flip-Flops 14 zur Verfügung. Es wird mittels der im Zusammenhang mit Fig. 2beschriebenen Schaltung erzeugt nach Maßgabe der programmierten Befehle. Wie die einzelnen Impulsfolgen auszusehen haben, ist durch das auszutestende Produkt vorgegeben, was in den einzelnen Programmbefehlen zu berücksichtigen ist.
In Fig. 3 ist eine Anzahl von Zählimpulsen schematisch dargestellt. Die über den Zählimpulsen angegebenen Zahlen beziehen sich auf den Zählerstand, der durch den entsprechenden Zählimpuls bewirkt wird. Entsprechend dem ■Abwärtszählvorgang bewirken die drei links stehenden Impulse einen Zählerstand von 3, 2, 1. Der darauffolgende weiter rechts stehende Impuls würde einen Zählerstand :von Null bedingen. Die Schaltung nach Fig. 2 ist jedoch ;so ausgelegt, daß der Zählerstand O praktisch nicht erreicht wird, weil zu diesem Zeitpunkt bereits ein neuer ■Zähierausgangswert in den Abwärtszähler geladen wird. [Die Abszisse der in Fig. 3 gezeigten Impulsdarstellung !ist die Zeit. Die in dieser Darstellung angegebenen !Zeitpunkte ti, t2, t3, t4 und t5 sind im Zusammenhang
ge 978 014 9098-83/0389
mit der praktischen Realisierung einer Schaltung nach Fig. 2 zu verstehen. So bezeichnet der Zeitpunkt ti den Zeitpunkt, zu dem der Abwärtszähler mit einem Zählimpuls beaufschlagt wird, welcher den Zählerstand von 3 auf 2 bringen soll.
Zum Zeitpunkt t2 steht unter Berücksichtigung der durch den Zähler selbst bedingten Verzögerung der Zählerstand 2 am Zählerausgang zur Verfügung.
Vom Zeitpunkt t3 ab ist am Ausgang des UND-Gliedes 5, bedingt durch die Verzögerung des UND-Gliedes selbst, ein Signal verfügbar, welches angibt, daß der Zählerstand 2 vorliegt.
|Zum Zeitpunkt t4 liegen sowohl ein Zählsignal und ein UND-Glied-5-Ausgangssignal am Flip-Flop 7 an. Damit sind die Voraussetzungen erfüllt, daß das Flip-Flop an seinem ;Ausgang ein Signal zur Verfügung stellen kann.
Dieses Flip-Flop-7-Ausgangssignal steht vom Zeitpunkt t5 an zur Verfügung. Die Zeitdifferenz zwischen t4 und t5 ergibt sich durch die Verzögerung, welche durch das Flip-Flop 7 selbst bedingt ist. Dieses Flip-Flop-7 Ausgangssignal wird zur Vorbereitung des Zählers für das Nachladen eines neuen Ausgangswertes verwendet.
In Fig. 10 ist eine Schaltung zur Impulserzeugung nach Auftreten des Zyklusbeginnimpulses gezeigt. Der auf Leitung in Fig. 2 erzeugte Zyklusbeginnimpuls wird dazu benutzt, um in zeitlicher Relation zu seiner Anstiegsflanke während des vorliegenden Zyklus einen Impuls vorgegebener Impulsbreite und mit vorgegebenem Abstand zur Zyklusbeginnimpulsanstiegsflanke zu erzeugen. Diese Aufgabe ist nicht neu und auch die Mittel, die zur Lösung dieser Aufgabe herangezogen werden, sind her-
978 014 909883/03S9
köinmlicher Art und somit nicht Gegenstand der Erfindung. Aus Gründer der Vollständigkeit ist jedoch in einem Beispiel nach Fig. 10 angegeben, wie man sich die Erzeugung eines Impulses innerhalb eines Programmzyklus vorstellen kann. Es wird davon ausgegangen, daß die Vorderflanke des Zyklusbeginnimpulses den Zyklusbeginn darstellt. Der Zyklusbeginnimpuls wird auf Leitung 15 einem Verzögerungsglied V1 25 zugeführt. Das Verzögerungsglied weist an seinem Ausgang eine Vielzahl von Ausgangsleitungen 32a bis 32n auf. Jede dieser Ausgangsleitungen ist einer bestimmten Verzögerungszeit zugeordnet. Die Vielzahl dieser Ausgangsleitungen 32a bis 32n führt auf eine Multiplex-Schaltung M1 27. Diese Multiplexschaltung M1 erhält über die Leitung 38 von einem programmierbaren Speicher 30, die Anweisung, welche Ausgangsleitung des Verzögerungsgliedes 25 für eine bestimmte Verzögerungszeit zu wählen ist. Die ausgewählte Verzögerungsleitung wird von der Multiplexschaltung auf deren Ausgang 33 durchgeschaltet und einem Flip-Flop 29 zugeführt.
Beim Auftreten der verzögerten Anstiegsflanke des Zyklusbeginnimpulses schaltet das Flip-Flop 29 durch, so daß an seinem Ausgang 37 ein Spannungssprung auftritt. Dieser Spannungssprung stellt den Beginn des Impulses innerhalb eines Zykluses dar. Das Impulsende auf Leitung 37 wird durch folgende Maßnahmen festgelegt:
Vom Ausgang 33 des Multiplexers 27 führt eine Leitung 34 zu einem zweiten Verzögerungsglied V2 26. Dieses Verzögerungsglied V2 26 weist wiederum eine Vielzahl von Ausgangsleitungen 35a bis 35n auf, die unterschiedlichen Verzögerungszeiten zugeordnet werden. Diese Leitungen führen auf eine zweite Multiplexschaltung M2, die wiederum mit dem programmierbaren Speicher 30 über die Leitung 39 verbunden ist. Beim Auftreten der verzögerten Anstiegsflanke des Zyklusbeginnimpulses auf Leitung 33 wird diese Flanke über die Leitung 34 durch das Verzögerungsglied 26 auf einen Wert verzögert, welcher durch den programmierbaren Speicher 30 der Multiplexschaltung 28 über die Leitung 39 vorgegeben ist. Am Ausgang
ge 978 014 9 0 9 8 8 3/0389
der Multiplexschaltung 28 steht dann auf der Leitung 36 die noch weiter verzögerte Zyklusbeginnanstiegsflanke zur Verfügung. Diese wird auf Leitung 36 dem Flip-Flop 29 zugeführt, das daraufhin an seinem Ausgang auf der Leitung 37 den Spannungssprung zurücknimmt und so die Erzeugung des Impulses während einer Zykluszeit abschließt.
Zusammengefaßt sei bemerkt, daß durch eine entsprechend programmierte Auswahl der Verzögerungszeiten von V1 und V2 über den Speicher 30 ein Impuls vorgegebener Breite und mit vorgegebenem Abstand zur Anstiegsflanke des Zyklusbeginnimpulses erzeugt wird. Das Vorhandensein dieses programmierbaren Speichers 30, der parallel mit dem Programm im Speicher 1 (s. Fig. 2) abläuft, ist für eine einwandfreie zeitliche Synchronisation bei der Erzeugung der einzelnen Impulsfolgen unerläßlich, da die Impulserzeugung innerhalb eines Zyklus immer auf den Zyklusbeginnimpuls rückbezogen ist. Durch die Angaben im Speicher 1 sind die Zyklusbeginnzeitpunkte festgelegt, durch die Angaben im Speicher 80 die Werte für die innerhalb der einzelnen Zyklen zu erzeugenden Impulse. Diese Werte können bezüglich der Impulsbreite und des Impulsabstandes zum Zyklusbeginn variieren.
Im folgenden wird mit .Bezug auf das ursprünglich vorgeschlagene und vorstehend beschriebene Verfahren das erfindungsgemäße Verfahren (und eine Anordnung zur Durchführung dieses Verfahrens) zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen hoher zeitlicher Auflösung beschrieben.
In einer praktischen Ausfuhrungsform der Schaltung nach Fig. ■wurde wie bereits erwähnt, zur Taktgabe ein 100 MHz Quarzoszillator verwendet. Eine höhere Taktfrequenz ist zur Zeit aufgrund der "Schnelligkeit" der verwendeten Schaltkreise in moderner Technologie nicht möglich.
GE 978 °16 909893/0389
Die kleinste Zykluszeit, die sich unter Verwendung eines 100 MHz Oszillators im Zusammenhang mit der Schaltung nach Fig. 2 erreichen läßt, beträgt ca. 30 Nanosekunden. Die Anfangsflanke der auf Leitung 15 erscheinenden Impulse leitet jeweils den Beginn eines Zyklus ein. Wenn es heißt, daß der Zyklus mindestens 30 Nanosekunden lang ist, so bedeutet dies, daß die Anfangsflanken der auf Leitung 15 erzeugten Impulse einen zeitlichen Abstand von 30 Nanosekunden aufweisen.
Die Erzeugung eines Impulses vorgegebener Zeitrelation innerhalb eines solchen Zyklus ist im Zusammenhang mit Fig. beschrieben.
Aus dem Vorstehenden ist bekannt, daß aufgrund der Vorgabe von Zeitwerten im Speicher 1 (Fig. 2) unterschiedliche Zykluszeiten programmiert und erzeugt werden können. Durch die Verwendung eines 100 MHz Oszillators in Verbindung mit der Schal- , tung nach Fig. 2 sind nur Zykluszeiten mit einer 10-Nanosekun- :
den-Rasterung oberhalb 30 Nanosekunden möglich. Das bedeutet, j daß die Zeiten aufeinanderfolgende Zyklen, sofern sie nicht gleich sind, um mindestens 10 Nanosekunden differieren.
Durch diese Tatsache ist der Nachteil bedingt, daß die Zyklus- j folgen nur ein maximales Auflösungsvermögen im 10 Nanosekunden-Bereich aufweisen, was für viele Anwendungen nicht ausreichend ist.
So erfordert z. B. das Austesten sehr schneller Speicherprodukte oder das Austesten sehr schneller Logikschaltungen eine Auflösung im 1-Nanosekunden-Bereich.
fein Auflösungsvermögen im 1-Nanosekunden-Bereich bedeutet,
<^aß es möglich sein sollte, Impulszyklen von z. B. 37 Nanosekunden, |42 Nanosekunden oder 83 Nanosekunden zu erzeugen. Ebenso soll fes auch denkbar sein, daß mehrere Zyklen von z.B. 57 Nano-
GE 978 014
909883/0369
Sekunden, mehrmals hintereinander folgen können, z.B. 1000 Zyklen ä 57 nsec, gefolgt von einem Zyklus ä 32 nsec, gefolgt von 500 Zyklen ä 1000 nsec etc.
Dabei ist davon auszugehen, daß alle Zyklen zeitlich unmittelbar aufeinander - also unter Vermeidung jeglicher durch irgendwelche Einschwingvorgänge bedingten Warteζeiten-folgen sollen.
Aus dem Stand der Technik sind zwar Schaltungen bekannt, welche Impulszyklen mit einer 1-Nanosekunden-Auflösung liefern können: z.B. sogenannte VCO-Schaltungen (Voltage controlled oscillator) oder fest eingestellte Oszillatoren, welche durch eine MuItiplexschaltung angewählt werden.
Diese Schaltungen haben jedoch alle den Nachteil, daß bei einer Umschaltung von einer Frequenz auf die andere, d. h. bei einem Wechsel der Zykluszeiten, immer unerwünschte Einschwingzeiten in Kauf genommen werden müssen. Dadurch wird !verhindert, daß die Zyklen zeitlich unmittelbar nacheinander Jfolgen können, was sich z. B. für das Austesten sehr schneller !Speicherprodukte oder sehr schneller Logikschaltungen nachteilig auswirken kann.
(Zur Vermeidung dieser Nachteile ist es nunmehr Aufgabe der Erfindung, ein Verfahren und eine Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen mit einer höheren Auflösung vorzugeben.
Mit anderen Worten, es soll eine Möglichkeit geschaffen werden, eine kleinere Zeit-Rasterung der Impulszyklen (z.B. im 1-Nanosekunden-Bereich) vorzusehen, ohne daß schnellere Schaltkreise, welche noch nicht bekannt sind, verwendet werden müßten.
GE 978 °14 909883/0389
In Fig. 1 ist ein Blockschaltbild zur Erzeugung zeitlich
unmittelbar aufeinanderfolgender Impulszyklen mit einer · Auflösung im 1-Nanosekunden-Bereich gezeigt. Der gestrichelt
umrandete Teil dieser Schaltung entspricht unter Beibehaltung [ der gleichen Bezugszahlen im wesentlichen der Schaltung nach
Fig. 2. Dieser Teil der Schaltung erfährt gemäß der vorlie- ; genden Erfindung folgende Modifikationen (stark ausgezogen:
Das Flip-Flop 700 (in Fig. 2 hat es die Bezugszahl 7) sei ein ■ solches mit einer zusätzlichen Steuerleitung 70. Die Funktion \ dieser Steuerleitung ist die, daß durch einen entsprechenden [ Steuerimpuls das Umschalten des Flip-Flops 7 um einen bestimmten vorgegebenen Wert verzögert werden kann. Flip-Flop-Schaltungen dieser Art sind jedem Fachmann bekannt und werden · deshalb nicht näher beschrieben. Desweiteren führt von der
Leitung 8 eine Verbindungsleitung 68 zu dem neuen Teil der
Schaltung. Die Leitung 15 führt nicht wie in Fig. 2 angegeben ■ auf das Verzögerungsglied 25, sondern ist mit diesem unter
Zwischenschaltung einer Verzögerungsleitung V3 50 mit mehreren ; Ausgangsabgriffen 50-0, 50-1, ..., 50-9 - unter Steuerung einer! Multiplexschaltung MPX 51 zum Durchschalten eines dieser Ab- ; griffe - verbunden. :
j Die Schaltung nach Fig. 10 dient, wie bereits erwähnt, der
Erzeugung eines Impulses vorgegebener Zeitrelation innerhalb ; eines Zykluses. ;
Für die Funktion des gestrichelt umrandeten Teiles der Schal- j tung in Fig. 1 wird die Kenntnis der Funktion der Schaltung j nach Fig. 2 vorausgesetzt. Aus diesem Grunde wird im folgenden \ nur noch auf die durch die Erfindung modifizierte Wirkungsweise dieses Schaltungsteil eingegangen. J
Zum besseren Verständnis der Wirkungsweise der Schaltung nach
Fig. 1 sei auf die Impulsdiagramme in Fig. 13A und 13B verwiesen. In Fig. 13A ist das Beispiel einer Zyklusfolge C1O-C2O-C3O
GE 978 °14 909803/0363
: - 26 -
gezeigt, wie sie mit einer Schaltung nach Fig. 2 erzeugt werden kann. Die einzelnen Zyklusstartpulse IC1o, IC2o, IC3o, haben einen Abstand von beispielsweise 30 Nanosekunden; durch ihre Anfangsflanke sind die einzelnen Zyklen festgelegt. In Fig. 13B ist eine Zyklusfolge Cin-C2n-C3n gezeigt, wie sie mit Hilfe der Schaltung nach Fig. 1 auf Leitung 57 erzeugt werden
kann. Die auf Leitung 57 auftretenden Impulse IC1n, IC2n und IC3n sollen einen zeitlichen Abstand von beispielsweise 37 Nainosekunden zueinander aufweisen, wodurch die Zykluszeiten festgelegt sind.
•Zum besseren Verständnis der Wirkungsweise der Schaltung nach ;Fig. 1 im Vergleich zu der Schaltung nach Fig. 2 haben die 'beiden Impulsfolgen nach Fig. 13A und Fig. 13B den gleichen Zeitmaßstab und sind untereinander ausgerichtet. Die Impulse IC1o, IC2o, IC3o (Anfangsflanke) sollen zu den Zeiten t-1o, t-20 und t-30 auftreten, die Impulse ICIn, IC2n, IC3n (Anfangs flanke) zu den Zeiten t-1n, t-2n, t-3n. Wollte man mit |einer Schaltung nach Fig. 2 inklusive einer (nicht dargestellten) nachgeschalteten Verzögerungsleitung mit verschiedenen Anzapfungen für zeitliche Verzögerungen mit 1-Nanose- !kunden-Staffeiung eine Impulsfolge nach Fig. 13B aus einer
jnach Fig. 13A erzeugen, so stieße man hierbei auf nicht zu !Überwindende Schwierigkeiten. Diese Schwierigkeiten werden dann !besonders offenbar, wenn man z. B. versucht, mehrere Zyklen !von 37 Nanosekunden hintereinander zu erzeugen. Denn dann jmüßten die auf der Leitung 15 (Fig. 2) zu den Zeiten t-1o, t-20,
it-30 auftretenden Impulse ICIo, IC2o, IC3o in zunehmendem Maße jverzögert werden. Mit anderen Worten, der Impuls IC2o müßte ium 7 Nanosekunden verzögert werden, um den Impuls IC2n zu erhalten; der Impuls IC30 müßte um 14 Nanosekunden verzögert werden, um den Impuls IC3n zu erhalten etc. Aus der Darsteljlung nach Fig. 13B geht hervor, daß die Verzögerungswerte (in jdiesem Beispiel 7, 14 nsec etc.) ständig ansteigen würden, (was eine aufwendige und mit unzählig vielen Abgriffen ver-
ge 978 oiif 90988 3/0
sehene Verzögerungsleitung und eine entsprechende Steuerung ihrer Abgriffe bedingen würde. Eine solche nicht zu praktizierende Lösung wird nunmehr durch die Schaltung nach Fig. 1 vermieden.
In dieser Schaltung nach Fig. 1 sind insbesondere zwei Register R1 54 und R2 55 vorgesehen, deren Inhalt einer Addierschaltung 53 über die Leitungen 62 und 61 zugeführt wird. Diese Addierschaltung weist einen dezimal einstelligen Summenausgang 59 sowie eine Übertragsleitung 64 auf. Die Leitung 59 führt zu einem Register R3 52, welches über die Leitung 58 mit der Multiplexsteuerschaltung MPX 51 zur Aktivierung eines Abgriffes der Verzögerungsleitung V3 50 verbunden ist. Des ; weiteren ist die Leitung 59 über die Leitung 60 auf den : Eingang des Registers R2 55 zurückgeführt. Das Register R1 54 ] erhält seinen Inhalt über die Leitung 63 von einem programmier-; baren Speicher 56 zugewiesen. In diesem Speicher 56 sind die ! für die 1-Nanosekunden-Auflösung vorzugebenden Werte gespeichert D. h., soll eine Zykluszeit von 37 Nanosekunden erreicht ; Werden, so ist in dem Speicher 1 die Angabe für 30 Nanosekun- j den Zykluszeit und in dem Speicher 56 die Angabe für zusatz- j liehe 7 Nanosekunden gespeichert. Es versteht sich, daß die in j dem Speicher 56 auftretenden Werte von 0 bis 9 reichen. Für das vorliegende Beispiel einer Zykluszeit von 37 Nanosekunden würde über die Leitung 63 aus dem Speicher 56 der Wert 7 in das Register R1 54 gestellt werden. Für den Zyklusbeginn, der jäurch den Impuls ICIn in Fig. 13B gekennzeichnet ist, hat Sas Register R1 54 somit den Inhalt 7, während das Register iR2 55 noch einen Anfangsinhalt vom Wert O aufweist. Während des laufenden Zyklus werden die Inhalte beider Register R1 54 und p.2 55 über die Addierschaltung 53 zu dem Wert 7 addiert. Dieser Wert 7 wird über den einstelligen Summenausgang 59 des Addierers dem Register R3 52 zugeführt und über die Leitung 50 in das Register R2 55 gestellt (zur Verwendung während des jiachfolgenden Zyklus) . Der im Register R3 52 auftretende
GE 978 W 909883/0389
Wert 7 veranlaßt über die Leitung 58 die Multiplexsteuerschaltung 51 zur Durchschaltung des Abgriffes 50-7 auf die Ausgangsleitung 57. Dadurch wird bewirkt, daß der zum Zeitpunkt t-20 auf der Leitung 15 auftretende Impuls um 7 Nanosekunden verzögert als Impuls IC2n auf der Leitung 57 erscheint.
Die Erzeugung des nächsten Zykluses C2n (Fig. 13B) zwischen den Zeitpunkten t-2n und t-3n erfolgt folgendermaßen: Da dieser Zyklus C3n wiederum eine Zykluszeit von beispielsweise 37 Nanosekunden aufweisen soll, wird aus dem Speicher 56 über die Leitung 63 in das Register R1 54 wieder der Wert 7 gestellt. Das Register R2 55 enthält zu diesem Zeitpunkt noch den Wert aus dem vorausgehenden Zyklus ein. Beide Werte aus den Registern R1 54 und R2 55 werden über den Addierer 53 zu dem Wert 14 addiert. Da der einstellige Summenausgang 59 des Addierers 59 nur den letztziffrigen Wert dieser Summe, also 4, weiter leitet, erhält das Register R3 52 diesen Wert 4 zur späteren Durchschaltung des Abgriffes 50-4 der Verzögerungsleitung V3 50 auf die Ausgangsleitung 57. Da bei der Addition beider (Werte aus den Registern R1 54 und R2 55 bei der Ergebnisbildung auch ein Wert in der Zehnerstelle auftrat (nämlich die 1 von 14), wird die Übertragsleitung 64 des Addierers 53 aktiviert. Die Übertragsleitung 64 ist mit einer Zeitgebungsschaltung 65 ,!verbunden. Die Funktion dieser Zeitgebungsschaltung 65 liegt jdarin, bei Aktivierung über die Übertragsleitung 64 einen bestimmten Steuerimpuls zu erzeugen, welcher dem Flip-Flop zugeführt wird. Aufgabe dieses Steuerpulses ist es, das Umschalten des Flip-Flops 700 um einen bestimmten Wert zu verzögern, und dadurch nach Laden des AbwärtsZählers mit einem neuen Ausgangswert den Abwärtszählvorgang um 1 Zähltakt zu verzögern.
Derartige Flip-Flop-Schaltungen, die durch einen Steuerimpuls sine verzögerte Umschaltung ausführen, sind wie bereits.erwähnt allgemein bekannt und werden deshalb nicht näher beschrief oen. Die Schaltung im gestrichelt umrandeten Teil der Fig. 1 '
ge 978 014 909883/0369
ist so optimiert, daß sie eine Auflösung im 10-Nanosekunden-Bereich aufweist.
Zur besseren Erklärung der Wirkungsweise der Schaltung nach Fig. 1 bezüglich des bereits erwähnten verzögerten Abwärtszählvorganges des Zählers 3 beim Auftreten eines Übertrags auf der Übertragsleitung 64 des Addierers 53 sei auf die Darstellung in Fig. 12 verwiesen. In dieser Darstellung ist eine Folge von Zähltakten auf Leitung 9 unter Angabe bestimmter Zeitpunkte ti bis t12 gezeigt. Diese Zeitpunkte sind für das Verständnis der Wirkungsweise der Schaltung nach Fig. 1 erforderlich. Die Zeitpunkte ti bis t5 entsprechen denen, wie sie in der Darstellung nach Fig. 3 im Zusammenhang mit der Wirkungsweise der Schaltung nach Fig. 2 gezeigt sind. Zur besseren Übersicht sei nochmals (diesmal mit Bezug auf die Schaltung nach Fig. 1) erwähnt, welche Bedeutung den Zeitpunkten ti bis t5 (Fig. 12) hinzukommt.
Der Zeitpunkt ti bezeichnet den Zeitpunkt, zu dem der Abwärtszähler 3 mit einem Zählimpuls (Auftaktpuls) beaufschlagt wird, welcher den Zählerstand von 3 auf 2 bringen soll.
Zum Zeitpunkt t2 steht unter Berücksichtigung der durch den Zähler 3 selbst bedingten Verzögerung der Zählerstand 2 am Zählerausgang zur Verfügung.
Vom Zeitpunkt t3 ab ist am Ausgang des UND-Gliedes 5, bedingt durch die Verzögerung des UND-Gliedes selbst, ein Signal verfügbar, welches angibt, daß der Zählerstand 2 vorliegt. :
Zum Zeitpunkt t4 liegen sowohl ein Zählsignal und ein TOID- t Glied 5 Ausgangssignal am Flip-Flop 700 an. Damit sind die : Voraussetzungen erfüllt, daß das Flip-Flop 700 an seinem Ausgang ein Signal zur Verfügung stellen kann.
GE 978 014
909883/0369
Dieses Flip-Flop 700 Ausgangssignal steht vom Zeitpunkt t5 an zur Verfügung. Die Zeitdifferenz zwischen t4 und t5 ergibt sich durch die Verzögerung, welche durch das Flip-Flop 700 selbst bedingt ist. Dieses Flip-Flop 700 Ausgangssignal wird zur Vorbereitung des Zählers für das Nachladen eines neuen Ausgangswertes verwendet.
Zu den Zeitpunkten t6 bis ti 2 sei folgendes bemerkt: Beim Vorliegen eines Q-Signales auf der Ausgangsleitung 12 des Flip-Flops 700 für den Zähler 3 und beim Auftreten einer Anstiegsflanke des nächsten Zählimpulses auf Leitung 9 wird zum Zeitpunkt t7 der Zähler 3 neu geladen.
Ab Zeitpunkt t9 steht der in den Zähler 3 geladene Wert an dessen Ausgang zur Verfügung.
Ab Zeitpunkt t5 wird durch das Signal am Q-Ausgang des Flip-Flops 700 über die Leitung 8 das UND-Glied 5 gesperrt. Damit verschwindet der Ausgangswert am Zähler 3 und zum Zeitpunkt t8 kippt das Flip-Flop 700 zurück. Dadurch würde über die Leitung 12 des Q-A"usganges des Flip-Flops 700 der Abwärtszähler 3 in den Abwärtszählstatus gesetzt werden. Dies soll jedoch verhindert werden, denn der Zähler 3 soll nicht zum Zeitpunkt t10 beim Vorliegen der Anstiegsflanke eines neuen Zählpulses mit dem Abwärtszählen beginnen, sondern erst zum Zeitpunkt t12.
Dazu wird zunächst zum Zeitpunkt t5 abgefragt, ob auf der Übertragsleitung 64 ein Signal ansteht oder nicht. Im ersteren Falle wird am Ausgang des Flip-Flops 66 nach einer durch das Flip-Flop 66 selbst bedingten Verzögerungszeit zum Zeitpunkt t6 ein Signal erzeugt. Dieses Signal soll über den Zeitpunkt t7 hinaus (bis maximal zum Zeitpunkt t9 auf dieser Leitung Verfügbar sein) .
GE 978014 909833/0389
2^29709
Parallel zu diesem Vorgang erfolgt zum Zeitpunkt t7 das Laden des AbwärtsZählers 3 mit einem neuen Ausgangswert aus dem Speicher 1 und das Zurücksetzen des Flip-Flops 700.
Das auf Leitung 70 auftretende Signal hat Priorität vor dem Signaltakt auf der Leitung 9, d.h., ein Taktsignal auf Leitung 9 kann sich zum Zeitpunkt t7 nicht durchsetzen.
Ab Zeitpunkt t9 steht das Signal auf Leitung 70 nicht mehr an, so daß zum Zeitpunkt t10 der Abwärtszähler 3 erneut mit dem gleichen Zählerausgangswert aus dem Speicher 1 wie im vorangehenden Ladetakt geladen wird. Das Flip-Flop 700 geht zum Zeitpunkt ti 1 zurück und versetzt damit den Zähler 3 in Zähleigenschaft.
Das Abwärtszählen setzt mit der Anfangsflanke des folgenden Zähltaktes auf Leitung 9 zum Zeitpunkt t12 ein. Durch diese schaltungstechnischen Maßnahmen wurde sichergestellt, daß der AbwärtsZählvorgang nicht zum Zeitpunkt t10 sondern um 10 nsec verzögert erst zum Zeitpunkt t12 erfolgt. (Unter der Voraussetzung, daß ein 100-MHz-Oszillator verwendet wird, beträgt der Abstand der Zählimpulse auf Leitung 9 10 nsec). Durch diese Verzögerung des AbwärtsZählvorganges ist sichergestellt, daß der auf den Zeitpunkt t-30 (Fig. 13A) bezogene Impuls IC3n (Fig. 13B) insgesamt 14 nsec später auftritt: Diese 'Gesamtverzögerung von 14 nsec setzt sich zusammen aus der Verzögerung von 10 nsec, welche durch das verzögerte Abwärts-'zählen des Zählers 3 bedingt ist und aus weiteren 4 nsec, welche durch entsprechende Ansteuerung des Abgriffes 50-4 des Verzögerungsgliedes V3 50 bedingt ist.
Wichtig ist, daß die Verzögerung des AbwärtsZählvorganges [genau in Anpassung an die Zeitverhältnisse des Zähltaktes in diesem Fall an die 10-Nanosekunden-Rasterung erfolgt. Diese Anpassung erfolgt durch eine entsprechende Zeitrelation
.«"·<»« 309883/0389 " ~
des in Verbindung mit einem Übertrag beim Addierer 53 auf der
Leitung 70 zu erzeugenden Impulses. Die erwähnte Abfrage nach einem Übertrag auf Leitung 53 geschieht auf folgende Art und Weise:
Sobald ein Übertragimpuls auf Leitung 64 vorliegt, geht das Flip-Flop 66 bei Vorhandensein der Anstiegsflanke eines !Impulses auf Leitung 8 in den Ein-Zustand. Dieser Zustand setzt sich nach einer durch das Flip-Flop 66 bedingten eigenen ■Verzögerungszeit zum Zeitpunkt t6 auf der Leitung 70 durch. ;Dieser Zustand bleibt solange erhalten, bis er durch das Verzögerungsglied 67 unter Vorgabe einer entsprechenden Verzögejrungszeit über den Eingang des Flip-Flops 66 auf Leitung 69 jzum Zeitpunkt t9 beendet wird. Das Zeitintervall t6 bis t9 jist wichtig für eine wunschgemäße synchronisierte Verzögerung ides AbwärtsZählers 3. Dieses Zeitintervall darf nicht länger andauern, damit das Flip-Flop 700 zum Zeitpunkt ti 1 nach Taktjgabe t10 noch in den Aus-Zustand zurückgehen kann.
JAuf diese Art und Weise ist es gelungen, einen Impuls IC3n auf Leitung 57 zu erzeugen, welcher 37 Nanosekunden nach dem vorausgehenden Impuls IC2n auftritt. Die Gesamtverzögerung von 14 Nanosekunden (siehe Fig. 13B) zwischen den Zeitpunkten t30 und t-31 teilt sich somit auf in eine Verzögerungszeit, welche durch die Verzögerung durch den entsprechenden Abgriff des Verzögerungsgliedes V3 50 und durch den (in diesem Beispiel) um 10 Nanosekunden verzögerten Abwärtszählvorgang des Zählers 3 bedingt ist. Diese letztgenannte Verzögerung ermöglicht es, mit einem Verzögerungsglied V3 50 mit maximal nur 10 Abgriffen auszukommen, deren zeitliche Verzögerung um jeweils 1 Nanosekunde gestaffelt ist.
En Fig. 11 ist ein detailliertes Schaltbild der Zeitgebungsschaltung 65 gezeigt.
909883/0369
Die Zeitgebungsschaltung besteht aus einem Flip-Flop 66 und einem Verzögerungsglied 67. Das Flip-Flop 66 hat eine Taktleitung 68 (Anfangs-Flankentriggerung), eine Datenleitung 64, die mit der überlaufleitung des Addierers 53 identisch ist und eine Leitung 69 zum Zurücksetzen des Flip-Flops. Der Ausgang des Flip-Flops 66 ist über die Leitung 70 mit dem Flip-Flop 700 verbunden. Ein Impuls auf dieser Ausgangsleitung 70 hat die Aufgabe, das Umschalten des Flip-Flops 7 während der Zeitdauer dieses Impulses zu verhindern. Außerdem ist die Ausgangsleitung 70 des Flip-Flops 66 über ein Verzögerungsglied 67 mit dem Rücksetzeingang 69 des Flip-Flops 66 verbunden. Des weiteren weist das Flip-Flop 66 eine Steuerleitung 71 auf, welche zum anfänglichen Initiieren der gesamten Schaltung dient. Diese Initiierung ist so zu verstehen, daß bei einem anfänglichen Impuls auf der Leitung 71 durch das Flip- : Flop 66 auf der Leitung 70 ein Impuls erzeugt wird, welcher die im einfach umrandeten Teil angegebene Schaltung in den Ladestatus bringt.
Es ist sichergestellt, daß die Übertragsbildung selbst für den langsamsten Addiervorgang noch vor dem Zeitpunkt erfolgt, zu dem auf Leitung 8 die Anstiegsflanke des Sperrsignales auftritt. (Je nach der Größe der zu addierenden Größen treten in der als Binäraddierer aufgebauten Addierschaltung 53 unterschiedliche Addierzeiten auf). So sind z.B. die bei der ' Summenbildung von 8+2=10 oder 7+7=14 auftretenden Addierzeiten unterschiedlich lang. Daraus folgt, daß der ' Übertrag auch zu unterschiedlichen Zeiten gebildet wird. i Aufgabe der Zeitgebungsschaltung 65 ist es, diesen Übertrag ; mit dem Ladevorgang des Zählers 3 zu synchronisieren. Dies erfolgt in der zuvor beschriebenen Art und Weise. '
Wenn auch aus Gründen leichteren Verständnisses in Fig. 1 der Speicher 1 und der Speicher 56 getrennt gezeichnet wurden (der Speicher 1 diente in diesem Zusammenhang der Speicherung
GE 978 0,4 809883/0369
; - 34 -
von Zykluszeitwerten mit einer Auflösung im 10-Nanosekunden-Bereich; der Speicher 56 der Speicherung von Werten im 1-Nanosekunden-Bereich), so ist es naheliegend, diese Speicher auch in einem Speicher vereinigt zu denken,. Es ist daher lediglich sicherzustellen, daß die Werte zur Vorgabe der Zykluszeiten sowohl für das 10-Nanosekunden- als auch für das 1-Nanosekunden-Raster simultan und parallel für den Zähler 3 bzw. für das Register R1 54 zur Verfügung zu stellen sind.
Zur Vereinfachung der Darstellung der Schaltung nach Fig. 1 wurden die Leitungsverbindungen zum Zurücksetzen der Register R1 54, des Registers R2 55 und des Registers R3 52 nicht gezeichnet, da sie zur Kennzeichnung der Erfindung nicht wesentlich sind. Ebenso wurde auf die Darstellung der von Leitung abgeleiteten Taktleitung des Registers R3 52 und auf die Darstellung der von der Leitung 8 abgeleiteten Taktleitung für die Register R1 54 und R2 55 verzichtet.
Nachdem vorausgehend geschildert wurde, wie Zykluszeiten mit einer zeitlichen 1-Nanosekunden-Staffelung durch die Anfangs-'flanken von auf Leitung 15 entsprechend erzeugten Zyklusbeginnpulsen definiert werden können, ist es nunmehr unter Kenntnis i
;der bereits erwähnten Funktionsweise der Schaltung nach Fig. 10, ■möglich, durch Zuleitung dieser Zyklusbeginnpulse auf diese Schaltung nach Fig. 10, innerhalb eines vorgegebenen Zyklus Impulse entsprechender Zeitrelation zu erzeugen.
iEs sei darauf hingewiesen, daß sich die Anwendung der erfinidungsgemäßen Schaltung nicht nur auf den Bereich des Austestens schneller Speicherprodukte oder schneller Logikischaltungen erstrecken soll, sondern daß sie ebenso zum [zeitlich unmittelbar aufeinanderfolgenden Umschalten von !Frequenzen (z.B. zum Umschalten von Sendefrequenzen) oder ,'auch zur schaltungsgesteuerten Erzeugung von Frequenzen, auch im Tonbereich, Anwendung finden kann.
GE978014 909883/0369
Aus Fig. 14A geht hervor, daß innerhalb programmierbarer Impulszyklen C1, C2, C3, wie sie nach der Erfindung erzeugt werden können, die Impulse 11, 12 und 13 vorgegeben werden können. Nähere Einzelheiten zur Erzeugung dieser Impulse innerhalb der einzelnen Impulszyklen wurden im Zusammenhang mit Fig. 4 ausführlich erläutert.
Wie aus Fig. 14B zu ersehen ist, können die Impulse 11, 12 und 13 dazu benutzt werden, gleiche oder unterschiedliche Sendefrequenzen f1, f2, f3 zu tasten. Wird den Impulsen 11, 12 und 13 eine Länge gegeben, die nahezu der Länge der Impulszyklen C1, C2 und C3 entspricht, so ist es möglich, : gleiche oder unterschiedliche Sendefrequenzen nahtlos (und ; ohne Einschwingvorgänge) zu schalten.
In diesem Zusammenhang sei bemerkt, daß die Tastung von Sendefrequenzen durch entsprechende Impulse zum Stand der Technik gehört, jedem Fachmann geläufig ist und deshalb in diesem Zusammenhang nicht näher beschrieben wird.
Eine weitere Anwendungsmöglichkeit der Erfindung liegt in der Erzeugung entsprechend vorzugebender Frequenzen. Aus der Darstellung in Fig. 15 geht hervor, daß z.B. bei der Modulation einer Trägerfrequenz ein ganzes FrequenzSpektrum auftritt. Die Frequenzen innerhalb eines solchen Spektrums erstrecken sich von der Frequenz f1' - f1, wobei sich die einzelnen Modulationsfrequenzen um die eigentliche Trägerfrequenz to gruppieren.
gesteht die Aufgabe, sich innerhalb dieses Frequenzspektrums
teinzelne diskrete Frequenzen, z.B. f2' oder f3 zu erzeugen, so Ist dies auch mit Hilfe der erfindungsgemäßen Schaltung möglich. Es wurde bereits ausgeführt, daß durch Vorgabe entsprechender Zeitwerte im Speicher 1 bzw. 1 und 56 die einzelnen Zykluszeiten programmierbar sind. Dies ist so zu ver- !
GE 978 014
: - 36 -
stehen, daß nach einer bestimmten Zeit des Auftretens eines Zyklusbeginnimpulses ein weiterer Zyklusbeginnimpuls für den nächsten folgenden Impulszyklus erzeugt wird. Die kleinste Zykluszeit, die sich nach verfügbarer Schaltungstechnologie erreichen läßt, liegt in der Größenordnung von ca. 30 Nanosekunden. Die Erzeugung mehrerer aufeinanderfolgender kurzer Zyklusstartimpulse ist der Vorgabe von einer dieser Zykluszeit entsprechenden Frequenz gleichzusetzen. Durch die Programmierbarkeit der Länge der Zykluszeit ist es somit möglich, unterschiedliche Frequenzen zu erzeugen. Durch die Auflösung der erfindungsgemäßen Schaltung im 1-Nanosekunden-■Bereich ist es demnach möglich, diskrete Frequenzen mit einem gegenseitigen Abstand von ca. 2,3 m Hz (bei einer angenommenen maximalen Zykluszeit von ca. 655 \xs) bzw. 1 MHz (bei einer angenommenen minimalen Zykluszeit von ca. 30 ns) zu erzeugen.
'Die Möglichkeit des programmierbaren Umschaltens von Trägerfrequenzen (Sendefrequenzen) ermöglicht eine "geheime" Über-
jmittlung von Information, wenn die programmierbare Umschaltung jvon einer Sendefrequenz zur anderen nur der Sende- und Empfangsseite bekannt sind.
JDie Erzeugung von Frequenzen kann sich auch auf den niederen Frequenzbereich (hörbaren Tonbereich) erstrecken. Das Prinzip der Erzeugung von Tonfrequenzen ist das gleiche wie bei der Erzeugung von hohen Frequenzen im Megahertzbereich. Damit eröffnet sich die Möglichkeit, Tonfrequenzen zu erzeugen und ohne Einschwingvorgänge nahtlos umzuschalten. Normalerweise werden Einschwingvorgänge vom menschlichen Ohr durch seine Trägheit als nicht störend empfunden. Jedoch ist eine Erzeugung von Tonfrequenzen und deren Umschaltung ohne Einschwingvorgänge: für meßtechnische Belange von Interesse.
909883

Claims (8)

  1. PATENTANSPRÜCHE
    Verfahren zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen,
    bei dem von einem zähltaktgetriebenen und von einem Speicher mit einem Ausgangszählwert ladbaren Abwärtszähler bei Erreichung eines bestimmten Zählerstandes die Erzeugung des Impulszyklus abgeleitet wird und bei dem vor Erreichung dieses bestimmten Zählerstandes das Laden des AbwärtsZählers mit einem neuen Zählerausgangswert aus dem Speicher eingeleitet und zu einem Zeitpunkt vollzogen wird, an dem der Abwärtszähler für den vorausgehenden Zählvorgang den . Zählerstand Null erreicht hätte, :
    dadurch gekennzeichnet, daß ;
    der Beginn eines AbwärtsZählvorganges des Abwärts- \ Zählers um ganzzahlige Vielfache des Zähltaktes verzögert wird,
    und daß ein bei Erreichung eines bestimmten Zählerstandes des Abwärtszählers abgeleiteter Impuls I : einer zeitlichen Verzögerung hoher Auflösung zur Vorgabe eines Zyklusbeginnimpulses unterworfen wird. \
  2. 2. Verfahren nach Anspruch 1,
    . dadurch gekennzeichnet, daß
    die Verzögerung des Impulses I und die Verzögerung des Abwärtszäh!Vorganges des Abwärtszählers in Abhängigkeit von einem Additionsergebnis gesteuert wird, welches aus vorgebbaren Feinraster-Zentwerten aufeinanderfolgender Impulszyklen gebildet wird, wobei die Gesamtzykluszeit
    ! einer durch den Zähltakt des AbwärtsZählers (3) festgelegten zeitlichen Grobrasterung und einer zusätzlichen zeitlichen Feinrasterung unterliegen,
    S098Ö3/Q2gg
    GE 978 014
    und daß durch das einstellige Additionsergebnis der Feinraster-Zeitwerte zweier aufeinanderfolgender Impulszyklen die zeitliche Verzögerung des Impulses I und durch den möglichen übertrag beim Additionsergebnis die Verzögerung des AbwärtsZählvorganges des Abwärtszählers gesteuert wird.
  3. 3. Verfahren nach Anspruch 1 oder 2, gekennzeichnet durch
    die Anwendung zum Austesten schneller Speicherprodukte oder schneller logischer Schaltungen.
  4. 4. Verfahren nach einem der Ansprüche 1 bis 2, dadurch gekennzeichnet, daß
    innerhalb der Impulszyklen in an sich bekannter Weise erzeugbare Impulse zur Tastung von gleichen oder unterschiedlichen Frequenzen benutzt werden.
  5. 5. Verfahren nach einem der Ansprüche 1 bis 2, dadurch gekennzeichnet, daß
    die Erzeugung der Impulszyklusbeginnpulse zur Erzeugung diskreter Frequenzen verwendet wird.
  6. 6. Verfahren nach einem der Ansprüche 1 bis 2, dadurch gekennzeichnet, daß
    die aus einem Speicher verfügbaren Impulszyklus-Zeitwerte per Programmbefehl vorgegeben werden.
  7. 7. Anordnung zur Durchführung des Verfahrens nach einem
    ι der Ansprüche 1 bis 6, bei dem ein über einen Speicher ' ladbarer zähltaktgetriebener Abwärtszähler vorgesehen
    ! ist, daß dieser Abwärtszähler mit einer Detektorschaltung zur Anzeige eines bestimmten Zählerstandes verbunden ist,
    durch deren Ausgangssignal beim Auftreten dieses be-
    GE 978 014
    stimmten Zählerstandes und beim Auftreten eines folgenden Zähltaktimpulses über eine erste Kippschaltung ein Signal erzeugbar ist, welches dem Abwärtszähler zuführbar ist, und durch welches das Laden eines neuen Zählerausgangswertes aus dem Speicher in den Abwärtszähler mit dem Auftreten eines neuen Zähltaktimpulses, ; welcher zum Zählerstand Null führen würde, durchführbar ist,
    dadurch gekennzeichnet, daß
    ein dem Ausgangssignal der ersten Kippschaltung (700) entsprechender Impuls I einer Verzögerungsleitung (50) mit einer Vielzahl von Abgriffen (50-0, 50-1,...,50-9) für eine hohe zeitliche Auflösung zuführbar ist, daß eine Multiplexsteuerschaltung (51) zur Ansteuerung eine dieser Verzögerungsleitungsabgriffe vorgesehen ist,
    und daß eine Additionsschaltung (53) vorgesehen ist, welche einerseits mit einem Speicher zur Vorgabe des Feinraster-Zeitwertes eines Impulszyklus und zum anderen über ein Register mit dem Ausgang dieser Additionsschaltung (53) verbunden ist, daß der einstellige Summenausgang der Addierschaltung (53) über ein Register (52) mit der Multiplexschaltung (51) verbunden ist,
    daß die Addierschaltung (53) eine Übertragsleitung (64) aufweist, welche ebenso wie die Ausgangsleitung (68) der ersten Kippschaltung (700) mit einer Zeitgebungsschaltung (65) verbunden ist, durch die diese erste Kippschaltung (700) derart beaufschlagbar ist, daß ihr Umschalten um einen vorgebbaren auf den Zähltakt des AbwärtsZählers (3) abgestimmten Wert verzögerbar ist,
    wodurch wiederum der Beginn des Abwärtszählvorgang des AbwärtsZählers-(3) verzögerbar ist.
    GE 978 014
  8. 8. Anordnung nach Anspruch 7,
    dadurch gekennzeichnet, daß
    die erste Kippschaltung (700) ein Flip-Flop ist/ welches vom Ausgang der Detektorschaltung (5) und einer Zähltaktleitung (9) sowie vom Ausgang (70) der Zeitgebungsschaltung (65) ansteuerbar ist.
    ■9. Anordnung nach Anspruch 8,
    dadurch gekennzeichnet, daß in der Zeitgebungsschaltung (65) eine zweite Kippschaltung (66) vorgesehen ist, deren Ausgang (70) über ein
    ; Verzögerungsglied (67) auf ihren Rücksetzeingang (69) rückführbar ist, deren Dateneingang (64) mit der
    ! Übertragsleitung der Additionsschaltung (53) verbunden ist, und welche über die Ausgangsleitung
    > der ersten Kippschaltung (700) getaktet wird.
    GE 978 014
DE2829709A 1977-10-18 1978-07-06 Verfahren und Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen Expired DE2829709C2 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE2829709A DE2829709C2 (de) 1978-07-06 1978-07-06 Verfahren und Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen
JP53117544A JPS6042421B2 (ja) 1977-10-18 1978-09-26 パルス列発生装置
FR7829353A FR2406912A1 (fr) 1977-10-18 1978-10-09 Procede et agencement pour engendrer des sequences d'impulsions sans que ces sequences ne soient separees les unes des autres par un intervalle de temps
US06/051,073 US4263669A (en) 1978-07-06 1979-06-22 Pattern generation system
GB7922388A GB2025100B (en) 1978-07-06 1979-06-27 Apparatus for generating pulses
JP54081578A JPS6042422B2 (ja) 1977-10-18 1979-06-29 パルス・サイクル発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE2829709A DE2829709C2 (de) 1978-07-06 1978-07-06 Verfahren und Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen

Publications (2)

Publication Number Publication Date
DE2829709A1 true DE2829709A1 (de) 1980-01-17
DE2829709C2 DE2829709C2 (de) 1984-02-23

Family

ID=6043705

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2829709A Expired DE2829709C2 (de) 1977-10-18 1978-07-06 Verfahren und Anordnung zur Erzeugung zeitlich unmittelbar aufeinanderfolgender Impulszyklen

Country Status (3)

Country Link
US (1) US4263669A (de)
DE (1) DE2829709C2 (de)
GB (1) GB2025100B (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0042961A2 (de) * 1980-06-25 1982-01-06 Ibm Deutschland Gmbh Verfahren und Anordnung zur Erzeugung von Impulsen vorgegebener Zeitrelation innerhalb vorgegebener Impulsintervalle mit hoher zeitlicher Auflösung
EP0128228A1 (de) * 1983-06-08 1984-12-19 Ibm Deutschland Gmbh Verfahren und Anordnung zur Erzeugung von Impulsen beliebiger Zeitrelation innerhalb unmittelbar aufeinanderfolgender Impulsintervalle mit sehr hoher Genauigkeit und zeitlicher Auflösung
EP0491998A1 (de) * 1990-12-28 1992-07-01 International Business Machines Corporation Programmgesteuertes Verfahren und Anordnung zur Erzeugung von Impulsen in aufeinanderfolgenden Impulsintervallen

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5914840B2 (ja) * 1979-10-19 1984-04-06 日本電信電話株式会社 半導体メモリ試験用パタ−ン発生装置
US4388719A (en) * 1981-01-16 1983-06-14 Loranger Manufacturing Company Dynamic signal generator
US4429389A (en) 1981-05-26 1984-01-31 Burroughs Corporation Test pattern address generator
US4442519A (en) * 1982-03-05 1984-04-10 International Business Machines Corporation Memory address sequence generator
GB8406509D0 (en) * 1984-03-13 1984-04-18 Bio Medical Res Ltd Electrical stimulation of muscle
US4608669A (en) * 1984-05-18 1986-08-26 International Business Machines Corporation Self contained array timing
US4855681A (en) * 1987-06-08 1989-08-08 International Business Machines Corporation Timing generator for generating a multiplicty of timing signals having selectable pulse positions
US4852096A (en) * 1987-08-14 1989-07-25 International Business Machines Corp. CN2 test pattern generator

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2746743A1 (de) * 1977-10-18 1979-04-19 Ibm Deutschland Verfahren und anordnung zur erzeugung zeitlich unmittelbar aufeinanderfolgender impulsfolgen

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3718910A (en) * 1970-09-30 1973-02-27 Ibm Time coherent sampling system for eliminating the effects of test system jitter and providing a simplified single transient threshold test
US3713097A (en) * 1971-05-14 1973-01-23 Ibm Test bit pattern generator for pattern recognition machines
US3805152A (en) * 1971-08-04 1974-04-16 Ibm Recirculating testing methods and apparatus
GB1379588A (en) * 1971-12-01 1975-01-02 Int Computers Ltd Systems for testing electrical devices
US3719885A (en) * 1971-12-13 1973-03-06 Ibm Statistical logic test system having a weighted random test pattern generator
US3737637A (en) * 1971-12-13 1973-06-05 Ibm Data generator
US3789195A (en) * 1972-05-09 1974-01-29 Gulf & Western Industries Digital counter and timer with multiplex setting and readout
US3781829A (en) * 1972-06-16 1973-12-25 Ibm Test pattern generator
US3824637A (en) * 1972-10-27 1974-07-23 C Hunnicutt Ventilating attachment for water closet
JPS5842490B2 (ja) * 1973-09-29 1983-09-20 イワサキツウシンキ カブシキガイシヤ デイジタルリニアライザ−
US4041387A (en) * 1975-09-18 1977-08-09 Hewlett-Packard Company Apparatus and method for measuring the frequency of a sweeping signal
US4066882A (en) * 1976-08-16 1978-01-03 Grumman Aerospace Corporation Digital stimulus generating and response measuring means

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2746743A1 (de) * 1977-10-18 1979-04-19 Ibm Deutschland Verfahren und anordnung zur erzeugung zeitlich unmittelbar aufeinanderfolgender impulsfolgen

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0042961A2 (de) * 1980-06-25 1982-01-06 Ibm Deutschland Gmbh Verfahren und Anordnung zur Erzeugung von Impulsen vorgegebener Zeitrelation innerhalb vorgegebener Impulsintervalle mit hoher zeitlicher Auflösung
EP0042961A3 (en) * 1980-06-25 1982-09-08 Ibm Deutschland Gmbh Method and circuit arrangement for the generation of pulses of predetermined time relation within predetermined pulse intervals with high temporal resolution
EP0128228A1 (de) * 1983-06-08 1984-12-19 Ibm Deutschland Gmbh Verfahren und Anordnung zur Erzeugung von Impulsen beliebiger Zeitrelation innerhalb unmittelbar aufeinanderfolgender Impulsintervalle mit sehr hoher Genauigkeit und zeitlicher Auflösung
EP0491998A1 (de) * 1990-12-28 1992-07-01 International Business Machines Corporation Programmgesteuertes Verfahren und Anordnung zur Erzeugung von Impulsen in aufeinanderfolgenden Impulsintervallen

Also Published As

Publication number Publication date
US4263669A (en) 1981-04-21
GB2025100A (en) 1980-01-16
GB2025100B (en) 1982-08-11
DE2829709C2 (de) 1984-02-23

Similar Documents

Publication Publication Date Title
DE60002426T2 (de) Takterzeugung und verteilung in einem emulationssystem
DE112005001517B4 (de) Synchronisation zwischen Niedrigfrequenz- und Hochfrequenzdigitalsignalen
DE68912455T2 (de) Verfahren und Gerät zur Taktsignalsynchronisierung.
DE69414989T2 (de) Digital phasenmodulierter Taktgeber ermöglichend reduzierte RF Interferenz
DE10141939B4 (de) Flip-Flop-Schaltung zur taktsignalabhängigen Datenpufferung und diese enthaltender Signalhöhenkomparator
EP1554803B1 (de) Verfahren und vorrichtung zum erzeugen eines taktsignals mit vorbestimmten taktsignaleigenschaften
DE3022746A1 (de) Digitale phasenkomparatorschaltung
DE2829709A1 (de) Verfahren und anordnung zur erzeugung zeitlich unmittelbar aufeinanderfolgender impulszyklen
DE2510668A1 (de) Digital programmierbare zeitgeber- und verzoegerungsanordnung
DE69517604T2 (de) Zeitgeber mit mehreren kohärenten synchronisierten takten
DE2746743C2 (de) Verfahren und Anordnung zur computergesteuerten Erzeugung von Impulsintervallen
EP0224707A1 (de) Schaltungsanordnung zum selbsttätigen Überwachen mehrerer analoger elektrischer Signale
DE2300449B2 (de) Verfahren und anordnung zum erzeugen eines zitterfreien trigger-ausgangssignals
EP0042961B1 (de) Verfahren und Anordnung zur Erzeugung von Impulsen vorgegebener Zeitrelation innerhalb vorgegebener Impulsintervalle mit hoher zeitlicher Auflösung
EP0128228B1 (de) Verfahren und Anordnung zur Erzeugung von Impulsen beliebiger Zeitrelation innerhalb unmittelbar aufeinanderfolgender Impulsintervalle mit sehr hoher Genauigkeit und zeitlicher Auflösung
DE4026169A1 (de) Programmierbarer rechteckgenerator
DE3131897C2 (de) Steuersignal-Multiplexschaltung
DE2752551A1 (de) Verfahren, system und anordnung zur eichung der zeitbasis-ablenkung einer anzeigeeinrichtung
DE2552366C3 (de) Zeitkorrekturschaltung für elektronische Zeitmesser bzw. Uhren
DE10052210A1 (de) Integrierte Schaltung mit einer synchronen und asynchronen Schaltung sowie Verfahren zum Betrieb einer solchen integrierten Schaltung
EP1126615A1 (de) Verfahren zur Frequenzteilung eines Taktsignals und Frequenzteilerschaltung zur Realisierung des Verfahrens
DE102004010562A1 (de) Schnittstellenvorrichtung und Verfahren zur Synchronisation von Daten
DE4001555A1 (de) Digitaler oszillator
DE2736503A1 (de) Rastersynchronisieranordnung
EP0393341A1 (de) Verfahren und Anordnung zur Umwandlung eines lückenbehafteten Einlesetaktes in einen lückenfreien Auslesetakt

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee