DE2424930C3 - Anordnung zur Analog/Digitalumwandlung - Google Patents
Anordnung zur Analog/DigitalumwandlungInfo
- Publication number
- DE2424930C3 DE2424930C3 DE2424930A DE2424930A DE2424930C3 DE 2424930 C3 DE2424930 C3 DE 2424930C3 DE 2424930 A DE2424930 A DE 2424930A DE 2424930 A DE2424930 A DE 2424930A DE 2424930 C3 DE2424930 C3 DE 2424930C3
- Authority
- DE
- Germany
- Prior art keywords
- voltage
- value
- output
- switches
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
Die Erfindung betrifft eine Anordnung zur Analog/Digitalumwandlung.
Im allgemeinen kann man bei den bekannten Analog/Digital(A/D)-Wandlern
zwei Systeme unter- -,o scheiden. Einmal die programmgesteuerten Vergleichssysteme
und zum anderen das System, bei dem Aufladungs- und Entladungserscheinungen von RC-Gliedern
ausgenützt werden, wie z. B. Integratorsysteme o. dgl. Obwohl die programmgesteuerten Ver- -,->
gleichssysteme eine A/D-Wandlung hoher Genauigkeit und Qualität ermöglichen, müssen sie selbst mit
einer Schaltung zur Digital/Analogumwandlung (D/ Α-Wandlung) versehen sein und zusätzlich mit einem
Rückkopplungskreis, was die ganze Sehaltanordnung mi
verkompliziert und einen großen Aufwand erfordert, der der Auslegung der Schaltkreisbedingungen zu
widmen ist. Auf der anderen Seite ist es beim Einsatz der Systeme, die sich die Aufladungs- und Entladungserscheinungen
von RC-Gliedern zunutze ma· b5
chen im wesentlichen unmöglich, eine hohe A/D-Umwandlungsgenauigkeit aufrechtzuerhalten. Da der
A/D-Umwandlungsschaltkreis sowohl einen Digitalschaltkreis als auch einen Analogschaltkreis aufweisen
muß, die üblicherweise nur sehr schwer in einer IC-Halbleiterschaltung
zu verwirklichen sind, ist es bisher unmöglich gewesen, solche Schaltanordnungen zu integrieren
und in Form einer gedruckten Schaltung auf einer Leiterplatte o. dgl. abzubilden, Dieser Umstand
führt dazu, daß solche elektronischen Schaltelemente
eines A/D-Wandlers beispielsweise in Produkten wie Filmkameras, Zeitgeber usw. nicht einbaubar sind, wo
extrem wenig Platz für diese wesentlichen Teile zur Verfügung steht.
Der bekannte A/D-Wandler hat noch einen anderen Nachteil insofern, daß die als spezifischen Signale
einsetzbaren diskreten Signalwerte begrenzt sind. So muß beispielsweise die analoge Eingangsspannung
und der digitale Ausgangswert in einer linearen Beziehung zueinander stehen, und Signalwerte, die nicht
linear sind, können nicht erreicht werden. Es ist auch nicht möglich, die bekannte Schalttechnik anzuwenden,
um eine A/D-Umwandlung durch Auflösung analoger Eingangssignale in eine logarithmische Beziehung
zu bringen.
Es ist zwar auch schon ein Analog/Digitalumsetzer
bekanntgeworden (DE-OS 1907094), bei dem ein schrittweiser Vergleich von Spannungen vorgenommen
wird. Dabei wird dort das Eingangssignal einem Vergleichsverstärker über einen Widerstand zugeführt,
dessen anderem Eingang schrittweise hintereinander mehrere, durch Spannungsteiler abgestufte
Vergleichsspannuiigen zugeführt werden, die von einer
konstanten Bezugsspannungsquelle entnommen werden. Um bei dieser Anordnung die Anzahl der
vorzusehenden Widerstände für die schrittweise betätigten Spannungsteiler auf ein vertretbares Maß zu
bringen, ist bei der bekannten Anordnung noch ein weiterer Spannungsteiler vorgesehen, der die schrittweise
abgestuften Spannungswerte um einen konstanten Faktor vermindert an den Vcrgleichsverstärker
weiterführt. Mit dieser Anoidnung kann dann zwar erreicht werden, daß die Summe der vorzusehenden
Spannungsteiler-Widerstände ein gewisses Maß nicht überschreitet, weil durch den zusätzlichen Spannungsteiler
die an seinem Eingang angelegte Teilspannung je nach dem gewünschten Code im Verhältnis
ganzer Zahlen, beispielsweise im Verhältnis 1:10 oder 1:100 beim Dezimalcode, geteilt werden kann.
Auch bei dieser bekannten Anordnung kann aber keine nichtlineare Beziehung zwischen Eingangs- und
Ausgangssignal erreicht werden, und es ist auch nicht möglich, eine solche Anordnung in einfacher Weise
in eine integrierte Schaltung einzubeziehen.
Wie beschrieben wurde, ist bis heute keiner der üblichen A/D-Umwandler frei von verschiedenen
Nachteilen und es ist auch keiner so weit entwickelt, daß er eine zufriedenstellende Leistung aufweisen
kann. Die Aufgabe der vorliegenden Erfindung ist es daher, diese Nachteile zu vermeiden. Es ist ferner die
Aufgabe, eine hohe Umwandlungsgenauigkeit und Qualität zu erreichen, den Aufbau des Schaltkreises
ZU vereinfachen, insbesondere bei Schaltanordnungen zur A/D-Wandlung kleiner Kapazität, d. h. mit vergleichsweise
geringer Anzahl von Digitalstellen, und es ist die Aufgabe, daß durch Koordinierung der
Schaltkreisanordnung mit den digitalen Schaltelementen die Auslegung der Schaltelemente erleichtert
und auf diese Weise auch eine Integration in LSI-Schaltkreisen o. dgl. ermöglicht wird. Schließlich soll
auch die Möglichkeit geschaffen werden, bestimmte
Signalwerte je nach Wunsch auszuwählen.
Die Erfindung besteht in den im Anspruch I angegebenen Merkmalen. An Hand der Zeichnungen wird
die Erfindung beschrieben. Es zeigt
Fig. 1 das Prinzip der Ausbildung eines A/D-Wandlers gemäß der vorliegenden Erfindung,
Fig. 2 bis 6 Schaltungsmöglichkeiten der praktischen Ausführungsform der Fig, I,
Fig. 7 die schematische Darstellung einer anderen Ausführungsform eines A/D-Wandlers nach der vorliegenden
Erfindung und die
Fig. 8 und 9 jeweils wieder Schaltungsmöglichkeiten der Ausführungsfonn der Fig. 7.
In der Fig. 1, die das Prinzip der vorliegenden Erfindungerläutert,
bezeichnet das Bezugszeichen 1 den Anschluß für das analoge Eingangssignal. Die Bezugszeichen
2, 3, 4, 5, 6 und 7 bezeichnen Widerstände, die einen Spannungsteiler bilden. 8 bis 12 bezeichnen
Schalter, denen die Signale von jedem Widerstand des Spannungsteilers zugeführt werden
und die mit Steueranschlüssen versehen sine?, um die Signale weiterzuführen. 13 bezeichnet einen Impulsgeber,
14 einen Zähler für die für vom Impulsgeber kommenden Impulse, 15 einen Decoder, der nacheinander
die Schalter 8 bis 12 in Abhängigkeit von der gezählten Impulszahl steuert. 16 bezeichnet ein Entscheidungselement,
welches die von den Schaltern 8 bis 12 aufgeteilten Spannungssignale verarbeitet. 17,
18, 19, 20 und 21 bezeichnen steuerbare und zeitlich auf die Schalter 8 bis 12 abgestimmte Schalter, welche
das von dem Entscheidungselcment 16 kommende Signal weiterführen. 22, 23, 24, 25 und 26 bezeichnen
Speicherelemente, beispielsweise Flip-Flop-Elemente, die zeitweise die durch die Schalter 17 bis 21
übermittelten Entscheidungssignale speichern, so daß Impulssignale vom Zähler 14 zugeordnet werden
können.
Die Funktionsweise der Prinzipausführungsform der Fig. 1 wird im folgenden erläutert:
Zunächst wird das analoge Spannungssignal, das am analogen Eingang 1 anliegt, durch den Spannungsteiler
aufgeteilt, der aus Widerständen besteht. Die Teilspannungen el, el, ei, e4 und eS werden auf die
entsprechenden Schalter 8 bis 12 weitergegeben, während die Impulsabgabe des Impulsgebers 13 vom
Zähler 14 registriert wird und der Ausgang des Decoders 15 in Abhängigkeit des Zählvorgangs wirksam
wird und irgendeinen der Schalter auswählt. Der Steuerausgang des Decoders 15 betätigt dabei nur einen
Schalter. Wenn also der gezählte Wert »0« ist zum Beispiel, dann wird nur der Schalter 8 der Schaltergruppe
8 bis 12 angeschaltet und wenn der Zählerwert »1« ist, dann betätigt der Steuerausgang nur den
Schalter 9 und in ähnlicher Weise wird nur der Schalter 10 eingeschaltet, wenn der Zählwert »2« ist; dtr
Schalter 11 entspricht dann dem Zählwert 3 und nur der Schalter 12 wird angeschaltet, wenn der Zählerwert 4 ist. Die Schaltergruppe wird daher vom Steuerkreis
gesteuert, aber es ist natürlich möglich, die Reihenfolge zu wählen, in der die Schalter angeschaltet
werden. Wenn angenommen wird, daß nur der Schalter 8 zuerst betätigt wird, wie oben beschrieben ist,
und die Teilspannung el dem Entscheidungselement 16 zugeführt wird, dann wird die Spannung el dem
Entscheidungselement aufgeschaltet, wenn nur der Schalter 9 eingeschaltet ist und die Spannungen e>3,
e4, eS werden diesem Entscheidungselement nacheinander aufgeschaltet und jedesmal, wenn der Schal-
ler betätigt wird, dann zählt der Zähler die Impulse,
Das Entscheidungsglied erlaubt daher je nach seiner Auslegung, eine von vier möglichen Umschaltungen
vorzunehmen. Das bedeutet, daß dann, wenn die Eingangsspannung einen höheren Wert aufweist (der im
folgenden als Wert »1« bezeichnet werden wird), als eine vorgegebene Entscheidungsspannung, (die im
folgenden als Ansprechspannung bezeichnet wird), dann entscheidet das Entscheidungselement, ob die
Ausgangsspannung entweder dem höheren Spannungswert zugeordnet wird, (die in ähnlicher Weise
als Wert »U im folgenden bezeichnet werden wird), oder ob die Eingangsspannung in einen niederen Ausgangsspannungswert,
(der als »O-Wert« im folgenden bezeichnet wird) umgewandelt wird, und zwar in Abhängigkeit
von der Auslegung des Schaltkreises. In ähnlicher Weise kann das Entscheid'ungsielement auch
festlegen, ob die Ausgangsspannung dem Wert »1« oder dem Wert »0« in Abhängigkeit von dem Aufbau
des Schaltkreises zugeordnet wii», wenn die Eingangsspannung
auf einem niedrigeren Wert (»()-Wert«) als die Ansprechspannung liegt.
Es soll jetzt der Fall betrachtet werden, in dem das Entscheidungselement 16 so ausgelegt ist, daß es die
Ausgangsspannung zu »0« macht, wenn auch der Eingang den Wert »0« aufweist. Dem Eingang des Entscheidungselementes
16 werden Signalspannungen el, el, ei, e4 und eS in dieser Reihenfolge zugeführt.
In diesem Fall wird das Schaltelement 16, weil die Signalspannung el größer ist als el und el wiederum
größer ist als e3, also el > el > e3
> e4 > eS auf Grund der Eigenschaft des Spannungsteilers, die Entscheidungsfolge
von einer höheren Spannung zu einer niederen Spannung durchführen. Beim Entscheidungsvorgang
wird das Element 16 den Ausgang nur dann zu »0« machen und diesen »0-Wert« auch beibehalten,
wenn die dem Entscheidungselement 16 zugeführte Eingangsspannung unterhalb der Ansprechspannung
liegt. Wenn also beispielsweise das analoge Eingangssignal einen solchen Wert aufweist, daß alle
Signalspannungen el bis eS kleiner sind als die Ansprechspannung des Entscheidungselementes 16,
dann bleibt der Ausgang des Entscheidungselementes 16 immer auf dem »0-Wert« und entsprechend bleiben
auch die Ausgänge aller Schalter 17 bis 21 auf dem »0-Wert«, der dann in gleicher Weise in den
Flip-Flop-Elementen 22 bis 26 gespeichert wird. Das Entscheidungselement 16 gibt den Wert »1« bei eingeschaltetem
Schalter nur dann weiter, wenn das analoge Eingangssigna! am analogen Eingangsanschluß
erhöht wird, um das Spannungssignal el auf einen Wert »1« zu bringen, der Ausgang des Entscheidungs.iementes
16 bleibt aber auf dem »0-Wert«, wenn der andere Schalter eingeschaltet ist, auch wenn
sonst dieselben Bedingungen, wie oben geschildert, vorliegen. Die Schalter 17 bis 21 sind so angeordnet,
daß sie jeweils gleichzeitig mit den Schaltern 8 bis 12 jeweils betätigt werden, was dazu führt, daß ein »1 «-
Wertsignal am Ausgang des Flip-Flops 22 nur davon abhängt, was am Ausgang des Schalters 17 vorliegt,
in ähnlicher Weise ergeben die Flip-Flops 22 und 23 Ausgangswerte von »1«, wenn die Signaispannungen
el und el »1« betragen. Wenn die Signalspannung t'3 ebenso wie die Spannungen el und el den Wert
»1« aufweisen, dann kommen auch die Ausgänge der Flip-Flops 22, 23 und 24 auf einen Wert »1«. Wenn
schließlich alle Signalspannungen el bis eS den Wert »1« aufweisen, dann sind auch alle Ausgänge der
Flip-Flops 22 his 26 auf dem Wert » I «. Das bedeutet,
daß die Signalcigcnschaftcn der Flip-Flopkrcise 22 bis
26 in Abhängigkeit von dem einzelnen Entscheidungswert stehen, dem das analoge Spannungssignal
zugeordnet wird.
Hei der vorliegenden Ausführungsform der Erfindung sind fünf Entscheidungswerte vorgegeben. Die
Anzahl dieser Entsehcidungswcrte kann durch die Vergrößerung der Anzahl der Spannungsteilerwicler-
:;tändc ebenfalls vergrößert werden, wobei auch die Anzahl tier Schalter und der Speicherelemente entsprechend
vergrößert werden muß. Eine Zunahme der Entscheidungstnöglicli keilen des A/D-Um Wandlers
bringt natürlich auch eine Erhöhung der Entseheidungsgcniiuigkcit
mit sich. Auch dadurch, daß der Wert für jeden Widerstand ausgewählt werden kann,
der in dem Spannungsteiler eingesetzt wird, ist es möglich, den Abstand zwischen den einzelnen Entscheidungspunkten
festzulegen.
Praktische Anwendungsbeispiele der Anordnung der I- ig. 1 sind in den I· ig. 2 bis d gezeigt. In der Hg. 2
bezeichnen die Hezugszeiehen 27. 28. 29, 30. 31 und 32 lichtabgebende Dioden (LED), die zur Signalwertanzeige
eingesetzt sind. Diese Dioden werden nacheinander in Abhängigkeit von den Entschcidungswerten
betätigt, die. wie oben beschrieben, zwischen zwei benachbarten Ausgängen der Flip-Hops 22 bis 26 von
»1« auf »()" wechseln können; das beiL-u'ei duii nur
die Diode wirksam wird, die dem analogen Eingangssignal zugeordnet ist. Wenn alle Ausgänge der Flip-Flops
22 bis 26 den Wert »0« aufweisen, dann wird nur die LED 27 betätigt, während die LED 32 nur
dann wirksam wird, wenn die Ausgänge der Flip-Flops
22 bis 26 alle den Wert »I« aufweisen. Die LED 27
und 32 zeigen daher, daß die Eingangsspannung größer
als der obere Grenzwert oder kleiner als der untere (iren/wert des Analog Digitalwandlers ist.
In der Fig. 3 bezeichnen die Bezugszeichen 33. 34. 35. 36. 37 und 38 die Metallfadenlampen, deren Anzeigezwecke
dieselben sind wie die der LEDs beim Ausführungsbeispiel der Fig. 2.
In der Fig. 4 wird eine weitere Ausführung gezeigt, bei der die Bezugszeichen 39 bis 43 logische Umkehrelcmente
bezeichnen und 44 bis 47 UND-EIcmcnte bezeichnen. Bei diesem Beispiel ist der Ausgang
des UND-El!cmcntes44 auf dem Wert » 1«. während
die Ausgänge der anderen UND-Logikelemcntc den »O-Wert« einnehmen, wenn nur der Ausgang des
Flip-Flops 22 den Wert » 1« aufweist, und alle anderen
Flip-Flops 24 bis 26 an ihrem Ausgang den Wert »0« besitzen. Wenn i.'ie Ausgänge der Flip-Flops 22 und
23 außerdem beide den Wert »1« einnehmen, die Ausgänge der anderen Flip-Flops 24 bis 26 aber den
Wert »0« aufweisen, dann wird nur am Ausgang des UND-Elementes 45 der Wert »1« vorliegen. Es wird
entsprechend klar, daß nur der Ausgang entsprechend dem analogen Eingangsspannungssignal auf den Wert
»1« gebracht wird. Natürlich erlauben solche Logikelcmente auch den Einsatz oberhalb des oberen
Grenzwertes und unterhalb des unteren Grenzwertes. Das ist dann der Fall, wenn die Anordnung so getroffen
wird, daß die Ausgänge der Flip-Flop-Elemente 22 bis 26 nacheinander beginnend mit dem größeren
Ausgangswert den Wert »1« aufweisen, wenn das Eingangssignal anwächst. Andererseits kann auch
eine ähnliche Wirkungsweise wie die vorher beschriebene erreicht werden, wenn der Umkehrkreis geändert
wird, und zwar dadurch, daß die Ausgänge der
Flip-Flops den Wert »I« in der Reihenfolge vom
kleineren Ausgangswert aus einnehmen.
Der zweite Anschluß der Spannungsteilerwiderstände liegt in den Fig. 2. 3 und 4 an Erde. In der
F'ig. 5 wird dieser Anschluß mit einer vorwählbaren Spannung von dein äußeren Anschluß aus beaufschlagt.
In diesem Fall können die Entsehcidungswerte auf jeden gewünschten Wert gebracht werden,
indem eine geeignete Spannung am Anschluß 48 angelegt wird. Es ist darüber hinaus auch möglich, den
Spannungsteiler ähnlich der F"ig. fi auszubilden. Bei
diesem Beispiel sind die Widerstände parallel zum analogen Eingangssignal an Anschluß 1 geschaltet, so
daß die 'Teilspannungen des Eingangssignal1· auf jeden
Wert gebracht werden können, indem der Wert des
Widerstandes verändert wird.
Fig. 7 zeigt eine andere prinzipielle Ausführungsforin
der vorliegenden Erfindune In ilei Fig. 7 Iwz.eicnnct
das neziigszeiciien i« den analogen Siguaieingang.
2«, 3«, 4«. 5«. 6« und 7« bezeichnen die Widerstünde des Spannungsteilers und K«, 9«. 10»
und 11« sowie 12« bezeichnen Schalter, die an den Widerständen angeschlossen sind. 13« ist ein Impulsgeber.
14« eine Torschaltung, welche das Impulssignal steuert. 15« ist ein Zähler, der die Anzahl der Impulse
erfaßt, die von der Torschaltung 14« gesteuert werden 16« bezeichnet einen Decoder, der einen der
Schalte, 8« bis 12« in Abhängigkeit des im Zähler 15« angefallenen Wertes ansteuert und 17« bezeichnet
ein schaltbares Entscheidungsclcment. das die Spannungen der Schalter 8«, 9./, 10.-;. 11« und 12«
mit einem vorgegebenen Wert vergleicht. Der Ausgang des Entscheidungselementes 17« liegt am Eingang
der Torschaltung 14, deren Ausgang wiederum das Impulssignal steuert. 18« bezeichnet einen Überwachungszähler,
der die Aufgabe hat, den Zähler 15« zu löschen.
Die Wirkungsweise des A/D-Wandlers der Fig. 7 ist folgende: Eine analoge Spannung, die am Anschluß
1« angelegt wird, wird in mehrere Tcilspannungen durch die Widerstände 2« bis 7« aufgeteilt. Die Teilspannungen
el. d. c3. i'4 und c5 werden den zugeordneten
Schaltern 8«. 9«, 10«, 11« und 12« jeweils
zugeführt. Ein von dem Impulsgeber 13« erzeugtes Impulssignal wird auf den Zähler 15« über die Torschaltung
14« gegeben. Der Zähler 15«, der z. B. drei binäre Bits enthalten kann, zählt die Anzahl der Impulse
des Impulssignals und der Decoder 16« wählt dann einen der Schalter 8«, 9«, 10a, 11« oder 12«
in Abhängigkeit vom Inhalt des Zählers 15« aus und schaltet ihn ein. Wenn zum Beispiel der Wert iι.. Zähler
ISa »0« ist. dann wird der Schalter 8a angeschaltet und wenn der Wert »1.2. 3 oder 4« beträgt, werden
entsprechend die Schalter 9a, 10a, 11a oder 12a betätigt. Wie oben bereits erklärt wurde, werden die
Schalter 8a bis 12« auf der Basis einer bestimmten Zeiteinteilung gesteuert und die Funktionsfolge der
Schalter kann willkürlich bestimmt werden.
Es sei dabei angenommen, die Spannungen el, el, e3, e4 oder eS werden dem Eingang des Entscheidungselementes
17a zugeführt, wenn der Inhalt des Zählers 15a jeweils »0. 1, 2, 3, 4 oder 5« beträgt.
Bei der Ausführungsform der Fig. 7 ist ebenfalls die Ungleichung el > el
> e3 > e4 > eS erfüllt und je größer der Inhalt des Zählers 15a ist, um so kleiner
ist die Spannung, die das Entscheidungselement 17a erhält.
Das Entscheidungselement 17a kann vier verschie-
clone Bedingungen in Abhängigkeit von seiner Auslegung
unterscheiden. Das bedeutet, daß dann, wenn
das Hingangssignal am Entscheidungselement 17« größer ist als ein vorgegebener Wert (die Ansprechspannung),
eine Ausgangsspannung mit einem hohen Wirt (Wert I) oder mit einem niederen Wert (»0-Wtvt«)
je nach der Auslegung erzeugt wird. In ähnlicher Weise kann das Entscheidungselcment 17k auch
ein Ausgangssignal vom Wert »I« oder »0« entsprechend der Auslegung hervorrufen, wenn das ILirigangssigiiiil
kleiner als die Ansprechspannung ist.
I.s soll angenommen werden. daß das Entscheidungselement
so ausgelegt isl. daß ein »(>- oder 1-Ausgangssignal«
entsprechend einem »<>- oder 1-Eingangssignal«
hervorgerufen wird. Das Hntseheidiingselenient
17« empfangt die Signale el. el. ei. c4 und (1S in dieser Reihenfolge. Das Entscheidungselcment
befallt sich daher erst mit der größeren Spannung. Wenn das Eingangssignal am Entscheidungselemeiii
17rr zuerst größer ist als dessen Ansprechspannung. wird ein Ausgangssignal mit dem Wert »1«
erzeugt. Da aber das Eingangssignal während des Betriebes abfüllt, wird das Eingangssignal am Entschcidungselement
17</ kleiner als dessen Ansprechspannung und das Entscheidungselement 17« gibt daher
ein »O-Ausgangssignal« weiter. Dieses »O-Ausgangssignal«
führt dazu, daß die Torschaltung 14» schließt, so daß das linpulssignal am Zähler 15« abgesperrt
wird. Der Inhalt des Zählers 15« bleibt daher auf einem
Wert, der der Amplitude des analogen Eingangssignals entspricht, wenn die Teilwiderstände 2« bis
7« entsprechend ausgelegt sind. Wenn beispielsweise ein analoges Eingangssignal, bei dem el und el dem
Wert »I« entsprechen und ei bis e5 dem »((-Wert« entsprechen, am Eingang 1« angelegt wird, dann
wechselt der Inhalt des Zählers 15« von »((« nach » 1«
und »2« jeweils periodisch. Ist der Inhalt aber »2«.
dann wird der Sehalter 10« ausgeschaltet und die Spannung ei dem Eingang des Entscheidungselementes
17« zugeführt und dessen Ausgang wird zu »0«. Die Torschaltung 14« wird daher geschlossen
und der Inhalt des Zählers 15« bleibt auf dem Wert »2«. Wird der Zähler 15« abgestoppt, dann hängt sein
Inhalt natürlich von der Amplitude des analogen Eingangssignals ah und gibt daher einen Wert für das analoge
Eingangssignal an. Der Monitorzähler 18« wirkt dann so. daß er den Zähler 15« immer wieder für
die nachfolgende A D-Umwandlung löscht.
Am Ausgang wird dann ein digitales Signal vom Zähler 15« erhalten, und zwar an den Ausgangsanschlüssen
19«. 20« und 21«. Die Genauigkeit des Analog/Digitalwandlers der Fig. 7 kann durch Anordnung
mehrerer Teilwiderstände und zugeordneter Schalter erhöht werden.
Fig. 8 zeigt eine Abwandlung von Fig. 7. In der Fig. 8 sind die Widerstände 2'«. 3'«. 4'a, S'a und 6«
jeweils zwischen den Eingang 1 α und jeden der Schalter
8« bis 12« geschaltet, und zwar an Stelle der in der I· ig. 7 gezeigten Serienschaltung der Widerstände
la bis 7«. Entsprechend der Ausführungsform der Fig. 8 kann die dem Entscheidungselement 17« zugeführte
Spannung willkürlich bestimmt werden dadurch, daß die Werte der Widerstände 2'« bis 6'« entsprechend
gewählt werden.
Fig. y zeigt die andere Variationsmöglichkeit der Schaltung der Fig. 7. In der Fig. 9 ist ein Anschluß
der Teilwiderstände am Widerstand 7« nicht an Erde geschlossen, sondern mit dem Anschluß 22« verbunden,
an den eine vorgegebene Spannung angelegt wird. Die entsprechende Wahl dieser vorgegebenen
Spannung erlaubt es. eine beliebige Spannung, auch eine negative Spannung, an den Eingang des EnI-seheidungselementes
17« zu legen.
Der Analog, Digitalwandler der vorliegenden Eifinclung
wurde in der Beschreibung im einzelnen erläutert, und zwar an Hand prinzipieiiei Ausfüiiiuiigsformen
und praktischer Anwendungsbeispiele, die den Vorteil haben, daß ein einfacher und kompakter
Schaltkreis geschaffen werden kann, der mit Spannungsteilern mit Widerständen versehen ist sowie mit
Sehaltern und schaltfälligen Entschcidungselementen. Damit wird eine neue Schalttechnik erzielt, die bisher
von den üblichen Analog/Digitalwandlcrn nicht erreicht werden konnte. Viele andere Vorteile ermöglicht
die Auslegung einer ganzen Anzahl von unterschiedlichen Entscheidungswerten und ihrer gegenseitigen
Abstände bzw. ihres Niveaus, so daß der neue A D-Wandler wirksam eingesetzt werden
kann.
Aus dem Vorstehenden ergibt sich, daß ein neuer und besserer A D-Wandler geschaffen wurde. Die
gezeigten und beschriebenen Ausführungshcispiele sollen dabei den Umfang der vorliegenden Erfindung
nicht beeinträchtigen.
Schließlich sei noch eine Liste der Bezugszeichen aufgeführt, die die in den Fig. I und 7 sowie in der
Besehreibung verwendeten Teile erläutert.
1 Anschluß für das analoge Signal
2 bis 7 Spannungsteilerwiderstände
8 bis 12 Schalter
8 bis 12 Schalter
13 Impulsgeher
14 Zähler
15 Decoder
16 Entscheidungselement
17 bis 21 Schalter
22 bis 26 zeitweise Speicherelemente
1« analoger Eingangssignalanschluß
2« bis 7« Spannungsteilerwiderstände
8« bis 12« Schalter
13« Impulsgeber
14« Torschaltung (UND-Gatter)
15« Zähler
16« Decoder
17« Entscheidungselement
18« Übcrwachungszähler
19«. 20«, 21« Ausgangsanschlüsse
Hierzu 9 Blatt Zeichnungen
Claims (3)
1. Anordnung zur Analog/Digitalumwandlung, gekennzeichnet durch einen Spannungsteiler
mit mehreren Widerständen, durch den die Eingangsspannung von einem analogen Eingangsanschluß
(1, la) in mehrere Spannungsstufen unterteilt werden kann, die jeweils einer Gruppe von
Schaltern (8 bis 12 bzw. 8a bis 12a) entsprechend weitergegeben werden, wobei ein Entscheidungselement
(16, 17a) vorgesehen ist, welches die Amplitude der Spannung in Abhängigkeit von
einer Ansprechspannung und von den von der Schaltergruppe erhaltenen Signalen bestimmt und
mit seinem Ausgang eine Logikschaltung zur Erzeugung eines digitalen Signals beaufschlagt.
2. Anordnung nach Anspruch I, gekennzeichnet durch einstellbare Widerstände (2 bis 7 bzw.
2a bis 7a) am Spannungsteiler und dadurch, daß eine zweite Gruppe von Schäkern (17 bis 21) vorgesehen
ist, wobei das Entscheidungselement (16) die Amplitude der Spannung in Abhängigkeit von
der Ansprechspannung und von den von der ersten Schaltergruppe erhaltenen Spannungswerten festlegt
und über die zweite Schältergruppe an zeitweise Speicherelemente (22 bis 26) weitergibt und
wobei die erste und die zweite Schaltergruppe zeitlich aufeinander abgestimmt gesteuert sind.
3. Anordnung nach Anspruch 1, dadurch gekennzeichnet:,
daß mehrere Schalter (8a bis 12a) am Ausgang des Spannung;'rilers anliegen und
mit dem Entscheidungs'Hement (17a) verbunden sind und daß eine Torschaltung (14a) so angeordnet
ist, daß ihr einer Eingang mit dem Ausgang des Entscheidungselementes (17a) verbunden ist
und am anderen Eingang ein Impulsgeber (13a) anliegt, wobei ein am Ausgang der Torschaltung
(UND-Gatter 14a) anliegender Binärzähler (15a) die von der Torschaltung durchgelassenen Impulse
zählt.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5784173A JPS5413153B2 (de) | 1973-05-25 | 1973-05-25 | |
JP5784473A JPS5344107B2 (de) | 1973-05-25 | 1973-05-25 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2424930A1 DE2424930A1 (de) | 1974-12-12 |
DE2424930B2 DE2424930B2 (de) | 1978-05-03 |
DE2424930C3 true DE2424930C3 (de) | 1979-01-18 |
Family
ID=26398926
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2424930A Expired DE2424930C3 (de) | 1973-05-25 | 1974-05-22 | Anordnung zur Analog/Digitalumwandlung |
Country Status (2)
Country | Link |
---|---|
US (1) | US3932865A (de) |
DE (1) | DE2424930C3 (de) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4571574A (en) * | 1982-09-30 | 1986-02-18 | Witold Krynicki | Analogue to digital converter |
US4763106A (en) * | 1987-07-20 | 1988-08-09 | Zdzislaw Gulczynski | Flash analog-to-digital converter |
US6253332B1 (en) * | 1998-12-02 | 2001-06-26 | Sun Microsystems | Apparatus for generating shifted down clock signals |
US6414060B1 (en) * | 1999-07-07 | 2002-07-02 | Albemarle Corporation | Flame retardant polycarbonate-ABS polymer compositions |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US2592308A (en) * | 1948-09-01 | 1952-04-08 | Bell Telephone Labor Inc | Nonlinear pulse code modulation system |
US2688441A (en) * | 1951-02-02 | 1954-09-07 | Exact Weight Scale Co | Distribution classifier |
US2781970A (en) * | 1951-10-08 | 1957-02-19 | Shell Dev | Analog computer |
US2838663A (en) * | 1953-12-31 | 1958-06-10 | Rca Corp | Signal-amplitude responsive circuit |
US3187323A (en) * | 1961-10-24 | 1965-06-01 | North American Aviation Inc | Automatic scaler for analog-to-digital converter |
US3286232A (en) * | 1961-11-03 | 1966-11-15 | Gen Electric | Digital comparator classifying device |
US3337722A (en) * | 1962-06-09 | 1967-08-22 | Bodenseewerk Perkin Elmer Co | Recording apparatus |
-
1974
- 1974-05-22 US US05/472,480 patent/US3932865A/en not_active Expired - Lifetime
- 1974-05-22 DE DE2424930A patent/DE2424930C3/de not_active Expired
Also Published As
Publication number | Publication date |
---|---|
US3932865A (en) | 1976-01-13 |
DE2424930A1 (de) | 1974-12-12 |
DE2424930B2 (de) | 1978-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0124765B1 (de) | Schaltverstärker zur digitalen Leistungsverstärkung | |
DE3017134A1 (de) | Modulatorschaltung fuer eine matrixwiedergabevorrichtung | |
DE2654970B2 (de) | Tastatur-Codier-Schaltung | |
DE1280594B (de) | Lernschaltung fuer das Erkennen von Bitkombinationen | |
DE2129427A1 (de) | Anzeigevorrichtung mit einer Kathodenstrahlroehre | |
DE2424930C3 (de) | Anordnung zur Analog/Digitalumwandlung | |
DE2704141C2 (de) | ||
DE2636344C2 (de) | ||
DE3420327C2 (de) | ||
DE2821952A1 (de) | Anzeigeschaltung | |
DE2348831C3 (de) | Digital-Analogwandler | |
DE2104770C3 (de) | Rundfunkfernsprechsystem zum Auswählen eines Empfängers aus einer Anzahl von Empfängern | |
DE2746520A1 (de) | Impulsgenerator | |
DE2337132A1 (de) | Dezimale grenzwerteinstellung zum vergleich mit einem binaeren digitalsignal | |
DE1802388B2 (de) | Elektronische vorrichtung zur automatischen steuerung eines eisenbahnzuges | |
DE2608268C2 (de) | Verfahren zum Erzeugen einer veränderbaren Folge von Impulsen und Schaltungsanordnung zur Durchführung des Verfahrens | |
DE2329009A1 (de) | Logische schaltung aus bistabilen widerstaenden | |
DE2910543C2 (de) | Schaltungsanordnung für die Durchführung von arithmetischen Operationen | |
DE2327148C3 (de) | Verfahren und Schaltungsanordnung zum schrittweisen Steuern von elektronischen Stellgliedern in n Schritten in Rundfunk- und/oder Fernsehgeräten | |
DE2840555A1 (de) | Schaltungsanordnung zur messung der periodendauer einer impulsfolge, deren verwendung und schaltungsanordnung nach dieser verwendung | |
DE1762650B2 (de) | Vor und rueckwaerts zaehlende relaiskette | |
DE2552509C3 (de) | Anzeigeeinrichtung für die Anzeige mindestens zweier analoger Signale | |
DE2309532C3 (de) | Digital/Analog-Wandler | |
DE1923798A1 (de) | Digitale Speicherschaltung | |
DE2146633C3 (de) | Einrichtung zur Steuerung der Schiebezeit von Informationen durch ein oder mehrere Schieberegister |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |