DE2326870A1 - Feldeffekttransistor mit isolierter steuerelektrode und verfahren zu dessen herstellung - Google Patents

Feldeffekttransistor mit isolierter steuerelektrode und verfahren zu dessen herstellung

Info

Publication number
DE2326870A1
DE2326870A1 DE2326870A DE2326870A DE2326870A1 DE 2326870 A1 DE2326870 A1 DE 2326870A1 DE 2326870 A DE2326870 A DE 2326870A DE 2326870 A DE2326870 A DE 2326870A DE 2326870 A1 DE2326870 A1 DE 2326870A1
Authority
DE
Germany
Prior art keywords
zone
source
base zone
interface
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE2326870A
Other languages
German (de)
English (en)
Inventor
Shumpei Yamazaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Corp
Original Assignee
TDK Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Corp filed Critical TDK Corp
Publication of DE2326870A1 publication Critical patent/DE2326870A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D48/00Individual devices not covered by groups H10D1/00 - H10D44/00
    • H10D48/30Devices controlled by electric currents or voltages
    • H10D48/32Devices controlled by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H10D48/36Unipolar devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
DE2326870A 1972-05-25 1973-05-25 Feldeffekttransistor mit isolierter steuerelektrode und verfahren zu dessen herstellung Pending DE2326870A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP47052083A JPS4911077A (enrdf_load_stackoverflow) 1972-05-25 1972-05-25

Publications (1)

Publication Number Publication Date
DE2326870A1 true DE2326870A1 (de) 1973-12-06

Family

ID=12904916

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2326870A Pending DE2326870A1 (de) 1972-05-25 1973-05-25 Feldeffekttransistor mit isolierter steuerelektrode und verfahren zu dessen herstellung

Country Status (2)

Country Link
JP (1) JPS4911077A (enrdf_load_stackoverflow)
DE (1) DE2326870A1 (enrdf_load_stackoverflow)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS48100078A (enrdf_load_stackoverflow) * 1972-03-29 1973-12-18
JPS529350A (en) * 1975-07-11 1977-01-24 Nippon Telegr & Teleph Corp <Ntt> Dielectric focusing horn

Also Published As

Publication number Publication date
JPS4911077A (enrdf_load_stackoverflow) 1974-01-31

Similar Documents

Publication Publication Date Title
EP0010596B1 (de) Verfahren zur Ausbildung von Maskenöffnungen bei der Herstellung von Halbleiteranordnungen
DE69111929T2 (de) Halbleiteranordnung auf einem dielektrischen isolierten Substrat.
DE3888883T2 (de) Verfahren zur Herstellung einer vergrabenen isolierenden Schicht in einem Halbleitersubstrat durch Ionenimplantation und Halbleiterstruktur mit einer solchen Schicht.
DE1764056C2 (de) Verfahren zum Herstellen einer Halbleiteranordnung
EP0010624B1 (de) Verfahren zur Ausbildung sehr kleiner Maskenöffnungen für die Herstellung von Halbleiterschaltungsanordnungen
DE3689158T2 (de) Verfahren zum Herstellen bezüglich einer Karte justierten, implantierten Gebieten und Elektroden dafür.
DE2745857C2 (enrdf_load_stackoverflow)
DE3939319C2 (de) Verfahren zum Herstellen eines asymmetrischen Feldeffekttransistors
DE19806838A1 (de) Vertikaler Siliciumcarbid-MOSFET und Verfahren zur Herstellung desselben
DE3034078C2 (de) Verfahren zur Herstellung einer Halbleiteranordnung
DE3237539A1 (de) Mikroelektronisches schattenmaskierverfahren zur verminderung des punchthrough
DE2445879C2 (de) Verfahren zum Herstellen eines Halbleiterbauelementes
DE3116268C2 (de) Verfahren zur Herstellung einer Halbleiteranordnung
DE4130555C2 (de) Halbleitervorrichtung mit hoher Durchbruchsspannung und geringem Widerstand, sowie Herstellungsverfahren
DE19517002C2 (de) Halbleitervorrichtung und Verfahren zur Herstellung derselben
DE3825701A1 (de) Verfahren zur herstellung eines bipolaren transistors
DE2642770A1 (de) Herstellung von halbleiteranordnungen
DE2926334C2 (enrdf_load_stackoverflow)
DE68928951T2 (de) Verfahren zur Herstellung einer integrierten Schaltung mit Bipolartransistoren
DE4400842C2 (de) MOS Transistor und Verfahren zu seiner Herstellung
DE2723374A1 (de) Halbleiterstruktur mit mindestens einem fet und verfahren zu ihrer herstellung
DE69105621T2 (de) Herstellungsverfahren eines Kanals in MOS-Halbleiteranordnung.
EP0000545A1 (de) Verfahren zur Herstellung einer Halbleiteranordnung mit Selbstjustierung
DE69033593T2 (de) Verfahren zur Herstellung einer integrierten Halbleiterschaltung mit einer Isolationszone
DE19630609C2 (de) Verfahren zum Herstellen eines Transistors