DE19859389C1 - Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens - Google Patents

Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens

Info

Publication number
DE19859389C1
DE19859389C1 DE19859389A DE19859389A DE19859389C1 DE 19859389 C1 DE19859389 C1 DE 19859389C1 DE 19859389 A DE19859389 A DE 19859389A DE 19859389 A DE19859389 A DE 19859389A DE 19859389 C1 DE19859389 C1 DE 19859389C1
Authority
DE
Germany
Prior art keywords
word
instruction word
program
instruction
words
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19859389A
Other languages
German (de)
English (en)
Inventor
Matthias Weis
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP Semiconductors Germany GmbH
Original Assignee
Systemonic AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=7892209&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=DE19859389(C1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Systemonic AG filed Critical Systemonic AG
Priority to DE19859389A priority Critical patent/DE19859389C1/de
Priority to JP2000590041A priority patent/JP4486754B2/ja
Priority to DE19982820T priority patent/DE19982820D2/de
Priority to EP99963284A priority patent/EP1145113B1/de
Priority to PCT/DE1999/004050 priority patent/WO2000038049A1/de
Priority to AU19648/00A priority patent/AU1964800A/en
Priority to US09/868,797 priority patent/US7080235B1/en
Publication of DE19859389C1 publication Critical patent/DE19859389C1/de
Application granted granted Critical
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/3017Runtime instruction translation, e.g. macros
    • G06F9/30178Runtime instruction translation, e.g. macros of compressed or encrypted instructions
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3802Instruction prefetching
    • G06F9/3814Implementation provisions of instruction buffers, e.g. prefetch buffer; banks

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)
  • Advance Control (AREA)
DE19859389A 1998-12-22 1998-12-22 Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens Expired - Fee Related DE19859389C1 (de)

Priority Applications (7)

Application Number Priority Date Filing Date Title
DE19859389A DE19859389C1 (de) 1998-12-22 1998-12-22 Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens
PCT/DE1999/004050 WO2000038049A1 (de) 1998-12-22 1999-12-21 Verfahren und anordnung zur erzeugung und ausführung von komprimierten programmen eines vliw-prozessors
DE19982820T DE19982820D2 (de) 1998-12-22 1999-12-21 Verfahren und Anordnung zur Erzeugung und Ausführung von Komprimierten Programmen eines VLIW-Prozessors
EP99963284A EP1145113B1 (de) 1998-12-22 1999-12-21 Verfahren und anordnung zur erzeugung und ausführung von komprimierten programmen eines vliw-prozessors
JP2000590041A JP4486754B2 (ja) 1998-12-22 1999-12-21 Vliwプロセッサの圧縮されたプログラムを生成して実行する方法
AU19648/00A AU1964800A (en) 1998-12-22 1999-12-21 Device and method for generating and executing compressed programs of a very long instruction word processor
US09/868,797 US7080235B1 (en) 1998-12-22 1999-12-21 Device and method for generating and executing compressed programs of a very long instruction word processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19859389A DE19859389C1 (de) 1998-12-22 1998-12-22 Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens

Publications (1)

Publication Number Publication Date
DE19859389C1 true DE19859389C1 (de) 2000-07-06

Family

ID=7892209

Family Applications (2)

Application Number Title Priority Date Filing Date
DE19859389A Expired - Fee Related DE19859389C1 (de) 1998-12-22 1998-12-22 Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens
DE19982820T Expired - Lifetime DE19982820D2 (de) 1998-12-22 1999-12-21 Verfahren und Anordnung zur Erzeugung und Ausführung von Komprimierten Programmen eines VLIW-Prozessors

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE19982820T Expired - Lifetime DE19982820D2 (de) 1998-12-22 1999-12-21 Verfahren und Anordnung zur Erzeugung und Ausführung von Komprimierten Programmen eines VLIW-Prozessors

Country Status (6)

Country Link
US (1) US7080235B1 (enExample)
EP (1) EP1145113B1 (enExample)
JP (1) JP4486754B2 (enExample)
AU (1) AU1964800A (enExample)
DE (2) DE19859389C1 (enExample)
WO (1) WO2000038049A1 (enExample)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10107102A1 (de) * 2001-02-14 2002-08-29 Systemonic Ag Verfahren und Anordnung zur Instruktionswortgenerierung bei der Ansteuerung von Funktionseinheiten in einem Prozessor
WO2003012630A1 (de) * 2001-07-27 2003-02-13 Systemonic Ag Verfahren zur abarbeitung eines programmcodes sowie eine prozessoranordnung zur ausführung des verfahrens
DE10203541A1 (de) * 2002-01-29 2003-08-14 Systemonic Ag Verfahren zum Zwischenspeichern von Befehlen
WO2003104987A3 (de) * 2002-06-05 2004-12-29 Philips Semiconductors Dresden Verfahren zum codieren/decodieren von vliw cached befehlen
DE10065114B4 (de) * 1999-12-30 2005-02-17 Systemonic Ag Verfahren und Anordnung zur Erzeugung von Instruktionsworten zur Ansteuerung von Funktionseinheiten in einem Prozessor
FR2868853A1 (fr) * 2004-04-09 2005-10-14 St Microelectronics Sa Procede de delivrance de mots d'instruction tres longs a un processeurs et circuit integre avec un dispositif de memoire programme associe
DE102006047741B4 (de) * 2005-10-06 2010-06-24 Technische Universität Dresden Verfahren zur Kompression und Dekompression sehr langer Instruktionswörter (VLIW) und Anordnung zur Durchführung des Verfahrens

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9250916B2 (en) * 2013-03-12 2016-02-02 International Business Machines Corporation Chaining between exposed vector pipelines

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8828796D0 (en) 1988-12-09 1989-01-18 British Telecomm Data compression
CA2077271C (en) * 1991-12-13 1998-07-28 David J. Craft Method and apparatus for compressing data
US5636352A (en) * 1994-12-16 1997-06-03 International Business Machines Corporation Method and apparatus for utilizing condensed instructions
US5826054A (en) * 1996-05-15 1998-10-20 Philips Electronics North America Corporation Compressed Instruction format for use in a VLIW processor
US5819058A (en) 1997-02-28 1998-10-06 Vm Labs, Inc. Instruction compression and decompression system and method for a processor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Weiss, H., Fettweis, G.:"Dynamic Codewidth Reduc- tion for VLIW Instruction Set Architectures in Digital Signal Processors", Tagungsbericht des 3. Int. Workshop on Signal and Image Processing IWSIP1996, S. 517-520 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10065114B4 (de) * 1999-12-30 2005-02-17 Systemonic Ag Verfahren und Anordnung zur Erzeugung von Instruktionsworten zur Ansteuerung von Funktionseinheiten in einem Prozessor
DE10107102A1 (de) * 2001-02-14 2002-08-29 Systemonic Ag Verfahren und Anordnung zur Instruktionswortgenerierung bei der Ansteuerung von Funktionseinheiten in einem Prozessor
FR2824154A1 (fr) * 2001-02-14 2002-10-31 Systemonic Ag Procede et dispositif pour generer des mots d'instruction pour la commande d'unites fonctionnelles dans un processeur
GB2375197A (en) * 2001-02-14 2002-11-06 Systemonic Ag A method of generating instruction words for driving functional units in a procssor.
GB2375197B (en) * 2001-02-14 2004-02-11 Systemonic Ag Method and arrangement for instruction word generation in the driving of functional units in a processor
DE10107102B4 (de) * 2001-02-14 2004-02-26 Systemonic Ag Verfahren und Anordnung zur Instruktionswortgenerierung bei der Ansteuerung von Funktionseinheiten in einem Prozessor
WO2003012630A1 (de) * 2001-07-27 2003-02-13 Systemonic Ag Verfahren zur abarbeitung eines programmcodes sowie eine prozessoranordnung zur ausführung des verfahrens
DE10203541A1 (de) * 2002-01-29 2003-08-14 Systemonic Ag Verfahren zum Zwischenspeichern von Befehlen
DE10203541B4 (de) * 2002-01-29 2005-10-13 Systemonic Ag Verfahren zur Erzeugung von Instruktionsworten zur Ansteuerung von Funktionseinheiten
WO2003104987A3 (de) * 2002-06-05 2004-12-29 Philips Semiconductors Dresden Verfahren zum codieren/decodieren von vliw cached befehlen
FR2868853A1 (fr) * 2004-04-09 2005-10-14 St Microelectronics Sa Procede de delivrance de mots d'instruction tres longs a un processeurs et circuit integre avec un dispositif de memoire programme associe
DE102006047741B4 (de) * 2005-10-06 2010-06-24 Technische Universität Dresden Verfahren zur Kompression und Dekompression sehr langer Instruktionswörter (VLIW) und Anordnung zur Durchführung des Verfahrens

Also Published As

Publication number Publication date
US7080235B1 (en) 2006-07-18
WO2000038049A1 (de) 2000-06-29
EP1145113B1 (de) 2006-03-01
JP4486754B2 (ja) 2010-06-23
JP2002533804A (ja) 2002-10-08
EP1145113A1 (de) 2001-10-17
AU1964800A (en) 2000-07-12
DE19982820D2 (de) 2002-02-28

Similar Documents

Publication Publication Date Title
DE69410489T2 (de) Verfahren und gerät für die synchronisation und den ablauf von mehreren datenströmen und echtzeitaufgaben
DE2030760C2 (de) Paritätsprüfschaltung für eine Speicherschaltung
DE2230987C2 (enExample)
DE4220698C2 (de) Verfahren zum Betreiben einer Datenverarbeitungsanlage
DE2556661A1 (de) Steuerschaltung mit adressenerweiterung
DE69119930T2 (de) Vorrichtung zur Programmierung einer speicherprogrammierbaren Steuerung und Verfahren zum Gebrauch der Ablaufplantechnik
DE3535436C2 (enExample)
DE3043100C2 (enExample)
DE2926322C2 (de) Speicher-Subsystem
DE2164793A1 (de) Verfahren und Datenverarbeitungsanlage zur Steuerung einer Vielzahl von Eingabe/ Ausgabe-Einheiten mittels eine Zentraleinheit
DE19859389C1 (de) Verfahren zur Ansteuerung von Funktionseinheiten in einem Prozessor und Prozessoranordnung zur Durchführung des Verfahrens
DE3689217T2 (de) Datenverarbeitungseinrichtung mit einer Schaltung zur Prüfung der Adressgrenzen in einem virtuellen Speicher.
DE2213953C3 (de) Schaltungsanordnung zum Darstellen von Zeichen auf dem Bildschirm eines Sichtgerätes
DE2656086A1 (de) Rechnersystem
DE68925376T2 (de) In Direktabbildung und in Bankabbildung wirksamer Informationsprozessor und Verfahren zum Schalten der Abbildungsschemas
DE2744321A1 (de) Bildschirmgeraet
DE1271433B (de) Adressiereinrichtung fuer einen Tabellenwertspeicher
DE69424387T2 (de) Verfahren und Gerät zum Modifizieren des Inhalts eines Registers
DE3729494C2 (enExample)
DE2636788A1 (de) Datenspeicher fuer datensichtgeraete
DE10107102B4 (de) Verfahren und Anordnung zur Instruktionswortgenerierung bei der Ansteuerung von Funktionseinheiten in einem Prozessor
DE2233164B2 (de) Schaltungsanordnung zur uebertragung von aufeinanderfolgenden bitstellen zwischen zwei registern
DE2601379C3 (de) Schaltungsanordnung zum Umwandeln virtueller Adressen in reelle Adressen
DE2605066A1 (de) Kanalzuordnungsschaltung zur herstellung einer zeitvielfach-breitbandverbindung
DE3105503A1 (de) Assoziativer zugriffsspeicher

Legal Events

Date Code Title Description
8100 Publication of the examined application without publication of unexamined application
D1 Grant (no unexamined application published) patent law 81
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee