DE1817480A1 - Verfahren zum selektiven Aufbringen von Loetmetallen oder dergleichen auf ein Substrat fuer mikrominiaturisierte Schaltkreise - Google Patents
Verfahren zum selektiven Aufbringen von Loetmetallen oder dergleichen auf ein Substrat fuer mikrominiaturisierte SchaltkreiseInfo
- Publication number
- DE1817480A1 DE1817480A1 DE19681817480 DE1817480A DE1817480A1 DE 1817480 A1 DE1817480 A1 DE 1817480A1 DE 19681817480 DE19681817480 DE 19681817480 DE 1817480 A DE1817480 A DE 1817480A DE 1817480 A1 DE1817480 A1 DE 1817480A1
- Authority
- DE
- Germany
- Prior art keywords
- solder
- substrate
- ceramic
- layer
- selective application
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistors
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistors electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistors electrically connecting electric components or wires to printed circuits by soldering
- H05K3/3452—Solder masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N97/00—Electric solid-state thin-film or thick-film devices, not otherwise provided for
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/09—Use of materials for the conductive, e.g. metallic pattern
- H05K1/092—Dispersed materials, e.g. conductive pastes or inks
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0137—Materials
- H05K2201/017—Glass ceramic coating, e.g. formed on inorganic substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0137—Materials
- H05K2201/0175—Inorganic, non-metallic layer, e.g. resist or dielectric for printed capacitor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/02—Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
- H05K2203/025—Abrading, e.g. grinding or sand blasting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/07—Treatments involving liquids, e.g. plating, rinsing
- H05K2203/0756—Uses of liquids, e.g. rinsing, coating, dissolving
- H05K2203/0769—Dissolving insulating materials, e.g. coatings, not used for developing resist after exposure
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Manufacturing Of Printed Wiring (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US69637868A | 1968-01-08 | 1968-01-08 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE1817480A1 true DE1817480A1 (de) | 1970-03-19 |
Family
ID=24796814
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19681817480 Pending DE1817480A1 (de) | 1968-01-08 | 1968-12-30 | Verfahren zum selektiven Aufbringen von Loetmetallen oder dergleichen auf ein Substrat fuer mikrominiaturisierte Schaltkreise |
Country Status (3)
| Country | Link |
|---|---|
| DE (1) | DE1817480A1 (enFirst) |
| FR (1) | FR1603840A (enFirst) |
| GB (1) | GB1246411A (enFirst) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3045280C2 (de) * | 1979-05-24 | 1985-03-07 | Matsushita Electric Works, Ltd., Kadoma, Osaka | Verfahren zur Bildung von elektrischen Leiterbahnen auf einem isolierenden Substrat |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115226313A (zh) * | 2021-04-21 | 2022-10-21 | 张有谅 | 液晶高分子薄膜电气图样制造方法 |
-
1968
- 1968-12-13 FR FR1603840D patent/FR1603840A/fr not_active Expired
- 1968-12-30 DE DE19681817480 patent/DE1817480A1/de active Pending
-
1969
- 1969-01-07 GB GB857/69A patent/GB1246411A/en not_active Expired
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3045280C2 (de) * | 1979-05-24 | 1985-03-07 | Matsushita Electric Works, Ltd., Kadoma, Osaka | Verfahren zur Bildung von elektrischen Leiterbahnen auf einem isolierenden Substrat |
Also Published As
| Publication number | Publication date |
|---|---|
| GB1246411A (en) | 1971-09-15 |
| FR1603840A (enFirst) | 1971-06-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2856954C2 (enFirst) | ||
| DE4447897B4 (de) | Verfahren zur Herstellung von Leiterplatten | |
| EP0016925B1 (de) | Verfahren zum Aufbringen von Metall auf Metallmuster auf dielektrischen Substraten | |
| DE2729030A1 (de) | Verfahren zum erzeugen eines mehrschichtigen leiterzugsmusters bei der herstellung monolithisch integrierter schaltungen | |
| DE4126913A1 (de) | Verfahren zum beloten und montieren von leiterplatten mit bauelementen | |
| EP0358867A1 (de) | Flip-Chip-Montage mit einer Lötstoppschicht aus einem oxidierbaren Metall | |
| DE1943519A1 (de) | Halbleiterbauelement | |
| DE2948940C2 (de) | Anwendung eines Beschichtungsverfahrens, um an Kanten eines beschichteten Metallkörpers eine Beschichtungsmittelschicht zu erzeugen | |
| DE4446509A1 (de) | Verfahren zur Herstellung von Leiterbahnen auf einem Vertiefungen aufweisenden Substrat | |
| DE1924775A1 (de) | Verfahren zur Herstellung einer Leiterplatte | |
| DE69008459T2 (de) | Verfahren zur Herstellung eines Substrates für Dickschichtschaltkreise. | |
| DE2015643A1 (de) | Verfahren zur Herstellung von Mehrschi cht-Stromkreispaneelen | |
| DE1817480A1 (de) | Verfahren zum selektiven Aufbringen von Loetmetallen oder dergleichen auf ein Substrat fuer mikrominiaturisierte Schaltkreise | |
| DE10041506A1 (de) | Verfahren zur Erzeugung eines Leiterbildes auf einer Schaltplatte | |
| DE2014138C3 (de) | Verfahren zur Herstellung von gedruckten Leiterplatten | |
| DE69922271T2 (de) | Leiterplattenherstellungsmethode | |
| DE1206976B (de) | Verfahren zum Herstellen gedruckter Schaltungen nach der Aufbaumethode | |
| DE2848118A1 (de) | Leiterplatte fuer eine gedruckte schaltung | |
| DE1665771B1 (de) | Verfahren zur Herstellung gedruckter Schaltungsplatten | |
| DE3412502A1 (de) | Verfahren zur herstellung von leiterplatten | |
| DE69210471T2 (de) | Verfahren zur Herstellung von Leiterplatten unter Verwendung von elektrophoretisch abscheidbaren organischen Schutzschichten | |
| EP0355194A1 (de) | Verfahren zum Herstellen von durchkontaktierten Leiterplatten mit sehr kleinen oder keinen Löträndern um die Durchkontaktierungslöcher | |
| DE10136114B4 (de) | Verfahren zur Herstellung eines flächigen Schaltungsträgers | |
| EP0599122B1 (de) | Verfahren zum Herstellen von durchkontaktierten Leiterplatten mit sehr kleinen oder keinen Lötaugen | |
| DE2209178B2 (de) | Verfahren zur Herstellung gedruckter Schaltungen |