DE1449430B2 - Matrixspeicher in einer anordnung zum herabsetzen der von einem steuerleiter auf die dazu parallelen leseleiter gekoppelten stoerspannungen - Google Patents

Matrixspeicher in einer anordnung zum herabsetzen der von einem steuerleiter auf die dazu parallelen leseleiter gekoppelten stoerspannungen

Info

Publication number
DE1449430B2
DE1449430B2 DE19631449430 DE1449430A DE1449430B2 DE 1449430 B2 DE1449430 B2 DE 1449430B2 DE 19631449430 DE19631449430 DE 19631449430 DE 1449430 A DE1449430 A DE 1449430A DE 1449430 B2 DE1449430 B2 DE 1449430B2
Authority
DE
Germany
Prior art keywords
lines
read
reading
line
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19631449430
Other languages
English (en)
Other versions
DE1449430A1 (de
Inventor
Peter Dr Ing 8000 Mun chen Kupec
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of DE1449430A1 publication Critical patent/DE1449430A1/de
Publication of DE1449430B2 publication Critical patent/DE1449430B2/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/02Arrangements for writing information into, or reading information out from, a digital store with means for avoiding parasitic signals

Landscapes

  • Semiconductor Memories (AREA)

Description

3 4
sowie die zu den Leseleitungen gekreuzten Steuer- Rollen von Leitung Zl und Z 2 haben sich gegen-
leitungen Si 2 aus F i g. 1 weggelassen. Weiterhin über Bild 3 a lediglich vertauscht. Die Spannung am
zeigt Fig. 2, wie gemäß der Erfindung die einzelnen Ausgang der LeitungZ2 wäre Null (gewöhnlicher
Leiter jeweils an einem Ende mit dem charakteristi- Richtkoppel-Effekt zweier Leitungen),
sehen Widerstand Zl bis Z 4 des Systems der Lese- 5 2. Bei mehr als 2 Leitungen (in unserem Beispiel
leiter und dazu parallelen Steuerleiter abgeschlossen Bild 3 b 3 Leitungen) koppelt dieser nach links wan-
sind und die Spannungszuführung zu den Steuer- dernde Spannungssprung auf Leitung Z 2 auch in
leitungenSiI an entgegengesetzten Enden der Leiter allen anderen Leitungen, z.B. in die LeitungZ4,
erfolgt wie die Spannungsabnahme von den Lese- eine negative Spannung mit Energieflußrichtung nach
leitungen L. Die Verringerung der von einem Leiter io rechts, die als Störspannung am Ausgang der Lei-
auf einen anderen gekoppelten Störspannung bei An- tungen, z. B. der Leitung Z4, erscheint. Das gleiche
wendung der Erfindung wird an Hand der Fig. 3a gilt für den Spannungssprung auf z.B. LeitungZ4,
und 3 b qualitativ näher erläutert: der die Störspannung am Ausgang der Leitung Z 2
In den Eingang E einer Leitung Zl werde ein erzeugt. Das heißt aber, auf allen Leitungen erschei-
Spannungssprung eingespeist, der sich mit der Pha- 15 nen Störspannungen am Ausgang, die allerdings von
sengeschwindigkeit nach rechts ausbreitet. Dieser zweiter Ordnung klein gegen die Amplitude auf der
Spannungssprung koppelt in die Leitungen Z 2 und Leitung Zl sind, wenn die zunächst eingekoppelten
Z4 ebenfalls je einen Spannungssprung ein, deren Spannungen (Fig. 3a) klein von erster Ordnung
Fronten sich nach rechts, d. h. in Richtung des ein- waren.
fachen Pfeiles ausbreiten, deren Energie aber nach 20 Durch Abschluß aller einander parallelen Leitunlinks, d. h. in Richtung des Doppelpfeiles, fließt gen mit dem charakteristischen Widerstand des Sy-(Fig. 3a). Sind nun die LeitungenZ2 und Z4 mit stems der Leseleiter und dazu parallelen Steuerleiter den charakteristischen Widerständen des Systems und Spannungsführung zu den einen Leiter an der Leseleiter und dazu parallelen Steuerleiter am entgegengesetzten Enden zu der Spannungs-Eingang E abgeschlossen, so wird die gesamte Ener- 25 abnähme der anderen Leiter erreicht man also entgie in diesen Widerständen vernichtet. Erreicht die sprechend der der Erfindung zugrunde liegenden Spannungsfront den Ausgang^ und ist die Leitung Aufgabe eine wesentliche Verringerung der von Zl dort ebenfalls mit ihrem charakteristischen Wider- einem Leiter auf einen anderen Leiter gekoppelten stand abgeschlossen, so kann man zwei sich über- Störspannung.
lagernde Vorgänge unterscheiden: 30 Die Erfindung wurde an Hand der F i g. 1 bis 3
1. Wären nur die Leitungen Zl und Z2 vorhan- am Beispiel einer Speichermatrix mit dünnen ma-
den, so würde die Spannungsfront auf Leitung Z 2, gnetischen Schichten erläutert. Sie ist aber keineswegs
da die Einkopplung von Leitung Zl nunmehr fehlt, auf solche Speicheranordnungen beschränkt, sondern nach links wandern und ihrerseits nach Leitung Zl kann selbstverständlich auch bei Speichermatrizen einen Spannungssprung einkoppeln (Fig. 3b); die mit anderen Speicherelementen Anwendung finden.
Hierzu 1 Blatt Zeichnungen

Claims (3)

1 ·:'-■■■ ■ 2 '■ '■ Erde liegt, abgeschlossen sind, wobei das Produkt _ .. , der beiden Abschlußimpedanzen durch den Ausdruck Patentansprüche:
1. Matrixspeicher mit einer Gruppe von zu den 5 V2 (C C0 + C C + C C )
Zeilen oder Spalten der Matrix parallelen Leseleitungen, einer Gruppe von zu den Leseleitun- bestimmt wird, so daß ein von der Ansteuerleitung gen parallelen und einer Gruppe von zu den in der Leseleitung induziertes Signal ausschließlich Leseleitungen senkrechten Steuerleitungen, bei am vom Leseverstärker abgekehrten Ende der Lesedem sowohl die Leseleitungen als auch die zu io leitung auftritt (V = Fortpflanzungsgeschwindigkeit diesen parallelen Steuerleitungen jeweils am Ende des Treibersignals; C1 bzw. C2 = Kapazität der Treimit einem Widerstand abgeschlossen sind, da- ber-bzw. der Leseleitungen gegen Erde; C12=gegendurch gekennzeichnet, daß die Span- seitige Kapazität der beiden Leitungen),
nungszuführung zu den den Leseleitungen par- Durch den in dieser Patentschrift angegebenen Aballelen Steuerleitungen und die Abnahme der 15 schluß der Lese- bzw. Ansteuerleitungen ergibt sich Lesesignale von den Leseleitungen an einander zweifelsohne eine gewisse Verbesserung der Verhältentgegengesetzten Enden der Leitungen erfolgt nisse auf der Leseleitung. Wie aus der oben ange- und die jeweils anderen Enden der Leitungen mit gebenen Formel ersichtlich ist, berücksichtigt der dem charakteristischen Widerstand des Systems Vorschlag nach dem genannten deutschen Patent der Leseleiter und dazu parallelen Steuerleiter 20 jedoch nur die Verhältnisse zweier zueinander parabgeschlossen sind. allellaufender Leitungen, insbesondere der einander
2. Matrixspeicher nach Anspruch 1, dadurch zugeordneten Ansteuer- und Leseleitungen. In Magekennzeichnet, daß die Speicherelemente aus trixspeichern, für die die angegebenen Maßnahmen dünnen magnetischen Schichten bestehen. eine Verbesserung des Nutz-StörverhäLtnisses auf der
3. Matrixspeicher nach Anspruch 2, dadurch 25 Leseleitung bringen soll, koppeln aber nicht nur gekennzeichnet, daß der Abschluß der Leitungen jeweils eine Ansteuer- und ihre zugeordnete Leseam Ende durch je einen Widerstand erfolgt, der leitung miteinander, sondern eine Vielzahl von Leizwischen die jeweilige Leitung und die als ge- tungen, nämlich alle Ansteuer- und/oder Leseleitunmeinsame Rückleitung dienende Metallschicht gen untereinander. Die in dem genannten Patent angeschaltet ist. 30 gegebene Bemessung für das Produkt der beiden
Abschlußwiderstände ist daher nur für Anordnungen
optimal, bei denen nur jeweils zwei Leitungen miteinander koppeln. Für Matrixspeichern dagegen ist diese Lösung nicht optimal.
In der Nachrichtentechnik gibt es eine Reihe von 35 Der Erfindung lag daher die Aufgabe zugrunde, Anordnungen, die Systeme paralleler Leitungen ent- einen Matrixspeicher zu schaffen, bei welchem die halten. In den meisten Fällen ist es bei solchen Lei- von einem Leiter auf alle anderen Leiter gekoppelten tungssystemen unerwünscht, daß der Strom in einem Störspannungen in optimaler Weise verringert wer-Leiter in anderen, benachbarten Leitern Störspan- den. Gelöst wird diese Aufgabe dadurch, daß die nungen hervorruft. Ein Beispiel für solche Leitungs- 40 Spannungszuführung zu den den Leseleitungen parsysteme sind die sogenannten Matrixspeicher. Bei allelen Steuerleitungen und die Abnahme der Lesesolchen Speichern ist es z. B. störend, daß die von signale von den Leseleitungen an einander entgegenden Impulsen in den Steuerleitungen auf die Lese- gesetzten Enden der Leitungen erfolgt und die jeweils leitungen gekoppelten Störspannungen sehr groß anderen Enden der Leitungen mit dem charakteristisind. 45 sehen Widerstand des Systems der Leseleiter und der
In ungünstigen Fällen, z.B. bei Matrixspeichern dazu parallelen Steuerleiter abgeschlossen sind, mit dünnen magnetischen Schichten, sind sie ein Durch diese Maßnahme erreicht man eine Verringe-Vielfaches der Nutzspannung. rung der eingekoppelten Störspannungen um etwa
Bei den bisher bekannten Speicheranordnungen . eine Ordnung.
wurden deshalb stets die von den Steuerleitungen in 50 An Hand der Fig. 1 bis 3 werden ein Ausfühdie Leseleitungen eingekoppelten Störspannungen rungsbeispiel der Anordnung gemäß der Erfindung durch besondere Verlegung der Leseleitungen und sowie dessen Wirkungsweise näher erläutert.
Kompensation mit an anderer Stelle gegenphasig Fig. 1 zeigt schematisch den Aufbau einer
eingekoppelten Spannungen zu vermeiden versucht. Speichermatrix mit dünnen magnetischen Schichten. Abgesehen davon, daß in vielen Fällen damit keine 55 Auf einer Metallplatte P, die als gemeinsamer Rückgenügend gute Beseitigung der Störspannungen er- leiter für alle Leitungen dient, sind die Magnetschichreicht werden konnte, bedeutet die besondere ten M aufgebracht. Zwischen der Metallplatte P und Verlegung der Leseleitungen sowie die Erzeu- den Magnetschichten M kann sich gegebenenfalls gung der gegenphasigen Kompensationsspannun- eine isolierende Schicht befinden. Auf den Magnetgen meist eine Erhöhung des Aufwandes für den 60 schichten M liegen die Leseleitungen L und darüber Speicher. :·.-... die zu den .Leseleitungen parallelen Steuerleitungen
Es ist deshalb mit dem deutschen Patent 1 236 004 Λ1 und die zu diesen gekreuzten Steuerleitungen St 2. auch schon vorgeschlagen worden, bei Matrixspei- Die verschiedenen Leiterebenen sind durch hier nicht ehern von dem Richtkoppeleffekt paralleler Leitun- dargestellte Isolierfolien voneinander getrennt,
gen Gebrauch zu machen, indem die vom Lesever- 65 F i g. 2 zeigt in perspektivischer Darstellung noch stärker bzw. Bittreiber abgewandten einander ent- einmal die Metallplatte P sowie die Leseleitungen L gegengesetzt liegenden Enden der Lese- bzw. der und die zu diesen parallelen Steuerleitungen StI. Zur Ansteuerleitungen mit je einer Impedanz, die gegen besseren Übersicht wurden die Magnetschichten M
DE19631449430 1963-08-23 1963-08-23 Matrixspeicher in einer anordnung zum herabsetzen der von einem steuerleiter auf die dazu parallelen leseleiter gekoppelten stoerspannungen Pending DE1449430B2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DES0086874 1963-08-23

Publications (2)

Publication Number Publication Date
DE1449430A1 DE1449430A1 (de) 1970-03-26
DE1449430B2 true DE1449430B2 (de) 1973-02-15

Family

ID=7513338

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19631449430 Pending DE1449430B2 (de) 1963-08-23 1963-08-23 Matrixspeicher in einer anordnung zum herabsetzen der von einem steuerleiter auf die dazu parallelen leseleiter gekoppelten stoerspannungen

Country Status (1)

Country Link
DE (1) DE1449430B2 (de)

Also Published As

Publication number Publication date
DE1449430A1 (de) 1970-03-26

Similar Documents

Publication Publication Date Title
DE2822847A1 (de) Kapazitaetsgekoppelte tafel
DE1041530B (de) Schaltungsanordnung zur Herstellung einer zweiseitig gerichteten Verbindung zur UEbertragung von Signalen oder Nachrichten zwischen zwei Stromkreisen
DE2623605B2 (de) Mehrfach-josephsonkontakt-interferometer
DE2113306B2 (de) Integrierter Schaltungsblock
DE1132967B (de) Kryotronschaltung
DE2318550C3 (de) Speicheranordnung
DE2352137A1 (de) Verfahren zur steuerung einer aussenelektroden-entladungsanzeigetafel
DE3602551C2 (de) Operationsverstärker
DE19601135C1 (de) Halbleiterstruktur
DE2807928C2 (de) Leitervorrichtung mit Gewichtsfaktoreinstellmitteln
DE2601193B2 (de) Breitband-Transistorverstärker
DE2547250A1 (de) Richtungskopplereinrichtung
DE1449430B2 (de) Matrixspeicher in einer anordnung zum herabsetzen der von einem steuerleiter auf die dazu parallelen leseleiter gekoppelten stoerspannungen
DE2547106C3 (de) Dielektrisches Festkörper-Bauelement zum Speichern in Matrixform
DE3149133C2 (de) Schaltungsanordnung zum automatischen Ausgleich von elektrischen Kennwerten verschieden langer Fernsprechleitungen
DE1774073B1 (de) Kapazitive festwerkspeicher matrix
DE2633558C2 (de) Speicherbaustein
DE1499877A1 (de) Festwertspeicher mit Widerstandskopplungen
DE2246611C3 (de) Schaltungsanordnung zur Unterdrückung von Störungen auf der Gleichstromversorgung dienenden Bandleitern
DE2927258C3 (de) Magnetblasenspeichervorrichtung
CH655023A5 (de) Ultraschallwandler.
DE1449372C3 (de) Festwertspeicher mit Kondensatoren
DE1913093A1 (de) Kernmatrixspeichersystem fuer aus Datenbits bestehende Datenworte
DE2158881C3 (de) Video-Verstärker mit gleichstromfreiem Ausgang und verminderter Verzerrung langdauernder Impulse
DE1120502B (de) Schaltungsanordnung mit mehreren in einer Ebene angeordneten Supraleitern