DE1302514B - - Google Patents

Info

Publication number
DE1302514B
DE1302514B DENDAT1302514D DE1302514DA DE1302514B DE 1302514 B DE1302514 B DE 1302514B DE NDAT1302514 D DENDAT1302514 D DE NDAT1302514D DE 1302514D A DE1302514D A DE 1302514DA DE 1302514 B DE1302514 B DE 1302514B
Authority
DE
Germany
Prior art keywords
data
shift register
bits
input
register stages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DENDAT1302514D
Other languages
English (en)
Other versions
DE1302514U (de
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Publication date
Publication of DE1302514B publication Critical patent/DE1302514B/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • H04L1/0043Realisations of complexity reduction techniques, e.g. use of look-up tables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Hierzu 1 Blatt Zeichnungen

Claims (1)

  1. Patentanspruch:
    Einrichtung zur Code-Umsetzung mit Blocksicherung von binären Datenblocks durch Zufügung von Prüf-Bits an einen Datenblock, die über ein Schieberegister und ein Modulo-2-Ad-. dierwerk, das eingangsseitig an ausgewählte Schieberegisterstufen angeschlossen und ausgangsseitig an den Schieberegistereingang rückgekoppelt ist, algebraisch aus den Daten-Bits abgeleitet werden, wobei jeder Datenblock aus einer Anzahl von n—k Datenbits und k Prüf-Bits besteht, dadurch gekennzeichnet, daß die Anzahl der Schieberegisterstufen mit der Anzahl (/c) der Prüf-Bits pro Datenblock übereinstimmt und daß die einzelnen Schieberegisterstufen jeweils an den zweiten .Eingang je einer Torschaltung (16) angeschlossen sind, deren erste Eingänge an den Dateneingang (17) angeschlossen sind und denen je eine als Modulo-2-Zähler betriebene bistabile Kippschaltung (7) nachgeschaltet ist, deren Ausgänge im Anschluß an die Daten-Bits nacheinander für jeweils einen Bittakt über Torschaltungen (8) an den Dateneingang (17) angeschlossen werden.
DENDAT1302514D 1960-08-04 Withdrawn DE1302514B (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB2701360 1960-08-04

Publications (1)

Publication Number Publication Date
DE1302514B true DE1302514B (de) 1970-11-26

Family

ID=10252771

Family Applications (2)

Application Number Title Priority Date Filing Date
DENDAT1302514D Withdrawn DE1302514B (de) 1960-08-04
DE19611424708 Pending DE1424708A1 (de) 1960-08-04 1961-08-03 Feststellung und Korrektur von Fehlern bei der UEbertragung von Datengruppen

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE19611424708 Pending DE1424708A1 (de) 1960-08-04 1961-08-03 Feststellung und Korrektur von Fehlern bei der UEbertragung von Datengruppen

Country Status (5)

Country Link
CH (1) CH415735A (de)
DE (2) DE1424708A1 (de)
ES (1) ES269545A2 (de)
GB (1) GB971206A (de)
NL (1) NL257882A (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3427444A (en) * 1965-02-15 1969-02-11 Ibm Coding circuits for data transmission systems

Also Published As

Publication number Publication date
GB971206A (en) 1964-09-30
CH415735A (de) 1966-06-30
NL257882A (de)
ES269545A2 (es) 1962-01-01
DE1424708A1 (de) 1968-12-12

Similar Documents

Publication Publication Date Title
GB1059213A (en) Computing device
DE2638208C2 (de)
DE1302514B (de)
DE1278765B (de) Einrichtung zur Fehlerueberwachung bei einer datenverarbeitenden Anlage
US3091392A (en) Binary magnitude comparator
DE2337084A1 (de) Tasteneingabeschaltung
US3588475A (en) Forward-backward digital counter circuit
DE1183723B (de) Elektronischer Schluesselgenerator
DE3732432A1 (de) Pseudo-zufallsrauschcodegenerator
EP0195284A3 (de) Vorrichtung, um die Anzahl der 1/0 Bits in einem n-Bit Binärwort zu zahlen
AT216254B (de) Elektronische Impulsquelle
DE2051659C3 (de) Schieberegister für die Umsetzung von bitserien-parallelen Informationen in bitserielle Informationen und umgekehrt
DE2257622A1 (de) Elektrische zaehlschaltung
DE1295002C2 (de) Schaltungsanordnung zur decodierung einer in einem stellenbewerteten code vorliegenden dezimalzahl
JPS5627457A (en) Parity prediction system of shifter
DE1150411B (de) Vor- und rueckwaerts arbeitende Zaehlkette
SU378833A1 (ru) Устройство для ввода информации
DE2734302A1 (de) Taktgesteuertes rueckgekoppeltes schieberegister zur erzeugung einer quasizufalls-bitfolge maximaler laenge
DE1549418C (de) Verfahren zum Berechnen von Prüfzeichen fur das Prüfen von Informationen
CH413002A (de) Schaltungsanordnung für eine Fernsprech-, insbesondere Fernsprechnebenstellenanlage, mit Codewahl und Impulswahl der Sprechstellen
DE2244943C3 (de) Eingabeschaltungsanordnung mittels einer Tastatur
DE1774399A1 (de) Binaerer Phasenzaehler fuer Addition und Subtraktion
DE69023861T2 (de) Absolutwertbestimmungsschaltung für Vorzeichenzifferzahlen mit Grundzahl 2.
DE1092706B (de) Elektronischer Stufenschalter
JPS57117045A (en) Multiplying circuit

Legal Events

Date Code Title Description
E77 Valid patent as to the heymanns-index 1977
EHJ Ceased/non-payment of the annual fee