DE10295686B4 - Anzeigefeld-Ansteuerschaltung - Google Patents

Anzeigefeld-Ansteuerschaltung Download PDF

Info

Publication number
DE10295686B4
DE10295686B4 DE10295686T DE10295686T DE10295686B4 DE 10295686 B4 DE10295686 B4 DE 10295686B4 DE 10295686 T DE10295686 T DE 10295686T DE 10295686 T DE10295686 T DE 10295686T DE 10295686 B4 DE10295686 B4 DE 10295686B4
Authority
DE
Germany
Prior art keywords
drive
current
output
chips
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE10295686T
Other languages
English (en)
Other versions
DE10295686T1 (de
Inventor
Satoshi Takehara
Yoshirou Yamaha
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asahi Kasei Microsystems Co Ltd
Asahi Kasei Microdevices Corp
Original Assignee
Asahi Kasei Microsystems Co Ltd
Asahi Kasei Microdevices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001251431A external-priority patent/JP5108187B2/ja
Priority claimed from JP2001251432A external-priority patent/JP5076042B2/ja
Priority claimed from JP2001251430A external-priority patent/JP5102418B2/ja
Priority claimed from JP2001255051A external-priority patent/JP5226920B2/ja
Priority claimed from JP2002042284A external-priority patent/JP2003241710A/ja
Priority claimed from JP2002077126A external-priority patent/JP2003271097A/ja
Application filed by Asahi Kasei Microsystems Co Ltd, Asahi Kasei Microdevices Corp filed Critical Asahi Kasei Microsystems Co Ltd
Publication of DE10295686T1 publication Critical patent/DE10295686T1/de
Application granted granted Critical
Publication of DE10295686B4 publication Critical patent/DE10295686B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

Anzeigefeld-Ansteuerschaltung, die Strom an eine Mehrzahl von Gruppen von Ansteuerleitungen (A1 bis Am) liefert, um eine Mehrzahl von Pixelelementen (E11 bis Enm), die ein Anzeigefeld (10) bilden, anzusteuern, wobei die Mehrzahl der Gruppen von Ansteuerleitungen in einer Mehrzahl von unterschiedlichen IC-Chips ausgebildet ist und jeder der Mehrzahl von IC-Chips eine Mehrzahl von Ansteuerstromliefermitteln aufweist um jeweils einen Ansteuerstrom an jeden der Mehrzahl von IC-Chips zu liefern, und die Anzeigefeld-Ansteuerung mehrere Schaltmittel aufweist, um eine Zuordnung zwischen der Mehrzahl von IC-Chips und der Mehrzahl von Ansteuerstromliefermitteln in vorbestimmten Zyklen wechselweise zu schalten, wobei eine erste Gruppe von Ansteuerleitungen (A1 bis AN) und eine zweite Gruppe von Ansteuerleitungen (AN + 1 bis Am) jeweils in einem ersten IC-Chip (2a) und in einem zweiten IC-Chip (2b) gebildet sind, wobei die Anzeigefeld-Ansteuerschaltung ein Schaltmittel (SW1) enthält, das ein erstes Ansteuerausgangsignal empfängt, das zu einer Ansteuerausgangsgruppe des ersten IC-Chips (2a) gehört, und ein zweites Ansteuerausgangssignal...

Description

  • Technisches Gebiet
  • Die Erfindung betrifft eine Ansteuerschaltung für ein Anzeigefeld. Insbesondere betrifft sie eine Ansteuerschaltung für ein Anzeigefeld, das aus selbstleuchtenden Elementen besteht, aus beispielsweise Elektrolumineszenzelementen. Zu Elektrolumineszenzelementen gehören organische Elektrolumineszenzelemente und anorganische Elektrolumineszenzelemente. Die Erfindung ist für beide geeignet.
  • Stand der Technik
  • Organische Elektrolumineszenzelemente (im folgenden mit EL abgekürzt) sind als selbstleuchtende Elemente bekannt, die verwendet werden, um dünne Anzeigevorrichtungen zu implementieren, die wenig Energie verbrauchen. Eine Anzeigevorrichtung und ihre Ansteuerschaltung, die EL-Elemente verwenden, sind in der japanischen Patentoffenlegung JP 2001-42821 A beschrieben.
  • 1 zeigt den schematischen Aufbau dieses EL-Elements. Wie in der Figur gezeigt, ist das EL-Element durch Beschichten eines transparenten Substrats 100, beispielsweise eines Glassubstrats, auf dem eine transparente Elektrode 101 gebildet ist; durch mindestens eine funktionale organische Schicht 102, die aus einer Elektronentransportschicht, einer Lumineszenzschicht und einer Lochtransportschicht aufgebaut ist; und durch eine Metallelektrode 103 gebildet.
  • 2 zeigt eine Ersatzschaltung, die die elektrischen Eigenschaften des EL-Elements verdeutlicht. Das in der Figur gezeigte EL-Element kann durch eine kapazitive Komponente C und eine Komponente E, die Eigenschaften einer Diode aufweist und parallel zu der kapazitiven Komponente geschaltet ist, ersetzt werden.
  • Wenn zwischen der transparenten Elektrode 101 und der Metallelektrode 103 ein Gleichstrom fließt, wobei eine positive Spannung an der Anode (+Pol) der transparenten Elektrode 101 und eine negative Spannung an der Kathode (–Pol) der Metallelektrode 103 anliegt, wird eine elektrische Ladung in der kapazitiven Komponente C angesammelt. Wenn die Ladungsmenge den Pegel einer inhärenten Grenzspannung oder einer Lumineszenzschwellenwertspannung des EL-Elements übersteigt, beginnt ein Strom von einer Elektrode (der Anode der Diodenkomponente E) zu der funktionellen organischen Schicht zu fließen, die die Lumineszenzschicht trägt, und die funktionelle organische Schicht 102 (siehe 1) sendet Licht mit einer Intensität aus, die proportional zu dem Strom ist.
  • 3 zeigt den schematischen Aufbau einer EL-Anzeigevorrichtung, die Bilder anzeigt, indem ein EL-Anzeigefeld verwendet wird, welches aus einer Mehrzahl von EL-Elementen besteht, die in einer Matrix angeordnet sind. Wie in der Figur gezeigt, sind auf einem ELDP 10, also einem EL-Anzeigefeld, Kathodenleitungen (Leitungen, die mit der Metallelektrode verbunden sind) B1 bis Bn, die jeweils eine erste Anzeigezeile bis n-te Anzeigezeile tragen, und m Anodenleitungen (Leitungen, die mit der transparenten Elektrode verbunden sind) A1 bis Am, die die Kathodenleitungen B1 bis Bn kreuzen, gebildet. Die El-Elemente E11 bis Enm mit dem oben genannten Aufbau sind an jeweiligen Schnittpunkten (n × m Kreuzungen) der Kathodenleitungen B1 bis Bn und der Anodenleitungen A1 bis Am gebildet. Darüber hinaus entspricht jedes der EL-Elemente E11 bis Enm jedem Pixel des ELDP 10.
  • Eine Lumineszenzsteuerschaltung 1 wandelt ein Bild (n Reihen × m Spalten) von Eingangsbilddaten in Pixeldaten D11 bis Dnm, die den Pixeln der ELDP 10 entsprechen, also den EL-Elementen E11 bis Enm, und liefert sie sequentiell Reihe für Reihe an eine Anoden denleitungs-Ansteuerschaltung 2', wie in 4 gezeigt. Die Pixeldaten D11 bis D1m bestehen aus m Datenbits, die festlegen, ob die entsprechenden EL-Elemente E11 bis E1m, die zu der ersten Anzeigezeile der ELDP 10 gehören, Licht aussenden sollen. Jedes von ihnen kennzeichnet „Lumineszenz", wenn es auf logisch „1" ist, und „Nicht-Lumineszenz", wenn es auf logisch „0" ist.
  • Die Lumineszenzsteuerschaltung 1 liefert ein Kathodenleitungsauswahlsteuersignal an eine Kathodenleitungs-Ansteuerschaltung 3, in Synchronisation mit einer Reihe-um-Reihe-Lieferung von Pixeldaten, wie in 4 gezeigt, um die erste Anzeigezeile bis zur n-ten Anzeigezeile der ELDP 10 der Reihe nach abzutasten. Die Anodenleitungs-Ansteuerschaltung 2' extrahiert zuerst alle Datenbits mit einer logischen „1", was „Lumineszenz" spezifiziert, von den m Datenbits in der Pixeldatengruppe. Sie wählt dann alle Anodenleitungen, die zu den „Spalten" gehören, die den extrahierten Datenbits entsprechen, von den Anodenleitungen A1 bis Am aus, und verbindet eine Konstantstromquelle und liefert einen vorbestimmten Pixelansteuerstrom i nur an die ausgewählten Anodenleitungen.
  • Die Kathodenleitungs-Ansteuerschaltung 3 wählt die Kathodenleitung aus, – nur eine Kathodenleitung zu einem Zeitpunkt –, die der Anzeigezeile entspricht, die durch das Kathodenleitungsauswahlsteuersignal angegeben ist, von den Kathodenleitungen B1 bis Bn, und verbindet sie mit dem Massepotential, während ein vorbestimmtes hohes Potential Vcc an jede der anderen Kathodenleitungen angelegt wird. Das hohe Potential Vcc ist auf ungefähr die Spannung (Spannung, die basierend auf einer Ladungsmenge einer parasitären Kapazität C bestimmt wird) über ein gegebenes EL-Element gesetzt, das Licht mit einer gewünschten Helligkeit aussendet.
  • In diesem Fall fließt zwischen den „Spalten", die mit der Konstantstromquelle durch die Anodenleitungs-Ansteuerschaltung 2' verbunden sind, und den Anzeigezeilen, die auf das Massepotential durch die Kathodenleitungs-Ansteuerschaltung 3 gesetzt sind, ein Lichtemissions-Ansteuerstrom. Die EL-Elemente, die an den Kreuzungen der Anzeigezeilen und „Spalten" gebildet sind, senden Licht gemäß dem Lichtemissionsansteuerstrom aus. Da zwischen den Anzeigezeilen, die durch die Kathodenleitungs-Ansteuerschaltung 3 auf das hohe Potential Vcc gesetzt sind, und den „Spalten", die mit der Konstantstromquelle verbunden sind, kein Strom fließt, bleiben dagegen die EL-Elemente, die an ihren Kreuzungen gebildet sind, nicht-lumineszent.
  • Wenn die oben genannten Operationen basierend auf den Pixeldaten D11 bis D1m, D21 bis D2m, ..., und Dn1 bis Dnm durchgeführt werden, zeigt ein Schirm der ELDP 10 ein Feld eines Lichtemissionsmusters an, also ein Bild gemäß den Eingangsbilddaten.
  • Zur Implementierung von großen Schirmanzeigefeldern ist es in letzter Zeit erforderlich geworden, die Schirmauflösung zu verbessern, indem die Anzahl von Anzeigezeilen erhöht wird, also die Kathodenleitungen B, genauso wie die Anzahl von Anodenleitungen A. Mit der Vergrößerung der Anzahl der Kathodenleitungen B und der Anodenleitungen A vergrößern sich folglich auch die Anodenleitungs-Ansteuerschaltung 2' und die Kathodenleitungs-Ansteuerschaltung 3. Wenn beide Schaltungen als integrierte Schaltungen implementiert werden, ist zu befürchten, dass sich der Chipbereich vergrößert, was eine schlechtere Ausbeute zur Folge hat. In diesem Zusammenhang ist absehbar, die Anodenleitungs-Ansteuerschaltung 2 und die Kathodenleitungs-Ansteuerschaltung 3 jeweils durch eine Mehrzahl von IC-Chips aufzubauen.
  • Es ist beispielsweise denkbar, die Anodenleitungs-Ansteuerschaltung 2' durch zwei IC-Chips 2a und 2b aufzubauen, wie in 5 gezeigt. Wenn die Anodenleitungs-Ansteuerschaltung 2' durch zwei IC-Chips 2a und 2b in dieser Weise aufgebaut wird, werden die Anodenleitungen A1 bis An von dem IC-Chip 2a angesteuert, und die Anodenleitungen AN+1 bis Am werden von dem IC-Chip 2b angesteuert, wie in 6 gezeigt. Im übrigen sind in der 6 die Stromausgänge der Pixelelemente, also die Kanalnummern für die Ansteuerausgänge mit "1" bis "N – 1", "N", "N + 1", "N + 2" bis "m" gekennzeichnet.
  • Wenn die Anodenleitungs-Ansteuerschaltung 2 durch eine Mehrzahl von IC-Chips aufgebaut ist, wie in 6 gezeigt, können jedoch Herstellungsabweichungen und der gleichen Unterschiede zwischen den IC-Chips bezüglich des Werts des Lichtemissionsansteuerstroms verursachen, der an die Anodenleitungen zu liefern ist. Die Differenzen des Lichtemissionsansteuerstroms erzeugen folglich Bereiche mit unterschiedlicher Helligkeit auf dem Schirm der ELDP 10, und die schrittweise Änderung verschlechtert folglich die Bildqualität, besonders an den Grenzen zwischen diesen Bereichen.
  • Eine Technik zur Lösung dieses Problems ist in der japanischen Patentoffenlegung JP 2001-42827 A beschrieben.
  • 7 zeigt den schematischen Aufbau einer EL-Anzeigevorrichtung, die in dem japanischen Patent beschrieben ist. In der Figur dient der IC-Chip 2a als eine erste Anodenleitungs-Ansteuerschaltung 210, während der IC-Chip 2b als eine zweite Anodenleitungs-Ansteuerschaltung 220 dient. Die Kathodenleitungen (die Leitungen, die mit einer Metallelektrode verbunden sind) B1 bis Bn, die eine erste bis n-te Anzeigezeile jeweils tragen, und 2m Anodenleitungen (die Leitungen, die mit einer transparenten Elektrode verbunden sind) A1 bis A2m, die die Kathodenleitungen B1 bis Bn kreuzen, sind auf einer ELDP 10' gebildet, also auf einem EL-Anzeigefeld. Die EL-Elemente E1,1 bis En,2m mit dem in 1 gezeigten Aufbau sind an entsprechenden Kreuzungspunkten der Kathodenleitungen B1 bis Bn und Anodenleitungen A1 bis A2m gebildet. Jedes der EL-Elemente E1,1 bis En,2m entspricht einem Pixel der ELDP 10'.
  • Eine Lumineszenz-Steuerschaltung 1' liefert ein Kathodenleitungsauswahlsteuersignal an eine Kathodenleitungs-Ansteuerschaltung 3, wie in 8 gezeigt, um die erste bis n-te Anzeigezeile der ELDP 10' der Reihe nach abzutasten. Die Kathodenleitungs-Ansteuerschaltung 3 wählt die Kathodenleitung, nur eine Kathodenleitung zu einem Zeitpunkt, die der Anzeigezeile entspricht, die durch das Kathodenleitungsauswahlsteuersignal angezeigt ist, von den Kathodenleitungen B1 bis Bn der ELDP 10' aus und verbindet sie mit dem Massepotential, während ein vorbestimmtes hohes Potential Vcc an jede der anderen Kathodenleitungen angelegt wird.
  • Die Lumineszenzsteuerschaltung 1' wandelt ein Bild (n Reihen × 2m Spalten) der Eingangsbilddaten in Pixeldaten D1,1 bis Dn,2m, die den Pixeln der ELDP 10' entsprechen, also den EL-Elementen E1,1 bis En,2m, und teilt die Pixeldaten in diejenigen, die zu den ersten bis m-ten Spalten gehören, und in diejenigen, die zu den (m + 1)-ten bis 2m-ten Spalten gehören. Die Lumineszenzsteuerschaltung 1' gruppiert dann die Pixeldaten, die zu den ersten bis m-ten Spalten gehören, durch die Anzeigezeile, und liefert die resultierenden Pixeldaten D1,1 bis D1,m, D2,1 bis D2,m, D3,1 bis D3,m, ..., und Dn,1 bis Dn,m nacheinander als erste Ansteuerdaten GA1-m an die erste Anodenleitungs-Ansteuerschaltung 210, wie in 8 gezeigt. Gleichzeitig gruppiert sie die Pixeldaten, die zu den (m + 1)-ten bis 2m-ten Spalten gehören, durch die Anzeigezeile, und liefert die resultierenden Pixeldaten D1,m+1 bis D1,2m, D2,m+1 bis D2,2m, D3,m+1 bis D3,2m, ..., und Dn,m+1 bis Dn,2m nacheinander als zweite Ansteuerdaten GB1-m an die zweite Anodenleitungs-Ansteuerschaltung 220, wie in 8 gezeigt.
  • Die ersten Ansteuerdaten GA1-m und die zweiten Ansteuerdaten GB1-m werden nacheinander an die erste Anodenleitungs-Ansteuerschaltung 210 und die zweite Anodenleitungs-Ansteuerschaltung 220 jeweils in Synchronisation mit dem Abtastleitungsauswahlsteuersignal geliefert, wie in 8 gezeigt. Die ersten Ansteuerdaten GA1-m bestehen in diesem Fall aus m Datenbits, die spezifizieren, ob die entsprechenden m EL-Elemente, die zu den ersten bis m-ten Spalten jeder Anzeigezeile der ELDP 10' gehören, Licht aussenden sollen. In ähnlicher Weise bestehen die zweiten Ansteuerdaten GB1-m aus m Datenbits, die spezifizieren, ob die entsprechenden m EL-Elemente, die zu den (m + 1)-ten bis 2m-ten Spalten jeder Anzeigezeile der ELDP 10' gehören, Licht aussenden sollen. Jedes der Datenbits zeigt beispielsweise Lumineszenz an, wenn es auf einer logischen "1" ist, und Nicht-Lumineszenz, wenn es auf einer logischen "0" ist.
  • 9 zeigt den internen Aufbau der Ansteuerschaltungen, also der ersten Anodenlei tungs-Ansteuerschaltung 210 und der zweiten Anodenleitungs-Ansteuerschaltung 220. Die erste Anodenleitungs-Ansteuerschaltung 210 und die zweite Anodenleitungs-Ansteuerschaltung 220 sind in zwei unterschiedlichen IC-Chips ausgebildet (siehe 5). In 9 weist die erste Anodenleitungs-Ansteuerschaltung 210 eine Referenzstromsteuerschaltung RC, eine Steuerstromausgabeschaltung CO und einen Schaltblock SB sowie Transistoren Q1 bis Qm und Widerstände R1 bis Rm, die als m Stromansteuerquellen dienen, auf.
  • Der Emitter eines Transistors Qb in der Referenzstromsteuerschaltung RC ist mit einer vorbestimmten Pixelansteuerspannung VBE über einen Widerstand Rr verbunden, während die Basis und der Kollektor mit dem Kollektor eines Transistors Qa verbunden sind. Eine vorbestimmte Referenzspannung VREF und ein Emitterpotential des Transistors Qa werden in einen Operationsverstärker OP eingegeben. Das Ausgangspotential des Operationsverstärkers OP wird an die Basis des Transistors Qa angelegt. Der Emitter des Transistors Qa ist mit dem Massepotential über einen Widerstand Rp verbunden. Mit dem oben genannten Aufbau fließt ein Referenzstrom IREF (= VREF/Rp) zwischen dem Kollektor und dem Emitter des Transistors Qa.
  • Die Pixelansteuerspannung VBE wird an die Emitter der Transistoren Q1 bis Qm über die Widerstände R1 bis Rm jeweils angelegt. Außerdem sind die Basisanschlüsse der Transistoren mit der Basis des Transistors Qb verbunden. Der Widerstand Rr und die Widerstände R1 bis Rm haben den gleichen Widerstandswert, und die Transistoren Q1 bis Qm, Qa und Qb haben die gleichen Eigenschaften. Die Referenzstromsteuerschaltung RC und die Transistoren Q1 bis Qm bilden folglich eine Stromspiegelschaltung (im folgenden als ein Stromspiegel bezeichnet). Folglich wird ein Lichtemissionsansteuerstrom i mit dem gleichen Stromwert ausgegeben wie der des Referenzstroms IREF, der zwischen dem Emitter und dem Kollektor jedes Transistors Q1 bis Qm aufgrund der Spiegelwirkung fließt.
  • Der Schaltblock SB weist m Schaltelemente S1 bis Sm auf, die den Lichtemissionsansteuerstrom i, der von den Transistoren Q1 bis Qm ausgegeben wird, jeweils an die Aus gangsanschlüsse X1 bis Xm leiten. In dem Schaltblock SB der ersten Anodenleitungs-Ansteuerschaltung 210 werden die Schaltelemente S1 bis Sm getrennt gemäß dem logischen Zustand der entsprechenden ersten Ansteuerdaten GA1 bis GAm ein- und ausgeschaltet, die von der Lumineszenzsteuerschaltung 1' geliefert werden.
  • Wenn die ersten Ansteuerdaten GA1 auf einer logischen „0" sind, ist das Schaltelement S1 beispielsweise AUS. Wenn dagegen die ersten Ansteuerdaten GA1 auf einer logischen „1" sind, schaltet sich das Schaltelement S1 ein, um den Lichtemissionsansteuerstrom i, der von dem Transistor Q1 geliefert wird, an den Ausgangsanschluß X1 zu leiten. Wenn die ersten Ansteuerdaten GAm auf logisch „0" sind, ist auch das Schaltelement Sm AUS. Wenn die ersten Ansteuerdaten GAm auf einer logischen „1" sind, schaltet sich das Schaltelement Sm ein, um den Lichtemissionsansteuerstrom i, der von dem Transistor Qm geliefert wird, an den Ausgangsanschluss Xm zu leiten. In dieser Weise wird der Lichtemissionsansteuerstrom i, der von den Transistoren Q1 bis Qm ausgegeben wird, an die entsprechenden Anodenleitungen A1 bis Am der ELDP 10' über die entsprechenden Ausgangsanschlüsse X1 bis Xm geliefert, wie in 7 gezeigt.
  • Eine Pixelansteuerspannung VBE wird an den Emitter eines Transistors Q0 in der Steuerstromausgabeschaltung CO über einen Widerstand R0 angelegt. Darüber hinaus ist die Basis des Transistors Q0 mit der Basis des Transistors Qb in der Referenzstromsteuerschaltung RC verbunden. Der Widerstand R0 hat den gleichen Widerstandswert, wie der Widerstand Rr in der Referenzstromsteuerschaltung RC. Und der Transistor Q0 hat die gleichen Eigenschaften, wie die Transistoren Qa und Qb in der Referenzstromsteuerschaltung RC. Die Transistoren Q0 in der Steuerstromausgabeschaltung CO und der Referenzstromsteuerschaltung RC bilden einen Stromspiegel. Die gleiche Strommenge, wie die des Referenzstroms IREF fließt zwischen dem Kollektor und dem Emitter jedes Transistors Q0. Die Steuerstromausgabeschaltung CO liefert diesen Strom als Steuerstrom ic an einen Eingangsanschluss Îin der zweiten Anodenleitungs-Ansteuerschaltung 222 über einen Ausgangsanschluss Îout. Mit anderen Worten wird der gleiche Strom, wie der Lichtemissionsansteuerstrom i, der an die Anodenleitungen A1 bis AN der ELDP 10' durch die erste Anodenleitungs-Ansteuerschaltung 210 geliefert wird, als Steuerstrom ic an die zweite Anodenleitungs-Ansteuerschaltung 220 geliefert.
  • Die zweite Anodenleitungs-Ansteuerschaltung 220 weist eine Ansteuerstromsteuerschaltung CC und einen Schaltblock SB sowie Transistoren Q1 bis Qm und Widerstände R1 bis Rm auf, die als m Stromansteuerquellen dienen. Der Kollektor und die Basis eines Transistors Qc in der Ansteuerstromsteuerschaltung CC sind mit dem Eingangsanschluss Iin verbunden, während der Emitter über einen Widerstand RQ1 mit dem Massepotential verbunden ist. Der Steuerstrom ic, der von der ersten Anodenleitungs-Ansteuerschaltung 210 ausgegeben wird, fließt folglich über den Eingangsanschluss Iin zwischen dem Kollektor und dem Emitter des Transistors Qc.
  • Die Pixelansteuerspannung VBE wird über einen Widerstand RS an den Emitter eines Transistors Qe in der Ansteuerstromsteuerschaltung CC geliefert. Darüber hinaus sind die Basis und der Kollektor des Transistors Qe mit dem Kollektor eines Transistors Qd verbunden. Die Basis des Transistors Qd ist mit dem Kollektor und der Basis des Transistors Qc verbunden, während der Emitter über einen Widerstand RQ2 mit dem Massepotential verbunden ist. Die Transistoren Qc, Qd und Qe haben die gleichen Eigenschaften, wie der Transistor Q0 in der ersten Anodenleitungs-Ansteuerschaltung 210, während der Widerstand RS den gleichen Widerstandswert aufweist, wie der Widerstand R0 in der ersten Anodenleitungs-Ansteuerschaltung 210. Der gleiche Strom, wie der Steuerstrom ic, der von der ersten Anodenleitungs-Ansteuerschaltung 210 ausgegeben wird, fließt folglich zwischen dem Kollektor und dem Emitter des Transistors Qd.
  • Die Pixelansteuerspannung VBE wird an die Emitter der Transistoren Q1 bis Qm in der zweiten Anodenleitungs-Ansteuerschaltung 220 über die Widerstände R1 bis Rm jeweils geliefert. Darüber hinaus sind die Basisanschlüsse der Transistoren mit der Basis des Transistors Qe verbunden. Der Widerstand RS und die Widerstände R1 bis Rm haben den gleichen Widerstandswert, und die Transistoren Q1 bis Qm, Qd und Qe haben die gleichen Eigenschaften. Die Ansteuerstromsteuerschaltung CC und die Transistoren Q1 bis Qm bilden folglich einen Stromspiegel. Der Lichtemissionsansteuerstrom i, der bezüglich des Werts äquivalent zu dem Steuerstrom ic ist, der von der ersten Anodenleitungs-Ansteuerschaltung 210 geliefert wird, wird ausgegeben und fließt zwischen dem Emitter und dem Kollektor jedes der Transistoren Q1 bis Qm. Der Wert des Lichtemissionsansteuerstroms i, der von den Transistoren Q1 bis Qm in der zweiten Anodenleitungs-Ansteuerschaltung 220 ausgegeben wird, wird von der Ansteuerstromsteuerschaltung CC derart eingestellt, dass er gleich dem Lichtemissionsansteuerstrom ist, der von der ersten Anodenleitungs-Ansteuerschaltung 210 ausgegeben wird.
  • Der Schaltblock SB weist m Schaltelemente S1 bis Sm auf, die den Lichtemissionsansteuerstrom i, der von den Transistoren Q1 bis Qm ausgegeben wird, an die Ausgangsanschlüsse X1 bis Xm jeweils leiten. In dem Schaltblock SB der zweiten Anodenleitungs-Ansteuerschaltung 220 werden die Schaltelemente S1 bis Sm separat gemäß dem Logikzustand der entsprechenden zweiten Ansteuerdaten GB1 bis GBm, die von der Lumineszenzsteuerschaltung 1' geliefert werden, ein- und ausgeschaltet.
  • Wenn die zweiten Ansteuerdaten GB1 auf einer logischen "0" sind, ist das Schaltelement S1 beispielsweise AUS. Wenn dagegen die zweiten Ansteuerdaten GB1 auf einer logischen "1" sind, wird das Schaltelement S1 eingeschaltet, um den Lichtemissionsansteuerstrom i, der von dem Transistor Q1 geliefert wird, an den Ausgangsanschluss X1 zu leiten. Wenn die zweiten Ansteuerdaten GBm auf einer logischen "0" sind, ist das Schaltelement Sm ebenfalls AUS. Wenn dagegen die zweiten Ansteuerdaten GBm auf einer logischen "1" sind, wird das Schaltelement Sm eingeschaltet, um den Lichtemissionsansteuerstrom i, der von dem Transistor Qm geliefert wird, an den Ausgangsanschluss Xm zu leiten. In dieser Weise wird der Lichtemissionsansteuerstrom i, der von den Transistoren Q1 bis Qm in der zweiten Anodenleitungs-Ansteuerschaltung 220 ausgegeben wird, an die entsprechenden Anodenleitungen AN+1 bis Am der ELDP 10' über die entsprechenden Ausgangsanschlüsse X1 bis Xm geliefert, wie in 7 gezeigt.
  • Mit der in dem oben genannten Patent beschriebenen Ansteuerschaltung weisen die Ano denleitungs-Ansteuerschaltungen, zusätzlich zu der Stromquelle (Transistoren Q1 bis Qm) zur Erzeugung des Lichtemissionsansteuerstroms, die Treiberstromsteuerschaltung CC zur Aufrechterhaltung des Lichtemissionsansteuerstroms auf einem Pegel entsprechend dem eingegebenen Steuerstrom auf, sowie die Steuerstromausgabeschaltung CO zur Ausgabe des Lichtemissionsansteuerstroms selbst als Steuerstrom. Wenn die Anodenleitungen eines Anzeigefeldes von einer Mehrzahl von Anodenleitungs-Ansteuerschaltungen angesteuert werden, die jeweils in einem separaten IC-Chip ausgebildet sind, steuert die erste Anodenleitungs-Ansteuerschaltung den Wert des Lichtemissionsansteuerstroms, der auszugeben ist, basierend auf dem Lichtemissionsansteuerstrom, der von der zweiten Anodenleitungs-Ansteuerschaltung tatsächlich ausgegeben wird. Selbst wenn Abweichungen bezüglich der Eigenschaften zwischen den IC-Chips vorliegen (die als Anodenleitungs-Ansteuerschaltungen dienen), sind die Werte der Lichtemissionsansteuerströme, die von den individuellen IC-Chips ausgegeben werden, etwa gleich, wodurch eine gleichmäßige Helligkeitsemission auf dem Anzeigefeld erzeugt wird.
  • Die in dem oben genannten Patent beschriebene Technik verwendet einen Stromspiegel, um einen Referenzstrom von der ersten Anodenleitungs-Ansteuerschaltung 210, die aus einem IC-Chip aufgebaut ist, an die zweite Anodenleitungs-Ansteuerschaltung 220 zu übertragen, die aus einem anderen IC-Chip gebildet ist. Jede Stromabweichung in dem Stromspiegel verursacht folglich eine Änderung des Ausgangsstroms zwischen den IC-Chips, wodurch keine gleichmäßige Helligkeitsemission auf dem Anzeigefeld bereitgestellt werden kann.
  • 10 zeigt einen Stromspiegel, der aus N + 1 MOS(Metal Oxide Semiconductor)-Transistoren gebildet ist.
  • Wie in 10 gezeigt, weist die Stromspiegelschaltung eine Stromquelle Iorg sowie die N + 1 MOS-Transistoren POUT0, POUT1, ..., und POUTN auf. Von den N + 1 MOS-Transistoren bildet ein MOS-Transistor POUT0 eine Referenzstromquelle für den Stromspiegel in Verbindung mit der Stromquelle Iorg. Die Ausgangsströme von den anderen N MOS- Transistoren werden als Ansteuerausgänge für das Anzeigefeld verwendet. In diesem Beispiel werden die Ausgänge von den anderen N MOS-Transistoren POUT1 bis POUTN in einen Ausgangsstrom Iout gemischt, zur Verwendung als Ansteuerausgangssignal.
  • Es sei angenommen, dass alle N + 1 MOS-Transistoren POUT0 bis POUTN die gleiche Größe aufweisen. Das Stromverhältnis, also das Verhältnis des Stroms, der von dem MOS-Transistor POUT0 abgeleitet ist, zu dem Strom, der von den anderen N MOS-Transistoren POUT1 bis POUTN abgeleitet ist, beträgt 1:N. Der Ausgangsstrom Iout zu diesem Zeitpunkt ist gegeben durch Iout = N × Iorg.
  • Im allgemeinen hängt die Stromabweichung ΔI von der Größe der MOS-Transistoren ab. Wenn die Größe der MOS-Transistoren klein ist, ist die Stromabweichung ΔI groß. Umgekehrt, wenn die Größe der MOS-Transistoren groß ist, ist die Stromabweichung ΔI klein.
  • In dem Fall von MOS-Transistoren, die verwendet werden, um Anzeigefelder anzusteuern, sind MOS-Transistoren, die der zweiten Proportionale "N" in dem oben genannten Stromverhältnis "1:N" entsprechen, sehr viel größer als der MOS-Transistor, der dem ersten Verhältnis "1" entspricht. Beispielsweise ist N > 10. Die Stromabweichung ΔI ist folglich in erster Linie einer Abweichung des Stroms zuzuschreiben, der von dem MOS-Transistor POUT0 erzeugt wird, der der ersten Proportionale "1" entspricht.
  • Es ist auch denkbar, das Stromverhältnis des Stromspiegels beispielsweise auf 2:N/2 oder 3:N/3 zu reduzieren. Dies reduziert die Stromabweichung ΔI. Da jedoch so viele Kanäle vorhanden sind, wie Anodenleitungen da sind, muss der Stromwert der Stromquelle Iorg erhöht werden, was einen vergrößerten Stromverbrauch der IC-Chips zur Folge hat.
  • Eine Strom-DAC(Digital-Analog-Wandler)-Schaltung wird manchmal als eine Konstantstromquelle für die oben beschriebene Anodenleitungs-Ansteuerschaltung 2' verwendet. Dies erfordert eine Strom-DAC-Schaltung mit so vielen Kanälen, wie Anodenleitungen vorhanden sind. Der Aufbau einer derartigen DAC-Stromschaltung ist in 11 gezeigt.
  • Die Strom-DAC-Schaltung, wie in 11 gezeigt, kann in einen BIAS-Bereich B und einen DAC-Bereich D unterteilt werden. Ein Transistor, der als der BIAS-Bereich B arbeitet, ist direkt mit der Referenzstromquelle Iref für den Stromspiegel verbunden. Die Transistoren, die andere sind als der, der als der BIAS-Bereich B arbeitet, arbeiten dagegen als eine DAC-Schaltung, um den Ausgangsstrom Iout zu erzeugen, der ein Ansteuersignal, das an Pixel zu liefern ist, bildet. Dieser Aufbau ermöglicht es, die Datensignale (D0 bis Dn) zu variieren, die an den DAC-Bereich D gesendet werden, und folglich das Stromspiegelverhältnis zu variieren und den Ausgangsstrom Iout zu erzeugen, der die analogen Daten bildet.
  • Eine Mehrkanalstrom-DAC-Schaltung kann aufgebaut werden, um eine Mehrzahl von BIAS-Bereichen und eine Mehrzahl von DAC-Bereichen zu haben, oder um einen einzelnen BIAS-Bereich und eine Mehrzahl von DAC-Bereichen zu haben.
  • Die in 12 gezeigte Schaltung ist aufgebaut, um eine Mehrzahl von BIAS-Bereichen und eine Mehrzahl von DAC-Bereichen aufzuweisen. Jeder BIAS-Bereich gibt ein Vorspannungssignal an einen entsprechenden DAC-Bereich. In diesem Fall hat die Schaltung, bei der die BIAS-Bereiche und die DAC-Bereiche in enger Nachbarschaft zueinander angeordnet sind, den Vorteil, nicht von einer Tendenz von Vth in dem IC-Chip, oder von Spannungsabfällen aufgrund einer langen Verdrahtung beeinflusst zu werden.
  • Da eine Stromspiegelschaltung auf jedem Kanal existiert, erzeugen Verschiebungen in den Drain-Spannungen der Transistoren systematische Verschiebungen in den Stromwerten. Dies liegt daran, dass der Drainstrom, der durch die folgende Gleichung gegeben ist, leicht durch den Einfluss von λ verschoben wird, wenn die Drainspannung variiert, selbst wenn die Transistoren gesättigt sind. IDS = K(VGS – Vth)2(1 + λVDS)
  • Ebenfalls werden zufällige Stromabweichungen ΔI erzeugt, die von der Transistorgröße und von Von abhängen. Dieser Aufbau hat folglich den Nachteil, dass der Ausgangsstrom Iout jedes Kanals variiert. Die Änderung in diesem Fall bildet eine Stromabweichung zwischen benachbarten Kanälen.
  • Eine Schaltung, wie in 13 gezeigt, weist dagegen einen einzelnen BIAS-Bereich und eine Mehrzahl von DAC-Bereichen auf. Der einzelne BIAS-Bereich liefert Vorspannungssignale an die Mehrzahl von DAC-Bereichen. In diesem Fall, da die Stromspiegelschaltung allen Kanälen gemeinsam ist, kann dieser Aufbau die systematische Verschiebung des Stromwerts unterdrücken, die durch die Verschiebung der Drainspannung der Transistoren verursacht wird, und die zufällige Abweichung ΔI der Stromwerte, die von der Größe der Transistoren und von Von abhängt. Dies liegt daran, dass die Anzahl von Zeitpunkten der Spiegelung reduziert wird. Dieser Aufbau hat folglich den Vorteil, dass die Abweichung des Ausgangsstroms Iout jedes Kanals unterdrückt wird.
  • Die Schaltung, in der der Abstand zwischen dem BIAS-Bereich und den DAC-Bereichen zwischen Kanälen variiert, hat den Nachteil, dass sie von einer Tendenz von Vth in dem IC-Chip oder von Spannungsabfällen aufgrund einer langen Verdrahtung beeinflusst wird. Die Abweichung in diesem Fall trägt zu Abweichungen in Ausgangsströmen in dem IC-Chip bei.
  • Wie oben beschrieben hat jede der Schaltungskonfigurationen in den 12 und 13 Vor- und Nachteile. Wenn ein Schaltungsaufbau mit einem einzelnen BIAS-Bereich und einer Mehrzahl von DAC-Bereichen ausgewählt wird, und mit geringen Abweichungen zwischen benachbarten Kanälen, wie in 13 gezeigt, ist speziell gewünscht, die tendierende Abweichung zu reduzieren, die in den Ausgangsströmen in dem IC-Chip auftreten kann.
  • Eine erste Aufgabe der Erfindung ist die Reduzierung der Bildqualitätverschlechterung, wenn Anodenleitungs-Ansteuerschaltungen in einer Anzeigefeld-Ansteuerschaltung von einer Mehrzahl von IC-Chips gebildet werden.
  • Eine zweite Aufgabe der Erfindung ist die Reduzierung der Stromabweichung, die in einem Stromspiegel in Anodenleitungs-Ansteuerschaltungen auftritt, und das Eliminieren der Abweichung in der Referenzspannung zwischen einer Mehrzahl von IC-Chips.
  • Eine dritte Aufgabe der Erfindung ist die Reduzierung der Stromabweichung in einer Anzeigefeld-Ansteuerschaltung, ohne den Stromverbrauch von IC-Chips zu erhöhen.
  • Eine vierte Aufgabe der Erfindung ist die Reduzierung einer tendierenden Abweichung in Ausgangsströmen in dem IC-Chip in einer Anzeigefeld-Ansteuerschaltung, sowie die Reduzierung der Abweichung zwischen benachbarten Kanälen, indem eine genaue DAC-Schaltung implementiert wird.
  • Offenbarung der Erfindung
  • Eine Anzeigefeld-Ansteuerschaltung gemäß der Erfindung liefert einen Strom an eine Mehrzahl von Ansteuerleitungsgruppen, um eine Mehrzahl von Pixelelementen anzusteuern, die ein Anzeigefeld bilden, dadurch gekennzeichnet, dass der Strom, der durch jede der Mehrzahl von Ansteuerleitungsgruppen fließt, in vorbestimmten Zyklen geschaltet wird. Die Mehrzahl der Pixelelemente, die das Anzeigefeld bilden, sind Elektrolumineszenzelemente.
  • Die Mehrzahl von Ansteuerleitungsgruppen kann in einer Mehrzahl von unterschiedlichen IC-Chips gebildet sein, und jeder der Mehrzahl von IC-Chips kann eine Mehrzahl von Ansteuerstromliefermitteln aufweisen, um einen Ansteuerstrom an jeden der Mehrzahl von IC-Chips zu liefern, und Schaltmittel zum Schalten entsprechend zwischen der Mehrzahl von IC-Chips und der Mehrzahl von Ansteuerstromliefermitteln in vorbestimmten Zyklen. Die Anzeigefeld-Ansteuerschaltung ist dadurch gekennzeichnet, dass das Schaltmittel in den IC-Chips gebildet ist.
  • Von der Mehrzahl von Ansteuerleitungsgruppen können die erste und die zweite Ansteuerleitungsgruppe jeweils in einem ersten und zweiten IC-Chip gebildet sein; und das Schaltmittel kann ein erstes Ansteuerausgangssignal empfangen, das zu einer Ansteuerausgangssignalgruppe des ersten IC-Chips gehört, und ein zweites Ansteuerausgangssignal, das zu einer Ansteuerausgangssignalgruppe des zweiten IC-Chips gehört und diese an eine Ansteuerleitung liefern, die zu der ersten Ansteuerleitungsgruppe gehört und an die zweite Ansteuerleitungsgruppe angrenzt, indem zwischen diesen in vorbestimmten Zyklen geschaltet wird.
  • Der zweite IC-Chip kann einen Dummyansteuerausgang aufweisen, der keiner der Ansteuerleitungen entspricht, die die zweite Ansteuerleitungsgruppe bilden, und der Dummyansteuerausgang kann als der zweite Ansteuerausgang in das Schaltmittel geführt sein.
  • Die Anzeigefeld-Ansteuerschaltung kann ferner eine Referenzstromquelle aufweisen, die von der Mehrzahl von Ansteuerstromliefermitteln gemeinsam verwendet wird, wobei die Referenzstromquelle und das Ansteuerstromliefermittel eine Stromspiegelschaltung bilden.
  • Die Mehrzahl von IC-Chips sind in der Anzahl drei oder mehr, und die Zuordnung zwischen der Ansteuerstromlieferquelle und den IC-Chips kann im Wechsel in vorbestimmten Zyklen geschaltet werden.
  • Die Anzeigefeld-Ansteuerschaltung kann eine Mehrzahl von Referenzstromquellen aufweisen, die jeweils einen Referenzstrom erzeugen; eine Mehrzahl von Ansteuerstromerzeugungsmitteln zur Bildung einer Stromspiegelschaltung in Verbindung mit der Mehrzahl von Ansteuerstromquellen, um einen Strom zu erzeugen, und die erste und zweite Ansteuerleitungsgruppe anzusteuern; und ein Schaltmittel zum Schalten entsprechend zwischen der Mehrzahl von Referenzstromquellen und der Mehrzahl von Ansteuerstromerzeugungsmitteln in vorbestimmten Zyklen. Die Mehrzahl von Referenzstromquellen und die Mehrzahl von Ansteuerstromerzeugungsmitteln kann in einer Mehrzahl von IC-Chips enthalten sein.
  • Das Schaltmittel kann die elektrische Verbindung zwischen der Mehrzahl von Referenzstromquellen und der Mehrzahl von IC-Chips schalten, indem Impulse mit einer relativen Einschaltdauer von 1/N verwendet werden, wobei N die Anzahl von IC-Chips ist.
  • Die Anzeigefeld-Ansteuerschaltung kann eine Mehrzahl von D/A-Wandlerbereichen aufweisen, und einen einzelnen Vorspannungsbereich, der Vorspannungssignale an die D/A-Wandlerbereiche gibt; eine Mehrzahl von Ausgangsströmen, die von der Mehrzahl von D/A-Wandlerbereichen abgeleitet sind, an die Mehrzahl von Ansteuerleitungsgruppen liefern; und ein Schaltmittel aufweisen, zum Schalten entsprechend zwischen der Mehrzahl von D/A-Wandlerbereichen und der Mehrzahl von hergeleiteten Ausgangsströmen in einer zeitgeteilten Weise. Das Schaltmittel kann eine Mehrzahl von Schaltern aufweisen, die der Mehrzahl von D/A-Wandlerbereichen entsprechen, und entsprechend zwischen der Mehrzahl von D/A-Wandlerbereichen und der Mehrzahl von hergeleiteten Ausgangsströmen in einer zeitgeteilten Weise schalten, indem die Mehrzahl von Schaltern der Reihe nach betrieben werden.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung liefert Strom an eine Mehrzahl von IC-Chips und steuert das Anzeigefeld mit dem gelieferten Strom an, dadurch gekennzeichnet, dass die Schaltung ein Ansteuerstrom-Liefermittel zur Lieferung eines Ansteuerstroms an jeden der Mehrzahl von IC-Chips aufweist; und ein Schaltmittel zum Schalten entsprechend zwischen den IC-Chips und dem Ansteuerstromliefermittel in vorbestimmten Zyklen.
  • Die Anzeigefeld-Ansteuerschaltung kann eine Referenzstromquelle aufweisen, die von den Ansteuerstromliefermitteln gemeinsam verwendet wird, wobei die Referenzstrom quelle und die Ansteuerstromliefermittel eine Stromspiegelschaltung bilden.
  • Die Anzahl der Mehrzahl von IC-Chips beträgt drei oder mehr, und die Korrespondenz zwischen den Ansteuerstromlieferquellen und den IC-Chips kann im Wechsel in vorbestimmten Zyklen geschaltet werden.
  • Das Anzeigefeld kann aus einer Mehrzahl von Elektrolumineszenzelementen gebildet sein, die mit dem Ansteuerausgangssignal angesteuert werden, das von den entsprechenden IC-Chips erzeugt wird.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung weist einen ersten und zweiten IC-Chip auf und liefert Ansteuerausgangsgruppen von dem ersten und zweiten IC-Chip an die erste und zweite IC-Ansteuerleitungsgruppe zur Ansteuerung einer Mehrzahl von Pixelelementen, die das Anzeigefeld bilden, gekennzeichnet durch eine Schaltschaltung, die ein erstes Ansteuerausgangssignal empfängt, das zu einer Ansteuerausgangssignalgruppe des ersten IC-Chips gehört, und ein zweites Ansteuerausgangssignal, das zu einer Ansteuerausgangssignalgruppe des zweiten IC-Chips gehört, und liefert diese an eine Ansteuerleitung, die zu der ersten Ansteuerleitungsgruppe gehört und an die zweite Ansteuerleitungsgruppe angrenzt, indem zwischen ihnen in vorbestimmten Zyklen geschaltet wird. Das Schaltmittel kann in den ersten IC-Chips gebildet sein.
  • Der zweite IC-Chip kann einen Dummyansteuerausgang aufweisen, der keiner der Ansteuerleitungen entspricht, die die zweite Ansteuerleitungsgruppe bilden, und der Dummyansteuerausgang kann als zweiter Ansteuerausgang in das Schaltmittel geführt sein.
  • Die Mehrzahl von Pixelelementen, die das Anzeigefeld bilden, sind dadurch gekennzeichnet, dass sie Elektrolumineszenzelemente sind.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung liefert Strom zur Ansteuerung einer Mehrzahl von Pixelelementen, die ein Anzeigefeld bilden, aufweisend: einen Transistor, der als eine Referenzstromquelle dient; N-Transistoren (N ist eine natürliche Zahl), die eine Stromspiegelschaltung in Verbindung mit dem einen Transistor bilden; und Schaltmittel zum Auswählen eines Transistors, um als eine Referenzstromquelle zu dienen, von den N + 1 Transistoren, und zum periodischen Schalten an diesen, dadurch gekennzeichnet, dass die Ausgangssignale von den verbleibenden N Transistoren als Ansteuerausgangssignale für das Anzeigefeld abgeleitet werden. Die Ausgangssignale von den verbleibenden N Transistoren können in ein Signal gemischt werden, wenn sie als Ansteuerausgangssignal für das Anzeigefeld hergeleitet sind.
  • Das Anzeigefeld kann durch eine Mehrzahl von Elektrolumineszenzelementen gebildet sein, die mit dem Ansteuerausgangssignal angesteuert werden.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung weist eine Mehrzahl von Referenzstromquellen auf, die jeweils einen Referenzstrom erzeugen; und eine Mehrzahl von Ansteuerstromerzeugungsmitteln, die einen Strom erzeugen, indem die Mehrzahl von Referenzstromquellen gespiegelt wird, und die einen Strom bereitstellen, zur Ansteuerung einer Mehrzahl von Pixelelementen, die ein Anzeigefeld bilden, dadurch gekennzeichnet, dass die Ansteuerstromerzeugungsmittel in einer Mehrzahl von IC-Chips enthalten sind, und das Schaltmittel zum Schalten entsprechend zwischen der Mehrzahl von Referenzstromquellen und der Mehrzahl von IC-Chips in vorbestimmten Zyklen enthält. Das Schaltmittel schaltet eine elektrische Verbindung zwischen der Mehrzahl von Referenzstromquellen und der Mehrzahl von IC-Chips, indem Impulse mit einer relativen Einschaltdauer von 1/N verwendet werden, wobei N die Anzahl von IC-Chips ist.
  • Das Anzeigefeld kann durch Elektrolumineszenzelemente gebildet sein, die mit einem Ansteuerausgangssignal angesteuert werden, das von den entsprechenden IC-Chips erzeugt wird.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung ist dadurch gekennzeichnet, dass mindestens einer der Mehrzahl von Transistoren Vorspannungssignale liefert, die direkt mit einer Referenzstromquelle verbunden sind, für einen Stromspiegel, während die anderen Transistoren als eine Schaltung arbeiten, die Ansteuersignale erzeugt, die an Pixel zu liefern sind, indem die Vorspannungssignale verwendet werden;
    und die Anzeigefeld-Ansteuerschaltung dadurch gekennzeichnet ist, dass sie ein Schaltmittel zum sequentiellen, zeitmultigeplexten Schalten des Transistors, der die Vorspannungssignale liefert, aufweist. Die Schaltmittel enthalten eine Mehrzahl von Schaltern, die jedem der Mehrzahl von Transistoren entsprechen;
    wobei mindestens einer der Mehrzahl von Schaltern derart arbeitet, dass der entsprechende Transistor mit der Referenzstromquelle verbunden wird, um als eine Spiegelquelle einer Stromspiegelschaltung zu agieren; und
    alle anderen Schalter derart arbeiten, dass ihre entsprechenden Transistoren leitend sind, um als Schaltungen zur Erzeugung der Ansteuersignale zu dienen.
  • Eine andere Anzeigefeld-Ansteuerschaltung gemäß der Erfindung ist dadurch gekennzeichnet, dass sie eine Mehrzahl von D/A-Wandlerbereichen und einen einzelnen Vorspannungsbereich aufweist, der Vorspannungssignale an die D/A-Wandlerbereiche liefert; eine Mehrzahl von Ausgangsströmen, die von der Mehrzahl von D/A-Wandlerbereichen hergeleitet ist, an Pixel liefert, um ein Anzeigefeld anzusteuern; und Schaltmittel aufweist, zum Schalten entsprechend zwischen der Mehrzahl von D/A-Wandlerbereichen und der Mehrzahl von hergeleiteten Ausgangsströmen in einer zeitgeteilten Weise. Das Schaltmittel kann dadurch gekennzeichnet sein, dass es eine Mehrzahl von Schaltern aufweist, die der Mehrzahl von D/A-Wandlerbereichen entsprechen, und entsprechend zwischen der Mehrzahl von D/A-Wandlerbereichen und der Mehrzahl von hergeleiteten Ausgangsströmen in einer zeitgeteilten Weise schalten, indem die Mehrzahl von Schaltern der Reihe nach betrieben werden.
  • Kurzbeschreibung der Figuren
  • 1 zeigt einen schematischen Aufbau eines EL-Elements;
  • 2 zeigt eine Ersatzschaltung, die die elektrischen Eigenschaften des EL-Elements zeigt;
  • 3 zeigt einen schematischen Aufbau einer EL-Anzeigevorrichtung, die Bilder anzeigt, indem ein Anzeigefeld verwendet wird, das mit einer Mehrzahl von EL-Elementen gebildet ist, die in einer Matrix angeordnet sind;
  • 4 zeigt ein Diagramm, das den Zeitablauf zur Lieferung von Pixeldaten und eines Abtastleitungsauswahlsignals verdeutlicht;
  • 5 zeigt ein Diagramm einer Anodenleitungs-Ansteuerschaltung, die aus zwei IC-Chips gebildet ist;
  • 6 zeigt ein Diagramm der Beziehung zwischen den Ansteuerausgangssignalen einer Anodenleitungs-Ansteuerschaltung und Anodenleitungen;
  • 7 zeigt ein Diagramm einer Anodenleitungs-Ansteuerschaltung, die aus zwei IC-Chips gebildet ist;
  • 8 zeigt ein Diagramm, das den Zeitablauf einer Lumineszenzsteuerschaltung verdeutlicht, um Pixeldaten und ein Kathodenleitungs-Auswahlsteuersignal zu liefern;
  • 9 zeigt ein Diagramm, das einen beispielhaften internen Aufbau einer Anodenleitungs-Ansteuerschaltung verdeutlicht;
  • 10 zeigt ein Diagramm, das den Aufbau einer typischen Stromspiegelschaltung verdeutlicht, die unter Verwendung von MOS-Transistoren gebildet ist;
  • 11 zeigt ein Diagramm, das den Aufbau einer Strom-DAC-Schaltung verdeutlicht, die eine Konstantstromquelle für eine Anodenleitungs-Ansteuerschaltung verwendet;
  • 12 zeigt ein Diagramm, das eine Mehrkanalstrom-DAC-Schaltung verdeutlicht, die eine Mehrzahl von BIAS-Bereichen und eine Mehrzahl von DAC-Bereichen aufweist;
  • 13 zeigt ein Diagramm einer Mehrkanalstrom-DAC-Schaltung, die einen einzelnen BIAS-Bereich und eine Mehrzahl von DAC-Bereichen aufweist;
  • 14 zeigt ein Diagramm von Hauptkomponenten gemäß einem ersten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung;
  • 15 zeigt ein Zeitablaufdiagramm, das den Zeitablauf des Ansteuerschaltens durch die Anzeigefeld-Ansteuerschaltung gemäß 14 verdeutlicht;
  • 16 zeigt ein Diagramm der Beziehung zwischen Kanalnummern von Anodenleitungen und einem Ausgangsstrom;
  • 17(a) zeigt ein Diagramm, das einen beispielhaften Aufbau einer Schalteinrichtung für eine Anodenleitung zeigt;
  • 17(b) zeigt ein Zeitablaufdiagramm, das die Operationen verschiedener Teile gemäß 17(a) verdeutlicht;
  • 18 zeigt ein Diagramm von Hauptkomponenten gemäß einem zweiten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung;
  • 19(a) zeigt ein Zeitablaufdiagramm, das das Schalten der Schalteinrichtungen verdeutlicht;
  • 19(b) zeigt ein Zeitablaufdiagramm, das das Schalten zwischen drei Ansteuerstromquellen im Wechsel zwischen drei IC-Chips verdeutlicht;
  • 20 zeigt ein Diagramm, das verdeutlicht, wie eine Referenzstromerzeugungsschaltung mit einer ersten und einer zweiten Anodenleitungs-Ansteuerschaltung verbunden ist;
  • 21 zeigt ein Diagramm eines beispielhaften Aufbaus von Schalteinrichtungen;
  • 22 zeigt ein Diagramm von Hauptkomponenten gemäß einem dritten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung;
  • 23 zeigt ein Zeitablaufdiagramm, das das Schalten der Schalteinrichtungen verdeutlicht;
  • 24 zeigt ein Diagramm eines beispielhaften Aufbaus von Schalteinrichtungen gemäß 22;
  • 25 zeigt ein Diagramm von Hauptkomponenten gemäß einem vierten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung;
  • 26 zeigt ein Diagramm eines beispielhaften Aufbaus der Schalteinrichtungen gemäß 25;
  • 27 zeigt ein Blockdiagramm von Hauptkomponenten gemäß einem fünften Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung;
  • 28 zeigt ein Diagramm, das ein Beispiel des Zeitablaufs des Schaltens entsprechend zwischen Ausgangssignalen der DAC-Bereiche und Ausgangsströmen verdeutlicht;
  • 29(a) zeigt ein Diagramm eines Vier-Stufen-Ringzählers;
  • 29(b) zeigt ein Wellenformdiagramm, das die Ausgangssignale des Vier-Stufen-Ringzählers verdeutlicht;
  • 29(c) zeigt ein Diagramm, das die Ziele der Ausgangssignale des Vier-Stufen-Ringzählers zeigt;
  • 29(d) zeigt ein Diagramm, das einen beispielhaften Aufbau eines Schalters zeigt;
  • 30 zeigt ein Diagramm, das eine tendierende Abweichung der Ausgangsströme in einem IC-Chip in einer Schaltung verdeutlicht, in der keine Schaltsteuerung erfolgt;
  • 31 zeigt ein Diagramm, das verdeutlicht, wie die tendierende Abweichung von Ausgangsströmen in dem IC-Chip durch eine Schaltsteuerung reduziert wird;
  • 32 zeigt ein Zeitablaufdiagramm, das eine zufällige Stromabweichung in DAC-Bereichen berücksichtigt;
  • 33 zeigt ein Blockdiagramm, das ein sechstes Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung verdeutlicht;
  • 34 zeigt ein Diagramm eines beispielhaften Aufbaus von Schaltern, die die in 33 gezeigte Schalteinrichtung bilden;
  • 35 zeigt ein Zeitablaufdiagramm, das einen Takt EIN/AUS-Zustände von Schaltern, die die Schalteinrichtung bilden, und Steuersignale zeigt;
  • 36 zeigt ein Diagramm, das einen beispielhaften Aufbau einer Schaltung zeigt, die Steuersignale erzeugt, die an einen Gateanschluss eines MOSTr, wie in 33 gezeigt, zu liefern sind; und
  • 37 zeigt ein Zeitablaufdiagramm, das die EIN/AUS-Zustände von Schaltern gegenüber Ausgangsströmen zeigt.
  • Beste Ausführungsform der Erfindung
  • Als nächstes werden Ausführungsbeispiele der Erfindung unter Bezugnahme auf die Figuren beschrieben. In der folgenden Beschreibung werden äquivalente Teile in unterschiedlichen Figuren mit den gleichen Bezugszeichen/Nummern gekennzeichnet.
  • 14 zeigt ein Diagramm von Hauptkomponenten gemäß einem ersten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Wie in der Figur gezeigt, weist die Anzeigefeld-Ansteuerschaltung gemäß diesem Ausführungsbeispiel einen ersten IC-Chip 2a und einen zweiten IC-Chip 2b auf.
  • Der erste IC-Chip 2a hat Ansteuerausgänge, die den Kanalnummern 1 bis N + 1 entsprechen. Die Ansteuerausgangssignale, die den Kanalnummern 1 bis N – 1 entsprechen, werden an die Anodenleitungen A1 bis AN-1 geliefert, um die Pixelelemente, die den Anodenleitungen A1 bis AN-1 entsprechen, anzusteuern.
  • Der zweite IC-Chip 2b hat dagegen Ansteuerausgänge, die den Kanalnummern N bis m entsprechen. Die Ansteuerausgangssignale, die den Kanalnummern N + 2 bis m entsprechen, werden an die Anodenleitungen AN+2 bis Am geliefert, um die Pixelelemente, die den Anodenleitungen AN+2 bis Am entsprechen, anzusteuern.
  • Zusätzlich zu dem Ansteuerausgang, der der Kanalnummer N auf dem ersten IC-Chip 2a entspricht, ist der Ansteuerausgang, der der Kanalnummer N auf dem zweiten IC-Chip 2b entspricht, in eine Schalteinrichtung SW1 auf dem ersten IC-Chip 2a geführt. Die Schalteinrichtung SW1 schaltet zwischen den zwei Ansteuerausgangssignalen und liefert eines an die Anodenleitung AN.
  • Die Schalteinrichtung SW1 empfängt speziell das Ansteuerausgangssignal, das der Kanalnummer N entspricht, die zu einer Ansteuerausgangsgruppe (Kanalnummern 1 bis N + 1) des ersten IC-Chips 2a gehört, und das Ansteuerausgangssignal, das der Kanalnummer N entspricht, die zu einer Ansteuerausgangsgruppe (Kanalnummern N + 1 bis m) des zweiten IC-Chips 2b gehört, und liefert eines der zwei Ansteuerausgangssignale zu einem Zeitpunkt an die Anodenleitung AN, die zu den Anodenleitungen A1 bis AN der ersten Ansteuerleitungsgruppe gehört und benachbart zu den Anodenleitungen AN bis Am der zweiten Ansteuerleitungsgruppe angrenzt, indem zwischen ihnen in vorbestimmten Zyklen geschaltet wird. Der Ansteuerausgang, der der Kanalnummer N auf dem zweiten IC-Chip 2b entspricht, ist ein Dummyansteuerausgang d2, der keiner der Anodenleitungen AN+1 bis Am (Ansteuerleitungen) der zweiten Ansteuerleitungsgruppe entspricht.
  • In ähnlicher Weise werden das Ansteuerausgangssignal, das der Kanalnummer N + 1 auf dem zweiten IC-Chip 2b entspricht, sowie das Ansteuerausgangssignal, das der Kanalnummer N + 1 auf dem ersten IC-Chip 2a entspricht, in eine Schalteinrichtung SW2 des zweiten IC-Chips 2b eingegeben. Die Schalteinrichtung SW2 schaltet zwischen den zwei Ansteuerausgangssignalen und liefert eines zu einem Zeitpunkt an die Anodenleitung AN+1.
  • Die Schalteinrichtung SW2 empfängt speziell das Ansteuerausgangssignal, das der Kanalnummer N + 1 entspricht, die zu einer Ansteuerausgangsgruppe (Kanalnummern N bis m) des zweiten IC-Chips 2b gehört, und das Ansteuerausgangssignal, das der Kanalnummer N + 1 entspricht, die zu einer Ansteuerausgangsgruppe (Kanalnummern 1 bis N + 1) des ersten IC-Chips 2a gehört, und liefert zu einem Zeitpunkt eines der zwei Ansteuerausgangssignale an die Anodenleitung AN+1, die zu den Anodenleitungen AN+1 bis Am der zweiten Ansteuerleitungsgruppe gehört und benachbart zu den Anodenleitungen A1 bis AN der ersten Ansteuerleitungsgruppe angrenzt, indem zwischen ihnen in vorbestimmen Zyklen geschaltet wird. Der Ansteuerausgang, der der Kanalnummer N + 1 auf dem ersten IC-Chip 2a entspricht, ist ein Dummyansteuerausgang d1, der keiner der Anodenleitungen A1 bis AN (Ansteuerleitungen) der ersten Ansteuerleitungsgruppe entspricht.
  • Die Schalteinrichtungen SW1 und SW2 empfangen ein Dummyansteuerausgangssignal von dem angrenzenden IC-Chip sowie die Ansteuerausgangssignale innerhalb ihrer entsprechenden IC-Chips, liefern die zwei Ansteuerausgangssignale an die entsprechende Anodenleitung in vorbestimmten Zyklen, indem zwischen ihnen geschaltet wird, und führen dadurch eine Zeitmultiplex-Steuerung durch. Jeder der IC-Chips 2a und 2b weist an einem Ende einen Dummyausgang auf. Der Dummyausgang von dem ersten IC-Chip 2a ist in den zweiten IC-Chip 2b geführt, während der Dummyausgang von dem zweiten IC-Chip 2b in den ersten IC-Chip 2a geführt ist.
  • Da die Schalteinrichtungen SW1 und SW2 in den IC-Chips 2a und 2b gebildet sind, sind lediglich zusätzliche Verdrahtungen S1 und S2 erforderlich, und es ist nicht notwendig, zusätzlichen Bestückungsplatz zu schaffen.
  • 15 zeigt ein beispielhaftes Zeitablaufdiagramm, das das Ansteuertiming des Schaltens verdeutlicht, das von der Anzeigefeld-Ansteuerschaltung durchgeführt wird. Die Figur zeigt ein Beispiel, bei dem das Verhältnis zwischen dem Ansteuerausgangssignal von dem ersten IC-Chip 2a und dem Ansteuerausgangssignal von dem zweiten IC-Chip 2b (im folgenden einfach als Schaltverhältnis bezeichnet), das an die Anodenleitung AN geliefert wird, gleich 2:1 ist.
  • Wenn die Kathodenleitungen B1, B2, B3 und B4 der Reihe nach durch ein Kathodenleitungsauswahlsteuersignal ausgewählt werden, wie in 15 gezeigt, wird Ansteuerausgangssignal des IC-Chips 2a oder 2b an die Anodenleitungen geliefert. Die Anodenleitung AN-1 wird mit dem Ansteuerausgangssignal von der Kanalnummer N – 1 auf dem ersten IC-Chip 2a beliefert, während die Anodenleitung AN+2 mit dem Ansteuerausgangssignal von der Kanalnummer N + 2 auf dem zweiten IC-Chip 2b beliefert wird.
  • Die Anodenleitung AN wird mit dem Ansteuerausgangssignal von der Kanalnummer N auf dem ersten IC-Chip 2a und dem Ansteuerausgangssignal (Dummyansteuerausgangssignal) von der Kanalnummer N auf dem zweiten IC-Chip 2b beliefert, eines zu einem Zeitpunkt, wobei die zwei Ausgangssignale in vorbestimmten Zyklen geschaltet werden. In diesem Beispiel wechseln sich zwei aufeinanderfolgende Ansteuerausgangssignale von der Kanalnummer N auf dem ersten IC-Chip 2a mit einem Ansteuerausgangssignal von der Kanalnummer N auf dem zweiten IC-Chip 2b ab. Kurz gesagt, das Schaltverhältnis zwischen dem ersten IC-Chip 2a und dem zweiten IC-Chip 2b ist 2 zu 1.
  • Die Anodenleitung AN+1 wird mit dem Ansteuerausgangssignal von der Kanalnummer N + 1 auf dem zweiten IC-Chip 2b beliefert und dem Ansteuerausgangssignal (Dummyansteuerausgangssignal) von der Kanalnummer N + 1 auf dem ersten IC-Chip 2a, eines zu einem Zeitpunkt, wobei die zwei Ausgangssignale in vorbestimmten Zyklen geschaltet werden. In diesem Beispiel wechseln sich zwei aufeinanderfolgende Ansteuerausgangs signale von der Kanalnummer N + 1 auf dem zweiten IC-Chip 2b mit einem Ansteuerausgangssignal von der Kanalnummer N + 1 auf dem ersten IC-Chip 2a ab. Kurz gesagt, das Schalterverhältnis zwischen dem ersten IC-Chip 2a und dem zweiten IC-Chip 2b beträgt 1 zu 2.
  • Die Schaltzyklen sind jedoch nicht auf die in der 15 gezeigten beschränkt, und Zyklen gemäß einem anderen Schaltverhältnis können ebenfalls verwendet werden.
  • Die Beziehung zwischen den Kanalnummern der Anodenleitungen und dem Ausgangsstrom wird im folgenden unter Bezugnahme auf 16 beschrieben. Die Figur verdeutlicht drei Fälle: das Schaltverhältnis in einer Schalteinrichtung beträgt 1:1, das Schaltverhältnis beträgt 2:1, und es erfolgt kein Schalten. Die durchgezogene Linie, die schwarze Kreise
    Figure 00270001
    verbindet, repräsentiert den Fall, bei dem kein Schalten erfolgt. In diesem Fall unterscheiden sich der Ausgangsstrom von dem Kanal der Anodenleitung AN und der Ausgangsstrom von dem Kanal der Anodenleitung AN+1 stark voneinander. Eine derartige Helligkeitsdifferenz beeinträchtigt die Bildqualität.
  • Die durchgezogene Linie, die die Doppelkreise ⦾ verbindet, repräsentiert den Fall, bei dem das Schaltverhältnis 1:1 ist. In diesem Fall ist eine geringe Differenz zwischen dem Ausgangsstrom von dem Kanal der Anodenleitung AN und dem Ausgangsstrom von dem Kanal der Anodenleitung AN+1 vorhanden. Die Differenz zwischen dem Ausgangsstrom von dem Kanal der Anodenleitung AN+1 und dem Ausgangsstrom von dem Kanal der Anodenleitung AN+2 sowie die Differenz zwischen dem Ausgangsstrom von der Anodenleitung AN-1 und dem Ausgangsstrom von der Anodenleitung AN sind in diesem Fall kleiner als die Differenz zwischen dem Ausgangsstrom von der Anodenleitung AN und dem Ausgangsstrom von der Anodenleitung AN+1, wenn kein Schalten erfolgt.
  • Die gestrichelte Linie, die die weißen Kreise O verbindet, repräsentiert den Fall, bei dem das Schaltverhältnis 2:1 ist. In diesem Fall ändert sich der Ausgangsstrom von dem Kanal der Anodenleitung AN-1 über den Kanal der Anodenleitung AN und den Kanal der Anoden leitung AN+1 zum Kanal der Anodenleitung AN+2 langsam. Die Helligkeitsdifferenz ist folglich kleiner als bei dem Schaltverhältnis 1:1.
  • Wenn eine Anodenleitungs-Ansteuerschaltung 2' durch eine Mehrzahl von IC-Chips aufgebaut ist, erzeugen Herstellungsabweichungen und dergleichen Differenzen zwischen IC-Chips bezüglich des Werts des Lichtemissionsansteuerstroms, der an die Anodenleitungen zu liefern ist, was Schirmbereiche zur Folge hat, die unterschiedliche Helligkeit aufweisen. Selbst in einem derartigen Fall kann durch Schalten zwischen den Ansteuerausgangssignalen der IC-Chips in vorbestimmten Zyklen und durch Liefern dieser an die Ansteuerleitungen um die Grenze von zwei Ansteuerleitungsgruppen herum die Helligkeitsänderungen um die Grenze zwischen Bereichen mit unterschiedlicher Helligkeit geglättet werden und eine Verschlechterung der Bildqualität verhindert werden.
  • Ein beispielhafter Aufbau der Schalteinrichtung SW1 für die Anodenleitung AN ist in 17 gezeigt. Die Schalteinrichtung SW1, die in der Figur gezeigt ist, weist zwei analoge Schalter 21 und 22 auf, die mit Strom von der Kanalnummer N auf entsprechenden IC-Chips beliefert werden. Jeder der analogen Schalter 21 und 22 besteht aus einem n-Kanal MOS-Transistor und einem p-Kanal MOS-Transistor, die Source und Drain gemeinsam verwenden. Die Gates des n-Kanal MOS-Transistors und p-Kanal MOS-Transistors dienen als Schaltsteueranschlüsse, die durch gegenseitig inverse Signale ein- und ausgeschaltet werden.
  • Der in 17 gezeigte Aufbau enthält einen Zähler 20, der einen Ausgangspuls 200 an die Gates liefert, die als Schaltsteueranschlüsse dienen, und einen Inverter INV, der den Ausgangspuls 200 invertiert. Der Inverter INV besteht beispielsweise aus einer bekannten CMOS(Complementary Metal Oxide Semiconductor)-Inverterschaltung.
  • Der n-Kanal MOS-Transistor des analogen Schalters 21 und der p-Kanal MOS-Transistor des analogen Schalters 22 werden mit dem Ausgangspuls 200 des Zählers 20, sowie er ist, beliefert, während der p-Kanal MOS-Transistor des analogen Schalters 21 und der n- Kanal MOS-Transistor des analogen Schalters 22 mit dem Ausgangspuls 200, der durch den Inverter INV logisch invertiert ist, beliefert werden. Wenn der Ausgangspuls 200 des Zählers 20 HIGH ist, ist folglich der analoge Schalter 21 EIN und der analoge Schalter 22 AUS. Wenn dagegen der Ausgangsimpuls 200 des Zählers 20 LOW ist, ist der analoge Schalter 21 AUS und der analoge Schalter 22 EIN.
  • Der Zähler 20 wird mit einem Takt CLK beliefert, der in Synchronisation mit den Kathodenleitungsauswahlsteuersignalen ist (siehe 15). Der Takt CLK bewirkt ein Zählen, wodurch der Ausgangsimpuls 200 mit einem Verhältnis erzeugt wird, das dem oben beschriebenen Verhältnis entspricht. Die EIN/AUS-Zustände der analogen Schalter 21 und 22 werden durch den Ausgangsimpuls 200 gesteuert, so dass nur einer der analogen Schalter 21 und 22 zu einem Zeitpunkt EIN ist.
  • Wenn speziell, wie in 17(b) gezeigt, der Zähler 20, der mit dem Takt CLK versorgt wird, den Ausgangsimpuls 200 an die analogen Schalter 21 und 22 liefert, ist das Verhältnis zwischen der Dauer des EIN-Zustands des analogen Schalters 22 und der Dauer des EIN-Zustands des analogen Schalters 21 gleich 2:1. Die Anodenleitung AN wird folglich mit dem Ansteuerausgangssignal von der Kanalnummer N auf dem ersten IC-Chip 2a beliefert, und mit dem Ansteuerausgangssignal von der Kanalnummer N auf dem zweiten IC-Chip 2b mit einem Verhältnis von 2:1. In ähnlicher Weise kann auch die Schalteinrichtung SW2 für die Anodenleitung AN+1 durch zwei analoge Schalter und einen Zähler gebildet werden.
  • Obwohl zwei IC-Chips in dem oben beschriebenen Beispiel verwendet werden, ist die Erfindung nicht darauf beschränkt. Es ist offensichtlich, dass die Erfindung auch für Fälle anwendbar ist, bei denen mehr als zwei IC-Chips verwendet werden. In einem derartigen Fall entspricht ebenfalls ein Dummyansteuerausgang keiner Ansteuerleitung auf dem IC-Chip, und das geeignete Ansteuerausgangssignal des angrenzenden IC-Chips kann in vorbestimmten Zyklen geschaltet und an die Ansteuerleitung geliefert werden, wie in dem Fall gemäß dem oben genannten Beispiel. Dies kann Helligkeitsdifferenzen in zwei An zeigebereichen reduzieren, die durch Differenzen der Stromansteuerkapazität zwischen IC-Chips erzeugt werden, und eine Verschlechterung der Bildqualität reduzieren.
  • Obwohl in dem oben beschriebenen Beispiel ein Dummyansteuerausgang in jedem der angrenzenden IC-Chips gebildet ist, ist die Erfindung nicht darauf beschränkt. Es ist offensichtlich, dass die Erfindung auch für Fälle anwendbar ist, bei denen zwei oder mehrere Dummyansteuerausgänge in jedem IC-Chip gebildet sind. Eine Mehrzahl von Dummyansteuerausgangssignalen, die jeder Ansteuerleitung auf dem IC-Chip entsprechen, und eine Mehrzahl von geeigneten Ansteuerausgangssignalen des angrenzenden IC-Chips kann in vorbestimmten Zyklen geschaltet und an die Ansteuerleitung geliefert werden, wie in dem Fall gemäß dem oben genannten Beispiel. Durch Ändern des Schaltverhältnisses zwischen den Ansteuerausgängen ist es möglich, Helligkeitsdifferenzen in zwei Anzeigebereichen, die durch Differenzen in der Stromansteuerkapazität zwischen IC-Chips erzeugt werden, weiter zu reduzieren, und die Verschlechterung der Bildqualität weiter zu reduzieren.
  • Obwohl die Pixelelemente, die das Anzeigefeld bilden, EL-Elemente in dem oben genannten Beispiel sind, ist es offensichtlich, dass die Erfindung auch für Fälle verwendet werden kann, bei denen andere Elemente verwendet werden.
  • 18 zeigt ein Diagramm von Hauptkomponenten gemäß einem zweiten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Die Figur zeigt eine Referenzstromerzeugungsschaltung. In diesem Beispiel wird der Referenzstrom an zwei IC-Chips geliefert.
  • Wie in der Figur gezeigt, weist die Referenzstromerzeugungsschaltung 2 eine Stromquelle Iorg auf, einen Transistor Q20, der in Verbindung mit der Stromquelle Iorg eine Referenzstromquelle bildet, und Transistoren Q21 und Q22, die die Stromquelle Iorg und den Transistor Q20 als eine gemeinsame Referenzstromquelle verwenden und einen Stromspiegel in Verbindung mit der Referenzstromquelle bilden. Die Ströme Icm1 und Icm2, die von den Transistoren Q21 und Q22 hergeleitet werden, werden an die Anodenleitungs-Ansteuerschaltungen 210 und 220, die durch IC-Chips gebildet sind, geliefert (siehe 7).
  • Darüber hinaus weist die Referenzstromerzeugungsschaltung 2 Schalteinrichtungen SW1 und SW2 auf, die entsprechend zwischen den Strömen Icm1 und Icm2, die von den Transistoren Q21 und Q22 abgeleitet sind, und die Anodenleitungs-Ansteuerschaltungen 210 und 220 in vorbestimmten Zyklen schalten. Die Ströme Icm1 und Icm2, die von den Transistoren Q21 und Q22 abgeleitet sind, werden also mittels der Schalteinrichtungen SW1 und SW2 geschaltet und als Ausgangsströme Iref1 und Iref2 an die nicht gezeigten Ansteuerschaltungen 210 und 220 geliefert.
  • Die Zeitmultiplexsteuerung mittels der Schalteinrichtungen SW1 und SW2 reduziert die Abweichung zwischen der Stromquelle Iorg, die den Quellenstrom des Stromspiegels liefert, und den Strömen Iref1 und Iref2, und gleicht den Strom Iref1 und den Strom Iref2 ab. Wenn der Wert der Abweichung zwischen dem Quellenstrom Iorg des Stromspiegels und dem Strom Icm1, der von dem Stromspiegel erzeugt wird, gleich ΔI1 ist, und der Wert der Abweichung zwischen dem Quellenstrom Iorg des Stromspiegels und dem Strom Icm2, der von dem Stromspiegel erzeugt wird, gleich ΔI2 ist, da die Abweichungen in den Ausgangsströmen Iref1 und Iref2 der Schalteinrichtungen ebenfalls zeitgemultiplext sind, beträgt die durchschnittliche Abweichung:
    Figure 00310001
    Wenn angenommen wird, dass ΔI1 und ΔI2 gleich ΔI sind, gilt Durchschnittliche Abweichung = 1/√2 × Δ1
  • Dies ist kleiner als die Werte der Abweichung der Ströme Icm1 und Icm2, die durch den Stromspiegel erzeugt werden.
  • Da die Ausgangsströme Iref1 und Iref2 der Schalteinrichtungen gleich sind, kann auch die Abweichung des Ausgangsstroms zwischen den IC-Chips reduziert werden, selbst wenn eine Mehrzahl von IC-Chips verwendet wird.
  • Die Schalteinrichtungen werden in Synchronisation mit dem Schalten eines Kathodenleitungssignals betrieben. 19(a) zeigt ein Zeitablaufdiagramm, das den zeitlichen Ablauf des Schaltens der Schalteinrichtungen verdeutlicht. Die Figur zeigt, wie der Strom Icm1 und der Strom Icm2, die von den Stromspiegeln erzeugt werden, als Ausgangsströme Iref1 und Iref2 aufgrund des Betriebs der Schalteinrichtungen SW1 und SW2 ausgegeben werden.
  • Durch Betreiben der Schalteinrichtungen zu einem Zeitpunkt, wenn die Kathodenleitungen 1, 2, 3, ... aus sind, ist es möglich, Schaltrauschen, das erzeugt wird, wenn zwischen dem Strom Iref1 und dem Strom Iref2 geschaltet wird, zu reduzieren, wie in 19(a) gezeigt. Dies wiederum ermöglicht die Realisierung einer guten Bildanzeige, indem ein Schirmflackern und andere nachteilige Effekte verhindert werden.
  • 20 zeigt, wie die Referenzstromerzeugungsschaltung 2 mit der ersten Anodenleitungs-Ansteuerschaltung 210 und der zweiten Anodenleitungs-Ansteuerschaltung 220 verbunden ist. Bezugnehmend auf die Figur wird der Ausgangsstrom Iref1, der durch die Schaltoperationen der Schalteinrichtungen SW1 und SW2 erzeugt wird, an die erste Anoden-Ansteuerschaltung 210 als der Referenzstrom für den Stromspiegel geliefert, während der Ausgangsstrom Iref2 an die zweite Anodenleitungs-Ansteuerschaltung 220 als der Referenzstrom für den Stromspiegel geliefert wird.
  • Da der Ausgangsstrom Iref1 und der Ausgangsstrom Iref2 von den Schalteinrichtungen der Referenzstromerzeugungsschaltung 2, wie oben beschrieben, zueinander gleich sind, ist es möglich, die Abweichung der Ströme zu reduzieren, die jeweils an die erste Anodenleitungs-Ansteuerschaltung 210 und die zweite Anodenleitungs-Ansteuerschaltung 220 geliefert werden, die durch unterschiedliche IC-Chips gebildet sind.
  • 21 zeigt beispielhaft einen Aufbau der Schalteinrichtungen SW1 und SW2. Beide Schalteinrichtungen SW1 und SW2 in der Figur sind durch MOS-Transistoren, etc. gebildet.
  • Die Schalteinrichtungen SW1 und SW2, wie in der 21 gezeigt, weisen zwei analoge Schalter 41 und 42 oder analoge Schalter 43 und 44 auf, die mit Strom gespeist werden, der von der Kanalnummer N auf den entsprechenden IC-Chips ausgegeben wird. Jeder der analogen Schalter 41, 42, 43 und 44 weist einen n-Kanal MOS-Transistor und einen p-Kanal MOS-Transistor auf, die sich Source und Drain teilen. Die Gates des n-Kanal MOS-Transistors und das p-Kanal MOS-Transistors dienen als Schaltsteueranschlüsse, die durch gegenseitig inverse Signale ein- und ausgeschaltet werden.
  • Der Aufbau gemäß 21 weist einen Inverter INV auf, der einen invertierten Impuls an die Gates liefert, die als die Schaltsteueranschlüsse dienen. Der Inverter INV ist beispielsweise eine bekannte CMOS Inverterschaltung.
  • Der n-Kanal MOS-Transistor des analogen Schalters 41, der p-Kanal MOS-Transistor des analogen Schalters 42, der p-Kanal MOS-Transistor des analogen Schalters 43 und der n-Kanal MOS-Transistor des analogen Schalters 44 werden mit dem Impuls 201 versorgt, so wie er ist, während der p-Kanal MOS-Transistor des analogen Schalters 41, der n-Kanal MOS-Transistor des analogen Schalters 42, der n-Kanal MOS-Transistor des analogen Schalters 43 und der p-Kanal MOS-Transistor des analogen Schalters 44 mit dem Ausgangsimpuls 201 versorgt werden, der durch den Inverter INV logisch invertiert ist. Wenn der Impuls 201 "high" ist, sind folglich die analogen Schalter 41 und 44 EIN und die analogen Schalter 42 und 43 AUS. Wenn dagegen der Impuls 201 "low" ist, sind die analogen Schalter 41 und 44 AUS und die analogen Schalter 42 und 43 EIN.
  • Während der ersteren Zeitperiode wird der Strom Icm1 als Ausgangsstrom Iref1 abgeleitet, und der Strom Icm2 als der Ausgangsstrom Iref2 abgeleitet. Während der letzteren Zeitperi ode wird dagegen der Strom Icm1 als der Ausgangsstrom Iref2 und der Strom Icm2 als der Ausgangsstrom Iref1 abgeleitet. Durch das Konfigurieren der Schalteinrichtungen in der oben beschriebenen Weise ist es möglich, die Abweichung in dem Ausgangsstrom zwischen IC-Schaltungen zu reduzieren, selbst wenn eine Mehrzahl von IC-Chips verwendet wird.
  • Obwohl in dem oben beschriebenen Ausführungsbeispiel die Referenzstromerzeugungsschaltung 2 außerhalb der Anodenleitungs-Ansteuerschaltungen 210 und 220 angeordnet ist, die jeweils durch einen IC-Chip gebildet sind, ist es auch möglich, die Referenzstromerzeugungsschaltung 2 in den IC-Chips auszubilden, und den Ausgangsstrom Iref1 an einen der IC-Chips zu liefern, und den Ausgangsstrom Iref2 an den anderen IC-Chip zu liefern. In einem derartigen Fall kann die Anzeigefeld-Ansteuerschaltung nur durch zwei IC-Chips gebildet sein, wobei einer der IC-Chips als ein Master-IC dient, und der andere als ein Slave-IC.
  • Obwohl zwei IC-Chips in dem oben beschriebenen Beispiel verwendet werden, ist es selbst bei einer Verwendung von mehr als zwei IC-Chips möglich, die Abweichung in dem Ausgangsstrom zwischen den IC-Chips zu reduzieren, indem (elektrische Verbindung) zwischen den IC-Chips und den Ansteuerstromlieferquellen in vorbestimmten Zyklen geschaltet wird.
  • Wenn eine Mehrzahl von Ansteuerstromquellen für eine Mehrzahl von IC-Chips bereitgestellt ist, und die Verbindung zwischen den IC-Chips und den Ansteuerstromquellen im Wechsel in vorbestimmten Zyklen geschaltet wird, können die Ansteuerströme der IC-Chips gemittelt werden, und fast ausgeglichen werden. 19(b) zeigt ein Zeitablaufdiagramm, das das Timing des Schaltens zwischen drei Ansteuerstromquellen im Wechsel zwischen drei IC-Chips verdeutlicht.
  • 22 zeigt ein Diagramm von Hauptkomponenten gemäß einem dritten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Die Figur zeigt eine Stromspiegelschaltung, die aus N + 1 MOS-Transistoren gebildet ist.
  • Wie in 22 gezeigt, weist die Stromspiegelschaltung eine Stromquelle Iorg auf, die N + 1 MOS-Transistoren POUT0, POUT1, ..., und POUTN, und die Schalteinrichtungen SW0, SW1, ..., und SWN. Die Schalteinrichtungen SW0, SW1, ..., und SWN verbinden nur einen der N + 1 MOS-Transistoren POUT0, POUT1, ..., und POUTN mit der Stromquelle Iorg. Der MOS Transistor, der mit der Stromquelle Iorg verbunden ist, dient als eine Referenzstromquelle für den Stromspiegel in Verbindung mit der Stromquelle Iorg. Die Ausgangsströme von den anderen N MOS-Transistoren werden als Ansteuerausgangssignale für das Anzeigefeld verwendet. In diesem Beispiel werden die Ausgangssignale von den N MOS-Transistoren POUT1 bis POUTN in einen Ausgangsstrom Iout gemischt, der als Ansteuerausgangssignal abgeleitet wird.
  • In 22 sind in Bezug auf die Schalteinrichtungen SW0, SW1, ..., und SWN die Anschlüsse, die mit der Stromquelle Iorg verbunden sind, mit O gekennzeichnet, während die Anschlüsse, die mit einer Signalleitung verbunden sind, die den Ausgangsstrom Iout herleitet, mit
    Figure 00350001
    gekennzeichnet sind. Wenn die Schalteinrichtung SW0 mit dem O-Anschluss verbunden ist, sind die anderen Schalteinrichtungen SW1 bis SWN mit den entsprechenden
    Figure 00350002
    -Schaltungen verbunden. Wenn die Schalteinrichtung SW1 mit dem O-Anschluss verbunden ist, sind die Schalteinrichtungen SW0 und SW2 bis SWN mit den entsprechenden
    Figure 00350003
    -Anschlüssen verbunden. In dieser Weise wird die Schalteinrichtung, die mit dem O-Anschluss verbunden ist, der Reihe nach geändert. Dieses Schalten erfolgt in Synchronisation mit einem Takt.
  • Wenn die Schalteinrichtungen SW0, SW1, ..., und SWN in dieser Weise betrieben werden, wird der Transistor, der als eine Referenzstromquelle dient, periodisch zwischen den N + 1 MOS-Transistoren POUT0, POUT1, POUT2, und POUTN geschaltet. Durch die Operation der Schalteinrichtungen wird speziell jeder der N + 1 MOS-Transistoren auf die erste Proportionale "1" eines Stromverhältnisses 1:N der Reihe nach gesetzt, um eine große Stromabweichung zu erhalten. Durch diese Schaltsteuerung wird die Stromabweichung zwischen sämtlichen N + 1 MOS-Transistoren in einer zeitgemultiplexten Weise ge steuert. Sie werden kurz gesagt alle derart gesteuert, dass sie über die Zeit gemittelt werden. Dies unterdrückt eine Stromabweichung.
  • Es sei angenommen, dass die Anzahl von Transistoren gleich N = 3 ist, und die Abweichung zwischen den Transistoren 1% beträgt. Wenn eine herkömmliche Stromabweichung ungefähr 1,4% ist, ist bei der Schaltung gemäß der Erfindung die Stromabweichung ungefähr 0,01%. Die Stromabweichung wird folglich erheblich reduziert.
  • 23 zeigt ein Zeitablaufdiagramm, das den zeitlichen Ablauf des Schaltens der Schalteinrichtungen SW0 bis SWN zeigt. Die Figur zeigt einen Takt, der die Zeitgebung für das Schalten der Schalteinrichtungen liefert, EIN/AUS-Zustände der Schalteinrichtungen und den Ausgabestrom Iout. In der Figur sind die Schalteinrichtungen EIN, wenn sie auf "high" sind.
  • Wenn die Schalteinrichtung SW0 gleich EIN ist, wie in der 23 gezeigt, ist der Ausgangsstrom Iout gleich N × Iref + ΔI0. Wenn die Schalteinrichtung SW1 gleich EIN ist, ist in ähnlicher Weise der Ausgangsstrom Iout gleich N × Iref + ΔI1; wenn die Schalteinrichtung SW2 gleich EIN ist, ist der Ausgangsstrom Iout gleich N × Iref + ΔI2; und wenn die Schalteinrichtung SWN gleich EIN ist, ist der Ausgangsstrom Iout gleich N × Iref + ΔIN. In dieser Weise wird der Transistor, der als die Referenzstromquelle dient, periodisch durch die Schalteinrichtungen geändert.
  • Wie oben beschrieben, ist es durch periodisches Wechseln des Transistors, der als die Referenzstromquelle dient, möglich, den Wert der Stromabweichung zu reduzieren.
  • 24 zeigt beispielhaft einen Aufbau der Schalteinrichtungen gemäß 22. Jede der Schalteinrichtungen SW0 bis SWN in 24 weist zwei analoge Schalter auf, und wird mit Strom beliefert, der von dem entsprechenden der MOS-Transistoren POUT0 bis POUTN ausgegeben wird. Die Schalteinrichtung SW0 enthält analoge Schalter SW01 und SW02. Jeder der analogen Schalter SW01 und SW02 weist einen n-Kanal MOS-Transistor und einen p-Kanal MOS-Transistor auf, die den Source- und den Drainanschluss gemeinsam verwenden. Und das gemeinsame Gate des n-Kanal MOS-Transistors und p-Kanal MOS-Transistors dient als ein Schaltsteueranschluss. Der Aufbau gemäß 24 weist einen Zähler 20 auf, der mit dem Takt beliefert wird, wie oben beschrieben, und Inverter INV0 bis INVN, die für entsprechende Schalteinrichtungen SW0 bis SWN angeordnet sind, und Inverterausgänge 200-0 bis 200-N des Zählers 20. Die Inverter INV0 bis INVN sind beispielsweise eine bekannte CMOS-Inverterschaltung.
  • Der n-Kanal MOS-Transistor des analogen Schalters SW01 und der p-Kanal MOS-Transistor des analogen Schalters SW02 erhalten den Ausgang des Zählers 20, so wie er ist, während der p-Kanal MOS-Transistor des analogen Schalters SW01 und des n-Kanal MOS-Transistors des analogen Schalters SW02 den Ausgang des Zählers 200c erhalten, der durch den Inverter INV0 logisch invertiert ist. Der analoge Schalter SW01 ist folglich nur EIN, wenn der Ausgang 200-0 des Zählers 20 auf "high" ist, und der analoge Schalter SW02 ist EIN, wenn der Ausgang 200-0 des Zählers 20 "low" ist.
  • In dem Fall der Schalteinrichtung SW1, die durch die analogen Schalter SW11 und SW12 gebildet ist, ist in ähnlicher Weise der analoge Schalter SW11 nur EIN, wenn der Ausgang 200-1 des Zählers 20 gleich "high" ist, und der analoge Schalter SW12 ist EIN, wenn der Ausgang 200-1 des Zählers 20 gleich "low" ist. Das gleiche gilt für die anderen Schalteinrichtungen: in der Schalteinrichtung SWN ist der analoge Schalter SWN1 nur EIN, wenn der Ausgang 200-N des Zählers 20 auf "high" ist, und der analoge Schalter SWN2 ist EIN, wenn der Ausgang 200-N des Zählers 20 "low" ist.
  • Wie in 24 gezeigt, sind die Ausgänge der analogen Schalter SW01, SW11, ..., und SWN1 beispielsweise mit der Stromquelle Iorg verbunden, während die Ausgänge der analogen Schalter SW02, SW12, ..., und SWN2 in einen Ausgangsstrom Iout gemischt sind.
  • Bei diesem Aufbau erhält der Zähler 20 den Takt, wie in 23 gezeigt. Er setzt nur einen der Ausgänge 200-1 bis 200-N auf "high". Die Ausgänge werden folglich der Reihe nach auf "high" gesetzt. Durch Schieben des "High"-Pulses zwischen den Ausgängen, in dieser Weise, wird periodisch der Transistor geändert, der als die Referenzstromquelle dient, von den N + 1 MOS-Transistoren, wie in 23 gezeigt. Folglich wird jeder der N + 1 MOS-Transistoren auf die erste Proportionale "1" des Stromverhältnisses 1:N der Reihe nach gesetzt, so dass eine große Stromabweichung erhalten wird. Mit dieser Schaltsteuerung wird die Stromabweichung zwischen allen N + 1 MOS-Transistoren in einer zeitgemultiplexten Weise gesteuert. Dieser Aufbau ermöglicht eine Reduzierung der Stromabweichung, ohne das Ausmaß des Stroms der Stromquelle Iorg zu erhöhen.
  • Diese Schaltung kann folglich die Stromabweichung in dem Stromspiegel ohne Erhöhung des Energieverbrauchs der IC-Chips reduzieren. Da die Schalteinrichtungen gesteuert werden, indem ein Takt mit einer Wiederholungsfrequenz von beispielsweise 1000 Hz verwendet wird, kann der Strom, der an ein Anzeigefeld geliefert wird, das mit organischen Elektrolumineszenzelementen gebildet ist, über die Zeit gemittelt werden. Dies erzeugt eine gleichmäßige Helligkeitsemission auf dem Anzeigefeld.
  • 25 zeigt ein Diagramm von Hauptkomponenten gemäß einem vierten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Die Figur zeigt einen Fall, bei dem zwei IC-Chips verwendet werden.
  • Wie in 25 gezeigt, weist eine erste Anodenleitungs-Ansteuerschaltung 210, die aus einem IC-Chip gebildet ist, eine Stromquelle Iorg1 auf, die einen Referenzstrom für einen Stromspiegel ausgibt, und eine Schalteinrichtung SW1, die als ein Eingangssignal von Eingangssignalen einen Referenzstrom Icm1 empfängt, der von der Stromquelle Iorg1 ausgegeben wird. Der Referenzstrom Icm1 wird auch an eine Schalteinrichtung SW2 geliefert, in einer zweiten Anodenleitungs-Ansteuerschaltung 220, die aus einem anderen IC-Chip gebildet ist.
  • Die zweite Anodenleitungs-Ansteuerschaltung 220 weist eine Stromquelle Iorg2 auf, die einen Referenzstrom Icm2 empfängt, der von der Stromquelle Iorg2 ausgegeben wird. Der Referenzstrom Icm2 wird auch an eine Schalteinrichtung SW1 in der Anodenleitungs-Ansteuerschaltung 210 geliefert.
  • Eine interne Schaltung 22-1 in der Anodenleitungs-Ansteuerschaltung 210 und eine interne Schaltung 22-2 in der zweiten Anodenleitungs-Ansteuerschaltung 220 haben einen Aufbau, der äquivalent zu dem der zweiten Anodenleitungs-Ansteuerschaltung 220 in 9 ist. Die internen Schaltungen 22-1 und 22-2 haben speziell einen Stromspiegel, mit dem sie Ansteuerstrom zum Ansteuern des Anzeigefeldes erzeugen.
  • Die interne Schaltung 22-1 erhält einen Referenzstrom Iref2, der entweder der Referenzstrom Icm1 oder Icm2 ist, der von der Schalteinrichtung SW1 ausgewählt ist. In ähnlicher Weise erhält die interne Schaltung 22-2 einen Referenzstrom Iref2, der entweder der Referenzstrom Icm1 oder Icm2 ist, der von der Schalteinrichtung SW2 ausgewählt ist.
  • Die Schalteinrichtungen SW1 und SW2 werden durch ein Synchronisationssignal 200 gesteuert, das mit einem Abtastleitungsauswahlsignal synchronisiert ist. Die Schalteinrichtung SW1 und die Schalteinrichtung SW2 werden derart gesteuert, dass sie unterschiedliche Referenzströme Icm1 und Icm2 auswählen. Die Schalteinrichtungen schalten speziell zwischen den Ausgangsströmen von der Stromquelle Iorg1 und der Stromquelle Iorg2, für eine zeitgemultiplexte Steuerung basierend auf dem Synchronisationssignal 200s von außen. Die Ausgangsströme werden derart gesteuert, dass sie über die Zeit gemittelt werden.
  • Der Strom wird folglich abwechselnd in die internen Schaltungen geliefert, um jeder der Anodenleitungs-Ansteuerschaltungen 210 und 220 zu erlauben, gemittelte Ströme intern zu verwenden. Als ein Ergebnis der zeitgemultiplexten Schaltsteuerung sind der Referenzstrom Iref1 und der Referenzstrom Iref2, die an die Anodenleitungs-Ansteuerschaltungen 210 und 220 geliefert werden, gleich dem zeitgemittelten des Referenzstroms Icm1 und des Referenzstroms Icm2, die von den Stromquellen Iorg1 und der Stromquelle Iorg2 geliefert werden. Der Referenzstrom Iref1 und der Referenzstrom Iref2 werden folglich gleich. Durch Schalten der Stromquelle Iorg1 und der Stromquelle Iorg2 der Anodenleitungs-Ansteuerschaltungen 210 und 220 mit einem Verhältnis von 1/2 (50%) ist es möglich, einen gemittelten Strom zu erhalten. Durch Ansteuern des Anzeigefeldes, indem ein derartiger gemittelter Strom verwendet wird, ist es möglich, die Abweichung zwischen Referenzströmen zu eliminieren und folglich eine gleichmäßige Helligkeitsemission auf dem Anzeigefeld zu erhalten.
  • Der Betrieb der Schaltschaltungen ist ähnlich wie in 19(a) gezeigt. Die Figur zeigt den Referenzstrom Iref1, der in die Anodenleitungs-Ansteuerschaltung 210 geleitet wird, den Referenzstrom Iref2, der in die Anodenleitungs-Ansteuerschaltung 220 geleitet wird, und ein Abtastleitungsauswahlsignal. Wie in der Figur gezeigt, werden die Schaltschaltungen SW1 und SW2 geschaltet, zeitlich festgelegt durch Schalten der Kathodenleitung. Als ein Ergebnis dieser Schaltsteuerung werden der Referenzstrom Icm1, der von der Stromquelle Iorg1 ausgegeben wird, und der Referenzstrom Icm2, der von der Stromquelle Iorg2 ausgegeben wird, abwechselnd als Referenzstrom Iref1 und Referenzstrom Iref2 in die Anodenleitungs-Ansteuerschaltung 210 und die Anodenleitungs-Ansteuerschaltung 220 eingegeben. Folglich wird ein gemittelter Strom an die Mehrzahl der Anodenleitungs-Ansteuerschaltungen geliefert. Selbst wenn Abweichungen zwischen den Strömen vorliegen, die von einer Mehrzahl von IC-Chips ausgegeben werden (Anodenleitungs-Ansteuerschaltungen), arbeitet folglich jeder der IC-Chips auf lange Sicht gesehen mit einem gemittelten Strom, wodurch die Abweichung zwischen den Referenzströmen aufgehoben wird. Dies ermöglicht eine gleichmäßige Helligkeitsemission auf dem Anzeigefeld.
  • Wenn die Schaltsteuerung durchgeführt wird, wenn der Kathodenleitungsstrom gleich AUS ist, kann speziell das Rauschen, das durch die Schaltoperation des Referenzstroms Iref1 und des Referenzstroms Iref2 erzeugt wird, minimiert werden. Dadurch wird es möglich, eine bessere Bildanzeige zu realisieren, indem ein Schirmflackern und andere nachteilige Effekte verhindert werden.
  • Ein beispielhafter Aufbau der Schalteinrichtungen ist in 26 gezeigt. Jede der Schalteinrichtungen SW1 und SW2, wie in 26 gezeigt, weist zwei analoge Schalter auf, die einen Strom Icm1 und einen Strom Icm2 erhalten, der von entsprechenden Referenzstromquellen Iorg1 und Iorg2 ausgegeben wird. Die Schalteinrichtung SW1 weist analoge Schalter SW11 und SW12 auf. Jeder der analogen Schalter SW11 und SW12 weist einen n-Kanal MOS-Transistor und einen p-Kanal MOS-Transistor auf, die sich den Sourceanschluss und den Drainanschluss teilen. Die Gates des n-Kanal MOS-Transistors und des p-Kanal MOS-Transistors dienen als Schaltsteueranschlüsse, die durch gegenseitig inverse Signale ein- und ausgeschaltet werden. Die Ausgangssignale der analogen Schalter SW11 und SW12 werden in den Referenzstrom Iref1 gemischt, wie oben beschrieben.
  • Die Schalteinrichtung SW2 weist in ähnlicher Weise analoge Schalter SW21 und SW22 auf. Jeder der analogen Schalter SW21 und SW22 weist einen n-Kanal MOS-Transistor und einen p-Kanal MOS-Transistor auf, die sich den Sourceanschluss und den Drainanschluss teilen. Die Gates des n-Kanal MOS-Transistors und des p-Kanal MOS-Transistors dienen als Schaltsteueranschlüsse, die durch gegenseitig inverse Signale ein- und ausgeschaltet werden. Die Ausgänge der analogen Schalter SW21 und SW22 werden in den Referenzstrom Iref2, wie oben beschrieben, gemischt.
  • Der Aufbau in der 26 umfasst einen Inverter INV, der das Synchronisationssignal 200 invertiert, wie oben beschrieben. Der Inverter INV ist beispielsweise eine bekannte CMOS-Inverterschaltung.
  • Der n-Kanal MOS-Transistor des analogen Schalters 11 und der p-Kanal MOS-Transistor des analogen Schalters SW12 erhalten das Synchronisationssignal 200 so wie es ist, während der p-Kanal MOS-Transistor des analogen Schalters SW11 und der n-Kanal MOS-Transistor des analogen Schalters SW12 das Synchronisationssignal 200 erhalten, das durch den Inverter INV logisch invertiert ist. Wenn das Synchronisationssignal 200 folglich "high" ist, ist der analoge Schalter SW11 EIN geschaltet, und wenn das Synchronisationssignal 200 "low" ist, ist der analoge Schalter 12 EIN geschaltet.
  • Demgegenüber erhalten der p-Kanal MOS-Transistor des analogen Schalters SW21 und der n-Kanal MOS-Transistor des analogen Schalters SW22 das Synchronisationssignal 200 so wie es ist, während der n-Kanal MOS-Transistor des analogen Schalters SW21 und der p-Kanal MOS-Transistor des analogen Schalters SW22 das Synchronisationssignal 200 erhalten, das durch den Inverter INV logisch invertiert ist. Wenn das Synchronisationssignal 200 auf "high" ist, ist der analoge Schalter SW22 folglich EIN, und wenn das Synchronisationssignal 200 auf "low" ist, ist der analoge Schalter SW21 EIN.
  • Wenn das Synchronisationssignal 200 "high" ist, sind gemäß diesem Aufbau die analogen Schalter SW11 und SW22 EIN. In diesem Zustand werden der Strom Icm1 und der Strom Icm2 als der Strom Iref1 und der Strom Iref2 jeweils ausgegeben. Wenn das Synchronisationssignal 200 "low" ist, sind dagegen die analogen Schalter SW12 und SW21 EIN. In diesem Zustand werden der Strom Icm1 und der Strom Icm2 als der Strom Iref2 und der Strom Iref1 jeweils ausgegeben.
  • Wenn die relative Einschaltdauer des Synchronisationssignals 200 auf 1/2 (50%) gesetzt ist, werden der Strom Icm1 und der Strom Icm2 folglich gemittelt und als der Strom Iref1 und der Strom Iref2 ausgegeben. Selbst wenn Abweichungen zwischen Strömen vorliegen, die von einer Mehrzahl von IC-Chips ausgegeben werden, arbeitet jeder der IC-Chips auf lange Sicht gesehen mit einem gemittelten Strom, wodurch eine Abweichung zwischen den Referenzströmen aufgehoben wird. Dadurch wird es möglich, eine gleichmäßige Helligkeitsemission auf dem Anzeigefeld zu erhalten.
  • Die bereits bekannte in 9 gezeigte Technologie ist derart aufgebaut, dass der gleiche Strom von einem Master IC-Chip (interne Stromquelle) an Slave-IC-Chips geliefert wird (siehe 9). Bei diesem herkömmlichen Aufbau hängt die Stromabweichung des Produkts als Ganzes von dem Referenzstrom der Masterstromquelle ab. Wenn die Abweichung in dem Masterstrom +/–10% ist, wird die Gesamtabweichung von 10% nicht verbessert, selbst wenn der Strom ohne Fehler an die Slaves geliefert wird. Gemäß diesem Ausführungsbeispiel, bei dem der IC-Chip, der als die Stromquelle dient, der Reihe nach geändert wird, werden Abweichungen gemittelt und die Stromabweichung des Produkts als Ganzes auf 10/√N reduziert, was weniger als 10% ist, selbst wenn jede Stromquelle eine Abweichung von 10% aufweist. Mit anderen Worten werden gemäß der Erfindung die Abweichungen zwischen Stromquellen in den IC-Chips gemittelt, und folglich die Helligkeitsänderung des Feldproduktes verbessert, wohingegen die Abweichung der Anzeigehelligkeit eines organischen EL-Feldes von der Abweichung des Masterreferenzstroms im Falle des Standes der Technik abhängt.
  • Obwohl zwei IC-Chips in dem oben beschriebenen Beispiel verwendet werden, können ähnliche Effekte erzielt werden, indem zwischen Strömen in einer ähnlichen Weise geschaltet wird, selbst wenn mehr als zwei IC-Chips verwendet werden. Wenn beispielsweise drei IC-Chips verwendet werden, können die Ströme, die an die IC-Chips geliefert werden, gemittelt werden, wenn der analoge Schalter, wie in 26 gezeigt, jedem IC-Chip hinzugefügt wird, und eine Schaltsteuerung in jedem IC-Chip erfolgt, indem ein Synchronisationssignal mit einer Pulseinschaltrate von 1/3 (ungefähr 33%) verwendet wird. Wenn die Anzahl von IC-Chips gleich N ist, kann der elektrische Kontakt zwischen den Referenzstromquellen und den IC-Chips geschaltet werden, indem Impulse mit einer relativen Einschaltrate von 1/3 verwendet werden.
  • Durch das Schalten des entsprechenden (elektrischen Kontakts) zwischen den Referenzstromquellen und den IC-Chips in vorbestimmten Zyklen ist es möglich, die Ströme, die an die IC-Chips geliefert werden, zu mitteln und die Abweichung des Ausgabestroms zwischen IC-Chips zur reduzieren.
  • 27 zeigt ein Blockdiagramm von Hauptkomponenten gemäß einem fünften Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Die Figur zeigt eine Anzeigefeld-Ansteuerschaltung, die aus einem einzelnen BIAS-Bereich und einer Mehrzahl von DAC-Bereichen gebildet ist. Die Schaltung löst Probleme herkömmlicher Schaltungen, indem die Ausgangsströme von den DAC-Bereichen auf individuellen Kanälen zwischen den Kanälen der Reihe nach geändert werden.
  • Die Figur zeigt einen Schaltungsaufbau, bei dem die Mehrzahl der DAC-Bereiche in zwei Blöcke unterteilt ist. Speziell sind 20 DAC-Bereiche d1 bis d20 in zwei Blöcke unterteilt: Block B1, der gebildet ist durch DAC-Bereiche d1 bis d10 und Block B2, der gebildet ist durch die DAC-Bereiche d11 bis d20.
  • Ausgänge der zehn DAC-Bereiche d1 bis d10 in dem Block B1 werden als Ausgangsströme Iout1 bis Iout10 hergeleitet, und die Ausgänge der zehn DAC-Bereiche d11 bis d20 in dem Block B2 werden als Ausgangsströme Iout11 bis Iout20 hergeleitet.
  • In dieser Schaltung sind die Schaltgruppen SW1 bis SW4 auf den Ausgängen der DAC-Bereiche d1 bis d20 gebildet und werden sequentiell derart eingeschaltet, dass keine zwei Schaltgruppen gleichzeitig EIN bleiben. Die Ausgangsströme werden folglich gemittelt, wobei ein entsprechender an die DAC-Bereiche durch die Schaltgruppen SW1 bis SW4 geschaltet wird, und werden als Ausgangsströme Iout1 bis Iout20 hergeleitet.
  • Die Beziehung zwischen vier DAC-Bereichen d1, d10, d11 und d20 und vier Ausgangsströmen Iout1, Iout10, Iout1 und Iout20 werden durch die Schalter gemäß diesem Ausführungsbeispiel wie in 27 deutlich gezeigt, geschaltet, die in den Schaltgruppen SW1 bis SW4 enthalten sind. Die Schaltgruppe SW1 weist Schalter SW11, SW12, SW13 und SW14 auf; die Schaltgruppe SW2 weist Schalter SW21, SW22, SW23 und SW24 auf; die Schaltgruppe SW3 weist Schalter SW31, SW32, SW33 und SW34 auf; und die Schaltgruppe SW4 weist Schalter SW41, SW42, SW43 und SW44 auf.
  • Gemäß diesem Beispiel, wie durch die Pfeile Y1 und Y2 sowie durch die Pfeile Y3 und Y4 angedeutet, wird die Zuordnung in beide Richtungen im Wechsel geschaltet. Durch das Schalten der Zuordnung erfolgt eine zeitgemultiplexte Steuerung. Mit anderen Worten werden die Ausgangsströme derart gesteuert, dass sie über die Zeit gemittelt werden.
  • Dadurch wird es möglich, die tendierende Abweichung der Ausgangsströme in IC-Chips zu reduzieren.
  • Bezüglich der DAC-Bereiche, nicht in 27 gezeigt, wird die Zuordnung zwischen vier DAC-Bereichen und vier Ausgangsströmen in ähnlicher Weise durch die Schalter Sij (i = 1 bis 4; j = 1 bis 4) geschaltet, die in den Schaltgruppen SW1 bis SW4 enthalten sind. Speziell wird die Zuordnung zwischen vier DAC-Bereichen d2, d9, d12 und d19 und vier Ausgangsströmen Iout2, Iout9, Iout12 und Iout19 geschaltet. Ebenso wird die Zuordnung zwischen vier DAC-Bereichen d3, d8, d13 und d18 und vier Ausgangsströmen Iout3, Iout8, Iout13 und Iout18 geschaltet. Ebenso wird die Zuordnung zwischen vier DAC-Bereichen d4, d7, d14 und d17 und vier Ausgangsströmen Iout4, Iout7, Iout14 und Iout17 geschaltet. Darüber hinaus wird die Zuordnung zwischen vier DAC-Bereichen d5, d6, d15 und d16 und vier Ausgangsströmen Iout5, Iout6, Iout15 und Iout16 geschaltet.
  • Ein Beispiel des Zeitablaufs des Schalten der Zuordnung zwischen Ausgängen der DAC-Bereiche und Ausgangsströmen ist in 28 gezeigt. Die Figur zeigt die Zustände von Schaltgruppen SW1 bis SW4 sowie die Ausgangssignale von den DAC-Bereichen d1 bis d20, die die Ausgangsströme Iout1 bis Iout20 bilden. Das Bezugszeichen CLK in der Figur kennzeichnet einen Takt.
  • Wie in 28 gezeigt, sind die Ausgangssignale der vier DAC-Bereiche d1, d10, d11 und d20 in einer zeitgemultiplexten Weise gemittelt und in den Ausgangsstrom Iout1 synthetisiert. Die Ausgänge der vier DAC-Bereiche d2, d9, d12 und d19 werden ebenfalls in einer zeitgemultiplexten Weise gemittelt und als Ausgangsstrom Iout2 abgeleitet; und Ausgänge der vier DAC-Bereiche d3, d8, d13 und d18 werden in einer zeitgemultiplexten Weise gemittelt und als Ausgangsstrom Iout3 abgeleitet. Bezüglich der anderen Ausgangsströme werden die Ausgangssignale der vier DAC-Bereiche in einer zeitgemultiplexten Weise gemittelt und in einen Ausgangsstrom synthetisiert.
  • Jeder der Ausgangsströme Iout1, Iout10, Iout11 und Iout20 wird von Ausgangssignalen der DAC-Bereiche d1, d10, d11 und d20 synthetisiert. Wenn die Schaltgruppe SW1 EIN ist, wird jedoch der Ausgangsstrom Iout1 von dem DAC-Bereich d1 ausgegeben, der Ausgangsstrom Iout10 von dem DAC-Bereich d10 ausgegeben, der Ausgangsstrom Iout11 von dem DAC-Bereich d11 ausgegeben, und der Ausgangsstrom Iout20 von dem DAC-Bereich d20 ausgegeben. Wenn die Schaltgruppe SW2 gleich EIN ist, wird in ähnlicher Weise der Ausgangsstrom Iout1 von dem DAC-Bereich d10 ausgegeben, der Ausgangsstrom Iout10 von dem DAC-Bereich d1 ausgegeben, der Ausgangsstrom Iout11 von dem DAC-Bereich d20 ausgegeben, und der Ausgangsstrom Iout20 von dem DAC-Bereich d11 ausgegeben; wenn die Schaltgruppe SW3 gleich EIN ist, wird der Ausgangsstrom Iout1 von dem DAC-Bereich d11 ausgegeben, der Ausgangsstrom Iout10 von dem DAC-Bereich d20 ausgegeben, der Ausgangsstrom Iout11 von dem DAC-Bereich d1 ausgegeben, und der Ausgangsstrom Iout20 von dem DAC-Bereich d10 ausgegeben; wenn die Schaltgruppe SW4 gleich EIN ist, wird der Ausgangsstrom Iout1 von dem DAC-Bereich d20 ausgegeben, der Ausgangsstrom Iout10 von dem DAC-Bereich d11 ausgegeben, der Ausgangsstrom Iout11 von dem DAC-Bereich d10 ausgegeben, und der Ausgangsstrom Iout20 von dem DAC-Bereich d1 ausgegeben; und so weiter.
  • Andere Ausgangsströme werden ebenfalls von Ausgangssignalen der DAC-Bereiche in einer zeitgemultiplexten Weise durch die Operation der Schaltgruppen synthetisiert. Durch Betreiben einer Mehrzahl von Schaltern, die entsprechend einer Mehrzahl von DAC-Bereichen gebildet sind, ist es folglich möglich, die oben genannte Abweichung unter Verwendung eines einfachen Aufbaus zu reduzieren.
  • Das Steuersignal, das zum Schalten der Korrespondenz zwischen DAC-Bereichen und Ausgangsströmen gemäß dem Zeitablaufdiagramm, wie es beispielsweise in 28 gezeigt ist, verwendet wird, wird durch eine Zählerschaltung oder dergleichen erzeugt. Beispielsweise wird ein Ringzähler mit N-Stufen (N = 4 in dem oben genannten Beispiel) verwendet. Ein Ringzähler mit N-Stufen kann beispielsweise aufgebaut sein, indem N-Stufen von Schieberegistern verwendet werden, die in Reihe geschaltet sind, wobei der Ausgang der letzten Stufe mit dem Eingang der ersten Stufe verbunden ist.
  • Wenn ein Ringzähler mit N-Stufen verwendet wird, ändern sich die Wellenformen der Steuersignale r1 bis r4, die von dem Ringzähler gemäß 29(a) ausgegeben werden, derart, dass die Zeitperioden, in denen die Signale "high" sind, sequentiell verschoben werden, wie in 29(b) gezeigt. Die Steuersignale r1 bis r4, deren Wellenformen sich in dieser Weise ändern, werden an die Schalter in den Schaltgruppen SW1 bis SW4 geliefert.
  • Die Ziele der Steuersignale r1 bis r4 sind in 29(c) gezeigt. Wie in der Figur gezeigt, wird das Steuersignal r1 an die Schalter s11, s12, s13 und s14 in der 27 geliefert. Ebenso wird das Steuersignal r2 an die Schalter s21, s22, s23 und s24 geliefert. In ähnlicher Weise wird das Steuersignal r3 an die Schalter s31, s32, s33 und s34 geliefert, während das Steuersignal r4 an die Schalter s41, s42, s43 und s44 geliefert wird. Wenn die Steuersignale r1 bis r4 an die Schalter in den Schaltgruppen SW1 bis SW4 geliefert werden, können die Operationen gemäß 28 durchgeführt werden.
  • Jeder der Schalter in den Schaltgruppen SW1 bis SW4 ist beispielsweise gemäß 29(d) aufgebaut. In der Figur weist der Schalter einen NMOS(N-Kanal-Metalloxydhalbleiter)-Transistor NT und einen PMOS(P-Kanal-Metalloxydhalbleiter)-Transistor PT auf, wobei die Sourceanschlüsse miteinander verbunden sind und die Drainanschlüsse miteinander verbunden sind. Das Steuersignal r wird an den Gateanschluss des NMOS-Transistors NT direkt angelegt, während es an den Gateanschluss des PMOS-Transistors PT angelegt wird, nachdem es durch einen Inverter INV invertiert worden ist.
  • Es erfolgt die Betrachtung einer herkömmlichen Schaltung, bei der die oben beschriebene Zuordnung nicht geschaltet wird, und bei der eine tendierende Abweichung der Ausgangsströme in IC-Chips die in 30 gezeigten Eigenschaften aufweist. Die Figur zeigt einen Ausgangsstrom von DAC-Bereichen gegenüber Spaltenzeilenkanälen. In der Figur bewegt sich die Position eines schwarzen Kreises
    Figure 00470001
    nach oben, wenn sich der Spaltenzeilenkanal von dem Ausgangsstrom Iout1 über den Ausgangsstrom Iout10 und den Ausgangsstrom Iout11 zum Ausgangsstrom Iout20 ändert. Wie durch die durchgezogene Linie J in der Figur gekennzeichnet, neigt folglich der Ausgangsstrom der DAC-Bereiche dazu, sich allmählich gegenüber den Spaltenzeilenkanälen zu erhöhen.
  • Wenn die Schaltungskonfiguration gemäß diesem Ausführungsbeispiel ausgewählt wird, nimmt diese Eigenschaft die folgende Form an. Wenn man den Ausgangsstrom Iout1 als Beispiel nimmt, werden der DAC-Bereich d1, der DAC-Bereich d10, der DAC-Bereich d11 und der DAC-Bereich d20 verwendet, um den Ausgangsstrom Iout1 abzuleiten. Speziell werden die Ausgangssignale von den DAC-Bereichen in einer zeitgemultiplexten Weise gemittelt, um den Ausgangsstrom Iout1 zu erzeugen. Mit anderen Worten wird ein Strom hergeleitet, der äquivalent ist zu (Ausgangssignal des DAC-Bereichs d1 + Ausgangssignal des DAC-Bereichs d10 + Ausgangssignal des DAC-Bereichs d11 + Ausgangssignal des DAC-Bereichs d20)/4.
  • Als ein Ergebnis werden die Ausgangsströme, die durch die durchgezogene Linie J in 31 gekennzeichnet sind, gemittelt, wie durch die gestrichelte Linie H angedeutet, wodurch die tendierende Abweichung der Ausgangsströme in den IC-Chips reduziert wird. Andere Ausgangsströme können in ähnlicher Weise gemittelt werden, wodurch die tendierende Abweichung der Ausgangsströme in IC-Chips reduziert wird.
  • Diese Schaltung kann auch die zufällige Stromabweichung, die den DAC-Bereichen inhärent ist, reduzieren. Dies wird im folgenden beschrieben.
  • ΔI soll die zufällige Stromabweichung der DAC-Bereiche kennzeichnen. ΔI ist gleich der Stromabweichung von herkömmlichen DAC-Bereichen. Ebenso soll ΔI1 die Zufallsstromabweichung der DAC-Bereiche kennzeichnen, die mit Schaltgruppen SW1 verbunden sind, ΔI2 soll die Zufallsstromabweichung der DAC-Bereiche kennzeichnen, die mit der Schaltgruppe SW2 verbunden sind, ΔI3 soll die Zufallsstromabweichung der DAC-Bereiche kennzeichnen, die mit der Schaltgruppe SW3 verbunden sind, und ΔI4 soll die Zufallsstromabweichung der DAC-Schaltung kennzeichnen, die mit der Schaltgruppe SW4 verbunden sind. Die durchschnittliche Abweichung ergibt sich dann wie folgt:
    Figure 00490001
    Wenn angenommen wird, dass ΔI1, ΔI2, ΔI3 und ΔI4 gleich ΔI sind, ergibt sich Durchschnittliche Abweichung = 1/√4 × ΔI
  • Der Aufbau dieser Schaltung liefert eine kleinere Stromabweichung als die Stromabweichung ΔI von herkömmlichen DAC-Bereichen.
  • 32 zeigt ein Zeitablaufdiagramm, das die Zufallsstromabweichung in DAC-Bereichen berücksichtigt. Die Figur zeigt die Beziehung zwischen dem Ausgangsstrom Iout1 und den Schaltgruppen, als ein repräsentatives Beispiel.
  • Wie in 32 gezeigt, wenn die Schaltgruppe SW1 gleich EIN ist, ist der Ausgangsstrom Iout1 gleich dem Ausgang des DAC-Bereichs d1 plus der Stromabweichung ΔI1. Wenn die Schaltgruppe SW2 gleich EIN ist, ist der Ausgangsstrom Iout1 gleich dem Ausgang des DAC-Bereichs d10 plus der Stromabweichung ΔI10. Ähnliches gilt für eine Schaltgruppe, die EIN ist, der Ausgangsstrom Iout1 gleich dem Ausgang des DAC-Bereichs dk (k = 1, 10, 11, 20, etc.) plus der Stromabweichung ΔIk. Die anderen Ströme werden ebenfalls berechnet, indem eine Stromabweichung dem Ausgangssignal der DAC-Bereiche hinzuaddiert wird. Selbst wenn Zufallsstromabweichungen vorliegen, kann folglich das Ausmaß der Stromabweichung durch Mittelung der Ausgangssignale in einer zeitgemultiplexten Weise, wie oben beschrieben, reduziert werden.
  • Obwohl in dem beispielhaften Aufbau, wie in 27 gezeigt, die Mehrzahl der DAC-Bereiche in zwei Blöcke unterteilt ist, ist die Anzahl der Blöcke nicht auf zwei begrenzt. Der Aufbau benötigt doppelt so viele Schaltgruppen wie Blöcke von DAC-Bereichen vorhanden sind.
  • Der Bitzählwert, der von den DAC-Bereichen verwendet wird, ist ebenfalls nicht auf den oben genannten beschränkt. Die Anzahl von Kanälen in den DAC-Bereichen ist nicht auf den einen, der in dem oben genannten Beispiel verwendet worden ist, beschränkt. Bezüglich der Schaltungskonfiguration der DAC-Bereiche können entweder PMOS-Transistoren oder NMOS-Transistoren verwendet werden.
  • Obwohl die Pixelelemente, die das Anzeigefeld bilden, EL-Elemente in dem oben genannten Beispiel sind, ist es offensichtlich, dass die Erfindung auch für Fälle verwendbar ist, die andere Elemente verwenden.
  • 33 zeigt ein Blockdiagramm von Hauptkomponenten gemäß einem sechsten Ausführungsbeispiel einer Anzeigefeld-Ansteuerschaltung gemäß der Erfindung. Die Figur zeigt beispielhaft einen Aufbau, bei dem eine 3-Bit DAC-Schaltung verwendet wird. In einer derartigen 3-Bit DAC-Schaltung benötigt eine Stromspiegelschaltung einen MOS-Transistor (im folgenden als MOSTr bezeichnet) in einem BIAS-Bereich, und sieben (4 + 2 + 1) MOSTrs in einem DAC-Bereich für insgesamt acht. Die Anzeigefeld-Ansteuerschaltung, wie in 33 gezeigt, weist folglich acht MOSTrs M0 bis M7 auf, eine Schaltschaltung SW, die Schalter SW0 bis SW7 entsprechend den MOSTrs M0 bis M7 aufweist, und eine Stromspiegelschaltung CM, die durch acht MOSTrs CM0 bis CM7 gebildet ist.
  • Die Steuersignale T0 bis T7 werden jeweils an die Gate Anschlüsse der acht MOSTrs M0 bis M7 geliefert, wie im folgenden beschrieben wird. Die MOSTrs M0 Bis M7 werden folglich durch die entsprechenden Steuersignale T0 bis T7 ein- und ausgeschaltet.
  • Jeder der Schalter SW0 bis SW7, der die Schaltschaltung SW bildet, arbeitet, um einen entsprechenden der acht MOSTrs CM0 bis CM7, die die Stromspiegelschaltung CM bilden, entweder mit der Referenzstromquelle Iref oder dem entsprechenden der MOSTrs M0 bis M7 elektrisch zu verbinden. Wenn irgendeiner der MOSTrs CM0 bis CM7, die die Stromspiegelschaltung CM bilden, mit dem entsprechenden der MOSTrs M0 bis M7 verbunden ist, wird ein Ausgangsstrom Iout an das nicht gezeigte Anzeigefeld geliefert. Die MOSTrs CM0 bis CM7, die die Stromspiegelschaltung CM bilden, arbeiten speziell als eine Spiegelquelle, wenn sie elektrisch mit der Referenzstromquelle Iref durch die Operation der Schalter SW0 bis SW7 verbunden sind, und arbeiten als eine DAC-Schaltung für die Erzeugung des Ausgangsstroms Iout, also eines Ansteuersignals, das an die Pixel zu liefern ist, wenn sie mit den entsprechenden MOSTrs M0 bis M7 verbunden sind. Es sei angenommen, dass beispielsweise die acht MOSTrs CM0 bis CM7, die die Stromspiegelschaltung CM bilden, das gleiche Kanalbreiten- zu Kanallängenverhältnis W/L aufweisen.
  • Mit diesem Aufbau verwendet die Schaltung alle acht MOSTrs M0 bis M7 als BIAS-Bereich mit einer Hauptstromabweichung, indem zwischen ihnen der Reihe nach mit den Schaltern SW0 bis SW7 geschaltet wird. Durch Mittelung der Stromabweichungen aller acht MOSTrs M0 bis M7 über die Zeit ist es möglich, die Stromabweichung der gesamten DAC-Schaltung zu reduzieren.
  • Jeder der Schalter SWi (i = 0 bis 7, das gleiche gilt im Folgenden), die die Schaltschaltung SW bilden, können beispielsweise gemäß 34 aufgebaut sein. Sie enthalten beispielsweise analoge Schalter S1 und S2, wie in der Figur gezeigt. Jeder der analogen Schalter S1 und S2 weist einen p-Kanal MOSTr und einen n-Kanal MOSTr auf, die sich den Source- und Drainanschluss teilen. Der analoge Schalter S1 ist mit der Referenzstromquelle Iref verbunden, während der analoge Schalter S2 mit einem MOSTr Mi verbunden ist.
  • Der p-Kanal MOSTr, der den analogen Schalter S1 bildet, wird mit einem Steuersignal S versorgt, so wie es ist, während der n-Kanal MOSTr das Steuersignal S erhält, das durch einen Inverter INV invertiert ist. Ein p-Kanal MOSTr, der die analoge Schaltung S2 bildet, erhält dagegen das Steuersignal S, das durch den Inverter INV invertiert ist, während der n-Kanal MOSTr ein Steuersignal S, so wie es ist, erhält. Mit dieser Schaltungsverbindung, wenn das Steuersignal S "low" ist, ist der analoge Schalter S1 EIN (leitend), und der analoge Schalter S2 ist AUS (nicht leitend). Wenn dagegen das Steuersignal S "high" ist, ist der analoge Schalter S2 EIN (leitend) und der analoge Schalter S2 AUS (nicht leitend).
  • In Abhängigkeit von dem Zustand des Steuersignals S ist folglich entweder der MOSTrs Mi, der den Schaltern SWi entspricht, oder die Referenzstromquelle Iref elektrisch mit dem MOSTrs CMi (i = 0 bis 7, das gleiche gilt im folgenden) verbunden, der die Stromspiegelschaltung CM bildet.
  • Das Steuersignal S, das von den Schaltern SWi geliefert wird, wird durch eine Zählerschaltung oder dergleichen erzeugt.
  • Erneut bezugnehmend auf 33 werden die in der Figur gezeigten Steuersignale T0 bis T7 erzeugt, die wie in 35 gezeigt zeitlich festgelegt werden, indem das Steuersignal (das Steuersignal S, wie oben beschrieben) verwendet wird, das an die Schalter SWi, die die Schaltschaltung SW bilden, angelegt ist, und die Datensignale D2 bis D0 (3-Bit gemäß diesem Beispiel) von dem DAC-Bereich.
  • 35 zeigt ein Zeitablaufdiagramm, das einen Takt CLK zeigt, die EIN/AUS-Zustände der Schalter SWi, die die Schaltschaltung SW bilden, und die Steuersignale T0 bis T7. Der Schalter SWi ist EIN (leitend), wenn die Wellenform in der Figur "high" ist, und ist AUS (nicht-leitend), wenn die Wellenform "low" ist. Wie in der Figur gezeigt, wird der entsprechende MOSTr Mi durch das Steuersignal Ti ein- und ausgeschaltet, wenn der Schalter SWi leitend ist. Zu diesem Zeitpunkt werden 3-Bit Pixeldaten D0 bis D2 als Steuersignale an die MOSTrs M0 bis M7 mit Ausnahme des MOSTr Mi, der dem Schalter SWi entspricht, geliefert.
  • Wenn beispielsweise der Schalter SW0 leitend ist, wird der MOSTr M0, der dem Schalter SW0 entspricht, durch das Steuersignal T0 ein- und ausgeschaltet. Die MOSTrs M1 bis M7, die andere sind als der MOSTr M0, der dem Schalter SW0 entspricht, werden mit den 3-Bit Pixeldaten D0 bis D2 als Steuersignale T1 bis T7 beliefert. Der MOSTr M1 wird mit den Pixeldaten D0 als das Steuersignal T1 beliefert. Die MOSTrs M2 und M3 werden mit den Pixeldaten D1 als die Steuersignale T2 und T3 beliefert. Die MOSTrs M4 bis M7 werden mit den Pixeldaten D2 als die Steuersignale T4 bis T7 beliefert.
  • Wenn der Schalter SW1 leitend ist, wird der MOSTr M1, der dem Schalter SW1 entspricht, durch das Steuersignal T1 ein- und ausgeschaltet. Die MOSTrs M2 bis M7 und M0, der ein anderer ist als der MOSTr M1, der dem Schalter SW1 entspricht, werden mit den 3-Bit Pixeldaten D0 bis D2 als Steuersignale T2 bis T7 und T0 beliefert. Der MOSTr M2 wird mit den Pixeldaten D0 als das Steuersignal T2 beliefert. Die MOSTrs M3 und M4 werden mit den Pixeldaten D1 als die Steuersignale T3 und T4 beliefert. Die MOSTrs M5 bis M7 und M0 werden mit den Pixeldaten D2 als die Steuersignale T5 bis T7 und T0 beliefert.
  • In ähnlicher Weise wird der MOSTr Mi, der dem leitenden Schalter SWi entspricht, durch das Steuersignal Ti ein- und ausgeschaltet. Die MOSTrs, die andere sind als der MOSTr Mi, der dem Schalter SWi entspricht, werden mit den 3-Bit Pixeldaten D0 bis D2 als Steuersignale beliefert. Zumindest einer der n-Transistoren ist direkt mit der Referenzstromquelle verbunden, um ein Vorspannungssignal anzulegen, und die anderen Transistoren arbeiten als eine DAC-Schaltung, um Ansteuersignale, die an die Pixel zu liefern sind, zu erzeugen, indem das Vorspannungssignal verwendet wird, wobei der Transistor, der das Vorspannungssignal liefert, in einer zeitgemultiplexten Weise geändert wird.
  • Auf diese Weise wird der Transistor, der als der BIAS-Bereich arbeitet, der Reihe nach geändert, so dass alle acht MOSTrs M0 bis M7 immer wieder dem BIAS-Bereich mit einer Hauptstromabweichung zugewiesen werden.
  • Ein beispielhafter Aufbau einer Schaltung, die die Steuersignale T0 bis T7 erzeugt, die an die Gateanschlüsse der MOSTrs M0 bis M7 in 33 geliefert werden, wird im fol genden unter Bezugnahme auf 36 beschrieben. Die Schalter SW0, SW1, SW3, ..., die das 3-Bit Datensignal D2 bis D0 erhalten, werden in der in 36 gezeigten Schaltung bereitgestellt. Der Schalter SW0 erzeugt die Steuersignale, die andere, sind als das Steuersignal T0, indem die 3-Bit Datensignale D2 bis D0 verwendet werden. Der Schalter SW1 erzeugt also die Steuersignale, die andere sind als das Steuersignal T1, indem die 3-Bit Datensignale D2 bis D0 verwendet werden. Der Schalter SW2 erzeugt auch die Steuersignale, die andere sind als das Steuersignal T2, indem die 3-Bit Datensignale D2 bis D0 verwendet werden. In ähnlicher Weise erzeugt der Schalter SWk (k = 0 bis 7) die Steuersignale, die andere sind als das Steuersignal Tk, indem die 3-Bit Datensignale D2 bis D0 verwendet werden. Dieser Aufbau ermöglicht die Erzeugung von Steuersignalen T0 bis T7, wie in 35 gezeigt.
  • ΔI0 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM0, der für den Stromspiegel verwendet wird und dem SW0 entspricht, als der BIAS-Bereich verwendet wird, und ΔI1 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM1, der für den Stromspiegel verwendet wird und dem SW1 entspricht, als der BIAS-Bereich verwendet wird. In ähnlicher Weise soll ΔI2 die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM2 als der BIAS-Bereich verwendet wird, ΔI3 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM3 als der BIAS-Bereich verwendet wird, ΔI4 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM4 als der BIAS-Bereich verwendet wird, ΔI5 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM5 als der BIAS-Bereich verwendet wird, ΔI6 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM6 als der BIAS-Bereich verwendet wird, und ΔI7 soll die Stromabweichung kennzeichnen, die auftritt, wenn der MOSTr CM7 als der BIAS-Bereich verwendet wird. Die durchschnittliche Abweichung ergibt sich dann wie folgt:
    Figure 00540001
  • Wenn angenommen wird, dass ΔI0, ΔI1, ..., und ΔI7 gleich ΔI sind, dann durchschnittliche Abweichung = 1/√8 × ΔI
  • Die Stromanweichung ΔI ist folglich kleiner als bei herkömmlichen Schaltungen.
  • Ein Zeitablaufdiagramm, das die Beziehung zwischen den EIN/AUS-Zuständen der Schalter SWi und dem Ausgangsstrom Iout zeigt, wenn alle Daten D0, D1 und D2 in dem DAC-Bereich "high" sind (oder in "Full Code"), ist in 37 gezeigt. Wie in der Figur gezeigt, ist der Ausgangsstrom Iout gegeben durch Iout = 7 × Iref + ΔI
  • Folglich enthält er eine Stromabweichung von ΔIi.
  • In dem Fall einer n-Bit DAC-Schaltung ist die Anzahl von MOSTrs in dem DAC-Bereich gegeben durch 2n-1 + 2n-2 +...+ 20 = Σ2i;wobei Σ die Gesamtsumme von i = 0 bis n – 1 ist (das gleiche gilt im folgenden). Die Summe von MOSTrs in dem DAC-Bereich ist Σ2i.
  • Der Durchschnittswert der Stromabweichungen ist folglich gegeben durch (Σ2i + 1)–1/2 × ΔI
  • In dieser Weise kann eine genaue DAC-Schaltung implementiert werden, die Abweichungen zwischen benachbarten Kanälen reduzieren kann. Es ist offensichtlich, dass Abweichungen zwischen benachbarten Kanälen reduziert werden können, unabhängig von der Bitzahl, die von dem DAC-Bereich verwendet wird.
  • Obwohl eine PMOS DAC-Schaltung als Beispiel genannt ist, ist es offensichtlich, dass die Erfindung auch für NMOS DAC-Schaltungen verwendet werden kann.
  • Obwohl die Pixelelemente, die das Anzeigefeld bilden, in dem oben genannten Beispiel EL-Elemente sind, ist es offensichtlich, dass die Erfindung auch für Fälle anwendbar ist, in denen andere Elemente verwendet werden.
  • Gewerbliche Anwendbarkeit
  • Gemäß dem ersten Ausführungsbeispiel, wie oben beschrieben, werden, wenn eine Anodenleitungs-Ansteuerschaltung mit einer Mehrzahl von IC-Chips gebildet ist, ein Dummyansteuerausgang und ein geeigneter Ansteuerausgang des benachbarten IC-Chips in vorbestimmten Zyklen geschaltet und an eine Ansteuerleitung geliefert, um Helligkeitsdifferenzen in Anzeigebereichen zu reduzieren, die durch Differenzen der Stromansteuerkapazität zwischen den IC-Chips erzeugt wird, und um eine Verschlechterung der Bildqualität zu verhindern.
  • Gemäß dem oben beschriebenen zweiten Ausführungsbeispiel wird die Zuordnung zwischen einer Mehrzahl von IC-Chips und Ansteuerstromquellen in vorbestimmten Zyklen geschaltet, was eine Reduzierung der Stromabweichung in einem Stromspiegel zur Folge hat. Die Abweichung in dem Referenzstrom zwischen der Mehrzahl von IC-Chips wird ebenfalls eliminiert, wodurch eine gleichmäßige Helligkeitsemission auf einem Anzeigefeld zur Verfügung gestellt wird.
  • Gemäß dem oben beschriebenen dritten Ausführungsbeispiel wird ein Transistor, der als eine Referenzstromquelle dient, periodisch geändert, wodurch die Stromabweichung in einem Stromspiegel verringert wird und die Abweichung in dem Referenzstrom zwischen einer Mehrzahl von IC-Chips eliminiert wird, wodurch eine gleichmäßige Helligkeitsemission auf einem Anzeigefeld bereitgestellt wird.
  • Gemäß dem oben beschriebenen vierten Ausführungsbeispiel, da ein gemittelter Strom an eine Mehrzahl von IC-Chips angelegt wird, anstelle des Gesamtstroms, selbst wenn Abweichungen zwischen Strömen vorliegen, die von den IC-Chips ausgegeben werden, arbeitet auf lange Sicht gesehen jeder der IC-Chips mit dem gemittelten Strom, wodurch eine Abweichung zwischen Referenzströmen aufgehoben wird. Dadurch wird es möglich, eine gleichmäßige Helligkeitsemission auf einem Anzeigefeld zu erhalten.
  • Gemäß dem oben beschriebenen fünften Ausführungsbeispiel ist es durch Schalten der Korrespondenz zwischen einer Mehrzahl von DAC-Bereichen und Ausgangsströmen in Folge in einer zeitgemultiplexten Weise möglich, die tendierende Abweichung von Ausgangsströmen in IC-Chips zu verringern und Zufallsstromabweichungen zu reduzieren.
  • Gemäß dem oben beschriebenen sechsten Ausführungsbeispiel wird ein Transistor, der ein Vorspannungssignal liefert, in einer zeitgemultiplexten Weise in Reihe geändert, und andere Transistoren, die als eine Schaltung arbeiten, um Ansteuersignale zu erzeugen, die an Pixel zu liefern sind, indem das Vorspannungssignal verwendet wird, wodurch es möglich wird, eine genaue DAC-Schaltung zu implementieren, und Abweichungen zwischen benachbarten Kanälen zu reduzieren.

Claims (9)

  1. Anzeigefeld-Ansteuerschaltung, die Strom an eine Mehrzahl von Gruppen von Ansteuerleitungen (A1 bis Am) liefert, um eine Mehrzahl von Pixelelementen (E11 bis Enm), die ein Anzeigefeld (10) bilden, anzusteuern, wobei die Mehrzahl der Gruppen von Ansteuerleitungen in einer Mehrzahl von unterschiedlichen IC-Chips ausgebildet ist und jeder der Mehrzahl von IC-Chips eine Mehrzahl von Ansteuerstromliefermitteln aufweist um jeweils einen Ansteuerstrom an jeden der Mehrzahl von IC-Chips zu liefern, und die Anzeigefeld-Ansteuerung mehrere Schaltmittel aufweist, um eine Zuordnung zwischen der Mehrzahl von IC-Chips und der Mehrzahl von Ansteuerstromliefermitteln in vorbestimmten Zyklen wechselweise zu schalten, wobei eine erste Gruppe von Ansteuerleitungen (A1 bis AN) und eine zweite Gruppe von Ansteuerleitungen (AN + 1 bis Am) jeweils in einem ersten IC-Chip (2a) und in einem zweiten IC-Chip (2b) gebildet sind, wobei die Anzeigefeld-Ansteuerschaltung ein Schaltmittel (SW1) enthält, das ein erstes Ansteuerausgangsignal empfängt, das zu einer Ansteuerausgangsgruppe des ersten IC-Chips (2a) gehört, und ein zweites Ansteuerausgangssignal (S1) empfängt, das zu einer Ansteuerausgangsgruppe des zweiten IC-Chips (2b) gehört, und das Schaltmittel (SW1) die beiden Ansteuerausgangssignale an eine Ansteuerleitung (AN) liefert, die zu der ersten Ansteuerleitungsgruppe gehört und benachbart zu der zweiten Ansteuerleitungsgruppe angeordnet ist und das Schaltmittel (SW1) zwischen diesen beiden Ansteuerausgangssignalen in vorbestimmten Zyklen wechselweise schaltet.
  2. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, dadurch gekennzeichnet, dass die Mehrzahl von Pixelelementen (E11–Enm), die das Anzeigefeld (10) bilden, Elektrolumineszenzelemente sind.
  3. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, dadurch gekennzeichnet, dass das Schaltmittel (SW1) in den IC-Chips gebildet ist.
  4. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, dadurch gekennzeichnet, dass der zweite IC-Chip (2b) einen Dummyansteuerausgang (d2) aufweist, der keiner der Ansteuerleitungen (A1–Am) entspricht, die die zweite Ansteuerleitungsgruppe bilden; und der Dummyansteuerausgang als der zweite Ansteuerausgang (S1) in das Schaltmittel (SW1) geführt ist.
  5. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, ferner gekennzeichnet durch eine Referenzstromquelle (RC), die von der Mehrzahl von Ansteuerstromliefermitteln gemeinsam verwendet wird, wobei die Referenzstromquelle (RC) und das Ansteuerstromliefermittel eine Stromspiegelschaltung bilden.
  6. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, dadurch gekennzeichnet, dass die Mehrzahl von IC-Chips (2a, 2b) in der Anzahl drei oder mehr sind; und die Zuordnung zwischen den Ansteuerstromliefermittel und den IC-Chips (2a, 2b) im Wechsel in vorbestimmten Zyklen geschalten werden.
  7. Anzeigefeld-Ansteuerschaltung nach Anspruch 1, gekennzeichnet durch eine Mehrzahl von Referenzstromquellen (Iorg, POUT0–POUTN), die jeweils einen Referenzstrom erzeugen; eine Mehrzahl von Ansteuerstromerzeugungsmitteln (POUT0–POUTN) zur Bildung einer Stromspiegelschaltung in Verbindung mit der Mehrzahl von Referenzstromquellen, um einen Strom (IOUT) zu erzeugen und die erste und zweite Ansteuerleitungsgruppe anzusteuern; und ein Schaltmittel (SW0–SWN) zum Schalten der Zuordnung zwischen der Mehrzahl von Referenzstromquellen und der Mehrzahl von Ansteuerstromerzeugungsmitteln in vorbestimmten Zyklen.
  8. Anzeigefeld-Ansteuerschaltung nach Anspruch 7, dadurch gekennzeichnet, dass die Mehrzahl von Referenzstromquellen und die Mehrzahl von Ansteuerstromerzeugungsmitteln in einer Mehrzahl von IC-Chips enthalten sind.
  9. Anzeigefeld-Ansteuerschaltung nach Anspruch 8, dadurch gekennzeichnet, dass das Schaltmittel (SW1) eine elektrische Verbindung zwischen der Mehrzahl von Referenzstromquellen (Iorg) und der Mehrzahl von IC-Chips schaltet, indem Impulse mit einer relativen Einschaltdauer von 1/N verwendet werden, wobei N die Anzahl der IC-Chips ist.
DE10295686T 2001-08-22 2002-08-22 Anzeigefeld-Ansteuerschaltung Expired - Fee Related DE10295686B4 (de)

Applications Claiming Priority (13)

Application Number Priority Date Filing Date Title
JP2001-251431 2001-08-22
JP2001-251432 2001-08-22
JP2001-251430 2001-08-22
JP2001251431A JP5108187B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP2001251432A JP5076042B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP2001251430A JP5102418B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP2001-255051 2001-08-24
JP2001255051A JP5226920B2 (ja) 2001-08-24 2001-08-24 ディスプレイパネル駆動回路
JP2002-42284 2002-02-19
JP2002042284A JP2003241710A (ja) 2002-02-19 2002-02-19 ディスプレイパネル駆動回路
JP2002077126A JP2003271097A (ja) 2002-03-19 2002-03-19 ディスプレイパネル駆動回路
JP2002-77126 2002-03-19
PCT/JP2002/008471 WO2003019516A1 (en) 2001-08-22 2002-08-22 Display panel drive circuit

Publications (2)

Publication Number Publication Date
DE10295686T1 DE10295686T1 (de) 2003-12-18
DE10295686B4 true DE10295686B4 (de) 2009-08-06

Family

ID=27554984

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10295686T Expired - Fee Related DE10295686B4 (de) 2001-08-22 2002-08-22 Anzeigefeld-Ansteuerschaltung

Country Status (5)

Country Link
US (1) US7233322B2 (de)
KR (1) KR100505773B1 (de)
CN (1) CN100403375C (de)
DE (1) DE10295686B4 (de)
WO (1) WO2003019516A1 (de)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6777885B2 (en) * 2001-10-12 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Drive circuit, display device using the drive circuit and electronic apparatus using the display device
JP3923341B2 (ja) 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
EP1585098A4 (de) 2003-01-17 2007-03-21 Semiconductor Energy Lab Stromversorgungsschaltung, signalleitungsansteuerung und entsprechendes steuerverfahren sowie lichtemittierende vorrichtung
TWI234413B (en) * 2003-06-27 2005-06-11 Rohm Co Ltd Organic EL panel drive circuit and organic EL display device using the same drive circuit
KR101115295B1 (ko) * 2003-07-08 2012-03-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
KR100619412B1 (ko) * 2004-05-04 2006-09-08 매그나칩 반도체 유한회사 평판표시장치용 드라이버
US20070035482A1 (en) * 2005-08-11 2007-02-15 Yu-Wen Chiou Driving circuits and methods for driving display cells
JP2007271969A (ja) * 2006-03-31 2007-10-18 Canon Inc カラー表示装置及びアクティブマトリクス装置
WO2008041064A2 (en) * 2006-10-06 2008-04-10 Freescale Semiconductor, Inc. Detection circuit for detecting the connection of an accessory to a mobile device and method thereof
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법
CN101681974B (zh) * 2008-03-25 2012-11-28 罗姆股份有限公司 发光二极管的驱动电路
KR100989126B1 (ko) * 2009-02-05 2010-10-20 삼성모바일디스플레이주식회사 전자 영상 기기 및 그 구동 방법
FR2970131B1 (fr) * 2011-01-03 2013-01-04 Centre Nat Etd Spatiales Procede de correction de messages contenant des bits de bourrage
CN106531067B (zh) * 2016-12-23 2019-08-30 上海天马有机发光显示技术有限公司 一种像素电路及其显示装置
US20180374413A1 (en) * 2017-06-21 2018-12-27 Microsoft Technology Licensing, Llc Display system driver
RU183031U1 (ru) * 2018-05-07 2018-09-07 Владимир Филиппович Ермаков Светодиодный индикатор
RU183018U1 (ru) * 2018-05-07 2018-09-07 Владимир Филиппович Ермаков Светодиодный индикатор
KR102707524B1 (ko) * 2019-03-27 2024-09-23 삼성디스플레이 주식회사 표시 장치
US11615752B2 (en) 2020-05-07 2023-03-28 Samsung Electronics Co., Ltd. Backlight driver, backlight device including the same, and operating method of the backlight device
CN116978314A (zh) * 2022-04-28 2023-10-31 联咏科技股份有限公司 用于驱动led面板的源极驱动器、驱动系统和显示系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001042821A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3627924A (en) * 1969-05-16 1971-12-14 Energy Conversion Devices Inc Flat screen television system
JP2581796B2 (ja) * 1988-04-25 1997-02-12 株式会社日立製作所 表示装置及び液晶表示装置
US6683594B1 (en) * 1995-04-20 2004-01-27 Canon Kabushiki Kaisha Display apparatus and assembly of its driving circuit
JPH08340243A (ja) * 1995-06-14 1996-12-24 Canon Inc バイアス回路
JPH09101759A (ja) * 1995-10-04 1997-04-15 Pioneer Electron Corp 発光素子の駆動方法および駆動装置
KR100202171B1 (ko) * 1996-09-16 1999-06-15 구본준 엘씨디 패널 구동 회로
US6380917B2 (en) * 1997-04-18 2002-04-30 Seiko Epson Corporation Driving circuit of electro-optical device, driving method for electro-optical device, and electro-optical device and electronic equipment employing the electro-optical device
JP4081852B2 (ja) * 1998-04-30 2008-04-30 ソニー株式会社 有機el素子のマトリクス駆動方法及び有機el素子のマトリクス駆動装置
EP1030287A1 (de) * 1998-09-08 2000-08-23 TDK Corporation Treiberschaltung für organische elektroluminiszenzanzeige und verfahren zur ansteuerung
US20020149556A1 (en) * 1998-09-14 2002-10-17 Seiko Epson Corporation Liquid crystal display apparatus, driving method therefor, and display system
JP2001034221A (ja) * 1999-07-23 2001-02-09 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001042821A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JP 2001 042821 A (http://aipn1.ipdl.ncipi.go.jp/aipn_cal l_transl.ipdl? N0000=7200&N0120=01&N2001=2&N3001=H1 3-042821) *
JP 2001 042827 A (http://aipn1.ipdl.ncipi.go.jp/aipn_cal l_transl.ipdl? N0000=7200&N0120=01&N2001=2&N3001=H1 3-042827) *
JP 2001 042827 A (http://aipn1.ipdl.ncipi.go.jp/aipn_cal l_transl.ipdl? N0000=7200&N0120=01&N2001=2&N3001=H1 3-042827) JP 2001 042821 A (http://aipn1.ipdl.ncipi.go.jp/aipn_cal l_transl.ipdl? N0000=7200&N0120=01&N2001=2&N3001=H1 3-042821)

Also Published As

Publication number Publication date
KR20030051730A (ko) 2003-06-25
WO2003019516A1 (en) 2003-03-06
US20040008074A1 (en) 2004-01-15
DE10295686T1 (de) 2003-12-18
CN100403375C (zh) 2008-07-16
US7233322B2 (en) 2007-06-19
KR100505773B1 (ko) 2005-08-03
CN1473318A (zh) 2004-02-04

Similar Documents

Publication Publication Date Title
DE10295686B4 (de) Anzeigefeld-Ansteuerschaltung
DE60211809T2 (de) Schaltkreis zur Versorgung der Pixel in einer lumineszierenden Anzeigevorrichtung mit einem vorgegebenen Strom
DE602005004878T2 (de) Datentreiberschaltung, OLED (organische lichtemittierende Diode)-Anzeige mit der Datentreiberschaltung und Verfahren zur Ansteuerung der OLED-Anzeige
DE60207192T2 (de) Aktivmatrixanzeige, organische aktivmatrix-elektro-lumineszenzanzeige und verfahren zu ihrer ansteuerung
DE3850964T2 (de) Verfahren und Einrichtung zum Steuern eines kapazitiven Anzeigegeräts.
DE60306107T2 (de) Lichtemittierende Anzeige, Anzeigetafel und Verfahren zu deren Ansteuerung
DE60305872T2 (de) Lichtemittierende Anzeige, Anzeigetafel und Verfahren zu deren Ansteuerung
DE60307691T2 (de) Referenzspannungserzeugungsverfahren und -schaltung, Anzeigesteuerschaltung und Anzeigeeinrichtung mit Gammakorrektur und reduziertem Leistungsverbrauch
DE102006054510B4 (de) Display mit organischen Leuchtdioden und Verfahren zu dessen Ansteuerung
DE3823061C2 (de)
DE69919124T2 (de) Anzeigevorrichtung und elektronisches gerät
DE60313066T2 (de) Referenzspannungschaltkreis
DE102013007435B4 (de) Organische lichtemittierende Dioden-Anzeige, Schaltung und Verfahren zum Treiben derselben
DE102014219631B4 (de) Anzeige mit organischer Leuchtdiode, Bildpunktschaltung sowie Verfahren zur Ansteuerung der Bildpunktschaltung
DE102012112534B4 (de) Lichtemittierende Anzeigevorrichtung
DE102017117718A1 (de) Organische Licht emittierende Pixelansteuerungsschaltung, Ansteuerungsverfahren und organische Licht emittierende Anzeigevorrichtung
DE102017114882A1 (de) Pixeltreiberschaltung, Pixelmatrix, Treibverfahren und organisches Leuchtemissionsanzeigefeld
DE102017117258A1 (de) Organisches lichtemittierendes Anzeigefeld, Steuerungsverfahren dafür sowie organische lichtemittierende Anzeigevorrichtung
DE112018000663T5 (de) Display mit organischen leuchtdioden mit externer kompensation und anodenrückstellung
DE10307320A1 (de) Treiberschaltung mit niedrigem Stromverbrauch
DE102014008869A1 (de) AMOLED-Anzeigetafel und Anzeigegerät mit organischen Leuchtioden
DE19801263A1 (de) Niederleistung-Gate-Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige unter Verwendung einer elektrischen Ladungs-Recyclingtechnik
DE102005059542B4 (de) Organisches Elektrolumineszenzdisplay und Ansteuerungsverfahren für dieses
DE112023000048T5 (de) Gate-Treibereinheit und Anzeigevorrichtung
DE102004020700B4 (de) Digital/Analog-Umwandlungsvorrichtung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law

Ref document number: 10295686

Country of ref document: DE

Date of ref document: 20031218

Kind code of ref document: P

8128 New person/name/address of the agent

Representative=s name: KRAMER - BARSKE - SCHMIDTCHEN, 81245 MUENCHEN

8364 No opposition during term of opposition
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee