DE102019219696B4 - Siliziumdurchkontaktierungen für die heterogene integration von halbleitervorrichtungsstrukturen und herstellungsverfahren - Google Patents
Siliziumdurchkontaktierungen für die heterogene integration von halbleitervorrichtungsstrukturen und herstellungsverfahren Download PDFInfo
- Publication number
- DE102019219696B4 DE102019219696B4 DE102019219696.9A DE102019219696A DE102019219696B4 DE 102019219696 B4 DE102019219696 B4 DE 102019219696B4 DE 102019219696 A DE102019219696 A DE 102019219696A DE 102019219696 B4 DE102019219696 B4 DE 102019219696B4
- Authority
- DE
- Germany
- Prior art keywords
- substrate
- optical
- structures
- single substrate
- cavity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 20
- 238000004519 manufacturing process Methods 0.000 title description 22
- 229910052710 silicon Inorganic materials 0.000 title description 14
- 239000010703 silicon Substances 0.000 title description 14
- 230000010354 integration Effects 0.000 title description 4
- 239000000758 substrate Substances 0.000 claims abstract description 99
- 230000003287 optical effect Effects 0.000 claims abstract description 63
- 239000000463 material Substances 0.000 claims description 75
- 238000000034 method Methods 0.000 claims description 45
- 238000002955 isolation Methods 0.000 claims description 40
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 18
- 239000013307 optical fiber Substances 0.000 claims description 16
- 238000005253 cladding Methods 0.000 claims description 9
- 239000012212 insulator Substances 0.000 claims description 3
- 235000012431 wafers Nutrition 0.000 description 29
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 239000003989 dielectric material Substances 0.000 description 11
- 238000005530 etching Methods 0.000 description 11
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 238000000151 deposition Methods 0.000 description 7
- 238000001459 lithography Methods 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 239000007795 chemical reaction product Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 239000012774 insulation material Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000000047 product Substances 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 238000000038 ultrahigh vacuum chemical vapour deposition Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000673 Indium arsenide Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910003811 SiGeC Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- -1 e.g. Chemical compound 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 238000005429 filling process Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 239000013067 intermediate product Substances 0.000 description 1
- 239000004922 lacquer Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910003465 moissanite Inorganic materials 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 239000003973 paint Substances 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B6/12002—Three-dimensional structures
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B6/13—Integrated optical circuits characterised by the manufacturing method
- G02B6/132—Integrated optical circuits characterised by the manufacturing method by deposition of thin films
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B6/13—Integrated optical circuits characterised by the manufacturing method
- G02B6/136—Integrated optical circuits characterised by the manufacturing method by etching
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/24—Coupling light guides
- G02B6/26—Optical coupling means
- G02B6/30—Optical coupling means for use between fibre and thin-film device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
- H01L23/5283—Cross-sectional geometry
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B2006/12035—Materials
- G02B2006/12061—Silicon
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B2006/12166—Manufacturing methods
- G02B2006/12176—Etching
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/10—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
- G02B6/12—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
- G02B6/12004—Combinations of two or more optical elements
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/24—Coupling light guides
- G02B6/42—Coupling light guides with opto-electronic elements
- G02B6/4201—Packages, e.g. shape, construction, internal or external details
- G02B6/4274—Electrical aspects
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Optical Integrated Circuits (AREA)
- Element Separation (AREA)
Abstract
Struktur, umfassend:eine Vielzahl von Hohlraumstrukturen (24), die in einem einzelnen Substrat (12) bereitgestellt sind, das eine erste Seite und eine zweite Seite hat;mindestens eine optische Vorrichtung (34, 36, 38), die auf der ersten und/oder zweiten Seite des einzelnen Substrats (12) und zwischen der Vielzahl von Hohlraumstrukturen (24) bereitgestellt ist; undeine optische Through-Wafer-Via (50), die sich durch das Substrat (12) zwischen der Vielzahl von Hohlraumstrukturen (24) erstreckt und eine Rückseite der mindestens einen optischen Vorrichtung (34, 36, 38) freilegt.
Description
- GEBIET DER ERFINDUNG
- Die vorliegende Erfindung bezieht sich auf Halbleiterstrukturen und insbesondere auf Siliziumdurchkontaktierungen (Through-Silicon Vias, TSV) zur heterogenen Integration von Halbleiterbauelementstrukturen und Herstellungsverfahren.
- HINTERGRUND
- Silizium-Photonikvorrichtungen verwenden Silizium als optisches Medium. Das Silizium wird in der Regel mit Submikrometergenauigkeit in mikrophotonische Komponenten strukturiert. Diese Komponenten werden in faseroptischen Telekommunikationssystemen eingesetzt. Auch Wellenleiter aus Silizium sind von großem Interesse. Aufgrund ihrer einzigartigen Führungseigenschaften können sie für Kommunikation, Verbindungen, Biosensoren und andere Anwendungen eingesetzt werden und bieten die Möglichkeit, exotische nichtlineare optische Phänomene zu unterstützen.
- Silizium-Photonikvorrichtungen bestehen typischerweise aus Silizium, das auf einer Siliziumschicht liegt, z.B. Silizium auf einem Isolator. Da Silizium bereits als Substrat für die meisten integrierten Schaltungen verwendet wird, ist es möglich, Hybridvorrichtungen zu entwickeln, bei denen die optischen und elektronischen Komponenten auf einem einzigen Mikrochip integriert sind.
- Die Druckschrift US 2018 / 0 029 881 A1 beschreibt ein abgedichtetes Gehäuse für mechanisch elektrische Schaltungen und CMOS-Schaltungen. Ferner wird dort ein Verfahren zur Herstellung dieser Bauteile beschrieben, wobei ein Substrat zum Abdecken verwendet wird, auf dessen Oberfläche mehrere erste Hohlräume, erste Bauelemente mit einer ersten Oberfläche und mit mehreren zweiten Hohlräumen verwendet wird. Des Weiteren wird eine hermetische Abdichtung zwischen der ersten Oberfläche der ersten Bauteile und der Oberfläche des zum Abdecken verwendeten Substrats verwendet.
- Die Druckschrift
US 6 341 184 B1 beschreibt einen optischen Modulator, der einen Resonator im Bereich eines Arms eines Mach-Zehnder-Interferometers aufweist und die optische Länge dieses Armes so vergrößert, dass eine Phasenverschiebung für ein sich darin ausbreitenden Signal hervorruft. - Die Druckschrift
US 2018/0 006 155 A1 - Silizium-Photonikvorrichtungen und optische Verbindungen auf SOl-Substraten sind jedoch kostspielig. Es ist daher wichtig, die Kosten zu senken, indem man diese Vorrichtugnen auf Bulk-Substraten baut. Die Herstellung von unteren Ummantelungsschichten für Lichtwellenleiter auf Bulk-Silizium ist kompliziert, da es keine vergrabene Oxidschicht gibt.
- ZUSAMMENFASSUNG
- Die zuvor genannte Aufgabe wird gelöst durch eine Struktur mit den Merkmalen des Anspruchs 1 und durch ein Verfahren mit den Merkmalen des Anspruchs 17.
- Weitere vorteilhafte Ausführungsformen gehen aus den Unteransprüchen hervor.
- Figurenliste
- Die vorliegende Erfindung ist in der nachfolgenden ausführlichen Beschreibung beschrieben, wobei auf die erwähnte Vielzahl von Zeichnungen als nicht einschränkende Beispiele für beispielhafte Ausführungsformen der vorliegenden Erfindung Bezug genommen wird.
-
1A zeigt unter anderen Merkmalen eine Draufsicht auf Hohlraumstrukturen und entsprechende Fertigungsprozesse gemäß Aspekten der vorliegenden Erfindung. -
1B zeigt eine Querschnittsansicht von1B , entlang der Linien A-A; während1C eine Querschnittsansicht von1A , entlang der Linien B-B zeigt. -
2 zeigt unter anderen Merkmalen eine optionale tiefe Grabenisolationsstruktur, die Vorrichtungen umgibt, und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. -
3 zeigt unter anderen Merkmalen eine Rückseite des Wafers und entsprechenden Herstellungsprozesse gemäß Aspekten der vorliegenden Erfindung. -
4 zeigt unter anderen Merkmalen eine zusätzliche Herstellung von Vorrichtungen auf der Rückseite des Wafers gemäß Aspekten der vorliegenden Erfindung. -
5 stellt unter anderen Merkmalen eine optische Through-Wafer-Via und entsprechende Herstellungsprozesse gemäß Aspekten der vorliegenden Erfindung dar. -
6 zeigt unter anderen Merkmalen die optische Through-Wafer-Via beschichtet mit einem leitfähigen Material und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. -
7 zeigt unter anderen Merkmalen Kontakte zu einer CMOS-Vorrichtung durch die optische Through-Wafer-Via und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. -
8 zeigt eine alternative Struktur und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. - DETAILLIERTE BESCHREIBUNG
- Die vorliegende Erfindung bezieht sich auf Halbleiterstrukturen und insbesondere auf Siliziumdurchkontaktierungen (Through-Silicon-Vias, TSV) für die heterogene Integration von Halbleiterbauelementen und Herstellungsverfahren. Die vorliegende Erfindung bezieht sich genauer auf eine Struktur und ein Verfahren zur Bildung eines TSV für die heterogene Integration von Halbleitervorrichtungsstrukturen auf Si-Substraten mit einer verbesserten Isolation unter Verwendung eines Ummantelungsmaterials. Vorteilhaft ist, dass die Verwendung eines Bulk-Wafers mit Hohlraumisolierung zwischen einer CMOS-Vorrichtung die Kosten im Vergleich zur Verwendung von SOI-Wafern deutlich reduziert. Darüber hinaus reduziert eine Lichtwellenleiterummantelung optische Verluste in das Substrat an und von einem Lichtwellenleiter zu einem optischen Via-Kopplungsbereich.
- In Ausführungsformen bietet die vorliegende Erfindung eine optische Via auf einem Si-Bulk-Substrat mit tiefer bis flacher Grabenisolation (STI) und Hohlraumstrukturen, die durch SiGe-Material abgedichtet sind, für die untere Lichtwellenleiterummantelung und flacher STI für die seitliche Lichtwellenleiterummantelung. In bestimmten Ausführungsformen stellt die optische Through-Wafer-Via eine Via dar, die einen Resonator freilegt, der zwischen Hohlraumstrukturen (oberhalb und unterhalb des Resonators) vorgesehen ist. Die Via ist mit Kontaktmaterial und Isolationsmaterial gefüllt. In Ausführungsformen werden CMOS-Vorrichtungen mit photonischen Vorrichtungen, z.B. Lichtwellenleiterstruktur, Resonator usw., hergestellt und nutzen die optischen Ummantelungsstrukturen zur galvanischen Trennung vom Si-Substrat.
- Die optische Through-Wafer-Via ist von einer tiefen Grabenisolationsstruktur und flachen Grabenisolationsstrukturen umgeben, die auch die mit SiGe abgedichteten Hohlraumstrukturen umgeben. In Ausführungsformen sind zwei Schichten von Hohlraumstrukturen (teilweise oder vollständig gefülltes Oxid) im gleichen Wafer vorgesehen. So kann beispielsweise eine Luftspalthohlraumstruktur unter den CMOS/Lichtwellenleiterstrukturen auf einer Oberseite des Wafers und eine Luftspalthohlraumstruktur über dem CMOS/Lichtwellenleiter auf einer Unterseite des Wafers bereitgestellt werden. Ein Doppelgrabenisolationsbereich kann sowohl oberhalb als auch unterhalb des Substrats (Wafers) vorgesehen sein. Ein oxidiertes SiGe dichtet die Hohlraumstrukturen ab. In Ausführungsformen befindet sich die optische Through-Wafer-Via zwischen den Hohlraumstrukturen und oxidierten SiGe-Dichtungen. Die optische Through-Wafer-Via wird durch ein Ätzen durch das Si-Substrat hergestellt. Obwohl Halbleitervorrichtungen auf verschiedenen Seiten desselben Wafers gebildet werden, gibt es in Ausführungsformen auch keine Vorrichtungsbearbeitung auf einem zweiten Wafer und es ist kein Bonding zwischen den Halbleitervorrichtungen erforderlich.
- Die Strukturen der vorliegenden Erfindung können auf verschiedene Weise mit einer Reihe von verschiedenen Werkzeugen hergestellt werden. Im Allgemeinen werden jedoch die Methoden und Werkzeuge verwendet, um Strukturen mit Abmessungen im Mikrometer- und Nanometerbereich zu bilden. Die Methoden, d.h. die Technologien, die zur Herstellung der Strukturen der vorliegenden Erfindung verwendet werden, wurden aus der Technologie der integrierten Schaltung (IC) übernommen. So bauen die Strukturen beispielsweise auf Wafern auf und werden in Materialschichten realisiert, die durch photolithografische Prozesse auf der Oberseite eines Wafers strukturiert werden. Die Herstellung der Strukturen erfolgt insbesondere aus drei Grundbausteinen: (i) Abscheiden von dünnen Materialschichten auf einem Substrat, (ii) Aufbringen einer strukturierten Maske auf die Schichten mittels photolithografischer Bildgebung und (iii) selektives Ätzen der Schichten bezüglich der Maske.
-
1A zeigt eine Draufsicht auf Hohlraumstrukturen und entsprechende Fertigungsprozesse gemäß den Aspekten der vorliegenden Erfindung.1 B zeigt eine Querschnittsansicht von1A entlang der Linien A-A; während1C eine Querschnittsansicht von1A entlang der Linien B-B zeigt. Insbesondere umfasst die Struktur 10 ein Bulk-Substrat 12 (im Vergleich zu Silizium-auf-Isolator-Substraten). Das Bulk-Substrat 12 kann auch als Wafer bezeichnet werden. Das Bulk-Substrat 12 kann jedes beliebige Halbleitermaterial wie z.B. Si, GaAs, etc. umfassen. In Ausführungsformen wird das Bulk-Substrat 12 aus kristallinem Silizium gebildet. In einer weiteren Ausführungsform kann das Bulk-Substrat 12 aus beliebigen geeigneten Halbleitermaterialien gebildet sein, wie z.B. SiGe, SiGeC, SiC, InAs, InP und anderen III/V- oder II/VI-Verbindungshalbleitern. - Unter Bezugnahme auf die
1A-1C werden ein oder mehrere Padfilme (nicht dargestellt), z.B. Siliziumdioxid (Oxid) und/oder Siliziumnitrid (Nitrid), auf dem Substrat 12 abgeschieden. - In Ausführungsformen kann der Nitrid-Padfilm mit einem herkömmlichen Abscheidungsverfahren, z.B. der chemischen Gasphasenabscheidung (CVD), abgeschieden werden. Das Oxid kann mit einer thermischen Oxidation oder anderen in der Technik bekannten Verfahren wie CVD (chemische Gasphasenabscheidung), PVD (Plasma-Gasphasenabscheidung) oder ALD (Atomlagenabscheidung) abgeschieden werden. In das Substrat 12 werden Öffnungen oder Gräben 22 geätzt. Die Gräben 22 können, von oben oder unten gesehen, „Löcher“ und/oder „Stäbe“ aufweisen. Ein Seitenwand-Liner (nicht dargestellt) wird an den Seitenwänden der Gräben 22 durch ein Abscheiden eines dielektrischen Materials (z.B. Oxid oder Nitrid) und ein anisotropes Ätzen des dielektrischen Materials von den unteren und oberen ebenen Merkmalen der Struktur gebildet.
- Wie weiter in den
1A-1C dargestellt, werden die Hohlraumstrukturen 24 durch einen Substratätzprozess selektiv im Substrat 12 durch den Boden der Gräben 22 gebildet. Die Hohlraumstrukturen 24 können lokale Hohlraumstrukturen für die Lichtwellenleiterummantelung und galvanische Trennung darstellen. In Ausführungsformen schützen die Padfilme auf der Substratoberfläche und die Abstandhalter (z.B. Seitenwand-Liner) auf der Seite der Gräben 22 das Substrat 12 vor einem unbeabsichtigten Ätzen während der Hohlraumbildung. - Nach der Bildung des Seitenwand-Liners oder Abstandhalters und einer oder mehrerer optionaler Reinigungen kann das freiliegende Substrat 12 am Boden des Grabens 22 mit einem Nassätz- oder Trockenätzverfahren, wie es in der Technik bekannt ist, so entfernt werden, dass keine weitere Erklärung erforderlich ist. In Ausführungsformen können die Hohlraumstrukturen 24 unter bestimmten Vorrichtungen gebildet werden, z.B. einer Lichtwellenleiterstruktur und CMOS-Vorrichtungen (dargestellt in
2 ). Die Hohlraumstrukturen 24 können mit Oxid beschichtet oder vollständig mit Oxid gefüllt sein (wie in8 dargestellt). Nach der Bildung der Hohlraumstrukturen 24 werden der Seitenwand-Liner und die Pad-Dielektrika entfernt, wodurch die Oberseite des Substrats 12 und die Seitenwände der Gräben 22 freigelegt werden. In Ausführungsformen können der Seitenwand-Liner und die Pad-Dielektrika durch einen herkömmlichen Ätzprozess entfernt werden, der für solche Materialien selektiv ist, z.B. nur oder in Kombination mit heißem Phosphor und einer nachfolgenden HF-Chemie oder umgekehrt. - In Ausführungsformen wird ein Material 28 auf der Oberfläche des Substrats 12 abgeschieden oder epitaktisch gewachsen, einschließlich den Seitenwänden der Gräben 22 und den Seitenwänden der Hohlraumstrukturen 24. In Ausführungsformen kann das Material 28 epitaktisch mit SiGe abgeschieden oder unter Verwendung von Ultrahochvakuum-CVD (UHVCVD) gewachsen werden, obwohl auch andere Halbleitermaterialien, Poly oder Epi-Schichten und Abscheidungsprozesse in Betracht gezogen werden. So kann beispielsweise SiGe-Material bei einer Temperatur von etwa 600°C bis 750°C abgeschieden oder gewachsen werden. Es ist zu verstehen, dass je nach kritischem Maß der Gräben 22 unterschiedliche Dicken des Materials 28 aufgebracht werden können.
- Wie weiter in den
1A-1C dargestellt, wird der Wafer (Substrat) nach der Abscheidung oder dem Wachstum des Materials 28 auf wenigstens die Reflowtemperatur des Materials 28 erwärmt, so dass das Material 28 den Graben 22 füllt. Auf diese Weise werden die Hohlraumstrukturen 24 abgedichtet (z.B. mit Luft gefüllt). Vor der Abdichtung der Hohlraumstrukturen 24 können diese beschichtet oder vollständig mit Oxidmaterial gefüllt werden. Alternativ kann der Füllvorgang auch in einem bezüglich8 späteren Verarbeitungsschritt erfolgen. Während der Reflowtemperatur kann ein Teil des Materials 28 auf der Oberfläche der Struktur verbleiben, die als Ätzstoppschicht für nachfolgende Prozesse dienen kann. SiGe-Material 28 kann in die Öffnung des Grabens 22 durch Reflow eingebracht werden, um die Oberseite des Grabens 22 zu verschließen oder zu füllen, ohne den Hohlraum 24 zu füllen. In Ausführungsformen beträgt die Reflowtemperatur des Materials 28 etwa 800°C bis 1050°C und die Reflowzeit beträgt bis zu etwa 600 Sekunden. -
2 zeigt unter anderen Merkmalen eine optionale tiefe Grabenisolationsstruktur (Deep Trench Isolation, DTI-Struktur) 30, die Vorrichtungen umgibt, und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. In Ausführungsformen umgeben die tiefen Grabenisolationsstrukturen 30 eine Vielzahl von Vorrichtungen 34, 36 und 38, die durch flache Grabenisolationsstrukturen (STI-Strukturen) 32 gebildet werden. In einem anschaulichen, nicht beschränkenden Beispiel ist die Vorrichtung 34 eine Lichtwellenleiterstruktur, die Vorrichtung 36 ist ein Resonator und die Vorrichtung 38 ist ein konventioneller Transistor, z.B. eine CMOS-Vorrichtung. In Ausführungsformen bieten die tiefen Grabenisolationsstrukturen 30 eine Isolierung für die untere Lichtwellenleiterummantelung. Darüber hinaus stellen die flachen Grabenisolationsstrukturen (STI-Strukturen) 32 lokale Isolationen für die seitlichen Lichtwellenleiterummantelung dar. - In Ausführungsformen werden die Vorrichtungen 34, 36 und 38 auf einem epitaktisch gewachsenen Halbleitermaterial 40 (über dem Material 28, z.B. SiGe-Material) durch Photolithographie und Ätzprozesse gebildet, die dem Fachmann bekannt sind. Nach dem Ätzprozess werden die Gräben mit Oxid gefüllt und können mit herkömmlichen chemisch-mechanischen Poliertechniken (CMP) planarisiert werden, wobei die Vorrichtungen 34, 36, 38 nachträglich gebildet werden. Der Fachmann wird verstehen, dass die Hohlraumstrukturen 24 lokale Hohlraumstrukturen sind, die beispielsweise das Substrat 12 und den Resonator 34 isolieren.
- Mit weiterem Bezug auf
2 bieten die tiefen Grabenisolationsstrukturen 30 und die flachen Grabenisolationsstrukturen 32 zwei Grabenisolationsmerkmale für eine bessere Isolierung der Vorrichtungen. In Ausführungsformen können die tiefen Grabenisolationsstrukturen 30 und die flachen Grabenisolationsstrukturen 32 in getrennten Fertigungsprozessen mit herkömmlichen Lithographie-, Ätz- und Abscheidungsverfahren gebildet werden, die dem Fachmann bekannt sind. So wird beispielsweise ein über dem epitaktisch gewachsenen Halbleitermaterial 40 gebildeter Lack mit Energie (Licht) beaufschlagt, um eine Struktur (Öffnung) zu bilden. Ein Ätzprozess mit einer selektiven Chemie, z.B. ein reaktives lonenätzen (RIE), wird verwendet, um einen oder mehrere Gräben im epitaktisch gewachsenen Halbleitermaterial 40 durch die Öffnungen des Lacks zu bilden. Der Lack kann dann durch ein herkömmliches Sauerstoffveraschungsverfahren oder andere bekannte Entfernungsmittel entfernt werden. Nach der Lackentfernung kann Isolationsmaterial, z.B. Oxid, mit allen gängigen Abscheideverfahren, z.B. chemische Gasphasenabscheidung (CVD), abgeschieden werden. Jegliches Restmaterial auf der Oberfläche des epitaktisch gewachsenen Halbleitermaterials 40 kann mit herkömmlichen chemisch-mechanischen Polierverfahren (CMP) entfernt werden. - In Ausführungsformen sind die Vorrichtungen 34, 36, 38 konventionelle Vorrichtungen, die mit konventionellen Herstellungsverfahren so geformt sind, dass hierin keine weitere Erklärung erforderlich ist. In Ausführungsformen werden die Vorrichtungen 34, 36 und 38 durch die flachen Grabenisolationsstrukturen 32 gebildet. Die Vorrichtung 34, z.B. Hohlleiterstruktur, und die Vorrichtung 38, z.B. Transistor, sind über den Hohlraumstrukturen 24 gebildet, während die Vorrichtung 36, z.B. Resonator, zwischen den Hohlraumstrukturen 24 gebildet ist.
- In Ausführungsformen können die tiefen Grabenisolationsstrukturen 30 und die flachen Grabenisolationsstrukturen 32 separat geätzt, aber gleichzeitig mit Isolationsmaterial gefüllt werden, um Kosten zu sparen. In weiteren Ausführungsformen können die flachen Grabenisolationsstrukturen vor den tiefen Grabenisolationsstrukturen mit separaten konventionellen Lithographie- oder Hartmaskentechniken gebildet werden, gefolgt von konventionellen Ätzverfahren. Das Isolationsmaterial kann z.B. Oxid sein. Die Abscheidung des Oxidmaterials kann ein gleichzeitig durchgeführter CVD-Prozess sein, um Kosten zu sparen, gefolgt von einem CMP-Prozess. Der CMP-Prozess kann gleichzeitig durchgeführt werden, um Kosten zu sparen.
-
3 zeigt einen auf dem Substrat 12 befestigten Handhabungswafer 42 und entsprechende Herstellungsprozesse gemäß Aspekten der vorliegenden Erfindung. Genauer gesagt, wird die Struktur von2 auf den Kopf gestellt und ein Handhabungswafer 42 mit dem Substrat 12 verbunden. In Ausführungsformen befindet sich die Verbindungsfläche zwischen dem Handhabungswafer 42 und dem Substrat 12 unterhalb der Vorrichtungen 34, 36, 38 (im Vergleich zu herkömmlichen Strukturen, wo sie sich zwischen oberen und unteren Vorrichtungen befindet). Der Handhabungswafer 42 kann vor oder nach dem Umdrehen des Substrats 12 mit dem Substrat 12 verbunden werden. In Ausführungsformen kann der Handhabungswafer 42 beispielsweise mittels einer Oxidbondtechnik mit dem Substrat 12 verbunden werden. In einigen Ausführungsformen kann der Handhabungswafer 42 mit einem geeigneten Verbindungsverfahren mit dem Substrat 12 verbunden werden, ohne dass metallische Zwischenverbindungen, wie z.B. eine direkte oder oxidische Verbindungstechnik, verwendet werden müssen. Weitere Beispiele sind Oxidbonding, anodisches Bonding und plasmaaktiviertes Bonding, um nur einige zu nennen. Der Handhabungswafer 42 kann aus Quarz, Si oder anderem, in der Technik bekannten Handhabungswafermaterial bestehen. Darüber hinaus zeigt3 eine Rückseite 12a des Substrats 12, auf einer gegenüberliegenden Seite zu den Vorrichtungen 34, 36, 38. -
4 zeigt unter anderem die auf der Rückseite 12a des Substrats 12 gebildeten Vorrichtungen 34, 38. In Ausführungsformen befinden sich nun alle Bauelemente auf einem einzigen Wafer, z.B. Substrat 12 (im Vergleich zu verschiedenen Wafern), wodurch mehrschichtige Halbleiterbauelemente auf dem einzelnen Substrat bereitgestellt werden. - Genauer gesagt, werden in den Prozessen, die den bereits in Bezug auf die
1A-2 beschriebenen ähneln, tiefe Grabenisolationsstrukturen 30 gebildet, die eine Vielzahl von Vorrichtungen 34 und 38 umgeben. Die tiefe Grabenisolationsstrukturen 30 und die Vielzahl der Vorrichtungen 34, 38 werden durch die flachen Grabenisolationsstrukturen 32 gebildet. Die Vorrichtungen 34, 28 sind auf einem epitaktisch gewachsenen Halbleitermaterial 40 ausgebildet. In Ausführungsformen ist die Vorrichtung 34 eine Lichtwellenleiterstruktur und die Vorrichtung 38 ein Transistor, z.B. eine CMOS-Vorrichtung. Es wird jedoch darauf hingewiesen, dass der Resonator nicht auf der Rückseite 12a des Substrats 12 vorgesehen ist, sondern zwischen den Vorrichtungen 34, 38 ein Freiraum 46 vorgesehen ist, z.B. zwischen den mit dem Material 28 abgedichteten Hohlraumstrukturen 24. In Ausführungsformen ist der Öffnungsraum 46 auch zu dem im Substrat 12 gebildeten Resonator 36 ausgerichtet. Nach der Bildung der Vorrichtungen 34, 38 wird eine Schicht aus einem dielektrischen Material (Oxid) 48 auf den Vorrichtungen 34, 38, tiefen Grabenisolationsstrukturen 30 und flachen Grabenisolationsstrukturen 32 gewachsen. Die Schicht aus dielektrischem Material (Oxid) 48 kann mit einem konventionellen CMP-Prozess planarisiert werden. -
5 zeigt unter anderem eine optische Through-Wafer-Via 50 und die entsprechenden Herstellungsprozesse gemäß den Aspekten der vorliegenden Erfindung. Genauer gesagt, wird eine optische Through-Wafer-Via 50 durch das Substrat 12 geätzt, um eine Oberseite des Resonators 36 des Substrats 12 freizulegen. Auf diese Weise kann eine optische Verbindung mit einer einzelnen Si-Ätzung gegenüber einer mehrlagigen Stapelätzung von Si/Oxid/Si/Oxid/Nitrid hergestellt werden. Die optische Through-Wafer-Via 50 ist zwischen den Hohlraumstrukturen 24 des Substrats 12 innerhalb des Freiraums 46 vorgesehen. Die optische Through-Wafer-Via 50 kann mit jeder herkömmlichen Lithographie- und Ätztechnik, z.B. RIE, hergestellt werden. Ein Isolationsmaterial 52, z.B. Oxidmaterial, wird auf den Seitenwänden der optischen Through-Wafer-Via 50 abgeschieden, gefolgt von einem anisotropen Ätzverfahren, um überschüssiges Isolationsmaterial von einem Boden der optischen Through-Wafer-Via 50 (und Oberfläche der Rückseite 12a des Substrats 12) zu entfernen, um den Resonator 36 freizulegen. Das Isolationsmaterial 52 verbleibt an den Seitenwänden der optischen Through-Wafer-Via 50. - In
6 ist die optische Through-Wafer-Via 50 mit P+ Poly-Material 54 und N+ Poly-Material 56 beschichtet. In Ausführungsformen können das P+ Poly-Material 54 und das N+ Poly-Material 56 mit einem konventionellen Atomlagenabscheidungsverfahren (ALD-Verfahren) abgeschieden werden. In Ausführungsformen werden das P+ Poly-Material 54 und das N+ Poly-Material 56 ebenfalls auf der Oberfläche des dielektrischen Materials 48 abgeschieden. Auf diese Weise ist ein Polysiliziumlichtwellenleiter optisch mit der Ober- und Unterseite des Substrats verbunden. Außerdem können von der Rückseite der Vorrichtung, z.B. Resonator 34, durch das Substrat 12 elektrische Kontakte bereitgestellt werden. - Das P+ Poly-Material 54 und das N+ Poly-Material 56 können unterschiedliche Dicken aufweisen, z.B. etwa 5 nm bis 10 nm; es ist jedoch zu verstehen, dass das P+ Poly-Material 54 und das N+ Poly-Material 56 die optische Through-Wafer-Via 50 nicht vollständig füllen sollten. Stattdessen wird der verbleibende Raum innerhalb der optischen Through-Wafer-Via 50 mit einem Oxidmaterial 58 gefüllt. Jedes überschüssige Oxidmaterial 58 kann von der Oberfläche des N+ Poly-Materials 56 außerhalb der optischen Through-Wafer-Via 50 mit herkömmlichen CMP-Prozessen entfernt werden.
- Unter Bezugnahme auf
7 wird die Beschichtung des P+ Poly-Materials 54 und des N+ Poly-Materials 56 rückseitig (versetzt) geätzt, so dass sowohl das P+ Poly-Material 54 als auch das N+ Poly-Material 56 freigelegt werden. In Ausführungsformen können das P+ Poly-Material 54 und das N+ Poly-Material 56 mit herkömmlichen Lithographie- und Ätztechniken, z.B. RIE, geätzt werden, um sowohl das P+ Poly-Material 54 als auch das N+ Poly-Material 56 freizulegen. Ein dielektrisches Material 60, z.B. Oxid, wird über dem P+ Poly-Material 54 und dem N+ Poly-Material 56 abgeschieden. Die Kontakte 62 sind in das dielektrische Material 60 eingeformt und berühren direkt sowohl das P+ Poly-Material 54 als auch das N+ Poly-Material 56. Die Kontakte 62 werden durch konventionelle Lithographie-, Ätz- und Abscheidungstechniken gebildet, die dem Fachmann bekannt sind. In Ausführungsformen können die Kontakte 62 ein beliebiges leitfähiges Material sein, z.B. Kupfer, Aluminium, etc. In Ausführungsformen können die Verbindungen 44 auch mit herkömmlichen Lithographie-, Ätz- und Metallabscheidungsverfahren, die dem Fachmann bekannt sind, in dem Handhabungswafer 42 hergestellt werden. So können beispielsweise die Verbindungen 44 metallische Via-Verbindungen sein, die mit der Vorrichtung 38 verbunden sind. -
8 zeigt eine alternative Struktur 10' und entsprechende Herstellungsverfahren gemäß Aspekten der vorliegenden Erfindung. In8 werden beispielsweise die Hohlraumstrukturen mit Oxidmaterial gefüllt. In Ausführungsformen können die Hohlraumstrukturen mit einem Oxidmaterial gefüllt sein, indem die Breite der optischen Through-Wafer-Via 50 verlängert wird, um ein Inneres der Hohlraumstrukturen freizulegen. Anschließend wird ein Oxidationsprozess durchgeführt, gefolgt von einem Füllen der Hohlraumstrukturen mit einem Oxidmaterial. Die optische Through-Wafer-Via 50 wird dann mit dem P+ Poly-Material 54 und dem N+ Poly-Material 56 beschichtet. Ein dielektrisches Material 58, z.B. Oxid, wird über dem P+-Polyermaterial 54 und dem N+-Polymaterial 56 abgeschieden, wobei im dielektrischen Material 58 Kontakte 60 gebildet werden, die sowohl das P+-Polymaterial 54 als auch das N+-Polymaterial 56 direkt berühren (wie bereits hierin beschrieben). - Das (die) vorstehend beschriebene(n) Verfahren wird (werden) bei der Herstellung von integrierten Schaltungschips verwendet. Die resultierenden integrierten Schaltungschips können vom Hersteller in Form roher Wafer (d.h. als Einzelwafer mit mehreren unverpackten Chips), als Bare-Die oder in verpackter Form vertrieben werden. Im letzteren Fall wird der Chip in einem einzigen Chipgehäuse (z.B. einem Kunststoffträger, mit Leitungen, die an einer Hauptplatine oder einem anderen höherwertigen Träger befestigt sind) oder in einem Multichipgehäuse (z.B. einem Keramikträger, der eine oder beide Oberflächenverbindungen oder vergrabene Verbindungen aufweist) montiert. In jedem Fall wird der Chip dann mit anderen Chips, diskreten Schaltungselementen und/oder anderen Signalverarbeitungsvorrichtungen als Teil von entweder (a) einem Zwischenprodukt, wie beispielsweise einer Hauptplatine, oder (b) einem Endprodukt integriert. Das Endprodukt kann jedes Produkt sein, das integrierte Schaltungschips umfasst, von Spielzeug und anderen Low-End-Anwendungen bis hin zu fortschrittlichen Computerprodukten mit einem Display, einer Tastatur oder einem anderen Eingabegerät und einem zentralen Prozessor.
- Die Beschreibung der verschiedenen Ausführungsformen der vorliegenden Erfindung dient zur Veranschaulichung, soll aber nicht vollständig oder auf die offenbarten Ausführungsformen beschränkt sein. Viele Modifikationen und Variationen sind dem Fachmann ersichtlich, ohne vom Wesen und Umfang der beschriebenen Ausführungsformen abzuweichen. Die hierin verwendete Terminologie wurde gewählt, um die Prinzipien der Ausführungsformen, die praktische Anwendung oder die technische Verbesserung gegenüber den auf dem Markt befindlichen Technologien am besten zu erläutern oder einem Laien zu ermöglichen, die hierin offenbarten Ausführungsformen zu verstehen.
Claims (19)
- Struktur, umfassend: eine Vielzahl von Hohlraumstrukturen (24), die in einem einzelnen Substrat (12) bereitgestellt sind, das eine erste Seite und eine zweite Seite hat; mindestens eine optische Vorrichtung (34, 36, 38), die auf der ersten und/oder zweiten Seite des einzelnen Substrats (12) und zwischen der Vielzahl von Hohlraumstrukturen (24) bereitgestellt ist; und eine optische Through-Wafer-Via (50), die sich durch das Substrat (12) zwischen der Vielzahl von Hohlraumstrukturen (24) erstreckt und eine Rückseite der mindestens einen optischen Vorrichtung (34, 36, 38) freilegt.
- Struktur nach
Anspruch 1 , wobei die mindestens eine optische Vorrichtung (34, 36, 38) ein Resonator (36) auf einem epitaktischen Material (40) ist, das auf dem Substrat (12) auf der ersten Seite des einzelnen Substrats (12) gewachsen ist. - Struktur nach
Anspruch 1 , wobei die mindestens eine optische Vorrichtung (34, 36, 38) eine Vielzahl von optischen Vorrichtungen auf der ersten und der zweiten Seite des einzelnen Substrats (12) ist. - Struktur nach
Anspruch 3 , wobei die Vielzahl von optischen Vorrichtungen (34, 36, 38) eine Lichtwellenleiterstruktur (34) und einen Resonator (36) auf der ersten Seite des einzelnen Substrats (12) und eine Lichtwellenleiterstruktur (34) auf der zweiten Seite des einzelnen Substrats (12) umfasst. - Struktur nach
Anspruch 4 , ferner umfassend einen Transistor (38) sowohl auf der ersten Seite des einzelnen Substrats (12) als auch auf der zweiten Seite des einzelnen Substrats (12), wobei: die Transistoren (38) über einer separaten Hohlraumstruktur (24) der Vielzahl von Hohlraumstrukturen auf der ersten Seite des einzelnen Substrats (12) und der zweiten Seite des einzelnen Substrats (12) angeordnet sind; die Lichtwellenleiterstrukturen (34) über einer anderen separaten Hohlraumstruktur (24) der Vielzahl von Hohlraumstrukturen auf der ersten Seite des einzelnen Substrats (12) und der zweiten Seite des einzelnen Substrats (12) angeordnet sind; und der Resonator (36) auf der ersten Seite des Substrats (12) zwischen den Lichtwellenleiterstrukturen (34) und den Transistoren (38) liegt. - Struktur nach
Anspruch 5 , wobei die Vielzahl von Hohlraumstrukturen (24) mit SiGe-Material abgedichtet sind. - Struktur nach
Anspruch 5 , wobei sich die Vielzahl der optischen Vorrichtungen (34, 36, 38) auf der ersten Seite des einzelnen Substrats (12) und der zweiten Seite des einzelnen Substrats (12) befindet. - Struktur nach
Anspruch 7 , wobei die Vielzahl von Hohlraumstrukturen (24) mit oxidiertem SiGe-Material versiegelt sind, sich das oxidierte SiGe-Material zwischen Substratmaterial und den Lichtwellenleiterstrukturen (34) sowohl auf der ersten Seite des einzelnen Substrats (12) als auch auf der zweiten Seite des einzelnen Substrats (12) befindet und sich das Substratmaterial und die Transistoren (38) sowohl auf der ersten Seite des einzelnen Substrats (12) als auch auf der zweiten Seite des einzelnen Substrats (12) befinden. - Struktur nach
Anspruch 5 , ferner umfassend Grabenisolationsbereiche (30, 32) sowohl an einem oberen Abschnitt des einzelnen Substrats als auch an einem unteren Abschnitt des einzelnen Substrats. - Struktur nach
Anspruch 1 , ferner umfassend: eine tiefe Grabenisolation (30) und eine SiGe-Dichtung neben der optischen Through-Wafer-Via (50), die eine untere Ummantelung eines Lichtwellenleiters (34) bereitstellt; und eine flache Grabenisolation (32) neben der mindestens einen optischen Vorrichtung (34, 36, 38), die eine seitliche Ummantelung des Lichtwellenleiters (34) bereitstellt. - Struktur nach
Anspruch 10 , wobei die mindestens eine optische Vorrichtung (34, 36, 38) ein Resonator (36) auf der ersten Seite des Substrats (12) ist und zwischen der Vielzahl von Hohlraumstrukturen (24) positioniert ist, und die optische Through-Wafer-Via (50) sich durch das Substrat (12) erstreckt und eine Rückseite des Resonators (36) berührt. - Struktur nach
Anspruch 11 , wobei sich der Resonator (36) auf einem auf dem Substrat (12) gewachsenen epitaktischen Material (40) befindet. - Struktur nach
Anspruch 10 , wobei die mindestens eine optische Vorrichtung (24) eine Vielzahl von optischen Vorrichtungen auf der ersten und der zweiten Seite des Substrats (12) ist, die Vielzahl von optischen Vorrichtungen (24) eine Lichtwellenleiterstruktur (34) und einen Resonator (36) auf der ersten Seite des Substrats (12) und eine Lichtwellenleiterstruktur (34) auf der zweiten Seite des Substrats (12) umfasst, und sich die optische Through-Wafer-Via (50) durch das Substrat (12) erstreckt und eine Rückseite des Resonators (36) berührt. - Struktur nach
Anspruch 13 , wobei: die SiGe-Dichtung die Vielzahl von Hohlraumstrukturen (24) abdichtet; und die tiefe Grabenisolation (30), die Hohlraumstrukturen (24) und die flache Grabenisolation (32) auf der ersten Seite des Substrats (12) und der zweiten Seite des Substrats (12) bereitgestellt sind. - Struktur nach
Anspruch 14 , ferner umfassend einen Transistor (38) sowohl auf der ersten Seite des Substrats (12) als auch auf der zweiten Seite des Substrats (12), wobei: die Transistoren (38) über einer ersten Hohlraumstruktur der Vielzahl von Hohlraumstrukturen (24) auf der ersten Seite des Substrats (12) und der zweiten Seite des Substrats (12) angeordnet sind; die Lichtwellenleiterstrukturen (34) über einer zweiten separaten Hohlraumstruktur der Vielzahl von Hohlraumstrukturen (24) auf der ersten Seite des Substrats (12) und der zweiten Seite des Substrats (12) angeordnet sind; und sich der Resonator (36) auf der ersten Seite des Substrats (12) zwischen den Lichtwellenleiterstrukturen (34) und den Transistoren (38) befindet. - Struktur nach
Anspruch 15 , wobei die SiGe-Dichtung ein oxidiertes SiGe-Material ist. - Verfahren, umfassend: ein Bilden von mehrlagigen Halbleitervorrichtungen auf einem einzelnen Substrat durch Bilden einer Vielzahl von Hohlraumstrukturen (24) auf einem einzelnen Substrat (12), das eine erste Seite und eine zweite Seite hat, und durch Bilden mindestens einer optischen Vorrichtung (34, 36, 38) auf der ersten und/oder zweiten Seite des einzelnen Substrats (12) und zwischen der Vielzahl von Hohlraumstrukturen (24); und ein Bilden einer optischen Through-Wafer-Via (50), die sich durch das einzelne Substrat (12) erstreckt und die mit einer Rückseite einer optischen Vorrichtung (34, 36, 38) der mehrlagigen Halbleitervorrichtung auf einer ersten Seite des einzelnen Substrats (12) in Kontakt steht.
- Verfahren nach
Anspruch 17 , ferner umfassend ein Erzeugen von flachen Grabenisolationsstrukturen (32) und tiefen Grabenisolationsstrukturen (30) auf der ersten und der zweiten Seite des einzelnen Substrats (12). - Verfahren nach
Anspruch 17 oder18 , das ferner umfasst: Füllen der Vielzahl von Hohlraumstrukturen (24) mit Isolatormaterial.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/255,505 | 2019-01-23 | ||
US16/255,505 US10770374B2 (en) | 2019-01-23 | 2019-01-23 | Through-silicon vias for heterogeneous integration of semiconductor device structures |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102019219696A1 DE102019219696A1 (de) | 2020-07-23 |
DE102019219696B4 true DE102019219696B4 (de) | 2023-06-15 |
Family
ID=71402611
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102019219696.9A Active DE102019219696B4 (de) | 2019-01-23 | 2019-12-16 | Siliziumdurchkontaktierungen für die heterogene integration von halbleitervorrichtungsstrukturen und herstellungsverfahren |
Country Status (3)
Country | Link |
---|---|
US (1) | US10770374B2 (de) |
DE (1) | DE102019219696B4 (de) |
TW (1) | TWI714402B (de) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210260623A1 (en) * | 2020-02-25 | 2021-08-26 | Globalfoundries Singapore Pte. Ltd. | Interconnection for monolithically integrated stacked devices and methods of forming thereof |
US11302608B2 (en) * | 2020-06-22 | 2022-04-12 | Nanya Technology Corporation | Semiconductor device with protection layers and method for fabricating the same |
US11462453B2 (en) * | 2020-07-10 | 2022-10-04 | Nanya Technology Corporation | Semiconductor device with protection layers and method for fabricating the same |
US11784111B2 (en) | 2021-05-28 | 2023-10-10 | Advanced Semiconductor Engineering, Inc. | Semiconductor device and method for manufacturing the same |
US11631631B2 (en) * | 2021-05-28 | 2023-04-18 | Advanced Semiconductor Engineering, Inc. | Semiconductor device including via structure for vertical electrical connection |
US11789208B1 (en) * | 2022-04-11 | 2023-10-17 | Globalfoundries U.S. Inc. | Edge couplers in the back-end-of-line stack of a photonic chip having a sealed cavity |
CN115621197B (zh) * | 2022-11-22 | 2023-03-14 | 湖北三维半导体集成创新中心有限责任公司 | 一种硅通孔互联的空腔结构及其形成方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6341184B1 (en) | 1999-09-10 | 2002-01-22 | Nannovation Technologies, Inc. | Low drive voltage optical modulator |
US20180006155A1 (en) | 2016-06-30 | 2018-01-04 | Globalfoundries Inc. | Forming defect-free relaxed sige fins |
US20180029881A1 (en) | 2013-12-20 | 2018-02-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vacuum Sealed MEMS and CMOS Package |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004069798A (ja) * | 2002-08-02 | 2004-03-04 | Canon Inc | 光電融合ビアをもつ光電融合配線基板 |
US6790775B2 (en) | 2002-10-31 | 2004-09-14 | Hewlett-Packard Development Company, L.P. | Method of forming a through-substrate interconnect |
US7352066B2 (en) | 2003-09-30 | 2008-04-01 | International Business Machines Corporation | Silicon based optical vias |
WO2013100951A1 (en) * | 2011-12-28 | 2013-07-04 | Intel Corporation | Backside bulk silicon mems |
DE102012200840A1 (de) * | 2012-01-20 | 2013-07-25 | Robert Bosch Gmbh | Bauelement mit einer Durchkontaktierung |
US10297586B2 (en) * | 2015-03-09 | 2019-05-21 | Monolithic 3D Inc. | Methods for processing a 3D semiconductor device |
US9236328B1 (en) | 2014-10-27 | 2016-01-12 | International Business Machines Corporation | Electrical and optical through-silicon-via (TSV) |
US10330874B2 (en) * | 2016-02-02 | 2019-06-25 | Georgia Tech Research Corporation | Mixed-signal substrate with integrated through-substrate vias |
US20180031763A1 (en) * | 2016-03-15 | 2018-02-01 | Sutherland Cook Ellwood, JR. | Multi-tiered photonic structures |
US9929290B2 (en) | 2016-06-20 | 2018-03-27 | Globalfoundries Inc. | Electrical and optical via connections on a same chip |
US10197730B1 (en) | 2017-11-08 | 2019-02-05 | Globalfoundries Inc. | Optical through silicon via |
-
2019
- 2019-01-23 US US16/255,505 patent/US10770374B2/en active Active
- 2019-12-16 DE DE102019219696.9A patent/DE102019219696B4/de active Active
- 2019-12-20 TW TW108146995A patent/TWI714402B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6341184B1 (en) | 1999-09-10 | 2002-01-22 | Nannovation Technologies, Inc. | Low drive voltage optical modulator |
US20180029881A1 (en) | 2013-12-20 | 2018-02-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vacuum Sealed MEMS and CMOS Package |
US20180006155A1 (en) | 2016-06-30 | 2018-01-04 | Globalfoundries Inc. | Forming defect-free relaxed sige fins |
Also Published As
Publication number | Publication date |
---|---|
US10770374B2 (en) | 2020-09-08 |
US20200235038A1 (en) | 2020-07-23 |
TWI714402B (zh) | 2020-12-21 |
TW202029290A (zh) | 2020-08-01 |
DE102019219696A1 (de) | 2020-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102019219696B4 (de) | Siliziumdurchkontaktierungen für die heterogene integration von halbleitervorrichtungsstrukturen und herstellungsverfahren | |
DE10200399B4 (de) | Verfahren zur Erzeugung einer dreidimensional integrierten Halbleitervorrichtung und dreidimensional integrierte Halbleitervorrichtung | |
DE60219815T2 (de) | Monolitische elektronische mehrlagenanordnung und deren herstellungsverfahren | |
DE4433330C2 (de) | Verfahren zur Herstellung von Halbleiterstrukturen mit vorteilhaften Hochfrequenzeigenschaften sowie eine Halbleiterwaferstruktur | |
DE112012004106B4 (de) | Verfahren zum Bonden eines Substrats | |
DE102015120493B4 (de) | Silicium-Photonik-Integrations-Verfahren | |
DE102011088581B4 (de) | Verfahren zur Herstellung von Gehäuseverbindungen und damit hergestelltes Bauelement | |
DE112004002641B4 (de) | Verfahren zur Herstellung eines verformten FinFET-Kanals | |
DE112012004340B4 (de) | Verfahren zur Herstellung von Halbleiterstrukturen | |
DE102018222690A1 (de) | Versiegelte Hohlraumstrukturen mit ebener Oberfläche | |
DE102010060838A1 (de) | Vorrichtung und Verfahren für Lichtwellenleiter und Optokoppler, sowie Herstellungsverfahren dafür | |
DE102020008064B4 (de) | Tiefe grabenisolationsstruktur und verfahren zu deren herstellung | |
DE102008044984A1 (de) | Halbleiterbauelement mit Verspannungsrelaxationsspalte zur Verbesserung der Chipgehäusewechselwirkungsstabilität | |
EP0745271B1 (de) | Verfahren zur herstellung eines einem graben benachbarten diffusionsgebietes in einem substrat | |
DE102016226280B4 (de) | Vorrichtungsschichtübertragung mit einem erhaltenen handhabungs-waferabschnitt | |
DE102012217073A1 (de) | Vertikales mikroelektronisches Bauelement und entsprechendes Herstellungsverfahren | |
DE10234601A1 (de) | Halbleiterbauelement mit SOI-Substrat und Herstellungsverfahren hierfür | |
DE102014119717B4 (de) | Integrierte optoelektronische Vorrichtung und System mit Wellenleiter und Herstellungsverfahren derselben | |
DE102009047873A1 (de) | Optischer Signalaustausch in einem Halbleiterbauelement unter Anwendung monolithischer optoelektronischer Komponenten | |
DE112013003336T5 (de) | Integrierte optoelektronische Vorrichtung mit Wellenleiter und Herstellungsverfahren derselben | |
DE102020104331A1 (de) | Halbleitervorrichtung und herstellungsverfahren | |
DE102021109561A1 (de) | Source/drain-element-trennstruktur | |
DE102022108287A1 (de) | Packagestruktur mit photonic package und interposer mit wellenleiter | |
DE102021109469B4 (de) | Optokoppler und verfahren zum betrieb eines optokopplers | |
DE19654301B4 (de) | Verfahren zur Herstellung eines Substrates mit Silizium auf einem Isolator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R081 | Change of applicant/patentee |
Owner name: GLOBALFOUNDRIES U.S. INC., SANTA CLARA, US Free format text: FORMER OWNER: GLOBALFOUNDRIES INC., GRAND CAYMAN, KY |
|
R082 | Change of representative |
Representative=s name: GRUENECKER PATENT- UND RECHTSANWAELTE PARTG MB, DE |
|
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |