DD208898A1 - Schaltungsanordnung zur zeitabhaengigen lastabschaltung - Google Patents
Schaltungsanordnung zur zeitabhaengigen lastabschaltung Download PDFInfo
- Publication number
- DD208898A1 DD208898A1 DD24199182A DD24199182A DD208898A1 DD 208898 A1 DD208898 A1 DD 208898A1 DD 24199182 A DD24199182 A DD 24199182A DD 24199182 A DD24199182 A DD 24199182A DD 208898 A1 DD208898 A1 DD 208898A1
- Authority
- DD
- German Democratic Republic
- Prior art keywords
- load
- circuit arrangement
- base
- switching transistor
- transistor
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Die Erfindung betrifft eine Schaltungsanordnung zur zeitabhaengigen Lastanschaltung durch eine Steuerspannung mit dem Ziel, dass die Verzoegerungszeit nicht auch bis Lastabschaltung wirksam wird. Aufgabe der Erfindung ist es, eine einfache Schaltungsanordnung zur verzoegerten Lastanschaltung und unverzoegerten Lastabschaltung unter Verwendung eines RC-Gliedes zu entwickln. Erfindungsgemaess wird das Steuersignal sowohl ueber ein RC-Glied an die Basis eines ersten Schalttransistors als auch ueber einen Widerstand an die Basis eines zweiten Schalttransistors gefuehrt. Die Emitter-Kollektor-Strecken der Transistoren und die Last sind zwischen Versorgungsspannung und Masse in Reihe geschaltet. Anwendungsgebiet: Stromversorgung elektronischer Baugruppen, Stellglieder.
Description
τ ι
Erfinder: Dipl.-Ing. Helmut John Berlin, 23-07.1982
Dipl.-i-ag.. i-iens-Dieter Seidel P 1304·
Zustellungsbevollm.:
Institut für Regelungstechnik
im Kombinat VEB EA¥ Berlin-Treptow
"Friedrich Ebert"
Fr
1055 Berlin, Storkower Str. 101 Büro für Scirutzrechte
Schaltungsanordnung zur zeitabhängigen jjas tab schaltung
H 03 E--- 17/28
Anwendungsgebiet der Erfindung
Die Erfindung betrifft eine Schaltungsanordnung zur zeitabhängigen Lastabschaltung durch eine 3teuerspannung, beispielsweise für die Stromversorgung von elektronischen Baugruppen.
Charakteristik der bekannten technischen Lösungen
Es siiiiä/ Schältujagsah'crdriungeii- bekannt, djje auf Relaisbäsis ün- und Abschaltverzögerungen unter .-msnutzung der Relaiseigenverzögerung realisieren. Hachteil dieser anordnungen ist der große Verschleiß des Bauelementes und die damit verbundene geringe., Zuverlässigkeit. Zudem laßt sich die Vermeidung von Ei? Schaltverzögerungen nur unbefriedigend verwirklichen, ^uch ist der Bereich der Einstellmöglichkeiten für die Abschaltverzögerung gering. ' .
Weiterhin sind Schaltungsanordnungen bekannt, die zur verzögerten Lasν abschaltung ein HC-Glied benutzen, deren Nachteil darin besteht, daß die Verzögerungszeit prinzipeil auch bei Lastanschaltung wirksam ist.
Ferner sind Anordnungen bekannt, die Z77ei HG-G-lieder, z.B. 148 598 oder ein· mit Dioden beschälte tes HC-Glied,· z. B, 103 110, zur Erreichung unterschiedlicher Versögerungszeiten
für die Lasten- bzw. Lastabschaltung verwenden. Der Nachteil dieser Anordnungen besteht ebenfalls darin, daS schaltungstechnisch bedingt, beim Wirksamwerden von Abschaltverzögerungen, Einschaltverzögerungen nicht zu vermeiden sind.
Ziel der Erfindung
Ziel der Erfindung ist es,die Ausschaltverzögerung einer Last ohne Einschaltverzögerung durch eine Steuerspannung zu gewährleisten.
'/lesen der Erfindung
Aufgabe der Erfindung isu es, eine einfache Schaltungsanordnung zur zeitabhängigen Lastabschaltung und unverzögerten Lastanschaltung unter Verwendung eines HC-Gliedes zu entwickeln.
Srfindungsgemä-S wird die Aufgabe dadurch gelöst, daB die über einen -lufbereitungsbaustein an den-Eingang der Schaltung geführte Steuerspannung über ein EC-Glied für den verzögerten Signalweg an',.die-Basis', eines ersten Schalt-transistors und. über einen Widerstand- für den unverzögerten Signalweg an die Basis eines zweiten Schalttrahsistors geführt ist. Die Emitter-Kollektor-Strecken der beiden Transistoren sind parallel geschaltet und in Seihe mit dem Lastwiderstand zwischen der Versbrguhgsspannung und Masse angeordnet. Bei einem positiven Sprung der 3teuerspannung wird .der zweite Transistor über den unverzögerten. Signalweg sofort leitend, was auch die unverzögerte anschaltung der Last und damit des Ausgangssignals zur Folge hat. Gleichzeitig wird der Sondensator des verzögerten Signalweges über seinen Widerstand aufgeladen. Damit schaltet der erste Transistor verzögert ein. Bei einem negativem Sprung der Steuerspannung wird der zweite Transistor sofort gesperrt, jedoch bleibt das Ausgangssignal noch auf High—Potential. Erst nach 'Abbau der Sondensatorladung wird der erste Schalttransistor gesperrt. Die Last und damit das
^usgangssignal wird also verzögert abgeschaltet.
Ausführungsbeispiel
5"ig. 1 zeigt die erfindungsgemäße Schaltungsanordnung Pig. 2 den Signalverlauf der Spannung
Bei Low-Potential am Steuereingang ST des ^.ufoereitungsbaustein j und damit High-Potential am Eingang 2 ist der Kondensator C entladen. Damit sind die Transistoren.T, und T^ gesperrt und am Ausgang liegt Low-Potential. ' · · -.
Bei einem positiven Sprung am Steuereingang ST und damit bei einem, negativem Sprung am Eingang 3 wird der Schalttransistor Tp
sofort leitend und am Ausgang ^- erscheint High-Potential. Der Kondensator C wird über den '.Viderstand H aufgeladen. Damit schaltet der erste Schalttransistor T' verzögert ein. Da der zweite Schalttransistor Tp schon eingeschaltet ist, ändert sich das .^USgangssignal nicht. Bei einem negativen Spannungssprung am Steuexeingang ST; und damit, positiven Spannurigssprung am" Eingang Ξ wird der Transistor Tp über den Widerstand R^. sofort gesperrt. Das Ausgangssignal bleibt Jedoch auf High-Pouential, ca der Transistor T noch eingeschaltet ist, Erst nach dem Abbau der Ladung von C durch den Basisstrom des ersten Transistors T^ bzw. über die ",Viderstände' R^ und R- wird der erste Transistor T. ausgeschaltet und am Ausgang A erscheint Low-Potential.:
Claims (1)
- τ ι ν ν ιSrfindungsanspruchSchaltungsanordnung zur zeitabhängigen Las tab Schaltung und unverzögerten Lastanschaltung durch eine Steuerspannung, die; über einen Aufbereitungsbaustein an den Eingang der Schaltung geführt ist, wobei die Zeitverzögerung mit einem EC-Glied realisiert ist, gekennzeichnet dadurch, daß der Eingang (E)-über ein RC-Glied (H.; C) mit der Basis eines ersten Schalttransistors (1T,.) und über einen Widerstand (Hp) mit der Basis eines zweiten Transistors ('T2) verbunden ist und daß die Smitter-Eollektor-Strecken der Transistoren (T'; Tp) parallel geschaltet und in Reihe mit dem Lastwiderstand (R1-) zwischen der Versorgungsspannung (TX-.) und Masse (M) angeordnet sind.- xiiersa
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD24199182A DD208898A1 (de) | 1982-07-28 | 1982-07-28 | Schaltungsanordnung zur zeitabhaengigen lastabschaltung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD24199182A DD208898A1 (de) | 1982-07-28 | 1982-07-28 | Schaltungsanordnung zur zeitabhaengigen lastabschaltung |
Publications (1)
Publication Number | Publication Date |
---|---|
DD208898A1 true DD208898A1 (de) | 1984-04-11 |
Family
ID=5540231
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DD24199182A DD208898A1 (de) | 1982-07-28 | 1982-07-28 | Schaltungsanordnung zur zeitabhaengigen lastabschaltung |
Country Status (1)
Country | Link |
---|---|
DD (1) | DD208898A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1996023357A1 (de) * | 1995-01-24 | 1996-08-01 | Siemens Aktiengesellschaft | Schaltungsanordnung zum abschalten der aktuatorausgänge im asi-system bei ausfall der datenkommunikation |
-
1982
- 1982-07-28 DD DD24199182A patent/DD208898A1/de unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1996023357A1 (de) * | 1995-01-24 | 1996-08-01 | Siemens Aktiengesellschaft | Schaltungsanordnung zum abschalten der aktuatorausgänge im asi-system bei ausfall der datenkommunikation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3708499C2 (de) | ||
DE69003554T2 (de) | Integrierte Gegentaktausgangsstufe. | |
DE68912617T2 (de) | Spannungsseitige MOS-Treiberschaltung. | |
DE3323198A1 (de) | Rs-master-slave-flipflop | |
DE69935731T2 (de) | Multi-referenz-schaltverstärker hoher güte | |
DE3309212A1 (de) | Monolithisch integrierbare steuerschaltung mit einer gegentakt-endstufe fuer induktive lasten | |
EP0135075A1 (de) | MOS-Inverterschaltung | |
DD208898A1 (de) | Schaltungsanordnung zur zeitabhaengigen lastabschaltung | |
DE102008013243B4 (de) | Elektrische Schaltungsanordnung, insbesondere eine Aufweckschaltung | |
DE3741029C2 (de) | ||
EP0676846B1 (de) | Schalter mit einem als Bipolartransistor ausgebildeten ersten Schaltelement | |
DE3837080C2 (de) | ||
DD208899A1 (de) | Schaltungsanordnung zur zeitabhaengigen lastanschaltung | |
DE3119515C2 (de) | Schaltungsanordnung zum Betrieb eines bistabilen Relais mit monostabiler Schaltcharakteristik | |
DE3038522C2 (de) | Schaltungsanordnung mit einem bipolaren Schalttransistor | |
DE3415319C2 (de) | ||
DE3837155C2 (de) | ||
DE19512911C1 (de) | Schaltungsanordnung zum Schalten einer elektrischen Last | |
DE3213726C1 (de) | Anordnung zum zeitweisen Abschalten eines Schaltungsblockes in einem integrierten Schaltkreis | |
DE2553213C2 (de) | Elektronischer Schalter | |
DE19753294C1 (de) | Treiberschaltung für einen Leistungs-Schalttransistor | |
DE19526493A1 (de) | Verfahren zur Steuerung eines Laststromkreises | |
DE2944148A1 (de) | Integrierte schaltungsanordnung in mos-technik | |
DE19833968A1 (de) | Integrierte Reglervorrichtung | |
DD293238A5 (de) | Schaltungsanordnung fuer einen bicmos- treiber mit cmos- ausgangspegeln |