CS272652B1 - Extended synchronous bus-bar connection for microcomputer system's extension - Google Patents
Extended synchronous bus-bar connection for microcomputer system's extension Download PDFInfo
- Publication number
- CS272652B1 CS272652B1 CS508986A CS508986A CS272652B1 CS 272652 B1 CS272652 B1 CS 272652B1 CS 508986 A CS508986 A CS 508986A CS 508986 A CS508986 A CS 508986A CS 272652 B1 CS272652 B1 CS 272652B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- bus
- synchronous bus
- microcomputer
- extension
- microcomputer system
- Prior art date
Links
- 230000001360 synchronised effect Effects 0.000 title claims abstract description 24
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Landscapes
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Description
(57)
Řešení se týká zapojení prodloužené synchronní sběrnice pro rozšíření mikropočítačového systému. Zapojení je utvořeno tak, že řadič synchronní sběrnice, připojený na sběrnici mikropočítače vytváří signály vlastní synchronní sběrnice, k níž lze paralelně připojit 1 až 8 generátorů místních vstupních /výstupních sběrnic na vzdálenost max. 10 m.
| (11) | ||
| (13) | 81 | |
| (51) | Int. | ci.5 |
| G 06 | F 3/00, | |
| G 06 | F 13/00 |
CS 272 652 Bl
Vynález sc týká zapojení prodloužené synchronní sběrnice pro rozšíření mikropočítačového systému, která umožňuje rozšíření mikropočítačového systému o další vstupní/výstupní jednotky.
Dosud známé principy rozšíření mikropočítačových systémů byly řešeny buď jako opakovače sběrnic pro minimální vzdálenosti nebo jako asynchronní sběrnice pro připojení vzdálenějších vstupních/výstupních jednotek systému. Nevýhodnou opakovačů sběrnic je, že neumožňují prodloužení sběrnic na větší vzdálenost. Nevýhodou asynchronních sběrnic je zpomalení obsluhy vzdáleně připojených vstupních/výstupních jednotek a jejich složitější programová obsluha.. Další nevýhoda je i v různosti programové obsluhy u vstupních/výsťupních jednotek připojených přímo v systému nebo na asynchronní sběrnici.
Výše uvedené nedostatky odstraňuje zapojení prodloužené synchronní sběrnice podle vynálezu, jehož podstata spočívá v tom, že na sběrnici mikropočítače je přes řadič synchronní sběrnice připojena vlastní synchronní sběrnice, ke které je paralelně připojeno nejvýše osm generátorů místních vstupních/výstupních sběrnic.
Výhodou zapojení je, že umožňuje prodloužení sběrnic na větší vzdálenost, zrychluje obsluhu vzdáleně připojených vstupních/výstupních jednotek a zjednodušuje programovou obsluhu. Další výhodou je sjednocení programového vybavení pro vstupní/výstupní jednotky, připojené přímo v systému nebo na prodloužené synchronní sběrnici.
Na připojeném výkresu je znázorněno blokové schéma zapojení podle vynálezu.
lía sběrnici mikropočítače je připojen řadič 2_ synchronní sběrnice a vlastní synchronní sběrnice 3, ke které lze paralelně připojit 1 až 8 generátorů 4- místních vstupních/výstupních sběrnic _5.
Funkce zapojení podle vynálezu je následující: řadič 2 synchronní sběrnice připojený na sběrnici 1. mikropočítače vytváří na základě adresních signálů Aq - A·?, datových signálů Dq - D? a obslužných signálů I/DR, I/OW, STSTB, RESET,· 02, INT, INTE, READY, RESIN generovaných centrální jednotkou mikropočítače signály vlastní synchronní sběrnice 3_.
Vlastní synchronní sběrnice 3_ je tvořena impedančně definovaným twistovým vedením s charakteristickou impedancí 90 Ohmů, maximální délky 10 m. Vlastní synchronní sběrnicí jsou přenášeny následující signály:
SAq - SAy - adresa jednotky na místní vstupni/výstupní sběrnici SAGQ - SAG-j- adresa generátoru místní vstupní/výstupní sběrnice SDQ - SDy - obousměrné datové signály
SIGq - SIG? - test přerušení na místní vstupní/výstupní sběrnici
SRq - SRy - skupina řídicích a ovládacích signálů vlastní synchronní sběrnice
SRD, SRW - strobovací signály čtení/zápis
OV - společný vodič všech signálů
Všechna vedení vlastní synchronní sběrnice 3_, na které lze paralelně připojit I až 8 generátorů £ místní vstupní (výstupní sběrnice 5 jsou ukončena blokem, impedančního přizpůsobení. Tyto generátory 4_ vytváří na základě vlastní synchronní sběrnice 3. všechny potřebné signály místní vstupní/výstupní sběrnice 5.. Signály na místní vstupní/výstupní sběrnici _5 jsou totožné - úrovňové, časově i významově - se signály sběrnice _1 mikropočítače. Zapojení prodloužené synchronní sběrnice pro rozšíření mikropočítačového systému lze především využívat při řešení technologických řídicích systémů, kde jsou požadavky na připojení velkého počtu různých vstupních a výstupních signálů, jejichž uspořádání lze rozptýlit do více konstrukčních celků, stojanů, skříní blíže k řízeným procesům.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení prodloužené synchronní sběrnice pro rozšíření mikropočítačového systému, vyznačující se tím, že na sběrnici /1/ mikropočítače je přes řadič /2/ synchronní sběrnice připojena vlastní synchronní sběrnice /3/, ke které je paralelně připojeno nejvýše B generátorů /4/ místních vstupních/výstupních sběrnic /5/.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS508986A CS272652B1 (en) | 1986-07-04 | 1986-07-04 | Extended synchronous bus-bar connection for microcomputer system's extension |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS508986A CS272652B1 (en) | 1986-07-04 | 1986-07-04 | Extended synchronous bus-bar connection for microcomputer system's extension |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS508986A1 CS508986A1 (en) | 1990-06-13 |
| CS272652B1 true CS272652B1 (en) | 1991-02-12 |
Family
ID=5395078
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS508986A CS272652B1 (en) | 1986-07-04 | 1986-07-04 | Extended synchronous bus-bar connection for microcomputer system's extension |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS272652B1 (cs) |
-
1986
- 1986-07-04 CS CS508986A patent/CS272652B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS508986A1 (en) | 1990-06-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR920704222A (ko) | 고속, 플렉시블 소오스/종착 데이타 버스트 직접 메모리 억세스 제어기 | |
| SE8001183L (sv) | Databehandlingsanleggning | |
| DE58908747D1 (de) | Adressieranordnung. | |
| GB2156113A (en) | Microcomputer data processing systems permitting bus control by peripheral processing devices | |
| SE8701618D0 (sv) | Programminnesstyrt realtidssystem omfattande tre i huvudsak identiska processorer | |
| GB2194085A (en) | Bus | |
| KR850008074A (ko) | 시분할 다중 시스템의 버스장치 | |
| KR960025089A (ko) | 멀티플렉싱 버스상에 쇼 사이클을 제공하는 방법 및 데이타 프로세서 | |
| ES2101636A1 (es) | Dispositivo de conmutacion de unidades de protocolo de caudal elevado, y procedimiento de conmutacion correspondiente. | |
| CS272652B1 (en) | Extended synchronous bus-bar connection for microcomputer system's extension | |
| KR890000980A (ko) | 디지탈 데이타 프로세싱 시스템용 버스 아답터 장치 | |
| KR950704742A (ko) | 파이프라인식 데이타 순서화 시스템(Pipelined Data Ordering System) | |
| IT1120522B (it) | Perfezionamento nelle memorie di controllo per sistemi di elaborazione di dati | |
| ATE68612T1 (de) | Einschaltungsvorrichtung zum unabhaengigen verbinden von zusatzspeichern mit einem datenverarbeitungssystem. | |
| KR840003854A (ko) | 상호 변경 가능 인터페이스 회로장치 | |
| KR900008039B1 (ko) | 멀티버스를 이용한 인터페이스 카드 | |
| JPS57207924A (en) | Input and output interface device | |
| JPS57196334A (en) | Memory interface | |
| KR920008607A (ko) | 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템 | |
| KR860000680B1 (ko) | 멀티 프로세스 시스템의 버스(bus)처리회로 | |
| KR950022428A (ko) | 브이엠이 버스에서의 최대 전송 크기 확장 회로 | |
| KR100192774B1 (ko) | 고속 중형 컴퓨터의 메모리구조 자동 인지장치 | |
| ES8604709A1 (es) | Una disposicion intercambiable de seccion de empalme para unidades electronicas | |
| KR920003849B1 (ko) | 다중처리기 시스템에서의 LSM(Line Selection Matrix) | |
| JPS61221949A (ja) | メモリアクセス装置 |