CS263267B1 - Zapojení pro zpracováni impulsů - Google Patents
Zapojení pro zpracováni impulsů Download PDFInfo
- Publication number
- CS263267B1 CS263267B1 CS863468A CS346886A CS263267B1 CS 263267 B1 CS263267 B1 CS 263267B1 CS 863468 A CS863468 A CS 863468A CS 346886 A CS346886 A CS 346886A CS 263267 B1 CS263267 B1 CS 263267B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- flip
- flop
- output
- binary counter
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Řešení spadá do oblasti techniky logických elektronických systémů. Řeší se problém odrušení, zpoždění, synchronizace a tvarování impulsních signálů obecně proměnné délky na konstantní délku tak, aby vznikl signál, zabezpečující bezporuchovou činnost navazujících logických elektronických systémů. Na počítací vstup binárního čítače je připojen synchronizační zdroj a na nulovací vstup jsou přes dvojvstupové hradlo připojeny zdroj vstupních impulsů a pomocný výstup z klopného obvodu, čítačové výstupy binárního čítače jsou připojeny na kombinační vstupy kombinačního obvodu a externí výstup kombinačního obvodu je připojen na hodinový vstup klopného obvodu a vyveden na výstupní svorku. Na datový vstup klopného obvodu je trvale připojena logická nula a nastavovací vstup klopného obvodu je připojen na zdroj vstupních impulsů.
Description
Vynález se týká zapojení pro zpracování impulsů. Logické elektronické systémy vyžadují ošetření vstupních impulsních signálů, a to zejména z hlediska odolnosti proti rušení, synchronizace impulsů, tvarování na přesnou a konstantní délku a možnosti nastavení stálého zpoždění.
Doposud se pro tvarování vstupních signálů na konstantní délku a zpoždování impulsů používají monostabilní klopné obvody. Nevýhody tohoto způsobu jsou náchylnost k rušeni krátkými impulsy na vstupu, nemožnost přímé synchronizace, nutnost používání odporů a kondenzátorů, nepřítomnost logické filtrace.
Uvedené nevýhody odstraňuje zapojení pro zpracování impulsů, jehož podstata spočívá v tom, že na počítací vstup binárního čítače je připojen synchronizační zdroj a na nulovací vstup binárního čítače jsou přes dvouvstupové hradlo připojeny zdroj vstupních impulsů a pomocný výstup, čítačové výstupy binárního čítače jsou připojeny na kombinační vstupy kombinačního obvodu a externí výstup kombinačního obvodu je připojen na hodinový vstup klopného obvodu a vyveden na výstupní svorku. Na datový vstup klopného obvodu je trvale připojena úroveň logické nuly a na nastavovací vstup klopného obvodu je připojen zdroj vstupních impulsů.
Výhody obvodu jsou odolnost proti vstupním rušivým impulsům kratším než nastavená doba zpoždění, synchronizace výstupních impulsů, možnost volby doby zpoždění a délky výstupních pulsů jednoduchým přepojením čitačových výstupů, logická filtrace vstupních impulsů, jednoduchost zapojení bez použití pasivních součástek jako jsou odpory a kondenzátory, přesnost šířky zpracovaného impulsu daná přesností synchronizačního kmitočtu a možnost realizace s využitím obvodů funkčních polí.
Na připojeném obrázku je zapojení obvodu, kde jsou zakresleny čtyři základní funkční bloky: binární čítač 9, dvojvstupové hradlo 2' kombinační obvod 12 a klopný obvod 17. Zdroj 2 vstupních impulsů je připojen na vstup 2 dvojvstupového hradla 5 a na nastavovací vstup 16 klopného obvodu .17.. Druhý vstup 2 dvojvstupového hradla 2 je propojen s pomocným výstupem 18 klopného obvodu 17 a interní výstup 6. dvojvstupového hradla 5 je spojen s nulovacím vstupem 2 binárního čítače 9. Čítačové výstupy 10 binárního čítače 2 jsou spojeny s kombinačními vstupy 11 kombinačního obvodu 12 a externí výstup 13 kombinačního obvodu 12 je veden na hodinový vstup 15 klopného obvodu 17 a k výstupní svorce 29. Na počítací vstup 7_ binárního čítače 9 je připojen synchronizační zdroj 2·
Za nepřítomnosti vstupního impulsu je na prvním vstupu 2 dvojvstupového hradla 5 a na nastavovacím vstupu 16 klopného obvodu 17 logická nula. Na pomocném výstupu 18 klopného obvodu 17 a na druhém vstupu 2 dvojvstupového hradla 2 j® proto logická jednička, na interním výstupu 2 logická jednička a binární čítač 2 nepracuje. Na externím výstupu 13 je též logická jednička. S příchodem vstupního impulsu ze zdroje 2 vstupních impulsů začne binární čítač 2 počítat a když dospejě k nastavené kombinací na kombinačních vstupech 11 kombinačního obvodu 12, která určuje zpožděni, překlopí se úroveň externího výstupu 13 na logickou nulu a tento přechod znamená začátek výstupního impulsu. Když obsah binárního čítače 2 dosáhne hodnoty, která určuje šířku impulsu, externí výstup 13 přejde na úroveň logické jedničky, na pomocném výstupu 18 klopného obvodu 17 se objeví logická nula, která přes dvojvstupové hradlo 2 vynuluje a zastaví binární čítač 2, který zůstane zablokovaný až do příchodu dalšího vstupního impulsu. Podmínkou pro správnou činnost zapojeni je, aby délka vstupního impulsu byla větší než je součet zpoždění a délky výstupního ompulsu.
Popsaného principu zapojení lze použít v logických elektronických systémech, kde se vyžaduje vysoká odolnost proti krátkým rušivým impulsům velké amplitudy, synchronizace vstupních signálů, dosažení volitelnéh zpožděni a zkrácení vstupního impulsu na přesnou kontantní délku, jejíž hodnota je volitelným násobkem periody synchronizačních impulsů.
Takové systémy se vyskytují především v oboru automatizace, regulace, výpočetní techniky a robotiky a mohou sloužit například k ovládání krokových motorů, lineárních elektromotorů, registračních a měřicích zařízení.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení pro zpracování impulsů, vyznačené tím, že zdroj (2) vstupních impulsů je připojen na první vstup (3) dvojvstupového hradla (5) a na nastavovací vstup (16) klopného obvodu (17), synchronizační zdroj (1) je připojen na počítací vstup (7) binárního čítače (9), interní výstup (6) dvojvstupového hradla (5) je spojen s nulovacím vstupem (8) binárního čítače (9), čítačové výstupy (10) binárního čítače (9) jsou přivedeny na kombinační vstupy (11) kombinačního obvodu (12), přičemž jeho externí výstup (13) je propojen s hodinovým vstupem (15) klopného obvodu (17) a vyveden na výstupní svoyku (19), na datový vstup (14) klopného obvodu (17) je připojena úroveň logické nuly a pomocný výstup (18) klopného obvodu (17) je připojen na druhý vstup (4) dvojvstupového hradla (5).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS863468A CS263267B1 (cs) | 1986-05-13 | 1986-05-13 | Zapojení pro zpracováni impulsů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS863468A CS263267B1 (cs) | 1986-05-13 | 1986-05-13 | Zapojení pro zpracováni impulsů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS346886A1 CS346886A1 (en) | 1987-02-12 |
| CS263267B1 true CS263267B1 (cs) | 1989-04-14 |
Family
ID=5374842
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS863468A CS263267B1 (cs) | 1986-05-13 | 1986-05-13 | Zapojení pro zpracováni impulsů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS263267B1 (cs) |
-
1986
- 1986-05-13 CS CS863468A patent/CS263267B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS346886A1 (en) | 1987-02-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CS263267B1 (cs) | Zapojení pro zpracováni impulsů | |
| GB1372012A (en) | Binary counting means | |
| CH609201B (fr) | Diviseur pour le circuit garde-temps d'une piece d'horlogerie electronique. | |
| US3601591A (en) | Digital differential analyzer employing counters controled by logic levels | |
| US3054059A (en) | Pattern suppressed counter circuit | |
| US3991376A (en) | Pulse height analyzer | |
| US3555295A (en) | Parallel counter | |
| SU1372274A1 (ru) | Устройство дл измерени времени срабатывани электромагнитов | |
| KR970002301B1 (ko) | 사출성형기의 위치 제어 회로 | |
| JPS58140834A (ja) | デ−タ入力回路 | |
| JP2810713B2 (ja) | タイミング発生装置 | |
| SU459857A1 (ru) | Триггер =типа | |
| RU2071168C1 (ru) | Устройство для формирования импульсных команд | |
| JP2545986B2 (ja) | 論理パス多重化方式 | |
| SU1517132A1 (ru) | Синхронный декадный счетчик | |
| KR890013482A (ko) | 가변 샘플링주기에 의한 모타의 회전속도 검출회로 및 그 방법 | |
| SU1411934A1 (ru) | Г-триггер | |
| SU1707762A1 (ru) | Быстродействующий управл емый делитель частоты | |
| SU1173549A1 (ru) | Распределитель уровней | |
| SU1584097A1 (ru) | Устройство дл контрол очередности поступлени импульсов в N последовательност х | |
| SU1293834A1 (ru) | Устройство дл выделени одиночного импульса из серии | |
| SU473304A1 (ru) | Логический интегратор | |
| SU1115238A1 (ru) | Управл емый делитель частоты следовани импульсов | |
| SU1425608A1 (ru) | Устройство дл выделени сигналов реверса | |
| SU1003355A2 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени |